--- /srv/rebuilderd/tmp/rebuilderdYIkFXt/inputs/qemu-system-misc_10.0.7+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdYIkFXt/out/qemu-system-misc_10.0.7+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-02 14:50:25.000000 debian-binary │ -rw-r--r-- 0 0 0 1936 2026-01-02 14:50:25.000000 control.tar.xz │ --rw-r--r-- 0 0 0 21807320 2026-01-02 14:50:25.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 21797160 2026-01-02 14:50:25.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-avr │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: c4e853ebdc0730ef2bf7d9d555f6b75eec3da8cf │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ccf438a7ae7367bd164e535c0cfd9ebfe191e628 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +(/lib/ld-linux.so.3 │ │ │ │ K0`_FdQ5} │ │ │ │ &l~DRx41 │ │ │ │ yhhFtk,I │ │ │ │ bVa0h(hj/ │ │ │ │ ZYJ=ErXK │ │ │ │ -F`twW09y- │ │ │ │ qLEJ(Jf;Y │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 65383533 65626463 30373330 65663262 e853ebdc0730ef2b │ │ │ │ - 0x00000010 66376439 64353535 66366237 35656563 f7d9d555f6b75eec │ │ │ │ - 0x00000020 33646138 63662e64 65627567 00000000 3da8cf.debug.... │ │ │ │ - 0x00000030 63aa52b0 c.R. │ │ │ │ + 0x00000000 66343338 61376165 37333637 62643136 f438a7ae7367bd16 │ │ │ │ + 0x00000010 34653533 35633063 66643965 62666531 4e535c0cfd9ebfe1 │ │ │ │ + 0x00000020 39316536 32382e64 65627567 00000000 91e628.debug.... │ │ │ │ + 0x00000030 bba987dd .... │ │ ├── ./usr/bin/qemu-system-or1k │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x1e9600 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x9748ac 0x009748ac 0x009748ac 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x9748bc 0x009748bc 0x009748bc 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x9748d8 0x9748d8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x9748e8 0x9748e8 R E 0x10000 │ │ │ │ LOAD 0x97c2e0 0x0098c2e0 0x0098c2e0 0x12e7cc 0x154a9c RW 0x10000 │ │ │ │ DYNAMIC 0x9fb21c 0x00a0b21c 0x00a0b21c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x9748b8 0x009748b8 0x009748b8 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x9748c8 0x009748c8 0x009748c8 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x97c2e0 0x0098c2e0 0x0098c2e0 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x97c2e0 0x0098c2e0 0x0098c2e0 0x83d20 0x83d20 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0007a87c 07a87c 0967da 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00111056 111056 00a572 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0011b5c8 11b5c8 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0011b9c8 11b9c8 0c35f0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 001defb8 1defb8 001ec0 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 001e0e78 1e0e78 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 001e0e84 1e0e84 002e34 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 001e3cc0 1e3cc0 625de4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 00809aa4 809aa4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00809ab0 809ab0 16adfc 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 009748ac 9748ac 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 009748b4 9748b4 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 009748b8 9748b8 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 001e3cc0 1e3cc0 625df4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 00809ab4 809ab4 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00809ac0 809ac0 16adfc 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 009748bc 9748bc 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 009748c4 9748c4 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 009748c8 9748c8 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0098c2e0 97c2e0 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0098c2e0 97c2e0 00065c 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0098c93c 97c93c 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0098c940 97c940 07e8dc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00a0b21c 9fb21c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00a0b3fc 9fb3fc 004c04 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00a10000 a00000 0aaaac 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1040,241 +1040,241 @@ │ │ │ │ 1036: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1037: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1038: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1039: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1040: 00adf996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1041: 00468750 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1042: 00aadb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1043: 00649cbc 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1043: 00649ccc 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1044: 00a1e0f8 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1045: 0061c3d4 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1045: 0061c3e4 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1046: 00adfd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1047: 00ab5bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1048: 00abaca0 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1049: 00a16184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1050: 00ade62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1051: 00718508 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1052: 00612944 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1053: 0079b250 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1051: 00718518 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1052: 00612954 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1053: 0079b260 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1054: 00adf18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1055: 00ae0258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1056: 00aab63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1057: 009ead58 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1058: 00adf840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1059: 0071bf1c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1059: 0071bf2c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1060: 0021b300 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1061: 00ae045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1062: 00adf3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1063: 00ab5c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1064: 00782ba0 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1064: 00782bb0 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1065: 00aa8234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1066: 00778724 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1066: 00778734 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1067: 00aded56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1068: 00354ea8 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1069: 00728dec 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1069: 00728dfc 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1070: 00aae0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1071: 007cbbf0 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1071: 007cbc00 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1072: 00adec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1073: 00ae003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1074: 00ab6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1075: 00ade78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1076: 00572ff0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1077: 007adf08 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1076: 00573000 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1077: 007adf18 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1078: 00ab3450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1079: 00ab996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1080: 0071271c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1080: 0071272c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1081: 009e8024 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1082: 00ab8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1083: 00adf182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1084: 00adf74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1085: 00aa7834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1086: 003ad3b0 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ - 1087: 0065395c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1087: 0065396c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1088: 00ab1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1089: 00adf382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1090: 00aa8504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1091: 00ab2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1092: 0044fe94 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1093: 00aadbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1094: 00adf93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1095: 00702d28 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1096: 00572ab0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1097: 00775e14 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1095: 00702d38 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1096: 00572ac0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1097: 00775e24 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1098: 00adfc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1099: 0047ba10 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1100: 00adec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1101: 00aade18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1102: 0043bbb8 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1103: 00716974 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1103: 00716984 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1104: 00adea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1105: 00ae022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1106: 0027db00 60 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1107: 00792e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1107: 00792e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1108: 00ae01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1109: 00adf33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1110: 00aa71b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1111: 00564768 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1111: 00564778 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1112: 00361334 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1113: 004d36f0 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1114: 00756b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1115: 0051ce70 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1116: 006f15b0 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1114: 00756b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1115: 0051ce80 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1116: 006f15c0 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1117: 00aaf044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1118: 0066d088 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1118: 0066d098 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1119: 00aa9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1120: 005a8584 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1120: 005a8594 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1121: 0023f57c 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1122: 00adff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1123: 00abc5b4 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1124: 00542de4 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1125: 00789374 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1124: 00542df4 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1125: 00789384 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1126: 00aa4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1127: 00adefbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1128: 0077d8e8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1128: 0077d8f8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1129: 00ab1848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1130: 00576758 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1130: 00576768 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1131: 00adfbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1132: 00ae073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1133: 00ae01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1134: 0074a4a0 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1135: 0079449c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1134: 0074a4b0 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1135: 007944ac 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1136: 00adf59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1137: 006efc3c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1137: 006efc4c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1138: 00ae00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1139: 0048cf94 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1140: 002f7fa4 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1141: 00ade760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1142: 00ab7674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1143: 0043b8d4 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1144: 00312010 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1145: 00aaa668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1146: 00aa8334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1147: 0029a024 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1148: 0064d068 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1148: 0064d078 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1149: 0047f278 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1150: 007c8f84 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1150: 007c8f94 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1151: 00aa663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1152: 00adf720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1153: 00adfc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1154: 00ab3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1155: 0054c4fc 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1155: 0054c50c 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1156: 00adee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1157: 0099492c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1158: 00aaa768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1159: 00268b90 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1160: 00ae064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1161: 00aabf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1162: 00ab57d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1163: 001ebb6c 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1164: 0076ee28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1164: 0076ee38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1165: 00adf7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1166: 00aa9e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1167: 00aae318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1168: 00adf7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1169: 00adfef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1170: 00ab95e0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1171: 00a17624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1172: 00aded7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1173: 00429130 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1174: 00ade526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1175: 00774864 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1175: 00774874 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1176: 00aa97a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1177: 004d1e84 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1178: 007b4be4 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1179: 0075f4ac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1178: 007b4bf4 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1179: 0075f4bc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1180: 00aa8534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1181: 002f61b0 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1182: 007bbae4 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1183: 00954208 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1182: 007bbaf4 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1183: 00954218 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1184: 00adf30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1185: 00adfc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1186: 00625bd4 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1186: 00625be4 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1187: 00ae00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1188: 00ab9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1189: 007149e4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1189: 007149f4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1190: 00292e08 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1191: 00776e28 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1192: 00708848 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1191: 00776e38 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1192: 00708858 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1193: 00ab8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1194: 0054ee98 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1194: 0054eea8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1195: 00adeadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1196: 00ae02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1197: 005c91c4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1197: 005c91d4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1198: 00ade4ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1199: 007861b8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1199: 007861c8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1200: 004d24fc 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1201: 00427dac 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1202: 002206f0 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1203: 0021f5ec 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ - 1204: 00570b44 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1205: 0075e44c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1204: 00570b54 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1205: 0075e45c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1206: 00a15290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1207: 005ead0c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1207: 005ead1c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1208: 00ade620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1209: 0069d604 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1209: 0069d614 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1210: 00ae019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1211: 003d40dc 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1212: 00adf0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1213: 00ab76d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1214: 002d9fe8 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1215: 00aa8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1216: 00aa9f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1217: 00ade57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1218: 006feb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1219: 0057b020 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1220: 0078c684 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1218: 006feb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1219: 0057b030 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1220: 0078c694 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1221: 002a6498 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1222: 006fc998 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1222: 006fc9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1223: 004c82e0 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1224: 00aadae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1225: 00aba3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1226: 005e47a8 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1226: 005e47b8 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1227: 00456e70 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1228: 00ade9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1229: 007e0334 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1229: 007e0344 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1230: 00ae0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1231: 00aab95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1232: 0034ca58 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1233: 007a68a8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1233: 007a68b8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1234: 00ab41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1235: 005b0a4c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1235: 005b0a5c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1236: 00aa4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1237: 0075e054 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1237: 0075e064 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1238: 00ab5f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1239: 00ade836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1240: 00ab17e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1241: 00653ef4 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1241: 00653f04 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1242: 00aadcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1243: 0027dc0c 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1244: 00ade9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1245: 00aba0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1246: 006bcf5c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1246: 006bcf6c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1247: 00aa97d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1248: 00ab0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1249: 00adffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1250: 007415cc 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1250: 007415dc 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1251: 00354dbc 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1252: 00aa6c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1253: 00aded94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1254: 0024c154 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1255: 00adeca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1256: 00ab7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1257: 00adf920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1258: 00628fa0 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1258: 00628fb0 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1259: 00ab6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1260: 00aaa3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1261: 00764e10 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1261: 00764e20 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1262: 00adecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1263: 0036a724 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1264: 009e9e58 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1265: 00adecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1266: 0077be18 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1266: 0077be28 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1267: 00aa6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1268: 00aa9e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1269: 0051b060 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1269: 0051b070 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1270: 00232e58 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1271: 00aa552c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1272: 00adfbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1273: 00aab46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1274: 009ea4e0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1275: 00aba1cc 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1276: 0029921c 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1284,226 +1284,226 @@ │ │ │ │ 1280: 00adea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1281: 00ae0d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1282: 00237490 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1283: 00adf8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1284: 00adee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1285: 003ff82c 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1286: 00311fa8 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1287: 006217b4 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1288: 007fbd80 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1289: 006460b4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1290: 00737db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1287: 006217c4 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1288: 007fbd90 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1289: 006460c4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1290: 00737dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1291: 009ea664 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1292: 00ade46f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1293: 00ae03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1294: 005c951c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1295: 00551a64 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1296: 0079ee14 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1294: 005c952c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1295: 00551a74 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1296: 0079ee24 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1297: 00aabfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1298: 00230c38 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1299: 007cc640 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1299: 007cc650 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1300: 00ae00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1301: 005c42b0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1302: 0064a118 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1301: 005c42c0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1302: 0064a128 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1303: 00232b50 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1304: 00ae0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1305: 0034b1d8 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1306: 00ae0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1307: 0072f8c4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1307: 0072f8d4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1308: 00ade944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1309: 00756d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1309: 00756dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1310: 00adf13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1311: 00509e44 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1312: 00739a4c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1311: 00509e54 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1312: 00739a5c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1313: 004cf5c0 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1314: 00745770 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1314: 00745780 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1315: 00472f28 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1316: 00ab1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1317: 00ab3020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1318: 003ad340 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1319: 00543dd0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1319: 00543de0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1320: 002f23bc 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1321: 00aa7440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1322: 00abaa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1323: 00adf9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1324: 0046f34c 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1325: 00723214 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1325: 00723224 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1326: 00aabb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1327: 00aba724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1328: 00aa5dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1329: 00adf2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1330: 00adfc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1331: 0061f184 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1332: 00772188 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1331: 0061f194 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1332: 00772198 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1333: 00aa8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1334: 00954268 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1334: 00954278 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1335: 00aac2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1336: 00a1331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1337: 005b58a8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1337: 005b58b8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1338: 00495868 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1339: 00ae09a8 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1340: 003fe2f8 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1341: 00771e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1342: 005d5c68 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1341: 00771e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1342: 005d5c78 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1343: 00aa6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1344: 004df850 80 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1345: 007f3710 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1346: 007ed488 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1345: 007f3720 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1346: 007ed498 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1347: 00adfc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1348: 00ab1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1349: 00adfb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1350: 00ae060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1351: 00712f6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1351: 00712f7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1352: 00239494 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1353: 00584918 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1353: 00584928 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1354: 00aded76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1355: 00ab50fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1356: 002d9464 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1357: 00797e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1357: 00797e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1358: 00aaf474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1359: 00aded60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1360: 00adfd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1361: 004df8a0 64 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1362: 00adf1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1363: 00adf1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1364: 0077c6ac 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1364: 0077c6bc 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1365: 00adfcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1366: 00aab56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1367: 00ae0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1368: 005b040c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1369: 007e2b40 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1368: 005b041c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1369: 007e2b50 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1370: 00ae068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1371: 005e2008 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1372: 007bbd28 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1371: 005e2018 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1372: 007bbd38 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1373: 00aa4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1374: 00a117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1375: 00ae0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1376: 0062b15c 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1376: 0062b16c 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1377: 00aa8344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1378: 004d72b8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1379: 005dad28 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1379: 005dad38 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1380: 00ae02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1381: 00ae066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1382: 00adf598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1383: 00aa691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1384: 00a15188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1385: 00adf1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1386: 005eb060 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1386: 005eb070 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1387: 00aad238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1388: 00ade882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1389: 0064c408 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1390: 008014ec 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1391: 00734d08 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1389: 0064c418 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1390: 008014fc 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1391: 00734d18 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1392: 00ab5ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1393: 00adecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1394: 007f03f4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1395: 007bc844 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1396: 00653818 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1394: 007f0404 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1395: 007bc854 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1396: 00653828 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1397: 002e6d60 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1398: 00a19be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1399: 00ab3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ - 1400: 00740014 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1400: 00740024 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1401: 00aa9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1402: 0044fcfc 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1403: 0043c270 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1404: 00aaf0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1405: 00ae00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1406: 00aa8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1407: 003bab34 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1408: 00765db0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1409: 00786668 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1408: 00765dc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1409: 00786678 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1410: 00ab2f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1411: 00aa5e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1412: 007834f0 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1412: 00783500 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1413: 00abc0e0 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1414: 00ade652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1415: 00adf494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1416: 00576634 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1416: 00576644 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1417: 004a4a40 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1418: 00ae030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1419: 00424ff8 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1420: 00adf3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1421: 00364d54 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1422: 002301dc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1423: 0069b174 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1424: 00734754 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1423: 0069b184 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1424: 00734764 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1425: 00aafa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1426: 002307f0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1427: 004d542c 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1428: 009ea344 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1429: 00ab5d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1430: 00ab3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1431: 00aae208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1432: 00769a48 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1432: 00769a58 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1433: 00ab9ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1434: 006531e4 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1434: 006531f4 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1435: 0043d994 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1436: 007c14b8 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1436: 007c14c8 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1437: 00ab29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1438: 006385d4 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1439: 005730dc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1440: 00724734 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1438: 006385e4 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1439: 005730ec 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1440: 00724744 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1441: 00ae0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1442: 005745fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1442: 0057460c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1443: 00ae0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1444: 0043ed88 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1445: 0021b3fc 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1446: 007154a4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1446: 007154b4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1447: 00aa4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1448: 004d0620 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1449: 00adf918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1450: 00adfcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1451: 004553bc 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1452: 00ae0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1453: 00a13298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1454: 00311f48 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1455: 0070c0a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1455: 0070c0b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1456: 0029bdf8 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1457: 00284dd0 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1458: 0046dd9c 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1459: 00ab0464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1460: 00ae076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1461: 00ade49b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1462: 0071a074 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1463: 00796248 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1462: 0071a084 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1463: 00796258 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1464: 0023760c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1465: 00adf780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1466: 00ade81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1467: 00aab9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1468: 00ae05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1469: 00466f84 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1470: 00ae05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1471: 00ae01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1472: 006f9874 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1472: 006f9884 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1473: 00ade584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1474: 00472afc 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1475: 00adf3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1476: 00aa9e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1477: 00aa5d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1478: 00adeb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1479: 009dc874 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1480: 00728a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1480: 00728a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1481: 00aab89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1482: 005cb12c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1483: 007586fc 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1482: 005cb13c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1483: 0075870c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1484: 00ae01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1485: 00611b24 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1486: 006d94a0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1487: 005b4ffc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1488: 007aad90 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1485: 00611b34 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1486: 006d94b0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1487: 005b500c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1488: 007aada0 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1489: 00ab11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1490: 00aa9e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1491: 00793b88 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1491: 00793b98 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1492: 00adf8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1493: 007b4eec 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1493: 007b4efc 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1494: 00aaa2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1495: 00aa80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1496: 0021b1f8 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1497: 00347018 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1498: 00501f18 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1498: 00501f28 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1499: 00aa5958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1500: 00230af0 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1501: 00221bb0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1502: 00ab4930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1503: 00adf7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1504: 00aae498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1505: 004214a8 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1511,294 +1511,294 @@ │ │ │ │ 1507: 00abaab0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1508: 00ae0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1509: 00ae025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1510: 0035fca4 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1511: 0029239c 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1512: 0022145c 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1513: 00adfdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1514: 007b66f0 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1514: 007b6700 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1515: 00341e78 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1516: 00adfc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1517: 00ae061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1518: 00aa8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1519: 00310554 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1520: 00ab36d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1521: 00aae3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1522: 00aaa058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1523: 0022a7e4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1524: 00adf082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1525: 00ae0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1526: 0056034c 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1526: 0056035c 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1527: 0043cd8c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1528: 00adf40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1529: 00adeeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1530: 00a1f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ 1531: 00ab8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1532: 00adf156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1533: 0058f848 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1534: 00740184 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1533: 0058f858 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1534: 00740194 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1535: 00ab93c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1536: 0022b34c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1537: 007a9338 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1537: 007a9348 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1538: 00ab6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1539: 00aaf93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1540: 00787c90 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1540: 00787ca0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1541: 003136d0 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1542: 00aa9e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1543: 00a1f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1544: 0072ee58 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1544: 0072ee68 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1545: 00ae0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1546: 00adfe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1547: 00adf690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1548: 00654954 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1548: 00654964 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1549: 00ab1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1550: 005e5d78 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1551: 007cb694 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1550: 005e5d88 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1551: 007cb6a4 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1552: 00adf106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1553: 0043d80c 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1554: 00adfca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1555: 00ae0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1556: 00ab2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1557: 00adfb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1558: 00571c44 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1558: 00571c54 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1559: 00a123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1560: 0047b92c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1561: 00218bc4 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1562: 00aa8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1563: 005510bc 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1563: 005510cc 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1564: 00aad3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1565: 00adfb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1566: 00ab09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1567: 00ae0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1568: 00aa8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1569: 00adf3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1570: 007878b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1570: 007878c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1571: 00adffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1572: 00a11b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1573: 00ab67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1574: 00ab2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1575: 00589a14 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1575: 00589a24 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1576: 00ab5ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1577: 00adee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1578: 00436fcc 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1579: 00785050 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1579: 00785060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1580: 00ade9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1581: 00ade8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1582: 00adeb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1583: 0076ffc8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1583: 0076ffd8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1584: 00ab1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1585: 007f2458 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1585: 007f2468 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1586: 0021cb8c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1587: 00aa8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1588: 001ebb08 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1589: 0079e440 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1589: 0079e450 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1590: 00adf5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1591: 009d9158 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1592: 0064a71c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1592: 0064a72c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1593: 00aa4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1594: 00742f30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1594: 00742f40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1595: 00adecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1596: 00adedb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1597: 00ab9d10 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1598: 00524dc0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1598: 00524dd0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1599: 00adf69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1600: 006e2f04 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1601: 005ac4d8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1600: 006e2f14 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1601: 005ac4e8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1602: 00adf7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1603: 00aded22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1604: 006fbdbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1604: 006fbdcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1605: 00ade82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1606: 00adec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1607: 0075d31c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1607: 0075d32c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1608: 0044a258 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1609: 00aaa6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1610: 00ade7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1611: 007660e0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1611: 007660f0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1612: 00adfcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1613: 00ab8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1614: 00aabddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1615: 0029539c 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1616: 007d5220 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1617: 00786054 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1616: 007d5230 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1617: 00786064 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1618: 00adefc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1619: 007c34a8 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1620: 0070e4e0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1621: 00758e5c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1622: 0061b4fc 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1619: 007c34b8 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1620: 0070e4f0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1621: 00758e6c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1622: 0061b50c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1623: 00ab7474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1624: 0029a1ec 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1625: 00adead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1626: 00adeb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1627: 00352980 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1628: 0021ff30 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1629: 00313444 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1630: 005d534c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1630: 005d535c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1631: 00adf000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1632: 00aae258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1633: 00ae02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1634: 00218ce0 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1635: 0076f170 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1636: 007664a8 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1635: 0076f180 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1636: 007664b8 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1637: 00aa69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1638: 00aa43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1639: 00aaadc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1640: 006fbd60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1641: 005e274c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1640: 006fbd70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1641: 005e275c 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1642: 00ae021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1643: 007fa2cc 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1643: 007fa2dc 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1644: 003b6a34 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1645: 00adec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1646: 00adef62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1647: 00ab0714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1648: 006c2248 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1648: 006c2258 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1649: 0023f0ac 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1650: 009948dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1651: 00ae002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1652: 00adeebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1653: 00aa9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1654: 007f010c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1655: 00684d64 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1656: 00781760 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1654: 007f011c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1655: 00684d74 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1656: 00781770 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1657: 0042b4c4 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1658: 00ae0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1659: 00adfe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1660: 009e5bd8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1661: 0063d52c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1661: 0063d53c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1662: 004ccac4 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1663: 0058a84c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1664: 0079a2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1665: 007390a8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1663: 0058a85c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1664: 0079a2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1665: 007390b8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1666: 00ab96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1667: 00aab53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1668: 00aae4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1669: 00ab62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1670: 00806bbc 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1671: 0054504c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1670: 00806bcc 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1671: 0054505c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1672: 00aa8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1673: 007f08bc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1674: 006febbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1673: 007f08cc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1674: 006febcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1675: 001ebbbc 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1676: 00adfe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1677: 004250d8 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1678: 0074693c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1678: 0074694c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1679: 002156a4 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1680: 00adea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1681: 00728c3c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1682: 00629b20 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1681: 00728c4c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1682: 00629b30 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1683: 00ae0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1684: 00aaba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1685: 00774e34 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1685: 00774e44 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1686: 0022ef4c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1687: 00ab6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1688: 005c57b8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1688: 005c57c8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1689: 00aa6ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1690: 00adf66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1691: 004b1e58 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1692: 004d9d98 264 FUNC GLOBAL DEFAULT 12 openrisc_load_initrd │ │ │ │ 1693: 002a2e58 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1694: 00ab3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1695: 00aaddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1696: 0074b290 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1696: 0074b2a0 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1697: 00abb1e4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1698: 003baa24 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1699: 0036b094 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1700: 00ade588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1701: 002378fc 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1702: 00501f38 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1702: 00501f48 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1703: 00aaf9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1704: 00adfd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1705: 00ab2d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1706: 0071b290 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1706: 0071b2a0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1707: 00aaba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1708: 00ab1b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1709: 00adf96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1710: 009ee6f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1711: 00365938 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1712: 00214f34 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1713: 00adf8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1714: 00aa4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1715: 0079bcf8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1715: 0079bd08 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1716: 00aa9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1717: 002df814 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1718: 00730c08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1719: 00582ac0 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1718: 00730c18 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1719: 00582ad0 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1720: 004b285c 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1721: 00aa4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1722: 0056d334 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1722: 0056d344 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1723: 00aa6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1724: 003b6358 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1725: 00654d24 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1725: 00654d34 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1726: 00aa5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1727: 00ae01e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1728: 002301e4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1729: 0077f6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1730: 00778520 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1731: 0062a4e8 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1732: 00624ca8 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1729: 0077f6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1730: 00778530 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1731: 0062a4f8 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1732: 00624cb8 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1733: 00ae02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1734: 00248590 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1735: 00ab48d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1736: 00a14c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1737: 00aaadb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1738: 00801760 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1738: 00801770 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1739: 00adf0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1740: 001ebbd4 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1741: 00ae0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1742: 006ee0b8 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1742: 006ee0c8 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1743: 00ae0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1744: 00448ee8 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1745: 00aada58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1746: 00ae0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1747: 00aaec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1748: 00954190 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1749: 0064a78c 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1748: 009541a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1749: 0064a79c 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1750: 00aaa398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1751: 00ab81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1752: 007b5090 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1752: 007b50a0 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1753: 00ab15e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1754: 00adea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1755: 00ab85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1756: 0022fad8 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1757: 005bdaa0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1757: 005bdab0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1758: 00a1f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ - 1759: 0055f808 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1759: 0055f818 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1760: 00ae0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1761: 00adf398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1762: 0022eff8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1763: 00218dec 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1764: 00ade85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1765: 00adf248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1766: 00765fc8 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1767: 007cbbe8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1766: 00765fd8 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1767: 007cbbf8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1768: 00adef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1769: 00ab9430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1770: 0070bfa4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1770: 0070bfb4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1771: 00aa5f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1772: 00616708 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1772: 00616718 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1773: 00adfcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1774: 00adf950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1775: 006fdb34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1776: 00717410 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1775: 006fdb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1776: 00717420 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1777: 00aa93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1778: 005af9c0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1778: 005af9d0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1779: 00a1f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1780: 0075759c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1780: 007575ac 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1781: 00ae03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1782: 00ab17b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1783: 00adf208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1784: 007038e4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1784: 007038f4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1785: 00aded8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1786: 008056c8 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1786: 008056d8 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1787: 00ab03c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1788: 00ade4bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1789: 00adff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1790: 00ae0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1791: 009eb0b8 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1792: 00aaa358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1793: 007efde0 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1793: 007efdf0 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1794: 00ae0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1795: 004bed94 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1796: 00480bf0 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1797: 00aa9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1798: 00adfa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1799: 00adf634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1800: 002157f0 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ @@ -1807,3707 +1807,3707 @@ │ │ │ │ 1803: 00ab40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1804: 00ae069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1805: 00adfe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1806: 00ae020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1807: 00adf02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1808: 00ab3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1809: 00ab4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1810: 005c6f1c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1811: 006f8aac 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1810: 005c6f2c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1811: 006f8abc 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1812: 00aaaa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1813: 00a14bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1814: 00aba254 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1815: 005799f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1815: 00579a00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1816: 00ab58f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1817: 00adedae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1818: 00ae0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1819: 0057b080 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1820: 0061abd0 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1819: 0057b090 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1820: 0061abe0 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1821: 00ade496 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1822: 00ade4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1823: 00adea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1824: 00aaf544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1825: 00586ae4 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1826: 005c7390 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1825: 00586af4 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1826: 005c73a0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1827: 00ade520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1828: 00ab05e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1829: 00574f60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1829: 00574f70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1830: 00386820 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1831: 0058cd7c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1832: 00718cac 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1831: 0058cd8c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1832: 00718cbc 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1833: 00ab9440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1834: 00aded6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1835: 00803e30 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1835: 00803e40 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1836: 00adf6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1837: 00aa6424 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1838: 0076d418 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1839: 00797fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1838: 0076d428 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1839: 00797ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1840: 00adfa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1841: 002f7454 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1842: 002150a0 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1843: 00ae0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1844: 0069b528 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1845: 005c7a64 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1844: 0069b538 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1845: 005c7a74 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1846: 00ab3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1847: 00ade4a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1848: 00adfe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1849: 00aba874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1850: 00653408 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1851: 007e6a9c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1850: 00653418 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1851: 007e6aac 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1852: 00adfbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1853: 00ab9270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1854: 009eb178 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1855: 00ab3770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1856: 003fecec 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1857: 00ab27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 1858: 0068fd50 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1859: 006a2f78 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1858: 0068fd60 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1859: 006a2f88 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1860: 00adfb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1861: 00566c6c 2572 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1861: 00566c7c 2572 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1862: 004d72cc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1863: 0070c014 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1864: 00647310 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1863: 0070c024 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1864: 00647320 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1865: 004cb91c 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1866: 007dbff0 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1867: 00700624 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1868: 007dbe58 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1866: 007dc000 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1867: 00700634 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1868: 007dbe68 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1869: 00aaaaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1870: 00ae0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1871: 002f25ac 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1872: 00645ef4 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1872: 00645f04 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1873: 00ae0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1874: 00aded06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1875: 00adee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1876: 0022f0a8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 1877: 005797e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 1878: 00542194 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 1877: 005797f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 1878: 005421a4 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1879: 0048c888 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1880: 0058dde0 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1880: 0058ddf0 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1881: 00adfac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 1882: 005c82e0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 1882: 005c82f0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1883: 00adf424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1884: 00aa4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1885: 00361df8 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1886: 00ab6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1887: 00aa5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1888: 00adf712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1889: 00237d00 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1890: 0030f884 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 1891: 00aad838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ - 1892: 005728d0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 1893: 00551518 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 1892: 005728e0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 1893: 00551528 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1894: 002e92b0 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 1895: 0058c764 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1895: 0058c774 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1896: 00ab81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1897: 00adff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 1898: 00adfecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 1899: 00aa9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 1900: 00239448 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 1901: 005b3c44 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1902: 007930e4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1903: 006492e8 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1904: 007f688c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1905: 00648594 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1901: 005b3c54 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 1902: 007930f4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1903: 006492f8 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1904: 007f689c 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1905: 006485a4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 1906: 00ab3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 1907: 00790d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1908: 007cbfe0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1907: 00790d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1908: 007cbff0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1909: 00ab6720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1910: 00ae046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1911: 0075b280 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1911: 0075b290 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1912: 00aa70d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1913: 0035ff2c 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 1914: 007e3f8c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1915: 00659c18 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1914: 007e3f9c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1915: 00659c28 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1916: 00ae03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1917: 0078c850 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1917: 0078c860 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1918: 00236eb8 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1919: 00ae058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1920: 00ab68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1921: 005e1c44 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1921: 005e1c54 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1922: 002547a4 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1923: 00abb198 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1924: 00aa7c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1925: 00adf6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 1926: 00adecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 1927: 00adf126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1928: 00656c24 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1928: 00656c34 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1929: 00aadf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1930: 00ae0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ - 1931: 007e8720 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1931: 007e8730 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1932: 00a9e720 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1933: 00aaa9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1934: 00ab02c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 1935: 00a14b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1936: 002376f4 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1937: 007453a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1938: 007eaa30 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 1939: 005a8ab0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1940: 00628ffc 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1937: 007453b0 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1938: 007eaa40 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1939: 005a8ac0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 1940: 0062900c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1941: 00229318 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 1942: 0057a5ec 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 1942: 0057a5fc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1943: 00ae069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1944: 009ee790 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1945: 00adf4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1946: 00ab24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1947: 002a760c 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1948: 00adfb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1949: 00ade4a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 1950: 0035a500 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ - 1951: 0073ee7c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1952: 00710af8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1951: 0073ee8c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1952: 00710b08 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1953: 00adff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 1954: 00aadf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1955: 007311a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1955: 007311b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1956: 0027b734 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 1957: 00adec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 1958: 00adf452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1959: 00467944 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1960: 00adeaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1961: 00473358 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1962: 009ea9dc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1963: 00ade8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 1964: 00758acc 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1964: 00758adc 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1965: 00ab2ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1966: 00abcf64 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1967: 0027bdcc 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 1968: 00ade718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1969: 00299d0c 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1970: 00aa57f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1971: 00ae0d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1972: 00ae04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1973: 0070c3b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1973: 0070c3c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1974: 00adf2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1975: 009ea30c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1976: 00ae0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1977: 00588a1c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1977: 00588a2c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1978: 00ade5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1979: 00ae0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1980: 006fdad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1980: 006fdae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1981: 00adf204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1982: 007c86fc 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1983: 00918c18 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1982: 007c870c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1983: 00918c28 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1984: 00ae0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1985: 00adecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 1986: 00ab8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1987: 006f61bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1988: 007a0844 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1989: 007c2018 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1987: 006f61cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1988: 007a0854 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1989: 007c2028 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1990: 00aae118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1991: 0061abe8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1992: 007ef5c0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1991: 0061abf8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1992: 007ef5d0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1993: 00221be0 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1994: 00ab6780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1995: 00aa96d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1996: 0048191c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1997: 00a15314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1998: 00ab33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 1999: 00ab4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2000: 00ade76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2001: 007cc310 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2001: 007cc320 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2002: 00adf40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2003: 00aaaae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2004: 00aaecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2005: 004d713c 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2006: 00648830 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2006: 00648840 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2007: 00aacba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2008: 0020b718 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2009: 00adf25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2010: 00adf1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2011: 00aa6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2012: 00ab6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2013: 007b03f4 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2013: 007b0404 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2014: 00aaffe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2015: 00653c88 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2015: 00653c98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2016: 00adfb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2017: 002293bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 2018: 0060eeb8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2019: 0064a234 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2018: 0060eec8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2019: 0064a244 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2020: 0046431c 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2021: 00ab6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2022: 00ae0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2023: 007ce424 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2023: 007ce434 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2024: 00448fb8 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2025: 0026b0a4 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2026: 00ab7954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2027: 00ade8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2028: 004d33f0 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2029: 004a96e8 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2030: 0057763c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2030: 0057764c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2031: 00ab4910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2032: 00ab09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2033: 008056d0 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2034: 005770f0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2033: 008056e0 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2034: 00577100 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2035: 00aba100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2036: 0021bb00 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2037: 0076a75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2037: 0076a76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2038: 002325e4 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2039: 00adf752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2040: 00ade838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2041: 007a0f18 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2041: 007a0f28 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2042: 00ae0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2043: 00ab29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2044: 007d0198 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2045: 0075b968 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2046: 0074cae8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2044: 007d01a8 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2045: 0075b978 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2046: 0074caf8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2047: 00aaf434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2048: 00ade6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2049: 00ade8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2050: 00ab64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2051: 007b5158 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2051: 007b5168 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2052: 00ab12c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2053: 006199d4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2054: 0064983c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2055: 00618ff0 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2053: 006199e4 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2054: 0064984c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2055: 00619000 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2056: 00adf154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2057: 00ab5a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2058: 007654f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2058: 00765504 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2059: 00aa7430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2060: 00558530 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2060: 00558540 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2061: 00aabbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2062: 00ae02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2063: 00ab7784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2064: 00adf0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2065: 004d0778 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2066: 00adf1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2067: 0036ced8 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2068: 00adf984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2069: 00647f8c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2069: 00647f9c 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2070: 003e4ae0 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2071: 0079c004 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2071: 0079c014 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2072: 00ae038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2073: 0073936c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2073: 0073937c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2074: 00ab18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2075: 007c28bc 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2076: 00782850 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2077: 006fe938 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2078: 007fb928 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2075: 007c28cc 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2076: 00782860 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2077: 006fe948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2078: 007fb938 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2079: 00aae3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2080: 0077b9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2080: 0077b9c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2081: 002ede7c 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2082: 00ae02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2083: 002a21bc 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2084: 00adef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2085: 005c98e8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2085: 005c98f8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2086: 00ae04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2087: 0074df20 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2087: 0074df30 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2088: 00ade238 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2089: 00ae03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2090: 0057506c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2090: 0057507c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2091: 00aba320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2092: 00521d1c 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2092: 00521d2c 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2093: 0021d91c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2094: 00adf5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2095: 00adfa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2096: 00aac2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2097: 00454b10 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2098: 00adf90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2099: 005b0f0c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2099: 005b0f1c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2100: 00adef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2101: 00aad138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2102: 00521f00 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2103: 005e1f74 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2102: 00521f10 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2103: 005e1f84 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2104: 00abb2bc 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2105: 00aaa438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2106: 00aa7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2107: 00a19f1c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2108: 00adf806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2109: 00793c7c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2110: 005bc7dc 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2111: 0076bb5c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2112: 00966e64 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2113: 00573864 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2109: 00793c8c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2110: 005bc7ec 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2111: 0076bb6c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2112: 00966e74 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2113: 00573874 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2114: 00ab94e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2115: 00230514 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2116: 00adf54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2117: 0043b994 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2118: 003fdc50 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2119: 00adfd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2120: 00ade8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2121: 00639dd0 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2122: 00521dc8 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2121: 00639de0 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2122: 00521dd8 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2123: 00ade880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2124: 00adf870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2125: 0058ee44 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2125: 0058ee54 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2126: 00adf1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2127: 007f0570 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2128: 0072fd30 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2127: 007f0580 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2128: 0072fd40 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2129: 00aaea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2130: 00ab5c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2131: 0078164c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2131: 0078165c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2132: 00aade48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2133: 00ae012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2134: 003604a0 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2135: 00aa7b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2136: 0043830c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2137: 00aa7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2138: 00ab8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2139: 00ade8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2140: 005ea8cc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2140: 005ea8dc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2141: 00ab9d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2142: 00adfad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2143: 00229460 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2144: 00ab59a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2145: 0065da24 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2146: 007cb324 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2145: 0065da34 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2146: 007cb334 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2147: 00ab2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2148: 00adef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2149: 00adfcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2150: 00adf76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2151: 0075b984 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2151: 0075b994 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2152: 00ade8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2153: 007ca27c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2154: 0074aef4 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2155: 0075aa2c 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2153: 007ca28c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2154: 0074af04 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2155: 0075aa3c 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2156: 00ae0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2157: 00ab60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2158: 00ab6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2159: 00ade7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2160: 00ab8ab0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2161: 00adf1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2162: 00adf680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2163: 00ae03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2164: 00ab9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2165: 00adf3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2166: 00784f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2167: 007756a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2168: 00707c90 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2169: 007bf87c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2170: 00737a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2166: 00784fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2167: 007756b8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2168: 00707ca0 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2169: 007bf88c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2170: 00737a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2171: 00adf79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2172: 0039de88 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2173: 00adf55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2174: 00ae0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2175: 005a8930 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2175: 005a8940 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2176: 00415658 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2177: 00481a40 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2178: 00595868 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2179: 006453b4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2178: 00595878 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2179: 006453c4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2180: 009941f0 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2181: 00aac29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2182: 00ab76c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2183: 007be1e8 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2183: 007be1f8 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2184: 00ae0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2185: 003bbcd0 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2186: 00aa9fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2187: 0029fb54 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2188: 00adf2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2189: 00adf802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2190: 0063a9ec 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2190: 0063a9fc 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2191: 00aa8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2192: 00ae0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2193: 00aa7d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2194: 00562354 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2195: 006f6aac 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2194: 00562364 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2195: 006f6abc 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2196: 0022bc2c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2197: 007a33e4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2197: 007a33f4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2198: 00ae0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2199: 00ae072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2200: 0043ee2c 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2201: 00adec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2202: 0063decc 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2202: 0063dedc 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2203: 00355c0c 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2204: 00ae0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2205: 005c5bf8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2205: 005c5c08 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2206: 00ab2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2207: 004724e4 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2208: 00ae07da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2209: 00aba8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2210: 00ae01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2211: 00ab2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2212: 00578554 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2212: 00578564 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2213: 00ae013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2214: 0059462c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2215: 00580174 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2216: 0064646c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2214: 0059463c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2215: 00580184 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2216: 0064647c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2217: 00adec4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2218: 004df58c 80 FUNC GLOBAL DEFAULT 12 helper_ove_cyov │ │ │ │ 2219: 00ab97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2220: 0048b4e0 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2221: 004958d4 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2222: 007fad08 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2223: 005b61b8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2222: 007fad18 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2223: 005b61c8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2224: 00adf6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2225: 00aaea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2226: 00aa89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2227: 0074a49c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2227: 0074a4ac 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2228: 00441368 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2229: 002f0f08 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2230: 00ab9a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2231: 00adfae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2232: 00ab16d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2233: 005443e0 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2233: 005443f0 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2234: 00413f68 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2235: 00ab08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2236: 00ab5b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2237: 007d0f0c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2237: 007d0f1c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2238: 00aac14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2239: 00aaef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2240: 00adf5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2241: 00adf6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2242: 00ade9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2243: 006df284 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2244: 0072f3a0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2245: 005eedb8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2243: 006df294 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2244: 0072f3b0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2245: 005eedc8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2246: 00aa9750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2247: 00adf67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2248: 00aa4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2249: 0074cb04 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2249: 0074cb14 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2250: 00ab7d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2251: 00763528 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2251: 00763538 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2252: 00adfb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2253: 0060f078 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2253: 0060f088 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2254: 0029a1f4 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2255: 00adf04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2256: 00713b48 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2257: 005cbec4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2256: 00713b58 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2257: 005cbed4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2258: 003971e0 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2259: 002263f8 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2260: 003212b0 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2261: 00ade564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2262: 00ade528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2263: 0056d050 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2263: 0056d060 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2264: 00a19e6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2265: 007ddbd4 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2265: 007ddbe4 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2266: 00ae0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2267: 00a19e8c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2268: 00593788 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2269: 0079d854 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2268: 00593798 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2269: 0079d864 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2270: 00a19ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2271: 0047b960 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2272: 00ab2f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2273: 007eac3c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2273: 007eac4c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2274: 00ab0194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2275: 0043b8f8 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2276: 00aaea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2277: 0070c8e4 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2277: 0070c8f4 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2278: 00ab6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2279: 00231718 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2280: 007f8f34 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2281: 00578290 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2280: 007f8f44 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2281: 005782a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2282: 0044a7dc 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2283: 00aad458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2284: 007819e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2284: 007819f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2285: 00ade8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2286: 00ae000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2287: 002f1b74 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ 2288: 004d97a4 248 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_update │ │ │ │ - 2289: 0062ad64 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2290: 007eb06c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2289: 0062ad74 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2290: 007eb07c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2291: 00aad9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2292: 0068190c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2292: 0068191c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2293: 002f5aa4 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2294: 005b1b1c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2295: 005514b4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2296: 00522bb0 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2297: 00711790 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2294: 005b1b2c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2295: 005514c4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2296: 00522bc0 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2297: 007117a0 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2298: 002dee54 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2299: 0074cc50 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2299: 0074cc60 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2300: 00ade4b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2301: 00953148 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2301: 00953158 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2302: 00ade8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2303: 00aacbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2304: 00ae026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2305: 0070601c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2306: 0058c350 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2305: 0070602c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2306: 0058c360 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2307: 00ab2b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2308: 005713dc 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2308: 005713ec 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2309: 00adfa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2310: 00adff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2311: 0053f8d8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2311: 0053f8e8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2312: 00ab3660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2313: 00adee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2314: 00ae0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2315: 00ab7a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2316: 00771b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2316: 00771ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2317: 00448674 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2318: 00ab9aa0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2319: 003bba2c 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2320: 0048b7bc 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2321: 00aded4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2322: 0079f24c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2323: 0078e8d4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2322: 0079f25c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2323: 0078e8e4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2324: 00227440 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2325: 00426b88 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2326: 007cd160 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2326: 007cd170 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2327: 00aa694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2328: 00aaf3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2329: 0078f570 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2329: 0078f580 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2330: 00ab13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2331: 00ae02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2332: 00aaefa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2333: 00aa6e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2334: 00adf534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2335: 00ab74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2336: 00adeed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2337: 00ab7794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2338: 005c5cc0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2338: 005c5cd0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2339: 00adfa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2340: 00adee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2341: 00778ac0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2342: 00501cf8 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2341: 00778ad0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2342: 00501d08 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2343: 00adfcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2344: 0043a910 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2345: 00796a58 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2346: 00780264 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2345: 00796a68 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2346: 00780274 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2347: 00a189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2348: 00adea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2349: 0079e8e4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2349: 0079e8f4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2350: 00adf36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2351: 007176f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2351: 00717704 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2352: 00adfda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2353: 0063da28 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2354: 005f8664 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2353: 0063da38 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2354: 005f8674 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2355: 00adff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2356: 00ae02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2357: 0063a554 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2358: 0058066c 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2357: 0063a564 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2358: 0058067c 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2359: 009ea2cc 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2360: 0023c2cc 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2361: 00abaa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2362: 005bb8dc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2363: 0061b7bc 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2362: 005bb8ec 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2363: 0061b7cc 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2364: 00254ca4 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2365: 009eab0c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2366: 00771074 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2367: 005e1950 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2366: 00771084 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2367: 005e1960 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2368: 00ab0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2369: 00ab7634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2370: 00659c30 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2370: 00659c40 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2371: 00362048 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2372: 00ae0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2373: 009ee678 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2374: 00ab1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2375: 00aa7c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2376: 00794f6c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2377: 007cd9cc 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2376: 00794f7c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2377: 007cd9dc 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2378: 00aa9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2379: 00adeee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2380: 00abbe9c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2381: 009eaeb8 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2382: 00361668 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2383: 00ab3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2384: 00a16208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2385: 00ae016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2386: 00ae03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2387: 00787980 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2388: 0063b344 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2387: 00787990 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2388: 0063b354 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2389: 00adf4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2390: 001e8b08 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2391: 00adf210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2392: 0075ca04 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2392: 0075ca14 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2393: 00ab6ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2394: 00aa8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2395: 00adeed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2396: 00adfeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2397: 00aad618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2398: 009ee858 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2399: 0044a7c4 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2400: 009eb2c0 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2401: 00aa4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2402: 00572838 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2402: 00572848 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2403: 00ae0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2404: 00648ef4 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2404: 00648f04 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2405: 00adff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2406: 00ae003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2407: 0023664c 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2408: 00adf0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2409: 0021d068 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2410: 00ab9260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2411: 00adf58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2412: 00221c58 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2413: 00954160 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2414: 00576f20 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2413: 00954170 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2414: 00576f30 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2415: 00ab508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2416: 00510530 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2417: 00771634 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2416: 00510540 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2417: 00771644 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2418: 00adf540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2419: 005b6c18 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2419: 005b6c28 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2420: 00ab10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2421: 00aa4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2422: 00adf910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2423: 00adfb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2424: 00ae0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2425: 0041580c 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2426: 005c8df0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2426: 005c8e00 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2427: 00aaa6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2428: 0069dee4 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2428: 0069def4 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2429: 00ab84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2430: 00adf2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2431: 00adfefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2432: 00adfd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2433: 003a8874 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2434: 00aacce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2435: 007318b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2435: 007318c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2436: 002e0388 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2437: 00ade70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2438: 002a6244 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2439: 00adfd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2440: 00575f00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2441: 00691a1c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2442: 007b02a4 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2440: 00575f10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2441: 00691a2c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2442: 007b02b4 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2443: 00ae0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2444: 00adff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2445: 00aa7944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2446: 007fada4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2447: 006dbe8c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2446: 007fadb4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2447: 006dbe9c 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2448: 00ab7e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2449: 00ade930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2450: 005599c8 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2450: 005599d8 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2451: 00adf8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ - 2452: 00966e20 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2452: 00966e30 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2453: 00adef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2454: 00aa7c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2455: 00542cc8 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2455: 00542cd8 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2456: 003fe56c 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2457: 00754200 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2457: 00754210 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2458: 00221b60 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2459: 0058ad14 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2459: 0058ad24 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2460: 00ab6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2461: 00aab87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2462: 007078e8 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2462: 007078f8 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2463: 00adfee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2464: 0042717c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2465: 00360204 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2466: 00abaa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2467: 007cbd78 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2468: 0079a8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2467: 007cbd88 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2468: 0079a900 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2469: 00aa61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2470: 006da828 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2471: 0066b6a0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2470: 006da838 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2471: 0066b6b0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2472: 003ba4d0 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2473: 00aa5ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2474: 00aaed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2475: 0072ce88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2475: 0072ce98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2476: 009ea324 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2477: 00ab58c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2478: 0059155c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2478: 0059156c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2479: 00ae0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2480: 00ae0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2481: 00570fcc 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2481: 00570fdc 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2482: 00ab2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2483: 00aad5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2484: 00aad738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2485: 004fe580 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2485: 004fe590 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2486: 00436778 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2487: 005547dc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2488: 00627d68 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2487: 005547ec 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2488: 00627d78 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2489: 0031d140 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2490: 00a176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2491: 0078328c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2491: 0078329c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2492: 009ea714 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2493: 00aaf2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2494: 00adff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2495: 006ddf88 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2496: 00593864 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2495: 006ddf98 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2496: 00593874 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2497: 009eb104 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2498: 00aaa778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2499: 00ade9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2500: 00adeb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2501: 00ab5dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2502: 00766780 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2502: 00766790 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2503: 00adf470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2504: 00ab8c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2505: 00acdd18 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2506: 002d59e0 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2507: 0076c17c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2507: 0076c18c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2508: 00ab75a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2509: 00adf7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2510: 00adf974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2511: 00ab5ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2512: 007a2140 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2513: 00775ff8 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2512: 007a2150 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2513: 00776008 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2514: 00adfa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2515: 00ab0f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2516: 007fa310 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2517: 00735fd4 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2516: 007fa320 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2517: 00735fe4 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2518: 0044fe14 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2519: 00653ca0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2520: 00654340 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2521: 0078c628 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2519: 00653cb0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2520: 00654350 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2521: 0078c638 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2522: 00ae00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2523: 003c6a3c 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2524: 00ae021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2525: 00ab3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2526: 0078c9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2526: 0078c9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2527: 003b80fc 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2528: 00416f20 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2529: 00aa60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2530: 00aaaa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2531: 00aa8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2532: 00adf366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2533: 007cd6d0 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2534: 008040fc 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2535: 007907b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2536: 007f2308 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2537: 00558338 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2533: 007cd6e0 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2534: 0080410c 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2535: 007907c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2536: 007f2318 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2537: 00558348 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2538: 00adfc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2539: 00aacef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2540: 006f5e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2541: 005bf78c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2542: 00571164 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2540: 006f5e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2541: 005bf79c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2542: 00571174 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2543: 00ade966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2544: 00aa565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2545: 009ea64c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2546: 00220348 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2547: 00aa4418 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2548: 00adf328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2549: 00ab15d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2550: 00adfa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2551: 00abaa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2552: 00aaf99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2553: 007471d8 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2553: 007471e8 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2554: 00ab9d94 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2555: 00457afc 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2556: 005727d0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2557: 007a6034 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2556: 005727e0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2557: 007a6044 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2558: 00ae0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2559: 00756f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2559: 00756f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2560: 00448980 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2561: 006f26cc 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2561: 006f26dc 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2562: 00ab69c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2563: 0029f288 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2564: 00654098 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2565: 007d40ec 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2564: 006540a8 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2565: 007d40fc 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2566: 00ab59e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2567: 009eb6c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2568: 0032132c 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2569: 004b7e60 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2570: 00aaa638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2571: 0043cdc0 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2572: 003f71bc 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2573: 00aa76e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2574: 00ab5b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2575: 00227fcc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2576: 00adf0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2577: 0027db84 8 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2578: 00aa4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2579: 00aa4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2580: 007b546c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2580: 007b547c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2581: 00adfcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2582: 00ab9a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2583: 00adf9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2584: 00aa9850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2585: 00aad688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2586: 00adf314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2587: 00aa6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2588: 006f64f4 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2588: 006f6504 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2589: 00ade568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2590: 00adfb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2591: 0043c080 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2592: 00ab8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2593: 00aad1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2594: 007ab1d4 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2594: 007ab1e4 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2595: 00ab44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2596: 00aa64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2597: 00ab3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2598: 00adee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2599: 00653278 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2600: 006fc548 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2599: 00653288 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2600: 006fc558 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2601: 00aded46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2602: 00ade908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2603: 0048d484 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2604: 00adf776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2605: 007752bc 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2606: 0077f8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2605: 007752cc 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2606: 0077f8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2607: 00adf052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2608: 00221d98 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2609: 00ade6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2610: 006570a8 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2611: 00742b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2610: 006570b8 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2611: 00742b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2612: 00ab3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2613: 007bc7e4 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2613: 007bc7f4 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2614: 00aaaa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2615: 002376b0 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2616: 002a6dd0 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2617: 00ab2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2618: 005715e0 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2618: 005715f0 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2619: 00aa8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2620: 00774728 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2620: 00774738 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2621: 00ab5bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2622: 0061a920 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2622: 0061a930 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2623: 00aaa218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2624: 00adea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2625: 0077cfc4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2626: 007e5858 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2625: 0077cfd4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2626: 007e5868 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2627: 004d24ec 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2628: 00ae065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2629: 00ab2fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2630: 0053c884 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2630: 0053c894 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2631: 00aa64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2632: 00966e78 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2632: 00966e88 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2633: 00a12194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2634: 00aded1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2635: 006de0a0 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2635: 006de0b0 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2636: 0024e030 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2637: 0027db50 8 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2638: 004f1290 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2638: 004f12a0 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2639: 0023d698 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2640: 00938974 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2641: 00645da4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2642: 005c8804 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2643: 00573d14 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2640: 00938984 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2641: 00645db4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2642: 005c8814 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2643: 00573d24 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2644: 004a5854 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2645: 005580cc 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2646: 00626394 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2645: 005580dc 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2646: 006263a4 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2647: 00ae0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2648: 00ab7e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2649: 00a11954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2650: 00aad8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2651: 005cd57c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2652: 007c5728 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2651: 005cd58c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2652: 007c5738 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2653: 003bac44 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2654: 00adfd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2655: 0075a268 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2655: 0075a278 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2656: 00202fd8 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2657: 0035517c 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2658: 00ade6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2659: 00216f5c 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2660: 00adf30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2661: 00adf6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2662: 006163e4 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2662: 006163f4 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2663: 00ab7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2664: 00ae0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2665: 00adec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2666: 0061add8 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2666: 0061ade8 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2667: 00aa90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2668: 00ab9540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2669: 00749078 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2669: 00749088 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2670: 003b8558 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2671: 00572f7c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ - 2672: 007954e8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2671: 00572f8c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2672: 007954f8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2673: 003aef9c 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2674: 00adf826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2675: 00aab66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2676: 00ae0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2677: 00adfcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2678: 00ab0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2679: 007d11a0 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2679: 007d11b0 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2680: 00ae06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2681: 00adf054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2682: 00ab89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2683: 004c255c 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2684: 00adfde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2685: 00ae0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2686: 00aaa788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2687: 0063d69c 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2687: 0063d6ac 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2688: 00adeab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2689: 00adfd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2690: 00ab9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2691: 0025bb90 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2692: 007884d8 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2692: 007884e8 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2693: 00adec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2694: 00ab00b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2695: 00abaaac 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2696: 00adfaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2697: 005e2ad0 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2697: 005e2ae0 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2698: 00aad018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2699: 009ee628 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2700: 0023f3c8 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2701: 00adea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2702: 00adea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2703: 00ab23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2704: 00adf354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2705: 00a1eb08 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2706: 00ab5d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2707: 00adf15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2708: 007d06a0 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2709: 005b74f8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2710: 0075d19c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2708: 007d06b0 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2709: 005b7508 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2710: 0075d1ac 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2711: 00adffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2712: 00ab3760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2713: 00351b34 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2714: 00aa5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2715: 00789410 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2715: 00789420 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2716: 00aa5d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2717: 00a19bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2718: 00ab2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2719: 007fdd3c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2720: 007fa2c4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2721: 0051160c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2719: 007fdd4c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2720: 007fa2d4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2721: 0051161c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2722: 00ab4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2723: 00aaf114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2724: 00aac26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2725: 00753958 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2725: 00753968 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2726: 00adf7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2727: 009e52d8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2728: 0055bc3c 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2728: 0055bc4c 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2729: 00aadf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2730: 0070671c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2731: 006d8670 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2730: 0070672c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2731: 006d8680 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2732: 00aa5b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2733: 00438cd0 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2734: 00796efc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2734: 00796f0c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2735: 003526e4 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2736: 0078dc4c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2736: 0078dc5c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2737: 00aaf294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2738: 006f83a8 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2739: 005808b8 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2740: 006f5404 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2738: 006f83b8 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2739: 005808c8 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2740: 006f5414 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2741: 00aaeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2742: 00ab9a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2743: 00aa51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2744: 00ab0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2745: 00adf6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2746: 00aafa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2747: 0072cf40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2747: 0072cf50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2748: 00adebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2749: 00ae0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2750: 00ab94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2751: 00ab2db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2752: 00781034 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2753: 005d5648 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2752: 00781044 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2753: 005d5658 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2754: 00aa5dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2755: 007bc08c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2755: 007bc09c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2756: 00ab16a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 2757: 00adf3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2758: 00adfe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 2759: 00aba684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2760: 00487c28 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2761: 007c1170 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2762: 007e02ec 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2761: 007c1180 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2762: 007e02fc 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2763: 00ab0554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 2764: 00aa6ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 2765: 00ade4ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 2766: 00aa681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 2767: 00adf1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2768: 0078cb30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 2769: 0058e774 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2768: 0078cb40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2769: 0058e784 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2770: 00ae0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2771: 00ab9590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2772: 002926e8 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2773: 00adedb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 2774: 00573dec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2775: 007a0ba8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2776: 007cd91c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2774: 00573dfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 2775: 007a0bb8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2776: 007cd92c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2777: 00adeea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2778: 00ab6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 2779: 003530a4 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 2780: 006290f8 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2780: 00629108 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2781: 00a1628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 2782: 0051cd48 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 2782: 0051cd58 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 2783: 00aad488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2784: 00adf608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 2785: 00aa45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2786: 00ab3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 2787: 001ed11c 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2788: 00ae0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2789: 007064e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2790: 007c33e8 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2791: 00625654 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2789: 007064f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2790: 007c33f8 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2791: 00625664 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2792: 00adee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 2793: 00adecc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 2794: 007cfbf0 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 2795: 005680e4 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 2794: 007cfc00 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2795: 005680f4 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 2796: 00ab5ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2797: 006f40f0 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2798: 005ef018 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2797: 006f4100 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2798: 005ef028 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2799: 00ae0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 2800: 00adf91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 2801: 005e14c8 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2801: 005e14d8 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2802: 00aae088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2803: 007efb24 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2803: 007efb34 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2804: 004d12f0 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2805: 00ad5d84 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 2806: 00adec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 2807: 0061c384 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2807: 0061c394 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2808: 00adfa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 2809: 0022bb80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2810: 00ab0324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 2811: 002654dc 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 2812: 005b066c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 2812: 005b067c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2813: 00ab68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2814: 0023a338 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2815: 00ade72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2816: 00771dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2816: 00771dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2817: 00aaa948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 2818: 00adf946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 2819: 007a8a10 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2820: 00715360 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 2821: 005bc980 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 2819: 007a8a20 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2820: 00715370 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2821: 005bc990 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2822: 00aae218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2823: 007663b4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2824: 006489b4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2825: 007a172c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2826: 00741d28 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2823: 007663c4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2824: 006489c4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2825: 007a173c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2826: 00741d38 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2827: 00237254 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2828: 0049298c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2829: 00aaf384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 2830: 002320e8 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2831: 00adeb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2832: 00711c3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2833: 00796028 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2834: 00745e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2832: 00711c4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2833: 00796038 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2834: 00745e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2835: 00997a58 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 2836: 00adfe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 2837: 002ecbe0 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 2838: 00aa71c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2839: 006d8dac 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2839: 006d8dbc 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2840: 00adeb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2841: 0078a504 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2842: 006fcde8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2843: 0058facc 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2844: 00649ed8 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2841: 0078a514 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2842: 006fcdf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2843: 0058fadc 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2844: 00649ee8 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2845: 009e7fac 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2846: 00ab0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 2847: 00ae04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2848: 004a5430 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2849: 00aa89b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2850: 00ab2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2851: 0043ca00 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2852: 00456d5c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 2853: 00256400 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2854: 00aa90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 2855: 00aa81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2856: 00ae0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2857: 00ade7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2858: 00ade622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2859: 006fc1b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 2860: 0052ca34 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 2859: 006fc1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2860: 0052ca44 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 2861: 00ab2dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2862: 00ae049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2863: 00aa57e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2864: 00adff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 2865: 00aa6414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2866: 00ae054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2867: 006540f8 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 2868: 0054d068 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2869: 00707a2c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2870: 0066c974 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2867: 00654108 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2868: 0054d078 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 2869: 00707a3c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2870: 0066c984 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2871: 00aa6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2872: 00adf78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 2873: 00aad228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2874: 00aba1d8 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 2875: 007877a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2875: 007877b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2876: 0045c020 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2877: 00adfcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2878: 00adf18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2879: 00adf464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2880: 00ae07ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2881: 00a2065c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2882: 0077a094 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2882: 0077a0a4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2883: 00ab81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2884: 005e18b8 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2885: 0076a928 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2884: 005e18c8 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2885: 0076a938 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2886: 00ab50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2887: 00aaccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2888: 00645ccc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2888: 00645cdc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2889: 00ae02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2890: 009ea3e0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2891: 00aaa1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2892: 00adf8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 2893: 002117d0 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2894: 0076aebc 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2894: 0076aecc 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2895: 00aa9700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2896: 007c53ec 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2896: 007c53fc 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2897: 002389d8 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2898: 00797ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 2899: 0078c4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2898: 00797ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2899: 0078c4c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2900: 00a1772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2901: 004747e0 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 2902: 00adf7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 2903: 00adff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 2904: 006f8648 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2905: 005ef508 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2904: 006f8658 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2905: 005ef518 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2906: 00ae002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2907: 00ab8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2908: 00ae0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2909: 00ab0084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 2910: 00404f84 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 2911: 00997180 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2912: 007cac5c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2912: 007cac6c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2913: 00adedbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2914: 00aada48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2915: 0078b300 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 2916: 00568438 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 2915: 0078b310 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2916: 00568448 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 2917: 00abbeac 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2918: 0046dd84 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 2919: 00356a78 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 2920: 00568540 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 2920: 00568550 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 2921: 00adf07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2922: 006e5518 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2922: 006e5528 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2923: 004818f8 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2924: 00aaa0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2925: 00ae0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 2926: 0054142c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 2926: 0054143c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2927: 009d9fdc 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 2928: 00428c68 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2929: 00773084 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2930: 0077f798 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2929: 00773094 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2930: 0077f7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 2931: 0027b5e8 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 2932: 007d6200 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2932: 007d6210 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2933: 0034da8c 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 2934: 0034a03c 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 2935: 00ae0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 2936: 005b5438 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 2936: 005b5448 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2937: 00aa9800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 2938: 0074c980 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2939: 00705e9c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2940: 006e06e4 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 2941: 00579040 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 2942: 00552f14 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 2943: 005b04ec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 2938: 0074c990 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2939: 00705eac 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2940: 006e06f4 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2941: 00579050 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 2942: 00552f24 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 2943: 005b04fc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2944: 00aded5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2945: 006ed178 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2945: 006ed188 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2946: 00aba954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2947: 00716694 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2948: 00745a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2949: 007e1900 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2950: 005e37a0 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 2951: 005b707c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 2947: 007166a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2948: 00745a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2949: 007e1910 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2950: 005e37b0 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2951: 005b708c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2952: 004cdc98 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2953: 007b6ef4 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2953: 007b6f04 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2954: 0021f5a0 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2955: 00ab4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 2956: 00ae0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2957: 00adebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2958: 009e9fb0 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2959: 00ae0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2960: 00ae0d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2961: 002940f8 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2962: 00ade7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 2963: 005aee28 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 2963: 005aee38 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2964: 00ae06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2965: 00ade542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2966: 00aab83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2967: 00ab6e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2968: 00610064 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2968: 00610074 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2969: 00a196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2970: 0048c0c8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2971: 007bc394 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2971: 007bc3a4 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2972: 003bb53c 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 2973: 00217c3c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2974: 007e7b54 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2974: 007e7b64 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2975: 00adeb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2976: 007faa78 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2976: 007faa88 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2977: 00ab8fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2978: 00adf096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2979: 00ae01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2980: 003606fc 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 2981: 00ade75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2982: 00656390 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2982: 006563a0 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2983: 00ae04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2984: 004d6b10 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2985: 00adf416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2986: 00adeee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2987: 00adf730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2988: 00ab9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2989: 00aa46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 2990: 00adf990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 2991: 0079cc98 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2992: 006ee16c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2993: 0068a9d4 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2991: 0079cca8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2992: 006ee17c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2993: 0068a9e4 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2994: 003feb34 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 2995: 00454d08 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2996: 00ade47c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2997: 00645848 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2998: 0076aa98 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2999: 007cb0e8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3000: 0076f7a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2997: 00645858 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2998: 0076aaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2999: 007cb0f8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3000: 0076f7b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3001: 00adf8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3002: 00757334 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3002: 00757344 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3003: 00aa7d64 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3004: 0028f71c 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3005: 00ade804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3006: 007cabe0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3007: 00632cf0 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3008: 00787910 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3006: 007cabf0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3007: 00632d00 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3008: 00787920 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3009: 00adff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3010: 00ab2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3011: 003fcb88 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3012: 00aae158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3013: 0055fe6c 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3013: 0055fe7c 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3014: 00adf6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3015: 00ae0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3016: 00789ff0 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3017: 005669e4 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3018: 00785278 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3019: 0074b3f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3016: 0078a000 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3017: 005669f4 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3018: 00785288 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3019: 0074b408 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3020: 004c851c 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3021: 00adefa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3022: 00aa8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3023: 006fc320 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3023: 006fc330 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3024: 002a3450 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3025: 00aa662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3026: 007cc5ac 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3026: 007cc5bc 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3027: 00aaf5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3028: 00adf666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3029: 00adf6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3030: 007d0a98 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3031: 0054f29c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3030: 007d0aa8 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3031: 0054f2ac 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3032: 0035e178 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3033: 00aa7a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3034: 004ff0a8 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3034: 004ff0b8 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3035: 00adf91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3036: 00ab9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3037: 0054e3d0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3038: 00571a64 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3037: 0054e3e0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3038: 00571a74 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3039: 00aba5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3040: 006f3b60 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3040: 006f3b70 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3041: 00aaf7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3042: 00adec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3043: 009e3318 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3044: 00aae3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3045: 00a199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3046: 005cc744 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3046: 005cc754 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3047: 00adf246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3048: 006ee7ac 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3048: 006ee7bc 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3049: 003b6448 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3050: 00aa6c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3051: 00aa78b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3052: 00ae0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3053: 00adf274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3054: 007b4d58 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3055: 0054adc8 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3054: 007b4d68 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3055: 0054add8 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3056: 00adf092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3057: 00adee38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3058: 00740924 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3059: 005b5184 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3058: 00740934 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3059: 005b5194 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3060: 00a1f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3061: 00ab7d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3062: 00ab7544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3063: 00adf770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3064: 00358934 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3065: 005d5c70 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3065: 005d5c80 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3066: 00adf20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3067: 0060e3a8 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3067: 0060e3b8 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3068: 00adf162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3069: 002df600 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3070: 00473a3c 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3071: 00ade764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3072: 007de564 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3072: 007de574 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3073: 00aacec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3074: 007e63ec 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3075: 0078d3f4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3074: 007e63fc 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3075: 0078d404 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3076: 00adfbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3077: 004b4220 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3078: 006f6160 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3078: 006f6170 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3079: 00adeda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3080: 006d9274 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3080: 006d9284 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3081: 00aa7a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3082: 00aad328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3083: 00aba1c4 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3084: 00ae0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3085: 00a1f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3086: 00adeea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3087: 0074b9a0 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3088: 0051b6a8 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3089: 0079d430 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3087: 0074b9b0 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3088: 0051b6b8 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3089: 0079d440 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3090: 001edf7c 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3091: 00ab2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3092: 005b33dc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3092: 005b33ec 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3093: 00aa5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3094: 00ae0d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3095: 00adfb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3096: 0078d7dc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3096: 0078d7ec 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3097: 00aa5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3098: 00adec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3099: 00ab28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3100: 0076d554 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3100: 0076d564 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3101: 001ee08c 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3102: 0042fe7c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3103: 002a6ab0 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3104: 00468734 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3105: 0073315c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3106: 005e4424 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3107: 0070cf98 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3105: 0073316c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3106: 005e4434 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3107: 0070cfa8 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3108: 00adfe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3109: 00a14084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3110: 00ab12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3111: 00aa77f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3112: 00adeb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3113: 009eb970 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3114: 007bdf8c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3114: 007bdf9c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3115: 004c405c 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3116: 001ebe08 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3117: 003f2d84 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3118: 007bd1d0 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3119: 0072433c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3118: 007bd1e0 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3119: 0072434c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3120: 00a13c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3121: 0034565c 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3122: 006fbc4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3122: 006fbc5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3123: 0048819c 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3124: 00ae01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3125: 007ea9ec 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3125: 007ea9fc 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3126: 00ae0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3127: 00480b90 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3128: 00ab3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3129: 001ecae8 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3130: 005f1d68 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3130: 005f1d78 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3131: 00355a8c 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3132: 006fd124 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3132: 006fd134 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3133: 00aa5e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3134: 00576864 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3135: 00511b38 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3136: 005e5c40 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3137: 009389ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3134: 00576874 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3135: 00511b48 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3136: 005e5c50 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3137: 009389bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3138: 00adfa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3139: 006f9200 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3139: 006f9210 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3140: 00ae0d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3141: 00adeb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3142: 0058d6c4 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3143: 005861d8 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3142: 0058d6d4 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3143: 005861e8 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3144: 003f4ee8 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3145: 009389a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3145: 009389b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3146: 00ae0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3147: 00ab4920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3148: 00aa7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3149: 005e3fb4 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3149: 005e3fc4 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3150: 00aad1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3151: 0021f414 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3152: 00750858 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3152: 00750868 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3153: 004493d4 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3154: 0022db14 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3155: 003fc0d8 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3156: 00ab0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3157: 00adef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3158: 007b8808 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3158: 007b8818 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3159: 004172c8 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3160: 0026f570 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3161: 00ae00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3162: 00ab63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3163: 0070eb78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3163: 0070eb88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3164: 003b5b90 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3165: 00458a10 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3166: 0077517c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3166: 0077518c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3167: 00482908 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3168: 0058c8d8 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3168: 0058c8e8 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3169: 00ade4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3170: 00ad6f70 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3171: 00adeb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3172: 00794e18 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3173: 006042dc 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3172: 00794e28 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3173: 006042ec 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3174: 00ab08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3175: 00571290 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3176: 00781464 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3175: 005712a0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3176: 00781474 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3177: 00aa3cfc 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3178: 007d5928 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3178: 007d5938 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3179: 00ade74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3180: 00adfce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3181: 007cd020 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3181: 007cd030 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3182: 00ae0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3183: 00ab7404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3184: 00adf722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3185: 005622c4 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3186: 007d7638 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3185: 005622d4 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3186: 007d7648 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3187: 00adeefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3188: 00aa7170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3189: 00ade5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3190: 00adf8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3191: 005a0fc8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3191: 005a0fd8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3192: 00adfade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3193: 00ae00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3194: 00aae508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3195: 00ade8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3196: 00adf966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3197: 00ae0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3198: 00ab7504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3199: 005447ec 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3200: 00573a2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3201: 00681950 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3202: 007b607c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3199: 005447fc 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3200: 00573a3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3201: 00681960 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3202: 007b608c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3203: 00a9edf8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3204: 00adfd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3205: 009eaf00 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3206: 00ab4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3207: 00ade854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3208: 00ab6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3209: 00ab7a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3210: 00ade84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3211: 007bbdd0 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3212: 005c493c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3211: 007bbde0 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3212: 005c494c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3213: 00adfaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3214: 00adf298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3215: 00ab75b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3216: 00ab2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3217: 00adfe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3218: 002a7f3c 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3219: 00aa53d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3220: 007e06b8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3220: 007e06c8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3221: 00ab1024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3222: 00617bc4 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3222: 00617bd4 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3223: 00ade702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3224: 006be5e4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3224: 006be5f4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3225: 001e9b94 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3226: 00aa83b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3227: 00aaf3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3228: 0022dbdc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3229: 007bf504 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3230: 0074cc6c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3229: 007bf514 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3230: 0074cc7c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3231: 00ade86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3232: 0046f41c 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3233: 005ef44c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3233: 005ef45c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3234: 00aa77d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3235: 00ae06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3236: 00585198 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3237: 00571474 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3236: 005851a8 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3237: 00571484 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3238: 00adfd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3239: 005cd094 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3240: 007f1124 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3239: 005cd0a4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3240: 007f1134 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3241: 00a1f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_lt_d │ │ │ │ 3242: 00236fa0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3243: 00ab507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3244: 0054b698 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3244: 0054b6a8 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3245: 00adfd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3246: 007236b4 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3246: 007236c4 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3247: 00ade84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3248: 002a097c 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3249: 00421b14 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3250: 00adf27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3251: 0071fb9c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3251: 0071fbac 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3252: 0036712c 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3253: 007d9cbc 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3253: 007d9ccc 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3254: 00aaa2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3255: 00756f68 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3255: 00756f78 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3256: 0046f5e0 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3257: 00ab9380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3258: 007fca1c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3258: 007fca2c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3259: 00adef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3260: 0047d564 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3261: 001ee180 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3262: 00ae0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3263: 007b60e0 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3263: 007b60f0 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3264: 00232504 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3265: 0079c438 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3265: 0079c448 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3266: 0048eae0 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3267: 00ae0c9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3268: 00ae0d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3269: 00a1f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_lt_s │ │ │ │ - 3270: 0079123c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3270: 0079124c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3271: 009e7fd0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3272: 00ab8a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3273: 009e9fe8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3274: 009e9e98 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3275: 00adfa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3276: 00203f44 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3277: 00740c20 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3277: 00740c30 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3278: 00aa7954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3279: 00adeeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3280: 006dba10 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3281: 0072113c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3280: 006dba20 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3281: 0072114c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3282: 00aba010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3283: 00ab3640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3284: 00adfc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3285: 00771188 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3285: 00771198 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3286: 00ade8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3287: 002de62c 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3288: 007e5074 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3289: 005c9e30 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3288: 007e5084 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3289: 005c9e40 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3290: 00adfb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3291: 00ab9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3292: 00ab4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3293: 006ff298 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3293: 006ff2a8 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3294: 00438540 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3295: 00aa553c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3296: 007817bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3296: 007817cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3297: 004d3760 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3298: 00adf3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3299: 005c9dac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3299: 005c9dbc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3300: 009ea014 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3301: 00adf1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3302: 00aaec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3303: 00ab9310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3304: 00aa7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3305: 00ab2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3306: 00ade96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3307: 00ab1bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3308: 00ae05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3309: 00612f5c 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3310: 00568d94 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3309: 00612f6c 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3310: 00568da4 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3311: 00aae0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3312: 004637e8 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3313: 009ea07c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3314: 00ae0d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3315: 00ae0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3316: 00ab4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3317: 007efaec 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3317: 007efafc 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3318: 00aa5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3319: 004a430c 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3320: 00adf7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3321: 005114dc 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3321: 005114ec 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3322: 00ae0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3323: 00adfe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3324: 00573fa0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3324: 00573fb0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3325: 00ae06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3326: 006d7bc4 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3326: 006d7bd4 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3327: 00ab1bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3328: 00aa8524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3329: 00424410 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3330: 00adfbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3331: 00adfc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3332: 00ae0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3333: 00ab6920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3334: 00ae0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3335: 00a1f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_le_d │ │ │ │ 3336: 00ade9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3337: 00adec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3338: 00710dcc 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3338: 00710ddc 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3339: 004d7cd0 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3340: 0034c130 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3341: 00adffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3342: 00adea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3343: 00ab8c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3344: 00ab6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3345: 00a15944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3346: 00ab8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 3347: 0079b710 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3348: 005365a0 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3349: 00745a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3347: 0079b720 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3348: 005365b0 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3349: 00745a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3350: 00adef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3351: 00aaa9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3352: 00704138 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3352: 00704148 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3353: 00aa9f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3354: 006f71dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3354: 006f71ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3355: 00a1f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_le_s │ │ │ │ 3356: 00adf270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3357: 00adede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3358: 0022dc90 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3359: 00543330 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3359: 00543340 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3360: 00aacd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3361: 00307140 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3362: 00ab9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3363: 00aaa2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3364: 00a14840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3365: 00ae008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3366: 00ae05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3367: 00aabc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3368: 00ab84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3369: 007567dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3369: 007567ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3370: 00232a3c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3371: 00adf232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3372: 00aa8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3373: 003205ec 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3374: 005647bc 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3374: 005647cc 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3375: 00adeb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3376: 00aa46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3377: 00aab71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3378: 00aa5818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3379: 00adef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3380: 0023ecb4 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3381: 00ae04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3382: 00359b30 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3383: 00649d84 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3383: 00649d94 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3384: 00adfcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3385: 00ab3610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3386: 0057b00c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3386: 0057b01c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3387: 00aad758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3388: 00aaeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3389: 00a20654 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3390: 006e1f00 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3390: 006e1f10 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3391: 00ab0074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3392: 00aab80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3393: 005bd730 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3393: 005bd740 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3394: 00ababc4 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3395: 00adfbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3396: 00ab0734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3397: 0058b41c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3398: 00654a2c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3399: 007e5830 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3397: 0058b42c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3398: 00654a3c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3399: 007e5840 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3400: 004ce394 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3401: 005711fc 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3402: 006f5ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3401: 0057120c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3402: 006f6000 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3403: 00aa8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3404: 00ab6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3405: 00575874 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3406: 00596e24 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3405: 00575884 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3406: 00596e34 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3407: 002ee438 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3408: 0076eed0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3408: 0076eee0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3409: 003134a8 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3410: 00ab6e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3411: 00aaabf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3412: 00ab66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3413: 0021f5bc 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3414: 00ab0154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3415: 00aad9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3416: 009eb014 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3417: 00ae013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3418: 004c2304 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3419: 0075d5c8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3419: 0075d5d8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3420: 00235568 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3421: 00adfb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3422: 00adfe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3423: 004d24e4 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3424: 00adf2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3425: 00ab06b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3426: 00ab44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3427: 00aaa898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3428: 00aa7380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3429: 00adf94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3430: 007545ec 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3430: 007545fc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3431: 00adffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3432: 007e6ac8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3432: 007e6ad8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3433: 00ae0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3434: 00ab0254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3435: 00ab4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3436: 00a147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3437: 00aa6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3438: 00ab22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3439: 00ab4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3440: 00a19fec 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3441: 00adf0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3442: 00a1a06c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3443: 00aaa198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3444: 00a1a07c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3445: 00aa8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3446: 0067f1e8 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3446: 0067f1f8 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3447: 003e3b88 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3448: 00572944 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3449: 00710648 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3450: 0073e170 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3451: 005ef66c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3452: 0073f71c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3448: 00572954 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3449: 00710658 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3450: 0073e180 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3451: 005ef67c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3452: 0073f72c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3453: 003f7280 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3454: 00adf516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3455: 00558254 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3455: 00558264 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3456: 00adf692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3457: 00aa8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3458: 0046f4e0 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3459: 00a13634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3460: 0063de48 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3460: 0063de58 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3461: 004cf678 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3462: 00adfe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3463: 003b7064 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3464: 003f49f0 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3465: 00aab6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3466: 00237f9c 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3467: 00ab25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3468: 006dfbb4 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3468: 006dfbc4 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3469: 00ade78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3470: 00aacb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3471: 0063aa70 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3471: 0063aa80 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3472: 00ab7774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3473: 00aa45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3474: 00aacb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3475: 00803d38 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3475: 00803d48 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3476: 00aa61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3477: 00714c0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3477: 00714c1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3478: 0047e694 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3479: 0034d3d4 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3480: 007b5e10 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3480: 007b5e20 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3481: 00480a28 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3482: 00ab1054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3483: 00adea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3484: 00aa8bb4 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3485: 00a180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3486: 004ce04c 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3487: 00789b04 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3488: 005cc264 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3489: 007c0934 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3490: 00501fa4 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3487: 00789b14 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3488: 005cc274 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3489: 007c0944 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3490: 00501fb4 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3491: 00ab6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3492: 0047055c 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3493: 00ade6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3494: 00ade4ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3495: 009eb07c 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3496: 00adfa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3497: 0056178c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3497: 0056179c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3498: 00aaac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3499: 00ae014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3500: 00adef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3501: 0035e974 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3502: 002172b0 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3503: 00adf7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3504: 00ab6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3505: 00524a24 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3505: 00524a34 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3506: 0040502c 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3507: 00adfd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3508: 00ae00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3509: 009e9f38 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3510: 007cbbd4 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3510: 007cbbe4 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3511: 00ab4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3512: 00abc5d8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3513: 001eb8e4 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3514: 00adebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3515: 007e5fb0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3515: 007e5fc0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3516: 00a168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3517: 0056ce74 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3517: 0056ce84 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3518: 00311a94 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3519: 00ab3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3520: 00adfdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3521: 0022bf8c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3522: 00ab1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3523: 00aa6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3524: 00adfd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3525: 00232910 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3526: 004d4654 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3527: 00ade574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3528: 00ae0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3529: 00aa9df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3530: 00798100 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3531: 007f0794 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3530: 00798110 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3531: 007f07a4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3532: 0020a19c 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3533: 00adf87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3534: 0071bfd8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3534: 0071bfe8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3535: 00ab4468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3536: 00ab0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3537: 0028b8b8 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3538: 00adf482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3539: 0070cae8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3539: 0070caf8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3540: 00221b90 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3541: 003fa7b4 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3542: 007e1600 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3542: 007e1610 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3543: 00aae288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3544: 00ade630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3545: 00adf8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3546: 00aab2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3547: 001ea5bc 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3548: 00ae065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3549: 00aaad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3550: 00732144 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3550: 00732154 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3551: 0043133c 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3552: 0031c268 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3553: 0054c8b4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3553: 0054c8c4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3554: 003140c4 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3555: 00a14738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3556: 00ab4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3557: 0048811c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3558: 007fa2e4 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3559: 0060a31c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3558: 007fa2f4 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3559: 0060a32c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3560: 00adf922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3561: 0021a408 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3562: 0072d670 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3562: 0072d680 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3563: 00ab0544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3564: 00ab2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3565: 00ade82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3566: 00aad0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3567: 00adfe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3568: 00ade8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3569: 00644bbc 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3570: 007ed084 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3571: 00652608 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3569: 00644bcc 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3570: 007ed094 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3571: 00652618 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3572: 00ae06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3573: 0045c070 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3574: 00aa668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3575: 00aaede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3576: 003104e4 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3577: 00576958 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3577: 00576968 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3578: 00ab6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3579: 00adf074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3580: 00a107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3581: 00adf37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3582: 00794a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3582: 00794aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3583: 00adea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3584: 001eca44 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3585: 00ab0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3586: 0074c81c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3586: 0074c82c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3587: 00ab8a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3588: 007872f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3588: 00787304 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3589: 00ab3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3590: 00ab8c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3591: 002402c8 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3592: 00aad798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3593: 00aba5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3594: 0022c3b0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3595: 00728848 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3595: 00728858 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3596: 00ab7e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3597: 00771ed4 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3597: 00771ee4 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3598: 00ab2e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3599: 00aa6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3600: 00adf088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3601: 00aad4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3602: 0070c1fc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3602: 0070c20c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3603: 00adfa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3604: 007d37d0 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3604: 007d37e0 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3605: 00aded9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3606: 00ab6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3607: 0075c704 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3607: 0075c714 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3608: 00ab4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3609: 0022c03c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3610: 004b23a0 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3611: 0051ca5c 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3611: 0051ca6c 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3612: 00ab1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3613: 00565eac 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3614: 00729708 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3613: 00565ebc 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3614: 00729718 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3615: 00ab7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3616: 007b34b4 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3617: 007423f8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3618: 005f994c 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3616: 007b34c4 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3617: 00742408 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3618: 005f995c 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3619: 00adf52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3620: 00ab2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3621: 0043c150 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3622: 00ad5dc9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3623: 00585240 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3623: 00585250 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3624: 0021a124 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3625: 00aba3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3626: 00adf2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3627: 0055157c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3627: 0055158c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3628: 00ade4c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3629: 00adece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3630: 00467168 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3631: 00ade510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3632: 00aa9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3633: 00ae0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3634: 00ab7294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3635: 0047e9d4 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 3636: 00551450 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3636: 00551460 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3637: 00adfec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 3638: 007d0284 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3639: 00766274 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3640: 007dc5f0 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 3641: 00551a00 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3638: 007d0294 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3639: 00766284 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3640: 007dc600 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3641: 00551a10 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3642: 004be9e8 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3643: 00aa5a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3644: 00735008 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3644: 00735018 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3645: 00ade984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3646: 00adfcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3647: 00adec00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3648: 009ea488 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3649: 00ade522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3650: 00adfafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3651: 00adec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 3652: 00adfc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 3653: 00576740 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 3654: 005518d4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 3653: 00576750 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 3654: 005518e4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3655: 00adf8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 3656: 0053e3b8 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 3656: 0053e3c8 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3657: 00aa8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3658: 00a10748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3659: 006596c4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3660: 007fcb94 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3659: 006596d4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3660: 007fcba4 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3661: 00ab9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3662: 00ab81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3663: 00ab2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 3664: 0076a9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3664: 0076a9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3665: 00a17834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 3666: 0055199c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 3666: 005519ac 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3667: 00ade676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3668: 002edec0 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 3669: 009ea148 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 3670: 00ab0384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 3671: 0070fdc4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3671: 0070fdd4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3672: 00468564 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3673: 00ab7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3674: 00239ffc 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3675: 0073ec68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3676: 0075dc00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3675: 0073ec78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3676: 0075dc10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3677: 00aa655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3678: 00adebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3679: 006fdecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3679: 006fdedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3680: 00ab8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3681: 00ab8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3682: 00626714 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3682: 00626724 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3683: 00adfd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 3684: 00ae0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3685: 00adeb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3686: 00ab18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 3687: 00ab6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3688: 00adfd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 3689: 0022c464 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3690: 0079a330 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3690: 0079a340 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3691: 00ab7814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 3692: 00adf674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 3693: 00700298 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3694: 007162f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3693: 007002a8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3694: 00716300 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3695: 00ab2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3696: 006f7294 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3696: 006f72a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3697: 00ab8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3698: 00adf466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3699: 00ab5d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3700: 00adf434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3701: 00aac07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3702: 006ffb10 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3702: 006ffb20 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3703: 009ea77c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3704: 003bb3b4 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 3705: 00ae0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 3706: 006ee86c 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3706: 006ee87c 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3707: 00adfc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3708: 007549d8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3708: 007549e8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 3709: 00ab4890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 3710: 00737e10 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3711: 0075eca8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3712: 00918988 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3710: 00737e20 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3711: 0075ecb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3712: 00918998 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3713: 0034f96c 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 3714: 003ff3e0 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 3715: 00ab6a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3716: 0072ccbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3716: 0072cccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3717: 00ab9e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3718: 007d12c4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3718: 007d12d4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3719: 0043bb3c 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3720: 007565b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3720: 007565c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3721: 00aac1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3722: 00a11090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3723: 00aaadd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3724: 0046bc40 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3725: 0079d654 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3725: 0079d664 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3726: 0022c80c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3727: 004725e4 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3728: 0051c290 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 3729: 007ccf0c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3728: 0051c2a0 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 3729: 007ccf1c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 3730: 00ab1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 3731: 0072bc4c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3731: 0072bc5c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3732: 00adf580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 3733: 00aabeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 3734: 00537eac 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 3734: 00537ebc 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 3735: 00adf9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 3736: 007818d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3736: 007818e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3737: 00adf916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 3738: 00abc174 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3739: 00ae04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3740: 00adeb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3741: 00437acc 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3742: 007f2fa4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3742: 007f2fb4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3743: 00ab0304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 3744: 00aae048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3745: 00ade5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3746: 00ab8a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3747: 0029bd64 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3748: 00aba7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3749: 00a159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3750: 007710d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3751: 007c4b70 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3750: 007710e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3751: 007c4b80 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3752: 00adf100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3753: 00ab0144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 3754: 00ae0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3755: 006f66dc 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3755: 006f66ec 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3756: 004445ec 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3757: 004499cc 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3758: 00aacee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3759: 00aab7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 3760: 00adfdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 3761: 0077f194 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3761: 0077f1a4 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3762: 00aa7af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 3763: 00aa93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 3764: 007a2abc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3765: 00938984 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3764: 007a2acc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3765: 00938994 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3766: 00aa561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3767: 00ab1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 3768: 00237980 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3769: 007e26a8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 3770: 00596558 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 3769: 007e26b8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3770: 00596568 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 3771: 00aa6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 3772: 007dfe18 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3773: 006dcb3c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3774: 0058d2ac 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3772: 007dfe28 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3773: 006dcb4c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3774: 0058d2bc 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 3775: 00355c10 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 3776: 0071ad3c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3777: 0065ad04 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3778: 006274fc 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3776: 0071ad4c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3777: 0065ad14 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3778: 0062750c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3779: 00ae00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3780: 007ea99c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3781: 006455bc 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3782: 00778efc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3783: 0079fb80 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3784: 007cbc40 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3780: 007ea9ac 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3781: 006455cc 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3782: 00778f0c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3783: 0079fb90 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3784: 007cbc50 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3785: 00ab97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3786: 004ac3e8 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3787: 0077c188 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3787: 0077c198 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 3788: 00ab4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 3789: 0076f9b8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3789: 0076f9c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3790: 00ade4ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3791: 00ad6e60 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3792: 0035e3f0 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 3793: 00aad3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 3794: 005a0fc0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 3794: 005a0fd0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3795: 00ad5d88 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 3796: 00536750 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3797: 007b4174 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3796: 00536760 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 3797: 007b4184 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3798: 00a106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3799: 00adf556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 3800: 00ade712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3801: 00adebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3802: 00aba380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3803: 00222f00 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3804: 0074e78c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 3805: 007f901c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3804: 0074e79c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 3805: 007f902c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3806: 00ab9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3807: 008040c8 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3807: 008040d8 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 3808: 00aaf364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 3809: 00728acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3809: 00728adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3810: 00aada88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3811: 00aaa8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3812: 00645948 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3812: 00645958 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3813: 00423c58 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3814: 004366a4 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3815: 007f5cb0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 3816: 005cc1f8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 3815: 007f5cc0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3816: 005cc208 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3817: 00adf8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 3818: 00449700 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3819: 00adf4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3820: 00ade68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3821: 00adf9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 3822: 00230594 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3823: 009ea880 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3824: 00ab7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3825: 00ae0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3826: 00ae07b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3827: 006529d0 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3827: 006529e0 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3828: 00aacc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3829: 0078c798 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3829: 0078c7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3830: 00ab4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 3831: 00aa4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3832: 0022c8d0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3833: 00588a40 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3833: 00588a50 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3834: 00ab3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ - 3835: 00648700 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3835: 00648710 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3836: 00adf406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3837: 00adfbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3838: 0065e074 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3839: 00781988 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3838: 0065e084 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3839: 00781998 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3840: 00ab92f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3841: 00ab8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 3842: 0072895c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3843: 00738ac8 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3844: 007cccfc 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3842: 0072896c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3843: 00738ad8 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3844: 007ccd0c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3845: 004d6d38 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3846: 00ab3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 3847: 00aa94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 3848: 00adf0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3849: 007477dc 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3850: 00652b24 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3849: 007477ec 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3850: 00652b34 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3851: 00481734 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 3852: 005ccc68 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 3852: 005ccc78 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 3853: 0035fb88 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 3854: 0040500c 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 3855: 00966e00 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3855: 00966e10 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3856: 00adeb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3857: 0027d2ec 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 3858: 00ae0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 3859: 00542714 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 3860: 00543760 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 3859: 00542724 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 3860: 00543770 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3861: 00aace28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3862: 00aa4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3863: 006dc6d4 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3863: 006dc6e4 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3864: 00aaa148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3865: 006dc8e8 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3865: 006dc8f8 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3866: 00aacf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3867: 00adf2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3868: 00aa8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3869: 00adf852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 3870: 00aa53a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3871: 007e1010 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3871: 007e1020 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3872: 00ae0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3873: 00438484 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3874: 00adef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3875: 00ade670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3876: 007e564c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3877: 00645004 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3878: 0077f7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3876: 007e565c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3877: 00645014 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3878: 0077f804 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3879: 00aa5a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3880: 00536228 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3880: 00536238 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3881: 00adef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3882: 00adfb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3883: 00aabcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3884: 006ee57c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3884: 006ee58c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3885: 00adfec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 3886: 00ab9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3887: 0045ce58 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3888: 00acdbcc 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3889: 007ac2f8 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3890: 0074bd64 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 3891: 005ccb40 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 3892: 005a1048 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 3889: 007ac308 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3890: 0074bd74 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3891: 005ccb50 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 3892: 005a1058 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3893: 00aa9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 3894: 00aaad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3895: 00ae07a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3896: 00adf41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3897: 006db150 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3897: 006db160 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3898: 00aa8514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3899: 0068cda8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3899: 0068cdb8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3900: 00a18074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3901: 00ad6ef0 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3902: 00ab9400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3903: 00adf47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3904: 00aaaab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3905: 00adfae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3906: 00aba040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3907: 00adf0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3908: 006fd7f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3908: 006fd808 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3909: 00aa4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 3910: 00aa9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 3911: 007da550 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3911: 007da560 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3912: 00ab0484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 3913: 00aa5838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3914: 00730c24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3914: 00730c34 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3915: 00aae1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3916: 00aab43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3917: 00966e44 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3918: 006fdf84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3917: 00966e54 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3918: 006fdf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3919: 00ab8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3920: 00613800 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3920: 00613810 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3921: 00ab8b84 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 3922: 0051d248 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 3922: 0051d258 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 3923: 00ade874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3924: 00790e90 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3924: 00790ea0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3925: 0035cc2c 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 3926: 00aba984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3927: 0074e120 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 3928: 007b7de0 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 3929: 007109a8 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3930: 005dd4f8 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3931: 007963d0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 3932: 005717e8 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 3927: 0074e130 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3928: 007b7df0 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3929: 007109b8 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3930: 005dd508 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3931: 007963e0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3932: 005717f8 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3933: 00adfc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 3934: 00571d6c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 3934: 00571d7c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 3935: 00a16940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3936: 00ab0534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 3937: 00aa9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 3938: 00ae0d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3939: 0021cf6c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 3940: 005b7524 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 3940: 005b7534 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3941: 00aad1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3942: 00ade59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3943: 00adef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3944: 00aa4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3945: 009d9298 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 3946: 00ae0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3947: 00aaf324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 3948: 00adf65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 3949: 00adf5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 3950: 00ab5900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3951: 00798d80 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3951: 00798d90 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3952: 00ab4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 3953: 00a188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3954: 004726ec 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 3955: 00adf7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 3956: 00ab4900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 3957: 00ab8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3958: 0030f96c 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 3959: 00ae013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3960: 00aaeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 3961: 002f5c30 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3962: 007c4044 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3962: 007c4054 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3963: 00ae015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3964: 0073b7a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3964: 0073b7b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3965: 00aded30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 3966: 00ade616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 3967: 00adfee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 3968: 0071d164 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 3969: 005e3f74 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 3970: 00541ea8 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 3968: 0071d174 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3969: 005e3f84 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3970: 00541eb8 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3971: 00adef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3972: 00227b9c 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 3973: 00ab4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 3974: 005bcd58 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 3974: 005bcd68 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3975: 004446cc 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3976: 00abbeb0 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3977: 00adff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 3978: 00adf736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3979: 00ab7a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3980: 007c2730 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3981: 006e5314 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3980: 007c2740 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3981: 006e5324 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3982: 00ab9e10 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3983: 00ae015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3984: 00ae038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3985: 00a1efc8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3986: 00aded82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3987: 00adf4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3988: 00ab2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3989: 00aab6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3990: 00aa5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 3991: 00575330 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 3991: 00575340 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3992: 0027c540 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 3993: 00aaeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 3994: 00ab2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3995: 002342f4 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3996: 00236b14 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3997: 007723a4 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3998: 007a2da8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3997: 007723b4 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3998: 007a2db8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3999: 00aa8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4000: 00ab73f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4001: 0078de0c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4002: 00747000 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4003: 005b1ebc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4001: 0078de1c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4002: 00747010 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4003: 005b1ecc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4004: 00adef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4005: 007fc4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4005: 007fc4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4006: 00ab0474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4007: 00adff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4008: 0064cc7c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4008: 0064cc8c 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4009: 0027d45c 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4010: 00573b1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4011: 0063ac44 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4010: 00573b2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4011: 0063ac54 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4012: 00203984 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4013: 00ae06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4014: 0027c0b4 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4015: 00ab0f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4016: 006feb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4016: 006feb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4017: 00ae02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4018: 00ade6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ - 4019: 005416c4 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4019: 005416d4 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4020: 00ab9e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4021: 0062ab34 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4021: 0062ab44 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4022: 0023d44c 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4023: 00579b0c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4024: 00737b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4023: 00579b1c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4024: 00737b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4025: 004bed34 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4026: 00ab3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4027: 00a1f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_ftoid │ │ │ │ 4028: 00493310 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4029: 0023ea60 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4030: 004a34f4 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4031: 00780e38 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4032: 007f043c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4031: 00780e48 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4032: 007f044c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4033: 00ab63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4034: 00229518 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4035: 00312018 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4036: 0065ecf4 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4037: 00617510 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4038: 007aa410 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4039: 00774bb0 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4036: 0065ed04 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4037: 00617520 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4038: 007aa420 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4039: 00774bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4040: 0020cdc4 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4041: 00aabe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4042: 004491a8 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4043: 0024bc14 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4044: 00ae03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4045: 0057b004 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4045: 0057b014 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4046: 009e80c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4047: 00ab57e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4048: 004cfab4 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4049: 00aabc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4050: 0065388c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4050: 0065389c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4051: 00ab7864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4052: 0077f964 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4052: 0077f974 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ 4053: 00a1f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_ftois │ │ │ │ - 4054: 00746aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4054: 00746abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4055: 00ab2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4056: 002f2d14 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4057: 0042bbd0 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4058: 0058ba04 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4058: 0058ba14 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4059: 00ae070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4060: 00791770 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4060: 00791780 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4061: 00aa52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4062: 005898d0 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4062: 005898e0 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4063: 004cfa7c 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4064: 0059e9b4 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4064: 0059e9c4 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4065: 00aabbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 4066: 006fdf28 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4066: 006fdf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4067: 00adff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4068: 00ab61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4069: 00238cc8 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4070: 00aada18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4071: 006fbfe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4072: 007fd244 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4071: 006fbff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4072: 007fd254 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4073: 00ae0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4074: 00adf5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4075: 00ab8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4076: 00a1562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4077: 0020366c 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4078: 00575054 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4078: 00575064 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4079: 00aa8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4080: 00728b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4080: 00728b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4081: 00a187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4082: 00ab0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4083: 00aa64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4084: 00a178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4085: 00551938 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4085: 00551948 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4086: 003b64f4 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4087: 0074ac30 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4087: 0074ac40 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4088: 00aaa5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4089: 00adf062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4090: 006d93b4 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4091: 007ce980 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4090: 006d93c4 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4091: 007ce990 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4092: 00adea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4093: 00ab47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4094: 00215a90 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4095: 00aa42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4096: 00491750 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4097: 009958d0 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4098: 00adeb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4099: 00adefce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4100: 00728be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4100: 00728bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4101: 00aaeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4102: 00765de8 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4103: 0074c5f4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4102: 00765df8 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4103: 0074c604 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4104: 00aa9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4105: 0042b538 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4106: 004818b0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4107: 00aa42e8 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4108: 00227cb8 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4109: 009ea8e4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4110: 00ae0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4111: 00aa44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4112: 00ae01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4113: 00ab4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4114: 003fe830 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4115: 00aa78c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4116: 0074b180 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4116: 0074b190 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4117: 0031040c 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4118: 00aad708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4119: 00ade8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4120: 005af2e8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4120: 005af2f8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4121: 00ade55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4122: 007c5a20 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4122: 007c5a30 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4123: 00aa5a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4124: 006ff9d0 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4125: 00711178 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4124: 006ff9e0 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4125: 00711188 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4126: 00ab3780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4127: 00610bec 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4128: 005b4de8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4129: 00781cec 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4130: 0061be64 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4131: 006530d4 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4132: 007ef4ec 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4133: 00704698 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4127: 00610bfc 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4128: 005b4df8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4129: 00781cfc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4130: 0061be74 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4131: 006530e4 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4132: 007ef4fc 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4133: 007046a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4134: 001ea804 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4135: 007a2604 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4135: 007a2614 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4136: 00ab0704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4137: 005ce0c8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4138: 0071d9cc 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4139: 0051c218 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4137: 005ce0d8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4138: 0071d9dc 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4139: 0051c228 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4140: 00354e28 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4141: 00ade636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4142: 002a7704 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4143: 00aba6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4144: 0065ad68 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4144: 0065ad78 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4145: 00ade644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4146: 008f771c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4147: 00760430 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4148: 00781558 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4146: 008f772c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4147: 00760440 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4148: 00781568 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4149: 00aaa0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4150: 00787dd0 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4150: 00787de0 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4151: 00aa7844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4152: 00adeec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4153: 0043d5d0 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4154: 007adda0 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4154: 007addb0 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4155: 00368d44 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4156: 007a26c4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4157: 007d7540 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4158: 005d35bc 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4156: 007a26d4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4157: 007d7550 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4158: 005d35cc 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4159: 0027dfc4 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4160: 0043c998 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4161: 00ade572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4162: 00adf034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4163: 00484ec8 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4164: 0045c058 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4165: 0075ac10 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4165: 0075ac20 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4166: 00ae049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4167: 00adfd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4168: 003a8ad0 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4169: 00abc180 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4170: 00ab6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4171: 00ab2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4172: 0044047c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4173: 00aa73e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4174: 00792c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4174: 00792c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4175: 00467048 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4176: 00aa58f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4177: 00adfdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4178: 00adea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4179: 00aac0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4180: 00ab7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4181: 00629ea8 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4182: 00773bd4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4181: 00629eb8 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4182: 00773be4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4183: 001ea428 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4184: 00aa88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4185: 00adecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4186: 006f6c94 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4186: 006f6ca4 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4187: 00adedca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4188: 006733cc 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4188: 006733dc 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4189: 003bd83c 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4190: 00adf3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4191: 0071cad8 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4191: 0071cae8 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4192: 00adf1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4193: 007f2ab0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4193: 007f2ac0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4194: 00aa7130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4195: 00658cd8 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4195: 00658ce8 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4196: 0027db60 28 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4197: 00adf578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4198: 00359a24 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4199: 007bbc2c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4200: 00612f40 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4201: 005720f4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4199: 007bbc3c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4200: 00612f50 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4201: 00572104 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4202: 00aad168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4203: 00aab90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4204: 0045533c 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4205: 00adfce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4206: 00ab4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4207: 00aadd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4208: 007db69c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4208: 007db6ac 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4209: 00adf6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4210: 00adfb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4211: 007b632c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4211: 007b633c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4212: 00adf612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4213: 00202de8 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4214: 00adee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4215: 00acd868 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4216: 004c4c84 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4217: 00230808 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4218: 00adeb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4219: 00653984 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4220: 006d958c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4221: 006f630c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4222: 00537f04 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4223: 00570f6c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4219: 00653994 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4220: 006d959c 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4221: 006f631c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4222: 00537f14 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4223: 00570f7c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4224: 00ab1688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4225: 00ae006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4226: 00444f3c 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4227: 00adf1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4228: 00adffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4229: 003fc104 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4230: 005b3728 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4231: 00737a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4232: 007b6520 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4230: 005b3738 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4231: 00737a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4232: 007b6530 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4233: 00aaf244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4234: 00aa78a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4235: 006473b4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4235: 006473c4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4236: 00aab4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4237: 00adf890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4238: 007460f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4238: 00746108 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4239: 00a9ebf4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4240: 00652d00 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4241: 0061aacc 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4240: 00652d10 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4241: 0061aadc 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4242: 00adea14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4243: 00adea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4244: 002a73d4 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4245: 00255f48 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4246: 005e6d18 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4246: 005e6d28 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4247: 0023a8e8 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4248: 0073b08c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4248: 0073b09c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4249: 00adf380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4250: 00ade86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4251: 00619f60 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4251: 00619f70 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4252: 0036ad50 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4253: 00397664 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4254: 00ade776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4255: 004815e8 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4256: 00aad498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4257: 007465a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4257: 007465b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4258: 00aaa518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4259: 00adf41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4260: 00aa4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4261: 005f8594 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4261: 005f85a4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4262: 00ab0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4263: 0074637c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4264: 00555b24 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4263: 0074638c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4264: 00555b34 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4265: 00adf850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4266: 0068c20c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4267: 005cb554 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4266: 0068c21c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4267: 005cb564 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4268: 00adfdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4269: 0077d4d4 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4269: 0077d4e4 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4270: 00aaeea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4271: 00541f8c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4271: 00541f9c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4272: 00adf13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4273: 00ab2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4274: 00ade52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4275: 00adf1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4276: 00aa5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4277: 00aaa748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4278: 00ae0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4279: 00adedd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4280: 004a4e58 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4281: 0034fc14 476 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4282: 00ab0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4283: 00adf26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4284: 004a4b5c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4285: 00584af0 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4285: 00584b00 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4286: 00ab5b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4287: 007e3834 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4288: 005c980c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4289: 00771800 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4287: 007e3844 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4288: 005c981c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4289: 00771810 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4290: 00ab0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4291: 00adeac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4292: 00aa98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4293: 003a8610 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4294: 00adf43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4295: 0034fab8 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4296: 00a1838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4297: 00781a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4298: 007ecf8c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4299: 004f113c 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4297: 00781a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4298: 007ecf9c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4299: 004f114c 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4300: 00aa5ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4301: 00ae01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4302: 00aaacd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4303: 006d7ab4 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4304: 0058e09c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4305: 006fe48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4303: 006d7ac4 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4304: 0058e0ac 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4305: 006fe49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4306: 0045f4b0 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4307: 007ebb78 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4307: 007ebb88 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4308: 009eae54 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4309: 00ae061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4310: 00adf25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4311: 00adea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4312: 00681794 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4312: 006817a4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4313: 004d0d14 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4314: 00ae0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4315: 00adfcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4316: 00223088 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4317: 00994954 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4318: 0070fa84 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4318: 0070fa94 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4319: 00ab4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4320: 00ae072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4321: 00aa9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4322: 00a112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4323: 00ab0244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4324: 00ae01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4325: 00adff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4326: 0061c784 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4327: 007776d8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4328: 00573954 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4329: 00702c3c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4326: 0061c794 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4327: 007776e8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4328: 00573964 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4329: 00702c4c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4330: 00ae0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4331: 0030671c 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4332: 003075f8 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4333: 00ab86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4334: 00524c88 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4334: 00524c98 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4335: 00ade454 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4336: 005da568 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4337: 00966e18 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4336: 005da578 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4337: 00966e28 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4338: 0044a270 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4339: 00ae03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4340: 00aac36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4341: 00257680 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4342: 0072c404 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4342: 0072c414 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4343: 00ae042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4344: 005d5ac4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4344: 005d5ad4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4345: 00ab1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4346: 0057a298 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4347: 007c1bd8 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4346: 0057a2a8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4347: 007c1be8 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4348: 00ab7824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4349: 0079a0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4350: 0077f73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4349: 0079a0bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4350: 0077f74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4351: 00a17cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4352: 005e11b4 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4352: 005e11c4 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4353: 00aac25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4354: 00ab3790 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4355: 00ab4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4356: 009542c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4356: 009542d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4357: 00ab0014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4358: 00ab58e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4359: 00aaead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4360: 00adff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4361: 00777434 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4361: 00777444 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4362: 002df78c 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4363: 00235f84 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4364: 00adf6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4365: 007e604c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4365: 007e605c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4366: 00adfd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4367: 00ab42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4368: 009eb9c0 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4369: 00adf09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4370: 00ab78d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4371: 00aa5988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4372: 00adefd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4373: 00ae020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4374: 009eaea4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4375: 007145c4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4376: 0058a440 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4375: 007145d4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4376: 0058a450 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4377: 00ade6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4378: 00ab0064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4379: 00adeee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4380: 00748954 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4380: 00748964 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4381: 00ab1074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4382: 00aaa318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ - 4383: 008f7efc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4384: 0051fac4 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4385: 00752454 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4386: 005432dc 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4387: 006fd518 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4383: 008f7f0c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4384: 0051fad4 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4385: 00752464 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4386: 005432ec 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4387: 006fd528 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4388: 00ade7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4389: 0051bd44 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4389: 0051bd54 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4390: 00ade8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4391: 001ea924 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4392: 00aa88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4393: 005f6728 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 4394: 00772ca0 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4393: 005f6738 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4394: 00772cb0 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4395: 00ab1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4396: 00aace78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4397: 00adfa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4398: 00ade50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4399: 00536890 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4399: 005368a0 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4400: 00adea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4401: 0051ccf0 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4401: 0051cd00 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4402: 0043b460 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4403: 00adf678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 4404: 00653cc8 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4404: 00653cd8 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4405: 00aa7794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4406: 00ade4ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4407: 0051ce30 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4408: 00735288 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 4409: 007fd5d4 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4407: 0051ce40 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4408: 00735298 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4409: 007fd5e4 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4410: 003c8448 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4411: 00adedee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4412: 00adf6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4413: 00aa9f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4414: 00aa79d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 4415: 006fd8b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4416: 0065aa88 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4415: 006fd8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4416: 0065aa98 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4417: 00adf438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4418: 00a14ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4419: 00adea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4420: 006fc6b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4421: 00966e80 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4422: 00739818 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4420: 006fc6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4421: 00966e90 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4422: 00739828 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4423: 00adf108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4424: 00aa7bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4425: 00554840 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4426: 005bb8e0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4427: 007c878c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4428: 00704428 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4425: 00554850 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4426: 005bb8f0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4427: 007c879c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4428: 00704438 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4429: 00aded38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4430: 00ae04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4431: 00ae047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4432: 00ae06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4433: 009e59f4 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4434: 00ade6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4435: 006fbe18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4435: 006fbe28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4436: 0023888c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4437: 0079a1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4437: 0079a1d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4438: 00233cac 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4439: 0020cfec 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4440: 002a636c 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4441: 006f810c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4442: 007fbe40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4441: 006f811c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4442: 007fbe50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4443: 003bb780 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4444: 0065ace0 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4444: 0065acf0 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4445: 00253b00 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4446: 00ae077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4447: 002416e4 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4448: 0054c894 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 4449: 00774cf4 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4448: 0054c8a4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4449: 00774d04 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4450: 00238594 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4451: 00adfdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4452: 006ff49c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4452: 006ff4ac 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4453: 00aad928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4454: 00ab2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4455: 00444d2c 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4456: 00ab2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4457: 00aabf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4458: 00ade950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4459: 00adfd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4460: 00adf444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4461: 00adff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4462: 00ae008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4463: 00ab05a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4464: 00aa6cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4465: 0074b484 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4465: 0074b494 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4466: 00adfaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4467: 00adf13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4468: 0074bc24 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4468: 0074bc34 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4469: 00aa8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4470: 007c6bcc 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4470: 007c6bdc 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4471: 00221c98 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4472: 00ab64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4473: 007041f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4473: 00704204 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4474: 00ade57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 4475: 0070892c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4475: 0070893c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4476: 00ab4a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 4477: 007dae94 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4478: 007770f0 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4479: 005af810 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4477: 007daea4 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4478: 00777100 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4479: 005af820 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4480: 00aa5848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4481: 007db764 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4481: 007db774 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4482: 00ab11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4483: 002e6ef8 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4484: 007db81c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4484: 007db82c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4485: 00aa77a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4486: 00416118 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4487: 0075b080 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4488: 0052cf60 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4487: 0075b090 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4488: 0052cf70 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4489: 00adfe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4490: 00746770 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4490: 00746780 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4491: 00aacfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4492: 00ae0d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4493: 0020a154 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4494: 00aaf154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4495: 0023dd04 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4496: 007b6f00 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4496: 007b6f10 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4497: 00aae358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4498: 0064690c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4498: 0064691c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4499: 00ae0c58 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 4500: 00763d50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4500: 00763d60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4501: 00ab22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4502: 00232f88 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4503: 00712eec 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4504: 007caf84 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4505: 006f2920 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4503: 00712efc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4504: 007caf94 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4505: 006f2930 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4506: 00aaf96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4507: 006268b8 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4507: 006268c8 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4508: 00abbafc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4509: 00aaf758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4510: 00adee76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4511: 00aa61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4512: 00aa8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4513: 00ab40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4514: 0053d520 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4514: 0053d530 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4515: 00adefb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4516: 0079c72c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4516: 0079c73c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 4517: 00adec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 4518: 009e8060 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 4519: 007d02bc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 4519: 007d02cc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 4520: 00adf944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 4521: 00ab0104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 4522: 00ab1a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 4523: 005b201c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 4523: 005b202c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 4524: 00ab4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ - 4525: 0079cbb8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 4525: 0079cbc8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 4526: 00aaa1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 4527: 00ab68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 4528: 0034f810 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 4529: 00a10000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 4530: 00aa92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 4531: 0072fe70 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 4531: 0072fe80 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 4532: 00ae06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 4533: 00ade61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 4534: 00ab7944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 4535: 00355254 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 4536: 004492cc 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 4537: 00ade99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 4538: 00aad078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 4539: 00658e88 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 4540: 007c2804 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 4539: 00658e98 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 4540: 007c2814 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 4541: 00ab0fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 4542: 00298790 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 4543: 00ab6970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 4544: 00adf694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 4545: 00572190 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 4545: 005721a0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 4546: 00ab0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 4547: 00ab12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 4548: 00ae04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 4549: 00566168 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 4550: 007466b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 4549: 00566178 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 4550: 007466c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 4551: 00ab3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 4552: 00adf4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 4553: 00aaeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 4554: 005c9458 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 4554: 005c9468 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 4555: 0024c634 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 4556: 0027d0c0 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 4557: 0021e028 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 4558: 00ade606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 4559: 0031d61c 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 4560: 00aba070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 4561: 005b1f34 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 4562: 0075a8a4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 4563: 0074821c 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 4564: 006fd90c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 4565: 006de2f4 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 4561: 005b1f44 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 4562: 0075a8b4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 4563: 0074822c 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 4564: 006fd91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 4565: 006de304 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 4566: 00ade768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 4567: 00adfe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 4568: 00aa5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 4569: 00adfc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 4570: 006575dc 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 4570: 006575ec 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 4571: 00ab8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 4572: 00aab8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 4573: 00adecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 4574: 007eeb78 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 4575: 00582194 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 4574: 007eeb88 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 4575: 005821a4 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 4576: 00ae00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 4577: 00703710 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 4577: 00703720 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 4578: 00adf34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 4579: 00aad2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 4580: 00adf05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 4581: 00ae05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 4582: 007e0ebc 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 4582: 007e0ecc 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 4583: 00aabc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 4584: 00adeda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 4585: 00223fa0 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 4586: 00ae00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 4587: 00aad028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 4588: 00740e54 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 4588: 00740e64 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 4589: 00aabbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ - 4590: 0053bad0 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 4590: 0053bae0 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 4591: 00ae069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 4592: 00782714 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 4592: 00782724 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 4593: 009e8054 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 4594: 00a16ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 4595: 00619bfc 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 4596: 00645eb8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 4597: 005b3a0c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 4598: 0053f900 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 4595: 00619c0c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 4596: 00645ec8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 4597: 005b3a1c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 4598: 0053f910 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 4599: 0021ecb8 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 4600: 00aabb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 4601: 00ab63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 4602: 00aa8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 4603: 00adf604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 4604: 0031366c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 4605: 0070e418 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 4605: 0070e428 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 4606: 00ae06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 4607: 00aaf654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 4608: 00adea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 4609: 00adf88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 4610: 00ae0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 4611: 006fc884 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 4611: 006fc894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 4612: 00ab1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 4613: 00adecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 4614: 00ab5f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 4615: 007b3200 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 4616: 0051ab28 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 4617: 0073773c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 4615: 007b3210 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 4616: 0051ab38 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 4617: 0073774c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 4618: 00226248 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4619: 00adf288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 4620: 00adf63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 4621: 006fe0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4621: 006fe104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4622: 00aae408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4623: 007ec6bc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4623: 007ec6cc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4624: 0021e6ec 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4625: 00adf32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4626: 00750fb8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 4627: 005bd5d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4628: 007d2d5c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4629: 006fa888 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4630: 007c17ac 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4631: 0070012c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4632: 00688e14 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4626: 00750fc8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4627: 005bd5e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 4628: 007d2d6c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4629: 006fa898 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4630: 007c17bc 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4631: 0070013c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4632: 00688e24 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4633: 00adfc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4634: 004149a8 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 4635: 0042cf9c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4636: 00adeada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 4637: 0057b4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 4638: 005b6e9c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 4637: 0057b4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 4638: 005b6eac 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4639: 00ae057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4640: 00ab6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4641: 00aa88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4642: 009e7fb8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4643: 00478828 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 4644: 00aa8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 4645: 007004bc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4645: 007004cc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4646: 00adf796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 4647: 00aae994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 4648: 0031bea8 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 4649: 007eb24c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4650: 007c868c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4649: 007eb25c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4650: 007c869c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4651: 002a3170 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4652: 009eb628 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4653: 00adff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 4654: 00ab4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 4655: 00adea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4656: 006298f8 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4656: 00629908 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4657: 00aaa258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4658: 00aded4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4659: 007641a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4659: 007641b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4660: 00ab4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 4661: 00ab90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4662: 00ab5b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 4663: 00ab13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 4664: 00270e44 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 4665: 00645d74 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4665: 00645d84 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4666: 00aae1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4667: 00ab7464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4668: 00ab5790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4669: 002035c4 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4670: 00307980 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 4671: 0072ad04 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4671: 0072ad14 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4672: 004881b0 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ - 4673: 005b6df4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4674: 0075b1c0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4673: 005b6e04 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 4674: 0075b1d0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4675: 00ade7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4676: 0022a958 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4677: 00780b44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4677: 00780b54 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4678: 004ce6fc 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4679: 003f310c 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 4680: 00aad338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4681: 005afff4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 4681: 005b0004 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4682: 00ab60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4683: 001eb8bc 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4684: 0076c2b8 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 4685: 00539350 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 4684: 0076c2c8 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4685: 00539360 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4686: 00ab2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4687: 00ade48d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 4688: 00741d0c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4688: 00741d1c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4689: 0022b4cc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4690: 0061f2e8 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4690: 0061f2f8 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4691: 0023066c 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4692: 0023f298 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 4693: 0063b5d8 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4693: 0063b5e8 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4694: 00ab4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 4695: 001ec234 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4696: 00adf24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 4697: 00adf7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 4698: 00ab4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 4699: 00776830 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4699: 00776840 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4700: 00adff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 4701: 00ade870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4702: 00adeb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4703: 00aa8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 4704: 00311a00 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 4705: 0054c7dc 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 4705: 0054c7ec 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4706: 00ab1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 4707: 009e803c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4708: 00adffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 4709: 007adb54 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4709: 007adb64 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4710: 00ab9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4711: 00ae03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4712: 00adee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4713: 00adf21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4714: 0060e2c4 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4714: 0060e2d4 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 4715: 00ab4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 4716: 00709cd0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4716: 00709ce0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4717: 004b174c 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4718: 00aa54d0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4719: 00ab9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4720: 0078e460 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4720: 0078e470 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4721: 004204a0 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4722: 0029544c 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 4723: 00aaed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 4724: 00708b60 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4725: 007bbf4c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4724: 00708b70 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4725: 007bbf5c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4726: 00adeff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4727: 00477870 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 4728: 00574af4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4729: 009389d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4730: 00793dbc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4731: 0070e64c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4728: 00574b04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 4729: 009389e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4730: 00793dcc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4731: 0070e65c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4732: 00aad9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4733: 007dde6c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4733: 007dde7c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4734: 0028c1e8 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4735: 009389d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4736: 007c4a44 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4735: 009389e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4736: 007c4a54 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4737: 00ab92e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4738: 00aaf8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 4739: 00ab2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4740: 00703a58 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4741: 009389c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4740: 00703a68 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4741: 009389d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4742: 00ae00f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4743: 005ee8e0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4743: 005ee8f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4744: 00adf5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 4745: 0021efd8 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4746: 00ae030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4747: 006a2e64 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4747: 006a2e74 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4748: 004a3784 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4749: 004ce6a4 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4750: 00aabf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4751: 00aa6c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 4752: 00ade67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4753: 00740350 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4754: 0079c578 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4755: 0079914c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4753: 00740360 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4754: 0079c588 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4755: 0079915c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4756: 00adff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 4757: 00aa9de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 4758: 005911e4 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4759: 005e1aa4 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4758: 005911f4 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 4759: 005e1ab4 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4760: 00ab4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 4761: 00aa559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4762: 0029fb4c 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4763: 00aa45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4764: 004d9998 244 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_stop │ │ │ │ 4765: 00ae023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4766: 00223148 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4767: 0074b7cc 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4767: 0074b7dc 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4768: 00ae03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4769: 0069434c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 4770: 0056ce24 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 4769: 0069435c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4770: 0056ce34 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4771: 00a1a13c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4772: 007739ec 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4772: 007739fc 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4773: 00a1a1ac 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4774: 00ade476 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4775: 00a1a23c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4776: 00ab0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 4777: 00aadc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4778: 0060ba84 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4778: 0060ba94 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4779: 00adf7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 4780: 00ae017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4781: 00aa90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 4782: 00ae022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4783: 006fcea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4783: 006fceb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ 4784: 00ab6990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 4785: 0054c8a4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 4785: 0054c8b4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4786: 00adfba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4787: 00ade46e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4788: 00ab6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4789: 00438228 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4790: 006163f8 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4790: 00616408 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4791: 00adf280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4792: 00543f2c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 4792: 00543f3c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4793: 00ab04b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 4794: 00aba310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4795: 00aa9810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 4796: 005742d4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 4797: 00699f84 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4796: 005742e4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 4797: 00699f94 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4798: 00aaf064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 4799: 00ab86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 4800: 005b451c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4801: 007f2fe4 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4800: 005b452c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 4801: 007f2ff4 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 4802: 00aa91f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 4803: 007ed590 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4803: 007ed5a0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4804: 00ae0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4805: 0022e6e8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4806: 00aaceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4807: 00a9ec00 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4808: 007755a4 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4809: 00571f34 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 4810: 006e1b00 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4808: 007755b4 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4809: 00571f44 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 4810: 006e1b10 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 4811: 00ab3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 4812: 0058fbb8 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4812: 0058fbc8 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4813: 00aba734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4814: 0031bdc0 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 4815: 006fe31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4816: 0069da4c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4815: 006fe32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4816: 0069da5c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4817: 00ab8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4818: 00aad628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4819: 0074e22c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4820: 00659470 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4819: 0074e23c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4820: 00659480 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4821: 00ae01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4822: 00ae00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4823: 00aa3ce8 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4824: 00abbecc 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4825: 00adffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 4826: 00ade952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 4827: 005722d0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 4827: 005722e0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 4828: 00aa7814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4829: 00aa8304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4830: 00aa4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4831: 00aae5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4832: 00717504 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4832: 00717514 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4833: 00aae578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 4834: 0054dfd0 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 4834: 0054dfe0 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4835: 00ade69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4836: 00ade7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4837: 00adf040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4838: 007cba7c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4838: 007cba8c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 4839: 00adf798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 4840: 00580860 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4841: 0079167c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4840: 00580870 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4841: 0079168c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 4842: 00aaf800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 4843: 0079dc9c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4843: 0079dcac 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4844: 00ae0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4845: 007e31d8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4845: 007e31e8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4846: 00a13be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4847: 004d37a8 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 4848: 00ab0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 4849: 0070f02c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4849: 0070f03c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4850: 004d9ea0 356 FUNC GLOBAL DEFAULT 12 openrisc_load_fdt │ │ │ │ 4851: 00aaf354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 4852: 00ab8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4853: 00629410 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4854: 007e590c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4853: 00629420 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4854: 007e591c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4855: 00aadfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4856: 0022bad8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4857: 00adf178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4858: 00aade88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4859: 00adedfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4860: 00adf74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 4861: 00ab0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 4862: 0045fdac 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 4863: 00236dcc 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 4864: 0059e01c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 4864: 0059e02c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4865: 00ab9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4866: 0048160c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4867: 0077f850 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4868: 00745e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4867: 0077f860 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4868: 00745e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4869: 00adf076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4870: 00adf4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 4871: 007f2800 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4871: 007f2810 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4872: 00aa74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4873: 00adf718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 4874: 0027c1a0 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 4875: 007c2054 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4876: 00772ee8 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4875: 007c2064 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4876: 00772ef8 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4877: 009eae28 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4878: 00adf18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4879: 005f020c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4880: 0061cbbc 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4879: 005f021c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4880: 0061cbcc 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4881: 00aded9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4882: 00adfb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4883: 00aa5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4884: 00ab8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4885: 004724fc 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4886: 00ae0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4887: 004d45b8 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 4888: 006fe710 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4888: 006fe720 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4889: 0022e794 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4890: 00471e60 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4891: 00ae0824 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4892: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4893: 005e6d30 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4893: 005e6d40 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4894: 00ae0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4895: 00aa7360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4896: 00741ab0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4896: 00741ac0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4897: 00aa4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4898: 00a15080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 4899: 007fa300 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 4899: 007fa310 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 4900: 00adff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 4901: 0064cfb0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4901: 0064cfc0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4902: 00adfb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4903: 00801858 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4903: 00801868 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4904: 00ade708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4905: 006e2ddc 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4906: 007b558c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4905: 006e2dec 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4906: 007b559c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 4907: 00aa8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 4908: 00653eb4 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4908: 00653ec4 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4909: 004b1364 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4910: 00aba3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4911: 00a1bcd0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 4912: 00ab48c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 4913: 00aa7400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4914: 007e867c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4915: 007f5c08 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4914: 007e868c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4915: 007f5c18 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4916: 00adf7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 4917: 00ae0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4918: 0071c4ac 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4918: 0071c4bc 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4919: 00aa5808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4920: 00aa51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4921: 00604ec8 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4921: 00604ed8 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4922: 009d92c8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 4923: 0023e9d8 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4924: 006f1cc8 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4924: 006f1cd8 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4925: 00adeb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4926: 00adf25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4927: 00a13b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4928: 00adec50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 4929: 00ae0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 4930: 002da4e4 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 4931: 00790dd0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4931: 00790de0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4932: 00214dd4 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4933: 00aa4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 4934: 00adfa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 4935: 00566c68 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 4935: 00566c78 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4936: 00adec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4937: 00ab07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 4938: 00aaf104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 4939: 00ab5830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4940: 00ab2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 4941: 00729e44 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4941: 00729e54 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4942: 004ceaa4 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4943: 00ae051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 4944: 00ab4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 4945: 0034588c 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 4946: 00765c28 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4946: 00765c38 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4947: 004b9914 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4948: 0079d794 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4948: 0079d7a4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4949: 00a12adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4950: 00ab4498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 4951: 00adfaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4952: 00aad878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 4953: 0070ffc4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4953: 0070ffd4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4954: 00aad828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4955: 00ae0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4956: 00aad1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4957: 00adf12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4958: 00268a50 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ - 4959: 007f0dc4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4959: 007f0dd4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4960: 00ae0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4961: 00ae0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4962: 00ae052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4963: 0074b414 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4964: 00776fac 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4963: 0074b424 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4964: 00776fbc 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4965: 00427b60 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 4966: 00aa688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 4967: 0072f1b8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4967: 0072f1c8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 4968: 00313360 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 4969: 00798b34 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4969: 00798b44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4970: 00aad4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4971: 00adfed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 4972: 00aabc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 4973: 00adf868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 4974: 00772a2c 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4974: 00772a3c 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4975: 00ab0344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 4976: 00adfc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4977: 00a14ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4978: 007c3584 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4978: 007c3594 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 4979: 00adf988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 4980: 00966e3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4980: 00966e4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4981: 00adf486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4982: 00aa87d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 4983: 006248f8 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4983: 00624908 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 4984: 00ab4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 4985: 005d4324 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4985: 005d4334 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4986: 00ae021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4987: 00216c1c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4988: 0072d898 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4988: 0072d8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4989: 003564b8 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 4990: 00aaa4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4991: 00adff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 4992: 00ade77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4993: 00ab2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 4994: 00785ac0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4994: 00785ad0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4995: 00ab7594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4996: 00adfa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 4997: 00ae0218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4998: 00aa7200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4999: 002f72c8 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5000: 00765aec 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5001: 0058c02c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5000: 00765afc 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5001: 0058c03c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5002: 004d24d0 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5003: 00adefb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5004: 003c70fc 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5005: 00ab90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5006: 0022e844 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5007: 003ff0c4 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5008: 00789908 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5009: 005cc604 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5008: 00789918 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5009: 005cc614 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5010: 00ab6f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5011: 0058e974 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5012: 0074d420 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5011: 0058e984 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5012: 0074d430 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5013: 00adf064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5014: 0077bf0c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5015: 0077fb38 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5016: 007fa190 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5014: 0077bf1c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5015: 0077fb48 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5016: 007fa1a0 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5017: 00aaa828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5018: 00466f08 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5019: 00aa85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5020: 00648d3c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5020: 00648d4c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5021: 004d0584 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5022: 0075787c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5022: 0075788c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5023: 00230970 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5024: 005f66a4 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5024: 005f66b4 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5025: 00adfd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5026: 00adf930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5027: 00427a50 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5028: 007b8884 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5029: 00719394 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5028: 007b8894 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5029: 007193a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5030: 004d3094 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5031: 00a13ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5032: 007c5724 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5032: 007c5734 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5033: 00adfcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5034: 00617600 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5035: 00774610 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5034: 00617610 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5035: 00774620 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5036: 004b4920 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5037: 00aaee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5038: 00adfdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5039: 00742de8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5040: 0051c114 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5041: 005ca398 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5039: 00742df8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5040: 0051c124 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5041: 005ca3a8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5042: 00adff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5043: 00ab3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5044: 00aa8324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5045: 00ae059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5046: 00ade6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5047: 00ade968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 5048: 00abcf60 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 5049: 00adf4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5050: 0034d8b4 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5051: 00adfe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5052: 00423a68 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5053: 00ab7694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5054: 0047e858 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5055: 00aa8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5056: 005a89c8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5056: 005a89d8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5057: 00ae0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5058: 00a1efd8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5059: 00ae0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5060: 00561d28 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5061: 00558560 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5060: 00561d38 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5061: 00558570 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5062: 0048ba64 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5063: 005ca630 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5063: 005ca640 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5064: 00aab33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5065: 00ae04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5066: 00adf87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5067: 005895c8 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5068: 005ca7e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5067: 005895d8 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5068: 005ca7f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5069: 00223184 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5070: 00aaae38 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5071: 00355e90 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5072: 004b4a0c 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5073: 006575e0 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5073: 006575f0 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5074: 00adf9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5075: 0054cbe8 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5076: 00796790 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5075: 0054cbf8 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5076: 007967a0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5077: 0023dddc 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5078: 002a7e80 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5079: 00244eac 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5080: 0069dd40 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5080: 0069dd50 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5081: 00494158 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5082: 00adf68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5083: 00adf4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5084: 0077cb18 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5084: 0077cb28 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5085: 00a15a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5086: 00786ce4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5086: 00786cf4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5087: 00aaddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5088: 00a14f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5089: 0072f868 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5090: 0061039c 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5089: 0072f878 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5090: 006103ac 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5091: 00adfc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5092: 00adf656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5093: 00ab79d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5094: 00ab8aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5095: 00657464 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5096: 007bc2c0 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5095: 00657474 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5096: 007bc2d0 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5097: 00adfc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5098: 0024147c 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5099: 00acd8c0 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5100: 00ab33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5101: 00ab4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5102: 00aa57d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5103: 0058a5ec 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5103: 0058a5fc 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5104: 00ade4c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5105: 007ccda4 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 5106: 0060ab1c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5105: 007ccdb4 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5106: 0060ab2c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5107: 002359d8 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5108: 00765dcc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5108: 00765ddc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5109: 00ab8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5110: 00adf0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5111: 00adf5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5112: 00ae02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5113: 00ade48b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5114: 0042f534 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5115: 0050b1d4 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5115: 0050b1e4 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5116: 00229f30 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5117: 00292db8 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5118: 00ab76f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5119: 00ade742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5120: 00ab7704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5121: 00aa7a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5122: 00adf89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5123: 007f3978 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5124: 007c3f90 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5125: 007cc838 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5123: 007f3988 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5124: 007c3fa0 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5125: 007cc848 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5126: 00ade4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5127: 00aa8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5128: 0071aef0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5128: 0071af00 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5129: 00ae00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5130: 00ab3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5131: 00644ff4 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5132: 0079a21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5131: 00645004 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5132: 0079a22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5133: 00adf2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5134: 00ab6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5135: 00aac05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5136: 00adfe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5137: 00227ae0 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5138: 007b5e60 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5138: 007b5e70 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5139: 00ade3c8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5140: 00adf518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5141: 009e82fc 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5142: 006a2cf4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5143: 0051c240 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5144: 006a7b98 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5142: 006a2d04 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5143: 0051c250 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5144: 006a7ba8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5145: 004d0c3c 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5146: 00adf50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5147: 004c86e0 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5148: 00ade6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5149: 004165cc 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5150: 00adf4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5151: 0023eccc 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5152: 00741acc 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5153: 00579db4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5152: 00741adc 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5153: 00579dc4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5154: 003bd558 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5155: 00adff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5156: 0031d2d8 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5157: 00aaf1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5158: 006f165c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5158: 006f166c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5159: 009ea18c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5160: 00ae0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5161: 00adfa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5162: 002de388 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5163: 00310054 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5164: 00aab57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5165: 00ade5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5166: 00227fb0 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5167: 00ad5d80 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5168: 004807b4 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5169: 00aa7110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5170: 007b3420 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5170: 007b3430 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5171: 00aaf024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5172: 0051f270 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5172: 0051f280 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5173: 002071cc 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5174: 00ae00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5175: 004c7878 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5176: 00ae073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5177: 00ae0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5178: 00ade89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5179: 00230c40 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5180: 0073aeb0 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5180: 0073aec0 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5181: 0026f340 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5182: 00ae046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5183: 0063d3ec 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5183: 0063d3fc 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5184: 00ae050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5185: 00ab7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5186: 003ba258 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5187: 0057064c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5188: 00652ed0 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5189: 006e262c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5187: 0057065c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5188: 00652ee0 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5189: 006e263c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5190: 0027e1c8 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5191: 006fcbc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5192: 00648fc8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5193: 0063ab44 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5191: 006fcbd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5192: 00648fd8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5193: 0063ab54 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5194: 00adf834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5195: 00abb1e8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5196: 00aaa8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5197: 007b5130 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5197: 007b5140 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5198: 00ab5980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5199: 00ae057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5200: 00ab1788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5201: 00ab0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5202: 00ae0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5203: 0044a63c 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5204: 00adf8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5205: 00954178 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5205: 00954188 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5206: 00ade784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5207: 00306338 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5208: 00ab4a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5209: 00adeabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5210: 005cc3c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5211: 0058fdec 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5210: 005cc3d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5211: 0058fdfc 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5212: 00ade9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5213: 00ab3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5214: 00570fe4 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5214: 00570ff4 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5215: 00ae0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5216: 00aa89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5217: 001ea454 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5218: 00ab8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5219: 0065940c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5219: 0065941c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5220: 00422c98 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5221: 00ab7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5222: 00a18200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5223: 00480a94 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5224: 0072ef98 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5224: 0072efa8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5225: 00ab4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5226: 004244c8 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5227: 007dd410 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5227: 007dd420 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5228: 00adfd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5229: 00aabffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5230: 0021dec0 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5231: 00ae0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ - 5232: 0078451c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5233: 005cb8d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5232: 0078452c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5233: 005cb8e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5234: 00ae0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5235: 00adf212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5236: 00aa94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5237: 00ab4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5238: 00ab4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5239: 004c4d40 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5240: 00ab09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5241: 0079c22c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5241: 0079c23c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5242: 00abc5c0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5243: 00ab9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5244: 00580644 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5244: 00580654 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5245: 004773ec 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5246: 0073e284 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5246: 0073e294 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5247: 00397648 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5248: 00adf7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5249: 0076ae30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5249: 0076ae40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5250: 00ae0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5251: 0035c960 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5252: 00adea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5253: 006fc8e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5253: 006fc8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5254: 004aa224 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5255: 007e18e4 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5256: 005aaf10 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5255: 007e18f4 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5256: 005aaf20 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5257: 00ae075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5258: 00579a08 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5258: 00579a18 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5259: 0048ddc0 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5260: 00730d8c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5260: 00730d9c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5261: 00aab69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5262: 005a1258 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5262: 005a1268 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5263: 009e43d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5264: 007ea5c8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5264: 007ea5d8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5265: 00adeb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5266: 00ab896c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5267: 00230588 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5268: 00ab4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5269: 00a169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5270: 00aad538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5271: 007e26cc 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5271: 007e26dc 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5272: 00ab1828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5273: 0058edc0 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5274: 00700374 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5273: 0058edd0 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5274: 00700384 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5275: 00aa8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5276: 009e4f2c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5277: 00adf0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5278: 0057eeec 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5278: 0057eefc 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5279: 00aaacc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5280: 00ade9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5281: 00584a70 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5282: 005d2680 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5281: 00584a80 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5282: 005d2690 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5283: 00adffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5284: 00ade730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5285: 00781f2c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5285: 00781f3c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5286: 00adf256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5287: 00222c74 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5288: 007e55b8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5289: 006f7634 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5288: 007e55c8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5289: 006f7644 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5290: 0021f978 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5291: 001ed314 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5292: 00ae06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5293: 00ae01f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5294: 005ca444 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5294: 005ca454 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5295: 00ab505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5296: 00aa7350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5297: 0043b528 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5298: 00ab44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5299: 00adfeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5300: 00adfef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5301: 008058e0 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5301: 008058f0 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5302: 00aa4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5303: 00abbdc8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5304: 004228e8 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5305: 00ade6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5306: 00aae488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5307: 00683d94 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5307: 00683da4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5308: 00ade664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5309: 00727320 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5309: 00727330 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5310: 00ab9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5311: 005ca690 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5311: 005ca6a0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5312: 00adf5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5313: 006741f4 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5313: 00674204 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5314: 002edcdc 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5315: 005ca824 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5315: 005ca834 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5316: 00adef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5317: 005b0bc4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5317: 005b0bd4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5318: 00aa5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5319: 00adfc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5320: 00aa8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5321: 00578d2c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5321: 00578d3c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5322: 00ab1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5323: 00756610 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5324: 006fd62c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5323: 00756620 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5324: 006fd63c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5325: 00ab8a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5326: 00adff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5327: 006f36fc 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5328: 0074e5a0 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5329: 00728a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5327: 006f370c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5328: 0074e5b0 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5329: 00728a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5330: 00adef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5331: 00ae043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5332: 00798708 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5332: 00798718 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5333: 00ae0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5334: 00229c38 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5335: 00229710 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5336: 00ae0d74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5337: 00ab1638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5338: 00ab7d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5339: 00aaf880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5340: 00adf304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5341: 00797d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5342: 007381d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5343: 00692038 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5341: 00797d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5342: 007381e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5343: 00692048 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5344: 00aaec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5345: 00ae06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5346: 00aae2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5347: 00ab9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5348: 00711d7c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5348: 00711d8c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5349: 00ade484 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5350: 00ae04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5351: 00a17288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5352: 007571fc 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5352: 0075720c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5353: 004b49d0 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5354: 00adebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5355: 006ff648 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5355: 006ff658 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5356: 00ab1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5357: 00ade4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5358: 00adf622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5359: 00298730 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5360: 00594788 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5360: 00594798 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5361: 00ade6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5362: 004cf4f0 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5363: 00aa8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5364: 003a87a8 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5365: 00aabaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5366: 00966e58 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5367: 007fa30c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5366: 00966e68 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5367: 007fa31c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5368: 00ab8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5369: 00ab47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5370: 004cb954 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5371: 009ea19c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5372: 004d24d8 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5373: 00352434 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5374: 00552c5c 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5375: 0072f700 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5374: 00552c6c 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5375: 0072f710 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5376: 00adf2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5377: 00794c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5377: 00794c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 5378: 00adfaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 5379: 00aa5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 5380: 00ab84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 5381: 002a7cc8 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 5382: 006497d0 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 5382: 006497e0 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 5383: 00ab18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 5384: 00427c60 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 5385: 004a4990 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 5386: 00adf158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 5387: 004d72e4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 5388: 005e5a5c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 5388: 005e5a6c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 5389: 00adfa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 5390: 00480c54 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 5391: 00ab6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 5392: 00ae0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 5393: 007efc1c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 5394: 006295a8 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 5393: 007efc2c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 5394: 006295b8 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 5395: 0043b828 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 5396: 007173f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 5397: 0061c194 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 5396: 00717404 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 5397: 0061c1a4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 5398: 00aaf164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 5399: 00adef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 5400: 00760004 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 5400: 00760014 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 5401: 00aa7290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 5402: 0035ea10 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 5403: 005e2c5c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 5404: 00604448 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 5405: 00577654 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 5403: 005e2c6c 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 5404: 00604458 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 5405: 00577664 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 5406: 004cf270 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 5407: 00809ab0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 5407: 00809ac0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 5408: 00ade428 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 5409: 006f5d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 5409: 006f5d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 5410: 00adee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 5411: 00adea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 5412: 007ca438 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 5412: 007ca448 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 5413: 00aded48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 5414: 00adfb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 5415: 00a1793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 5416: 00ae09b8 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 5417: 004b46f0 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 5418: 00ade924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 5419: 003fe988 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 5420: 00aacc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 5421: 00ab500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 5422: 0021c9b0 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 5423: 00a20008 132 OBJECT GLOBAL DEFAULT 24 helper_info_stod │ │ │ │ 5424: 00ab05c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 5425: 00502188 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 5425: 00502198 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 5426: 00996690 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 5427: 00ab66f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 5428: 0060cf84 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 5428: 0060cf94 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 5429: 00ade9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 5430: 00aa87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 5431: 001edcf4 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 5432: 00a11744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 5433: 00aaa348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 5434: 00adfefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 5435: 00adee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 5436: 00adf322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 5437: 005c54d8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 5437: 005c54e8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 5438: 00ab0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 5439: 00aa5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 5440: 002ed7dc 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 5441: 00aa8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 5442: 00ab1678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 5443: 005b5a9c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 5443: 005b5aac 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 5444: 003ba57c 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 5445: 004d20f0 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 5446: 002a3808 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 5447: 0071bbfc 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 5447: 0071bc0c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 5448: 00ab0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 5449: 00ab4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 5450: 00aa68ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 5451: 00aa5400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 5452: 00442228 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 5453: 00ade552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 5454: 00adefe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 5455: 00adec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 5456: 00adf6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 5457: 007bef20 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 5458: 006279dc 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 5457: 007bef30 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 5458: 006279ec 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 5459: 00364714 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 5460: 00469910 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 5461: 00ab9860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 5462: 00ab7564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 5463: 007020dc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 5463: 007020ec 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 5464: 00adf9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 5465: 00ade860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 5466: 00aac40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 5467: 00aa9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 5468: 00a9e8b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 5469: 004a57bc 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 5470: 0059dd9c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 5470: 0059ddac 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 5471: 00ab8c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 5472: 00aa6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 5473: 00284efc 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 5474: 00aa8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 5475: 00221790 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 5476: 007fc518 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 5476: 007fc528 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 5477: 00aacc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 5478: 00ab88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 5479: 007cd4fc 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 5480: 007744d0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 5479: 007cd50c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 5480: 007744e0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 5481: 00aa9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 5482: 00745520 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 5482: 00745530 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 5483: 00ab5d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 5484: 00ab34a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 5485: 007a2010 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 5486: 005f9410 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 5487: 00702738 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 5485: 007a2020 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 5486: 005f9420 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 5487: 00702748 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 5488: 00ab0184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 5489: 00ae0d76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 5490: 005a112c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 5490: 005a113c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 5491: 00ab01c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 5492: 006efb78 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 5492: 006efb88 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 5493: 00ae00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 5494: 0071561c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 5494: 0071562c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 5495: 00aaa4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 5496: 00adf79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 5497: 002e6dc4 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 5498: 00710c60 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 5498: 00710c70 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 5499: 00aae368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 5500: 00aad3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 5501: 00ab3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 5502: 00745880 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 5502: 00745890 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 5503: 00adf2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 5504: 00aae9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 5505: 00a15ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 5506: 00ab5c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 5507: 00adf6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 5508: 00ab3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 5509: 00adefca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ @@ -5517,944 +5517,944 @@ │ │ │ │ 5513: 00aa95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 5514: 00aded7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 5515: 00aad6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 5516: 00ae06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 5517: 00ade62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 5518: 00adedda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 5519: 00aa9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 5520: 007328f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 5520: 00732904 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 5521: 00adf29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 5522: 00a15398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 5523: 00aa7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 5524: 00adec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 5525: 00adedea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 5526: 00a13214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 5527: 00ab5eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 5528: 00aa9840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 5529: 00aa5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 5530: 00ae0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 5531: 00ab7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 5532: 00560440 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 5533: 00542bf4 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 5532: 00560450 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 5533: 00542c04 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 5534: 00ab6950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 5535: 004d2028 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 5536: 006e23c0 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 5537: 00746600 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 5538: 007432a0 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 5539: 007e368c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 5536: 006e23d0 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 5537: 00746610 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 5538: 007432b0 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 5539: 007e369c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 5540: 00ab15c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 5541: 00aaf0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 5542: 00437c94 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 5543: 007b33c4 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 5543: 007b33d4 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 5544: 00468ccc 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 5545: 002324ac 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 5546: 00ade904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 5547: 00771bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 5547: 00771c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 5548: 00adf250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 5549: 00adffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 5550: 00ab01b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 5551: 00ab7994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 5552: 00648790 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 5553: 005546b0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 5552: 006487a0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 5553: 005546c0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 5554: 00ab8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 5555: 00625f70 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 5555: 00625f80 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 5556: 00aa669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 5557: 003530b0 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 5558: 004a32ec 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 5559: 00572770 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 5560: 00709cb4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 5561: 005d5710 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 5559: 00572780 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 5560: 00709cc4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 5561: 005d5720 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 5562: 00ab7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 5563: 00623c20 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 5563: 00623c30 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 5564: 00ae0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 5565: 00aab81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 5566: 0051877c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 5566: 0051878c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 5567: 00351960 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 5568: 0024df10 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 5569: 00adf904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 5570: 00ab1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 5571: 00adfbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 5572: 00aaf624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 5573: 005d5b94 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 5573: 005d5ba4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 5574: 00ab2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 5575: 0047fb7c 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 5576: 004d0824 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 5577: 005ca250 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 5577: 005ca260 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 5578: 00ab78f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 5579: 00ae0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 5580: 005cc20c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 5580: 005cc21c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 5581: 00aaac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 5582: 00adec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 5583: 007eebf0 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 5583: 007eec00 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 5584: 00ade934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 5585: 007713b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 5585: 007713c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 5586: 00ab0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 5587: 00612548 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 5587: 00612558 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 5588: 00ab6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 5589: 00adea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 5590: 00aa83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 5591: 00ab4a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 5592: 004fa924 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 5592: 004fa934 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 5593: 00271598 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 5594: 00adf294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 5595: 00a9e8fc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 5596: 004b2574 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 5597: 00aa4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 5598: 00aa5998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 5599: 00ab6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 5600: 00adf5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 5601: 00adfed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 5602: 002411cc 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 5603: 00aa44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 5604: 00aa8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 5605: 00adf962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 5606: 007315fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 5606: 0073160c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 5607: 00adf906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 5608: 00222d80 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 5609: 00adfe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 5610: 00792f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 5610: 00792f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 5611: 003b6acc 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 5612: 00adf4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 5613: 00758c5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 5613: 00758c6c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 5614: 00aadf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 5615: 004819b4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 5616: 0078a0b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 5617: 007c5318 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 5616: 0078a0c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 5617: 007c5328 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 5618: 00aac16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 5619: 0023ef80 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 5620: 007c2c6c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 5620: 007c2c7c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 5621: 00ade530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 5622: 004368c4 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 5623: 00adf3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 5624: 005f6718 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 5624: 005f6728 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 5625: 00ab49d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 5626: 00ab3470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 5627: 00aa5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 5628: 00ab25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 5629: 00adeaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 5630: 00aa8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 5631: 00adebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 5632: 00adfb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 5633: 007703d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 5633: 007703e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 5634: 009e8778 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 5635: 00adf794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 5636: 0027d6e0 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 5637: 00adf172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 5638: 005d5894 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 5638: 005d58a4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 5639: 00231734 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 5640: 007b0f54 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 5640: 007b0f64 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 5641: 00ab24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 5642: 0063c104 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 5642: 0063c114 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 5643: 00ab24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 5644: 0024bfa4 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 5645: 005ac41c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 5646: 005eb138 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 5645: 005ac42c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 5646: 005eb148 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 5647: 00a1817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 5648: 00ae0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 5649: 009ea700 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 5650: 00424610 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 5651: 007ec06c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 5651: 007ec07c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 5652: 004808c0 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 5653: 00adf9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 5654: 00adf330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 5655: 0066b5b4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 5655: 0066b5c4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 5656: 00a0b124 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 5657: 00ab0284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 5658: 00798888 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 5659: 0058b8bc 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 5660: 00700ab0 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 5658: 00798898 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 5659: 0058b8cc 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 5660: 00700ac0 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ 5661: 004df790 28 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 5662: 00629628 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 5663: 00706444 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 5662: 00629638 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 5663: 00706454 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 5664: 003f7568 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 5665: 00561054 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 5665: 00561064 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 5666: 004d02b0 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 5667: 00966e68 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 5667: 00966e78 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 5668: 00ade6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 5669: 0054b048 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 5669: 0054b058 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 5670: 004c245c 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 5671: 0052cbb0 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 5672: 00723f38 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 5673: 006466d4 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 5671: 0052cbc0 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 5672: 00723f48 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 5673: 006466e4 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 5674: 00aab77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 5675: 00a16a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 5676: 004df7ac 20 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 5677: 00aadf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 5678: 00aba1d4 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 5679: 00adf360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 5680: 00ab29a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 5681: 00751368 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 5681: 00751378 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 5682: 00235474 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 5683: 005c4724 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 5684: 006dec64 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 5683: 005c4734 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 5684: 006dec74 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 5685: 00ad5d90 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 5686: 00ab1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 5687: 0022dd64 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 5688: 00715ab0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 5689: 005d4280 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 5688: 00715ac0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 5689: 005d4290 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 5690: 00aa9e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 5691: 0073b538 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 5692: 0054c494 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 5691: 0073b548 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 5692: 0054c4a4 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 5693: 00adf5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 5694: 0076ac64 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 5694: 0076ac74 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 5695: 00aa54b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 5696: 0043c770 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 5697: 009eacfc 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 5698: 00adeaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 5699: 00ab0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 5700: 00ae031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 5701: 00aaa488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 5702: 00aad408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 5703: 0060d0fc 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 5703: 0060d10c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 5704: 00237ad8 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 5705: 003fea68 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 5706: 00ade758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 5707: 004d1c30 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 5708: 0044839c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 5709: 00541ec0 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 5710: 006ecce0 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 5709: 00541ed0 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 5710: 006eccf0 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 5711: 00ab6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 5712: 005ca2ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 5712: 005ca2fc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 5713: 00aba964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 5714: 00adf74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 5715: 0044ac1c 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 5716: 00aaa9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 5717: 00ae06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 5718: 00218070 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 5719: 00adec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 5720: 0073eb04 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 5720: 0073eb14 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 5721: 00ade9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 5722: 00226a54 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 5723: 00ab5e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 5724: 009ea030 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 5725: 00aaf404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 5726: 00ab4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 5727: 0067de9c 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 5727: 0067deac 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 5728: 00483aec 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 5729: 00aa5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 5730: 002a6d3c 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 5731: 00aa66ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 5732: 005ca5d0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 5732: 005ca5e0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 5733: 00adf998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 5734: 00a14294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 5735: 005ca7a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 5735: 005ca7b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 5736: 00ab4950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 5737: 0071bd58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 5737: 0071bd68 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 5738: 00ae045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 5739: 00aa7744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 5740: 0072ff34 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 5740: 0072ff44 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 5741: 00355334 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 5742: 00adffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 5743: 0065a93c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 5744: 0061abac 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 5745: 0059da34 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 5743: 0065a94c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 5744: 0061abbc 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 5745: 0059da44 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 5746: 002a8584 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 5747: 0079a5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 5747: 0079a5c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 5748: 00ade5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 5749: 00aa6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 5750: 003aec24 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 5751: 00ade770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 5752: 00adf028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 5753: 005d594c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 5753: 005d595c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 5754: 00adfcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 5755: 0054e134 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 5755: 0054e144 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 5756: 00adeeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 5757: 00572b28 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 5757: 00572b38 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 5758: 00ab4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 5759: 00ab6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 5760: 00713dd8 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 5761: 007093a4 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 5760: 00713de8 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 5761: 007093b4 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 5762: 00adf848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 5763: 00ab3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 5764: 00adfebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ - 5765: 007c6250 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 5765: 007c6260 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 5766: 00aa47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 5767: 00ae0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 5768: 00aa62f4 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 5769: 007669e8 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 5769: 007669f8 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 5770: 00aa63e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 5771: 00adf2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 5772: 007307d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 5773: 007be260 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 5772: 007307e4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 5773: 007be270 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 5774: 00aa53e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 5775: 0046cf60 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 5776: 009eaffc 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 5777: 00ae0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 5778: 0078eff0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 5778: 0078f000 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 5779: 00aaf788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 5780: 0023ce58 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 5781: 00aa4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 5782: 003b9214 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 5783: 002a7f7c 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 5784: 00ab13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 5785: 00ae0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 5786: 0076f380 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 5786: 0076f390 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 5787: 00ab9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 5788: 004be29c 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 5789: 004cfee4 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 5790: 0029993c 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 5791: 00ae0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 5792: 00501cb0 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 5792: 00501cc0 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 5793: 00ab5a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 5794: 0077f5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 5794: 0077f5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 5795: 00ae00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 5796: 00adf948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 5797: 00aaa528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 5798: 00ab16b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 5799: 006e201c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5799: 006e202c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5800: 00adf564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 5801: 0046e914 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 5802: 005af570 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5803: 00728b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5802: 005af580 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 5803: 00728b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 5804: 00ab1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 5805: 006d6b08 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5805: 006d6b18 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5806: 0043a710 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5807: 006296a4 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5807: 006296b4 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5808: 00226884 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5809: 006fc154 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5810: 007df510 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5809: 006fc164 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5810: 007df520 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5811: 00aa62b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5812: 00203464 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 5813: 0026efc0 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 5814: 006e1190 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5814: 006e11a0 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5815: 00adeed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 5816: 005b2310 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 5816: 005b2320 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5817: 00aabbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5818: 00ab5cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5819: 00ae061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5820: 00adea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5821: 00ae0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 5822: 005e183c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5822: 005e184c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5823: 0043e924 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5824: 00ae06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5825: 007e7b10 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5825: 007e7b20 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5826: 00a179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5827: 00ab895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5828: 00ab72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5829: 00adf4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5830: 0042793c 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5831: 00ab9814 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5832: 007dcc9c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5832: 007dccac 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5833: 00ab0454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 5834: 002413c4 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 5835: 004b2478 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5836: 0093898c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5836: 0093899c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5837: 00ab2e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5838: 00aa85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5839: 00adee4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5840: 007989d0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5840: 007989e0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5841: 00ab9320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5842: 00adf3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5843: 00aadca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5844: 0076751c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5844: 0076752c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5845: 00aded72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5846: 00456f20 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 5847: 002a2790 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5848: 0042d384 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 5849: 00554714 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 5849: 00554724 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5850: 00ab8a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5851: 00adfde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 5852: 007d4d94 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5852: 007d4da4 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5853: 004a5528 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5854: 002a3118 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5855: 00aae4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5856: 00ab6a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5857: 0073e60c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5857: 0073e61c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 5858: 00adecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 5859: 00adf786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 5860: 0079f3c0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5861: 00652334 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5862: 006f2608 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5863: 007c91bc 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5864: 007be174 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5860: 0079f3d0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5861: 00652344 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5862: 006f2618 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5863: 007c91cc 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5864: 007be184 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5865: 0027df34 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 5866: 00aab78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5867: 00aa4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5868: 00adef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5869: 00ae004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5870: 00aa5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5871: 00ade7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5872: 0074acc4 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5872: 0074acd4 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5873: 00adeb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ - 5874: 007f2a68 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5875: 00646394 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5874: 007f2a78 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5875: 006463a4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5876: 00232468 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5877: 00ade72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5878: 00aae148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5879: 00ab98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5880: 002032f4 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 5881: 00adecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 5882: 00adf75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 5883: 0079a724 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5883: 0079a734 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5884: 009eb138 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5885: 00240958 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5886: 00aa53f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5887: 0079dfe0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5887: 0079dff0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5888: 00431170 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5889: 00ab50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5890: 00ab8668 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5891: 00ab890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5892: 00ae0808 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5893: 00adf116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5894: 004a8c08 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5895: 00aa84b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5896: 00ade828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5897: 00ab9dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5898: 005f00f0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5899: 007d1a14 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5898: 005f0100 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5899: 007d1a24 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 5900: 00ab3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 5901: 005afe90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5902: 007ecf78 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5901: 005afea0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 5902: 007ecf88 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5903: 00ab5750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5904: 00adeea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5905: 00ab67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5906: 00a18b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5907: 00abbeb8 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5908: 005d812c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5909: 005f61a8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5908: 005d813c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5909: 005f61b8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5910: 00ae040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5911: 00aaf234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 5912: 00adf77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 5913: 00ab7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5914: 00adfc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ - 5915: 00789dcc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5915: 00789ddc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5916: 00adf51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5917: 00ade8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 5918: 005b3104 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 5918: 005b3114 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5919: 00aae168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5920: 007f5768 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5920: 007f5778 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5921: 00adf06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5922: 00aabafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5923: 002354e0 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5924: 0020d308 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5925: 00adf876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 5926: 00ae0d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5927: 002296f0 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5928: 002367dc 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5929: 007f9628 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5929: 007f9638 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5930: 00ae0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5931: 00aded14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 5932: 005b296c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 5932: 005b297c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5933: 00ae011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ 5934: 004dfbe8 92 FUNC GLOBAL DEFAULT 12 helper_float_ult_d │ │ │ │ - 5935: 007e5710 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5935: 007e5720 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5936: 00adf12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5937: 007b580c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5938: 00736138 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5937: 007b581c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5938: 00736148 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5939: 004944a4 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5940: 00aa5aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5941: 00aab35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5942: 004785b8 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5943: 00adef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5944: 002160d4 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 5945: 005a80b4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 5945: 005a80c4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5946: 00adf5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 5947: 00ae06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5948: 007004d8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5948: 007004e8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5949: 009e5b38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5950: 00adee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5951: 00ad5dcd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 5952: 00ade6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 5953: 00adf0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 5954: 004dfc44 76 FUNC GLOBAL DEFAULT 12 helper_float_ult_s │ │ │ │ 5955: 00431198 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5956: 007c5704 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5956: 007c5714 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5957: 00ade83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5958: 0075850c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5959: 00721978 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 5960: 00579354 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 5958: 0075851c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5959: 00721988 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5960: 00579364 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5961: 00ae0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5962: 006ef2d8 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5962: 006ef2e8 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5963: 00ade5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5964: 0073dd20 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5964: 0073dd30 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5965: 00ae068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5966: 004cdd7c 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5967: 00aa4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5968: 00995a70 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 5969: 004d91b4 352 FUNC GLOBAL DEFAULT 12 openrisc_cpu_get_phys_page_debug │ │ │ │ 5970: 00ab0404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 5971: 00ade4cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5972: 00ae0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 5973: 00aa5798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 5974: 00adfec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 5975: 00715c74 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5975: 00715c84 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5976: 00ab7a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5977: 00ab26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5978: 0046ddb4 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5979: 00aacb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5980: 00ae00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5981: 001ec4bc 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5982: 006fc828 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5983: 006451d0 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5982: 006fc838 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5983: 006451e0 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5984: 0025bc40 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5985: 007e411c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5985: 007e412c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5986: 00232048 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 5987: 006fddb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5987: 006fddc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 5988: 00aa51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ - 5989: 0076b200 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5989: 0076b210 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5990: 0022908c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5991: 00229650 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5992: 00771b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5992: 00771b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5993: 00ab9420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5994: 00a12950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5995: 0074709c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5995: 007470ac 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5996: 004739c4 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5997: 0073a0e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5997: 0073a0f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5998: 00462a7c 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5999: 00766174 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6000: 007f6a90 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6001: 0061b154 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6002: 00657ee4 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5999: 00766184 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6000: 007f6aa0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6001: 0061b164 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6002: 00657ef4 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6003: 00adfb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6004: 00adf022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6005: 005b3290 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6005: 005b32a0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6006: 00a146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6007: 00adf844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6008: 00ab0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6009: 00aae598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6010: 00449cb4 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6011: 00a12110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6012: 00612f7c 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6013: 005422fc 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6012: 00612f8c 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6013: 0054230c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6014: 004dfc90 84 FUNC GLOBAL DEFAULT 12 helper_float_ule_d │ │ │ │ 6015: 00aa4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6016: 0044a00c 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6017: 0061db44 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6017: 0061db54 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6018: 00aaecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6019: 00610b10 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6019: 00610b20 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6020: 003baff0 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6021: 0031f38c 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6022: 009e58ac 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6023: 00adf7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6024: 004afe08 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6025: 00715f48 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6025: 00715f58 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6026: 00adf8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6027: 00ae06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6028: 00ae00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6029: 00aa5db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6030: 004dfce4 68 FUNC GLOBAL DEFAULT 12 helper_float_ule_s │ │ │ │ 6031: 00aad848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6032: 00a18f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6033: 00adfc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6034: 006298ac 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6034: 006298bc 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6035: 00ab6af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6036: 00ae0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6037: 00adf19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6038: 0025be40 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6039: 00ab3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6040: 0031c62c 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6041: 00aa651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6042: 00adf65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6043: 00439d28 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6044: 00ab2fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6045: 00acda4c 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6046: 00adfeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6047: 005eb26c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6048: 0074c1e0 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6047: 005eb27c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6048: 0074c1f0 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6049: 00adfda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6050: 00467354 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6051: 003b9738 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6052: 007cc3b8 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6053: 0070c420 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6052: 007cc3c8 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6053: 0070c430 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6054: 00adee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6055: 00ade4c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6056: 00439f70 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6057: 007fa3d0 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6058: 005a81e8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6059: 00647300 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6057: 007fa3e0 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6058: 005a81f8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6059: 00647310 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6060: 00ae0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6061: 00ae0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6062: 007805a8 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6063: 00588aac 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6062: 007805b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6063: 00588abc 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6064: 00adeb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6065: 00aadec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6066: 00acdcd0 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6067: 00ade8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6068: 0036233c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6069: 0022912c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6070: 00aded2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6071: 00adf73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6072: 00adf744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6073: 004311c0 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6074: 005b093c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6074: 005b094c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6075: 00aaf95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6076: 00ab9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6077: 00703b4c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6077: 00703b5c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6078: 009ea000 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6079: 003bbea0 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6080: 00ae03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6081: 00ab3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6082: 00237e68 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6083: 00a1a28c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6084: 00adecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6085: 00a1a2ec 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6086: 00ab8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6087: 004700c4 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6088: 00a1a30c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6089: 00adf1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6090: 005e1190 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6090: 005e11a0 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6091: 003fabe0 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6092: 00adf9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6093: 00ab62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6094: 0069d5f4 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6094: 0069d604 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6095: 00aa71f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6096: 0054c88c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6097: 00719e24 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6096: 0054c89c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6097: 00719e34 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6098: 00aaa8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6099: 006995d0 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6099: 006995e0 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6100: 00ae05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6101: 0045a570 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6102: 00aad8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6103: 00adfe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6104: 00ab87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6105: 00ab3500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6106: 00aad008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6107: 0043f804 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6108: 005829c4 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6108: 005829d4 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6109: 00ab2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6110: 00aa5420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6111: 00aba340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6112: 00adfd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6113: 00ade524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6114: 00adfe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ - 6115: 006fb0b8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6115: 006fb0c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6116: 00aa6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6117: 002fb4d8 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6118: 00aaf9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6119: 0031c25c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6120: 002295a8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6121: 007d38b8 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6121: 007d38c8 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6122: 00ad89d0 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6123: 00adfe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6124: 007f95fc 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6124: 007f960c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6125: 00adfeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6126: 00ae00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6127: 00369c70 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6128: 007fa308 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6128: 007fa318 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6129: 00ab4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6130: 00ade7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6131: 00ab0fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6132: 00aab5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6133: 007be9d4 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6133: 007be9e4 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6134: 00ade5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6135: 00ab502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6136: 00adefcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6137: 005bd31c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6138: 006f8d3c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6139: 005788c0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6137: 005bd32c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6138: 006f8d4c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6139: 005788d0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6140: 00430144 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6141: 00ade6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6142: 00adfffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6143: 00adfd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6144: 00645550 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6144: 00645560 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6145: 004d5a74 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6146: 00a17ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6147: 00ae04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6148: 0027ddd0 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6149: 007b416c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6150: 0071b430 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6149: 007b417c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6150: 0071b440 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6151: 002d9a30 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6152: 00480b6c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6153: 00adef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6154: 00ab29c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6155: 00ae0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6156: 00ab0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6157: 0034cb9c 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6158: 0072cff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6158: 0072d008 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6159: 00adeb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6160: 0063ba18 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6160: 0063ba28 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6161: 00aaaad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6162: 00adf558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6163: 00a18d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6164: 00236878 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6165: 00adf8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6166: 00aae3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6167: 00adfa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6168: 0022cbd8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6169: 00adef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6170: 00355750 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6171: 007461b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6171: 007461c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6172: 00aa8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6173: 00648bc0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6173: 00648bd0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6174: 00aa6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6175: 00aabd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6176: 00570fb4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6177: 007391e8 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6176: 00570fc4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6177: 007391f8 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6178: 00233d18 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6179: 0072a7e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6179: 0072a7f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6180: 00ade6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6181: 00ade56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6182: 00aaeda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6183: 00ab2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6184: 00ade800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6185: 0058bdc4 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6185: 0058bdd4 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6186: 00ade726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6187: 009e9e80 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6188: 00ade5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6189: 00ab3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 6190: 0070ce58 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6190: 0070ce68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6191: 0027a374 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6192: 002291cc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6193: 00610b50 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6193: 00610b60 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6194: 00ab8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6195: 0045a2ec 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 6196: 005b575c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6196: 005b576c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6197: 00aa94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6198: 0058cc44 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6198: 0058cc54 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6199: 00ade86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6200: 00adf9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6201: 007ecb5c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6201: 007ecb6c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6202: 0029bd5c 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6203: 0059dba0 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6204: 0076703c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6205: 00590e48 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6203: 0059dbb0 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6204: 0076704c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6205: 00590e58 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6206: 00a18284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6207: 006523ec 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6208: 007d18d8 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6207: 006523fc 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6208: 007d18e8 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6209: 004d2420 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6210: 00adffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6211: 00aaaa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6212: 00746998 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6212: 007469a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6213: 00ae012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6214: 004c79c4 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6215: 00ab6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6216: 00706b88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6216: 00706b98 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6217: 00ab2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6218: 00adf698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6219: 002244c4 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6220: 007cb9c0 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6220: 007cb9d0 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6221: 00adeebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6222: 0029b6fc 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6223: 00731ae0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6223: 00731af0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6224: 00aa8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6225: 00a10dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 6226: 007be854 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6226: 007be864 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6227: 00aa9634 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6228: 007fdcec 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6228: 007fdcfc 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6229: 00aa8294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6230: 00aa4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6231: 00adedaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6232: 0054ada4 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6233: 006e13e4 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6234: 005b0b10 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6235: 007bbc14 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6232: 0054adb4 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6233: 006e13f4 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6234: 005b0b20 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6235: 007bbc24 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6236: 00abcea8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6237: 00aa6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6238: 00364d68 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6239: 00221c00 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6240: 00ab69e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6241: 0073469c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6241: 007346ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6242: 002278b4 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6243: 006e25cc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6243: 006e25dc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6244: 00adea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6245: 0025bbec 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6246: 00ab9bc4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6247: 0060eac8 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 6248: 007c3fe8 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6247: 0060ead8 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6248: 007c3ff8 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6249: 0022bcd8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6250: 0057e930 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6251: 0057856c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6250: 0057e940 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6251: 0057857c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6252: 00a16394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6253: 00730abc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6254: 005eee58 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6253: 00730acc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6254: 005eee68 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6255: 00aa7190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6256: 009eaaa8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6257: 0059e1b4 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6258: 00708388 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6257: 0059e1c4 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6258: 00708398 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6259: 00ae0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 6260: 0022cc98 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 6261: 006e41e4 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 6261: 006e41f4 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 6262: 00ae039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 6263: 003f8bf0 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 6264: 00ae04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 6265: 00364fe0 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 6266: 006fd460 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 6266: 006fd470 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 6267: 00aa8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 6268: 00ab08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 6269: 003f2e88 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 6270: 00ab2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 6271: 006f734c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 6272: 0070078c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 6271: 006f735c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 6272: 0070079c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 6273: 00adf27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 6274: 00adefde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 6275: 004a8578 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 6276: 0076add4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 6276: 0076ade4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 6277: 00ab17c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 6278: 00aa9db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 6279: 002269d8 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 6280: 007df078 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 6281: 00952de0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 6282: 006fecd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 6280: 007df088 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 6281: 00952df0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 6282: 006fece0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 6283: 00adf5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 6284: 00adeaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 6285: 00ae0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 6286: 00aa63d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 6287: 00ab9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 6288: 0058cebc 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 6288: 0058cecc 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 6289: 00adebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 6290: 00aa7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 6291: 00adf254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 6292: 005899fc 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 6292: 00589a0c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 6293: 00221698 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 6294: 0077df58 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 6294: 0077df68 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 6295: 002dee5c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 6296: 00aa5ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 6297: 00ae0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 6298: 00a10d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 6299: 00554e4c 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 6299: 00554e5c 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 6300: 00adf814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 6301: 00ab3740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 6302: 007ccee8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 6303: 0077c82c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 6302: 007ccef8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 6303: 0077c83c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 6304: 00ade8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 6305: 00aa78d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 6306: 00adf762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 6307: 00ae0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 6308: 00217108 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 6309: 00ade8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 6310: 0027e104 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 6311: 00ad5dc8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 6312: 00adfe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 6313: 00ab9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 6314: 00adfd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 6315: 00589320 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 6315: 00589330 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 6316: 003c6f2c 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 6317: 004f1690 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 6318: 007146dc 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 6317: 004f16a0 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 6318: 007146ec 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 6319: 00aa7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 6320: 007846e8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 6321: 0079ca08 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 6320: 007846f8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 6321: 0079ca18 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 6322: 00adee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 6323: 00742f4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 6323: 00742f5c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 6324: 00ab2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 6325: 005f8838 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 6326: 007850ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 6325: 005f8848 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 6326: 007850bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 6327: 0024e994 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 6328: 00654ef4 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 6328: 00654f04 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 6329: 00aa8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 6330: 00ae01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 6331: 007a53d8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 6331: 007a53e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 6332: 00ae02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 6333: 00ab5770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 6334: 0022bd84 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 6335: 00ae0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 6336: 0040a50c 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 6337: 0057446c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 6338: 00646094 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 6337: 0057447c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 6338: 006460a4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 6339: 00ab56d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 6340: 00aa6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 6341: 00709ad8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 6342: 00717e18 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 6341: 00709ae8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 6342: 00717e28 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 6343: 00ade4a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 6344: 006a7ce8 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 6344: 006a7cf8 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 6345: 00adf9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 6346: 00ab994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 6347: 005b5a8c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 6347: 005b5a9c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 6348: 00ab3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 6349: 00aab44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 6350: 00ab7af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 6351: 00aa7904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 6352: 00aa8224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 6353: 00ab6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 6354: 00235484 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 6355: 00221e18 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 6356: 00aa6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 6357: 00a114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 6358: 0063e94c 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 6358: 0063e95c 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 6359: 00aa9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 6360: 009949f4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 6361: 006de1dc 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 6362: 00646814 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 6361: 006de1ec 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 6362: 00646824 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 6363: 00ab2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 6364: 00ae0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 6365: 00ade7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 6366: 007bbd80 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ - 6367: 006fd06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 6366: 007bbd90 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 6367: 006fd07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 6368: 00477780 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 6369: 00aa5d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 6370: 00ab8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 6371: 0072f15c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 6372: 00572d9c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 6373: 006a2ec0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 6374: 00783724 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 6371: 0072f16c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 6372: 00572dac 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 6373: 006a2ed0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 6374: 00783734 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 6375: 00aaa938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 6376: 0048eeb0 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 6377: 00ade918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 6378: 00adea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 6379: 005f6284 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 6379: 005f6294 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 6380: 00adfdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 6381: 0064d058 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 6382: 0066b5bc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 6381: 0064d068 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 6382: 0066b5cc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 6383: 00493c88 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 6384: 00544194 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 6384: 005441a4 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 6385: 00aded0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 6386: 00aafa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 6387: 004947b0 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 6388: 00ade6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 6389: 0029240c 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 6390: 005e11f4 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 6391: 0053d56c 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 6392: 00575f18 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 6390: 005e1204 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 6391: 0053d57c 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 6392: 00575f28 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 6393: 00427ecc 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 6394: 00744588 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 6394: 00744598 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 6395: 004ce5b0 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 6396: 007be4e4 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 6396: 007be4f4 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 6397: 004303ec 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 6398: 00adf7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 6399: 002d7300 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 6400: 007ac6a0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 6400: 007ac6b0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 6401: 00adff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 6402: 00aab59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 6403: 00aa4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 6404: 003100ac 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 6405: 00adea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 6406: 0076ef40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 6407: 0061d70c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 6406: 0076ef50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 6407: 0061d71c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 6408: 00adf478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 6409: 004cf574 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 6410: 00adf61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 6411: 003fefdc 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 6412: 00aa4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 6413: 0079a3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 6414: 0058b0e4 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 6413: 0079a3f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 6414: 0058b0f4 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 6415: 00aaf374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 6416: 00ade8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 6417: 00adf11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 6418: 00aa666c 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 6419: 003a86dc 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 6420: 00362a3c 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 6421: 00223378 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 6422: 00ae03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 6423: 00293040 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 6424: 00746154 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 6424: 00746164 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 6425: 00aba834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 6426: 00ae026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 6427: 006ecf34 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 6428: 00604344 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 6429: 00771970 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 6427: 006ecf44 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 6428: 00604354 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 6429: 00771980 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 6430: 00ab7a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 6431: 006f560c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 6431: 006f561c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 6432: 00ab8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 6433: 00714a64 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 6434: 006d6a14 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 6433: 00714a74 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 6434: 006d6a24 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 6435: 0043eda8 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 6436: 00a10cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 6437: 00648cd0 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 6438: 0077cd1c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 6439: 007a42b4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 6437: 00648ce0 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 6438: 0077cd2c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 6439: 007a42c4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 6440: 00ab3630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 6441: 00adf1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 6442: 00aabfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 6443: 00adea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 6444: 00ad5d89 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 6445: 00aacbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 6446: 0044a794 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 6447: 0026f4a4 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 6448: 0063d5f4 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 6449: 0080676c 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 6448: 0063d604 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 6449: 0080677c 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 6450: 00ae0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 6451: 00adedc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 6452: 00239700 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 6453: 00364dfc 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 6454: 001e98dc 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 6455: 00ab6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 6456: 004816e8 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -6463,132 +6463,132 @@ │ │ │ │ 6459: 004d8c7c 152 FUNC GLOBAL DEFAULT 12 openrisc_cpu_exec_interrupt │ │ │ │ 6460: 00477134 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 6461: 004d5984 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 6462: 0043cb70 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 6463: 00ade9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 6464: 00aadac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 6465: 00ab4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 6466: 0074e060 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 6467: 006567e8 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 6466: 0074e070 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 6467: 006567f8 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 6468: 00aab45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 6469: 0023f000 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 6470: 00ae00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 6471: 00adf3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 6472: 00ae00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 6473: 0073a3ec 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 6473: 0073a3fc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 6474: 00239900 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 6475: 0075a7e4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 6476: 007f1710 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 6475: 0075a7f4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 6476: 007f1720 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 6477: 00ab3060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 6478: 0099497c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 6479: 00adf5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 6480: 002285cc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 6481: 00730958 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 6482: 00625220 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 6481: 00730968 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 6482: 00625230 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 6483: 009e5a08 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 6484: 00ae07bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 6485: 00582b40 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 6485: 00582b50 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 6486: 00438794 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 6487: 00647ef8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 6487: 00647f08 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 6488: 00aab60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 6489: 00aab98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 6490: 00aa4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 6491: 00ab2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 6492: 0078267c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 6493: 007378ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 6492: 0078268c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 6493: 007378bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 6494: 003f29a8 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 6495: 003ba918 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 6496: 00adfed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 6497: 00aabdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 6498: 0058af18 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 6498: 0058af28 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 6499: 00ae0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 6500: 00771c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 6500: 00771c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 6501: 00ab4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 6502: 00adeef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 6503: 00aa97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 6504: 00567b28 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 6505: 006dcd64 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 6504: 00567b38 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 6505: 006dcd74 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 6506: 0029b4d8 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 6507: 00543d10 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 6507: 00543d20 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 6508: 00aad148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 6509: 00ade9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 6510: 00428584 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 6511: 007d0f04 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 6511: 007d0f14 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 6512: 00aaa308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 6513: 00aaf0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 6514: 00ade9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 6515: 00aab3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 6516: 00aab7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 6517: 001ec55c 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 6518: 0058e6e0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 6519: 00572e2c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 6518: 0058e6f0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 6519: 00572e3c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 6520: 00ab2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 6521: 005bd1d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 6522: 00578744 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 6523: 006edf54 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 6524: 007bd42c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 6525: 00785f08 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 6526: 0072d3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 6521: 005bd1e4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 6522: 00578754 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 6523: 006edf64 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 6524: 007bd43c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 6525: 00785f18 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 6526: 0072d3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 6527: 00adf1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 6528: 0046dd60 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 6529: 00619704 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 6530: 007289b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 6531: 0051cc74 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 6529: 00619714 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 6530: 007289c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 6531: 0051cc84 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 6532: 0042f3cc 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 6533: 00356364 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 6534: 00adfd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 6535: 00ab7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 6536: 00adfbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 6537: 00adfa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 6538: 00aa81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 6539: 00adffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 6540: 0043e510 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 6541: 00653e00 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 6542: 007c4794 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 6541: 00653e10 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 6542: 007c47a4 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 6543: 00a20320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtspr │ │ │ │ - 6544: 006fd574 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 6544: 006fd584 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 6545: 0043bee8 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 6546: 00aa7260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 6547: 00aaddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 6548: 00aad698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 6549: 00adea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 6550: 00adfd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 6551: 00ab27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 6552: 00ab93e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 6553: 00ab08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 6554: 0070e358 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 6555: 0058e2dc 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 6554: 0070e368 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 6555: 0058e2ec 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 6556: 00ae0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 6557: 00228674 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 6558: 004b271c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 6559: 005b0ce0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 6559: 005b0cf0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 6560: 004050f0 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 6561: 00ab41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 6562: 006fec18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 6562: 006fec28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 6563: 00ab0234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 6564: 0051aaf4 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 6564: 0051ab04 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 6565: 004ced54 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 6566: 00adec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 6567: 00369424 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 6568: 002a0b64 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 6569: 00685b04 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 6569: 00685b14 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 6570: 00adf7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 6571: 00adf480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 6572: 00292ad4 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 6573: 005c9ad0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 6574: 00558220 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 6573: 005c9ae0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 6574: 00558230 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 6575: 00aab3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 6576: 003602ac 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 6577: 00444340 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 6578: 0042feec 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 6579: 004cb21c 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 6580: 004255c0 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 6581: 00ab9154 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 6582: 00adfa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 6583: 007b5784 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 6583: 007b5794 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 6584: 0043e0e4 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 6585: 00ab3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 6586: 00aded96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 6587: 00ab24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 6588: 00aad258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 6589: 0044a290 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 6590: 00ab6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ @@ -6601,15 +6601,15 @@ │ │ │ │ 6597: 00adfdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 6598: 00adf95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 6599: 0029bee4 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 6600: 001ec8b8 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 6601: 00aac2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 6602: 00ab33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 6603: 00221ba0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 6604: 00748dac 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 6604: 00748dbc 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 6605: 00aa63f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 6606: 00ab4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 6607: 004c7938 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 6608: 00ade480 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 6609: 00aa7bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 6610: 00ab9e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 6611: 00ae03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -6617,1023 +6617,1023 @@ │ │ │ │ 6613: 00ab7e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 6614: 00aa91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 6615: 00ab11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 6616: 00aa9dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 6617: 004670ec 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 6618: 00aaf5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 6619: 0026f038 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 6620: 00555d88 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 6621: 007842f0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 6620: 00555d98 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 6621: 00784300 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 6622: 00ab4990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 6623: 00781704 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 6624: 0074c320 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 6623: 00781714 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 6624: 0074c330 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 6625: 002946a0 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 6626: 00aded3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 6627: 00ae0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 6628: 00adeae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 6629: 0068cb08 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 6629: 0068cb18 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 6630: 00ab0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 6631: 004552e0 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 6632: 00711450 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 6633: 00582048 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 6632: 00711460 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 6633: 00582058 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 6634: 00a105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 6635: 0070fc38 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 6636: 007fae64 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 6637: 00788888 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 6635: 0070fc48 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 6636: 007fae74 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 6637: 00788898 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 6638: 00aa8e88 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 6639: 004d0e24 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 6640: 00aada08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 6641: 0042cb78 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 6642: 00adefa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 6643: 00adf35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 6644: 0023cfe4 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 6645: 00785444 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 6645: 00785454 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 6646: 00adea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 6647: 00737c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 6647: 00737c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 6648: 00ade70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 6649: 0064fcb4 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 6649: 0064fcc4 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 6650: 00adfffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 6651: 004a9570 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 6652: 00ab0434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 6653: 0079fda8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 6653: 0079fdb8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 6654: 00ade492 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 6655: 00431360 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 6656: 00adfab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 6657: 00aaec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 6658: 0058e900 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 6658: 0058e910 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 6659: 0048e0d4 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 6660: 007e543c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 6660: 007e544c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 6661: 00ab4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 6662: 00a16418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 6663: 00441888 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 6664: 00ab0124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 6665: 00221d58 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 6666: 00aa7c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 6667: 005440c4 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 6668: 0057b054 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 6669: 0057e8f8 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 6667: 005440d4 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 6668: 0057b064 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 6669: 0057e908 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 6670: 003b6624 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 6671: 00aa6c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 6672: 00adef5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 6673: 00adf414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 6674: 00ae01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 6675: 007482dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 6675: 007482ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 6676: 00aa6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 6677: 0061f3d4 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 6678: 006f7f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 6677: 0061f3e4 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 6678: 006f7fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 6679: 0042ba5c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 6680: 00ade9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 6681: 00aa6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 6682: 00ab5e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 6683: 007b87bc 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 6683: 007b87cc 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 6684: 00ab00c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 6685: 00aa6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 6686: 00aab36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 6687: 005bc7d8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 6687: 005bc7e8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 6688: 002224b8 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 6689: 00ae0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 6690: 00adffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 6691: 00352340 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 6692: 00adf710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 6693: 00ae072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 6694: 00228720 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 6695: 00413f08 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 6696: 005b5ef8 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 6696: 005b5f08 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 6697: 0029325c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 6698: 007906bc 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 6698: 007906cc 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 6699: 00aaf524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 6700: 00792f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 6700: 00792f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 6701: 00ab8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 6702: 00aa5470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 6703: 00aa5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 6704: 00adf282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 6705: 00ae0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 6706: 007e0654 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 6706: 007e0664 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 6707: 00adf02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 6708: 00adfcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 6709: 00adf9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 6710: 00adfe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 6711: 0043ade4 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 6712: 00561e2c 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 6713: 007be018 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 6714: 007c0fec 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 6712: 00561e3c 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 6713: 007be028 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 6714: 007c0ffc 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 6715: 00ab4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 6716: 00239970 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 6717: 00588bc4 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 6717: 00588bd4 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 6718: 00adf0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 6719: 003556cc 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 6720: 00ab43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 6721: 0057a780 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 6721: 0057a790 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 6722: 00ab2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 6723: 00ab1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 6724: 00221b80 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 6725: 0042b7f8 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 6726: 00aac0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 6727: 005d47bc 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 6727: 005d47cc 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 6728: 00a10538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 6729: 004ea2f4 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 6729: 004ea304 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 6730: 009e5b88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 6731: 005e27a8 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 6732: 00542ab4 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 6731: 005e27b8 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 6732: 00542ac4 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 6733: 00adefae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 6734: 002a35a0 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 6735: 0062a800 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 6735: 0062a810 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 6736: 00471e90 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 6737: 00aa9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 6738: 00597554 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 6738: 00597564 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 6739: 00aba814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 6740: 00ae0d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 6741: 00610af4 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 6741: 00610b04 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 6742: 00ae0d77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 6743: 00648958 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 6743: 00648968 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 6744: 00ab3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 6745: 00ae035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 6746: 00659a4c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 6747: 007cd000 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 6746: 00659a5c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 6747: 007cd010 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 6748: 00ab8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 6749: 007307f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 6750: 007fb448 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 6751: 007ab36c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 6749: 00730800 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 6750: 007fb458 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 6751: 007ab37c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 6752: 00ade814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 6753: 00585b70 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 6754: 0065e130 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 6753: 00585b80 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 6754: 0065e140 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 6755: 004a3650 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 6756: 00ae0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 6757: 00aa62a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 6758: 00ae0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 6759: 00aad4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 6760: 0021c7f4 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 6761: 004053fc 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 6762: 004d9738 80 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_set │ │ │ │ 6763: 00ab5e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 6764: 0078c5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 6765: 0076ab50 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 6764: 0078c5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 6765: 0076ab60 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 6766: 00235248 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 6767: 005b1d40 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 6767: 005b1d50 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 6768: 00ade536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 6769: 00ade4d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 6770: 00aa4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 6771: 009eb1ac 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 6772: 0065324c 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 6772: 0065325c 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 6773: 00229ab0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 6774: 00aba784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 6775: 00ae001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 6776: 00aa6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 6777: 005e1e04 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ - 6778: 007f590c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 6779: 006ecd68 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 6777: 005e1e14 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 6778: 007f591c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 6779: 006ecd78 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 6780: 0021c8b4 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 6781: 00aa4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 6782: 00ab8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 6783: 00adeb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 6784: 00ab72a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 6785: 00ab9480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 6786: 00adfc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 6787: 00226778 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 6788: 00adfc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 6789: 006857dc 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 6789: 006857ec 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 6790: 00aa7b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 6791: 00adf0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 6792: 0045a118 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 6793: 0054b7cc 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 6793: 0054b7dc 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 6794: 00229fe4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 6795: 004162f8 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 6796: 00ab3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 6797: 00adf9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 6798: 004295ac 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 6799: 00aa6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 6800: 007bbd8c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 6800: 007bbd9c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 6801: 00ab0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 6802: 006a2d50 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 6803: 0080570c 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 6802: 006a2d60 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 6803: 0080571c 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 6804: 00aa4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 6805: 00adef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 6806: 00aa67cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 6807: 00aadfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 6808: 00ab0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 6809: 009e88c4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 6810: 007bbd38 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 6810: 007bbd48 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 6811: 004cfb4c 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 6812: 00adf734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 6813: 0072cd18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 6813: 0072cd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 6814: 00ab12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 6815: 00aaa8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 6816: 0071c098 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 6816: 0071c0a8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 6817: 00468d1c 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 6818: 003aefd8 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 6819: 00adf70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 6820: 00ae0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 6821: 0078544c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 6822: 007772f0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 6821: 0078545c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 6822: 00777300 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 6823: 00adf132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 6824: 006f1a90 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 6824: 006f1aa0 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 6825: 00ae0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 6826: 00ae0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 6827: 005e59dc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 6827: 005e59ec 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 6828: 00ae01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 6829: 00ae0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 6830: 004ff030 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 6830: 004ff040 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 6831: 00adfa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 6832: 00adf98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 6833: 00aa7c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 6834: 00711efc 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 6834: 00711f0c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 6835: 00233544 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 6836: 00746268 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 6836: 00746278 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 6837: 004aefd8 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 6838: 00223534 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 6839: 00a104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 6840: 00ab6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 6841: 00adec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 6842: 00ab7624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 6843: 0035df10 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 6844: 00adfd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 6845: 00adf854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 6846: 007357b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 6847: 007018d4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 6848: 0062a700 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 6846: 007357c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 6847: 007018e4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 6848: 0062a710 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 6849: 00a12c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 6850: 00ade4bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 6851: 00ade495 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 6852: 003b6cac 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 6853: 0079e240 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 6853: 0079e250 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 6854: 00a13004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 6855: 006c67d8 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 6855: 006c67e8 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 6856: 00aa9f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 6857: 00aa9830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 6858: 007bc9bc 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 6859: 007b72d8 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 6858: 007bc9cc 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 6859: 007b72e8 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 6860: 004a3cc0 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 6861: 00ae074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 6862: 00aae438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 6863: 00ae0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 6864: 00adfce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 6865: 00aaf1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 6866: 007362ec 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 6867: 0060f648 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 6866: 007362fc 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 6867: 0060f658 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 6868: 00ab42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 6869: 00ab1044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 6870: 0073d8f4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 6870: 0073d904 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 6871: 00aded88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 6872: 00492344 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 6873: 00789824 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 6873: 00789834 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 6874: 00203248 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ - 6875: 0054be60 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 6876: 005f8734 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 6875: 0054be70 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 6876: 005f8744 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 6877: 00adee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 6878: 007b8810 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 6878: 007b8820 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 6879: 00ab5950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 6880: 00aa4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 6881: 00ab1c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 6882: 009ea26c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 6883: 005ef738 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 6884: 007ce950 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 6883: 005ef748 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 6884: 007ce960 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 6885: 0022146c 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 6886: 005b4918 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 6886: 005b4928 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 6887: 00aaeee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 6888: 002231c0 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 6889: 00706ff8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 6889: 00707008 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 6890: 00369430 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 6891: 00ab4850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 6892: 00ab7ffc 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 6893: 005824e8 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 6893: 005824f8 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 6894: 00364628 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 6895: 00adea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 6896: 00adeb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 6897: 00954370 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 6897: 00954380 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 6898: 004e0548 936 FUNC GLOBAL DEFAULT 12 helper_mfspr │ │ │ │ 6899: 00216824 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 6900: 00772ddc 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 6901: 007b4764 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 6902: 007fb1b4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 6900: 00772dec 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 6901: 007b4774 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 6902: 007fb1c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 6903: 00adfe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 6904: 00574964 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 6904: 00574974 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 6905: 00ab2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 6906: 00735b60 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 6907: 007e01a0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 6906: 00735b70 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 6907: 007e01b0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 6908: 00441330 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 6909: 00ade610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 6910: 00ab0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 6911: 00216230 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 6912: 00ab8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 6913: 00adfb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 6914: 004d41b8 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 6915: 007585cc 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 6915: 007585dc 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 6916: 00ab89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 6917: 00720840 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 6918: 007cea2c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 6917: 00720850 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 6918: 007cea3c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 6919: 00adea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 6920: 00455248 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 6921: 0077a4a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 6921: 0077a4b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 6922: 009ea864 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 6923: 00adff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 6924: 00ab9870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 6925: 003ba45c 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 6926: 00adf226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 6927: 00612cf4 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 6927: 00612d04 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 6928: 00adfc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 6929: 007e4f74 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 6930: 0061bc64 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 6929: 007e4f84 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 6930: 0061bc74 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 6931: 00ab42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 6932: 0079e300 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 6932: 0079e310 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 6933: 00aaa628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 6934: 0057b5dc 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 6934: 0057b5ec 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 6935: 00ae0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 6936: 0027baf4 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 6937: 006fdfe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 6938: 0069a370 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 6939: 00722170 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 6937: 006fdff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 6938: 0069a380 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 6939: 00722180 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 6940: 00aa59f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 6941: 0078d530 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 6942: 007ea7b4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 6941: 0078d540 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 6942: 007ea7c4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 6943: 00adfadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 6944: 00adf030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 6945: 00ade550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 6946: 0069584c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 6946: 0069585c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 6947: 004809bc 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 6948: 00adf66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 6949: 00ab2d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 6950: 00ae023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 6951: 00239ed8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 6952: 00adf2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 6953: 00495934 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 6954: 0034e678 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 6955: 00adea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 6956: 00781818 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 6956: 00781828 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 6957: 002279cc 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 6958: 00222168 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 6959: 007bc678 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 6959: 007bc688 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 6960: 00aa71d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 6961: 005c57bc 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 6962: 00966e70 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 6961: 005c57cc 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 6962: 00966e80 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 6963: 00aa8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 6964: 0027c7e8 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 6965: 00adf114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 6966: 00ab2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 6967: 00ab9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 6968: 00ab5870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 6969: 00221bd8 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 6970: 006e4204 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 6970: 006e4214 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 6971: 00492040 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 6972: 00adf1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 6973: 0059de64 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 6974: 00571bb4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 6973: 0059de74 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 6974: 00571bc4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 6975: 004a4728 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 6976: 00adf7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 6977: 00aaf870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 6978: 007870e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 6978: 007870f0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 6979: 00ae03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 6980: 00abbea8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 6981: 00705140 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 6981: 00705150 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 6982: 00477df8 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 6983: 0035ada0 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 6984: 00ade714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 6985: 00ade4b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6986: 00adf93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 6987: 005bc5e8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 6987: 005bc5f8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6988: 00aa8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6989: 006de3ec 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6990: 00705c28 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6989: 006de3fc 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6990: 00705c38 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6991: 00231720 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6992: 00ab96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6993: 0043b91c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6994: 004d73a4 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6995: 003f6c80 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 6996: 00aa6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 6997: 004cced8 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6998: 00aa61f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6999: 00adfc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7000: 00adfdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7001: 00ae0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7002: 007cc554 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7002: 007cc564 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7003: 00aa5cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7004: 00aaaac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7005: 00adfd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7006: 007bbc1c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7006: 007bbc2c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7007: 00ae0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7008: 00aa6d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7009: 002f81bc 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 7010: 005ef7d8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7010: 005ef7e8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7011: 00aadd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7012: 0057eec4 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7012: 0057eed4 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7013: 00a16838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7014: 002df410 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7015: 0048cb10 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7016: 0043a02c 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7017: 00abbb00 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7018: 00aaf0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7019: 0025bac8 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7020: 00216450 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7021: 0076aaf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7022: 0078cc44 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7023: 007318cc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7021: 0076ab04 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7022: 0078cc54 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7023: 007318dc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7024: 00aa6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7025: 007b4338 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7025: 007b4348 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7026: 00adf364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7027: 00491a18 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7028: 0077ba10 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7028: 0077ba20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7029: 00226984 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7030: 00abb2b4 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7031: 00aab64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7032: 00ae05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7033: 00ae06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7034: 009dccf4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7035: 00ae0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7036: 00ab1748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7037: 00737ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7037: 00737ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7038: 00aaade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7039: 00aae398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 7040: 0065c740 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7040: 0065c750 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7041: 00adf7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7042: 005205a0 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7042: 005205b0 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7043: 00230204 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7044: 0048d100 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7045: 00639de4 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7045: 00639df4 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7046: 00aa7150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7047: 0078fa98 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7047: 0078faa8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7048: 00adef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7049: 002370c0 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7050: 00ab2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 7051: 0075868c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7051: 0075869c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 7052: 004cc8f4 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7053: 00adf6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7054: 00aba694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7055: 00ab1014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7056: 00ab0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 7057: 003f6e94 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7058: 0039763c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7059: 00228880 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7060: 00ae040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7061: 00adfa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7062: 00adec18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7063: 00adef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7064: 007ed03c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7064: 007ed04c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7065: 00adefac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7066: 00aa4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7067: 0062b0b4 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7067: 0062b0c4 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7068: 00239c38 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7069: 00ade46d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7070: 00239c98 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 7071: 00652958 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7071: 00652968 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7072: 00ab8b58 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7073: 00ade87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7074: 007ee414 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7074: 007ee424 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7075: 00adedd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7076: 00646604 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7076: 00646614 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7077: 0043cbac 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7078: 00493378 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7079: 00ab61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7080: 00aa72b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7081: 0078c8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7082: 00580960 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7083: 0079eb5c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7081: 0078c8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7082: 00580970 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7083: 0079eb6c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7084: 0043c32c 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7085: 00adebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7086: 006800fc 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7087: 00727f40 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7088: 00632da8 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7086: 0068010c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7087: 00727f50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7088: 00632db8 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7089: 0040ab14 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7090: 006fcd8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7091: 005791b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7092: 007d4e6c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7090: 006fcd9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7091: 005791c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7092: 007d4e7c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7093: 00ae0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7094: 00ade6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7095: 00aab7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7096: 00ae033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7097: 00aaa9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7098: 0064c9c4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7099: 0067ea8c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7098: 0064c9d4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7099: 0067ea9c 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7100: 001e9768 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7101: 00ade586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7102: 00ae0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7103: 00ab2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7104: 0079da68 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7104: 0079da78 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7105: 00a14a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7106: 00ab1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7107: 007c1294 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7108: 007e2b9c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7109: 006eead8 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7107: 007c12a4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7108: 007e2bac 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7109: 006eeae8 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7110: 00adf90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7111: 0041737c 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7112: 00ab8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7113: 009eaf74 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7114: 00221b70 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7115: 0027dba4 8 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7116: 00ade824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7117: 00ae0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7118: 0057b068 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7118: 0057b078 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7119: 00aabecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7120: 00ae05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7121: 0064c9b4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7122: 00544c1c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7121: 0064c9c4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7122: 00544c2c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 7123: 00ab0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 7124: 00aaa888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 7125: 00ade782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 7126: 00791104 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 7126: 00791114 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 7127: 00ade896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 7128: 00ade5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 7129: 00adf886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 7130: 00aaee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 7131: 00aad958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 7132: 00ab6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 7133: 00adfb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 7134: 00ab2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 7135: 0057eb9c 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 7135: 0057ebac 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 7136: 00aba390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 7137: 00ae00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 7138: 00aded02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 7139: 0079ff10 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 7140: 00584eb8 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 7139: 0079ff20 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 7140: 00584ec8 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 7141: 0022892c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 7142: 00aded0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 7143: 0061c36c 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 7144: 005b1e54 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 7143: 0061c37c 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 7144: 005b1e64 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 7145: 00aaf9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 7146: 00205f64 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 7147: 00adeea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 7148: 00adfcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 7149: 0052c448 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 7150: 007fd10c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 7149: 0052c458 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 7150: 007fd11c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 7151: 00adf832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 7152: 0075cd60 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 7152: 0075cd70 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 7153: 00adf532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 7154: 0079a838 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 7154: 0079a848 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 7155: 00aad658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 7156: 00ae05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 7157: 00573684 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 7157: 00573694 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 7158: 00292e58 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 7159: 00ae0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 7160: 0050b9bc 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 7161: 006f37b4 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 7160: 0050b9cc 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 7161: 006f37c4 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 7162: 00230570 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 7163: 00ab9280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 7164: 0022aa0c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 7165: 00adefdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 7166: 00adeae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 7167: 00ab99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 7168: 0060d030 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 7168: 0060d040 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 7169: 009ea588 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 7170: 003623fc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 7171: 00adf402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 7172: 00adf43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 7173: 00ab506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 7174: 00aacd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 7175: 00adef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 7176: 0022b584 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 7177: 00adef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 7178: 00918ea8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 7179: 00775cd4 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 7180: 0068dac8 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 7181: 00737684 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 7178: 00918eb8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 7179: 00775ce4 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 7180: 0068dad8 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 7181: 00737694 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 7182: 00aaa338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 7183: 00232764 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 7184: 005795e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 7184: 005795f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 7185: 00a149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 7186: 007bd088 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 7186: 007bd098 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 7187: 0047a140 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 7188: 006de4ec 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 7188: 006de4fc 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 7189: 00ab7a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 7190: 002e831c 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 7191: 003f6df8 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 7192: 00adff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 7193: 00adfb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 7194: 0075bc9c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 7194: 0075bcac 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 7195: 00ab8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 7196: 0077129c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 7196: 007712ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 7197: 00adf7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 7198: 0068beb4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 7198: 0068bec4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 7199: 00aa7330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 7200: 004d989c 28 FUNC GLOBAL DEFAULT 12 cpu_openrisc_timer_update │ │ │ │ 7201: 00aa90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 7202: 00adf47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 7203: 00a18ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 7204: 00adfbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 7205: 00ae0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 7206: 0057083c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 7206: 0057084c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 7207: 00adf390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 7208: 00729508 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 7208: 00729518 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 7209: 00adefd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 7210: 007bc378 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 7210: 007bc388 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 7211: 00aac10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 7212: 00ab7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 7213: 00730070 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 7213: 00730080 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 7214: 00aba944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 7215: 00ab5ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 7216: 00adf290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 7217: 007f3aac 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 7217: 007f3abc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 7218: 00ab3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 7219: 0073e990 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 7220: 005529b4 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 7219: 0073e9a0 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 7220: 005529c4 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 7221: 00adea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 7222: 007e0404 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 7222: 007e0414 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 7223: 00adfb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 7224: 009949a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 7225: 00ab5e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 7226: 007a166c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 7227: 007de7b4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 7226: 007a167c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 7227: 007de7c4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 7228: 00ab2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 7229: 00aaad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 7230: 00aab4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 7231: 00740acc 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 7231: 00740adc 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 7232: 004d40a0 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 7233: 00ab5840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 7234: 0062a4d8 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 7235: 00542034 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 7234: 0062a4e8 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 7235: 00542044 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 7236: 00ab77e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 7237: 00573568 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 7237: 00573578 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 7238: 00484da4 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 7239: 00aa7894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 7240: 00718688 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 7240: 00718698 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 7241: 0034fc0c 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 7242: 002343a8 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 7243: 00ae01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 7244: 0023f4c4 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 7245: 00741830 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 7245: 00741840 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 7246: 00ade822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 7247: 00aa5ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 7248: 00572884 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 7248: 00572894 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 7249: 00adfd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 7250: 00aacdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 7251: 00aa5928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 7252: 00adf2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 7253: 00918ad0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 7253: 00918ae0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 7254: 004aa04c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 7255: 00aabb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 7256: 00ab92b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 7257: 00ae05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 7258: 00ab6d8c 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 7259: 0078e670 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 7259: 0078e680 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 7260: 002289d0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 7261: 006817a8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 7261: 006817b8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 7262: 00aab7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 7263: 005b4bf4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 7263: 005b4c04 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 7264: 004872b0 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 7265: 004df7c0 28 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 7266: 00ab7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 7267: 002a0914 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 7268: 00adea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 7269: 00221bf8 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 7270: 00adfb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 7271: 009e57e0 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 7272: 0053630c 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 7272: 0053631c 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 7273: 00ab0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 7274: 00462b80 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 7275: 00ade71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 7276: 00221be8 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 7277: 0059dc9c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 7278: 0058c48c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 7277: 0059dcac 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 7278: 0058c49c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 7279: 00aab52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 7280: 00adf92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 7281: 00adf368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 7282: 004df7dc 20 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 7283: 00aad7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 7284: 0064cf9c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 7284: 0064cfac 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 7285: 00adf9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 7286: 004a464c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 7287: 00239db8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 7288: 00adff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 7289: 00adf4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 7290: 00ab2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 7291: 00aa4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 7292: 00aaac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 7293: 005ce67c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 7293: 005ce68c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 7294: 00adf926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 7295: 00788c34 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 7296: 00730504 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 7295: 00788c44 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 7296: 00730514 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 7297: 00ab5ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 7298: 00ae024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 7299: 005bcf44 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 7299: 005bcf54 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 7300: 00ade5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 7301: 0046d05c 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 7302: 00aa55dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 7303: 00a14948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 7304: 0036cad0 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 7305: 00ab0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 7306: 00adf628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 7307: 00ade4c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 7308: 0042f4dc 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 7309: 00adeed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 7310: 00938994 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 7311: 005e5718 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 7310: 009389a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 7311: 005e5728 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 7312: 00ae0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 7313: 00ab65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 7314: 00202f60 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 7315: 005ef2d0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 7315: 005ef2e0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 7316: 00adea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 7317: 00aa9fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 7318: 00adf9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 7319: 00adede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 7320: 0043e740 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 7321: 00adea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 7322: 0046cc34 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 7323: 00adfa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 7324: 005ccaac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 7324: 005ccabc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 7325: 00adeb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 7326: 006f270c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 7326: 006f271c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 7327: 00adfece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 7328: 00797d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 7328: 00797d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 7329: 00ae02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 7330: 00a16310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 7331: 0057ace4 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 7332: 006dbc40 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 7331: 0057acf4 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 7332: 006dbc50 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 7333: 00ade481 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 7334: 0035e97c 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 7335: 007acf1c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 7335: 007acf2c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 7336: 0042d430 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 7337: 0026e948 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 7338: 00554250 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 7338: 00554260 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 7339: 00aaf830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 7340: 00ade7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 7341: 0078d94c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 7342: 0068e1f8 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 7343: 0063ddfc 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 7341: 0078d95c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 7342: 0068e208 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 7343: 0063de0c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 7344: 00420254 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 7345: 00ade9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 7346: 002a0978 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 7347: 00307558 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 7348: 00adeeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 7349: 0043e074 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 7350: 00544754 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 7350: 00544764 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 7351: 00aa6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 7352: 006ee148 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 7353: 006192b0 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 7354: 007b30bc 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 7352: 006ee158 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 7353: 006192c0 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 7354: 007b30cc 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 7355: 00ae04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 7356: 00ab25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 7357: 00ade6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 7358: 00adfca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 7359: 009e87d8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 7360: 0079b028 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 7360: 0079b038 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 7361: 001edf6c 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 7362: 00adf528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 7363: 00ae0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 7364: 005ccbd4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 7364: 005ccbe4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 7365: 00aa62e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 7366: 006f776c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 7366: 006f777c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 7367: 0027d81c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 7368: 00220e68 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 7369: 00aa6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 7370: 0045549c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 7371: 00adec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 7372: 005f7be8 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 7372: 005f7bf8 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 7373: 00ab7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 7374: 00aaa3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 7375: 0072d7e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 7375: 0072d7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 7376: 00aa9f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 7377: 00561364 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 7378: 0072a218 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 7377: 00561374 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 7378: 0072a228 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 7379: 00ab4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 7380: 00ab6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 7381: 00ab02b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 7382: 00740464 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 7383: 00631858 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 7382: 00740474 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 7383: 00631868 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 7384: 004b671c 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 7385: 00acdd28 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 7386: 00adfa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 7387: 0071c2c4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 7388: 00653c90 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 7387: 0071c2d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 7388: 00653ca0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 7389: 00ae060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 7390: 00aa5ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 7391: 00adee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 7392: 00adf008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 7393: 00594748 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 7393: 00594758 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 7394: 00ae00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 7395: 00aa5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 7396: 0021c2b8 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 7397: 0077d414 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 7398: 0065d920 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 7397: 0077d424 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 7398: 0065d930 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 7399: 00ae014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 7400: 00a12530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 7401: 00abaa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 7402: 00adff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 7403: 004f0f3c 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 7403: 004f0f4c 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 7404: 00ae0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 7405: 00708e38 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 7405: 00708e48 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 7406: 00adfa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 7407: 004623d4 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 7408: 00707764 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 7408: 00707774 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 7409: 00adeba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 7410: 00ab2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 7411: 005e42a4 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 7411: 005e42b4 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 7412: 00a1ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_update_fpcsr │ │ │ │ 7413: 00adee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 7414: 00ae03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 7415: 0023ed3c 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 7416: 00aaf314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 7417: 002a7970 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 7418: 00ab0204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 7419: 007f9738 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 7419: 007f9748 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 7420: 00adf538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 7421: 0055ddc0 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 7421: 0055ddd0 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 7422: 00aabf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 7423: 00ade792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 7424: 00aaa6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 7425: 00ae0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 7426: 00aa8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 7427: 00a11cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 7428: 00adf00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 7429: 00ab4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 7430: 00adfd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 7431: 00aa8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 7432: 009e8084 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 7433: 007ad0e4 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 7433: 007ad0f4 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 7434: 00a1a31c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 7435: 0073eb20 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 7435: 0073eb30 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 7436: 00ade7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 7437: 00a1a33c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 7438: 002d9a10 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 7439: 00a1a37c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 7440: 0035fe28 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 7441: 006dea58 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 7441: 006dea68 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 7442: 00ab9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 7443: 007c6d68 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 7444: 00731e98 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 7443: 007c6d78 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 7444: 00731ea8 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 7445: 00aa4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 7446: 00ade59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 7447: 002ed158 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 7448: 007b4bdc 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 7449: 005b7434 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 7448: 007b4bec 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 7449: 005b7444 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 7450: 00ab6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 7451: 00ab3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 7452: 00219e20 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 7453: 00734994 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 7453: 007349a4 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 7454: 00ade8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 7455: 00ab99fc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 7456: 0062714c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 7457: 005b0200 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 7456: 0062715c 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 7457: 005b0210 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 7458: 00ae0d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 7459: 00362c34 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 7460: 006295b8 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 7461: 007f964c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 7460: 006295c8 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 7461: 007f965c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 7462: 00aaf604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 7463: 006fb96c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 7463: 006fb97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 7464: 00adeb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 7465: 00480908 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 7466: 005e59d4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 7466: 005e59e4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 7467: 00ab0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 7468: 00360b80 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 7469: 006fccd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 7469: 006fcce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 7470: 002f2560 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 7471: 00ab32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 7472: 00ae0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 7473: 00ae071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 7474: 007f9530 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 7475: 007f0a64 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 7474: 007f9540 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 7475: 007f0a74 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 7476: 00aaa858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 7477: 007a1cb0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 7477: 007a1cc0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 7478: 00adf64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 7479: 00ae040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 7480: 00aab74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 7481: 00ab8b2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 7482: 00ab0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 7483: 00adea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 7484: 0022b7d8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 7485: 0021c3c4 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 7486: 007462c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 7487: 0072d950 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 7486: 007462d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 7487: 0072d960 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 7488: 004d1b54 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 7489: 007b3518 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 7489: 007b3528 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 7490: 0023876c 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 7491: 007b4aac 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 7492: 006271b0 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 7491: 007b4abc 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 7492: 006271c0 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 7493: 00ae07ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 7494: 00ade6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 7495: 00adf070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 7496: 00adeddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 7497: 00aaa0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 7498: 0021fa9c 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 7499: 002a89c8 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 7500: 00adfc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 7501: 0023df3c 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 7502: 00adff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 7503: 0077284c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 7503: 0077285c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 7504: 00aa4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 7505: 00acdc24 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 7506: 00ab28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 7507: 0078f170 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 7507: 0078f180 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 7508: 002e8818 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 7509: 00adf0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 7510: 00ab82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 7511: 00737f90 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 7512: 006e0284 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 7511: 00737fa0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 7512: 006e0294 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 7513: 00441750 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 7514: 00adf7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 7515: 005c86a4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 7516: 00503488 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 7515: 005c86b4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 7516: 00503498 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 7517: 002e78fc 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 7518: 007e2898 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 7518: 007e28a8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 7519: 0043b9c0 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 7520: 005927a0 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 7520: 005927b0 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 7521: 002fb558 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 7522: 007d023c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 7523: 0076acc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 7524: 006f740c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 7525: 00711034 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 7522: 007d024c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 7523: 0076acd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 7524: 006f741c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 7525: 00711044 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 7526: 00ab9470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 7527: 009eb2d4 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 7528: 005bcb6c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 7528: 005bcb7c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 7529: 00aa9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 7530: 004df7f0 28 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 7531: 00ab8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 7532: 00ab67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 7533: 005aecdc 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 7533: 005aecec 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 7534: 00416380 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 7535: 00aae3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 7536: 006bdea4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 7536: 006bdeb4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 7537: 00aa9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 7538: 006f34f4 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 7538: 006f3504 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 7539: 00ade57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 7540: 00aaba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 7541: 00a165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 7542: 0078c7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 7542: 0078c804 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 7543: 002df240 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 7544: 00ae0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 7545: 0059e7a0 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 7545: 0059e7b0 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 7546: 00adf242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 7547: 00aa567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 7548: 0029abb4 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 7549: 004df80c 20 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ 7550: 00adea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 7551: 00adfc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 7552: 0051b36c 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 7552: 0051b37c 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 7553: 00ae0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 7554: 00aae068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 7555: 0043c3ec 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 7556: 007ad2a4 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 7557: 0075c150 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 7556: 007ad2b4 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 7557: 0075c160 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 7558: 0023e210 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 7559: 007a2968 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 7559: 007a2978 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 7560: 00aad2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 7561: 006180e0 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 7561: 006180f0 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 7562: 00adf5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 7563: 00320650 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 7564: 00ab9b1c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 7565: 00700d94 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 7565: 00700da4 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 7566: 00adf4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 7567: 00ab9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 7568: 00ab3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 7569: 00a14ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ - 7570: 0065a3c8 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 7570: 0065a3d8 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 7571: 00a1607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 7572: 00adfffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 7573: 0076b21c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 7573: 0076b22c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 7574: 004d4c0c 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 7575: 00ade5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 7576: 00780728 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 7576: 00780738 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 7577: 00adf7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 7578: 00aab2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 7579: 0029f100 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 7580: 00939688 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 7581: 005b4624 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 7580: 00939698 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 7581: 005b4634 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 7582: 00aa9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 7583: 00ae00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 7584: 00779c58 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 7584: 00779c68 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 7585: 00475d14 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 7586: 00adea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 7587: 00aaf4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 7588: 00a15104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 7589: 00966e40 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 7589: 00966e50 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 7590: 00aaee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 7591: 00ae0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 7592: 00aace68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 7593: 00ade477 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 7594: 00ab9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 7595: 007645f8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 7596: 0051c0c8 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 7595: 00764608 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 7596: 0051c0d8 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 7597: 00aa6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 7598: 00aaa018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 7599: 0040a9c8 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 7600: 00734c48 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 7600: 00734c58 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 7601: 00ab6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 7602: 0062906c 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 7602: 0062907c 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 7603: 00ab5810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 7604: 00adebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 7605: 007cce28 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ - 7606: 0075caf8 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 7607: 00720ce8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 7608: 0074ea5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 7605: 007cce38 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 7606: 0075cb08 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 7607: 00720cf8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 7608: 0074ea6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 7609: 00aadd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 7610: 00aa78f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 7611: 00ab6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 7612: 00adedb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 7613: 00ab01f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 7614: 0021c4c4 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 7615: 00577fcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 7616: 00803b7c 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 7615: 00577fdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 7616: 00803b8c 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 7617: 00adf0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 7618: 00ab1084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 7619: 00637a9c 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 7620: 005b77c4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 7619: 00637aac 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 7620: 005b77d4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 7621: 00adffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 7622: 00adf928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 7623: 0055e1d0 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 7624: 006180ac 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 7623: 0055e1e0 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 7624: 006180bc 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 7625: 00ade7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 7626: 00ade790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 7627: 005cbd68 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 7628: 00746bc0 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 7627: 005cbd78 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 7628: 00746bd0 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 7629: 00ab3000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 7630: 00adef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 7631: 00aa4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 7632: 00ae041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 7633: 00adf6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 7634: 00adf34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 7635: 0023e124 108 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ @@ -7641,6212 +7641,6212 @@ │ │ │ │ 7637: 00ab2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 7638: 00adee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 7639: 00481818 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 7640: 00ab26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 7641: 00ae050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 7642: 00242088 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 7643: 00ab73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 7644: 006280e0 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 7644: 006280f0 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 7645: 00ade88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ - 7646: 00604200 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 7646: 00604210 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 7647: 00aabd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 7648: 005cc444 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 7648: 005cc454 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 7649: 00aa5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 7650: 00adeae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 7651: 00ae025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 7652: 00ab510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 7653: 006806c0 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 7654: 0061b9b0 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 7655: 00741328 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 7656: 005b2518 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 7653: 006806d0 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 7654: 0061b9c0 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 7655: 00741338 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 7656: 005b2528 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 7657: 00ae09b0 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 7658: 00735348 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 7658: 00735358 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 7659: 00ade82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 7660: 00794c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 7661: 007f334c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 7660: 00794c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 7661: 007f335c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 7662: 004b24e4 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 7663: 00749d2c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 7664: 0078cee8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 7663: 00749d3c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 7664: 0078cef8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 7665: 00ab57c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 7666: 007de558 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 7666: 007de568 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 7667: 00ab9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 7668: 00ae0d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 7669: 00adf1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 7670: 00adf310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 7671: 0078bbb4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 7671: 0078bbc4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 7672: 00adec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 7673: 005203d8 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 7673: 005203e8 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 7674: 00adff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 7675: 005cc1d0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 7675: 005cc1e0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 7676: 00ab4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 7677: 00adf446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 7678: 002eae40 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 7679: 00ab9d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 7680: 004b202c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 7681: 00239a5c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 7682: 004b1698 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 7683: 00aa4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 7684: 00966e48 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 7684: 00966e58 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 7685: 00aab51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 7686: 00ab7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 7687: 00ae05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 7688: 00adf418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 7689: 00adef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 7690: 00aaa808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 7691: 0047e5a0 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 7692: 00ab1b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 7693: 0054def4 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 7694: 005f6188 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 7693: 0054df04 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 7694: 005f6198 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 7695: 00aa7300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 7696: 00adebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 7697: 00224858 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 7698: 0026f278 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 7699: 00adfdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 7700: 005cb97c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 7700: 005cb98c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 7701: 009ea390 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 7702: 00ae0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 7703: 006266a8 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 7703: 006266b8 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 7704: 00aabc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 7705: 00adebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 7706: 007568f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 7707: 00786488 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 7706: 00756900 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 7707: 00786498 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 7708: 002406c8 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 7709: 00710e60 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 7709: 00710e70 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 7710: 00238650 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 7711: 0074051c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 7712: 0077b0f0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 7713: 0079a558 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 7711: 0074052c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 7712: 0077b100 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 7713: 0079a568 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 7714: 00ab8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 7715: 00aa91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 7716: 00ab5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 7717: 007fb224 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 7717: 007fb234 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 7718: 002641b0 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 7719: 00ab1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 7720: 00352308 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 7721: 00257508 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 7722: 00792cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 7722: 00792cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 7723: 0023a6f0 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 7724: 005b1db8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 7725: 007bedc8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 7726: 007db338 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 7724: 005b1dc8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 7725: 007bedd8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 7726: 007db348 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 7727: 0022e9b4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 7728: 007f9d70 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 7729: 0053d1ac 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 7730: 0063d824 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 7728: 007f9d80 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 7729: 0053d1bc 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 7730: 0063d834 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 7731: 00ae04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 7732: 00ab1838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 7733: 00214b18 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 7734: 002f5da4 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 7735: 00220160 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 7736: 005c9334 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 7736: 005c9344 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 7737: 00ae04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 7738: 004d1f14 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 7739: 00adf9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 7740: 00a13df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 7741: 00ab5e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 7742: 00644c98 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 7742: 00644ca8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 7743: 00aa8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 7744: 0063dec8 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 7744: 0063ded8 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 7745: 00ae0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 7746: 00ae04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 7747: 00aa4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 7748: 00adf012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 7749: 00aa5cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 7750: 007935dc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 7751: 0074d238 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 7752: 007288a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 7750: 007935ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 7751: 0074d248 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 7752: 007288b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 7753: 00ab6bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 7754: 00ade518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 7755: 0035cd50 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 7756: 0063d7c8 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 7756: 0063d7d8 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 7757: 00ab3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 7758: 00aa94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 7759: 00a139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 7760: 0072a72c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 7760: 0072a73c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 7761: 00aaad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 7762: 00aaa228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 7763: 00aa98a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 7764: 00adea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ - 7765: 005efc58 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 7766: 005b4a64 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 7767: 007ad440 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 7768: 007b592c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 7765: 005efc68 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 7766: 005b4a74 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 7767: 007ad450 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 7768: 007b593c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 7769: 00adf784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 7770: 0035527c 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 7771: 005b775c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 7772: 007734ec 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 7771: 005b776c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 7772: 007734fc 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 7773: 00363a8c 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 7774: 00966e0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 7775: 007e5294 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 7774: 00966e1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 7775: 007e52a4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 7776: 00aa6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 7777: 00204f40 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 7778: 00adee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 7779: 00adef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 7780: 00aa5440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 7781: 00219c14 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 7782: 0021a920 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 7783: 009ea978 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 7784: 004f1000 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 7784: 004f1010 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 7785: 00adfa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 7786: 00752000 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 7787: 0078595c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 7786: 00752010 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 7787: 0078596c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 7788: 00ae00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 7789: 00ab92d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 7790: 00ab0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 7791: 00a1d93c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 7792: 0042d160 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 7793: 0043b470 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 7794: 0074a6dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 7794: 0074a6ec 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 7795: 00adee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 7796: 00604cd0 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 7796: 00604ce0 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 7797: 00adedf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 7798: 00576410 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 7799: 007a0614 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 7798: 00576420 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 7799: 007a0624 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 7800: 0022ea60 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 7801: 0078d020 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 7802: 005772b8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 7803: 007b4ca8 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 7801: 0078d030 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 7802: 005772c8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 7803: 007b4cb8 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 7804: 0048b8c8 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 7805: 00ab0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 7806: 007cea40 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 7806: 007cea50 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 7807: 00adf258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 7808: 00ab3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 7809: 003498a4 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 7810: 00adf560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 7811: 00adf220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 7812: 00adfd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 7813: 00470544 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 7814: 00adfe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 7815: 003f2b0c 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 7816: 005cc6c4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 7816: 005cc6d4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 7817: 00aa70e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 7818: 007914a4 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 7818: 007914b4 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 7819: 0022097c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 7820: 004be480 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 7821: 0057b04c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 7821: 0057b05c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 7822: 00adf084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 7823: 00adeade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 7824: 00ae0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 7825: 006467a8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 7825: 006467b8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 7826: 00a13d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 7827: 00aa6da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 7828: 00aba400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 7829: 00555d90 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 7829: 00555da0 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 7830: 00aacea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 7831: 005ef0b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 7831: 005ef0c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 7832: 0042fa00 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 7833: 00ab0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 7834: 00ade78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 7835: 00aa9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 7836: 00ade4cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 7837: 00ab31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 7838: 0042c7cc 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 7839: 00a21098 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 7840: 00adec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 7841: 0077e948 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 7841: 0077e958 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 7842: 002a3288 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 7843: 00ab0114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 7844: 00ab7ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 7845: 00aba1d0 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 7846: 0057ec58 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 7847: 0076df1c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 7846: 0057ec68 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 7847: 0076df2c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 7848: 0027c41c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 7849: 00a1394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 7850: 00aa8944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 7851: 00adfe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 7852: 005b49d4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 7853: 00554b4c 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 7852: 005b49e4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 7853: 00554b5c 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 7854: 003596dc 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 7855: 007a02a8 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 7855: 007a02b8 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 7856: 00ab3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 7857: 009e8030 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 7858: 00542484 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 7858: 00542494 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 7859: 00ab42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 7860: 00adf6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 7861: 00ab6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 7862: 00adf682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 7863: 0027ddcc 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 7864: 0075f85c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 7865: 005362a0 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 7866: 0058dcb8 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 7864: 0075f86c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 7865: 005362b0 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 7866: 0058dcc8 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 7867: 009ea470 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 7868: 007a1058 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 7869: 00765498 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 7870: 004e6fa4 164 FUNC GLOBAL DEFAULT 12 openrisc_cpu_dump_state │ │ │ │ - 7871: 007bbfa0 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 7868: 007a1068 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 7869: 007654a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 7870: 004e6fb4 164 FUNC GLOBAL DEFAULT 12 openrisc_cpu_dump_state │ │ │ │ + 7871: 007bbfb0 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 7872: 00ae03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 7873: 004d37e0 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 7874: 00ae034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 7875: 00adfde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 7876: 007768ec 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 7876: 007768fc 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 7877: 002399fc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 7878: 0069ad3c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 7879: 00645f64 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 7878: 0069ad4c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 7879: 00645f74 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 7880: 002030fc 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 7881: 0023dcec 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 7882: 00362240 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 7883: 00ae032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 7884: 00352a64 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 7885: 0076da98 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 7885: 0076daa8 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 7886: 00adea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 7887: 005cc01c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 7888: 0070f5a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 7889: 006e2cdc 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 7887: 005cc02c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 7888: 0070f5b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 7889: 006e2cec 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 7890: 00ab9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 7891: 00756a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 7892: 0054f0e8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 7891: 00756a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 7892: 0054f0f8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 7893: 00294a7c 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 7894: 00adf67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 7895: 00801668 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 7895: 00801678 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 7896: 0022e640 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 7897: 00ae0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 7898: 00aa8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 7899: 00ab1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 7900: 00aa69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 7901: 00adefc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 7902: 00ab56a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 7903: 00adf6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 7904: 00aade58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 7905: 00585c5c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 7905: 00585c6c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 7906: 00423adc 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 7907: 002da6f8 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 7908: 0023714c 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 7909: 00adf1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 7910: 00adf59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 7911: 00349b24 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 7912: 00aad118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 7913: 00ade93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 7914: 00adec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 7915: 007e2cb0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 7915: 007e2cc0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 7916: 00ad5da0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 7917: 002f286c 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 7918: 00aaba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 7919: 0051c22c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 7919: 0051c23c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 7920: 002d9698 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 7921: 003f53fc 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 7922: 00adfac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 7923: 00adfc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 7924: 004295f0 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 7925: 0075aa9c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 7926: 00785738 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 7925: 0075aaac 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 7926: 00785748 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 7927: 009dce90 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 7928: 00746a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 7929: 00737d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 7930: 005cc8c8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 7928: 00746a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 7929: 00737d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 7930: 005cc8d8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 7931: 00ade900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 7932: 0051879c 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 7933: 006dc2a8 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 7932: 005187ac 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 7933: 006dc2b8 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 7934: 00adea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 7935: 00adeab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 7936: 00ade81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 7937: 00ab7654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 7938: 0048bf48 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 7939: 00ab3040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 7940: 005ead24 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 7941: 007ccf48 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 7940: 005ead34 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 7941: 007ccf58 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 7942: 00ab4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 7943: 007decc4 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 7944: 00771a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 7943: 007decd4 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 7944: 00771a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 7945: 00aa9eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 7946: 007e9bdc 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 7946: 007e9bec 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 7947: 00aadbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 7948: 00ab9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 7949: 0022eb10 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 7950: 00adf960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 7951: 00588b4c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 7951: 00588b5c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 7952: 0049293c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 7953: 007342a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 7954: 006809dc 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 7953: 007342b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 7954: 006809ec 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 7955: 00adf3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 7956: 00237994 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 7957: 00ae05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 7958: 00adf51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 7959: 00ae01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 7960: 00abc16c 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 7961: 00ab60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 7962: 00aa5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 7963: 0073a658 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 7963: 0073a668 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 7964: 00aabe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 7965: 00aaf534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 7966: 00227f38 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 7967: 00725714 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 7967: 00725724 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 7968: 00adf9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 7969: 006bd974 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 7969: 006bd984 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 7970: 00aa87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 7971: 00aa88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 7972: 0071afb8 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 7972: 0071afc8 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 7973: 0023dd00 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 7974: 00938978 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 7974: 00938988 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 7975: 002210f4 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 7976: 007faf88 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 7976: 007faf98 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 7977: 003431a8 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 7978: 0079aabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 7979: 007fb5bc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 7978: 0079aacc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 7979: 007fb5cc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 7980: 002f7460 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 7981: 0058aabc 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 7981: 0058aacc 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 7982: 0035e3f8 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 7983: 0070c134 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 7983: 0070c144 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 7984: 00ade872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 7985: 0026352c 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 7986: 006540d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 7987: 00746490 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 7986: 006540e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 7987: 007464a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 7988: 00a13ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 7989: 002e65e0 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 7990: 002f72d0 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 7991: 006f5f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 7992: 0053c844 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 7991: 006f5f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 7992: 0053c854 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 7993: 00ade65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 7994: 00aa7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 7995: 009eb160 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 7996: 005ce018 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 7996: 005ce028 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 7997: 00adfb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 7998: 00ab0fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 7999: 00795d1c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 7999: 00795d2c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 8000: 0031d4dc 104 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 8001: 00aa654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 8002: 00adfef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 8003: 00a138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 8004: 003b9828 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 8005: 00aa59b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 8006: 00655040 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 8007: 00629804 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 8006: 00655050 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 8007: 00629814 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 8008: 00aa50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 8009: 00ade79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 8010: 0056d05c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 8011: 005246e0 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 8010: 0056d06c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 8011: 005246f0 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 8012: 00aad648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 8013: 00ab6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 8014: 005d7e98 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 8014: 005d7ea8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 8015: 004b40e0 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 8016: 00adf6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 8017: 004d0c5c 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 8018: 00aba120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 8019: 00ae06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 8020: 007761dc 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 8021: 0070ea34 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 8022: 007aaf20 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 8023: 007405d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 8020: 007761ec 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 8021: 0070ea44 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 8022: 007aaf30 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 8023: 007405e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 8024: 00aac2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 8025: 00aa9e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 8026: 006470e0 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 8027: 006dacb0 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 8028: 006edddc 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 8026: 006470f0 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 8027: 006dacc0 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 8028: 006eddec 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 8029: 00adf80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 8030: 00ab4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 8031: 00ab9570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 8032: 0076c664 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 8032: 0076c674 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 8033: 00ae0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 8034: 007f2944 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 8034: 007f2954 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 8035: 004df980 80 FUNC GLOBAL DEFAULT 12 helper_float_lt_d │ │ │ │ 8036: 00adf5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 8037: 00adeb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 8038: 004d0454 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 8039: 00adeb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 8040: 007cce64 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 8041: 00805700 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 8042: 007b7fa0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 8040: 007cce74 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 8041: 00805710 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 8042: 007b7fb0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 8043: 004c7df0 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 8044: 007ea7e4 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ - 8045: 0079b0e8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 8044: 007ea7f4 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 8045: 0079b0f8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 8046: 00aa65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 8047: 00adfe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 8048: 002a2cbc 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 8049: 00adfa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 8050: 00ade858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 8051: 007eede0 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 8051: 007eedf0 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 8052: 001ee2cc 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 8053: 00adf1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 8054: 00adf352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 8055: 00ae016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 8056: 00ab9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 8057: 0073aa70 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 8057: 0073aa80 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ 8058: 004df9d0 64 FUNC GLOBAL DEFAULT 12 helper_float_lt_s │ │ │ │ - 8059: 00619d38 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 8059: 00619d48 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 8060: 00349da4 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 8061: 004afc0c 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 8062: 00745460 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 8063: 00799f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 8062: 00745470 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 8063: 00799fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 8064: 00ab98a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 8065: 009eb200 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 8066: 00aa69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 8067: 00aba844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 8068: 00aabdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 8069: 00ae07ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 8070: 00ae03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 8071: 00aabf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 8072: 00756b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 8072: 00756b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 8073: 00adfea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 8074: 0058fd6c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 8075: 005b2094 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 8074: 0058fd7c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 8075: 005b20a4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 8076: 00ae0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 8077: 00ae036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 8078: 007047d8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 8078: 007047e8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 8079: 00ae02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 8080: 005b2448 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 8080: 005b2458 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 8081: 00a1649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 8082: 007e18fc 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 8082: 007e190c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 8083: 00adf92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 8084: 00444794 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 8085: 002297c0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 8086: 007404c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 8087: 00741468 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 8086: 007404d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 8087: 00741478 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 8088: 00adefea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 8089: 00966e04 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 8089: 00966e14 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 8090: 00adf39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 8091: 00adfc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 8092: 00239894 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 8093: 009ee650 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 8094: 00426aa8 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 8095: 00ab14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 8096: 00adfb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 8097: 00320f68 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 8098: 007fd854 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 8098: 007fd864 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 8099: 00aaded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 8100: 00aded84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 8101: 004b4b04 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 8102: 009eaeec 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 8103: 00aad0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 8104: 00227f48 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 8105: 00ae0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 8106: 005731d4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 8106: 005731e4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 8107: 00ae07d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 8108: 004d31c0 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 8109: 00705bb8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 8110: 005b1fa8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 8109: 00705bc8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 8110: 005b1fb8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 8111: 00ae076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 8112: 00918838 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 8112: 00918848 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 8113: 00aaf728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 8114: 00a18620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 8115: 007ec6e4 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 8115: 007ec6f4 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 8116: 00aa4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 8117: 00456960 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 8118: 00aa97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 8119: 0058ed34 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 8120: 0062a4e0 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 8119: 0058ed44 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 8120: 0062a4f0 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 8121: 00ab6810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 8122: 00aa8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 8123: 00adfb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 8124: 0058c64c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 8124: 0058c65c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 8125: 00ae0d7c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 8126: 004be5b0 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 8127: 0071a8e4 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 8127: 0071a8f4 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 8128: 0021a064 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 8129: 00ae0250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 8130: 0070d6cc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 8131: 0071e70c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 8130: 0070d6dc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 8131: 0071e71c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 8132: 004df8e0 88 FUNC GLOBAL DEFAULT 12 helper_float_le_d │ │ │ │ 8133: 00adecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 8134: 00aaa988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 8135: 00715114 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 8136: 0063d4ec 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 8135: 00715124 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 8136: 0063d4fc 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 8137: 0023046c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 8138: 00ab7424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 8139: 00aa63b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 8140: 00adfa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 8141: 007f9494 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 8141: 007f94a4 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 8142: 00ab6930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 8143: 00adf4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 8144: 00ae0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 8145: 006f4ce0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 8145: 006f4cf0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 8146: 00ade94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 8147: 0071978c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 8147: 0071979c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 8148: 004df938 72 FUNC GLOBAL DEFAULT 12 helper_float_le_s │ │ │ │ 8149: 00ae0d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 8150: 00adf484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 8151: 0074d67c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 8151: 0074d68c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 8152: 00adebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 8153: 00582ae0 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 8153: 00582af0 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 8154: 00228b28 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 8155: 00aad778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 8156: 00adfc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 8157: 005cc0c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 8157: 005cc0d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 8158: 00239f98 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 8159: 00aaa6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 8160: 004d9b98 512 FUNC GLOBAL DEFAULT 12 openrisc_load_kernel │ │ │ │ 8161: 003567c8 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 8162: 00adf72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 8163: 00aa9900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 8164: 00aa693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 8165: 007c511c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 8165: 007c512c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 8166: 00ae0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 8167: 0051ca4c 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 8168: 006fa490 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 8169: 0057ad50 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 8167: 0051ca5c 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 8168: 006fa4a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 8169: 0057ad60 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 8170: 00adf498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 8171: 004cb9b0 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 8172: 00adfbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 8173: 00ab1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 8174: 00ab3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 8175: 004cd170 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 8176: 00ab3050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 8177: 00ae0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 8178: 00aa5490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 8179: 007fbc3c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 8179: 007fbc4c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 8180: 00adeae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 8181: 00ade4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 8182: 00adeff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 8183: 00adf32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 8184: 005dd5cc 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 8184: 005dd5dc 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 8185: 00aa65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 8186: 00ade558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 8187: 00adf01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 8188: 00adf324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 8189: 0079f11c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 8190: 005b6eec 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 8189: 0079f12c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 8190: 005b6efc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 8191: 003594f8 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 8192: 0044a210 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 8193: 00ade486 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 8194: 00adf03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 8195: 005b2c70 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 8195: 005b2c80 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 8196: 00aaa3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 8197: 006f256c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 8197: 006f257c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 8198: 00ab8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 8199: 0055b00c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 8200: 00580340 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 8201: 005ce0fc 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 8199: 0055b01c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 8200: 00580350 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 8201: 005ce10c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 8202: 00313604 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 8203: 00aa6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 8204: 00aded24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 8205: 00aa91e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 8206: 004ab824 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 8207: 00572e88 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 8207: 00572e98 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 8208: 00adeb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 8209: 0071a1b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 8210: 00939680 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 8209: 0071a1c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 8210: 00939690 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 8211: 00233f98 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 8212: 00aa80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 8213: 00adea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 8214: 00555d70 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 8215: 00705280 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 8214: 00555d80 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 8215: 00705290 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 8216: 00ab5800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 8217: 00adf976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 8218: 005b6e48 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 8218: 005b6e58 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 8219: 00ab03d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 8220: 00a1859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 8221: 00228bd0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 8222: 007d2dec 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 8222: 007d2dfc 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 8223: 00aace18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 8224: 00ab1c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 8225: 00aba1dc 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 8226: 00aaaa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 8227: 00adf3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 8228: 00ae0d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 8229: 00ab3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 8230: 00ab78b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 8231: 006ff3d4 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 8231: 006ff3e4 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 8232: 0035a700 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 8233: 00aa6404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 8234: 00adeca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 8235: 00aa8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 8236: 00ab1618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 8237: 004cb8cc 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 8238: 00aa8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 8239: 00adee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 8240: 0057b01c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 8241: 007a1aac 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 8240: 0057b02c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 8241: 007a1abc 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 8242: 0022eea4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 8243: 002188b8 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 8244: 007b6158 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 8244: 007b6168 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 8245: 00aaba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 8246: 002115d0 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 8247: 00aa7520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 8248: 00ab7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 8249: 00712160 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 8249: 00712170 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 8250: 00aa76f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 8251: 007f1264 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 8251: 007f1274 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 8252: 00ae05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 8253: 002f7414 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 8254: 00ab67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 8255: 00311a40 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 8256: 00adfdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 8257: 00ab3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 8258: 00adec58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 8259: 00223080 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 8260: 0064a3fc 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 8260: 0064a40c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 8261: 00ab2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 8262: 007f9d18 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 8262: 007f9d28 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 8263: 00adf82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 8264: 00adfdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 8265: 00ae05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 8266: 00462db4 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 8267: 00255db0 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 8268: 00adf1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 8269: 0031d544 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 8270: 00ae0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 8271: 00aae9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 8272: 002a148c 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 8273: 004b4b6c 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 8274: 0075a60c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 8274: 0075a61c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 8275: 00aaa178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 8276: 00adef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 8277: 00adfa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 8278: 00aaf444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 8279: 00ae03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 8280: 00adf3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 8281: 0048c20c 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 8282: 00ab3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ - 8283: 005a932c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 8283: 005a933c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 8284: 0023f158 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 8285: 00538060 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 8285: 00538070 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 8286: 00ab6b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 8287: 00aaef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 8288: 00aa9770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 8289: 00adf302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 8290: 00ae0d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 8291: 00ade604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 8292: 00ab2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 8293: 003bb870 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 8294: 00ab6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 8295: 0068a0cc 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 8296: 0061f614 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 8297: 007ea66c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 8298: 005a7f28 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 8299: 00717abc 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 8295: 0068a0dc 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 8296: 0061f624 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 8297: 007ea67c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 8298: 005a7f38 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 8299: 00717acc 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 8300: 00adf462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 8301: 002112f0 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 8302: 00ab3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 8303: 00591088 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 8303: 00591098 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 8304: 0043baf0 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 8305: 0057af74 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 8306: 005796fc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 8305: 0057af84 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 8306: 0057970c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 8307: 00477a60 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 8308: 00adfe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 8309: 00ab81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 8310: 009eb044 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 8311: 00aab3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ - 8312: 0054c908 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 8313: 005e51d8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 8314: 0057b060 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 8312: 0054c918 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 8313: 005e51e8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 8314: 0057b070 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 8315: 00ab73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 8316: 0043db48 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 8317: 002189c8 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 8318: 00775bd4 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 8319: 005eeef8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 8318: 00775be4 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 8319: 005eef08 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 8320: 00ae0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 8321: 00a12d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 8322: 0078c514 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 8322: 0078c524 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 8323: 00adf0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 8324: 00ae0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 8325: 006938f8 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 8326: 0070a29c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 8327: 005af3e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 8325: 00693908 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 8326: 0070a2ac 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 8327: 005af3f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 8328: 00ab9a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 8329: 00adee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 8330: 0078ca78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 8330: 0078ca88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 8331: 00ae06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 8332: 00aaf664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 8333: 007b46cc 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 8334: 0079cb48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 8333: 007b46dc 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 8334: 0079cb58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 8335: 00aacdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 8336: 00253a9c 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 8337: 00ade778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 8338: 00ade906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 8339: 00a129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 8340: 00adf792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ 8341: 00ae0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 8342: 009eb868 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 8343: 0043bcb4 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 8344: 00adecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 8345: 00ab5e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 8346: 00228c7c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 8347: 00ae000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 8348: 00adfd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 8349: 00555d80 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 8350: 007fa698 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 8349: 00555d90 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 8350: 007fa6a8 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 8351: 00ae005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 8352: 0056d480 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 8352: 0056d490 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 8353: 00aad858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 8354: 0079d914 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 8354: 0079d924 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 8355: 00ade7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 8356: 00adfe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 8357: 004ce77c 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 8358: 00648864 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 8358: 00648874 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 8359: 00ab5c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 8360: 0065ee40 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 8360: 0065ee50 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 8361: 00adfe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 8362: 0044169c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 8363: 00adfee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 8364: 00509c58 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 8364: 00509c68 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 8365: 00aa4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 8366: 00aab9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 8367: 0022cf94 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 8368: 009e7ff4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 8369: 003ff2a8 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 8370: 007762b4 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 8371: 0074f7ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 8370: 007762c4 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 8371: 0074f7bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 8372: 00aa7aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 8373: 00589b54 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 8373: 00589b64 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 8374: 00aa65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 8375: 00aac23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 8376: 00ab6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 8377: 0058b384 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 8378: 00520520 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 8377: 0058b394 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 8378: 00520530 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 8379: 00aa7804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 8380: 005af5d8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 8381: 0058b294 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 8380: 005af5e8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 8381: 0058b2a4 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 8382: 00adf07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 8383: 00ade6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 8384: 00adeee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 8385: 0046c4b8 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 8386: 0025bec4 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 8387: 00aabc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 8388: 00792df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 8389: 0076e478 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 8390: 007f9914 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 8391: 005795f8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 8392: 00612168 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 8388: 00792e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 8389: 0076e488 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 8390: 007f9924 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 8391: 00579608 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 8392: 00612178 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 8393: 00ab5ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 8394: 007ddd40 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 8394: 007ddd50 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 8395: 00ab2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 8396: 0079900c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 8397: 006fd968 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 8398: 007a3aac 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 8396: 0079901c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 8397: 006fd978 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 8398: 007a3abc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 8399: 00ab6e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 8400: 00ab9530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 8401: 004443b8 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 8402: 007eb238 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 8402: 007eb248 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 8403: 00adf05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 8404: 00adec3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 8405: 00788de4 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 8405: 00788df4 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 8406: 003bdb40 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 8407: 00ae0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 8408: 002229b0 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 8409: 0036c158 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 8410: 00701ce4 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 8411: 0076d318 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 8412: 007f1060 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 8410: 00701cf4 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 8411: 0076d328 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 8412: 007f1070 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 8413: 00adf3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 8414: 00ade84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 8415: 007bdeb4 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 8415: 007bdec4 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 8416: 00aa4498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 8417: 00ae03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 8418: 00441dc0 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 8419: 0064df48 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 8419: 0064df58 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 8420: 00adeb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 8421: 00ab2eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 8422: 00aaba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 8423: 00aa5f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 8424: 00adf260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 8425: 005c925c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 8425: 005c926c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 8426: 00adeb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 8427: 00adeb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 8428: 00ae037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 8429: 0022d35c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 8430: 00218ac8 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 8431: 00ade894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 8432: 00aabd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 8433: 009e5d68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 8434: 00aa9d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 8435: 00ae0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 8436: 00769188 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 8437: 0055d8c4 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 8438: 008f7b3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 8436: 00769198 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 8437: 0055d8d4 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 8438: 008f7b4c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 8439: 00aa7a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 8440: 0074eeb0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 8441: 005b3058 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 8440: 0074eec0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 8441: 005b3068 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 8442: 0048555c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 8443: 00adebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 8444: 00238c04 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 8445: 005c96b8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 8445: 005c96c8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 8446: 00adf308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 8447: 0035c97c 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 8448: 007f23b0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 8448: 007f23c0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 8449: 00aa58e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 8450: 00229b74 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ - 8451: 00758200 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 8452: 0074023c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 8451: 00758210 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 8452: 0074024c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 8453: 00adeb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 8454: 009389b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 8454: 009389c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 8455: 00adefe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 8456: 0031ed74 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 8457: 00ab35c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 8458: 00a16520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 8459: 00adecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 8460: 00ab2fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 8461: 00455d50 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 8462: 00adeef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 8463: 00ade690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 8464: 00524ae4 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 8465: 007f2f30 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 8466: 006fbed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 8464: 00524af4 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 8465: 007f2f40 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 8466: 006fbee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 8467: 00ae0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 8468: 00adfe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 8469: 00adef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 8470: 002326a0 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 8471: 004290cc 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 8472: 004d049c 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 8473: 00ae0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 8474: 0051aae0 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 8474: 0051aaf0 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 8475: 00ae0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 8476: 00aace98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 8477: 0079a94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 8478: 0078c908 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 8477: 0079a95c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 8478: 0078c918 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 8479: 0036b5d0 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 8480: 002a34d8 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 8481: 00230bc0 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 8482: 00604564 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 8482: 00604574 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 8483: 00429230 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 8484: 00adf338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 8485: 00ae04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 8486: 00231f3c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 8487: 0051a10c 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 8487: 0051a11c 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 8488: 00ab4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 8489: 00aa5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 8490: 00787408 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 8490: 00787418 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 8491: 00ab2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 8492: 005b3790 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ - 8493: 00791fec 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 8492: 005b37a0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 8493: 00791ffc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 8494: 00adf980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 8495: 007e3aa4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 8495: 007e3ab4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 8496: 00abaa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 8497: 00735024 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 8497: 00735034 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 8498: 00adf530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 8499: 00adf9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 8500: 0069ac0c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 8501: 00803c74 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 8502: 0079fa40 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 8500: 0069ac1c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 8501: 00803c84 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 8502: 0079fa50 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 8503: 0021d828 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 8504: 0026ef00 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 8505: 00adea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 8506: 00a9ed00 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 8507: 00ae009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 8508: 00577810 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 8508: 00577820 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 8509: 00ade499 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 8510: 00adf8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 8511: 00ab6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 8512: 00adebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 8513: 0054e0d0 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 8513: 0054e0e0 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 8514: 00adf6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 8515: 0051b268 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 8515: 0051b278 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 8516: 00adf5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 8517: 00adeaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 8518: 00ab1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 8519: 00adf8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 8520: 00564bc0 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 8520: 00564bd0 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 8521: 0027a224 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 8522: 00adf6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 8523: 005214b4 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 8524: 006f36ec 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 8523: 005214c4 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 8524: 006f36fc 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 8525: 004a5084 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 8526: 007ce9bc 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 8526: 007ce9cc 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 8527: 00236958 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 8528: 00ab993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 8529: 006804b4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 8529: 006804c4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 8530: 00ade47b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 8531: 00ab3400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 8532: 00aa8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 8533: 007e1d9c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 8533: 007e1dac 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 8534: 00adeca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 8535: 00997890 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 8536: 00adfde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 8537: 006be844 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 8538: 00521654 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 8539: 00781fec 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 8537: 006be854 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 8538: 00521664 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 8539: 00781ffc 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 8540: 00a1f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rem_d │ │ │ │ 8541: 00456878 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 8542: 00adef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 8543: 00a2008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dtos │ │ │ │ 8544: 003fc9a4 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 8545: 00ab3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 8546: 00769e64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 8547: 0060f5c4 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 8546: 00769e74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 8547: 0060f5d4 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 8548: 00356244 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 8549: 00aaf4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 8550: 0078f2b0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 8551: 0052154c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 8550: 0078f2c0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 8551: 0052155c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 8552: 00a1121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 8553: 004cd944 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 8554: 0022d70c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 8555: 00566bcc 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 8555: 00566bdc 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 8556: 00adf422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 8557: 00a1f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rem_s │ │ │ │ 8558: 00ab4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 8559: 00480974 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 8560: 00397634 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 8561: 00543984 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 8561: 00543994 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 8562: 0046819c 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 8563: 005b0474 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 8563: 005b0484 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 8564: 00ae034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 8565: 0064cc84 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 8565: 0064cc94 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 8566: 00ade986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 8567: 00adfc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 8568: 00ab28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 8569: 00adff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 8570: 007bde60 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 8570: 007bde70 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 8571: 00adf864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 8572: 00ade5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 8573: 00ade5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 8574: 007f9528 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 8574: 007f9538 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 8575: 001ecbcc 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 8576: 00543990 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 8576: 005439a0 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 8577: 00253ad4 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 8578: 0051d220 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 8579: 0079886c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 8578: 0051d230 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 8579: 0079887c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 8580: 00ade810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 8581: 00ab5cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 8582: 004d1dc8 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 8583: 00ab9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 8584: 00aa52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 8585: 00aafa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 8586: 00ae05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 8587: 004286e4 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 8588: 007c72b8 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 8589: 00645634 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 8588: 007c72c8 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 8589: 00645644 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 8590: 00aba6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 8591: 0020423c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 8592: 007b4618 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 8592: 007b4628 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 8593: 00aba190 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 8594: 00aaf684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 8595: 00ae0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 8596: 0034b8a4 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 8597: 007950ec 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 8597: 007950fc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 8598: 00203bc0 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 8599: 009ee6a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 8600: 00ab36f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 8601: 00ae0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 8602: 007c2058 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 8602: 007c2068 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 8603: 00233130 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 8604: 005b210c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 8604: 005b211c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 8605: 0034cac8 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 8606: 005c95e8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 8607: 007cb224 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 8608: 0070aecc 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 8606: 005c95f8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 8607: 007cb234 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 8608: 0070aedc 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 8609: 00ae0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 8610: 00644cb4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 8610: 00644cc4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 8611: 00420878 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 8612: 00acd870 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 8613: 00ab7060 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 8614: 007e06a8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 8614: 007e06b8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 8615: 00aae0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 8616: 00ae0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 8617: 00a9e670 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 8618: 00ae0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 8619: 00aad068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 8620: 00ab3460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 8621: 00365c58 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 8622: 0052cfac 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 8622: 0052cfbc 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 8623: 00a11198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 8624: 0070c764 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 8624: 0070c774 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 8625: 00449fa0 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 8626: 00aba994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 8627: 00427f94 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 8628: 00ade48a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 8629: 0060e2fc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 8630: 00717e88 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 8629: 0060e30c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 8630: 00717e98 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 8631: 00adf2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 8632: 00ae047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 8633: 00ae00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 8634: 005c5354 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 8635: 00619828 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 8634: 005c5364 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 8635: 00619838 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 8636: 00284d64 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 8637: 00adec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 8638: 007bb194 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 8639: 0079a9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 8638: 007bb1a4 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 8639: 0079a9b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 8640: 00ae0bd0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 8641: 009ea570 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 8642: 007d7864 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 8642: 007d7874 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 8643: 0020d4b0 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 8644: 00aa55bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 8645: 0078ecc4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 8645: 0078ecd4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 8646: 00a1100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 8647: 0079d0bc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 8647: 0079d0cc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 8648: 00ade4c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 8649: 0056d5d8 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 8650: 007d4110 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 8651: 005e7678 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 8649: 0056d5e8 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 8650: 007d4120 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 8651: 005e7688 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 8652: 00a10000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 8653: 00adeace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 8654: 00ab1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 8655: 00ae048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 8656: 0050b100 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 8657: 006ffe00 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 8656: 0050b110 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 8657: 006ffe10 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 8658: 00203674 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 8659: 007655ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 8659: 007655bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 8660: 00aa566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 8661: 00576d58 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 8662: 007df404 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 8661: 00576d68 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 8662: 007df414 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 8663: 0023f218 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 8664: 00ab06d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 8665: 0075c2d0 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 8665: 0075c2e0 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 8666: 00adf62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 8667: 00581c2c 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 8667: 00581c3c 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 8668: 00aaffd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 8669: 00ab4f80 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 8670: 00ae0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 8671: 00aa9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 8672: 0023da94 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 8673: 0035e99c 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 8674: 009eafdc 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 8675: 00582990 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 8675: 005829a0 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 8676: 00adef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 8677: 00adf006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ - 8678: 00558460 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 8679: 00784230 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 8678: 00558470 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 8679: 00784240 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 8680: 00354e3c 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 8681: 00adf702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 8682: 00652940 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 8683: 0079fc5c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 8682: 00652950 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 8683: 0079fc6c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 8684: 00aa696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 8685: 00ae051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 8686: 00ab0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 8687: 00734dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 8687: 00734dd8 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 8688: 00aa8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 8689: 005b50a8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 8690: 0070c118 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 8691: 00610258 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 8689: 005b50b8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 8690: 0070c128 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 8691: 00610268 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 8692: 00adff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 8693: 00701ba4 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 8693: 00701bb4 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 8694: 0045a170 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 8695: 00adf31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 8696: 00aad818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 8697: 007dafd0 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ - 8698: 0077c3c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 8697: 007dafe0 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 8698: 0077c3d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 8699: 00adfe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 8700: 00ab99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 8701: 00adfe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 8702: 003e48c8 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 8703: 006f5880 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 8704: 00566628 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 8703: 006f5890 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 8704: 00566638 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 8705: 00227a6c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 8706: 00adefb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 8707: 004df4d4 24 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ - 8708: 00753504 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 8708: 00753514 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 8709: 00ab4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 8710: 00ade4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 8711: 0036c670 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 8712: 006e0d5c 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 8712: 006e0d6c 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 8713: 0034a114 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 8714: 0076cb84 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 8714: 0076cb94 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 8715: 00a10f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 8716: 00adec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 8717: 00ade7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 8718: 00653618 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 8719: 007c4790 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 8718: 00653628 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 8719: 007c47a0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 8720: 00adf098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 8721: 00573f88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 8721: 00573f98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 8722: 0022b724 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 8723: 005b6f3c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 8724: 007bf920 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 8725: 00742ba8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 8723: 005b6f4c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 8724: 007bf930 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 8725: 00742bb8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 8726: 00adfaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 8727: 00653b20 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 8727: 00653b30 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 8728: 004d7428 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 8729: 0057b74c 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 8729: 0057b75c 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 8730: 00adfada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 8731: 0028bdcc 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 8732: 007b9e20 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 8732: 007b9e30 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 8733: 00ab8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 8734: 00adf014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 8735: 003cef5c 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 8736: 00adf7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 8737: 00ab16e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 8738: 00aabd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 8739: 00aaf1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 8740: 00adfca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 8741: 00a11114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 8742: 00aa9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 8743: 004a0a1c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 8744: 00239268 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 8745: 00732d48 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 8746: 00747720 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 8747: 005ef0a0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 8748: 007007a8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 8745: 00732d58 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 8746: 00747730 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 8747: 005ef0b0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 8748: 007007b8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 8749: 00ab0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 8750: 00561bc0 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 8750: 00561bd0 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 8751: 00aba6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 8752: 00749dc8 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 8752: 00749dd8 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 8753: 00aab76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 8754: 00ae0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 8755: 00623f2c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 8755: 00623f3c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 8756: 0031bdbc 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 8757: 00ae0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 8758: 0079e534 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 8758: 0079e544 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 8759: 00adf1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 8760: 0034bb48 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 8761: 00adf10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 8762: 00aa5e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 8763: 00ae0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 8764: 004aa0dc 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 8765: 006f26f4 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 8766: 00576970 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 8767: 0054cb98 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 8765: 006f2704 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 8766: 00576980 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 8767: 0054cba8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 8768: 00adf83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 8769: 00aab2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 8770: 00aa51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 8771: 00a118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 8772: 00ade998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 8773: 0043ba14 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 8774: 00aad1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 8775: 00aaeed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 8776: 00aa656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 8777: 0023a128 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 8778: 00749394 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 8778: 007493a4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 8779: 003b8284 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 8780: 00aabf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 8781: 00ade5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 8782: 00ab2ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 8783: 00ab13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 8784: 00ab4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 8785: 007a3684 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 8785: 007a3694 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 8786: 00ab0394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 8787: 00aa53c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 8788: 00ade324 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 8789: 00617c68 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 8789: 00617c78 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 8790: 00ab3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 8791: 00ab8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 8792: 00aaa878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 8793: 00aae098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 8794: 00a1a3bc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 8795: 00a1a3dc 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 8796: 00a1a44c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 8797: 00aded1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 8798: 004b3e18 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 8799: 0068bf2c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 8800: 006fc0f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 8801: 0073b310 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 8799: 0068bf3c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 8800: 006fc108 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 8801: 0073b320 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 8802: 00ae0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 8803: 0079e6d0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 8804: 0061a2e8 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 8803: 0079e6e0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 8804: 0061a2f8 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 8805: 00adea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 8806: 0045a398 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 8807: 00adf85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 8808: 0076e05c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 8808: 0076e06c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 8809: 00adecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 8810: 00adeab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 8811: 00adf658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 8812: 00aaacf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 8813: 007a9118 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 8814: 0075cb94 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 8813: 007a9128 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 8814: 0075cba4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 8815: 00adf67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 8816: 00ab7644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 8817: 001ea548 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 8818: 0072e69c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 8819: 00574c78 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 8820: 006a5900 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 8821: 005af53c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 8818: 0072e6ac 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 8819: 00574c88 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 8820: 006a5910 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 8821: 005af54c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 8822: 0023a244 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 8823: 003561e4 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 8824: 00adf716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 8825: 006462ac 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 8825: 006462bc 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 8826: 00236800 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 8827: 0027e050 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 8828: 00aa4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 8829: 00575bb8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 8829: 00575bc8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 8830: 00adfc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 8831: 00ade490 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 8832: 00238008 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 8833: 0064c44c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 8833: 0064c45c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 8834: 00adfa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 8835: 009ea378 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 8836: 00adf664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 8837: 00ade6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 8838: 00aadeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 8839: 0061f78c 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 8839: 0061f79c 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 8840: 00adf3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 8841: 00ade786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 8842: 00aaea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 8843: 00aa6294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 8844: 007bec3c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 8845: 006fede4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 8844: 007bec4c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 8845: 006fedf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 8846: 00aaa1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 8847: 00ab6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 8848: 007f4a58 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 8848: 007f4a68 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 8849: 00ab0524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 8850: 00542f70 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 8850: 00542f80 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 8851: 00ae029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 8852: 00adf130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 8853: 00abc184 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 8854: 00ade532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 8855: 00abc160 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 8856: 00a10f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 8857: 007828c0 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 8857: 007828d0 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 8858: 00adee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 8859: 005b72a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 8859: 005b72b8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 8860: 00ae06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 8861: 0079fdc4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 8861: 0079fdd4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 8862: 00ade8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 8863: 00aa4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 8864: 009ee808 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 8865: 00744d78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 8865: 00744d88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 8866: 004df760 28 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 8867: 00361fa4 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 8868: 00ab6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 8869: 004b4ea4 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 8870: 00adf2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 8871: 005c9b40 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 8871: 005c9b50 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 8872: 00adfe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 8873: 007ce93c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 8874: 005c8dc8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 8875: 00680498 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 8876: 005b1a30 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 8877: 007fef1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 8873: 007ce94c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 8874: 005c8dd8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 8875: 006804a8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 8876: 005b1a40 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 8877: 007fef2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 8878: 00307848 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 8879: 00575a14 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 8879: 00575a24 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 8880: 00adf55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 8881: 00719ab8 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 8881: 00719ac8 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 8882: 0024e104 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 8883: 007ad7b0 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 8883: 007ad7c0 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 8884: 00aa7914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 8885: 005926f0 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 8886: 005380c8 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 8885: 00592700 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 8886: 005380d8 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 8887: 00227e70 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 8888: 00adf896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 8889: 004df77c 20 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 8890: 007b4004 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 8891: 005a7b8c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 8890: 007b4014 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 8891: 005a7b9c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 8892: 00ae028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 8893: 00538130 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 8893: 00538140 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 8894: 00aba080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 8895: 007459c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 8896: 00955b44 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 8895: 007459d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 8896: 00955b54 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 8897: 00ab9eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 8898: 0060d2c0 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 8898: 0060d2d0 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 8899: 00ae024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 8900: 0060da2c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 8900: 0060da3c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 8901: 00ab7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 8902: 00adfd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 8903: 0051d36c 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 8903: 0051d37c 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 8904: 00adfd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 8905: 00ade4a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 8906: 00ade602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 8907: 00adf9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 8908: 006fbb38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 8908: 006fbb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 8909: 00ae0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 8910: 0022e06c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 8911: 00ab1778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 8912: 00742af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 8913: 0071ab20 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 8914: 00966e38 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 8912: 00742b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 8913: 0071ab30 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 8914: 00966e48 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 8915: 00ae0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 8916: 00aa64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 8917: 006fcefc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 8917: 006fcf0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 8918: 00ade6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 8919: 0078839c 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 8920: 005af8c4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 8919: 007883ac 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 8920: 005af8d4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 8921: 009d8418 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 8922: 005760ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 8922: 005760bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 8923: 00aadd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 8924: 00745ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 8924: 00745ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 8925: 002a1da4 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 8926: 0062ad6c 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 8927: 00519260 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 8928: 007c5b74 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 8926: 0062ad7c 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 8927: 00519270 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 8928: 007c5b84 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 8929: 00ab6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 8930: 00aad358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 8931: 005c9560 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 8931: 005c9570 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 8932: 00aaed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 8933: 00aaa458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 8934: 0077e494 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 8935: 00776068 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 8936: 0079a780 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 8937: 007c09d4 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 8934: 0077e4a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 8935: 00776078 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 8936: 0079a790 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 8937: 007c09e4 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 8938: 00ab1738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 8939: 00aaa0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 8940: 00731764 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 8941: 00748b88 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 8942: 00652c44 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 8940: 00731774 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 8941: 00748b98 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 8942: 00652c54 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 8943: 00adf17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 8944: 007ab6f4 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 8945: 007057e4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 8944: 007ab704 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 8945: 007057f4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 8946: 00ab0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 8947: 00a10430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 8948: 00aa66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 8949: 00ae0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 8950: 00ae064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 8951: 00aa4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 8952: 003b36f4 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 8953: 00aac30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 8954: 005b4f88 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 8954: 005b4f98 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 8955: 009ea2b0 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 8956: 00ab82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 8957: 00724f24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 8958: 0071b984 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 8957: 00724f34 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 8958: 0071b994 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 8959: 00ab509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 8960: 00adf684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 8961: 00ae077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 8962: 003ba348 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 8963: 00ae0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 8964: 00227bc0 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 8965: 00aadc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 8966: 00aa558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 8967: 007bc130 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 8968: 006db7a4 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 8967: 007bc140 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 8968: 006db7b4 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 8969: 00ade77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 8970: 00623b68 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 8970: 00623b78 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 8971: 00adf566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 8972: 007b61ec 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 8973: 005a8f6c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 8974: 009389b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 8972: 007b61fc 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 8973: 005a8f7c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 8974: 009389c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 8975: 00ab2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 8976: 00aace38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 8977: 0023a9d0 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 8978: 00ae0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 8979: 00707a88 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 8979: 00707a98 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 8980: 00ab3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 8981: 00524adc 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 8981: 00524aec 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 8982: 00353e1c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 8983: 00476e04 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 8984: 00aaad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 8985: 00ab4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 8986: 006489cc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 8986: 006489dc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 8987: 004277d0 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 8988: 00369094 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 8989: 0023d15c 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 8990: 00ab5f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 8991: 00ae0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 8992: 00adfdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 8993: 005e282c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 8993: 005e283c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 8994: 00adfd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 8995: 00749930 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 8995: 00749940 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 8996: 0036c91c 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 8997: 00aab5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 8998: 00792d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 8999: 005b6a64 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 9000: 0071c710 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 8998: 00792d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 8999: 005b6a74 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 9000: 0071c720 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 9001: 00aad5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 9002: 00ae008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 9003: 00576528 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 9004: 00656bd4 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 9005: 005bd890 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 9003: 00576538 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 9004: 00656be4 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 9005: 005bd8a0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 9006: 00352690 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 9007: 0057071c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 9007: 0057072c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 9008: 00adec38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 9009: 00227ee8 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 9010: 00515824 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 9011: 007b71cc 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 9012: 006a3f4c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 9010: 00515834 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 9011: 007b71dc 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 9012: 006a3f5c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 9013: 00aa9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 9014: 006fde14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 9014: 006fde24 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 9015: 00215bec 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 9016: 009ea624 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 9017: 00ade922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 9018: 00219704 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 9019: 00ab6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 9020: 004d9a8c 268 FUNC GLOBAL DEFAULT 12 cpu_openrisc_clock_init │ │ │ │ 9021: 00ae001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 9022: 007014cc 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 9022: 007014dc 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 9023: 00adf550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 9024: 0062a9c0 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 9024: 0062a9d0 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 9025: 00adff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 9026: 00adfcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 9027: 007435a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 9028: 006f823c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 9027: 007435b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 9028: 006f824c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 9029: 00ade848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 9030: 00adf514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 9031: 00adf1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 9032: 00ab0414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 9033: 00adead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 9034: 00ae018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 9035: 00aaf5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 9036: 00aabedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 9037: 0079c140 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 9038: 0064d048 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 9037: 0079c150 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 9038: 0064d058 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 9039: 00311cf8 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 9040: 00ab5720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 9041: 00adf6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 9042: 00aa4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 9043: 005b3b30 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 9044: 00576b88 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 9045: 0061323c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 9043: 005b3b40 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 9044: 00576b98 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 9045: 0061324c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 9046: 00adf03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 9047: 007db2b0 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 9047: 007db2c0 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 9048: 00ade494 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 9049: 0023fa14 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 9050: 00adebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 9051: 0076d1d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 9051: 0076d1e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 9052: 00aa94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 9053: 00ae0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 9054: 00ade468 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 9055: 00adefba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 9056: 00571670 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 9056: 00571680 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 9057: 00aaeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 9058: 00735754 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 9058: 00735764 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 9059: 009eb1d4 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 9060: 005545e8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 9060: 005545f8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 9061: 00adf4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 9062: 006958b4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 9062: 006958c4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 9063: 00adf5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 9064: 00ab4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 9065: 00adfae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 9066: 009eb280 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 9067: 007a5c24 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 9067: 007a5c34 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 9068: 00ae048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 9069: 0028c674 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 9070: 00aa7784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 9071: 00aaf074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 9072: 0070c824 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 9073: 00733a6c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 9072: 0070c834 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 9073: 00733a7c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 9074: 00ab04c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 9075: 00aded3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 9076: 00aa4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 9077: 00adfb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 9078: 00adfe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 9079: 00aaeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 9080: 00adfbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 9081: 00ab9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 9082: 006f8dd8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 9082: 006f8de8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 9083: 00423550 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 9084: 002267d8 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 9085: 00ae01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 9086: 004a4cd0 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 9087: 00574454 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 9087: 00574464 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 9088: 00ab87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 9089: 0064cebc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 9089: 0064cecc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 9090: 00ab34c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 9091: 00aacc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 9092: 00adedde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 9093: 00555a74 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 9093: 00555a84 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 9094: 004916e0 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 9095: 00ab0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 9096: 00adf830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 9097: 00227ce0 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 9098: 00aa563c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 9099: 006fa094 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 9100: 00711518 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ - 9101: 007b8108 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 9102: 006ff128 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 9099: 006fa0a4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 9100: 00711528 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 9101: 007b8118 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 9102: 006ff138 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 9103: 0026e23c 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 9104: 007c4de8 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 9105: 005a905c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 9104: 007c4df8 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 9105: 005a906c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 9106: 00aadd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 9107: 0047eb1c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 9108: 005a941c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 9108: 005a942c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 9109: 00ade5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 9110: 00790f50 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 9110: 00790f60 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 9111: 00aa9ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 9112: 005cba38 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 9112: 005cba48 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 9113: 002405c0 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 9114: 00adfeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 9115: 0079a4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 9115: 0079a4b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 9116: 0043b9f0 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 9117: 00730ed8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 9117: 00730ee8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 9118: 0048e714 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 9119: 006460c4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 9119: 006460d4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 9120: 009eb0cc 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 9121: 00ab9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 9122: 00adffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 9123: 00ae099c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 9124: 00ab34f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 9125: 002931c4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 9126: 00aaf8c0 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 9127: 00adf350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 9128: 00ae0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 9129: 00457314 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 9130: 00aa5e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 9131: 004b2318 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 9132: 005a8a5c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 9132: 005a8a6c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 9133: 0023d408 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 9134: 004a3fb4 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 9135: 00adeb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 9136: 0043ddf0 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 9137: 00ade95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 9138: 007852d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 9139: 00645bf8 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 9138: 007852e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 9139: 00645c08 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 9140: 00aa66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 9141: 00ab4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 9142: 00956034 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 9142: 00956044 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 9143: 00aab48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 9144: 00ab3030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 9145: 0021d38c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 9146: 00ae09f0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 9147: 007b61fc 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 9147: 007b620c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 9148: 00ae016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 9149: 00715840 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 9149: 00715850 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 9150: 00215db4 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 9151: 00ab4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 9152: 00adede4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 9153: 00aa9dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 9154: 00aa6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 9155: 00ab7434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 9156: 007aa3a0 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 9157: 0075b774 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 9158: 006e1bdc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 9159: 005e2bc0 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 9156: 007aa3b0 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 9157: 0075b784 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 9158: 006e1bec 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 9159: 005e2bd0 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 9160: 004becd4 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 9161: 00ade98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 9162: 00acdaa0 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 9163: 004368b4 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 9164: 00ade7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 9165: 00aab84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 9166: 007129a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 9166: 007129b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 9167: 00ab2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 9168: 00aaf514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 9169: 00428404 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 9170: 0069d838 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 9170: 0069d848 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 9171: 004ce9cc 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 9172: 002da738 4 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 9173: 00a19b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 9174: 007e6664 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 9174: 007e6674 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 9175: 00ab23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 9176: 00adee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 9177: 00ade878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 9178: 0071bb88 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 9178: 0071bb98 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 9179: 00ab9d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 9180: 00ade728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 9181: 0022a138 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 9182: 00ab5da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 9183: 006f68c4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 9183: 006f68d4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 9184: 00ade674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 9185: 009eb90c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 9186: 00773f38 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 9186: 00773f48 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 9187: 00ade70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 9188: 004cd01c 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 9189: 00ade75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 9190: 00ab3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9191: 009e8000 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 9192: 00aded58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 9193: 00adfe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 9194: 002287dc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 9195: 0022ac50 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 9196: 00ab5a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 9197: 00492838 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 9198: 006ecfec 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 9199: 00735cbc 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 9198: 006ecffc 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 9199: 00735ccc 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 9200: 00ae066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 9201: 003fbf98 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 9202: 0076b458 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 9202: 0076b468 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 9203: 00a1d970 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 9204: 00aaf9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 9205: 00462ed4 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 9206: 00227db4 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 9207: 00ab6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 9208: 0052ccac 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 9208: 0052ccbc 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 9209: 00adeb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 9210: 0075bf6c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 9210: 0075bf7c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 9211: 002983d8 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 9212: 005864b0 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 9213: 007a1ed0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 9212: 005864c0 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 9213: 007a1ee0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 9214: 00adf968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 9215: 00a128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 9216: 00ab3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 9217: 00aa4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 9218: 007082c8 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 9218: 007082d8 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 9219: 00aaf694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 9220: 00aa4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 9221: 00ae04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 9222: 006d6830 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 9223: 007c15a0 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 9222: 006d6840 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 9223: 007c15b0 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 9224: 002301f8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 9225: 0072aa3c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 9226: 0074b274 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 9227: 0076ad78 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 9228: 0062ac80 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 9225: 0072aa4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 9226: 0074b284 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 9227: 0076ad88 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 9228: 0062ac90 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 9229: 00aa6120 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 9230: 00429730 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 9231: 00a1208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 9232: 0046e9c4 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 9233: 00aa6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 9234: 00adf8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 9235: 00ab5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 9236: 00ae038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 9237: 00aac3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 9238: 0066b608 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 9238: 0066b618 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 9239: 00aa7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 9240: 002de900 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 9241: 00aa687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 9242: 0047de64 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 9243: 00ae03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 9244: 0077f908 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 9244: 0077f918 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 9245: 00adfb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 9246: 006e2494 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 9247: 0058cd28 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 9248: 0060ae1c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 9246: 006e24a4 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 9247: 0058cd38 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 9248: 0060ae2c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 9249: 00ab1988 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 9250: 00ae019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 9251: 0044163c 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 9252: 00966e4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 9253: 00579bf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 9252: 00966e5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 9253: 00579c08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 9254: 00ab0f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 9255: 00ab4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 9256: 00aaa5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 9257: 0029fb64 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 9258: 004d011c 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 9259: 0076ee44 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 9260: 0079cd58 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 9259: 0076ee54 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 9260: 0079cd68 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 9261: 00241274 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 9262: 0073580c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 9263: 006fed2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 9264: 0061bc10 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 9262: 0073581c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 9263: 006fed3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 9264: 0061bc20 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 9265: 00aba130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 9266: 0034ea4c 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 9267: 007e36dc 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 9267: 007e36ec 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 9268: 00adfb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 9269: 00700640 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 9269: 00700650 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 9270: 009e8904 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 9271: 00aa4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 9272: 007b4efc 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 9272: 007b4f0c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 9273: 00ab6a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 9274: 007ba4dc 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 9274: 007ba4ec 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 9275: 00ab2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 9276: 00ab0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 9277: 00adfb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 9278: 00719454 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 9278: 00719464 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 9279: 00ab0264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 9280: 00adfbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 9281: 00aa3fe8 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 9282: 00aad968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 9283: 005c93b4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 9284: 0051a454 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 9283: 005c93c4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 9284: 0051a464 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 9285: 004b53d8 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 9286: 005432c4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 9287: 0061ad2c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 9288: 00593ab8 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 9286: 005432d4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 9287: 0061ad3c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 9288: 00593ac8 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 9289: 00adf0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 9290: 00448644 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 9291: 00732048 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 9292: 006fc7cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 9291: 00732058 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 9292: 006fc7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 9293: 00aad728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 9294: 005c9374 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 9295: 007a31d0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 9294: 005c9384 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 9295: 007a31e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 9296: 00aabacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 9297: 006d63e8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 9297: 006d63f8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 9298: 004a820c 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 9299: 00adf740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 9300: 00480ab8 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 9301: 00ab8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 9302: 006f28d0 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 9302: 006f28e0 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 9303: 00417808 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 9304: 00adff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 9305: 00ab6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 9306: 00ade884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 9307: 0026e3dc 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 9308: 007fb0c0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 9308: 007fb0d0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 9309: 003f73d8 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 9310: 007c0958 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 9311: 0051ca64 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 9310: 007c0968 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 9311: 0051ca74 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 9312: 00234338 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 9313: 00ade4b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 9314: 007172e4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 9314: 007172f4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 9315: 002eb728 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 9316: 005a9b10 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 9316: 005a9b20 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 9317: 00ab4840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 9318: 009e9ed8 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 9319: 0052cb60 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 9320: 0079f748 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 9319: 0052cb70 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 9320: 0079f758 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 9321: 00a9e8d8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 9322: 0051def4 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 9322: 0051df04 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 9323: 00adefaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 9324: 0057af34 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 9324: 0057af44 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 9325: 00ae05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 9326: 00738350 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 9326: 00738360 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 9327: 00aaf8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 9328: 0063d608 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 9328: 0063d618 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 9329: 00adf33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 9330: 00aafa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 9331: 007463d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 9331: 007463e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 9332: 00ae0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 9333: 00760c50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 9334: 0058d324 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 9333: 00760c60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 9334: 0058d334 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 9335: 00ae0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 9336: 0054224c 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 9336: 0054225c 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 9337: 00aab4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 9338: 00ae01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 9339: 0031c264 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 9340: 00a10bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 9341: 002215a0 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 9342: 004172ec 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 9343: 00aade98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 9344: 00ade7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 9345: 0065ac00 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 9346: 0051b1bc 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 9347: 007bf4a0 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 9345: 0065ac10 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 9346: 0051b1cc 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 9347: 007bf4b0 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 9348: 0029ba0c 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 9349: 00ade902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 9350: 0045a578 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 9351: 00ab6a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 9352: 00ae03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 9353: 00ab7894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 9354: 00aac3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 9355: 007cd85c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 9355: 007cd86c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 9356: 00ab7a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 9357: 00747e14 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 9357: 00747e24 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 9358: 00adf184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 9359: 00aa7080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 9360: 0060ea30 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 9361: 007c4650 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 9362: 00564d00 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 9360: 0060ea40 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 9361: 007c4660 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 9362: 00564d10 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 9363: 00aa43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 9364: 0048b524 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 9365: 005eb0c0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 9365: 005eb0d0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 9366: 00312008 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 9367: 00ade732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 9368: 00adeb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 9369: 00ab5a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 9370: 0051c100 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 9370: 0051c110 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 9371: 002a79d4 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 9372: 0034e7c8 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 9373: 00adf772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 9374: 005ea078 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 9374: 005ea088 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 9375: 00aa95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 9376: 007b64d8 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 9377: 0073132c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 9378: 005798ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 9379: 007fefd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 9376: 007b64e8 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 9377: 0073133c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 9378: 005798fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 9379: 007fefe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 9380: 00adf34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 9381: 00480878 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 9382: 0052cb80 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 9382: 0052cb90 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 9383: 00ab9a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 9384: 00adf2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 9385: 00480a4c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 9386: 00ab3570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 9387: 00adf490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 9388: 00adfb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 9389: 00ade4b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 9390: 00428928 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 9391: 00789234 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 9391: 00789244 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 9392: 0029a1fc 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 9393: 00721544 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 9394: 005780d0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ - 9395: 005221e8 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 9393: 00721554 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 9394: 005780e0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 9395: 005221f8 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 9396: 0037bb6c 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 9397: 00adf5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 9398: 00aa4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 9399: 0043ae8c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 9400: 00adf520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 9401: 0051aba8 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 9401: 0051abb8 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 9402: 00ab5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 9403: 00ab4448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 9404: 0027b374 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 9405: 005eed68 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 9406: 0079f888 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 9405: 005eed78 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 9406: 0079f898 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 9407: 00aae278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 9408: 00574d78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 9408: 00574d88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 9409: 00adfbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 9410: 00ab5910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 9411: 00adfe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 9412: 00ade7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 9413: 007fccd0 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 9413: 007fcce0 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 9414: 00ade788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 9415: 0072531c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 9415: 0072532c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 9416: 00ae04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 9417: 00ab6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 9418: 007dc1b4 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 9418: 007dc1c4 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 9419: 0027bf88 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 9420: 007dbf28 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 9421: 007010f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 9422: 00746714 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 9420: 007dbf38 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 9421: 00701100 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 9422: 00746724 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 9423: 00a10b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 9424: 00aa55ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 9425: 002986e8 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 9426: 00adf3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 9427: 00adef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 9428: 00ade9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 9429: 005b21d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 9430: 0071bcbc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 9429: 005b21e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 9430: 0071bccc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 9431: 00ae006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 9432: 00ab3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 9433: 00ab17d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 9434: 00966e10 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 9435: 007e0eb0 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 9434: 00966e20 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 9435: 007e0ec0 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 9436: 00ade5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 9437: 00ab3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 9438: 0024c378 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 9439: 00adef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ - 9440: 00617f40 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 9440: 00617f50 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 9441: 00ab62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 9442: 00aa44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 9443: 00749454 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 9443: 00749464 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 9444: 00303068 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 9445: 00aab8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 9446: 007394a8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 9447: 00542b24 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 9446: 007394b8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 9447: 00542b34 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 9448: 00ae005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 9449: 007df90c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 9449: 007df91c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 9450: 00adf8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 9451: 007740f8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 9451: 00774108 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 9452: 00adf78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 9453: 005eab80 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 9453: 005eab90 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 9454: 00adeaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 9455: 005e184c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 9456: 00791bc4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 9455: 005e185c 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 9456: 00791bd4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 9457: 00adefa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 9458: 0034c010 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 9459: 00aaab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 9460: 009e80b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 9461: 00543974 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 9461: 00543984 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 9462: 00adfe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 9463: 009e5cf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 9464: 003548d0 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 9465: 00ab72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 9466: 0079e81c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 9466: 0079e82c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 9467: 00adee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 9468: 005d9d88 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 9468: 005d9d98 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 9469: 00adff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 9470: 00aae418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 9471: 00aaf5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 9472: 00ab9b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 9473: 0061eff0 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 9473: 0061f000 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 9474: 001ebd38 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 9475: 00734b88 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 9475: 00734b98 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 9476: 00ade3cc 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 9477: 00aacaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 9478: 0071b14c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 9478: 0071b15c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 9479: 00456a60 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 9480: 00ab4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ - 9481: 007881bc 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 9482: 006f543c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 9483: 00803ab8 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 9481: 007881cc 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 9482: 006f544c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 9483: 00803ac8 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 9484: 00aa51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 9485: 0043b940 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 9486: 00738e08 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 9486: 00738e18 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 9487: 00ade458 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 9488: 007eee40 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 9488: 007eee50 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 9489: 00adec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 9490: 00ade748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 9491: 002a95b0 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 9492: 00a1fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_un_d │ │ │ │ - 9493: 00647d68 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 9493: 00647d78 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 9494: 003a7628 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 9495: 00ab6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 9496: 004d5a38 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 9497: 00adf2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 9498: 00ae0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 9499: 00aa6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 9500: 0075a96c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 9500: 0075a97c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 9501: 00ab0214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 9502: 00aab85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 9503: 00adee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 9504: 00adee2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 9505: 007ed8e4 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 9505: 007ed8f4 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 9506: 0049589c 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 9507: 0027caa0 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 9508: 004b39a0 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 9509: 00ab4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 9510: 00347010 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 9511: 00adfac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 9512: 0099488c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 9513: 00aad8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 9514: 00a1fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_un_s │ │ │ │ 9515: 00a9e638 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 9516: 00aab96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 9517: 00781e6c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 9517: 00781e7c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 9518: 00240f2c 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 9519: 005941b0 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 9520: 005e5a54 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 9521: 0058df28 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 9519: 005941c0 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 9520: 005e5a64 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 9521: 0058df38 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 9522: 00aa8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 9523: 0079f4e4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 9523: 0079f4f4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 9524: 004b0048 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 9525: 0071ac64 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 9525: 0071ac74 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 9526: 0026f648 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 9527: 00ab4a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 9528: 00adf3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 9529: 00adf82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 9530: 00ab8a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 9531: 0069d900 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 9532: 0051afe0 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 9531: 0069d910 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 9532: 0051aff0 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 9533: 00aba350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 9534: 005afef8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 9535: 00619938 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 9534: 005aff08 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 9535: 00619948 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 9536: 00445d14 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 9537: 0064649c 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 9538: 0057b088 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 9537: 006464ac 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 9538: 0057b098 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 9539: 00ab5aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 9540: 001ea5fc 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 9541: 007cae2c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 9542: 007e51dc 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 9541: 007cae3c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 9542: 007e51ec 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 9543: 00a10ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 9544: 00aadb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 9545: 00ae0d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 9546: 00ade994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 9547: 00ab2f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ - 9548: 005939ec 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 9548: 005939fc 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 9549: 002ebd08 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 9550: 005229e8 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 9550: 005229f8 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 9551: 00aa85a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 9552: 00688b04 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 9552: 00688b14 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 9553: 00aaa038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 9554: 00ae0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 9555: 00adf0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 9556: 00ab3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 9557: 00604ebc 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 9558: 005b276c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 9557: 00604ecc 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 9558: 005b277c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 9559: 00ade746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 9560: 006f7860 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 9560: 006f7870 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 9561: 00ab0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 9562: 0029b7b8 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 9563: 00ab3070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 9564: 00585ba8 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 9564: 00585bb8 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 9565: 00adeb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 9566: 006ef4ac 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 9567: 005bdcb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 9566: 006ef4bc 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 9567: 005bdcc0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 9568: 00aae5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 9569: 00ae01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 9570: 00adf5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 9571: 0043f5d4 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 9572: 009d80f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 9573: 00aa8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 9574: 00a1fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_cyov │ │ │ │ 9575: 00ade4c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 9576: 005b74c8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 9576: 005b74d8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 9577: 00adf3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 9578: 00ade4b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 9579: 00adff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 9580: 00adf746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 9581: 00223a68 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 9582: 00a12f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 9583: 009e5ca0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 9584: 00aded2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 9585: 006996f0 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 9585: 00699700 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 9586: 00abb1d4 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 9587: 009e5c78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 9588: 00ae04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 9589: 00ab0094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 9590: 00aab29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 9591: 006575a8 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 9591: 006575b8 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 9592: 00adf2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 9593: 00ab66c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 9594: 0034cdfc 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 9595: 00ab1798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 9596: 0079aeb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 9596: 0079aec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 9597: 00aa5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 9598: 00ade5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 9599: 00ae0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 9600: 00699ea0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 9600: 00699eb0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 9601: 00aa5ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 9602: 0044fd44 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 9603: 00ae0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 9604: 00493508 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 9605: 00503480 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 9605: 00503490 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 9606: 004cb288 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 9607: 00adf7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 9608: 00ae056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 9609: 00adf41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 9610: 00ab2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 9611: 0073b868 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 9612: 007170a4 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 9611: 0073b878 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 9612: 007170b4 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 9613: 00ae054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 9614: 006fcfb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 9614: 006fcfc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 9615: 00adfe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 9616: 00aac3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 9617: 00270d10 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 9618: 007b40dc 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 9618: 007b40ec 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 9619: 00aba370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 9620: 00aae448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 9621: 00ade4c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 9622: 00746d40 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 9622: 00746d50 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 9623: 00adfcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 9624: 00ab63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 9625: 004158a4 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 9626: 00adef28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 9627: 00ab2ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 9628: 00772308 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 9629: 0070a9b8 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 9628: 00772318 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 9629: 0070a9c8 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 9630: 00256114 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 9631: 00aa59c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 9632: 0034d07c 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 9633: 007a1820 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 9633: 007a1830 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 9634: 0023e220 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 9635: 00311cf4 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 9636: 006295ec 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 9636: 006295fc 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 9637: 00aa7140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 9638: 00adfa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 9639: 00aa5af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 9640: 00aae1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 9641: 00ab5710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 9642: 00adf606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 9643: 00aa65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 9644: 00adf440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 9645: 00adf866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 9646: 00ab4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 9647: 00597084 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 9647: 00597094 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 9648: 004b1fd0 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 9649: 005b4308 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 9649: 005b4318 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 9650: 00adf6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 9651: 0058a9a4 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 9651: 0058a9b4 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 9652: 00adfdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 9653: 002ed9c4 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 9654: 0062b9a8 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 9655: 005756d0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 9654: 0062b9b8 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 9655: 005756e0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 9656: 00aaae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 9657: 0057872c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 9658: 007fa2b4 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 9657: 0057873c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 9658: 007fa2c4 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 9659: 00aa45c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 9660: 00aaf7b8 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 9661: 004b2234 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 9662: 0072d728 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 9663: 006fe3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 9662: 0072d738 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 9663: 006fe3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 9664: 00ae0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 9665: 00748cec 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 9665: 00748cfc 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 9666: 00adf86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 9667: 0077db08 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 9667: 0077db18 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 9668: 004cf838 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 9669: 003bb4b0 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 9670: 00ab3410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 9671: 0079e0d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 9671: 0079e0e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 9672: 00adf28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 9673: 00ab0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 9674: 00449e80 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 9675: 00ae059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 9676: 0072a2d8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 9676: 0072a2e8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 9677: 00ade928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 9678: 00ae03da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 9679: 009ea6c0 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 9680: 00ae0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 9681: 00aadda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 9682: 00a1fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ueq_d │ │ │ │ - 9683: 007be4f0 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 9683: 007be500 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 9684: 00228070 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 9685: 00aa70f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 9686: 00780c0c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 9686: 00780c1c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 9687: 001ea650 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 9688: 007e9d84 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 9688: 007e9d94 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 9689: 00ade58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 9690: 00aded36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 9691: 00aae608 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 9692: 00aa4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 9693: 00645e38 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 9694: 007b7204 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 9693: 00645e48 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 9694: 007b7214 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 9695: 00ae073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 9696: 00734f48 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 9696: 00734f58 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 9697: 00aae518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 9698: 00737b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 9698: 00737b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 9699: 002393c8 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 9700: 007802d4 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 9700: 007802e4 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 9701: 00aacfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 9702: 00adf2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 9703: 00adfa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 9704: 005895b4 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 9704: 005895c4 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 9705: 00a1fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ueq_s │ │ │ │ - 9706: 0063c30c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 9706: 0063c31c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 9707: 0034c644 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 9708: 00aac0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 9709: 00ab60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 9710: 00ab3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 9711: 00994aec 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 9712: 00aabe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 9713: 00aadc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 9714: 00ae0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 9715: 00aa9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 9716: 00a9e6e8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 9717: 0078ca1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 9717: 0078ca2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 9718: 00aaeeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 9719: 00ab3650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 9720: 004d09a0 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 9721: 004872d4 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 9722: 00adf820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 9723: 006ef410 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 9723: 006ef420 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 9724: 0036376c 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 9725: 00ade832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 9726: 00aaa738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 9727: 00ae007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 9728: 00aa8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 9729: 007113e4 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 9729: 007113f4 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 9730: 00aaa698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 9731: 0027b960 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 9732: 00aadcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 9733: 00ade4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 9734: 00481654 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 9735: 00229e74 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 9736: 00ab9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 9737: 009eac98 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 9738: 005621f8 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 9738: 00562208 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 9739: 00ae0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 9740: 0045bfec 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 9741: 00221b88 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 9742: 004cd5fc 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 9743: 007f139c 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 9743: 007f13ac 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 9744: 00adfd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 9745: 00aa69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 9746: 007b5fb0 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 9747: 00550748 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 9746: 007b5fc0 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 9747: 00550758 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 9748: 00429570 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 9749: 00adedc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 9750: 00adfbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 9751: 00adfb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 9752: 0027db9c 8 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 9753: 0023563c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 9754: 006540f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 9754: 00654100 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 9755: 00ab90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 9756: 00adeeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 9757: 004b23ac 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 9758: 00737ed0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 9758: 00737ee0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 9759: 00ade474 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 9760: 00aa6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 9761: 007c4f34 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 9761: 007c4f44 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 9762: 00ade7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 9763: 00707620 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 9763: 00707630 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 9764: 00ae053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9765: 0041e88c 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 9766: 00228118 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 9767: 00ae0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 9768: 00ab4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 9769: 00aa8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 9770: 007e3900 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 9770: 007e3910 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 9771: 0045f65c 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 9772: 00575348 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 9773: 0054e8b0 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 9772: 00575358 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 9773: 0054e8c0 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 9774: 00adf738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 9775: 004815a0 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 9776: 002da5ac 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 9777: 00582144 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 9777: 00582154 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 9778: 003bd904 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 9779: 00600f94 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 9779: 00600fa4 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 9780: 00aa8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 9781: 00adf5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 9782: 00aaa548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 9783: 00ab7734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 9784: 009e9fd4 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 9785: 00ab8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 9786: 003b8b40 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 9787: 005efa70 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 9787: 005efa80 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 9788: 00ade646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 9789: 007048cc 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 9789: 007048dc 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 9790: 00aa8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 9791: 00aaeef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 9792: 0058234c 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 9792: 0058235c 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 9793: 00adea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 9794: 00ab5b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 9795: 0057837c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 9795: 0057838c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 9796: 00ade5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 9797: 00693138 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 9798: 007f573c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 9797: 00693148 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 9798: 007f574c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 9799: 00ae06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 9800: 00712860 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 9800: 00712870 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 9801: 00aa4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 9802: 002a30b4 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 9803: 0027afdc 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ - 9804: 00656778 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 9804: 00656788 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 9805: 00adeb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 9806: 005eb1b0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 9806: 005eb1c0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 9807: 00ade7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 9808: 00ae0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9809: 00ab0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 9810: 00aadaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 9811: 00ab0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 9812: 00561b20 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 9812: 00561b30 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 9813: 00adeb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 9814: 00ae03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 9815: 00aabcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 9816: 0048ec0c 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 9817: 00565edc 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 9817: 00565eec 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 9818: 00a10008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 9819: 00565f58 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 9819: 00565f68 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 9820: 00ade4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 9821: 0029bc90 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 9822: 00455e68 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 9823: 00adedd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 9824: 0031ed38 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 9825: 0073e1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 9826: 007478d0 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 9825: 0073e1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 9826: 007478e0 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 9827: 00adfd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 9828: 00477564 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 9829: 00adebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 9830: 00aa8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 9831: 007185c8 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 9831: 007185d8 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 9832: 00aad058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 9833: 00adf1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 9834: 00266040 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 9835: 00ade9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 9836: 006f7ccc 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 9837: 009542b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 9836: 006f7cdc 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 9837: 009542c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 9838: 00adfedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 9839: 00ae07c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 9840: 005e16e0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 9841: 005531a8 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 9842: 0062bf40 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 9840: 005e16f0 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 9841: 005531b8 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 9842: 0062bf50 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 9843: 00ade920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 9844: 006921e0 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 9844: 006921f0 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 9845: 00aa7250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 9846: 00756e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 9846: 00756e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 9847: 00adfdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 9848: 00627264 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 9848: 00627274 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 9849: 00adf286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 9850: 006fe150 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 9851: 0073d4f8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 9850: 006fe160 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 9851: 0073d508 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 9852: 00226b98 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 9853: 007e54a0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 9854: 0077ed9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 9853: 007e54b0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 9854: 0077edac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 9855: 00480b48 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 9856: 00703c18 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 9856: 00703c28 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 9857: 00220254 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 9858: 002de97c 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 9859: 00953150 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 9860: 0058c0dc 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 9859: 00953160 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 9860: 0058c0ec 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 9861: 00aa6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 9862: 00493e70 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 9863: 00ab1628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 9864: 005d9d68 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 9865: 0076d76c 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 9864: 005d9d78 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 9865: 0076d77c 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 9866: 00ab9b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 9867: 00ade46c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 9868: 006fe1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 9869: 00742f14 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 9868: 006fe1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 9869: 00742f24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 9870: 00aaab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 9871: 00ab9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 9872: 0061ab38 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 9872: 0061ab48 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 9873: 00aba490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 9874: 00ade491 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 9875: 004a4f74 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 9876: 0047d3e8 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 9877: 006f7b90 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 9878: 007d1790 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 9879: 00708c54 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 9877: 006f7ba0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 9878: 007d17a0 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 9879: 00708c64 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 9880: 00ab2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 9881: 00aad4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 9882: 00ab8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 9883: 0029bd68 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 9884: 00adf8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 9885: 00aaf850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 9886: 007f095c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 9886: 007f096c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 9887: 009ee718 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 9888: 0025bb04 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 9889: 002634e0 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 9890: 00adec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 9891: 00624e50 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 9892: 007d0014 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 9891: 00624e60 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 9892: 007d0024 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 9893: 00adf86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 9894: 0022f9d0 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 9895: 00742d28 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 9895: 00742d38 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 9896: 00ab9500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 9897: 00aa8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 9898: 004689f4 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 9899: 00adfbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 9900: 007e0ec4 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 9900: 007e0ed4 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 9901: 00ab2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 9902: 007c729c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 9903: 00572370 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 9902: 007c72ac 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 9903: 00572380 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 9904: 004ab028 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 9905: 00a16de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 9906: 00adfdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 9907: 00ab7524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 9908: 00572de4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 9909: 0054b508 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 9908: 00572df4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 9909: 0054b518 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 9910: 002281c4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 9911: 00aa5d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 9912: 00adefc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 9913: 00ab64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 9914: 00ade497 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 9915: 00ae033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 9916: 00216dbc 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 9917: 00aa8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 9918: 00ae0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 9919: 00adf1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 9920: 00adf522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 9921: 0076abac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 9922: 00619ea0 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 9923: 0072d054 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 9921: 0076abbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 9922: 00619eb0 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 9923: 0072d064 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 9924: 00ae053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9925: 009ea938 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 9926: 007b6018 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 9927: 00653f6c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 9926: 007b6028 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 9927: 00653f7c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 9928: 003f9d44 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 9929: 00adeaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 9930: 00acdd19 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 9931: 00a1730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 9932: 00220a98 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 9933: 00ae09ac 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ - 9934: 0068d840 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 9934: 0068d850 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 9935: 0031bce4 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 9936: 003fa75c 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 9937: 005714c0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 9938: 0079e160 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 9939: 0054bfa0 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 9940: 0062be88 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 9937: 005714d0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 9938: 0079e170 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 9939: 0054bfb0 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 9940: 0062be98 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 9941: 00ade914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 9942: 00aa9ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 9943: 00aad0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 9944: 00adfe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 9945: 00589a08 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 9946: 0052175c 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 9947: 00554778 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 9945: 00589a18 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 9946: 0052176c 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 9947: 00554788 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 9948: 0035c550 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 9949: 009ea638 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 9950: 00adefc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 9951: 005b0908 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 9952: 0058e664 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 9951: 005b0918 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 9952: 0058e674 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 9953: 00aa4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 9954: 002f7468 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 9955: 00adfe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 9956: 00adf8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 9957: 00aacd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 9958: 0052194c 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 9959: 00553ed0 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 9958: 0052195c 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 9959: 00553ee0 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 9960: 00aa86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 9961: 00ab9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 9962: 00ab8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9963: 00ae0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 9964: 00ae0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 9965: 00adeb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 9966: 00ae0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 9967: 004816c0 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 9968: 00521808 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 9968: 00521818 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 9969: 00449ccc 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 9970: 0023ffe8 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 9971: 0056cf38 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 9971: 0056cf48 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 9972: 00ab9b70 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 9973: 00575254 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 9973: 00575264 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 9974: 003666ec 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 9975: 007e5370 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 9975: 007e5380 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 9976: 00aa89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 9977: 00adfcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 9978: 00ae0d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 9979: 00aaef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 9980: 00541350 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 9981: 007d02f4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 9982: 006e2284 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 9980: 00541360 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 9981: 007d0304 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 9982: 006e2294 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 9983: 00adfdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 9984: 004d5c80 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 9985: 00ab8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 9986: 00766c1c 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 9986: 00766c2c 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 9987: 00ab02e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 9988: 007f4618 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 9988: 007f4628 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 9989: 00adecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 9990: 00ade80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 9991: 00aa7734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 9992: 009ea45c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 9993: 0044ac34 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 9994: 00ab2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 9995: 00ad5d94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 9996: 00adfc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 9997: 0074aa9c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 9997: 0074aaac 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 9998: 00ab2df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 9999: 00ae0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 10000: 00ab9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 10001: 00730aa0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 10001: 00730ab0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 10002: 00adf6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 10003: 00aaf224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 10004: 00ab8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 10005: 007ea228 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 10005: 007ea238 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 10006: 00aa9e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 10007: 0073e228 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 10008: 0072a920 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 10007: 0073e238 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 10008: 0072a930 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 10009: 00a1a5e0 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 10010: 00ae0c9e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 10011: 0079a66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 10011: 0079a67c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 10012: 00aa7854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 10013: 00235ce4 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 10014: 0022b890 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 10015: 004b31fc 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 10016: 00aaa108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 10017: 00aa7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 10018: 00ae0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 10019: 00aa7510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 10020: 0043cc48 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 10021: 005666a8 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 10022: 0058ae74 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 10021: 005666b8 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 10022: 0058ae84 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 10023: 00ae0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 10024: 00aad3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 10025: 00aa698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 10026: 00ae0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 10027: 0037b448 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 10028: 00adf268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 10029: 00aa657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 10030: 0021c5c0 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ - 10031: 00575530 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 10031: 00575540 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 10032: 00aa7420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 10033: 007fb3d8 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 10033: 007fb3e8 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 10034: 00ab22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 10035: 00ade7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 10036: 00918640 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 10036: 00918650 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 10037: 00aa9f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 10038: 00221210 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 10039: 005c9d30 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 10039: 005c9d40 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 10040: 00aa4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 10041: 00aa684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 10042: 00aafa7c 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 10043: 005867bc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 10043: 005867cc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 10044: 00adf47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 10045: 007dc90c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 10045: 007dc91c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 10046: 00aaf4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 10047: 00adfb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 10048: 00226484 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 10049: 009eb24c 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 10050: 00aae1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 10051: 00ae02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 10052: 00ab36b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 10053: 009389dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 10053: 009389ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 10054: 00ae04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 10055: 003624c8 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 10056: 005b765c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 10057: 007816a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 10056: 005b766c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 10057: 007816b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 10058: 00adfe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 10059: 009389d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 10060: 007764d4 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 10061: 005b55e4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 10059: 009389e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 10060: 007764e4 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 10061: 005b55f4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 10062: 00aae248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 10063: 004ab0a4 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 10064: 00456554 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 10065: 004211e8 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 10066: 00ade79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 10067: 006460a4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 10067: 006460b4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 10068: 00adff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 10069: 00ab2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 10070: 00adf8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 10071: 00aaccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 10072: 004b2000 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 10073: 00ad5d8c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 10074: 0070f6e4 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 10074: 0070f6f4 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 10075: 00295cf0 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 10076: 00aba864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 10077: 00adfd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 10078: 00adfbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 10079: 005eef98 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 10080: 00543438 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 10081: 007ac140 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 10079: 005eefa8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 10080: 00543448 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 10081: 007ac150 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 10082: 00ab4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 10083: 00aaa5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 10084: 006257e8 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 10085: 00748ba4 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 10084: 006257f8 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 10085: 00748bb4 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 10086: 00adf6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 10087: 00adf0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 10088: 00aa8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 10089: 0064fb48 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 10089: 0064fb58 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 10090: 00adf5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 10091: 00ade93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 10092: 00ab3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 10093: 00adecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 10094: 007099c0 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 10094: 007099d0 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 10095: 00236c74 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 10096: 00653480 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 10096: 00653490 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 10097: 00ade8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 10098: 00566234 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 10098: 00566244 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 10099: 00ade650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 10100: 00ab2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 10101: 00536880 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 10102: 0066c380 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 10101: 00536890 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 10102: 0066c390 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 10103: 00aa82a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 10104: 00ab9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 10105: 007086d4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 10105: 007086e4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 10106: 00ab5a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 10107: 00aae188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 10108: 00aa72f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 10109: 00745d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 10110: 0071356c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 10109: 00745d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 10110: 0071357c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 10111: 00acd969 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 10112: 00adfa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 10113: 00ab6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 10114: 00522ec4 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 10114: 00522ed4 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 10115: 00ab5890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 10116: 00adf110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 10117: 0031e5f8 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 10118: 00723b2c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 10119: 00706eac 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 10118: 00723b3c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 10119: 00706ebc 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 10120: 00adf768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 10121: 00a1a48c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 10122: 00a1a4ec 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 10123: 00a1a4fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 10124: 004d5bf0 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 10125: 005e4cd8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 10125: 005e4ce8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 10126: 00aac12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 10127: 00adeec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 10128: 00ab5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 10129: 00ab6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 10130: 00aad2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 10131: 00aaf644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 10132: 00a17d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 10133: 007fa2e0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 10134: 006fc770 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 10135: 0051ab10 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 10136: 007a6454 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 10137: 0070b010 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 10133: 007fa2f0 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 10134: 006fc780 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 10135: 0051ab20 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 10136: 007a6464 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 10137: 0070b020 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 10138: 00adf76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 10139: 006462dc 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 10139: 006462ec 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 10140: 00ade926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 10141: 0070d254 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 10142: 006bdcec 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 10143: 0074173c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 10141: 0070d264 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 10142: 006bdcfc 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 10143: 0074174c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 10144: 00aaa028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 10145: 007e2ca0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 10145: 007e2cb0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 10146: 0021c6dc 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 10147: 00aa689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 10148: 00adec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 10149: 00237578 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 10150: 0034dd04 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 10151: 00ae036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 10152: 009e2f84 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 10153: 0029fb5c 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 10154: 00ade680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 10155: 00adfff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 10156: 00ade53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 10157: 00aa7450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 10158: 007ba454 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 10158: 007ba464 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 10159: 00adfdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 10160: 00ae0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 10161: 00aa5da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 10162: 00adeaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 10163: 00adfa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 10164: 008056d8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 10164: 008056e8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 10165: 00ab4820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 10166: 00a12a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 10167: 00aa8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 10168: 00ab33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 10169: 009ea1b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 10170: 00766c8c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 10171: 006e1ca4 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 10170: 00766c9c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 10171: 006e1cb4 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 10172: 00adec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 10173: 008f71bc 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 10174: 005ef1b0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 10173: 008f71cc 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 10174: 005ef1c0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 10175: 00adffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 10176: 00966e6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 10177: 00738050 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 10176: 00966e7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 10177: 00738060 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 10178: 00adecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 10179: 00aba904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 10180: 005d4364 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 10180: 005d4374 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 10181: 00ade6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 10182: 002a8980 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 10183: 0076668c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 10183: 0076669c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 10184: 00352c28 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 10185: 00567b64 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 10185: 00567b74 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 10186: 00ab999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 10187: 007400cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 10187: 007400dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 10188: 00484dc0 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 10189: 005833cc 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 10189: 005833dc 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 10190: 00adf4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 10191: 00adfcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 10192: 00771d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 10192: 00771d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 10193: 00477158 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 10194: 00acdd20 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 10195: 00ade6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 10196: 005cc220 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 10196: 005cc230 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 10197: 00adffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 10198: 00420574 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 10199: 00adfe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 10200: 00ae03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 10201: 00ab7d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 10202: 00627300 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 10202: 00627310 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 10203: 00adf2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 10204: 00aa96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 10205: 00adfa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 10206: 0072d220 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 10206: 0072d230 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 10207: 00ab2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 10208: 00aba0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 10209: 00648de8 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 10209: 00648df8 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 10210: 00ab8c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 10211: 007299e0 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 10212: 005b755c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 10211: 007299f0 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 10212: 005b756c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 10213: 00ade451 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 10214: 007fd870 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 10214: 007fd880 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 10215: 00aa7060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 10216: 00ab9bf0 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 10217: 00aaeba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 10218: 00adf450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 10219: 007a2fbc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 10219: 007a2fcc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 10220: 00adf2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 10221: 009e806c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 10222: 00aad9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 10223: 00aaef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 10224: 004b22c0 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 10225: 007cb62c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 10225: 007cb63c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 10226: 002ede58 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 10227: 00737628 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 10227: 00737638 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 10228: 00adea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 10229: 00ab2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 10230: 00765764 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 10231: 005a8800 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 10230: 00765774 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 10231: 005a8810 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 10232: 00adf3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 10233: 005ac2e8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 10233: 005ac2f8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 10234: 00adef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 10235: 00470168 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 10236: 0030619c 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 10237: 006fd180 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 10237: 006fd190 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 10238: 00462ae8 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 10239: 00ab0fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 10240: 006dd5d0 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 10240: 006dd5e0 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 10241: 00ade5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 10242: 00aaa908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 10243: 00457518 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 10244: 00adfe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 10245: 0045f1ec 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 10246: 00ae0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 10247: 00aab79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 10248: 00444408 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 10249: 00ade4c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 10250: 006daa58 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 10250: 006daa68 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 10251: 00adfbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 10252: 00adf358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 10253: 00adfc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 10254: 00ab3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 10255: 00ab7d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 10256: 007cbf54 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 10256: 007cbf64 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 10257: 00adfb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 10258: 00a16e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 10259: 007d0ebc 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 10259: 007d0ecc 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 10260: 0021bfd4 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 10261: 00ab9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 10262: 00adfd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 10263: 00ae0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 10264: 00ade4b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 10265: 00ade734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 10266: 00352550 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 10267: 00aaf214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 10268: 00adfcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 10269: 0076e11c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 10270: 007cb72c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 10271: 0073cce0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 10269: 0076e12c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 10270: 007cb73c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 10271: 0073ccf0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 10272: 0040a614 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 10273: 00ade6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 10274: 00adf018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 10275: 005b7030 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 10276: 00798334 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 10275: 005b7040 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 10276: 00798344 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 10277: 00ab1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 10278: 005c9a2c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 10278: 005c9a3c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 10279: 00427070 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 10280: 00232828 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 10281: 00aa7714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 10282: 0057b050 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 10283: 0073a798 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 10282: 0057b060 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 10283: 0073a7a8 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 10284: 00ade8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 10285: 0051bdec 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 10285: 0051bdfc 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 10286: 004cfce8 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 10287: 00ab4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 10288: 00ab0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 10289: 00ab10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 10290: 005c9f0c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 10290: 005c9f1c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 10291: 0047e644 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 10292: 0063dc5c 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 10293: 00735868 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 10292: 0063dc6c 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 10293: 00735878 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 10294: 00aa90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 10295: 002335f8 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 10296: 00649248 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 10296: 00649258 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 10297: 00ae04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 10298: 00ab6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 10299: 0077f9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 10299: 0077f9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 10300: 00adfd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 10301: 00a17390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 10302: 0024c830 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 10303: 00793718 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 10303: 00793728 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 10304: 00ab1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 10305: 00aac32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 10306: 00ab8a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 10307: 005c9e8c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 10307: 005c9e9c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 10308: 0047776c 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 10309: 00719d64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 10309: 00719d74 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 10310: 00aad108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 10311: 0029264c 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 10312: 004773d8 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 10313: 00adf42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 10314: 00aad888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 10315: 00aada28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 10316: 00aa8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 10317: 00adf81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 10318: 00aa62c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 10319: 00adf3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 10320: 00adfc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 10321: 0048188c 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 10322: 00772050 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 10323: 007d07f0 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 10322: 00772060 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 10323: 007d0800 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 10324: 00ae0d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 10325: 0072d334 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 10325: 0072d344 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 10326: 00ab78a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 10327: 0025bae4 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 10328: 005b7340 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 10328: 005b7350 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 10329: 00aab2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 10330: 00ae031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 10331: 002f2d78 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 10332: 00ab5ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 10333: 0026d264 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 10334: 004cf0f8 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 10335: 00adfb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 10336: 00ae0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 10337: 00351a84 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 10338: 00adee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 10339: 005ceab4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 10339: 005ceac4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 10340: 00ab7a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 10341: 00ab2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 10342: 007fb9e8 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 10343: 0052cc34 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 10344: 00616808 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 10342: 007fb9f8 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 10343: 0052cc44 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 10344: 00616818 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 10345: 0021c0d4 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 10346: 0047dc04 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 10347: 005ce474 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 10347: 005ce484 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 10348: 00ade53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 10349: 0054c8c4 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 10349: 0054c8d4 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 10350: 0027b858 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 10351: 007e29b8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 10352: 006fc434 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 10351: 007e29c8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 10352: 006fc444 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 10353: 00aa9870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 10354: 00aa60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 10355: 00aab6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 10356: 002268cc 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 10357: 00ab3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 10358: 0076dbfc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 10358: 0076dc0c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 10359: 00aaac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 10360: 00aadfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 10361: 00aaf504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 10362: 005a8898 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 10362: 005a88a8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 10363: 00ab3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 10364: 007c4484 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 10364: 007c4494 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 10365: 00adfb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 10366: 00202d48 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 10367: 00ade508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 10368: 00aa74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 10369: 00adfb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 10370: 00aaa7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 10371: 005a9ce4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 10371: 005a9cf4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 10372: 00311d5c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 10373: 009ea2f8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 10374: 00ae00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 10375: 007e06b0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 10375: 007e06c0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 10376: 00ab8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 10377: 00aabefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 10378: 00ade4ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 10379: 002414f8 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 10380: 007439a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 10380: 007439b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 10381: 00adf49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 10382: 00aded9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 10383: 00adf824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 10384: 005603e4 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 10385: 0073fb70 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 10386: 007b82a8 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 10384: 005603f4 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 10385: 0073fb80 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 10386: 007b82b8 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 10387: 003a8020 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 10388: 00adfcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 10389: 00740298 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 10390: 00501edc 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ - 10391: 006ffcc4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 10392: 0058c600 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 10389: 007402a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 10390: 00501eec 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 10391: 006ffcd4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 10392: 0058c610 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 10393: 00aa8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 10394: 00429704 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 10395: 00aaa598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 10396: 007ce070 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 10397: 00645cb0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 10398: 005b148c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 10396: 007ce080 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 10397: 00645cc0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 10398: 005b149c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 10399: 00adf3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 10400: 00adea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 10401: 00adfb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 10402: 007e6bb0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 10402: 007e6bc0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 10403: 00994b28 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 10404: 00ab1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 10405: 005b06d4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 10405: 005b06e4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 10406: 00397658 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 10407: 00ab62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 10408: 00ade7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 10409: 00ab0614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 10410: 0050a274 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 10410: 0050a284 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 10411: 00adf58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 10412: 00aa5cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 10413: 00aadb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 10414: 0073093c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 10414: 0073094c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 10415: 00221b98 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 10416: 005a730c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 10417: 0077b4a0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 10418: 0071164c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 10419: 007377f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 10416: 005a731c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 10417: 0077b4b0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 10418: 0071165c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 10419: 00737804 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 10420: 00adf456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 10421: 007853e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 10422: 00558de4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 10421: 007853f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 10422: 00558df4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 10423: 00ab2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 10424: 00adf140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 10425: 00ade738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 10426: 007107b4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 10426: 007107c4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 10427: 00aacd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 10428: 00ab27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 10429: 00ae06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 10430: 00aaabe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 10431: 003615a0 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 10432: 00588c3c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 10432: 00588c4c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 10433: 00adff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 10434: 0054338c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 10434: 0054339c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 10435: 0027d5ac 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ - 10436: 00550a98 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 10436: 00550aa8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 10437: 00284e88 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 10438: 00adf240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 10439: 00aa82e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 10440: 00ade6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 10441: 00adfba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 10442: 0055e1d4 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 10442: 0055e1e4 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 10443: 00a18e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 10444: 0029284c 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 10445: 00ab49b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 10446: 00adebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 10447: 0021c1c8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 10448: 00223c04 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 10449: 006f5d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 10450: 007731ec 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 10449: 006f5d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 10450: 007731fc 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 10451: 00ab93b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 10452: 00aad468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 10453: 00adf04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 10454: 007f9838 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 10455: 006e2300 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 10454: 007f9848 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 10455: 006e2310 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 10456: 00ae0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 10457: 00717838 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 10457: 00717848 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 10458: 0047f308 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 10459: 0067efc4 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 10459: 0067efd4 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 10460: 00217e5c 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 10461: 00aae558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 10462: 00ab58a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 10463: 007ccd70 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 10463: 007ccd80 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 10464: 00adf6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 10465: 007b42e4 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 10466: 007757e8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 10465: 007b42f4 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 10466: 007757f8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 10467: 00adfea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 10468: 00ae03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 10469: 00adf124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 10470: 004166d4 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 10471: 005e116c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 10472: 007abb78 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 10473: 006fdd00 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 10474: 0057aff8 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 10475: 0061ab08 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 10476: 0057a798 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 10471: 005e117c 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 10472: 007abb88 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 10473: 006fdd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 10474: 0057b008 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 10475: 0061ab18 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 10476: 0057a7a8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 10477: 00aa72a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 10478: 0054328c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 10479: 005b7798 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 10480: 00778664 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 10478: 0054329c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 10479: 005b77a8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 10480: 00778674 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 10481: 00adf59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 10482: 00ad5d86 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 10483: 00aa7090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 10484: 00adfd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 10485: 00ab6be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 10486: 00adfbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 10487: 00ab9ee0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 10488: 00adfc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 10489: 00773c7c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 10489: 00773c8c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 10490: 00adf1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 10491: 004a4424 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 10492: 005e6cd0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 10493: 0064723c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 10492: 005e6ce0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 10493: 0064724c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 10494: 00219608 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 10495: 002edd40 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 10496: 007e550c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 10496: 007e551c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 10497: 00ae0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 10498: 00adf2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 10499: 0035ff38 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 10500: 0074803c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 10501: 006163a0 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 10502: 0070f230 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 10500: 0074804c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 10501: 006163b0 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 10502: 0070f240 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 10503: 00ab4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 10504: 00ab8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ - 10505: 0058af64 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 10505: 0058af74 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 10506: 00aabadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ - 10507: 005c8eb0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 10507: 005c8ec0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 10508: 00ade4b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 10509: 00441874 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 10510: 00adf6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 10511: 00ae0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 10512: 00a17de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 10513: 005b5c3c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 10513: 005b5c4c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 10514: 00ade592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 10515: 006de84c 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 10515: 006de85c 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 10516: 00adff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 10517: 00ab30c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 10518: 00ae0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 10519: 0064ced0 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 10519: 0064cee0 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 10520: 00ab6ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 10521: 00572060 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 10522: 005b54bc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 10521: 00572070 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 10522: 005b54cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 10523: 00ade5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 10524: 005b1ab4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 10524: 005b1ac4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 10525: 001eb8cc 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 10526: 002f7304 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 10527: 00556920 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 10528: 005cd1a0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 10527: 00556930 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 10528: 005cd1b0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 10529: 003f3938 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 10530: 00aab9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 10531: 0078c964 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 10532: 0062a938 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 10531: 0078c974 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 10532: 0062a948 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 10533: 00ade5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 10534: 004396c4 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 10535: 00368df8 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 10536: 00ade71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 10537: 007f4318 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 10538: 0064d050 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 10537: 007f4328 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 10538: 0064d060 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 10539: 00ab2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 10540: 00ab6a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 10541: 00ae0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 10542: 00ab1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 10543: 00aad668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 10544: 0027db48 8 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 10545: 00368b80 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 10546: 005c9498 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 10546: 005c94a8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 10547: 00adf648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 10548: 002df818 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 10549: 007cc45c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 10549: 007cc46c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 10550: 00ae06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 10551: 00ae0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 10552: 00219a04 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 10553: 00ae07e4 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 10554: 00adf562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 10555: 00ab995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 10556: 009ea59c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 10557: 0020409c 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 10558: 00653bcc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 10558: 00653bdc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 10559: 00ab6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 10560: 00ae05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 10561: 00ab3730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 10562: 00ade47e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 10563: 005eef44 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 10564: 006fc5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 10563: 005eef54 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 10564: 006fc5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 10565: 00ae056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 10566: 00ab0054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 10567: 009eb998 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 10568: 00a18c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 10569: 005bd680 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 10570: 007297e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 10571: 0063dd8c 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 10569: 005bd690 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 10570: 007297f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 10571: 0063dd9c 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 10572: 00ae043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 10573: 00221bc8 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 10574: 004818d4 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 10575: 00aacc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 10576: 005ee0d4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 10576: 005ee0e4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 10577: 00ab7834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 10578: 005726d8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 10578: 005726e8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 10579: 00ab5990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 10580: 00adf954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 10581: 00736e24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 10581: 00736e34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 10582: 0021e6dc 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 10583: 0039dae4 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 10584: 003551c0 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 10585: 00717ffc 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 10585: 0071800c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 10586: 00494648 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 10587: 0076aea0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 10587: 0076aeb0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 10588: 00aa9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 10589: 00753dac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 10590: 00740630 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 10589: 00753dbc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 10590: 00740640 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 10591: 0045f638 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 10592: 00ab93a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 10593: 00302b98 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 10594: 007e5f50 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 10594: 007e5f60 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 10595: 00adeece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 10596: 00adf2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 10597: 00ade7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 10598: 007f17b8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 10598: 007f17c8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 10599: 00ab7684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 10600: 00aad978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 10601: 00aa7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 10602: 00ade460 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 10603: 00ab8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 10604: 001edb04 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 10605: 00aae028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 10606: 00ab5e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 10607: 00ab43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 10608: 00adf1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 10609: 00aad378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 10610: 00ade9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 10611: 00ab7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 10612: 00adf92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 10613: 006f8fe0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 10613: 006f8ff0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 10614: 00ad5d98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 10615: 007c36c4 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 10615: 007c36d4 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 10616: 00ab5c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 10617: 0057b058 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 10617: 0057b068 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10618: 00adf0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 10619: 00ade498 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 10620: 00aaa5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 10621: 00aab5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 10622: 00aa652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 10623: 00adf2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 10624: 00adfa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 10625: 0023414c 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 10626: 003fc2b8 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 10627: 007e85ac 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 10628: 007376e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 10627: 007e85bc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 10628: 007376f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 10629: 00aad8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 10630: 00aaf6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 10631: 00ae0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 10632: 00aadde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 10633: 00adfbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 10634: 00572b9c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 10634: 00572bac 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 10635: 00ae09a0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 10636: 005bf7d8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 10637: 006456c0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 10636: 005bf7e8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 10637: 006456d0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 10638: 00adf508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 10639: 006fea4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 10640: 0070bba0 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 10639: 006fea5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 10640: 0070bbb0 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 10641: 00adfe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 10642: 00adf572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 10643: 0061a9a0 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 10643: 0061a9b0 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 10644: 00aaaa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 10645: 006818c8 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 10645: 006818d8 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 10646: 00ab9d3c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 10647: 005eb070 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 10647: 005eb080 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 10648: 00ab4870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 10649: 005b6b80 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 10649: 005b6b90 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 10650: 00adf77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 10651: 00ade6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 10652: 005b2a14 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 10652: 005b2a24 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 10653: 003b3804 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 10654: 00adfef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 10655: 00adeb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 10656: 00347dc4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 10657: 00ae06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 10658: 00ab8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 10659: 00adf7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 10660: 00adf992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 10661: 00704f64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 10661: 00704f74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 10662: 00ae0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 10663: 00612ddc 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 10664: 007d5a6c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 10663: 00612dec 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 10664: 007d5a7c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 10665: 00ae058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 10666: 00524c14 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 10666: 00524c24 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 10667: 00adea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 10668: 0059257c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 10668: 0059258c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 10669: 00aa92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 10670: 00adf8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 10671: 007e2708 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 10672: 00573a44 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 10671: 007e2718 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 10672: 00573a54 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 10673: 00adfe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 10674: 00793f44 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 10675: 005836c0 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 10674: 00793f54 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 10675: 005836d0 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 10676: 00aac09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 10677: 00ade75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 10678: 007f3bf4 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 10678: 007f3c04 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 10679: 00adf688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 10680: 00adf08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 10681: 004487e0 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 10682: 006e20ac 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 10683: 007e65d0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 10682: 006e20bc 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 10683: 007e65e0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 10684: 00ab1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 10685: 0072256c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 10685: 0072257c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 10686: 00208bb8 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 10687: 00ab3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 10688: 00aa4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 10689: 00ae0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 10690: 00aad788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 10691: 007e8ab0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 10691: 007e8ac0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 10692: 00aa5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 10693: 00604504 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 10693: 00604514 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 10694: 00ab4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 10695: 0023c4e8 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 10696: 0071d59c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 10697: 007d9cec 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 10698: 005aec98 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 10699: 0054e808 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 10700: 007ad9b4 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 10696: 0071d5ac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 10697: 007d9cfc 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 10698: 005aeca8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 10699: 0054e818 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 10700: 007ad9c4 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 10701: 00ae04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 10702: 006fd1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 10703: 006fe824 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 10702: 006fd1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 10703: 006fe834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 10704: 00234218 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 10705: 00aa699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 10706: 00ade4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 10707: 0079003c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 10707: 0079004c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 10708: 00aa8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 10709: 0023141c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 10710: 0075c390 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 10710: 0075c3a0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 10711: 00aaa1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 10712: 00ab40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 10713: 007c7df0 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 10714: 004feaf4 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 10713: 007c7e00 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 10714: 004feb04 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 10715: 00ad5d95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 10716: 00ae0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 10717: 005d3fec 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 10717: 005d3ffc 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 10718: 00ae03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 10719: 00adf3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 10720: 00551b2c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 10721: 007ff08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 10720: 00551b3c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 10721: 007ff09c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 10722: 003b78e0 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 10723: 007e15c0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 10723: 007e15d0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 10724: 00aad7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 10725: 0072ed44 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 10725: 0072ed54 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 10726: 00ae02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 10727: 00a9e6b8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 10728: 00ab8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 10729: 00740578 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 10729: 00740588 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 10730: 00221bb8 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 10731: 007b458c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 10731: 007b459c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 10732: 00adfaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 10733: 00ade816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 10734: 00adee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 10735: 00adf292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 10736: 0051cb24 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 10736: 0051cb34 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 10737: 009eb264 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 10738: 00ab79a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 10739: 005c55a8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 10740: 0055acf0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 10741: 00789128 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 10739: 005c55b8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 10740: 0055ad00 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 10741: 00789138 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 10742: 00adff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 10743: 003b6dc4 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 10744: 007e5878 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 10745: 00789f30 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 10744: 007e5888 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 10745: 00789f40 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 10746: 004b22ec 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 10747: 00aa8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 10748: 006e3ab4 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 10748: 006e3ac4 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 10749: 00aab70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 10750: 00378118 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 10751: 00aa4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 10752: 00572670 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 10752: 00572680 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 10753: 00adf43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 10754: 00ade475 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 10755: 00566220 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 10755: 00566230 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 10756: 00aa7a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 10757: 0035863c 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 10758: 00adf10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 10759: 004d0fe0 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 10760: 00310714 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 10761: 00adf136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 10762: 00adeeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 10763: 00aa9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 10764: 00ae0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 10765: 00adf60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 10766: 00ab0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 10767: 0054bc20 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 10767: 0054bc30 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 10768: 00adefb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 10769: 00ae00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 10770: 00918840 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 10770: 00918850 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 10771: 00abbed0 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 10772: 009ea680 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 10773: 00adfa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 10774: 00ae0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 10775: 0022a098 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 10776: 00aad578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 10777: 00ade9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 10778: 007ad610 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 10778: 007ad620 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 10779: 00aaa008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 10780: 004cf144 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 10781: 00789198 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 10781: 007891a8 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 10782: 004163f4 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 10783: 00228d40 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 10784: 007124a4 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 10785: 007cc934 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 10784: 007124b4 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 10785: 007cc944 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 10786: 00aab5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 10787: 00adf1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 10788: 00310860 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 10789: 0022aba8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 10790: 00adea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 10791: 007949e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 10791: 007949f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 10792: 00ade744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 10793: 007290e4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 10793: 007290f4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 10794: 00ab93f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 10795: 00adfdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 10796: 00ab86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 10797: 007e5ff4 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 10797: 007e6004 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 10798: 009eb028 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 10799: 00adf512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 10800: 00aad748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 10801: 00555c50 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 10802: 00578658 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 10801: 00555c60 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 10802: 00578668 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 10803: 00ab9370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 10804: 00aaeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 10805: 007f03ac 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 10805: 007f03bc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 10806: 00ae0d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 10807: 00aae9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 10808: 00adf038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 10809: 0079ad40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 10809: 0079ad50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 10810: 00a1999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 10811: 00658fb4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 10811: 00658fc4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 10812: 002dfd34 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 10813: 00aa9f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 10814: 007d3024 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 10814: 007d3034 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 10815: 00227c14 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 10816: 003beb14 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 10817: 00ae0d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 10818: 0074c078 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 10819: 00918444 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 10820: 007d0934 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 10818: 0074c088 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 10819: 00918454 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 10820: 007d0944 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 10821: 00ab7514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 10822: 009e9f88 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 10823: 00adff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 10824: 00adf080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 10825: 00aa50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 10826: 009eb954 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 10827: 007aa260 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 10827: 007aa270 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 10828: 00aaedd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 10829: 0058cfe8 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 10829: 0058cff8 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 10830: 004d9788 28 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_get │ │ │ │ 10831: 00aae328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 10832: 00728f24 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 10832: 00728f34 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 10833: 00adf994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 10834: 00adffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 10835: 0074cdb8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 10836: 005ef520 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 10837: 0063bf74 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ - 10838: 005b0c2c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 10835: 0074cdc8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 10836: 005ef530 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 10837: 0063bf84 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 10838: 005b0c3c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 10839: 004a9320 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 10840: 007d0f24 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 10840: 007d0f34 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 10841: 004c4c1c 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 10842: 00221bc0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 10843: 005c9fa4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 10843: 005c9fb4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 10844: 00a158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 10845: 00aba6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 10846: 00ab8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 10847: 00adf09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 10848: 00ae0ab0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 10849: 0077c248 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 10849: 0077c258 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 10850: 00aa98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 10851: 0026591c 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 10852: 00adfbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 10853: 00ade570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 10854: 00aae1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 10855: 006fc714 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 10855: 006fc724 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 10856: 00adfbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 10857: 00ade91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 10858: 0079a164 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 10858: 0079a174 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 10859: 0043b428 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 10860: 00aaab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 10861: 00aa6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 10862: 0079a38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 10862: 0079a39c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 10863: 00ae05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 10864: 007841d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 10864: 007841e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 10865: 00adfaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 10866: 00adf426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 10867: 006283d8 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 10868: 00745dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 10869: 007c134c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 10867: 006283e8 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 10868: 00745dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 10869: 007c135c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 10870: 00ae037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 10871: 00aba3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 10872: 00ae012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 10873: 00649940 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 10873: 00649950 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 10874: 00ab69b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 10875: 00adf742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 10876: 00ab00d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 10877: 0057393c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 10878: 005b7214 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 10877: 0057394c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 10878: 005b7224 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 10879: 00ab6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 10880: 00a9e688 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 10881: 004293c8 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 10882: 00ab7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 10883: 0078751c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 10883: 0078752c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 10884: 00ab7854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 10885: 00a1541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 10886: 00754dc4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 10886: 00754dd4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 10887: 00adf6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 10888: 00adf7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 10889: 007c2a30 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 10889: 007c2a40 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 10890: 004a4aac 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 10891: 0054efc0 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 10891: 0054efd0 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 10892: 00ab7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 10893: 00798274 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 10893: 00798284 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 10894: 00ab991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 10895: 006fb910 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 10896: 00699828 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 10895: 006fb920 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 10896: 00699838 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 10897: 00aaf92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 10898: 005582e8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 10898: 005582f8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 10899: 00ab10c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 10900: 006473c4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 10900: 006473d4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 10901: 00aa9890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 10902: 00a14000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 10903: 0022043c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ - 10904: 007ca554 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 10904: 007ca564 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 10905: 00aa52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 10906: 00567ba4 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 10907: 00566080 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 10906: 00567bb4 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 10907: 00566090 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 10908: 00217d40 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 10909: 0079ce94 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 10909: 0079cea4 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 10910: 00adf4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 10911: 00ae0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 10912: 005f2428 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 10912: 005f2438 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 10913: 00aaf084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 10914: 00aabeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 10915: 00adf3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 10916: 0072d8f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 10916: 0072d904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 10917: 004a1d7c 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 10918: 00aac39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 10919: 00aaf6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 10920: 00222808 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 10921: 00ab2e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 10922: 00adf442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 10923: 0058019c 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 10923: 005801ac 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 10924: 00480adc 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 10925: 0078c73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 10925: 0078c74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 10926: 00adedce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 10927: 00ab9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 10928: 0063a0e8 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 10928: 0063a0f8 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 10929: 004699d4 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 10930: 0046f700 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 10931: 001ebfb0 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 10932: 00ae0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 10933: 007a0d58 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 10933: 007a0d68 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 10934: 00ab99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 10935: 00ab7e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 10936: 00767970 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 10937: 00520928 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 10936: 00767980 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 10937: 00520938 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 10938: 00adfe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 10939: 00adfbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 10940: 004b4a88 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 10941: 00adf9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 10942: 002ebb58 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 10943: 00800a7c 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 10943: 00800a8c 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 10944: 00477774 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 10945: 007fc280 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 10945: 007fc290 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 10946: 00adfd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 10947: 00adf4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 10948: 00729920 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 10949: 00619ca0 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 10948: 00729930 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 10949: 00619cb0 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 10950: 00adebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 10951: 0075559c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 10951: 007555ac 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 10952: 00227b74 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 10953: 004d42b4 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 10954: 00ab33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 10955: 0064ce50 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 10955: 0064ce60 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 10956: 00ade916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 10957: 0077b8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 10957: 0077b90c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 10958: 00aa8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 10959: 00ae0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 10960: 00adf46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 10961: 005b5c24 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 10962: 00611b1c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 10961: 005b5c34 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 10962: 00611b2c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 10963: 004d7c50 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 10964: 007f3b48 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 10965: 005c48c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 10966: 00745f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 10967: 00773db8 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 10968: 0077bbec 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 10964: 007f3b58 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 10965: 005c48d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 10966: 00745f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 10967: 00773dc8 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 10968: 0077bbfc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 10969: 00a13f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 10970: 00ae0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 10971: 007c269c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 10971: 007c26ac 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 10972: 00ab0024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 10973: 00aa86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 10974: 00ab8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 10975: 00771a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 10976: 00576b70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 10975: 00771a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 10976: 00576b80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 10977: 00adfab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 10978: 0022c0ec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 10979: 007ed140 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 10979: 007ed150 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 10980: 0034fa44 116 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 10981: 00adfeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 10982: 00ab8a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 10983: 00aa4758 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 10984: 00ae06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 10985: 0070e214 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 10985: 0070e224 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 10986: 00ae0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10987: 0072d500 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 10987: 0072d510 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 10988: 002a2d1c 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 10989: 00712020 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 10989: 00712030 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 10990: 00ae0d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 10991: 0021ee48 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 10992: 005660d4 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 10993: 0077e734 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 10992: 005660e4 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 10993: 0077e744 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 10994: 00ab9240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 10995: 00ae02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 10996: 00ab9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 10997: 00aa568c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 10998: 006fbf2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 10998: 006fbf3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 10999: 00ade938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 11000: 00aa4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 11001: 00ae0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 11002: 00ae04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 11003: 00aa8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 11004: 0074609c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 11004: 007460ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 11005: 00ab0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 11006: 00adeedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 11007: 00adf356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 11008: 007ef694 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 11009: 007cc884 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 11008: 007ef6a4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 11009: 007cc894 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 11010: 00aab49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 11011: 00ab0f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 11012: 00adefee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 11013: 002236f4 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 11014: 00ae07a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 11015: 004819d8 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 11016: 00ae0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 11017: 004cc9b8 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 11018: 00ade946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 11019: 0051cd40 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 11020: 00734e88 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 11019: 0051cd50 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 11020: 00734e98 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 11021: 0029bcfc 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 11022: 00ab8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 11023: 00228a84 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 11024: 00ae0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 11025: 007a0708 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 11025: 007a0718 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 11026: 00aab86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 11027: 00adec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 11028: 00adf6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 11029: 00799694 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 11030: 0079a278 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 11029: 007996a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 11030: 0079a288 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 11031: 00adffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 11032: 00ae0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 11033: 00536238 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 11033: 00536248 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 11034: 00ab5e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 11035: 0024e04c 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 11036: 00aa6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 11037: 00aba854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 11038: 00adff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 11039: 005c96f4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 11040: 007bf80c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 11039: 005c9704 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 11040: 007bf81c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 11041: 0034c3c0 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 11042: 0022c518 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 11043: 0021ce64 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 11044: 006edd68 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 11045: 0075bdf4 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 11046: 00797f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 11044: 006edd78 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 11045: 0075be04 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 11046: 00797f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 11047: 00aa8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 11048: 00604b28 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 11048: 00604b38 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 11049: 00ae00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 11050: 005e209c 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 11050: 005e20ac 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 11051: 00ab07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 11052: 009e9eb8 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 11053: 00aadc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 11054: 002a74c4 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 11055: 00adfbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 11056: 0030f7e4 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 11057: 006fc20c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 11058: 005441e0 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 11057: 006fc21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 11058: 005441f0 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 11059: 00aa6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 11060: 00adeff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 11061: 00ad6f74 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 11062: 006a2dac 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 11062: 006a2dbc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 11063: 00adfa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 11064: 00adfc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 11065: 007e4244 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 11065: 007e4254 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 11066: 00438fbc 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 11067: 00ae020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 11068: 00745228 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 11068: 00745238 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 11069: 0046870c 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 11070: 00aded64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 11071: 00795970 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 11072: 0072772c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 11071: 00795980 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 11072: 0072773c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 11073: 00adebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 11074: 00a17f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 11075: 0072dd7c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 11075: 0072dd8c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 11076: 00227c88 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 11077: 004b1634 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 11078: 00adeba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 11079: 00aded66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 11080: 0073b668 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 11080: 0073b678 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 11081: 003badc4 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 11082: 0044ff28 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 11083: 00adf662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 11084: 00adf64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 11085: 0021f5dc 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 11086: 0077cbd8 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 11086: 0077cbe8 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 11087: 00a17ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 11088: 00ab5960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 11089: 00740d60 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 11090: 0057684c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 11089: 00740d70 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 11090: 0057685c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 11091: 00a13ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 11092: 00aa4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 11093: 00ae05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 11094: 00ab5b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 11095: 00aa50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 11096: 00adf816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 11097: 00582340 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 11097: 00582350 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 11098: 004abf5c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 11099: 0057b048 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 11099: 0057b058 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 11100: 00adf69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 11101: 00aa7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 11102: 0036cc54 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 11103: 007a70a4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 11104: 007fc340 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 11103: 007a70b4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 11104: 007fc350 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 11105: 0031e08c 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 11106: 004cf60c 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 11107: 0057315c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 11107: 0057316c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 11108: 00adfed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11109: 005c8fe0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 11109: 005c8ff0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 11110: 004cfacc 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 11111: 00aacfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 11112: 007f06d0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 11113: 005d3e6c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 11114: 007cbfd0 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 11115: 005efcd8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 11112: 007f06e0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 11113: 005d3e7c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 11114: 007cbfe0 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 11115: 005efce8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 11116: 00aa6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 11117: 00237000 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 11118: 00938990 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 11119: 007ef0ec 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 11118: 009389a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 11119: 007ef0fc 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 11120: 003f5bec 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 11121: 007295cc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 11121: 007295dc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 11122: 00aa8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 11123: 0043e878 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 11124: 009ea52c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 11125: 007d1a18 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 11125: 007d1a28 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 11126: 00481d8c 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 11127: 00aacdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 11128: 00adf7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 11129: 00adf31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 11130: 0075666c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 11130: 0075667c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 11131: 0023a060 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 11132: 007b5838 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 11132: 007b5848 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 11133: 0045f2d0 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 11134: 002f73dc 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 11135: 00429294 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 11136: 00658c90 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 11136: 00658ca0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 11137: 009e80a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 11138: 0047d720 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 11139: 00adfdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 11140: 00ae07d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 11141: 00adefd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 11142: 00ab4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 11143: 0023230c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 11144: 009eb198 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 11145: 00ae0d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 11146: 00653390 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 11147: 00572238 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 11146: 006533a0 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 11147: 00572248 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 11148: 0047c66c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 11149: 00292f8c 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 11150: 00adf3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 11151: 0079fc40 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 11151: 0079fc50 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 11152: 003f65e0 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 11153: 005703bc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 11154: 00745864 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 11153: 005703cc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 11154: 00745874 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 11155: 00a18938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 11156: 0020367c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 11157: 007ed680 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 11157: 007ed690 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 11158: 00adf2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 11159: 00aa9fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 11160: 00aaeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 11161: 00ab7904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 11162: 00aab93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 11163: 00ae06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 11164: 00adff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 11165: 0057b0fc 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 11165: 0057b10c 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 11166: 00adf504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 11167: 00ae0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 11168: 00ab2d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 11169: 006f1404 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 11169: 006f1414 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 11170: 00a20194 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception │ │ │ │ 11171: 004772ec 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 11172: 006db350 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 11172: 006db360 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 11173: 00ab7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 11174: 0074db0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 11174: 0074db1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 11175: 009e9fc4 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 11176: 00773884 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 11176: 00773894 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 11177: 00aba050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 11178: 0079502c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 11179: 0058b700 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 11178: 0079503c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 11179: 0058b710 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 11180: 00adee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 11181: 00aa556c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 11182: 0035f888 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 11183: 0077f684 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 11184: 007f16a4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 11183: 0077f694 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 11184: 007f16b4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 11185: 0022c994 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 11186: 00a10850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 11187: 00214c80 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 11188: 00adf610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 11189: 0060abd8 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 11190: 0059761c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 11189: 0060abe8 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 11190: 0059762c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 11191: 00adef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 11192: 00205418 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 11193: 00766ed8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 11194: 006466d8 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 11195: 006e2080 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 11193: 00766ee8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 11194: 006466e8 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 11195: 006e2090 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 11196: 00ab6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 11197: 00ae0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 11198: 0077273c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 11198: 0077274c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 11199: 00ab6b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 11200: 00aadd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 11201: 0078538c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 11201: 0078539c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 11202: 00aaefb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 11203: 006457d8 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 11204: 0054b0ac 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 11203: 006457e8 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 11204: 0054b0bc 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 11205: 00adf4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 11206: 0034d4e0 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 11207: 00228324 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 11208: 00ae023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 11209: 00aaefd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 11210: 00aad7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 11211: 00ae00e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 11212: 004430a4 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 11213: 00794af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 11213: 00794b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 11214: 00aad808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 11215: 0022bee0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 11216: 00ae0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 11217: 00470494 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 11218: 009e809c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 11219: 00adf1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 11220: 0024e184 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 11221: 0059657c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 11222: 007b4b80 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 11223: 0074d530 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 11221: 0059658c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 11222: 007b4b90 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 11223: 0074d540 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 11224: 00aaa7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 11225: 00725b14 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 11226: 005efbbc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 11225: 00725b24 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 11226: 005efbcc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 11227: 00aaa378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 11228: 00397644 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 11229: 0051cbb8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 11229: 0051cbc8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 11230: 00ade864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 11231: 00adf42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 11232: 007c7f34 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 11232: 007c7f44 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 11233: 00aa74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 11234: 00774078 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 11235: 005e3144 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 11234: 00774088 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 11235: 005e3154 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 11236: 009eb5b0 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 11237: 007ca4ac 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 11237: 007ca4bc 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 11238: 00adfee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 11239: 00629038 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 11239: 00629048 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 11240: 004493f8 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 11241: 005dcfc8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 11242: 005e2fac 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 11241: 005dcfd8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 11242: 005e2fbc 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 11243: 004cd9e4 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 11244: 007000bc 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 11244: 007000cc 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 11245: 0022aabc 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 11246: 002355cc 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 11247: 0075a3a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 11247: 0075a3b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 11248: 00aaf054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 11249: 00ab2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 11250: 00221c08 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 11251: 002e57a4 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 11252: 00a14e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 11253: 0078cad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 11254: 007fd6c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 11253: 0078cae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 11254: 007fd6d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 11255: 00adecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 11256: 00adf16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 11257: 007d4ad8 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 11257: 007d4ae8 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 11258: 002383b4 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 11259: 0022b638 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 11260: 002a7624 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 11261: 0029407c 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 11262: 006f7064 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 11262: 006f7074 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 11263: 0029b898 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 11264: 004311fc 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 11265: 004f9b04 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 11265: 004f9b14 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 11266: 00a10e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 11267: 00ab8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 11268: 00a18ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 11269: 00ade49c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 11270: 00ae06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 11271: 00ab0134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 11272: 002992fc 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 11273: 006f2d04 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 11273: 006f2d14 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 11274: 00ae0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 11275: 0057ac78 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 11276: 00541be0 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 11277: 005cde08 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 11275: 0057ac88 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 11276: 00541bf0 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 11277: 005cde18 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 11278: 00aa4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 11279: 00440478 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 11280: 0029505c 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 11281: 0022670c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 11282: 0058079c 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 11282: 005807ac 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 11283: 00aa7754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 11284: 00a10640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 11285: 00a18830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 11286: 00481940 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 11287: 00ade740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 11288: 00ade634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 11289: 003f2fd4 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 11290: 00ab0224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 11291: 007324a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 11292: 0079ac88 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 11293: 00646a04 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 11291: 007324b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 11292: 0079ac98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 11293: 00646a14 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 11294: 002283d0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 11295: 00a154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 11296: 00ae0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 11297: 00aaa278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 11298: 0022c300 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 11299: 00ade90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 11300: 00aaabd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 11301: 00aa54a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 11302: 00aa557c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 11303: 00aacbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 11304: 00adf63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 11305: 007f6840 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 11305: 007f6850 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 11306: 00aadb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 11307: 00ade686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 11308: 00ade656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 11309: 005434f8 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 11310: 0075c484 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 11309: 00543508 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 11310: 0075c494 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 11311: 00aae2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 11312: 00aadd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 11313: 004a3868 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 11314: 00adff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 11315: 0031f51c 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 11316: 004d0b60 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 11317: 009541d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 11317: 009541e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 11318: 00220bb4 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 11319: 009ea5c8 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 11320: 004291e8 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 11321: 002265d8 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 11322: 00ab0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 11323: 004cc7e8 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 11324: 00aa7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 11325: 00adf87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 11326: 0073561c 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 11326: 0073562c 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 11327: 00aa5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 11328: 00ae01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 11329: 00ab3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 11330: 00aaa508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 11331: 00ae0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 11332: 00aaee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 11333: 00731a18 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 11333: 00731a28 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 11334: 00adeaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 11335: 00ab7664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 11336: 00aa4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 11337: 00a14dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 11338: 007aab80 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 11338: 007aab90 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 11339: 00adf6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 11340: 00adfe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 11341: 00ae07ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 11342: 00aa8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 11343: 0044a61c 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 11344: 00aad7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 11345: 008036b4 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 11345: 008036c4 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 11346: 00aae038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 11347: 00adf822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 11348: 0079aa04 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 11348: 0079aa14 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 11349: 00aad7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 11350: 00ab1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 11351: 00ab3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 11352: 00adea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 11353: 00aaf768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 11354: 00aaa3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 11355: 00ae06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11356: 009e8078 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 11357: 00ae03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 11358: 00ab9360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 11359: 0059a7b4 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 11359: 0059a7c4 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 11360: 002175e8 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 11361: 003446ec 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 11362: 007ec6dc 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 11363: 00536424 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 11362: 007ec6ec 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 11363: 00536434 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 11364: 00ab6b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 11365: 00adee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 11366: 00adf420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 11367: 00a10c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 11368: 00ab9adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 11369: 00745d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 11369: 00745d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 11370: 00aae5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 11371: 006eccd0 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 11371: 006ecce0 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 11372: 00ab2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 11373: 00ae07b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 11374: 0021fce4 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 11375: 006f6f70 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 11376: 00553460 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 11375: 006f6f80 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 11376: 00553470 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 11377: 00adf856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 11378: 00ade90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 11379: 007b4ea8 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 11379: 007b4eb8 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 11380: 00aa9910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 11381: 00aad2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 11382: 00adef40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 11383: 00aaf2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 11384: 00adfb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 11385: 00abaa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 11386: 00adf89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11387: 00623b0c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 11387: 00623b1c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 11388: 00ab9e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 11389: 00295d44 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 11390: 002393b8 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 11391: 007ea18c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 11391: 007ea19c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 11392: 00359e8c 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 11393: 00aa7160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 11394: 00436cf0 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 11395: 0042076c 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 11396: 00575518 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 11396: 00575528 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 11397: 00292914 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 11398: 00aa4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 11399: 0022d058 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 11400: 007e5f78 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 11400: 007e5f88 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 11401: 00adeefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 11402: 00736494 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 11402: 007364a4 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 11403: 00a18cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 11404: 007580dc 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 11405: 007724e8 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 11404: 007580ec 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 11405: 007724f8 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 11406: 00aabd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 11407: 00729f80 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 11407: 00729f90 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 11408: 00360b78 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 11409: 00298e38 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 11410: 0072e2d0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 11411: 006fd294 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 11412: 007cd5f8 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 11410: 0072e2e0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 11411: 006fd2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 11412: 007cd608 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 11413: 00aac24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 11414: 00ae0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 11415: 00355b68 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 11416: 00ade7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 11417: 00790cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 11418: 005a96e4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 11419: 007b5394 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 11417: 00790ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 11418: 005a96f4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 11419: 007b53a4 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 11420: 00441e8c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 11421: 00228474 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 11422: 00aa660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 11423: 00ab2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 11424: 00aa47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 11425: 007a20d0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 11425: 007a20e0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 11426: 00ade626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 11427: 00adfc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 11428: 0022c744 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 11429: 00712ae4 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 11429: 00712af4 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 11430: 002a69cc 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 11431: 00a14210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 11432: 00ab00e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 11433: 00ab25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 11434: 00ab3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 11435: 00adf342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 11436: 00746b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 11437: 00776ce4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 11436: 00746b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 11437: 00776cf4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 11438: 003f4fa0 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 11439: 006270c0 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 11439: 006270d0 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 11440: 00ae01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 11441: 0036a6ec 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 11442: 00a1eb2c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 11443: 00aa61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 11444: 006fe208 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 11444: 006fe218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 11445: 00494348 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 11446: 00ab6a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 11447: 00adeeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 11448: 00ab6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 11449: 0070cba8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 11449: 0070cbb8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 11450: 004b2980 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 11451: 007e2a98 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 11451: 007e2aa8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 11452: 00aaa4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 11453: 00a14d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 11454: 0043e974 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 11455: 00ab5e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 11456: 00739fa0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 11456: 00739fb0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 11457: 00aba7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 11458: 00ab24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 11459: 0037b7a8 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 11460: 00aa4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 11461: 00adf9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 11462: 00ade7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 11463: 0061a878 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 11463: 0061a888 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 11464: 00235864 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 11465: 0070ec40 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 11465: 0070ec50 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 11466: 00adece0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 11467: 00adeab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 11468: 00ade852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 11469: 005791cc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 11469: 005791dc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 11470: 0022d414 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 11471: 00365f70 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 11472: 007b0340 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 11472: 007b0350 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 11473: 0023a978 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 11474: 00781874 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 11474: 00781884 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 11475: 00ae0998 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 11476: 0061da64 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 11476: 0061da74 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 11477: 00ab8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 11478: 00756780 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 11478: 00756790 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 11479: 00230248 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 11480: 00ab7764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 11481: 00aae298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 11482: 00ae056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 11483: 00771520 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 11484: 00570d48 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 11483: 00771530 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 11484: 00570d58 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 11485: 003b6908 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 11486: 0035ae2c 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 11487: 00adfa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 11488: 00702380 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 11489: 0078192c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 11488: 00702390 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 11489: 0078193c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 11490: 0034c008 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 11491: 0024138c 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 11492: 00ab6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 11493: 0034fdf0 248 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 11494: 00adec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 11495: 00485bf0 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 11496: 006e04b4 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 11496: 006e04c4 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 11497: 00ade654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 11498: 0077157c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 11498: 0077158c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 11499: 004c844c 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 11500: 00aac02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 11501: 00a17b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 11502: 00593b60 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 11502: 00593b70 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 11503: 00a1418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 11504: 00575148 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 11504: 00575158 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 11505: 004be5e4 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 11506: 0070e910 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 11507: 006dc090 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 11506: 0070e920 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 11507: 006dc0a0 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 11508: 0036001c 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 11509: 00ab59f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 11510: 00adf0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 11511: 00ab4458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 11512: 00ab1648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 11513: 00472c44 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 11514: 0072dc18 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 11515: 0079bb4c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 11516: 00573248 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 11517: 0077ba6c 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 11514: 0072dc28 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 11515: 0079bb5c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 11516: 00573258 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 11517: 0077ba7c 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 11518: 00aaa8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 11519: 00707bf4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 11519: 00707c04 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 11520: 00adf3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ - 11521: 0065e678 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 11521: 0065e688 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 11522: 001eb448 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 11523: 00222b68 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 11524: 002922e4 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 11525: 00703ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 11525: 00704008 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 11526: 00ab1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 11527: 00adfd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 11528: 00adf214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 11529: 005c9730 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 11530: 0058f66c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 11529: 005c9740 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 11530: 0058f67c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 11531: 00adf71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 11532: 00ae0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 11533: 007ab890 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 11533: 007ab8a0 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 11534: 00aaa0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 11535: 00adee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 11536: 00ae0d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 11537: 00adf370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 11538: 007d4b04 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 11538: 007d4b14 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 11539: 00ae02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 11540: 0073be2c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 11541: 0075bf34 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 11542: 0062736c 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 11540: 0073be3c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 11541: 0075bf44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 11542: 0062737c 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 11543: 00adf9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 11544: 0042ff30 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 11545: 006fca50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 11546: 00973298 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 11545: 006fca60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 11546: 009732a8 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 11547: 00ab5bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 11548: 00792490 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 11549: 00586620 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 11548: 007924a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 11549: 00586630 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 11550: 00ab93d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 11551: 00221b68 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 11552: 00aab62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 11553: 00617450 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 11553: 00617460 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 11554: 009ea058 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 11555: 00adf52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 11556: 009e9e6c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 11557: 00589c3c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 11557: 00589c4c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 11558: 00aba3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 11559: 00adffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 11560: 00aa5410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 11561: 005ee928 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 11562: 005f4eec 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 11561: 005ee938 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 11562: 005f4efc 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 11563: 00ab4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 11564: 0065ad34 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 11565: 007b61d4 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 11564: 0065ad44 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 11565: 007b61e4 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 11566: 00aba460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 11567: 00794590 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 11567: 007945a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 11568: 00aded70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 11569: 00aa6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 11570: 00ab8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 11571: 00ae07d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 11572: 002a752c 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 11573: 007c5bac 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 11574: 0054e474 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 11573: 007c5bbc 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 11574: 0054e484 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 11575: 00ae04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 11576: 00ab7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 11577: 004dd0d8 9212 FUNC GLOBAL DEFAULT 12 print_insn_or1k │ │ │ │ 11578: 00adf61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 11579: 009e8018 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 11580: 005bb8d8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 11580: 005bb8e8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 11581: 002f3d5c 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 11582: 00aba360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 11583: 0062973c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 11583: 0062974c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 11584: 00ae0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 11585: 00ade97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 11586: 00555294 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 11586: 005552a4 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 11587: 00ab7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 11588: 00ae03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 11589: 0022d7e4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 11590: 007d1284 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 11591: 007b54fc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 11590: 007d1294 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 11591: 007b550c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 11592: 00adfccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 11593: 00adfa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 11594: 006931f8 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 11594: 00693208 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 11595: 00ab2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 11596: 00adf128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 11597: 00adfe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 11598: 007e0f04 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 11599: 007fa01c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 11600: 0070d3c8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 11601: 007ac854 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 11602: 006540e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 11598: 007e0f14 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 11599: 007fa02c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 11600: 0070d3d8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 11601: 007ac864 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 11602: 006540f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 11603: 00ab3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 11604: 00a16eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 11605: 00aa4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 11606: 00aaebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 11607: 00237624 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 11608: 00ade4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 11609: 00ade684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 11610: 00705d1c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 11610: 00705d2c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 11611: 004df73c 16 FUNC GLOBAL DEFAULT 12 helper_stod │ │ │ │ - 11612: 007fc264 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 11612: 007fc274 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 11613: 004a533c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 11614: 00237414 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 11615: 00740408 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 11615: 00740418 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 11616: 00aace58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 11617: 00adf0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 11618: 006f7ce8 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 11618: 006f7cf8 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 11619: 00ab8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 11620: 0075b8d4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 11620: 0075b8e4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 11621: 00ab02a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 11622: 0063ddac 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 11622: 0063ddbc 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 11623: 009e9e30 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 11624: 00adf56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 11625: 00a14108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 11626: 0078296c 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 11627: 007403ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 11626: 0078297c 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 11627: 007403bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 11628: 00adf790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 11629: 0047ebb4 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 11630: 007a0094 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 11630: 007a00a4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 11631: 00aa7a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 11632: 00918984 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 11632: 00918994 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 11633: 00aa6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 11634: 00aa67dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 11635: 00aa68ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 11636: 005eae78 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 11636: 005eae88 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 11637: 00aae2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 11638: 00237804 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 11639: 00ab30a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 11640: 0022a1dc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 11641: 00ab2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 11642: 00a17414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 11643: 00ae050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 11644: 00757edc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 11644: 00757eec 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 11645: 00aab8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 11646: 00aaa678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 11647: 005c90c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 11648: 0061a92c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 11649: 0072eff4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 11647: 005c90d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 11648: 0061a93c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 11649: 0072f004 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 11650: 004562a8 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 11651: 00ade63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 11652: 002f39fc 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 11653: 00adf5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 11654: 00adebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 11655: 0022acfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 11656: 007b4058 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 11656: 007b4068 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 11657: 00adfcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 11658: 00354d20 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ - 11659: 00703874 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ - 11660: 00691190 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 11659: 00703884 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 11660: 006911a0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 11661: 004499bc 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 11662: 00adede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11663: 006a45c0 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 11663: 006a45d0 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 11664: 00aad208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 11665: 00aaa448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 11666: 00aa9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 11667: 00adf104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 11668: 00ae005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 11669: 00ae0d7c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 11670: 0077d6b8 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 11671: 007aca0c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 11670: 0077d6c8 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 11671: 007aca1c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 11672: 00ab0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 11673: 00ab2ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 11674: 00ab2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 11675: 00a12848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ 11676: 00a20218 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfe │ │ │ │ - 11677: 0078fc58 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 11677: 0078fc68 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 11678: 00aadf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 11679: 006f2b64 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 11679: 006f2b74 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 11680: 00aba614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 11681: 00ab2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 11682: 00aa8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 11683: 00aa7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 11684: 004b2f34 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 11685: 00adf0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 11686: 00aa8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 11687: 00ab95b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 11688: 005aebf4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 11688: 005aec04 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 11689: 00360560 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 11690: 00adfcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 11691: 00a12008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 11692: 00aa5b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 11693: 0060ff08 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 11693: 0060ff18 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 11694: 00aa5938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 11695: 007db2e4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 11695: 007db2f4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 11696: 00ab5d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 11697: 00aaf494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 11698: 00648d54 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 11698: 00648d64 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 11699: 00aaa578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 11700: 00364bbc 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 11701: 00aded40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 11702: 00aae4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 11703: 00ab3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 11704: 00aa649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 11705: 007b5cf0 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 11706: 006f6104 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 11705: 007b5d00 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 11706: 006f6114 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 11707: 00aa4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 11708: 00adf53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 11709: 00adf236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 11710: 007dffe0 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 11710: 007dfff0 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 11711: 00292f18 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 11712: 007d032c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 11713: 0071c85c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 11712: 007d033c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 11713: 0071c86c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 11714: 00294828 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 11715: 00aa4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 11716: 006f7e30 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 11716: 006f7e40 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 11717: 00ae03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 11718: 00ae010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 11719: 00ade628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 11720: 00aaa9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 11721: 00ae0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 11722: 006461c8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 11722: 006461d8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 11723: 00adfe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 11724: 005d514c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 11725: 007e40f0 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 11724: 005d515c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 11725: 007e4100 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 11726: 00231420 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 11727: 00ab0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 11728: 0031d7a0 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 11729: 003d3f64 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 11730: 00adfa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 11731: 00491004 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 11732: 009eb63c 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 11733: 006536bc 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 11733: 006536cc 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 11734: 00adf0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 11735: 00ae0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 11736: 00aaf574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 11737: 00ab6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 11738: 006fe378 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 11738: 006fe388 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 11739: 00adf65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 11740: 0061967c 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 11740: 0061968c 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 11741: 00adf50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 11742: 00ab2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 11743: 00aa664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 11744: 0080642c 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 11745: 007fbf08 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 11746: 009542e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 11747: 007d4c34 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 11744: 0080643c 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 11745: 007fbf18 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 11746: 009542f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 11747: 007d4c44 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 11748: 00ab1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 11749: 00ab3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 11750: 00aded62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 11751: 00ab6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 11752: 00ab8fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 11753: 00adfa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 11754: 007873ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 11754: 007873bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 11755: 00438bec 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 11756: 00adee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 11757: 005d4788 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 11757: 005d4798 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 11758: 00362b08 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 11759: 004a9224 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 11760: 002dee64 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 11761: 00584e90 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 11761: 00584ea0 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 11762: 00428e64 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 11763: 00ae071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 11764: 00adf81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 11765: 00746ec8 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 11765: 00746ed8 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 11766: 00aa68cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 11767: 00acda5c 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 11768: 00ade479 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 11769: 009eafc0 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 11770: 00aa7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 11771: 00adf320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 11772: 00aad638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 11773: 00ae03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 11774: 005cbe50 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 11774: 005cbe60 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 11775: 00adf5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 11776: 00352c4c 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 11777: 00adfd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 11778: 00aba300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 11779: 0075b3a4 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 11779: 0075b3b4 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 11780: 00ade99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 11781: 007ddf60 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 11782: 007530b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 11781: 007ddf70 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 11782: 007530c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 11783: 00ab7ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 11784: 00aa70a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 11785: 00aa50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 11786: 00adf5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 11787: 00adf73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 11788: 00adef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 11789: 00adef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 11790: 00ab85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 11791: 00adf49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 11792: 005bd520 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 11792: 005bd530 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 11793: 00adf640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 11794: 00aa9820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 11795: 007acbc0 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 11795: 007acbd0 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 11796: 00ae09b5 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 11797: 0063b458 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 11797: 0063b468 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 11798: 002305d0 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 11799: 00adf600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 11800: 00aa46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 11801: 00ab0314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 11802: 007becfc 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 11802: 007bed0c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 11803: 004a4700 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 11804: 00ab2ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 11805: 00adffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 11806: 00adfc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 11807: 008031a0 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 11807: 008031b0 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 11808: 002354dc 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 11809: 006a2b84 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 11809: 006a2b94 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 11810: 00aa6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 11811: 0052c2d8 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 11811: 0052c2e8 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 11812: 00ade73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 11813: 005cee2c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 11813: 005cee3c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 11814: 00aacb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 11815: 00ab47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 11816: 007da810 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 11816: 007da820 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 11817: 00492c7c 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 11818: 007fbfc8 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 11819: 007b50c8 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 11820: 00576540 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 11818: 007fbfd8 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 11819: 007b50d8 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 11820: 00576550 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 11821: 00aacf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 11822: 00320994 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 11823: 00aded8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 11824: 00472a5c 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 11825: 00ade9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 11826: 00adf01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 11827: 00ae0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 11828: 00792d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 11828: 00792da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 11829: 00adfcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 11830: 00ab6a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 11831: 00adec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 11832: 00aadff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 11833: 00adfd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 11834: 00626780 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 11834: 00626790 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 11835: 00adf708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ - 11836: 00584f98 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 11836: 00584fa8 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 11837: 00adf200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 11838: 00aac21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 11839: 00adfb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 11840: 004b2b7c 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 11841: 00789de8 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 11842: 0054fdf0 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 11843: 0058f400 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 11841: 00789df8 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 11842: 0054fe00 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 11843: 0058f410 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 11844: 00a18410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 11845: 00a0a2c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 11846: 00653148 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 11846: 00653158 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 11847: 00ade4af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 11848: 00aabe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 11849: 00ab6960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 11850: 00ae010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 11851: 00ab7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 11852: 004b50b4 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 11853: 0061a7d0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 11854: 0076a8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 11853: 0061a7e0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 11854: 0076a8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 11855: 00adfff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 11856: 00aaecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 11857: 0078e074 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 11858: 0070713c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 11857: 0078e084 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 11858: 0070714c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 11859: 00a17e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 11860: 005e2168 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 11860: 005e2178 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 11861: 00aac1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 11862: 00ab0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 11863: 00aa661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 11864: 00ab09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 11865: 0072d6cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 11866: 005e1ea8 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 11867: 00761c9c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 11865: 0072d6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 11866: 005e1eb8 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 11867: 00761cac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 11868: 00aa6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 11869: 00ae02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 11870: 006486b0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 11870: 006486c0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 11871: 00adfdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 11872: 00995900 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 11873: 0072a3f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 11873: 0072a404 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 11874: 00ade648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 11875: 0058c564 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 11876: 005bbab8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 11877: 0057b014 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 11875: 0058c574 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 11876: 005bbac8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 11877: 0057b024 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 11878: 00adfe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 11879: 005db324 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 11879: 005db334 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 11880: 00adf9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 11881: 00646af8 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 11882: 007aa674 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 11883: 007ed354 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 11884: 0056037c 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 11881: 00646b08 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 11882: 007aa684 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 11883: 007ed364 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 11884: 0056038c 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 11885: 00aa93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 11886: 007cba8c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 11886: 007cba9c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 11887: 004b2b08 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 11888: 00adf090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 11889: 001ecb6c 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 11890: 002a38fc 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 11891: 002f39a8 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 11892: 00ae0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 11893: 0047d514 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 11894: 00966e28 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 11894: 00966e38 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 11895: 00ade9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 11896: 004722ac 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 11897: 00353f34 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 11898: 00706d38 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 11899: 0062778c 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 11898: 00706d48 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 11899: 0062779c 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 11900: 00480590 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 11901: 00ab0f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 11902: 007b56f8 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 11902: 007b5708 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 11903: 00adec86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 11904: 00ade7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 11905: 0060a6a8 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 11906: 00552278 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 11905: 0060a6b8 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 11906: 00552288 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 11907: 00adeb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 11908: 007895bc 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 11908: 007895cc 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 11909: 00aabbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 11910: 00adf80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 11911: 00aacca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 11912: 005bd9f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 11912: 005bda00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 11913: 00ab6740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 11914: 00ab8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 11915: 00775464 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 11915: 00775474 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 11916: 00aaa428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 11917: 0062b1d4 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 11917: 0062b1e4 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 11918: 00aaa538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 11919: 00ab0424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 11920: 00a9ee48 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 11921: 00ae05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 11922: 00ade614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 11923: 007843e4 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 11923: 007843f4 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 11924: 00aba330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 11925: 00aaa998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 11926: 0022a3e8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 11927: 0078df4c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 11927: 0078df5c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 11928: 00aa62d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 11929: 00794d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 11930: 00786af0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 11931: 0051a644 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 11932: 00680a8c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 11929: 00794d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 11930: 00786b00 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 11931: 0051a654 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 11932: 00680a9c 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 11933: 00adef50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 11934: 007c24e0 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 11934: 007c24f0 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 11935: 00aa4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 11936: 006e18d8 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 11936: 006e18e8 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 11937: 002365fc 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 11938: 005e2f64 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 11939: 007624a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 11938: 005e2f74 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 11939: 007624b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 11940: 00ab3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 11941: 0051ab58 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 11941: 0051ab68 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 11942: 00ae0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 11943: 00617e58 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 11943: 00617e68 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 11944: 0022af20 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 11945: 0070e790 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 11946: 00648af4 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 11945: 0070e7a0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 11946: 00648b04 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 11947: 00aaf094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 11948: 004d222c 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 11949: 006448c0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 11949: 006448d0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 11950: 00ab0004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 11951: 00aaf2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 11952: 00ae030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 11953: 00adfaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 11954: 00ab07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 11955: 00aaa7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 11956: 0043bf70 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 11957: 00299860 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 11958: 00ab9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 11959: 0050a31c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 11960: 00709558 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 11959: 0050a32c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 11960: 00709568 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 11961: 00a126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 11962: 00ab4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 11963: 00222310 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 11964: 00ab4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 11965: 00468720 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 11966: 00714ae4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 11967: 006d7b1c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 11966: 00714af4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 11967: 006d7b2c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 11968: 00a10220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 11969: 00adfd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 11970: 00454d5c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 11971: 00743168 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 11971: 00743178 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 11972: 00ab6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 11973: 00adfdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 11974: 00aba3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 11975: 005e1344 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 11975: 005e1354 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 11976: 00aa6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 11977: 00ae01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 11978: 00aaa2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 11979: 00adee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 11980: 00ab82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 11981: 00a11e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 11982: 0050a3fc 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 11982: 0050a40c 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 11983: 009ee6c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 11984: 00ae04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 11985: 00adf8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 11986: 004494a0 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 11987: 007f9d68 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 11987: 007f9d78 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 11988: 00ab6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 11989: 00ae06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 11990: 00aa8404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 11991: 00aace48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 11992: 002e59a4 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 11993: 00ab2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 11994: 00aba604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 11995: 00ae055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 11996: 007e9f7c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 11996: 007e9f8c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 11997: 004c4cec 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 11998: 008060e8 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 11998: 008060f8 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 11999: 00aa665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 12000: 0023460c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 12001: 00adfb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 12002: 00ab1b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 12003: 00797f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 12003: 00797f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 12004: 00adefa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 12005: 005cbcf4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 12005: 005cbd04 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 12006: 0023d960 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 12007: 00ab3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 12008: 0048c3a0 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 12009: 00ab40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 12010: 004432f4 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 12011: 0054b7a8 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 12011: 0054b7b8 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 12012: 00a16f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 12013: 0045bfc0 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 12014: 00adfc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 12015: 00ad6eec 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 12016: 00adffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 12017: 00aa680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 12018: 00ae0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 12019: 00ab92c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 12020: 00ab1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 12021: 007bf9bc 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 12021: 007bf9cc 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 12022: 00ab1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 12023: 00ab03a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 12024: 00adfc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 12025: 00429040 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 12026: 00ade5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 12027: 00adf782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 12028: 007d2f4c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 12028: 007d2f5c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 12029: 00271528 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 12030: 00ae06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 12031: 00adec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 12032: 00ab8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 12033: 00ae0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 12034: 00ab0034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 12035: 00ae0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 12036: 00adf28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 12037: 00adfc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 12038: 00ade8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 12039: 005c9f64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 12039: 005c9f74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 12040: 004cef80 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 12041: 002f7370 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 12042: 00ab65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 12043: 0048133c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 12044: 00a17498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 12045: 00aa9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 12046: 00aaa4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 12047: 00ae0d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 12048: 007d61bc 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 12048: 007d61cc 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 12049: 00adf596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 12050: 00ade7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 12051: 00551fb0 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 12052: 005621d0 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 12051: 00551fc0 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 12052: 005621e0 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 12053: 00ade64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 12054: 004afd4c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 12055: 0047e95c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 12056: 006be5a0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 12056: 006be5b0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 12057: 00ade73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 12058: 00ab4860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 12059: 00aa4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12060: 00ab29b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 12061: 00737798 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 12061: 007377a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 12062: 00ab8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 12063: 0021744c 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 12064: 0071c134 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 12064: 0071c144 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 12065: 0042cbd8 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 12066: 00adff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 12067: 00219908 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 12068: 00ade4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 12069: 00aded52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 12070: 00adf8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 12071: 007ecf08 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 12071: 007ecf18 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 12072: 0036955c 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 12073: 00ab503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 12074: 009e9f68 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 12075: 00ade7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 12076: 00adf956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 12077: 00adf16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 12078: 00aabdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 12079: 007ff0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 12080: 006e0f68 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 12081: 0060e2b4 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 12079: 007ff0f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 12080: 006e0f78 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 12081: 0060e2c4 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 12082: 00adecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 12083: 00adfc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 12084: 00aab68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 12085: 007d32dc 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 12085: 007d32ec 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 12086: 0021bbf8 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 12087: 00633314 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 12087: 00633324 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 12088: 00ae06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 12089: 00ab11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 12090: 004c8030 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 12091: 00aa80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 12092: 00ab4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 12093: 005866ec 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 12093: 005866fc 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 12094: 00ab9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 12095: 00ab34e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 12096: 007db8b4 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 12096: 007db8c4 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 12097: 00adfe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 12098: 00adfc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 12099: 00ae02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 12100: 00adff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 12101: 00adfaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 12102: 005a95fc 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 12102: 005a960c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 12103: 00342474 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 12104: 00780050 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 12104: 00780060 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 12105: 00aded28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 12106: 004ff228 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 12106: 004ff238 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 12107: 0034ba78 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 12108: 00ab0044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 12109: 00adfe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 12110: 0043e7e8 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 12111: 00adfa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 12112: 007e3e04 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 12112: 007e3e14 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 12113: 009eaa7c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 12114: 0079bf68 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 12114: 0079bf78 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 12115: 0044ac30 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 12116: 004942ac 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 12117: 007ed234 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 12117: 007ed244 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 12118: 00aba430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 12119: 009e6c8c 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 12120: 007d170c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 12120: 007d171c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 12121: 00aa7ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 12122: 004d24f4 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 12123: 0069d4b0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 12123: 0069d4c0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 12124: 00adfdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 12125: 00ab8f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 12126: 005aec88 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 12126: 005aec98 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 12127: 00235d04 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 12128: 00ae058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12129: 00ab3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 12130: 002305f4 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 12131: 0057ac60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 12131: 0057ac70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 12132: 00aba7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 12133: 00ae0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12134: 00771e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 12134: 00771e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 12135: 00227c38 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 12136: 00ae070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 12137: 00796964 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 12137: 00796974 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 12138: 00aaa7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 12139: 00ab0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 12140: 009e7fc4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 12141: 005245d0 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 12142: 006479e8 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 12143: 005a88e4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 12141: 005245e0 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 12142: 006479f8 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 12143: 005a88f4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 12144: 00aa74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 12145: 00ade540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 12146: 0072e860 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 12146: 0072e870 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 12147: 00ae0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 12148: 00ae03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 12149: 00ae06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 12150: 0073bc40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 12150: 0073bc50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 12151: 00ae0c48 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 12152: 00705f5c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 12152: 00705f6c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 12153: 00ae035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 12154: 00735e64 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 12154: 00735e74 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 12155: 00aa9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 12156: 007b8484 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 12156: 007b8494 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 12157: 00adf38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 12158: 00467708 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 12159: 0022a5f8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 12160: 00ab69d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 12161: 00ab4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 12162: 0047cfb8 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 12163: 00adfc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 12164: 00ae02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 12165: 00ab9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 12166: 00aae238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 12167: 00ab87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 12168: 005c4844 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 12169: 006fbb94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 12168: 005c4854 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 12169: 006fbba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 12170: 00adec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 12171: 00adeea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 12172: 00adf8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 12173: 0034f2b0 1012 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 12174: 00aa6c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 12175: 002548f4 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 12176: 00adf5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 12177: 00ade8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 12178: 004c8210 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 12179: 00adec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 12180: 0079c368 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 12181: 0079ef08 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 12180: 0079c378 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 12181: 0079ef18 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 12182: 00ab5a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 12183: 00adf88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 12184: 00adf89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 12185: 0034cf38 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 12186: 00454c44 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 12187: 0022b148 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 12188: 00239b1c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 12189: 005dd750 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 12189: 005dd760 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 12190: 00ab4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 12191: 00733eac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 12192: 00584e04 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 12191: 00733ebc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 12192: 00584e14 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 12193: 00ade60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 12194: 00ade892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 12195: 007ce3d4 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 12196: 00748580 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 12195: 007ce3e4 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 12196: 00748590 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 12197: 00adf4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 12198: 0031c258 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 12199: 00ade756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 12200: 0022132c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 12201: 0027db3c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 12202: 00adfcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 12203: 002f23d4 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 12204: 00ab2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 12205: 005bccb4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 12206: 00644b00 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 12207: 007942b8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 12205: 005bccc4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 12206: 00644b10 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 12207: 007942c8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 12208: 00ab04a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 12209: 0046c2a4 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 12210: 00ade34c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 12211: 007fef78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 12212: 007be06c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 12211: 007fef88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 12212: 007be07c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 12213: 00ae009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 12214: 00abbe98 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 12215: 00495eb8 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 12216: 00adff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 12217: 00ade666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 12218: 00aae178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 12219: 00ade74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 12220: 0073d0fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 12220: 0073d10c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 12221: 00ab79f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 12222: 0064c4c8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 12222: 0064c4d8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 12223: 00ade834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 12224: 007483a4 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 12224: 007483b4 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 12225: 00ae0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 12226: 00ab5d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 12227: 00ab3250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 12228: 0070c560 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 12229: 007c71bc 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 12230: 00706868 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 12228: 0070c570 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 12229: 007c71cc 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 12230: 00706878 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 12231: 00ae0126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 12232: 004d414c 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 12233: 007b4930 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 12233: 007b4940 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 12234: 00adfc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 12235: 004d823c 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 12236: 00742f68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 12237: 005a9648 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 12238: 005429d0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 12236: 00742f78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 12237: 005a9658 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 12238: 005429e0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 12239: 00ae025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 12240: 00aa8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 12241: 0034e9c8 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 12242: 0023146c 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 12243: 005c4a08 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 12243: 005c4a18 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 12244: 00adfbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 12245: 00aab47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 12246: 0075d0a8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 12247: 006fe658 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 12246: 0075d0b8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 12247: 006fe668 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 12248: 002279b0 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 12249: 00ab4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 12250: 00aa9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 12251: 00571b00 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 12251: 00571b10 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 12252: 00adf0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 12253: 00741c18 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 12253: 00741c28 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 12254: 00ab1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 12255: 00ab10d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 12256: 00ab6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 12257: 00adfaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 12258: 00ae0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 12259: 00ab6b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 12260: 004dfd28 316 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_read_register │ │ │ │ - 12261: 006daf08 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 12262: 005f0230 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 12261: 006daf18 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 12262: 005f0240 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 12263: 00455fd0 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 12264: 0056cf0c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 12264: 0056cf1c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 12265: 00adfdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 12266: 00477288 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 12267: 00ab7534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 12268: 009ee768 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 12269: 009d9234 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 12270: 00997498 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 12271: 007e53f8 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 12272: 007ee274 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 12271: 007e5408 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 12272: 007ee284 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 12273: 00aa9d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 12274: 005bde10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 12274: 005bde20 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 12275: 00adfc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 12276: 0078da8c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 12277: 0060ced8 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 12276: 0078da9c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 12277: 0060cee8 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 12278: 00ab59c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 12279: 00ab3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 12280: 0059e884 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 12280: 0059e894 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 12281: 00adfa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 12282: 00ab3700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 12283: 00710588 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 12284: 005c5890 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 12285: 0069b750 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 12286: 007718b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 12283: 00710598 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 12284: 005c58a0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 12285: 0069b760 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 12286: 007718c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 12287: 00ade77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 12288: 005cc1e4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 12288: 005cc1f4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 12289: 00a17ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 12290: 00756c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 12291: 0065d8cc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 12290: 00756c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 12291: 0065d8dc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 12292: 00adec26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 12293: 00adeab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 12294: 0057140c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 12294: 0057141c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 12295: 0024ea38 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 12296: 00aabb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 12297: 0057efb4 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 12298: 007104c8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 12297: 0057efc4 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 12298: 007104d8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 12299: 0048d3d4 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 12300: 00adeec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 12301: 00ae0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 12302: 00ae0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 12303: 007953d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 12303: 007953e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 12304: 009ea6ec 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 12305: 006d92bc 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 12306: 007a57d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 12305: 006d92cc 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 12306: 007a57e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 12307: 00aab8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 12308: 00aa4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 12309: 00397638 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 12310: 00ab6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 12311: 00a1db6c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 12312: 005f7318 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 12312: 005f7328 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 12313: 00adf1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 12314: 00ab6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 12315: 00355dc0 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 12316: 00adec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 12317: 00aa8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 12318: 0039764c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 12319: 009eb1e8 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 12320: 0048d360 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 12321: 0054b0ec 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 12321: 0054b0fc 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 12322: 00aa6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 12323: 00aaee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 12324: 00ab0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 12325: 00aa4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 12326: 00ae018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 12327: 007016a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 12327: 007016b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 12328: 0027db44 4 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 12329: 00480c14 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 12330: 00543bf0 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 12330: 00543c00 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 12331: 00a156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 12332: 00aa7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 12333: 007c493c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 12334: 006ee004 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 12335: 00582534 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 12333: 007c494c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 12334: 006ee014 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 12335: 00582544 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 12336: 00ab9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 12337: 007e2928 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 12338: 006540bc 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 12337: 007e2938 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 12338: 006540cc 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 12339: 00228280 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 12340: 0078fb18 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 12341: 00966e60 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 12342: 0077e280 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 12340: 0078fb28 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 12341: 00966e70 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 12342: 0077e290 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 12343: 00adf216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 12344: 00ae00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 12345: 00ae03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 12346: 00aaf778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 12347: 001e9874 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 12348: 00adf9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 12349: 00ab24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 12350: 00ade974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 12351: 0058bcf8 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 12352: 009541c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 12351: 0058bd08 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 12352: 009541d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 12353: 00adf754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 12354: 004940fc 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 12355: 005804f0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 12355: 00580500 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 12356: 00aaffc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 12357: 00adfa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 12358: 0076bc9c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 12358: 0076bcac 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 12359: 004699ec 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 12360: 00aa5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 12361: 009eaf14 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 12362: 00757898 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 12362: 007578a8 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 12363: 00ab9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 12364: 004d4264 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 12365: 00ab1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 12366: 005d4ee0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 12366: 005d4ef0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 12367: 0042ff6c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 12368: 00799f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 12368: 00799f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 12369: 00aded10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 12370: 00a1d968 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 12371: 00adf874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 12372: 00637aac 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 12372: 00637abc 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 12373: 00adf118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 12374: 00ab32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 12375: 00ae0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 12376: 00ade489 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 12377: 00ab1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 12378: 006ee1a0 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 12378: 006ee1b0 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 12379: 00adf192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 12380: 00aad598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 12381: 007d618c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 12381: 007d619c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 12382: 00ae0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 12383: 00ae079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 12384: 0043e760 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 12385: 007f29c0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 12385: 007f29d0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 12386: 00adf56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 12387: 00adf0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 12388: 00adfe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 12389: 00ab7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 12390: 007f2394 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 12390: 007f23a4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 12391: 002d5248 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 12392: 0034b6e0 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 12393: 007f2570 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 12394: 005d597c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 12393: 007f2580 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 12394: 005d598c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 12395: 00aa7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 12396: 0063b0bc 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 12396: 0063b0cc 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 12397: 00aada98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 12398: 00adf206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 12399: 00ab2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 12400: 0043c2ec 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 12401: 00aba634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 12402: 00aa5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 12403: 00768174 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 12403: 00768184 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 12404: 0023a1bc 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 12405: 00aafff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 12406: 00aa7984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 12407: 004d0a18 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 12408: 00adf228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 12409: 007e0170 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 12410: 007452e0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 12411: 0070f990 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 12409: 007e0180 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 12410: 007452f0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 12411: 0070f9a0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 12412: 00ab8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 12413: 0044988c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 12414: 007b6fdc 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 12415: 0070140c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 12414: 007b6fec 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 12415: 0070141c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 12416: 00ab3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 12417: 002e96b0 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 12418: 00ab59d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 12419: 00adfe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 12420: 00adf48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 12421: 0043c460 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 12422: 00ab8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 12423: 00449720 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 12424: 0043c084 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 12425: 00aabf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 12426: 00adf454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 12427: 00aa8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 12428: 007bc754 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 12429: 008f8010 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 12428: 007bc764 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 12429: 008f8020 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 12430: 00ab4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 12431: 005cc504 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 12431: 005cc514 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 12432: 009eb8c8 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 12433: 00ade92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 12434: 00ae048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 12435: 004b2794 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 12436: 00adf93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 12437: 00adfdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 12438: 0037b2c0 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 12439: 00adebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 12440: 00aba774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 12441: 00ade61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 12442: 00580548 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 12442: 00580558 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 12443: 0024bdd4 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 12444: 00221ba8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 12445: 004d88fc 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 12446: 00aded6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 12447: 00230cd0 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 12448: 00adf620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 12449: 00adeb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 12450: 00aa4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 12451: 005b02cc 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 12451: 005b02dc 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 12452: 00ae024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 12453: 00355374 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 12454: 00ade51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 12455: 00adf584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 12456: 00ab63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 12457: 005536dc 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 12458: 007fc248 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 12457: 005536ec 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 12458: 007fc258 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 12459: 00ab9290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 12460: 003bba30 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 12461: 009ea5dc 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 12462: 004699b4 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 12463: 00aaa3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 12464: 00ae0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 12465: 00ab3590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 12466: 00268580 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 12467: 00787aec 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 12467: 00787afc 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 12468: 00221c10 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 12469: 007fa2ec 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 12469: 007fa2fc 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 12470: 00adff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 12471: 00ae05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 12472: 00adf70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 12473: 0044ada8 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 12474: 00746548 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 12474: 00746558 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 12475: 00ade4bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 12476: 00ade5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 12477: 007ce124 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 12477: 007ce134 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 12478: 00ae0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 12479: 00ab7454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 12480: 00adf48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 12481: 00abbe84 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 12482: 00222b60 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 12483: 00ab30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 12484: 0072e074 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 12485: 0078e324 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 12484: 0072e084 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 12485: 0078e334 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 12486: 00ab00f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 12487: 00ae019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 12488: 005d5a34 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 12489: 006d9100 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 12490: 00619ae8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 12488: 005d5a44 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 12489: 006d9110 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 12490: 00619af8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 12491: 00ae0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 12492: 00ab8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 12493: 00ab3580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 12494: 00adf91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 12495: 00adfd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 12496: 00215f7c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 12497: 0072670c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 12497: 0072671c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 12498: 00ab73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 12499: 00adeaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 12500: 007bd554 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 12500: 007bd564 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 12501: 00ad5d50 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 12502: 0079b48c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 12502: 0079b49c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 12503: 002d5c84 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 12504: 008f800c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 12505: 005b05dc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 12504: 008f801c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 12505: 005b05ec 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 12506: 00aa9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 12507: 00ab9250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 12508: 002925e0 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 12509: 00adf8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 12510: 002d9c0c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 12511: 00ae0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 12512: 0023c358 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 12513: 004d3388 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 12514: 0046d6f4 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 12515: 00ab2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 12516: 0077fa1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 12516: 0077fa2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 12517: 00aa81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 12518: 007fa2f8 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 12519: 006837a4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 12520: 0075d25c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 12518: 007fa308 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 12519: 006837b4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 12520: 0075d26c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 12521: 00aad128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 12522: 00787744 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 12523: 007aba28 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 12522: 00787754 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 12523: 007aba38 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 12524: 00adf46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 12525: 00ab57a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 12526: 00adf400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 12527: 005cd514 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 12528: 0074bae0 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 12527: 005cd524 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 12528: 0074baf0 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 12529: 00232000 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 12530: 00ab3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 12531: 00ab2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 12532: 007f9408 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 12532: 007f9418 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 12533: 00adf728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 12534: 002dd95c 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 12535: 004cea1c 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 12536: 00aab42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 12537: 00adf55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 12538: 00adff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 12539: 0042ee70 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 12540: 005895f0 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 12540: 00589600 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 12541: 00adfabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 12542: 00aa43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 12543: 00ab6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 12544: 00aaf594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 12545: 00ae03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 12546: 00ab86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 12547: 0070d0a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 12547: 0070d0b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 12548: 00adf050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 12549: 00aaa238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 12550: 007df810 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 12551: 0052214c 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 12550: 007df820 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 12551: 0052215c 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 12552: 0021f580 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 12553: 00494798 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 12554: 00578468 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 12554: 00578478 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 12555: 00ae03d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 12556: 00aa5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 12557: 00785164 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 12557: 00785174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 12558: 00adf2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 12559: 00adf1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 12560: 004b4514 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 12561: 0023d3bc 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 12562: 005805f4 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 12562: 00580604 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 12563: 00adf3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 12564: 005896e4 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 12565: 00718ee4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 12564: 005896f4 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 12565: 00718ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 12566: 00254b24 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 12567: 0024c384 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 12568: 00aad478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 12569: 005b46a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 12569: 005b46b8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 12570: 00ae0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 12571: 007968d0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 12571: 007968e0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 12572: 00ae01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 12573: 00adf704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 12574: 00ade6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 12575: 0057aff4 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 12575: 0057b004 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 12576: 00aaab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 12577: 006f9c84 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 12578: 005e6ce8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 12577: 006f9c94 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 12578: 005e6cf8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 12579: 00aa60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 12580: 0053d38c 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 12580: 0053d39c 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 12581: 00ade6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 12582: 00536230 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 12583: 007d4dc0 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 12582: 00536240 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 12583: 007d4dd0 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 12584: 00ae0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 12585: 00ab4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 12586: 00617a30 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 12586: 00617a40 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 12587: 00aa9720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 12588: 00ab3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 12589: 00ab6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 12590: 00ab2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 12591: 005e47e8 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 12591: 005e47f8 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 12592: 00adfa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 12593: 00ab3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 12594: 005d5254 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 12594: 005d5264 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 12595: 00ab61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 12596: 0024db88 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 12597: 00ade384 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 12598: 005d5a90 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 12599: 007c2640 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 12598: 005d5aa0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 12599: 007c2650 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 12600: 004c8140 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 12601: 00ab0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 12602: 00ae02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 12603: 007cad00 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 12604: 006fbe74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 12603: 007cad10 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 12604: 006fbe84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 12605: 0043fdc4 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 12606: 00adec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 12607: 00292774 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 12608: 00adeffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 12609: 0067ee64 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 12610: 00619dbc 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 12609: 0067ee74 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 12610: 00619dcc 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 12611: 00ae0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 12612: 005b533c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 12612: 005b534c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 12613: 0035cc24 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 12614: 0048198c 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 12615: 0072d0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 12615: 0072d0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 12616: 00adeae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 12617: 00aadd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 12618: 00aa55cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 12619: 00aa6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 12620: 00adfd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 12621: 005454d8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 12622: 00611d84 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 12623: 005ee8f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 12621: 005454e8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 12622: 00611d94 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 12623: 005ee908 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 12624: 00ab9520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 12625: 00aac19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 12626: 00742ef8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 12627: 005ef3a0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 12626: 00742f08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 12627: 005ef3b0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 12628: 004c806c 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 12629: 00adeb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 12630: 00524c90 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 12631: 00652948 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 12632: 007d5368 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 12630: 00524ca0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 12631: 00652958 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 12632: 007d5378 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 12633: 009ea4c4 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 12634: 009eb708 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 12635: 00aabc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 12636: 00aa7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 12637: 0093899c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 12637: 009389ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 12638: 00ab1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 12639: 0068a340 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 12639: 0068a350 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 12640: 00adf942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 12641: 00765270 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 12642: 00966dfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 12643: 00938998 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 12641: 00765280 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 12642: 00966e0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 12643: 009389a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 12644: 00aaf820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 12645: 0057eb98 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 12646: 007d2518 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 12647: 006fc09c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 12645: 0057eba8 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 12646: 007d2528 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 12647: 006fc0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 12648: 00adf264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 12649: 0064a18c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 12649: 0064a19c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 12650: 00ae075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 12651: 00ade808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 12652: 007bbc24 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 12652: 007bbc34 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 12653: 00ade506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 12654: 00a12efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 12655: 00ab9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 12656: 00ad6f68 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 12657: 00adf700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 12658: 0043c85c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 12659: 0060fac0 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 12659: 0060fad0 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 12660: 00adfb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 12661: 00429300 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 12662: 00ae04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 12663: 00aa4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 12664: 00aab8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 12665: 00aada38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 12666: 00aa4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 12667: 005d3f68 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 12667: 005d3f78 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 12668: 004d6cc8 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 12669: 00adeb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 12670: 00aaa478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 12671: 00adeb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 12672: 0054e9dc 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 12672: 0054e9ec 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 12673: 00adf1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 12674: 00aaebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 12675: 00746828 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 12675: 00746838 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 12676: 00aad5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 12677: 00786830 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 12677: 00786840 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 12678: 00a15524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 12679: 00ab4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 12680: 00aaedf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 12681: 007cc924 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 12681: 007cc934 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 12682: 00adf94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 12683: 00adf394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 12684: 00ae0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 12685: 002f2bd0 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 12686: 00ae02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 12687: 0057366c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 12687: 0057367c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 12688: 00ab7384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 12689: 0091883c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 12689: 0091884c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 12690: 002a8588 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 12691: 00ade638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 12692: 004c7f20 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 12693: 00791dd8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 12693: 00791de8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 12694: 00ab0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 12695: 00782aac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 12695: 00782abc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 12696: 004ce800 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 12697: 00aa0d70 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 12698: 00ab83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 12699: 00ab5ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 12700: 00aaf3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 12701: 00adfa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 12702: 0027dbd4 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 12703: 005af280 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 12704: 006f72f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 12703: 005af290 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 12704: 006f7300 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 12705: 001ebe50 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 12706: 00221dd8 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 12707: 0074ae00 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 12708: 0077ff14 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 12709: 007e04d4 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 12710: 005d5c5c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 12707: 0074ae10 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 12708: 0077ff24 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 12709: 007e04e4 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 12710: 005d5c6c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 12711: 00ab25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 12712: 0023051c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 12713: 00adf77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 12714: 00ab7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 12715: 005aa13c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 12715: 005aa14c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 12716: 00abaa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 12717: 003600fc 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 12718: 00239f38 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 12719: 00ade7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 12720: 00adff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 12721: 003527ac 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 12722: 00ab4a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 12723: 00a1f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_eq_d │ │ │ │ 12724: 00ab0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 12725: 00ab0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 12726: 00a15734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 12727: 00abaab0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 12728: 00adfe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 12729: 00786924 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 12730: 006a2e08 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 12731: 0052bc7c 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 12732: 005d8090 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 12733: 005e15f8 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 12729: 00786934 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 12730: 006a2e18 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 12731: 0052bc8c 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 12732: 005d80a0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 12733: 005e1608 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 12734: 00aac0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 12735: 00501f58 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 12735: 00501f68 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 12736: 00a1f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_eq_s │ │ │ │ 12737: 002da418 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 12738: 00995cdc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 12739: 0034b4b8 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 12740: 00235cf4 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 12741: 009e1438 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 12742: 00360620 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 12743: 009e9f9c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 12744: 005b1394 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 12744: 005b13a4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 12745: 00adf858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 12746: 007d00bc 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 12746: 007d00cc 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 12747: 009ea508 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 12748: 00747f7c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 12748: 00747f8c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 12749: 00adfd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 12750: 00adf84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 12751: 00ade92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 12752: 00adf842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 12753: 00ae01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 12754: 0062c130 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 12754: 0062c140 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 12755: 00adf166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 12756: 00ade8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 12757: 0074d2a8 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 12758: 00518748 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 12757: 0074d2b8 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 12758: 00518758 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 12759: 00a203a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_cy │ │ │ │ - 12760: 005bd08c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 12760: 005bd09c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 12761: 00ade9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 12762: 00aafa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 12763: 007d0434 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 12763: 007d0444 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 12764: 00ade85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 12765: 00ae0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 12766: 004cd240 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 12767: 007da350 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 12768: 00594168 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 12767: 007da360 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 12768: 00594178 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 12769: 00aa86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 12770: 0075f0fc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 12770: 0075f10c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 12771: 00ab22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 12772: 0069dd08 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 12772: 0069dd18 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 12773: 00aaac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 12774: 005825c8 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 12774: 005825d8 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 12775: 00ab72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 12776: 00ab9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 12777: 003559f4 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 12778: 00aa68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 12779: 00ae0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 12780: 00577d80 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 12780: 00577d90 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 12781: 00adece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 12782: 00ab0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 12783: 00ab8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 12784: 007f95d4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 12784: 007f95e4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 12785: 00aa50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 12786: 005ef234 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 12787: 00656c1c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 12786: 005ef244 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 12787: 00656c2c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 12788: 00adeafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 12789: 00adee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 12790: 007ba52c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 12790: 007ba53c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 12791: 00ae0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 12792: 00aaccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 12793: 00aaf4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 12794: 005420dc 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 12795: 0077c76c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 12796: 007f2378 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 12797: 007a0078 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 12798: 00541758 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 12799: 0057ef5c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 12794: 005420ec 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 12795: 0077c77c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 12796: 007f2388 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 12797: 007a0088 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 12798: 00541768 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 12799: 0057ef6c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 12800: 00aa7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 12801: 00a20110 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 12802: 0099714c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 12803: 00ae03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 12804: 00aadba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 12805: 00aa8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 12806: 00213e24 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 12807: 00aa6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 12808: 0070ba60 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 12808: 0070ba70 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 12809: 00ae015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 12810: 0073e758 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 12810: 0073e768 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 12811: 004771a0 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 12812: 00adf6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 12813: 00adf278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 12814: 00aa7a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 12815: 00710fa0 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 12815: 00710fb0 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 12816: 00352c30 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 12817: 004ce600 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 12818: 00aa4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 12819: 00218ef4 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 12820: 009d86a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 12821: 00a20428 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 12822: 00aa6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 12823: 00aa4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 12824: 0061311c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 12824: 0061312c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 12825: 00ae0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 12826: 00aa8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 12827: 005b2fac 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 12827: 005b2fbc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 12828: 00238d94 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 12829: 00ab7554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 12830: 00235ef8 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 12831: 00ae07b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 12832: 004d6194 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 12833: 00aab94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 12834: 00ab7984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 12835: 00adf496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 12836: 00ae0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 12837: 0075898c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 12838: 0069a66c 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 12839: 0057494c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 12840: 005bc5f4 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 12841: 006d6728 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 12837: 0075899c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 12838: 0069a67c 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 12839: 0057495c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 12840: 005bc604 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 12841: 006d6738 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 12842: 00477b88 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 12843: 0063a748 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 12843: 0063a758 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 12844: 002a7440 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 12845: 003529fc 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 12846: 00adf68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 12847: 0035c774 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 12848: 00574e84 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 12848: 00574e94 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 12849: 00aa5e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 12850: 00536234 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 12850: 00536244 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 12851: 009eb1c0 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 12852: 00ab4418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 12853: 00701b08 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 12854: 005b19ac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 12853: 00701b18 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 12854: 005b19bc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 12855: 00adf78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 12856: 00adf07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 12857: 00ae07b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 12858: 003c87ec 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 12859: 00656c84 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 12860: 006bd9c8 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 12861: 0057b3f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 12859: 00656c94 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 12860: 006bd9d8 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 12861: 0057b404 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 12862: 00a9ec18 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 12863: 00adfa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 12864: 00aabb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 12865: 00adf586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 12866: 00adfb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 12867: 004154c0 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 12868: 00ab5cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 12869: 005ee910 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 12869: 005ee920 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 12870: 00aa4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 12871: 0044adf4 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 12872: 00ade96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 12873: 00aa5380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 12874: 0029f200 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 12875: 0072cf9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 12875: 0072cfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 12876: 00ab64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 12877: 00ade772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 12878: 00ab2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 12879: 0035ec7c 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 12880: 005b6778 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 12881: 0079ff2c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 12880: 005b6788 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 12881: 0079ff3c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 12882: 00aa8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 12883: 00aa8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 12884: 0057a444 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 12884: 0057a454 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 12885: 00ae0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 12886: 00a17bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 12887: 00583728 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 12887: 00583738 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 12888: 00aa5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 12889: 00495dfc 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 12890: 002a31fc 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 12891: 00648d44 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 12891: 00648d54 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 12892: 00ae0c9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 12893: 00625730 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 12893: 00625740 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 12894: 00ade668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 12895: 00aa5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 12896: 00adf142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 12897: 00ab8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 12898: 0029a640 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 12899: 00ae0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 12900: 00ae01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 12901: 007809f8 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 12901: 00780a08 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 12902: 00aaa818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 12903: 00745c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 12903: 00745c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 12904: 00ade4cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 12905: 00231be0 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 12906: 00244e30 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 12907: 005843dc 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 12907: 005843ec 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 12908: 00ae0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 12909: 00ae04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 12910: 00ab5880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 12911: 00adf344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 12912: 00adea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 12913: 0054fa38 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 12914: 007beb7c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 12913: 0054fa48 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 12914: 007beb8c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 12915: 00aa45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 12916: 00adf97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 12917: 006e2768 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 12917: 006e2778 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 12918: 00adfd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 12919: 00aba140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 12920: 00aad398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 12921: 00ab9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 12922: 00adf2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 12923: 00ae079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 12924: 00aaae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 12925: 00ab30b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 12926: 00aaea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 12927: 00361f00 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 12928: 0021ac20 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 12929: 0079adf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 12929: 0079ae08 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 12930: 00adf932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 12931: 00ae0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 12932: 002663f4 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 12933: 0021901c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 12934: 00ae04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12935: 00adfea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 12936: 00449ee4 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 12937: 00adeb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 12938: 00adf61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 12939: 00a13a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 12940: 003064c8 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 12941: 005bdfc0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 12941: 005bdfd0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 12942: 00ab0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 12943: 00ab4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 12944: 00ab0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 12945: 00adf9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 12946: 00ade4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 12947: 0023a18c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 12948: 00a18728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 12949: 00ade6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 12950: 00aaab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 12951: 0043888c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 12952: 00714d50 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 12952: 00714d60 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 12953: 00aadad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 12954: 00ade95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 12955: 00aba884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 12956: 0030fc78 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 12957: 001e9854 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 12958: 00aacb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 12959: 0029a110 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 12960: 006f8e48 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 12961: 007e3d60 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 12962: 005af6f4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 12960: 006f8e58 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 12961: 007e3d70 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 12962: 005af704 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 12963: 0030f8c0 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 12964: 00adf412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 12965: 00aad048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 12966: 005b68c8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 12966: 005b68d8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 12967: 00aa7ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 12968: 00ade98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 12969: 00ab4a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 12970: 00adf148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 12971: 0023d7e4 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 12972: 00adf3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 12973: 00714f9c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 12973: 00714fac 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 12974: 00adff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 12975: 007a01e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 12976: 005da734 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 12975: 007a01f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 12976: 005da744 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 12977: 00ab7a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 12978: 00231f70 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 12979: 00ab2e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 12980: 006fd6e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 12980: 006fd6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 12981: 00aae308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 12982: 00adf58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 12983: 00aac2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 12984: 0058286c 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 12985: 00774cf0 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 12984: 0058287c 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 12985: 00774d00 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 12986: 00aa9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 12987: 00adfd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 12988: 00abc0d4 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 12989: 00ab4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 12990: 007cd404 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 12991: 006f3bfc 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 12992: 00654020 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 12993: 0053caa4 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 12994: 00739720 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 12990: 007cd414 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 12991: 006f3c0c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 12992: 00654030 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 12993: 0053cab4 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 12994: 00739730 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 12995: 0021cd78 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 12996: 00abaca4 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 12997: 007ec46c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 12997: 007ec47c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 12998: 00ab59b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 12999: 004161d0 296 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 13000: 0022be30 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 13001: 00ae05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 13002: 00adf09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 13003: 00996830 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 13004: 007bc35c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 13004: 007bc36c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 13005: 00ade4d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 13006: 004a9c48 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 13007: 0034c694 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 13008: 00ab3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 13009: 00773028 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 13009: 00773038 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 13010: 00aa4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 13011: 004879c4 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 13012: 0042807c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 13013: 00ab4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 13014: 00ae0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 13015: 00ab50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 13016: 00ab0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 13017: 007bc6fc 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 13017: 007bc70c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 13018: 00ade4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 13019: 00adf224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 13020: 006fe03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 13020: 006fe04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 13021: 004a5248 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 13022: 006f74cc 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 13022: 006f74dc 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 13023: 00349a64 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 13024: 005b70c8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 13025: 00612358 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 13024: 005b70d8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 13025: 00612368 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 13026: 00ae062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 13027: 002185ac 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 13028: 00ade514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 13029: 0051f228 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 13030: 005d4598 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 13029: 0051f238 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 13030: 005d45a8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 13031: 003bbbc8 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 13032: 003bb9d0 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 13033: 00756bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 13034: 00627890 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 13035: 007ca5c8 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 13033: 00756be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 13034: 006278a0 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 13035: 007ca5d8 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 13036: 00aa6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 13037: 00aacf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 13038: 00adfdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 13039: 00604b9c 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 13040: 0073e890 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 13041: 006495ec 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 13039: 00604bac 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 13040: 0073e8a0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 13041: 006495fc 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 13042: 004393b0 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 13043: 00414010 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 13044: 00ab5c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 13045: 005f0218 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 13045: 005f0228 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 13046: 0049f140 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 13047: 00a18fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 13048: 00adf38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 13049: 00aab2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 13050: 00adfb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 13051: 00adf072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 13052: 007f001c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 13052: 007f002c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 13053: 0021f854 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 13054: 009ea75c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 13055: 00ae037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 13056: 00ab0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 13057: 00adfd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 13058: 005af140 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 13059: 00653a2c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 13058: 005af150 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 13059: 00653a3c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 13060: 00abbe88 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 13061: 00ab6ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 13062: 00adf30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 13063: 0072db24 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 13064: 0066c7fc 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 13065: 007e64f0 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 13063: 0072db34 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 13064: 0066c80c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 13065: 007e6500 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 13066: 00ab5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 13067: 00aa4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 13068: 00758f50 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 13069: 0079a6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 13068: 00758f60 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 13069: 0079a6d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 13070: 00a155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 13071: 00adfae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 13072: 00657608 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 13073: 007cbba8 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 13072: 00657618 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 13073: 007cbbb8 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 13074: 00ab0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 13075: 00aba8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 13076: 00455714 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 13077: 00adf5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 13078: 00a186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 13079: 00adf894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 13080: 0022c24c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 13081: 0079380c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 13082: 0075b9a0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 13081: 0079381c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 13082: 0075b9b0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 13083: 00294e4c 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 13084: 00adf764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 13085: 00781dac 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 13085: 00781dbc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 13086: 00a137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 13087: 00aaa978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 13088: 0043bb10 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 13089: 0027dbbc 8 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 13090: 005b38e4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 13091: 00768d90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 13092: 00596eb0 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 13090: 005b38f4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 13091: 00768da0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 13092: 00596ec0 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 13093: 00ae00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 13094: 00799240 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 13094: 00799250 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 13095: 00adf316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 13096: 00adfda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 13097: 007b55f8 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 13098: 00645348 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 13099: 006f3348 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 13097: 007b5608 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 13098: 00645358 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 13099: 006f3358 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 13100: 0043c0ac 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 13101: 00ade88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 13102: 00adf032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 13103: 00aaea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 13104: 00adfdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 13105: 002e8218 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 13106: 00ade798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 13107: 007478ec 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 13107: 007478fc 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 13108: 00349ce4 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 13109: 00ade4b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 13110: 00aae5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 13111: 00ab4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 13112: 00aa9760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 13113: 00646590 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 13114: 0050b240 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 13113: 006465a0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 13114: 0050b250 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 13115: 00ade5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 13116: 002303d0 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 13117: 0027dbb4 8 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 13118: 005aed58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 13118: 005aed68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 13119: 002186bc 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 13120: 00351b80 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 13121: 00aa7310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 13122: 00aa4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 13123: 00adef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 13124: 00adf19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 13125: 00ab6b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 13126: 00aaac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 13127: 00ab9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 13128: 009d9e7c 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 13129: 00596cf4 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 13130: 007bc8dc 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 13131: 0077fba8 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 13132: 00712c64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 13129: 00596d04 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 13130: 007bc8ec 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 13131: 0077fbb8 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 13132: 00712c74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 13133: 00adfc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 13134: 00ab43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 13135: 00ab9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ - 13136: 0054c4d8 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 13136: 0054c4e8 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 13137: 00adee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 13138: 00ab0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 13139: 00aa64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 13140: 007c2020 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 13140: 007c2030 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 13141: 004d8b08 372 FUNC GLOBAL DEFAULT 12 openrisc_cpu_do_interrupt │ │ │ │ 13142: 00ade6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 13143: 00ae05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 13144: 00ab67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 13145: 00ab2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 13146: 00509de8 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 13146: 00509df8 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 13147: 00adfb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 13148: 00429784 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 13149: 007084d4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 13149: 007084e4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 13150: 00aa84c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 13151: 00ae0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 13152: 0048c5b8 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 13153: 007a3eb4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 13153: 007a3ec4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 13154: 009d8ba8 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 13155: 00aa8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 13156: 0073522c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 13157: 007fee64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 13158: 0079ba74 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 13159: 00715e08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 13156: 0073523c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 13157: 007fee74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 13158: 0079ba84 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 13159: 00715e18 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 13160: 00ae05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 13161: 00ab7a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 13162: 00ab4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 13163: 006d697c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 13163: 006d698c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 13164: 00a1373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 13165: 006fd740 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 13165: 006fd750 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 13166: 00a19070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 13167: 00ab1728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 13168: 00adfaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 13169: 00204304 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 13170: 009e8090 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 13171: 00adf706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 13172: 00ab8bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 13173: 00ab8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13174: 00543ef8 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 13174: 00543f08 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 13175: 00a18ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 13176: 00adfd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ - 13177: 00545628 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 13178: 00794d7c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 13177: 00545638 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 13178: 00794d8c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 13179: 00ae079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 13180: 0053d130 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 13180: 0053d140 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 13181: 004a56dc 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 13182: 00adf748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 13183: 004bee20 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 13184: 00ade66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 13185: 0061bd6c 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 13185: 0061bd7c 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 13186: 00adf29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 13187: 00ab9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 13188: 0062c104 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 13188: 0062c114 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 13189: 00aad5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 13190: 00adf0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 13191: 0078d148 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 13191: 0078d158 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 13192: 00ade936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 13193: 005b36f4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 13194: 008f793c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 13193: 005b3704 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 13194: 008f794c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 13195: 009e7fe8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 13196: 00214988 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 13197: 0051c140 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 13197: 0051c150 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 13198: 00ab0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 13199: 00762c48 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 13199: 00762c58 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 13200: 00444a04 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 13201: 00ab6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 13202: 005f2184 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 13202: 005f2194 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 13203: 00adebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 13204: 0043fec4 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 13205: 0054e53c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 13206: 0072f53c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 13207: 0074889c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 13205: 0054e54c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 13206: 0072f54c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 13207: 007488ac 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 13208: 00ab8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 13209: 00415a58 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 13210: 00624afc 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 13210: 00624b0c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 13211: 00ae0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 13212: 0022c680 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 13213: 00ae04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 13214: 00adfb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 13215: 00701dd8 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 13216: 0076307c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 13215: 00701de8 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 13216: 0076308c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 13217: 00ab99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 13218: 00ae0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 13219: 00735ff0 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 13220: 00740128 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 13219: 00736000 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 13220: 00740138 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 13221: 004aa5e4 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 13222: 007d4db0 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 13223: 006be8cc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 13222: 007d4dc0 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 13223: 006be8dc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 13224: 00aa58c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 13225: 0069d434 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 13226: 0062c144 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 13225: 0069d444 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 13226: 0062c154 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 13227: 00393418 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 13228: 00aaf134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 13229: 00794bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 13230: 00774970 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 13229: 00794bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 13230: 00774980 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 13231: 009eaaf0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 13232: 00ae018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 13233: 004af9f8 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 13234: 007c6ef4 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 13235: 007e8a44 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 13236: 00744190 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 13234: 007c6f04 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 13235: 007e8a54 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 13236: 007441a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 13237: 00adfa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13238: 00ae0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 13239: 0031c828 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 13240: 003b6744 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 13241: 00ae02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 13242: 005dd4f0 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 13243: 007cd810 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 13242: 005dd500 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 13243: 007cd820 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 13244: 00aad938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 13245: 00349f74 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 13246: 00aa7540 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 13247: 00adeb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 13248: 00adfa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 13249: 005b26c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 13249: 005b26d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 13250: 00adeaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 13251: 00ae01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 13252: 002187bc 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 13253: 005e2240 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 13254: 0057a0e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 13253: 005e2250 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 13254: 0057a0f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 13255: 00ab35d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 13256: 004a4d94 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 13257: 00aa5ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 13258: 007311c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 13258: 007311d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 13259: 00ab4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 13260: 00ab0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 13261: 003b6b64 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 13262: 006f5374 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 13263: 0093897c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 13264: 006172ac 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 13265: 005d41a4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 13262: 006f5384 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 13263: 0093898c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 13264: 006172bc 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 13265: 005d41b4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 13266: 00a1ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_ov │ │ │ │ 13267: 00aa4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 13268: 007b7d8c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 13269: 007be3d0 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 13270: 0075b4e0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 13268: 007b7d9c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 13269: 007be3e0 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 13270: 0075b4f0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 13271: 00adf546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 13272: 0027db94 8 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 13273: 0070ed6c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 13274: 006fc4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 13273: 0070ed7c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 13274: 006fc4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 13275: 00adf1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 13276: 005da0e4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 13276: 005da0f4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ 13277: 004df6f4 20 FUNC GLOBAL DEFAULT 12 helper_itofd │ │ │ │ - 13278: 005d47a0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 13278: 005d47b0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 13279: 00ab1818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 13280: 00adf60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 13281: 006334e4 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 13281: 006334f4 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 13282: 002a68f0 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 13283: 0058f8dc 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 13283: 0058f8ec 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 13284: 00aade08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 13285: 00adf2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 13286: 00ab63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 13287: 00adfaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 13288: 00adfb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 13289: 00aa9ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 13290: 00adf7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 13291: 00ae055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 13292: 004beb28 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 13293: 00aaac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 13294: 006299b0 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 13294: 006299c0 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 13295: 00ae0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 13296: 00aa8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 13297: 007c2634 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 13298: 007e6c48 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 13297: 007c2644 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 13298: 007e6c58 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 13299: 004df708 16 FUNC GLOBAL DEFAULT 12 helper_itofs │ │ │ │ - 13300: 00579d9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 13300: 00579dac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 13301: 00adfcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 13302: 00a16628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 13303: 00ae04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 13304: 00adfa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 13305: 00ab76b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 13306: 0068c410 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 13306: 0068c420 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 13307: 00ab5700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 13308: 00aba974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 13309: 004a4508 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 13310: 009541f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 13310: 00954200 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 13311: 00a17c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 13312: 00480a70 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 13313: 00ab4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 13314: 00a136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 13315: 007e64d8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 13315: 007e64e8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 13316: 00ae0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 13317: 00576a7c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 13317: 00576a8c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 13318: 00aacdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 13319: 00adecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 13320: 00ad5d96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 13321: 00ae0d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 13322: 00aa6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 13323: 004d2500 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 13324: 00aa7c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 13325: 00ab61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 13326: 00477300 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 13327: 00ab6b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 13328: 007cc73c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 13328: 007cc74c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 13329: 00adee88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 13330: 007de2cc 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 13331: 00746c80 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 13330: 007de2dc 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 13331: 00746c90 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 13332: 0043dfc0 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 13333: 00735408 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 13333: 00735418 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 13334: 003fe89c 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 13335: 00ab893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 13336: 00737278 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 13336: 00737288 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 13337: 00ab8ca0 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 13338: 00a053d0 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 13339: 00adf42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 13340: 00a199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 13341: 00aaa848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 13342: 00adfbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 13343: 00aa7934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 13344: 00ab6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 13345: 00ae0d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 13346: 007db0c0 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 13347: 006265b0 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 13346: 007db0d0 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 13347: 006265c0 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 13348: 00adf76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 13349: 00aac34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 13350: 003fa77c 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 13351: 0064613c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 13351: 0064614c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 13352: 00ae06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 13353: 00562080 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 13353: 00562090 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 13354: 00aaf014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 13355: 00ab7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 13356: 00adefc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 13357: 001ebac0 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 13358: 007e6a4c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 13359: 007c4938 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 13358: 007e6a5c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 13359: 007c4948 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 13360: 00adece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 13361: 007094e8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 13361: 007094f8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 13362: 00aa5d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 13363: 00aae528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 13364: 00aa4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 13365: 00ae06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 13366: 00702afc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 13366: 00702b0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 13367: 001eb88c 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 13368: 0079e0f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 13368: 0079e100 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 13369: 00ade8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 13370: 007315e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 13370: 007315f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 13371: 004b2374 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 13372: 00ade8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 13373: 005bd278 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 13373: 005bd288 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 13374: 003419d8 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 13375: 00771468 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 13375: 00771478 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 13376: 0031e6a4 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 13377: 00397654 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 13378: 0043a574 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 13379: 00adedcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ - 13380: 00553c24 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 13380: 00553c34 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 13381: 00ade5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 13382: 00ade53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 13383: 00ab5b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 13384: 00aa9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 13385: 004a5140 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 13386: 004b3144 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 13387: 0077acf0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 13387: 0077ad00 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 13388: 00aabdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 13389: 00aa9ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 13390: 0024c6dc 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 13391: 00aaa588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 13392: 007c1698 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 13392: 007c16a8 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 13393: 00aabebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 13394: 00aacc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 13395: 0061d57c 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 13395: 0061d58c 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 13396: 00a16b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 13397: 00abbea0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 13398: 0052bc20 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 13398: 0052bc30 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 13399: 00aa5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 13400: 009e5c28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 13401: 00716f14 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 13401: 00716f24 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 13402: 00ab2e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 13403: 00543f00 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 13403: 00543f10 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 13404: 00aa9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 13405: 006fbbf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 13406: 00758bc0 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 13407: 006f7124 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 13408: 006f89ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 13405: 006fbc00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 13406: 00758bd0 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 13407: 006f7134 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 13408: 006f89fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 13409: 00adf436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 13410: 0072d1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 13411: 00541c78 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 13410: 0072d1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 13411: 00541c88 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 13412: 00adebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 13413: 004d7c98 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 13414: 00ade63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 13415: 0075bf50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 13415: 0075bf60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 13416: 00ab8c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 13417: 0051aa84 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 13417: 0051aa94 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 13418: 0021e170 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 13419: 0043bdc8 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 13420: 005a1334 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 13420: 005a1344 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 13421: 00a1d9d0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 13422: 00adeac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 13423: 00761048 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 13423: 00761058 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 13424: 0031c898 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 13425: 00adeb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 13426: 0078a9a8 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 13427: 00795bdc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 13428: 005ef038 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 13426: 0078a9b8 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 13427: 00795bec 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 13428: 005ef048 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 13429: 00adf6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 13430: 00adee92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 13431: 00ade4aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 13432: 00aa74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 13433: 00ab7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 13434: 0034e9f0 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ - 13435: 00652c30 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 13436: 006be664 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 13437: 007a6ca4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 13435: 00652c40 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 13436: 006be674 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 13437: 007a6cb4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 13438: 002f6298 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 13439: 0043f8a8 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 13440: 00a17078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 13441: 00742304 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 13441: 00742314 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 13442: 00aaee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 13443: 00653e78 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 13443: 00653e88 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 13444: 00ab90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 13445: 00adf9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 13446: 002a395c 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 13447: 00adfcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 13448: 00adeb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 13449: 0029b968 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 13450: 00ab7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 13451: 00adf2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 13452: 0076ef5c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 13452: 0076ef6c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 13453: 00adfe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 13454: 00771914 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 13454: 00771924 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 13455: 00ade862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 13456: 007cb910 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 13457: 005e2b18 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 13456: 007cb920 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 13457: 005e2b28 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 13458: 00228ff4 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 13459: 003134fc 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 13460: 005747a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 13460: 005747b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 13461: 00298264 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 13462: 00ab9cbc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 13463: 005cb850 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 13463: 005cb860 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 13464: 00adf6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 13465: 00adfd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 13466: 00ae0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 13467: 0077ddb4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 13467: 0077ddc4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 13468: 00adf3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 13469: 0054c89c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 13469: 0054c8ac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 13470: 0047d038 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 13471: 0051c0f8 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 13472: 0055d634 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 13471: 0051c108 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 13472: 0055d644 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 13473: 00ae0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 13474: 004b525c 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 13475: 00228528 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 13476: 00756558 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 13477: 0060a5f8 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 13478: 0078768c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 13476: 00756568 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 13477: 0060a608 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 13478: 0078769c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 13479: 00aa54c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 13480: 00a2029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfspr │ │ │ │ 13481: 0022ba2c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 13482: 00ae0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 13483: 007c60a0 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 13484: 007f0814 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 13483: 007c60b0 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 13484: 007f0824 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 13485: 00aded12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 13486: 00a12cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 13487: 00aaefe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 13488: 00aa95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 13489: 0071f798 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 13489: 0071f7a8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 13490: 00ab7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 13491: 00653de8 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 13491: 00653df8 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 13492: 00adebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 13493: 00648904 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 13494: 00519fdc 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 13495: 00763944 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 13496: 007035d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 13493: 00648914 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 13494: 00519fec 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 13495: 00763954 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 13496: 007035e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 13497: 00aa4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 13498: 004e6ec8 220 FUNC GLOBAL DEFAULT 12 openrisc_translate_code │ │ │ │ + 13498: 004e6ed8 220 FUNC GLOBAL DEFAULT 12 openrisc_translate_code │ │ │ │ 13499: 0021e858 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 13500: 00adeeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 13501: 00449744 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 13502: 0026462c 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 13503: 00568b38 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 13504: 005ead90 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 13505: 00954250 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 13503: 00568b48 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 13504: 005eada0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 13505: 00954260 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 13506: 00aa43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 13507: 00440344 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 13508: 00570e5c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 13508: 00570e6c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 13509: 00ab1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 13510: 00a9ebe8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 13511: 00aded20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 13512: 0068a8f4 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 13513: 006a2be0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 13512: 0068a904 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 13513: 006a2bf0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 13514: 004d0274 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 13515: 006fdc48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 13515: 006fdc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 13516: 00ae0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 13517: 005f734c 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 13517: 005f735c 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 13518: 00ab0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 13519: 00ae0d78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 13520: 007e0474 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 13520: 007e0484 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 13521: 00aa43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 13522: 00ae055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 13523: 0048f248 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 13524: 0079b834 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 13525: 0063b9cc 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 13524: 0079b844 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 13525: 0063b9dc 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 13526: 00aa66dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 13527: 00478730 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 13528: 00aaa658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 13529: 00adf63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 13530: 00adef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 13531: 00adfeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 13532: 007c58e0 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 13533: 006571c8 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 13532: 007c58f0 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 13533: 006571d8 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 13534: 00358a20 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 13535: 00584f14 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 13536: 006164d0 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 13535: 00584f24 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 13536: 006164e0 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 13537: 00ab6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 13538: 00ab3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 13539: 00462f9c 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 13540: 00adfaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 13541: 00ade5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 13542: 00adea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 13543: 00ab22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 13544: 00aa58d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 13545: 00adeb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 13546: 0021db08 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 13547: 00778848 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 13547: 00778858 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 13548: 00ab4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 13549: 002657c4 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 13550: 00358b60 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 13551: 0058295c 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 13551: 0058296c 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 13552: 00493558 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 13553: 00ab1c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 13554: 0078cb8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 13555: 00770c6c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 13554: 0078cb9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 13555: 00770c7c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 13556: 00ae05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 13557: 007b7efc 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 13557: 007b7f0c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 13558: 00229cfc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 13559: 00aa6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 13560: 0078226c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 13560: 0078227c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 13561: 00a1d960 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 13562: 00aa55ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 13563: 005206a0 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 13564: 005d5da0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 13563: 005206b0 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 13564: 005d5db0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 13565: 00ab7584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 13566: 00292690 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 13567: 00ab5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 13568: 007a0ad0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 13569: 0061a61c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 13568: 007a0ae0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 13569: 0061a62c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 13570: 004d4318 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 13571: 00ab8be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 13572: 007ebe90 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 13572: 007ebea0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 13573: 00ab3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 13574: 00adf808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 13575: 00ab5f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 13576: 00aabd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 13577: 00adfc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 13578: 004aef14 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 13579: 0065227c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 13579: 0065228c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 13580: 00ae0d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 13581: 00717058 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 13582: 00752cb0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 13583: 006fb9c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 13584: 00740f18 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 13585: 0073b9e8 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 13581: 00717068 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 13582: 00752cc0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 13583: 006fb9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 13584: 00740f28 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 13585: 0073b9f8 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 13586: 003fcbc8 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 13587: 00aa7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 13588: 00adea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 13589: 00aa92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 13590: 00543530 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 13590: 00543540 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 13591: 00ab1b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 13592: 00ab6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 13593: 0035911c 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 13594: 00644b5c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 13595: 006f804c 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 13596: 007653e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 13594: 00644b6c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 13595: 006f805c 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 13596: 007653f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 13597: 00adedc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 13598: 007bc92c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 13598: 007bc93c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 13599: 00aae4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 13600: 00aa4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 13601: 00586578 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 13601: 00586588 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 13602: 00aaf890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 13603: 006251b8 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 13603: 006251c8 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 13604: 0028bfc0 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 13605: 009ea7a8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 13606: 00adfd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 13607: 00adf75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 13608: 00ade487 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 13609: 006f6400 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 13609: 006f6410 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 13610: 0028ca34 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 13611: 00427064 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 13612: 00adf0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 13613: 007b8398 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 13613: 007b83a8 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 13614: 00adf972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 13615: 00aae964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 13616: 00ab2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 13617: 00263578 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 13618: 0073bd08 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 13618: 0073bd18 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 13619: 00ade830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 13620: 00734814 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 13620: 00734824 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 13621: 00aa44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 13622: 00ab5ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 13623: 0029fc30 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 13624: 00462c48 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 13625: 007717a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 13625: 007717b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 13626: 00ade886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 13627: 00ae0d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 13628: 00adeefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 13629: 00aad548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 13630: 00ab4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 13631: 0021f144 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 13632: 00ab3480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 13633: 00aadbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 13634: 001ec6c8 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 13635: 006ffef4 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 13635: 006fff04 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 13636: 00adef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 13637: 00ab7974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 13638: 00adeafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 13639: 00adf57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 13640: 00a177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 13641: 00649198 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 13641: 006491a8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 13642: 0022651c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 13643: 00ad5dd9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 13644: 00a9e72c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 13645: 00ae0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 13646: 007f182c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 13646: 007f183c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 13647: 00adf238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 13648: 0057aff0 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 13648: 0057b000 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 13649: 00adf614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 13650: 003b6c0c 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 13651: 00aa6394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 13652: 00adf8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 13653: 005c4110 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 13653: 005c4120 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 13654: 00ab27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 13655: 00ae01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 13656: 00ade7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 13657: 0070d78c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 13657: 0070d79c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 13658: 002dee44 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 13659: 00628270 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 13660: 00793250 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 13659: 00628280 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 13660: 00793260 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 13661: 00aa8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 13662: 007b43dc 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 13662: 007b43ec 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 13663: 00ade600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 13664: 00462ca8 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 13665: 006fba24 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 13665: 006fba34 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 13666: 00adf2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 13667: 004be2b8 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 13668: 00ade485 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 13669: 0072d448 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 13669: 0072d458 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 13670: 00ab4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 13671: 009ead14 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 13672: 006f2d9c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 13673: 007fc7f0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 13672: 006f2dac 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 13673: 007fc800 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 13674: 00adf6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 13675: 00ade9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 13676: 0074b040 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 13676: 0074b050 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 13677: 009ea3cc 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 13678: 00ab0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 13679: 007c2334 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 13679: 007c2344 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 13680: 009ea7fc 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 13681: 007a11f0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 13682: 00619604 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 13681: 007a1200 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 13682: 00619614 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 13683: 00aa8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 13684: 0079a050 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 13685: 007fb770 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 13684: 0079a060 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 13685: 007fb780 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 13686: 00adfd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 13687: 007e396c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 13687: 007e397c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 13688: 00ab0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 13689: 00ab44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 13690: 00503490 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 13690: 005034a0 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 13691: 00ae00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 13692: 007728bc 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 13692: 007728cc 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 13693: 00ade612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 13694: 005554b0 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 13694: 005554c0 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 13695: 00ae0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 13696: 00adf094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13697: 00578b9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 13697: 00578bac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 13698: 002e593c 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 13699: 005c5ab0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 13700: 00738f44 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 13701: 005f0b7c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 13702: 0061b038 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 13699: 005c5ac0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 13700: 00738f54 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 13701: 005f0b8c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 13702: 0061b048 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 13703: 00ae0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 13704: 00ab8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 13705: 00ab9330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 13706: 00ade7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 13707: 00ab7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 13708: 00aacf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 13709: 006fd3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 13710: 00555918 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 13709: 006fd3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 13710: 00555928 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 13711: 004b209c 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 13712: 009eb610 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 13713: 0035eb9c 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 13714: 00ade9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 13715: 007ddbd0 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 13715: 007ddbe0 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 13716: 004873ac 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 13717: 00ade578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 13718: 00aad2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 13719: 00653df8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 13719: 00653e08 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 13720: 00aa65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 13721: 00ade49e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 13722: 00ab9450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 13723: 00ade898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 13724: 009e5b60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 13725: 00aadb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 13726: 004d72d8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 13727: 007ac4a8 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 13727: 007ac4b8 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 13728: 00aaf748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 13729: 00580354 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 13729: 00580364 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 13730: 003552d8 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 13731: 00aab54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 13732: 0022cd58 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 13733: 00686664 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 13734: 007d7248 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 13733: 00686674 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 13734: 007d7258 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 13735: 00aa4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 13736: 00735920 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 13737: 00621774 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 13738: 006537bc 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 13739: 005788a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 13736: 00735930 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 13737: 00621784 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 13738: 006537cc 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 13739: 005788b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 13740: 00a166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 13741: 00571fc8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 13741: 00571fd8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 13742: 00aa6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 13743: 00ab4518 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 13744: 00787464 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 13744: 00787474 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 13745: 00438ad4 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 13746: 0073ad48 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 13746: 0073ad58 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 13747: 00ab0274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 13748: 00ae01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 13749: 00adf02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 13750: 00750054 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 13750: 00750064 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 13751: 00ab73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 13752: 00aa47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 13753: 009ea29c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 13754: 00aa5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 13755: 00487e3c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 13756: 00ae0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 13757: 0069a7b0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 13757: 0069a7c0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 13758: 00adfb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 13759: 0047fce8 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 13760: 00ae05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 13761: 00378358 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 13762: 00aace08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 13763: 00780460 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 13763: 00780470 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 13764: 00adf7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 13765: 0051ca28 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 13765: 0051ca38 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 13766: 00aad4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 13767: 003ba160 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 13768: 00adfb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 13769: 005b0aa8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 13769: 005b0ab8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 13770: 00ab7b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 13771: 00ab4980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 13772: 00746320 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 13773: 007e1c84 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 13772: 00746330 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 13773: 007e1c94 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 13774: 00ade700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 13775: 00aded4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 13776: 00aac35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 13777: 00ab95d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 13778: 00a13844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 13779: 00aa91d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ - 13780: 005bd130 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 13780: 005bd140 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 13781: 00aa9d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 13782: 00ae0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 13783: 00954328 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 13783: 00954338 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 13784: 00ae00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 13785: 00449a1c 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 13786: 00ae0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 13787: 00adf276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 13788: 0060ecf8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 13788: 0060ed08 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 13789: 009e3bb8 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 13790: 0046d350 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 13791: 004386b8 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 13792: 00ade658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 13793: 0071e264 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 13793: 0071e274 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 13794: 00adfa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 13795: 005e3190 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 13795: 005e31a0 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 13796: 00aababc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 13797: 00adf19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 13798: 00ab77d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 13799: 00ade736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 13800: 0043a7c8 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 13801: 00aaf9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 13802: 00ae0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ - 13803: 00541b44 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 13803: 00541b54 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 13804: 00aa8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 13805: 002f5aa0 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 13806: 006489fc 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 13807: 00550ac0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 13808: 006297b8 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 13806: 00648a0c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 13807: 00550ad0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 13808: 006297c8 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 13809: 00aba624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 13810: 00572610 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 13810: 00572620 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 13811: 00ab0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 13812: 0049693c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 13813: 00adff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 13814: 00705528 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 13815: 00550bc8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 13816: 00765608 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 13814: 00705538 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 13815: 00550bd8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 13816: 00765618 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 13817: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 13818: 00797854 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 13818: 00797864 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 13819: 002643ec 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 13820: 00585084 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 13820: 00585094 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 13821: 0023fad0 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 13822: 00adfc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 13823: 00473230 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 13824: 004af5dc 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 13825: 00adff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 13826: 00aad3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 13827: 0074085c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 13828: 00719190 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 13829: 0080333c 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 13827: 0074086c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 13828: 007191a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 13829: 0080334c 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 13830: 00a16bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 13831: 005450e4 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 13832: 007e29a0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 13831: 005450f4 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 13832: 007e29b0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 13833: 00295e50 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 13834: 00ade762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 13835: 00aaf614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 13836: 00adfa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 13837: 00aa7230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 13838: 00ade9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 13839: 00adeb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 13840: 00554318 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 13841: 0055a888 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 13840: 00554328 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 13841: 0055a898 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 13842: 00230740 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 13843: 00ade988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 13844: 00ab4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 13845: 00ae014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 13846: 00ae028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 13847: 00ade74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 13848: 00adf218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -13860,1054 +13860,1054 @@ │ │ │ │ 13856: 0046c0e8 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 13857: 009e4288 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 13858: 00ade970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 13859: 00a15e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 13860: 00ab94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 13861: 0021469c 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 13862: 00adee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 13863: 005bd470 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 13863: 005bd480 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 13864: 00aa73d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 13865: 009e5bb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 13866: 00a170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 13867: 00ade9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 13868: 004d5a70 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 13869: 00aa9f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 13870: 003b9830 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 13871: 00aaec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 13872: 00aa8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 13873: 00adf838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 13874: 0073b1cc 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 13874: 0073b1dc 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 13875: 00adff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 13876: 0077d214 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 13876: 0077d224 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 13877: 00487e94 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 13878: 007c129c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 13878: 007c12ac 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 13879: 00adfff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 13880: 009e9f4c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 13881: 004d9034 384 FUNC GLOBAL DEFAULT 12 openrisc_cpu_tlb_fill │ │ │ │ 13882: 0034c1a0 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 13883: 00730ef4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 13884: 006fc490 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 13885: 005ee0bc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 13886: 00721d74 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 13883: 00730f04 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 13884: 006fc4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 13885: 005ee0cc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 13886: 00721d84 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 13887: 00adfe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 13888: 005ac5a0 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 13888: 005ac5b0 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 13889: 00ae04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 13890: 00aae138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 13891: 005b5904 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 13892: 00627b5c 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 13891: 005b5914 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 13892: 00627b6c 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 13893: 00ab7844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 13894: 0063ad7c 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 13894: 0063ad8c 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 13895: 0024e89c 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 13896: 00adf2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 13897: 00adfe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 13898: 00aba8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 13899: 006f57f4 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 13899: 006f5804 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 13900: 002397fc 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 13901: 00adf46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 13902: 005f7464 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 13902: 005f7474 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 13903: 00ae0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 13904: 00954148 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 13904: 00954158 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 13905: 00aa8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 13906: 00ade4a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 13907: 00700ed4 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 13908: 005ef21c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 13907: 00700ee4 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 13908: 005ef22c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 13909: 00adfd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 13910: 00aab73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 13911: 0044a2a8 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 13912: 004c6acc 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 13913: 00adfb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 13914: 00adf8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 13915: 00360efc 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 13916: 00ab1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 13917: 00ade9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 13918: 004b39ac 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 13919: 0072b008 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 13919: 0072b018 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 13920: 00aba030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 13921: 00adebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 13922: 00adf372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 13923: 00ab76a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 13924: 00adffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 13925: 00745284 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 13925: 00745294 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 13926: 00ae03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13927: 00ab7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 13928: 00adecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 13929: 00ab892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 13930: 00aa692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 13931: 00441f68 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 13932: 0070d58c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 13932: 0070d59c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 13933: 00aded78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 13934: 00ae07b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 13935: 00ade52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 13936: 006e2d94 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 13936: 006e2da4 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 13937: 00adfeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 13938: 00ae0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 13939: 00aa8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 13940: 00ab0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 13941: 00ab25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 13942: 00680830 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 13943: 00578eb8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 13942: 00680840 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 13943: 00578ec8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 13944: 00aaf034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 13945: 00ae062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 13946: 00aa93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 13947: 00aa6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 13948: 0075bb5c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 13949: 007cf1e0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 13950: 0071c334 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 13948: 0075bb6c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 13949: 007cf1f0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 13950: 0071c344 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 13951: 00adeb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 13952: 0028bc68 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 13953: 00adf102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 13954: 0057b098 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 13954: 0057b0a8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 13955: 00adeb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 13956: 007bdea4 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 13957: 005d1588 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 13956: 007bdeb4 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 13957: 005d1598 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 13958: 00adfbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 13959: 00364d24 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 13960: 00298378 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 13961: 00ad5dcb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 13962: 00adf138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 13963: 00aa79a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 13964: 006496d0 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 13964: 006496e0 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 13965: 003b79a8 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 13966: 0058a5f4 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 13967: 0062a698 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 13966: 0058a604 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 13967: 0062a6a8 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 13968: 00adff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 13969: 0072f6a4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 13969: 0072f6b4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 13970: 00ab2dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 13971: 00416550 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 13972: 00577d68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 13972: 00577d78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 13973: 0043b59c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 13974: 004d72c0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 13975: 0024e288 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 13976: 004d0508 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 13977: 002a399c 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 13978: 00237a6c 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 13979: 00abd09c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 13980: 006fc9f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 13981: 00918440 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 13980: 006fca04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 13981: 00918450 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 13982: 00434438 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 13983: 00ade866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 13984: 00ade4a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 13985: 00462a20 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 13986: 00ade9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 13987: 009e7fa0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 13988: 00ae042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 13989: 00ab1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 13990: 0060acc4 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 13990: 0060acd4 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 13991: 00aba654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 13992: 00311ed0 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 13993: 0031beb0 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 13994: 00ab9e3c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 13995: 00adfd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 13996: 00ab6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 13997: 007d0f14 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 13997: 007d0f24 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 13998: 00ade566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 13999: 00aaa328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 14000: 00aaf9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 14001: 00adf3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 14002: 00ab65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 14003: 002230ec 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 14004: 00966e08 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 14004: 00966e18 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 14005: 00ade640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 14006: 00ae04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 14007: 007e7c00 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 14007: 007e7c10 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 14008: 00ab4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 14009: 00ae032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 14010: 00706038 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 14010: 00706048 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 14011: 00adf888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 14012: 001ee228 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 14013: 007cf590 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 14013: 007cf5a0 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 14014: 00adf476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 14015: 00444840 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 14016: 00adf2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 14017: 00ab6750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 14018: 005729bc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 14018: 005729cc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 14019: 004a5644 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 14020: 0029b730 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 14021: 00577828 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 14021: 00577838 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 14022: 003ff2e0 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 14023: 00adfabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 14024: 00ab5b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 14025: 00ab5d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 14026: 00a13e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 14027: 00adf632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 14028: 00adf6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 14029: 00adf98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 14030: 0054e664 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 14031: 006df4cc 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 14032: 00550a20 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 14030: 0054e674 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 14031: 006df4dc 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 14032: 00550a30 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 14033: 00adfc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 14034: 0078c6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 14034: 0078c6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 14035: 00ade64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 14036: 00544370 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 14037: 00966e2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 14038: 005a7c24 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 14036: 00544380 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 14037: 00966e3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 14038: 005a7c34 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 14039: 00ae06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 14040: 00ae027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 14041: 00715910 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 14041: 00715920 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 14042: 00ab6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 14043: 00ab99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 14044: 00aa46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 14045: 007480ac 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 14046: 0075ccd4 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 14045: 007480bc 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 14046: 0075cce4 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 14047: 00aa683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 14048: 00485e5c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 14049: 00ae0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 14050: 00adee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 14051: 006dee74 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 14051: 006dee84 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 14052: 00aa4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 14053: 0054f4b8 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 14053: 0054f4c8 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 14054: 00240d40 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 14055: 0078521c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 14055: 0078522c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 14056: 00adf194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 14057: 00442048 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 14058: 00ae0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 14059: 00ab7604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 14060: 00593eb0 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 14060: 00593ec0 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 14061: 00ab43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 14062: 006e2224 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 14063: 007cd0c0 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 14062: 006e2234 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 14063: 007cd0d0 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 14064: 00ab43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 14065: 0063d918 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 14065: 0063d928 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 14066: 00ae00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 14067: 0073acec 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 14068: 005713a0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 14067: 0073acfc 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 14068: 005713b0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 14069: 00436c18 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 14070: 00646d84 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 14070: 00646d94 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 14071: 00aa8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 14072: 00a12740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 14073: 004294dc 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 14074: 002e6e8c 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 14075: 00adef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 14076: 0045a1d4 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 14077: 00aad318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 14078: 00573b34 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 14079: 007173d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 14078: 00573b44 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 14079: 007173e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 14080: 004772a0 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 14081: 007b8418 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 14082: 007721a4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 14081: 007b8428 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 14082: 007721b4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 14083: 00a11f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 14084: 0023038c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 14085: 00aa4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 14086: 00adeecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 14087: 009ea2e4 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 14088: 004af8fc 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 14089: 00492b04 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 14090: 00aa5978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 14091: 0057384c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 14091: 0057385c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 14092: 004af890 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 14093: 00ab5f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 14094: 004551e0 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 14095: 00aa7460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 14096: 00aab32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 14097: 0053c96c 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 14097: 0053c97c 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 14098: 00ab06e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 14099: 00adef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 14100: 00aa95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 14101: 00ab35b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 14102: 00aa5868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 14103: 00765664 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 14103: 00765674 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 14104: 004d6190 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 14105: 003565e0 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 14106: 00aa9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 14107: 007766b8 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 14107: 007766c8 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 14108: 00aaf564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 14109: 00ab2b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 14110: 00785da4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 14110: 00785db4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 14111: 00aac1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 14112: 00adf85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ - 14113: 00611c98 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 14113: 00611ca8 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 14114: 0047c508 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 14115: 0035cbb8 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 14116: 0023d5c0 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 14117: 0022b940 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 14118: 0073516c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 14119: 00653bdc 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 14118: 0073517c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 14119: 00653bec 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 14120: 0022c19c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 14121: 00ab7964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 14122: 00aacb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 14123: 00aa8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 14124: 007551b0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 14124: 007551c0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 14125: 003feda8 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 14126: 002ebc44 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 14127: 00aad718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 14128: 0046ceac 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 14129: 00adec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 14130: 00aa60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 14131: 004af74c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 14132: 00a157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 14133: 00ab9890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 14134: 005f56c4 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 14134: 005f56d4 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 14135: 00ab8784 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 14136: 004411dc 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 14137: 00adea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 14138: 00745adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 14139: 00588dd8 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 14140: 006168f4 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 14138: 00745aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 14139: 00588de8 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 14140: 00616904 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 14141: 00ab2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 14142: 0025bdd8 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 14143: 006fda20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 14144: 005aed0c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 14143: 006fda30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 14144: 005aed1c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 14145: 004dff98 96 FUNC GLOBAL DEFAULT 12 helper_rfe │ │ │ │ 14146: 00aa84d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 14147: 00ab9cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 14148: 005c9988 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 14148: 005c9998 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 14149: 00397660 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 14150: 00aa8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 14151: 0034b184 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 14152: 0023057c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 14153: 0059dfa0 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 14153: 0059dfb0 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 14154: 00ab6b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 14155: 005c9cd4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 14155: 005c9ce4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 14156: 00adf4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 14157: 00ab4940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 14158: 00aa68bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 14159: 005afacc 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 14159: 005afadc 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 14160: 00adf982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 14161: 007b5230 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 14161: 007b5240 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 14162: 00441c1c 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 14163: 00aa7c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 14164: 00aabfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 14165: 00ae07e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 14166: 00adf83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 14167: 00aaa928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 14168: 005c9c50 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 14168: 005c9c60 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 14169: 00ab3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 14170: 00364d70 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 14171: 00ae0d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 14172: 005d5f20 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 14172: 005d5f30 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 14173: 00aa86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 14174: 005bcfe8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 14174: 005bcff8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 14175: 00aa5888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 14176: 0031d168 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 14177: 00adf35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 14178: 005e1560 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 14178: 005e1570 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 14179: 003f53b8 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 14180: 00700358 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 14180: 00700368 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 14181: 00ab95a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 14182: 00295da0 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 14183: 004a3b9c 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 14184: 007b8060 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 14184: 007b8070 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 14185: 0022c5cc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 14186: 003f733c 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 14187: 00710848 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14187: 00710858 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 14188: 00302c60 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 14189: 00aad908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 14190: 00ae03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 14191: 00aaa648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 14192: 00aa6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 14193: 005e2cf0 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 14193: 005e2d00 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 14194: 00adef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 14195: 00abc170 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 14196: 00adf96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 14197: 00355ac4 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 14198: 00aab7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 14199: 00ab1698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 14200: 00adecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 14201: 00adffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 14202: 00789b98 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 14202: 00789ba8 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 14203: 00355648 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 14204: 004d0bc8 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 14205: 0058cc3c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 14205: 0058cc4c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 14206: 001ebff4 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 14207: 00aa4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 14208: 00ab512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 14209: 0027ccc8 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 14210: 005ca864 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 14210: 005ca874 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 14211: 00449794 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 14212: 00ab2ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 14213: 00adf2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 14214: 00adebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 14215: 00adf404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 14216: 00adf97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 14217: 005cc544 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 14218: 0053d458 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 14219: 005610c0 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 14217: 005cc554 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 14218: 0053d468 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 14219: 005610d0 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 14220: 00a18a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 14221: 00adf6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 14222: 00aaaa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 14223: 00adf970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 14224: 00a15ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 14225: 007e4abc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 14225: 007e4acc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 14226: 00adf1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 14227: 00ade766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 14228: 0065ed80 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 14228: 0065ed90 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 14229: 00aad568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 14230: 00aa42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 14231: 004c7808 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 14232: 005cccfc 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 14233: 006f7e4c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 14232: 005ccd0c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 14233: 006f7e5c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 14234: 00ae0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 14235: 006f3e40 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 14235: 006f3e50 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 14236: 0041413c 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 14237: 00aa80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 14238: 004b2c74 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 14239: 00ade66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 14240: 00aa5eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 14241: 0053f918 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 14242: 0057afb4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 14241: 0053f928 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 14242: 0057afc4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 14243: 004d2388 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 14244: 00adf408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 14245: 00ae0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 14246: 004dfaa8 88 FUNC GLOBAL DEFAULT 12 helper_float_un_d │ │ │ │ 14247: 00356e14 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ - 14248: 005b257c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 14248: 005b258c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 14249: 00adf29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 14250: 00aab6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 14251: 0070f84c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 14252: 006e2090 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 14253: 007ed6f8 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 14251: 0070f85c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 14252: 006e20a0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 14253: 007ed708 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 14254: 00aa7340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 14255: 00aa9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 14256: 009389c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 14256: 009389d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 14257: 00aabcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 14258: 00720030 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 14258: 00720040 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 14259: 00ade846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 14260: 004256cc 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 14261: 006de618 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 14262: 009389b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 14261: 006de628 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 14262: 009389c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 14263: 003b37f0 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 14264: 00ade65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 14265: 00adfbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 14266: 004dfb00 72 FUNC GLOBAL DEFAULT 12 helper_float_un_s │ │ │ │ 14267: 00a9e8e4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 14268: 0076ece8 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 14268: 0076ecf8 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 14269: 00ab61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 14270: 00aa84e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 14271: 00aa52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 14272: 00ae0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 14273: 005b3d70 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 14274: 007081d4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 14273: 005b3d80 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 14274: 007081e4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 14275: 00adf9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 14276: 00706cc8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 14277: 007ac4f0 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 14276: 00706cd8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 14277: 007ac500 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 14278: 00ab26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 14279: 007050a4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 14279: 007050b4 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 14280: 00adf54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 14281: 00ab4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 14282: 00adedb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 14283: 00adee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 14284: 0042f5c8 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 14285: 00ae036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 14286: 00ab95c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 14287: 00ae04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 14288: 00aa47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 14289: 00a9e8f0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 14290: 0054c8f8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 14290: 0054c908 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 14291: 00ae0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 14292: 0022ca58 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 14293: 00ade4a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 14294: 0077bce0 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 14295: 007fc460 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 14296: 0077c9d8 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 14294: 0077bcf0 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 14295: 007fc470 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 14296: 0077c9e8 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 14297: 00adff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 14298: 00ab998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 14299: 00ae0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14300: 00aded32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 14301: 00aa7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 14302: 002a858c 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 14303: 0057543c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 14303: 0057544c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 14304: 00ae0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 14305: 00ab47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 14306: 00aa8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 14307: 00aa9d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 14308: 004b17bc 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 14309: 00ade7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 14310: 004df820 28 FUNC GLOBAL DEFAULT 12 helper_float_rem_d │ │ │ │ 14311: 003f5970 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 14312: 0078c45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 14313: 0065736c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 14312: 0078c46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 14313: 0065737c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 14314: 00a18bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 14315: 00ade6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 14316: 0021d44c 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 14317: 00ab76e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 14318: 00adfafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 14319: 00adf0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 14320: 00ab2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 14321: 00ade488 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 14322: 004df83c 20 FUNC GLOBAL DEFAULT 12 helper_float_rem_s │ │ │ │ 14323: 00ade80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 14324: 00ade4bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 14325: 0057523c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 14326: 0058cc40 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 14327: 005612a0 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 14325: 0057524c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 14326: 0058cc50 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 14327: 005612b0 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 14328: 009e9f0c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 14329: 0026f618 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 14330: 00ab6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 14331: 007652cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 14332: 00966e7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 14333: 007df728 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 14331: 007652dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 14332: 00966e8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 14333: 007df738 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 14334: 00aaadf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 14335: 0076fbc8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 14336: 005ef0b8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 14335: 0076fbd8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 14336: 005ef0c8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 14337: 00adf044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 14338: 00ab4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 14339: 00adebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 14340: 00aac1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 14341: 00adec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 14342: 00728f80 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 14342: 00728f90 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 14343: 00ab32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 14344: 0066cbdc 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 14344: 0066cbec 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 14345: 00ab0334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 14346: 00adebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 14347: 00358a30 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 14348: 007fcdc4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 14348: 007fcdd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 14349: 00adff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 14350: 0078cbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 14350: 0078cbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 14351: 00ade4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 14352: 00785330 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 14353: 00786320 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 14354: 00710c7c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 14352: 00785340 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 14353: 00786330 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 14354: 00710c8c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 14355: 00aa9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 14356: 00aa5430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 14357: 004aa31c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 14358: 00ae01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 14359: 00ab66d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 14360: 00ab88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 14361: 005589c0 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 14361: 005589d0 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 14362: 00aa4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 14363: 00adfa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 14364: 00456630 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 14365: 007a0990 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 14365: 007a09a0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 14366: 00ade7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 14367: 00adf5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 14368: 00ade9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 14369: 00ae0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 14370: 005cbc04 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 14371: 007d09f0 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 14372: 007e2058 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 14373: 006dde44 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 14370: 005cbc14 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 14371: 007d0a00 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 14372: 007e2068 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 14373: 006dde54 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 14374: 00ae01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 14375: 00ab0724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 14376: 00798ec0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 14376: 00798ed0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 14377: 00481868 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 14378: 00954340 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 14378: 00954350 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 14379: 009eb0e4 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 14380: 0075b5d4 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 14380: 0075b5e4 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 14381: 00ab12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 14382: 00aa9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 14383: 00ab1708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 14384: 0054fec0 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 14384: 0054fed0 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 14385: 00adfb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 14386: 007a901c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 14386: 007a902c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 14387: 00aab75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 14388: 005b1b84 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 14388: 005b1b94 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 14389: 00adf36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14390: 00aab92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 14391: 00adf2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 14392: 008f7b40 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 14393: 007875d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 14392: 008f7b50 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 14393: 007875e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 14394: 00239e78 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 14395: 00aa4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 14396: 004d1b6c 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 14397: 004921c4 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 14398: 00ae041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 14399: 00239b7c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 14400: 00adf9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 14401: 00aad988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 14402: 00ab06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 14403: 00a16acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 14404: 00ab8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 14405: 00705ddc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 14406: 0076cd34 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 14405: 00705dec 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 14406: 0076cd44 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 14407: 00adf9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 14408: 004d7380 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 14409: 00adf902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 14410: 00adfa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 14411: 003b6898 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 14412: 0065487c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 14412: 0065488c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 14413: 00ab2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 14414: 00adead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 14415: 00ade692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 14416: 0057affc 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 14416: 0057b00c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 14417: 00ab41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 14418: 00ab9be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 14419: 00aaba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 14420: 007bc0b0 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 14420: 007bc0c0 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 14421: 00adf164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 14422: 00adebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 14423: 00ae04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 14424: 0065e6d8 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 14424: 0065e6e8 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 14425: 0022403c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 14426: 006f3914 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 14426: 006f3924 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 14427: 00ade44c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 14428: 0055da30 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 14429: 006fd4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 14428: 0055da40 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 14429: 006fd4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 14430: 00adeafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 14431: 006594f4 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 14432: 00957394 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 14431: 00659504 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 14432: 009573a4 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 14433: 00adeaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 14434: 0048dd50 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 14435: 00adf53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 14436: 0075844c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 14437: 007c4aa0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 14436: 0075845c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 14437: 007c4ab0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 14438: 00ade80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 14439: 00a9e714 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 14440: 00518f74 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 14441: 0076ce74 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 14442: 007b3f50 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 14440: 00518f84 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 14441: 0076ce84 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 14442: 007b3f60 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 14443: 00aaf4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 14444: 00aaed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 14445: 00aaad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 14446: 00757460 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 14447: 0050b440 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 14446: 00757470 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 14447: 0050b450 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 14448: 00ae01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 14449: 00ade471 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 14450: 004b2344 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 14451: 00610cdc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 14451: 00610cec 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 14452: 00ab5970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 14453: 0022a48c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 14454: 00ab67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 14455: 00ab9410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 14456: 00aa53b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 14457: 00ae05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 14458: 00aaf194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 14459: 00aac38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 14460: 00794cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 14460: 00794cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 14461: 00ae0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 14462: 003b8bb8 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 14463: 00adf510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 14464: 00adfaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 14465: 0022afcc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 14466: 00ade582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 14467: 00adf502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 14468: 006540c8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 14468: 006540d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 14469: 0046352c 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 14470: 00ade534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 14471: 00aba7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 14472: 00adf98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 14473: 0074e38c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 14473: 0074e39c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 14474: 00aa5f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 14475: 00ab1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 14476: 00aa8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 14477: 00adff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 14478: 00adef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 14479: 00adee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 14480: 0040abf8 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 14481: 001ee01c 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 14482: 00aaa968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 14483: 0039765c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 14484: 0036296c 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 14485: 003078d4 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 14486: 007dc55c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 14486: 007dc56c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 14487: 009eaed0 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 14488: 00420508 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 14489: 00adeffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 14490: 00adecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 14491: 00558948 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 14491: 00558958 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 14492: 00ade794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 14493: 005f6368 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 14494: 006f3814 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 14495: 0072e6f8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 14496: 007670fc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 14493: 005f6378 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 14494: 006f3824 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 14495: 0072e708 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 14496: 0076710c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 14497: 00a12638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 14498: 00adef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 14499: 0073f2c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 14499: 0073f2d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 14500: 00aa7410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 14501: 00adfc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 14502: 00aa5968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 14503: 003350ac 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 14504: 00ae05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 14505: 00aaed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 14506: 005b6cb0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 14506: 005b6cc0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 14507: 00ae067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 14508: 00ade512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 14509: 006333fc 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 14509: 0063340c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 14510: 00aa51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 14511: 00ade694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 14512: 00a1583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 14513: 006a8e34 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 14513: 006a8e44 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 14514: 00aa7370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 14515: 00ab2e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 14516: 00368de4 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 14517: 00aad288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 14518: 00a11df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 14519: 00ae0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 14520: 00ab1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 14521: 00ade722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 14522: 0070def8 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 14522: 0070df08 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 14523: 00ab6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 14524: 0021cc88 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 14525: 005bcea0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 14525: 005bceb0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 14526: 00adf9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 14527: 00580c6c 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 14528: 00520620 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 14529: 006fe6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 14530: 00746434 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 14531: 006a8d48 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 14527: 00580c7c 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 14528: 00520630 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 14529: 006fe6c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 14530: 00746444 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 14531: 006a8d58 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 14532: 00adfc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 14533: 0021bcf0 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 14534: 006fd010 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 14534: 006fd020 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 14535: 00adf884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 14536: 00ab6ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 14537: 006ed20c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 14538: 006fcd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 14537: 006ed21c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 14538: 006fcd40 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 14539: 00ae011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 14540: 00aa4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 14541: 00954298 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 14542: 007d3fe8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 14541: 009542a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 14542: 007d3ff8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 14543: 00270e08 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 14544: 002ee47c 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 14545: 001ed908 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 14546: 00484d90 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 14547: 00adeaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 14548: 0076204c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 14548: 0076205c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 14549: 00ab7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 14550: 006fe76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 14550: 006fe77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 14551: 00adee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 14552: 00adf160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 14553: 00292dac 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 14554: 00347c78 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 14555: 0029fb6c 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 14556: 0054e880 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 14556: 0054e890 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 14557: 00ab03b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 14558: 00aba000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 14559: 00adfad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 14560: 0021e53c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 14561: 0029fbf8 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 14562: 009eb308 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 14563: 00783150 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 14563: 00783160 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 14564: 00adf7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 14565: 0034cbe4 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 14566: 002653e8 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 14567: 00aa4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 14568: 00ae0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 14569: 00aa5e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 14570: 00ae04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 14571: 0077592c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 14572: 00966df8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 14571: 0077593c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 14572: 00966e08 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 14573: 003f6908 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 14574: 0061ae8c 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 14574: 0061ae9c 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 14575: 00ab0574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 14576: 00745bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 14576: 00745c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 14577: 00adf986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 14578: 00adffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 14579: 0078febc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 14579: 0078fecc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 14580: 004b27fc 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 14581: 00ade6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14582: 00adf152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 14583: 00aa7c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 14584: 00aad2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 14585: 004d2014 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 14586: 00ab5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 14587: 00ab6bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 14588: 00633140 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 14588: 00633150 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 14589: 00adf924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 14590: 00adf4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 14591: 00aa9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 14592: 0072fb70 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 14593: 007cbbb8 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 14594: 006f5cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 14592: 0072fb80 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 14593: 007cbbc8 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 14594: 006f5cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 14595: 00494484 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 14596: 00536224 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 14597: 00788fe8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 14596: 00536234 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 14597: 00788ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 14598: 00adf244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 14599: 00ab35a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 14600: 00aac41c 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 14601: 009e4258 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 14602: 00ab992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 14603: 00adfc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 14604: 00702218 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 14604: 00702228 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 14605: 00aaf840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 14606: 00ae05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 14607: 00654e98 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 14607: 00654ea8 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 14608: 00aa8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 14609: 0074269c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 14609: 007426ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 14610: 00aba110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 14611: 004416fc 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 14612: 00adeb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 14613: 0021bdf0 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 14614: 00ab82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 14615: 00254a58 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 14616: 0071f39c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 14616: 0071f3ac 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 14617: 00a1a5c8 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 14618: 005724a8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 14618: 005724b8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 14619: 00adf1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 14620: 007ce27c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 14620: 007ce28c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 14621: 00adff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ - 14622: 005890c4 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 14623: 0079f05c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 14624: 00750c08 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 14622: 005890d4 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 14623: 0079f06c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 14624: 00750c18 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 14625: 00aa77c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 14626: 003b9de0 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 14627: 00966e24 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 14627: 00966e34 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 14628: 00aba450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 14629: 00ab504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 14630: 0020408c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 14631: 00994904 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 14632: 00ae0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 14633: 00481630 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 14634: 00543c50 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 14634: 00543c60 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 14635: 00a14420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 14636: 00ade662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 14637: 00aabc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 14638: 00adf26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 14639: 00aacd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 14640: 00ab2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 14641: 00611c08 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 14641: 00611c18 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 14642: 0043bad4 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 14643: 0022f170 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 14644: 0067c430 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 14644: 0067c440 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 14645: 00356b24 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 14646: 00aba674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 14647: 009ea3f8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 14648: 00743d98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 14648: 00743da8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 14649: 00aa67fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 14650: 00ab23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 14651: 00aaa298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 14652: 007989ec 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 14652: 007989fc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 14653: 0036a7f8 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 14654: 006e1678 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 14655: 00783ccc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 14654: 006e1688 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 14655: 00783cdc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 14656: 00aa9780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 14657: 004299e4 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 14658: 00abb1e0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 14659: 00ae01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 14660: 00789730 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 14660: 00789740 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 14661: 00adf448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 14662: 007c3f74 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 14662: 007c3f84 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 14663: 0045a068 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 14664: 00ae0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 14665: 0057aad8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 14665: 0057aae8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 14666: 00ab8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14667: 005733fc 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 14667: 0057340c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 14668: 00ade774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 14669: 00558490 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 14669: 005584a0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 14670: 00adee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 14671: 007d61f8 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 14671: 007d6208 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 14672: 00ae0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 14673: 00693dc0 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 14674: 006c3430 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 14673: 00693dd0 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 14674: 006c3440 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 14675: 00ab6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 14676: 009e4100 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 14677: 006fe994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 14678: 005f0668 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 14677: 006fe9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 14678: 005f0678 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 14679: 00ab9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 14680: 00adeb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 14681: 0058e210 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 14681: 0058e220 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 14682: 00aa685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 14683: 0058dff4 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 14683: 0058e004 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 14684: 00adf5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 14685: 00a10010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 14686: 0070ddb8 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 14687: 005bdb50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 14688: 005e6d48 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 14686: 0070ddc8 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 14687: 005bdb60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 14688: 005e6d58 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 14689: 0023093c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 14690: 00aba160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 14691: 003a7d64 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 14692: 00552718 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 14692: 00552728 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 14693: 00aabe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 14694: 0029be9c 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 14695: 006f87f4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 14695: 006f8804 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 14696: 0029bfcc 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 14697: 00ae07d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 14698: 00adf5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 14699: 00567678 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 14699: 00567688 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 14700: 00ae0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 14701: 00ab1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 14702: 00aadfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 14703: 00ae07de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 14704: 00ade826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 14705: 0053d4a0 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 14705: 0053d4b0 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 14706: 00ab2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 14707: 00ab3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 14708: 00adf99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 14709: 005d8790 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 14709: 005d87a0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 14710: 0034e024 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 14711: 00441e64 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 14712: 00aabd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 14713: 007a152c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 14713: 007a153c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 14714: 00ae0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 14715: 00ab56c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 14716: 00a1439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 14717: 00adf22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 14718: 00adf196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 14719: 00adf3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 14720: 00780f74 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 14721: 007d3930 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 14720: 00780f84 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 14721: 007d3940 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 14722: 009eaf3c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 14723: 00adeb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 14724: 001ebb48 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 14725: 00adf374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 14726: 0070531c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 14727: 00745b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 14726: 0070532c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 14727: 00745b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 14728: 003fb9e0 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 14729: 00aa6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 14730: 0023d888 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 14731: 004cba78 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 14732: 0057ebd0 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 14732: 0057ebe0 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 14733: 00adf7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 14734: 00356924 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 14735: 00ab6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 14736: 00ab07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 14737: 00aa4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 14738: 00501e48 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 14738: 00501e58 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 14739: 00aaa798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 14740: 00ab32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 14741: 00612f98 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 14741: 00612fa8 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 14742: 00adf4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 14743: 00627514 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 14743: 00627524 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 14744: 00ab7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 14745: 005bcac8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 14746: 007f23fc 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 14747: 00787350 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 14745: 005bcad8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 14746: 007f240c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 14747: 00787360 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 14748: 00adfa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 14749: 00ab75f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 14750: 00adff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 14751: 007c376c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 14751: 007c377c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 14752: 00aabe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 14753: 00aa7c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 14754: 00785c24 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 14754: 00785c34 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 14755: 0021bee4 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 14756: 00aba6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ 14757: 004df74c 20 FUNC GLOBAL DEFAULT 12 helper_dtos │ │ │ │ - 14758: 00793074 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 14758: 00793084 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 14759: 00ab9f5c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 14760: 00adf2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 14761: 004cfdc4 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 14762: 00ade8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 14763: 00aba8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 14764: 007e28a8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 14764: 007e28b8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 14765: 00aa6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 14766: 00adf1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 14767: 0064cf38 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 14768: 00792ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 14767: 0064cf48 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 14768: 00792eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 14769: 00adfc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 14770: 007cb644 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 14771: 00795ee8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 14770: 007cb654 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 14771: 00795ef8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 14772: 00adfeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 14773: 00653df0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 14773: 00653e00 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 14774: 00adf696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 14775: 00adf6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 14776: 00ab74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 14777: 00ae00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 14778: 0072d10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 14778: 0072d11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 14779: 00ae0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 14780: 00768524 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 14780: 00768534 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 14781: 00ae004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 14782: 007a4f84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 14782: 007a4f94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 14783: 00adf2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 14784: 00ab4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 14785: 0077342c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 14786: 0057193c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 14785: 0077343c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 14786: 0057194c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 14787: 00adf348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 14788: 007eff84 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 14788: 007eff94 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 14789: 00adf190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 14790: 00ae01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 14791: 00ab1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 14792: 00ae032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 14793: 00aa4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 14794: 00745b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 14795: 005e5a3c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 14794: 00745ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 14795: 005e5a4c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 14796: 0042ce74 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 14797: 002922d4 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 14798: 007fcde0 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 14798: 007fcdf0 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 14799: 003a8940 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 14800: 00adf50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 14801: 00ae044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 14802: 00aba924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 14803: 00adf898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 14804: 0072dc34 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 14805: 00645854 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 14804: 0072dc44 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 14805: 00645864 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 14806: 00472758 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 14807: 006a8e8c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 14808: 005cc404 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 14809: 0058c3b4 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 14807: 006a8e9c 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 14808: 005cc414 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 14809: 0058c3c4 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 14810: 002d9a20 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 14811: 005869ac 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 14811: 005869bc 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 14812: 00ab7e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 14813: 0026f56c 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 14814: 00adf4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 14815: 004d7388 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 14816: 007ca6b4 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 14817: 005edf88 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 14816: 007ca6c4 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 14817: 005edf98 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 14818: 0021b4f4 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 14819: 003bbae0 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 14820: 0024df60 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 14821: 00adfb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 14822: 00ab9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 14823: 00ae0d7c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 14824: 00adf122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 14825: 00ab6bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 14826: 002126a4 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 14827: 0051aafc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 14828: 007b41e0 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 14829: 00710664 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 14827: 0051ab0c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 14828: 007b41f0 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 14829: 00710674 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 14830: 00aa66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 14831: 00aa554c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 14832: 002982f0 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 14833: 0061cfec 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 14834: 0070d1e4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 14833: 0061cffc 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 14834: 0070d1f4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 14835: 00aada68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 14836: 006be6e4 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 14836: 006be6f4 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 14837: 00ade48f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 14838: 00aacfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 14839: 00adee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 14840: 00aa42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 14841: 005c9fe0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 14841: 005c9ff0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 14842: 00a14318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 14843: 00226650 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 14844: 00aa98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 14845: 00ae029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 14846: 006529dc 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 14846: 006529ec 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 14847: 00adf800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 14848: 00adfcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 14849: 00ae0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 14850: 0054cf80 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 14850: 0054cf90 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 14851: 00adebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 14852: 00aa6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 14853: 00aac13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 14854: 00adef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 14855: 005ca510 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 14855: 005ca520 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 14856: 00adf548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 14857: 00ae03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 14858: 005ca724 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 14858: 005ca734 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 14859: 00aa7240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 14860: 006e0054 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 14860: 006e0064 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 14861: 00231fb8 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 14862: 00ab3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 14863: 00aadc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 14864: 00aa5d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 14865: 002e5700 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 14866: 00adf16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 14867: 00adf22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 14868: 00adfac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 14869: 00646f30 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 14869: 00646f40 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 14870: 00ab9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 14871: 002205a0 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 14872: 00ab8bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 14873: 00ab0494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 14874: 00adf6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 14875: 00a1751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 14876: 00585e90 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 14876: 00585ea0 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 14877: 00aa6afc 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 14878: 009ee7b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 14879: 00adfcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 14880: 00ab2b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 14881: 00adfda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 14882: 00adfb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 14883: 009eaac0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 14884: 00adee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 14885: 00adeb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 14886: 00ab1718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 14887: 00ab4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 14888: 007df8b8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 14888: 007df8c8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 14889: 00aae338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 14890: 00ab0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 14891: 00aa5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 14892: 00adea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 14893: 0048b4b0 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 14894: 00aa4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 14895: 0022612c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 14896: 005582d4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 14897: 0071c6f4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 14896: 005582e4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 14897: 0071c704 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 14898: 00ae02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 14899: 00adeba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 14900: 00adeb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 14901: 00adfa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 14902: 007b4a4c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 14902: 007b4a5c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 14903: 00ade4d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 14904: 00aa8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 14905: 00aae9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 14906: 0045a588 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 14907: 00adf846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 14908: 00ade493 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 14909: 0047cb24 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ @@ -14915,29 +14915,29 @@ │ │ │ │ 14911: 00a1db18 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 14912: 00aa9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 14913: 00aaa1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 14914: 00aab5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 14915: 00ade5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 14916: 00aaedc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 14917: 00ae06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 14918: 0060f238 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 14918: 0060f248 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 14919: 0029fb7c 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 14920: 005d4dcc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 14921: 00589074 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 14922: 007167d8 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 14923: 006450b0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 14920: 005d4ddc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 14921: 00589084 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 14922: 007167e8 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 14923: 006450c0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 14924: 00aaacb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 14925: 00aba1c8 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 14926: 00ade76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 14927: 0051cd60 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 14927: 0051cd70 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 14928: 00ae04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 14929: 00a9e700 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 14930: 0027c28c 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 14931: 0072cdd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 14932: 0079abd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 14931: 0072cde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 14932: 0079abe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 14933: 00ae076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 14934: 0027c6c4 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 14935: 0022da5c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 14936: 00adfd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 14937: 00ae0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 14938: 00adee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 14939: 00aa55fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -14950,1161 +14950,1161 @@ │ │ │ │ 14946: 0035e680 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 14947: 004cde80 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 14948: 00ab5c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 14949: 00ab56f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 14950: 00ae0d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 14951: 00ade85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 14952: 0043a090 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 14953: 007e6084 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 14953: 007e6094 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 14954: 00219afc 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 14955: 00766840 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 14956: 0053cf10 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 14955: 00766850 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 14956: 0053cf20 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 14957: 00ab7de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 14958: 00ab7db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 14959: 00aadc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 14960: 00ae063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 14961: 0021eb28 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 14962: 009ee830 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 14963: 006dda14 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 14964: 0061634c 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 14965: 0071ef6c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 14966: 00749188 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 14963: 006dda24 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 14964: 0061635c 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 14965: 0071ef7c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 14966: 00749198 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 14967: 00adf4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 14968: 00ab6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 14969: 005760c4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 14969: 005760d4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 14970: 00ade580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 14971: 00a116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 14972: 006fe430 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 14972: 006fe440 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 14973: 00ab2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 14974: 007cdb98 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 14974: 007cdba8 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 14975: 00adf9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 14976: 0072d784 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 14977: 00550168 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 14976: 0072d794 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 14977: 00550178 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 14978: 00a19bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 14979: 009eab44 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 14980: 007293cc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 14980: 007293dc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 14981: 00a144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 14982: 00adf0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 14983: 00aa4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 14984: 002307fc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 14985: 00adeb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 14986: 00ae07c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 14987: 00adf5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 14988: 007b446c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 14988: 007b447c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 14989: 0044156c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 14990: 0027dafc 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 14991: 002da678 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 14992: 004d3564 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 14993: 00596ce8 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 14994: 006fe098 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 14995: 007f1818 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 14993: 00596cf8 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 14994: 006fe0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 14995: 007f1828 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 14996: 00aad038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 14997: 007dab74 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 14997: 007dab84 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 14998: 00ab85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 14999: 0058cb78 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 14999: 0058cb88 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 15000: 00adfb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 15001: 003b8fe4 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 15002: 002a6590 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 15003: 002fb7dc 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 15004: 00765d1c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 15004: 00765d2c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 15005: 00aae538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 15006: 00aad218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 15007: 0058c9d4 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 15007: 0058c9e4 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 15008: 00aacf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 15009: 00aba9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 15010: 005434cc 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 15010: 005434dc 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 15011: 00adebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 15012: 00620d84 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 15013: 0077d544 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 15012: 00620d94 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 15013: 0077d554 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 15014: 00aad428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 15015: 00ae00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 15016: 0021dbf4 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 15017: 00558474 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 15018: 005770d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 15017: 00558484 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 15018: 005770e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 15019: 00aa5f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 15020: 005e1ce8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 15020: 005e1cf8 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 15021: 00ab4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 15022: 00aa8394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 15023: 007bc244 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 15024: 005676f8 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 15025: 0065e2c0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 15023: 007bc254 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 15024: 00567708 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 15025: 0065e2d0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 15026: 00ae0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 15027: 007fd498 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 15027: 007fd4a8 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 15028: 00adf332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 15029: 00aa5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 15030: 00adee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 15031: 00ab64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 15032: 00ae04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 15033: 00645160 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 15033: 00645170 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 15034: 00ab62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 15035: 006fbca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 15035: 006fbcb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 15036: 00ae074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 15037: 0022a698 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 15038: 00ab3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 15039: 00adf766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 15040: 00adee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 15041: 00abb194 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 15042: 00ae01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 15043: 005937e4 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 15043: 005937f4 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 15044: 00adfbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 15045: 00aa5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 15046: 00adf056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 15047: 00ab4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 15048: 00a12be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 15049: 00495cb0 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 15050: 00aded5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 15051: 007b41e8 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 15052: 0076a870 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 15051: 007b41f8 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 15052: 0076a880 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 15053: 00aaf3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 15054: 00ab5860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 15055: 00adec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 15056: 00ade698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 15057: 0022b1f0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 15058: 00576d40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 15058: 00576d50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 15059: 00ade6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 15060: 00a16730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 15061: 00ab94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 15062: 00610f4c 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 15063: 0054e910 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 15062: 00610f5c 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 15063: 0054e920 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 15064: 00ab4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 15065: 00ab0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 15066: 0051d16c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 15066: 0051d17c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 15067: 002a34e8 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 15068: 00aaa138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 15069: 005ca104 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ - 15070: 0060bd54 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 15069: 005ca114 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 15070: 0060bd64 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 15071: 00adf312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 15072: 0078eeb0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 15073: 00564368 1024 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 15072: 0078eec0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 15073: 00564378 1024 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 15074: 00aa8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 15075: 00a124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 15076: 00aa7530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 15077: 00ab1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 15078: 00adfa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 15079: 005ca570 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 15079: 005ca580 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 15080: 00ade5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 15081: 002307d8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 15082: 005ca764 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 15082: 005ca774 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 15083: 00aac17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 15084: 007e5d98 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 15084: 007e5da8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 15085: 00aa8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 15086: 00ae06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 15087: 00adff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 15088: 00adfd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 15089: 0071bb8c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 15090: 0078dd8c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 15089: 0071bb9c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 15090: 0078dd9c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 15091: 00aaccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 15092: 0054ffcc 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 15092: 0054ffdc 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 15093: 00a11c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 15094: 00adebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 15095: 00aa8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 15096: 00ab9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15097: 005781bc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 15097: 005781cc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 15098: 00ab9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 15099: 007579e0 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 15100: 007ef164 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 15099: 007579f0 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 15100: 007ef174 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 15101: 00ab4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 15102: 00776a30 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 15103: 006fdb90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 15102: 00776a40 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 15103: 006fdba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 15104: 009e9a5c 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 15105: 00ab1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 15106: 00adf6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 15107: 00aaaa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 15108: 00234458 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 15109: 007a2374 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 15109: 007a2384 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 15110: 00ab7ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 15111: 00ab1be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 15112: 006fe544 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 15112: 006fe554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 15113: 00adf492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 15114: 002301ec 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 15115: 00aab72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 15116: 0027dbcc 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 15117: 00adfa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 15118: 00ae059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 15119: 00ae0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 15120: 00aa9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 15121: 006489e4 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 15121: 006489f4 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 15122: 00aaf810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 15123: 006f6ba0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 15123: 006f6bb0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 15124: 00ae04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 15125: 0076a2b8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 15125: 0076a2c8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 15126: 0043c77c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 15127: 005ef028 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 15127: 005ef038 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 15128: 00ab1bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 15129: 00adf774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 15130: 00aa89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 15131: 00ae060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15132: 00aba2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 15133: 00ab5ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 15134: 0031047c 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 15135: 00adf4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 15136: 00ade5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 15137: 003132e4 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 15138: 007ff144 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 15138: 007ff154 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 15139: 00aac28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 15140: 002333cc 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ - 15141: 004e6cd4 500 FUNC GLOBAL DEFAULT 12 openrisc_translate_init │ │ │ │ + 15141: 004e6ce4 500 FUNC GLOBAL DEFAULT 12 openrisc_translate_init │ │ │ │ 15142: 00a16c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 15143: 004d382c 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 15144: 0054dea0 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 15144: 0054deb0 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 15145: 0043ac24 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 15146: 00ab2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 15147: 007bbbcc 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 15147: 007bbbdc 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 15148: 00aded54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 15149: 00ab3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 15150: 0042ba60 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 15151: 00adfce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 15152: 0075a6cc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 15153: 005c94d8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 15154: 006fd688 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 15155: 00626750 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 15152: 0075a6dc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 15153: 005c94e8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 15154: 006fd698 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 15155: 00626760 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 15156: 00ae0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 15157: 00571cd8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 15157: 00571ce8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 15158: 00306fc4 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 15159: 00adfb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 15160: 007566c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 15161: 00708614 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 15160: 007566d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 15161: 00708624 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 15162: 00ab60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 15163: 00ae0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 15164: 00aa5b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 15165: 006477cc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 15165: 006477dc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 15166: 0020416c 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 15167: 00ab0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 15168: 003f54a4 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 15169: 006f69b8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 15169: 006f69c8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 15170: 00aa43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 15171: 00ab4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 15172: 0072abc8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 15172: 0072abd8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 15173: 00ab5a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 15174: 00ade5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 15175: 005e6d00 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 15175: 005e6d10 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 15176: 00adecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 15177: 00481cd8 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 15178: 00a17180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 15179: 00756838 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 15179: 00756848 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 15180: 00ade95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 15181: 00adf758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 15182: 0047fa28 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 15183: 0023f440 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 15184: 00298704 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 15185: 00ab0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 15186: 002a7a5c 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 15187: 00adfa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 15188: 00a16d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 15189: 00638968 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 15189: 00638978 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 15190: 00ab7d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 15191: 008062d4 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 15191: 008062e4 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 15192: 00ab33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 15193: 003553d8 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 15194: 00adf21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 15195: 00adf7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 15196: 00ade54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 15197: 00adf036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 15198: 009ea4ac 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 15199: 00aad0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 15200: 0044348c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ - 15201: 005704f4 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 15201: 00570504 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 15202: 00ab4a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 15203: 00adfc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 15204: 0079a444 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 15205: 0072cc60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 15206: 007c3724 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 15207: 00765214 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 15204: 0079a454 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 15205: 0072cc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 15206: 007c3734 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 15207: 00765224 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 15208: 00ab68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 15209: 003526a0 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 15210: 00adf7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 15211: 00703ba8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 15212: 006fe2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 15211: 00703bb8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 15212: 006fe2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 15213: 00aad1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 15214: 00adf174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 15215: 0074a95c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 15216: 00735c20 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 15215: 0074a96c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 15216: 00735c30 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 15217: 002932f4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 15218: 00adf45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ - 15219: 0051c2cc 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 15219: 0051c2dc 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 15220: 004d2650 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 15221: 00ade76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 15222: 00adf0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 15223: 00ab50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 15224: 003627c0 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 15225: 00731748 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 15226: 005a9d04 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 15225: 00731758 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 15226: 005a9d14 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 15227: 00ade544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 15228: 005a9d0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 15228: 005a9d1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 15229: 00adf71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 15230: 00ab0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 15231: 00368cb8 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 15232: 005a9d4c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 15232: 005a9d5c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 15233: 0021a510 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 15234: 00adfb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 15235: 005a9de0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 15236: 005a9e7c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 15237: 00746b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 15235: 005a9df0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 15236: 005a9e8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 15237: 00746b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 15238: 00adff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 15239: 005a9f20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 15239: 005a9f30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 15240: 00adf3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 15241: 005a9fcc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 15242: 005aebe0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 15243: 00742edc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 15244: 005aa080 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 15241: 005a9fdc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 15242: 005aebf0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 15243: 00742eec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 15244: 005aa090 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 15245: 003643b4 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 15246: 005ac534 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 15246: 005ac544 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 15247: 00aaa208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 15248: 009e36ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_openrisc_cpu │ │ │ │ 15249: 00486174 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 15250: 0047f5d8 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 15251: 00aaf2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 15252: 00220d18 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 15253: 0048eff0 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 15254: 00576278 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 15255: 0076e874 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 15254: 00576288 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 15255: 0076e884 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 15256: 00ae0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 15257: 005ca08c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 15257: 005ca09c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 15258: 00ade594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 15259: 0061b134 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 15259: 0061b144 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 15260: 00ade9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 15261: 005bb8e4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 15261: 005bb8f4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 15262: 00ade9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 15263: 00471f2c 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 15264: 00437f6c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 15265: 00adeef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 15266: 002de724 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 15267: 00ab5dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 15268: 00adec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 15269: 006fba80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 15269: 006fba90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 15270: 004202b4 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 15271: 00ade7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 15272: 00ab5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 15273: 00aa63a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 15274: 00ab72b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 15275: 00787bfc 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 15276: 005d5d48 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 15277: 0079ecd4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 15278: 007bd344 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 15275: 00787c0c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 15276: 005d5d58 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 15277: 0079ece4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 15278: 007bd354 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 15279: 00ade6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 15280: 006490e0 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 15280: 006490f0 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 15281: 00ae042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 15282: 007715d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 15282: 007715e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 15283: 003563c8 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 15284: 00aa6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 15285: 006f17b4 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 15286: 007c7100 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 15287: 007bca98 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 15285: 006f17c4 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 15286: 007c7110 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 15287: 007bcaa8 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 15288: 00ab5760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 15289: 00aa9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 15290: 007bcdf4 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 15290: 007bce04 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 15291: 00a1e0a0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 15292: 00ab2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 15293: 007411bc 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 15294: 005b2cd8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 15293: 007411cc 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 15294: 005b2ce8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 15295: 0022d11c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 15296: 00aa8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 15297: 0064a4c4 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 15297: 0064a4d4 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 15298: 00aaa188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 15299: 006fcc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 15300: 00594014 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 15299: 006fcc2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 15300: 00594024 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 15301: 00ab98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 15302: 00adefd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 15303: 00ade876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 15304: 00ab60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 15305: 00aa7be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 15306: 002546f4 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 15307: 0029338c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 15308: 00726314 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 15308: 00726324 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 15309: 00aab41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 15310: 002f744c 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 15311: 00ab6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 15312: 00ade9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 15313: 006f6d88 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 15313: 006f6d98 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 15314: 0021fe10 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 15315: 003b658c 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 15316: 005d2658 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 15316: 005d2668 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 15317: 00adf0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15318: 00737ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 15318: 00737cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 15319: 00adedc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 15320: 005c875c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 15320: 005c876c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 15321: 00a109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 15322: 00ae0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 15323: 00495f64 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 15324: 0021a620 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 15325: 00ab1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 15326: 004feedc 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 15327: 006483cc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 15326: 004feeec 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 15327: 006483dc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 15328: 00adf28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 15329: 00adf0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 15330: 007b50fc 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 15330: 007b510c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 15331: 00ae0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 15332: 00ab9840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 15333: 00adee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 15334: 00a103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 15335: 004d74c0 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 15336: 005e5034 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 15337: 005a914c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 15336: 005e5044 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 15337: 005a915c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 15338: 00ab3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 15339: 009389e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 15339: 009389f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 15340: 0026f3e0 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 15341: 00ade502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 15342: 00aa612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 15343: 0057b334 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 15343: 0057b344 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 15344: 00ab85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 15345: 007ddd14 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 15346: 007e0898 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 15345: 007ddd24 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 15346: 007e08a8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 15347: 00adee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 15348: 00ab8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 15349: 007ba538 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 15349: 007ba548 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 15350: 00adfe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 15351: 0079b564 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 15351: 0079b574 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 15352: 00ade7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 15353: 00adea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 15354: 006fd34c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 15354: 006fd35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 15355: 009eb210 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 15356: 00ab13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 15357: 005e1b20 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 15358: 00653888 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 15357: 005e1b30 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 15358: 00653898 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 15359: 00ab6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 15360: 00aab40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 15361: 00aacb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 15362: 003519e4 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 15363: 00552080 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 15363: 00552090 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 15364: 00ae0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 15365: 00adeede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 15366: 00aa86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 15367: 00ab04f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 15368: 00aa9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 15369: 0048cc54 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 15370: 00ab0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 15371: 00ade554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 15372: 002052d4 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 15373: 0022d4cc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 15374: 007fc110 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 15375: 00765550 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 15374: 007fc120 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 15375: 00765560 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 15376: 00adf146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 15377: 007ac504 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 15377: 007ac514 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 15378: 00ab86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 15379: 00adf2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 15380: 00adf9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 15381: 009ea8b0 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 15382: 007130b0 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 15383: 006331e4 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 15384: 0066c20c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 15382: 007130c0 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 15383: 006331f4 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 15384: 0066c21c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 15385: 00aa6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 15386: 0021d544 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 15387: 005c44e0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 15388: 00681630 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 15389: 0076ca48 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 15387: 005c44f0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 15388: 00681640 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 15389: 0076ca58 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 15390: 00aa9fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 15391: 009ea8cc 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 15392: 00231e50 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 15393: 006bd5dc 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 15394: 005cddf4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 15395: 0051aa98 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 15393: 006bd5ec 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 15394: 005cde04 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 15395: 0051aaa8 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 15396: 00aaf1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 15397: 00a10958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 15398: 00adf37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 15399: 00ade55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 15400: 00ab3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 15401: 00adeef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 15402: 00aa58b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 15403: 00ab8a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 15404: 003df598 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 15405: 00aa7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 15406: 0054c728 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 15407: 0056141c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 15406: 0054c738 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 15407: 0056142c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 15408: 00adef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 15409: 00adf812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 15410: 00ae064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 15411: 006a2c98 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 15411: 006a2ca8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 15412: 00ab2d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 15413: 00438d74 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 15414: 00aaf3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 15415: 00ab0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 15416: 00adeca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 15417: 00211460 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 15418: 0068a4e0 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 15419: 007e1ba8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 15418: 0068a4f0 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 15419: 007e1bb8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 15420: 00a10328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 15421: 00aac11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 15422: 0047fbcc 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 15423: 007cb810 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 15424: 0063b520 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 15425: 0077781c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 15423: 007cb820 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 15424: 0063b530 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 15425: 0077782c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 15426: 0034e5ec 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 15427: 005759fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 15427: 00575a0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 15428: 00adfebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 15429: 00596560 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 15429: 00596570 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 15430: 00ade642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 15431: 00ae00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 15432: 00adeac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 15433: 00ae0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 15434: 00aa9730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 15435: 00ab41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 15436: 007385c0 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 15436: 007385d0 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 15437: 002f72cc 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 15438: 00adedf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 15439: 00ab8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 15440: 00adf80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 15441: 00aac3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 15442: 00adecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 15443: 00adf1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 15444: 00ae0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 15445: 00aa7a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 15446: 00ab6e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 15447: 004dfb48 88 FUNC GLOBAL DEFAULT 12 helper_float_ueq_d │ │ │ │ 15448: 00aa5878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 15449: 00aa93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 15450: 0074665c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 15451: 005c87b0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 15450: 0074666c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 15451: 005c87c0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 15452: 00adf17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 15453: 0023fb9c 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 15454: 00ade6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 15455: 00adf144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 15456: 00aaa5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 15457: 0050360c 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 15458: 007472cc 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 15457: 0050361c 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 15458: 007472dc 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 15459: 0021a720 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 15460: 005947e8 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 15460: 005947f8 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 15461: 00ab7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 15462: 005756b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 15463: 0071a704 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 15464: 00785eec 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 15462: 005756c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 15463: 0071a714 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 15464: 00785efc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 15465: 003608f4 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 15466: 00ab84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 15467: 00a167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 15468: 00ab44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 15469: 004dfba0 72 FUNC GLOBAL DEFAULT 12 helper_float_ueq_s │ │ │ │ 15470: 00adec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 15471: 007fd6e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 15471: 007fd6f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 15472: 00ade67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 15473: 006f5edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 15473: 006f5eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 15474: 0021e2b4 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 15475: 00771ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 15475: 00771af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 15476: 00ab58b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 15477: 0021d644 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 15478: 00ae07cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 15479: 00738844 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 15479: 00738854 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 15480: 00adef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 15481: 00ab8c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 15482: 00adf00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 15483: 00231b00 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 15484: 00745f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 15484: 00745f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 15485: 0034c4b4 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 15486: 003d3a8c 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 15487: 00adf95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 15488: 007198d0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 15488: 007198e0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 15489: 00ae0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 15490: 00ade940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 15491: 00aae348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 15492: 00aa7120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 15493: 00572724 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 15493: 00572734 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 15494: 00adec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 15495: 00adf086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 15496: 0074b68c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 15496: 0074b69c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 15497: 00adef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 15498: 00ade8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 15499: 003f4788 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 15500: 00ade9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 15501: 00adf6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 15502: 002d948c 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 15503: 00ae0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 15504: 00741974 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 15504: 00741984 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 15505: 00aad868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 15506: 00aded04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 15507: 0073622c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 15508: 0076cf9c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 15507: 0073623c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 15508: 0076cfac 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 15509: 00aacd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 15510: 00aa4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 15511: 0034968c 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 15512: 0077b8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 15513: 007ba850 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 15512: 0077b8b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 15513: 007ba860 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 15514: 0022d8bc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 15515: 00581fe0 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 15515: 00581ff0 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 15516: 00aaec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 15517: 007d24c4 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 15517: 007d24d4 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 15518: 0046f254 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 15519: 0027d940 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 15520: 00adfc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 15521: 00ab2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 15522: 00ab6b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 15523: 00ab7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 15524: 00adfc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 15525: 00ae0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 15526: 00adef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 15527: 00aaf1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 15528: 00ab6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 15529: 006f5e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 15529: 006f5e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 15530: 004c85ec 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 15531: 006d75a0 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 15532: 0072adf8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 15531: 006d75b0 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 15532: 0072ae08 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 15533: 00a108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 15534: 00ab8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 15535: 00ab8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 15536: 00aac20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 15537: 00aaad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 15538: 00adf0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 15539: 00586228 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 15540: 005ccdd4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 15539: 00586238 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 15540: 005ccde4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 15541: 003764e8 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 15542: 00adef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 15543: 0023e190 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 15544: 00a102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 15545: 003fdcf4 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 15546: 006fce44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 15547: 00611d10 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 15546: 006fce54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 15547: 00611d20 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 15548: 0021e9c0 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 15549: 00adec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 15550: 00adfdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 15551: 007b5320 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 15552: 007df25c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 15551: 007b5330 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 15552: 007df26c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 15553: 00397640 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 15554: 00aade28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 15555: 00ab2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 15556: 0027db58 8 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 15557: 00a16cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 15558: 008f7ce8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 15559: 007d4b6c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 15558: 008f7cf8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 15559: 007d4b7c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 15560: 00ab2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 15561: 00aa8244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 15562: 00aa7210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 15563: 00ab17a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 15564: 00aa8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 15565: 00ab4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 15566: 00ab1808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 15567: 008061cc 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 15567: 008061dc 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 15568: 00ab8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 15569: 0079ab74 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 15569: 0079ab84 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 15570: 00ab4318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 15571: 00ab0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 15572: 00adff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 15573: 00ade58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 15574: 00ade93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 15575: 00a15f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 15576: 0076ac08 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 15577: 00704334 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 15576: 0076ac18 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 15577: 00704344 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 15578: 00ab7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 15579: 009ea5ec 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 15580: 00aaaa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 15581: 007467cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 15581: 007467dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 15582: 00a17204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 15583: 002de6e8 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 15584: 00791010 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 15584: 00791020 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 15585: 00adf234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 15586: 00aaec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 15587: 0021d738 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 15588: 00a1eae4 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 15589: 00adf60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 15590: 00ade79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 15591: 0073105c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 15591: 0073106c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 15592: 004cc9bc 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 15593: 00aa6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 15594: 00adf9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 15595: 006f8960 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 15595: 006f8970 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 15596: 00adf750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 15597: 00629e90 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 15598: 007953f4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 15597: 00629ea0 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 15598: 00795404 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 15599: 00aa81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 15600: 007346f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 15601: 00593c88 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 15600: 00734708 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 15601: 00593c98 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 15602: 00aa85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 15603: 00ab5b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 15604: 004421b4 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 15605: 00aa7a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 15606: 00ade576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 15607: 00adeeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 15608: 00a20658 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 15609: 00ade5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 15610: 00306c0c 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 15611: 00adf524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 15612: 007f3b94 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 15612: 007f3ba4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 15613: 00ab1034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 15614: 005ca0c8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 15615: 00655044 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 15614: 005ca0d8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 15615: 00655054 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 15616: 00adef52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 15617: 0058e434 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 15618: 006fe4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 15617: 0058e444 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 15618: 006fe4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 15619: 00ab0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 15620: 0061c3fc 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 15620: 0061c40c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 15621: 00adfa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 15622: 00aaa098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 15623: 007efe08 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 15623: 007efe18 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 15624: 00ab1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 15625: 007cea70 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 15626: 005a9740 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 15625: 007cea80 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 15626: 005a9750 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 15627: 00aba934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 15628: 00adff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 15629: 00aadfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 15630: 007a19ec 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 15630: 007a19fc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 15631: 0047e9ac 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 15632: 0073015c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 15633: 00561ff0 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 15632: 0073016c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 15633: 00562000 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 15634: 00adfdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 15635: 00adf0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 15636: 00adfd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 15637: 00729b40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 15637: 00729b50 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 15638: 0042f1d4 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 15639: 00aa4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 15640: 00ab6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15641: 0054c8e0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 15641: 0054c8f0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 15642: 00aa5d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 15643: 00ae0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 15644: 005826a0 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 15644: 005826b0 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 15645: 0047f2a0 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 15646: 00adf660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 15647: 00578394 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 15647: 005783a4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 15648: 00adf06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 15649: 00ab9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 15650: 00ae02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 15651: 00aa4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 15652: 008040a0 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 15653: 0071dbe8 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 15652: 008040b0 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 15653: 0071dbf8 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 15654: 00aa8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 15655: 00ab2fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 15656: 00aa8664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 15657: 007d4d80 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 15658: 00648324 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 15657: 007d4d90 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 15658: 00648334 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 15659: 00ae00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 15660: 0021f2ac 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 15661: 00463f0c 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 15662: 00ade5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 15663: 00adfad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 15664: 00491908 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 15665: 00966e74 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 15665: 00966e84 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 15666: 00ab7414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 15667: 00ab3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 15668: 005b074c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 15668: 005b075c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 15669: 0046c0f8 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 15670: 00ae0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 15671: 0064484c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 15671: 0064485c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 15672: 00ade99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 15673: 00aa9ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 15674: 006f7ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 15675: 0074d0f8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 15674: 006f8000 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 15675: 0074d108 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 15676: 00aaa6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 15677: 0058d8e4 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 15677: 0058d8f4 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 15678: 00aae9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 15679: 00adf39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 15680: 0048f0a0 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 15681: 007f2774 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 15681: 007f2784 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 15682: 00ab6e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 15683: 00ab6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 15684: 00abc0dc 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 15685: 00ab01e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 15686: 0022cb1c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 15687: 0058e884 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 15688: 00749870 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 15687: 0058e894 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 15688: 00749880 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 15689: 00adefa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 15690: 003b8e54 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 15691: 0035bb20 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 15692: 00788d74 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 15692: 00788d84 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 15693: 00adf046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 15694: 005f6d64 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 15694: 005f6d74 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 15695: 00ab6980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 15696: 009eabec 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 15697: 007e5fa0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 15698: 006ffc04 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 15697: 007e5fb0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 15698: 006ffc14 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 15699: 009eb31c 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 15700: 00aae008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 15701: 00ade6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 15702: 007a3470 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 15702: 007a3480 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 15703: 00423a24 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 15704: 00aaf2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 15705: 00649570 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 15706: 006fdca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 15705: 00649580 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 15706: 006fdcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 15707: 00aa7a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 15708: 00adfd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 15709: 00772624 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 15709: 00772634 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 15710: 00adf01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 15711: 00adf3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 15712: 00aad178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 15713: 00adf94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 15714: 00aabfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 15715: 00adf3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 15716: 003139ec 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 15717: 00804214 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 15718: 0064a348 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 15719: 006dd7f4 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 15717: 00804224 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 15718: 0064a358 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 15719: 006dd804 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 15720: 00ade65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 15721: 00ab30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 15722: 00aa8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 15723: 00aa5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 15724: 007a46dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 15725: 005cc384 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 15724: 007a46ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 15725: 005cc394 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 15726: 00adefbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 15727: 00ae0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 15728: 0075c210 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 15729: 0057a928 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 15728: 0075c220 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 15729: 0057a938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 15730: 00ab07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 15731: 00ab1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 15732: 00ade8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 15733: 005d4b78 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 15733: 005d4b88 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 15734: 00aa95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 15735: 00ab2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 15736: 0061a3d0 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 15736: 0061a3e0 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 15737: 001ec2e8 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 15738: 00aaf4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 15739: 00ade964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 15740: 005edff8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 15741: 006fb4c0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 15740: 005ee008 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 15741: 006fb4d0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 15742: 00adedf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 15743: 005bca24 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 15744: 007ec304 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 15743: 005bca34 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 15744: 007ec314 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 15745: 00adf2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 15746: 00292984 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 15747: 00adf06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 15748: 00ade94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 15749: 005c4568 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 15750: 006182c8 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 15749: 005c4578 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 15750: 006182d8 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 15751: 00ab1c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 15752: 00aa8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 15753: 005c92f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 15753: 005c9304 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 15754: 00adee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 15755: 0022a284 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 15756: 00adf714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 15757: 006119c4 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 15757: 006119d4 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 15758: 00adf6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 15759: 00ab7484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 15760: 00ab78c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 15761: 00541944 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 15761: 00541954 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 15762: 003b8464 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 15763: 00adf2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 15764: 00aa4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 15765: 00adec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 15766: 00aa564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 15767: 00adf6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 15768: 00adf49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 15769: 0022adac 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 15770: 0021a81c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 15771: 00428048 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 15772: 0070a874 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 15773: 007fdd98 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 15772: 0070a884 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 15773: 007fdda8 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 15774: 00adef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 15775: 007757ec 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 15775: 007757fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 15776: 009eb980 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 15777: 00711e3c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 15778: 0070c0fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 15777: 00711e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 15778: 0070c10c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 15779: 00adf08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 15780: 00adfd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 15781: 005965b8 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 15781: 005965c8 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 15782: 009949cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ - 15783: 005afcac 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 15783: 005afcbc 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 15784: 00363a94 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 15785: 00596efc 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 15786: 007b7ea4 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 15787: 007c42e0 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 15785: 00596f0c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 15786: 007b7eb4 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 15787: 007c42f0 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 15788: 00203800 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 15789: 00aacbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 15790: 0077c490 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 15791: 005747bc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 15790: 0077c4a0 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 15791: 005747cc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 15792: 00adf1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 15793: 00a127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 15794: 00adeaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 15795: 00aded16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 15796: 00ab7b54 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 15797: 00adf23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 15798: 005b5560 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 15799: 00798040 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 15798: 005b5570 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 15799: 00798050 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 15800: 00adf2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 15801: 00adee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 15802: 00adf8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 15803: 0027af08 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 15804: 00ab7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 15805: 007e7d50 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 15806: 007c08a0 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 15807: 007cca10 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 15808: 007f285c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 15805: 007e7d60 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 15806: 007c08b0 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 15807: 007cca20 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 15808: 007f286c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 15809: 00ae03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 15810: 003133d4 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 15811: 006fe880 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 15811: 006fe890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 15812: 00aaa0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 15813: 00a11f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 15814: 007192d4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 15815: 007fc6ac 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 15814: 007192e4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 15815: 007fc6bc 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 15816: 00ae00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 15817: 00761440 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 15818: 007cc04c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 15817: 00761450 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 15818: 007cc05c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 15819: 00aa8c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 15820: 00adec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 15821: 00adef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 15822: 00719940 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 15823: 006949f4 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 15822: 00719950 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 15823: 00694a04 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 15824: 00adf788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 15825: 00adffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 15826: 0047ba24 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 15827: 00ab2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 15828: 003a8408 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 15829: 00663cd0 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 15829: 00663ce0 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 15830: 00aaa118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 15831: 00ae0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 15832: 00478788 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 15833: 00ae01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 15834: 007f9134 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 15835: 00737850 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 15836: 0065cee8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 15834: 007f9144 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 15835: 00737860 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 15836: 0065cef8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 15837: 00ab6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 15838: 00aa57a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 15839: 00ae07dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 15840: 003fc320 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 15841: 00ad5e18 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 15842: 00ae00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 15843: 00adf670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 15844: 0078e7ac 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 15845: 0074a210 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 15844: 0078e7bc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 15845: 0074a220 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 15846: 00adebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 15847: 00294008 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 15848: 007012cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 15848: 007012dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 15849: 0027dbc4 8 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 15850: 002184a4 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 15851: 009ee600 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 15852: 00adf760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 15853: 00480b00 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 15854: 00aa4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 15855: 006fbadc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 15856: 0057b510 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 15855: 006fbaec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 15856: 0057b520 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 15857: 00ae0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 15858: 0069a56c 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 15859: 0075cf34 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 15860: 00570998 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 15861: 0059daec 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 15862: 007d3b40 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 15858: 0069a57c 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 15859: 0075cf44 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 15860: 005709a8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 15861: 0059dafc 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 15862: 007d3b50 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 15863: 00ae01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 15864: 00adead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 15865: 007f7a5c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 15865: 007f7a6c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 15866: 00ade5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 15867: 00aac08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 15868: 0058e554 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 15868: 0058e564 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 15869: 00adf9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 15870: 0063d82c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 15870: 0063d83c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 15871: 00aabc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 15872: 00aad3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 15873: 00ae052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 15874: 00aa8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 15875: 006fe9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 15875: 006fea00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 15876: 0036c0d4 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 15877: 00aaa128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 15878: 00aaa388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 15879: 00238754 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 15880: 00aa69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 15881: 00ab23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 15882: 004cccf4 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 15883: 005cbb1c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 15884: 007c6338 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 15883: 005cbb2c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 15884: 007c6348 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 15885: 00aae0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 15886: 0054e898 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 15886: 0054e8a8 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 15887: 00ade716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 15888: 00ab49c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 15889: 0079ab18 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 15889: 0079ab28 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 15890: 00ab1c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 15891: 002a7da4 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 15892: 004b89dc 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 15893: 00adfb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 15894: 00aba0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 15895: 005b40fc 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 15895: 005b410c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 15896: 00ab8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 15897: 00adf778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 15898: 00ade71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 15899: 00ab14d4 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 15900: 00ade960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 15901: 0074d770 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 15901: 0074d780 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 15902: 00adff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 15903: 0023e224 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 15904: 00aba410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 15905: 00710384 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 15905: 00710394 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 15906: 00369bc8 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 15907: 004b5184 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 15908: 00adeda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 15909: 0075616c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 15909: 0075617c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 15910: 00acd8b8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 15911: 004d7574 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 15912: 00adf8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 15913: 00adee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 15914: 00adeb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 15915: 0041727c 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 15916: 0021ba04 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 15917: 00ab1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 15918: 006a2fd4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 15918: 006a2fe4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 15919: 002352bc 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 15920: 00ab2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 15921: 007c55b0 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 15922: 008f75d8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 15923: 007ca8d8 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 15924: 0061b164 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 15921: 007c55c0 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 15922: 008f75e8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 15923: 007ca8e8 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 15924: 0061b174 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 15925: 00217810 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 15926: 00adf644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 15927: 00487a04 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 15928: 007e6a2c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 15928: 007e6a3c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 15929: 00ab16c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 15930: 00aaf98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 15931: 00221fc0 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 15932: 0021adfc 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 15933: 00321320 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 15934: 00aad558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 15935: 00abc0d0 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 15936: 00ab6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 15937: 00ade6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 15938: 002372e8 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 15939: 0043a46c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 15940: 00aaba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 15941: 007c5538 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 15942: 00521478 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 15941: 007c5548 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 15942: 00521488 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 15943: 00ab18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 15944: 00adfc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 15945: 00ab6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 15946: 003fec10 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 15947: 00ab2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 15948: 00457854 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 15949: 0045fbc8 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 15950: 0065ab44 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 15950: 0065ab54 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 15951: 00ade4c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 15952: 00adeb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 15953: 00ab11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 15954: 0040aa24 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 15955: 00438144 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 15956: 00611bd0 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 15956: 00611be0 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 15957: 00ae000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 15958: 00aabcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 15959: 00aa6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 15960: 0054c938 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 15961: 006e3bd0 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 15960: 0054c948 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 15961: 006e3be0 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 15962: 0029a4e0 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 15963: 0060cdfc 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 15963: 0060ce0c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 15964: 002e85c8 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 15965: 00adf6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 15966: 00435884 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 15967: 0045a560 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 15968: 00ab31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 15969: 0075d9f0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 15969: 0075da00 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 15970: 003f5450 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 15971: 00787858 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 15971: 00787868 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 15972: 00aa658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 15973: 00785108 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 15974: 00716ab8 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 15973: 00785118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 15974: 00716ac8 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 15975: 002da3a4 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 15976: 002299f4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 15977: 00aaa2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 15978: 007810fc 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 15978: 0078110c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 15979: 00ae0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 15980: 003ba5f0 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 15981: 002e8a90 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 15982: 009ea730 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 15983: 004fe964 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 15983: 004fe974 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 15984: 00adef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 15985: 00ae02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 15986: 00ab5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 15987: 00adeef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 15988: 00ab10b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 15989: 00aa9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 15990: 00a15ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 15991: 0034f6a4 364 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 15992: 00adfd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 15993: 00239e18 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 15994: 006fed88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 15994: 006fed98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 15995: 00adea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 15996: 00ab3670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 15997: 00ab74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 15998: 007711e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 15998: 007711f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 15999: 00ade7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 16000: 00229dc0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 16001: 00790468 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 16002: 006d9794 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 16001: 00790478 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 16002: 006d97a4 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 16003: 00aa8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 16004: 00ab7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 16005: 007b5eac 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 16005: 007b5ebc 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 16006: 00ab0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 16007: 00aabd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 16008: 0079a108 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 16008: 0079a118 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 16009: 0042d2d8 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 16010: 007ce4ec 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 16011: 005713c8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 16012: 007fc954 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 16013: 00706628 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 16010: 007ce4fc 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 16011: 005713d8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 16012: 007fc964 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 16013: 00706638 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 16014: 00adf892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 16015: 0036bf1c 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 16016: 00adfb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 16017: 00ab3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 16018: 00631930 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 16018: 00631940 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 16019: 009ea9a4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 16020: 0069df78 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 16020: 0069df88 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 16021: 004d7638 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 16022: 007ca7e8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 16022: 007ca7f8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 16023: 00a135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 16024: 00ae052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 16025: 00aabb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 16026: 005e368c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 16026: 005e369c 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 16027: 00ae0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 16028: 00adeb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 16029: 0027b154 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 16030: 005ef4f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 16031: 00645fec 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 16032: 0058c254 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 16033: 0072ec04 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 16034: 005e19dc 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 16030: 005ef500 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 16031: 00645ffc 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 16032: 0058c264 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 16033: 0072ec14 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 16034: 005e19ec 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 16035: 002a63f8 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 16036: 00ade81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 16037: 001ed6c0 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 16038: 00ade9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 16039: 00adf51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 16040: 00aa5f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 16041: 0072fa2c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 16042: 00646404 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 16041: 0072fa3c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 16042: 00646414 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 16043: 00aa59a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 16044: 00739570 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 16044: 00739580 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 16045: 00aad6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 16046: 00ab97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 16047: 00785adc 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 16047: 00785aec 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 16048: 0042f284 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 16049: 00ab6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 16050: 00adfd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 16051: 003f762c 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 16052: 00aba0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 16053: 0051a9f0 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 16053: 0051aa00 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 16054: 00adeb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 16055: 00509e3c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 16056: 00730444 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 16055: 00509e4c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 16056: 00730454 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 16057: 00aaf454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 16058: 00ab6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 16059: 007a3898 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 16059: 007a38a8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 16060: 00ab7d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 16061: 00ab8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 16062: 005c569c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 16062: 005c56ac 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 16063: 00ae0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 16064: 00aa5ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 16065: 00221bf0 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 16066: 0027b500 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 16067: 00765328 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 16067: 00765338 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 16068: 003ba474 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 16069: 00ab9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 16070: 007df924 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 16071: 007292a4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 16072: 007528a8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 16070: 007df934 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 16071: 007292b4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 16072: 007528b8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 16073: 004df5dc 220 FUNC GLOBAL DEFAULT 12 helper_update_fpcsr │ │ │ │ 16074: 00adeb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 16075: 007ca500 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 16075: 007ca510 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 16076: 00ade9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 16077: 00ab9b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 16078: 00716434 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 16079: 006fd79c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 16080: 00757680 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 16078: 00716444 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 16079: 006fd7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 16080: 00757690 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 16081: 003697b8 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 16082: 009eb8b4 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 16083: 005d4068 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 16083: 005d4078 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 16084: 00ab0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 16085: 00477330 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 16086: 00a148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 16087: 003aec5c 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 16088: 00adeda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 16089: 005710fc 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 16089: 0057110c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 16090: 00aaab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 16091: 00456770 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 16092: 0051c3bc 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 16092: 0051c3cc 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 16093: 00244b20 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 16094: 00adee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 16095: 00427740 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 16096: 0025bd54 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 16097: 00aa7320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 16098: 0058bc2c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 16099: 0070ff04 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 16098: 0058bc3c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 16099: 0070ff14 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 16100: 00ab511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 16101: 00ae033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 16102: 00a1352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 16103: 00ab35f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 16104: 009eaa90 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 16105: 002da48c 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 16106: 00ade4a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ @@ -16113,2044 +16113,2044 @@ │ │ │ │ 16109: 00aa57b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 16110: 00485614 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 16111: 00227e58 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 16112: 00adf4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 16113: 00aa7270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 16114: 00adfc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 16115: 00adea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 16116: 006eefc8 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 16117: 00653bd4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 16116: 006eefd8 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 16117: 00653be4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 16118: 00ae0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 16119: 00aae4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 16120: 00adfec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 16121: 00ae0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 16122: 00adee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 16123: 003d3d24 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 16124: 00364950 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 16125: 00ab6bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 16126: 0078070c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 16127: 0057933c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 16126: 0078071c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 16127: 0057934c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 16128: 00aa7220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 16129: 0037694c 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 16130: 00448414 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 16131: 00aa79c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 16132: 00aa92d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 16133: 00aaf1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 16134: 00772830 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 16134: 00772840 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 16135: 00a9e758 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 16136: 00adff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 16137: 0063a848 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 16138: 00544f0c 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 16137: 0063a858 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 16138: 00544f1c 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 16139: 00aa9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 16140: 00ab7574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 16141: 007c1218 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 16141: 007c1228 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 16142: 00448ac8 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 16143: 0031be9c 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 16144: 0078954c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 16144: 0078955c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 16145: 00a1229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 16146: 00aaf6c4 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 16147: 00644db4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 16148: 006bd95c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 16149: 00726b0c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 16147: 00644dc4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 16148: 006bd96c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 16149: 00726b1c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 16150: 0029a344 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 16151: 00ab94f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 16152: 00954280 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 16152: 00954290 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 16153: 00aaef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 16154: 00aaf284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 16155: 00427b8c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 16156: 00adf0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 16157: 00ab0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 16158: 005e6d5c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 16158: 005e6d6c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 16159: 0045f774 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 16160: 00adee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 16161: 0022d1e0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 16162: 00aa4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 16163: 00a11a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 16164: 007fb2e4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 16165: 00645a00 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 16166: 005bd7e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 16164: 007fb2f4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 16165: 00645a10 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 16166: 005bd7f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 16167: 00a9e8c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 16168: 00368a50 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 16169: 00aaa068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 16170: 007716ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 16171: 00731478 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 16172: 00524aa4 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 16173: 005423a4 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 16170: 007716fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 16171: 00731488 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 16172: 00524ab4 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 16173: 005423b4 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 16174: 00adf078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 16175: 00aad098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 16176: 00ab3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 16177: 00aae268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 16178: 00ae07a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 16179: 006d8f78 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 16179: 006d8f88 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 16180: 00aaeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 16181: 00aba894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 16182: 0073a1a0 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 16183: 0077e070 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 16182: 0073a1b0 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 16183: 0077e080 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 16184: 00aaf7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 16185: 007d0f34 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 16185: 007d0f44 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 16186: 00417400 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 16187: 00ad6f6c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 16188: 00abc0d8 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 16189: 00adf066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 16190: 00aa67ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 16191: 00610dac 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 16191: 00610dbc 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 16192: 00aacd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 16193: 00adeb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 16194: 00ade48c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 16195: 005895d0 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 16196: 0071bdc8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 16195: 005895e0 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 16196: 0071bdd8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 16197: 009ea160 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 16198: 004395d8 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 16199: 0073b928 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 16200: 007abfc4 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 16199: 0073b938 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 16200: 007abfd4 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 16201: 00ab6e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ - 16202: 0063b22c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 16203: 007acd5c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 16204: 007d6c80 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 16202: 0063b23c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 16203: 007acd6c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 16204: 007d6c90 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 16205: 00469750 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 16206: 00adeb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 16207: 00adf952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 16208: 0071cd10 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 16208: 0071cd20 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 16209: 0034e750 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 16210: 00aad6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 16211: 003b8d98 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 16212: 0073597c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 16212: 0073598c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 16213: 00a1019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 16214: 00aa682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 16215: 00585c9c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 16215: 00585cac 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 16216: 00adfcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 16217: 007f3194 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 16218: 0076b364 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 16217: 007f31a4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 16218: 0076b374 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 16219: 00adf27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 16220: 00adfa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 16221: 00a134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 16222: 00adf060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 16223: 00adf732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 16224: 0065ef10 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 16224: 0065ef20 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 16225: 00ae01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 16226: 00aace88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 16227: 006540d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 16228: 00709950 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 16227: 006540e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 16228: 00709960 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 16229: 00ab48e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 16230: 002da0f8 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 16231: 005e2de0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 16232: 006dfdfc 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 16231: 005e2df0 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 16232: 006dfe0c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 16233: 00adf73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 16234: 007c703c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 16234: 007c704c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 16235: 00aba420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 16236: 00aa83a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 16237: 004ce684 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 16238: 00227e98 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 16239: 00aac3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 16240: 009eac34 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 16241: 00ae0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 16242: 0031c1bc 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 16243: 00429928 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 16244: 00adf0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 16245: 00511d84 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 16245: 00511d94 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 16246: 00adf940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 16247: 00adf468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 16248: 00737964 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 16248: 00737974 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 16249: 00adf9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 16250: 00616c5c 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 16250: 00616c6c 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 16251: 00ae02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 16252: 00556aac 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 16252: 00556abc 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 16253: 00ade73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 16254: 00ae0c94 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 16255: 00adf7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 16256: 00352c68 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 16257: 0022d584 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 16258: 00ab9880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 16259: 00ad6ef8 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 16260: 00ab0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 16261: 007c294c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 16261: 007c295c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 16262: 00aa8264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 16263: 004eca60 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 16263: 004eca70 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 16264: 00aaefc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 16265: 00adf630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 16266: 004d3318 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 16267: 00adf7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 16268: 0070c6a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 16268: 0070c6b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 16269: 00adf872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 16270: 00adfeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 16271: 003fc114 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 16272: 00574b0c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 16273: 005dd7c0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 16272: 00574b1c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 16273: 005dd7d0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 16274: 0035ff20 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 16275: 00427a7c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 16276: 00a1142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 16277: 007efb84 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 16278: 00646518 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 16279: 0054dcb0 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 16277: 007efb94 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 16278: 00646528 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 16279: 0054dcc0 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 16280: 00abbec8 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 16281: 00adf81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 16282: 00ab6c20 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 16283: 00adf0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 16284: 009541a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 16285: 00747afc 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 16286: 0077c308 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 16284: 009541b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 16285: 00747b0c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 16286: 0077c318 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 16287: 00aabe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 16288: 00aaa958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 16289: 005b1cd8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 16290: 007cbe14 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 16289: 005b1ce8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 16290: 007cbe24 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 16291: 00ae05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 16292: 007877fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 16292: 0078780c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 16293: 0048559c 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 16294: 00ab3600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 16295: 00ab98e0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 16296: 00adfa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 16297: 00a10118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 16298: 00ab3360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 16299: 00617d78 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 16299: 00617d88 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 16300: 002de6f8 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 16301: 00ab30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 16302: 00aaad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 16303: 003b8ed0 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 16304: 007c3588 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 16304: 007c3598 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 16305: 00aac33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 16306: 00611a44 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 16306: 00611a54 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 16307: 0044a43c 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 16308: 00ae0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 16309: 00ab83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 16310: 00adf4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 16311: 00adfe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 16312: 00adec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 16313: 002a652c 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 16314: 00ab69a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 16315: 009623d0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 16315: 009623e0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 16316: 00347868 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 16317: 00aacf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 16318: 00aadc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 16319: 00306e1c 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 16320: 00adf9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 16321: 005cc484 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 16321: 005cc494 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 16322: 0031d688 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 16323: 00221cd8 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 16324: 00ade9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 16325: 00a1e0a4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 16326: 00adeeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 16327: 005d4eb8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 16327: 005d4ec8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 16328: 00adfaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 16329: 00adf4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 16330: 00747a34 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 16331: 0079cc28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 16332: 005dcd58 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 16333: 0078462c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 16330: 00747a44 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 16331: 0079cc38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 16332: 005dcd68 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 16333: 0078463c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 16334: 00352908 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 16335: 00ae0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 16336: 00adfe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 16337: 00231838 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 16338: 007ea7d4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 16339: 0058e168 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 16338: 007ea7e4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 16339: 0058e178 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 16340: 0025bc3c 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 16341: 005f718c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 16342: 00735df4 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 16341: 005f719c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 16342: 00735e04 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 16343: 00ab8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 16344: 00573c24 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 16345: 008f7f00 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 16346: 007d6068 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 16344: 00573c34 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 16345: 008f7f10 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 16346: 007d6078 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 16347: 00adf3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 16348: 00ab1294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 16349: 006f604c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 16349: 006f605c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 16350: 00aa74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 16351: 00ab7614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 16352: 00743394 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 16352: 007433a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 16353: 00aba8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 16354: 004703a8 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 16355: 00725f1c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 16355: 00725f2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 16356: 00ade910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 16357: 00adf1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 16358: 00217918 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 16359: 00ab0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 16360: 00ab4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 16361: 00a113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 16362: 00adeeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 16363: 00420f8c 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 16364: 00224104 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 16365: 00adf574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 16366: 00462244 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 16367: 00aa7070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 16368: 0075833c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 16368: 0075834c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 16369: 00aaef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 16370: 00ab90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 16371: 00737908 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 16371: 00737918 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 16372: 00adee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 16373: 00adffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 16374: 00adf222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 16375: 007183c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 16375: 007183d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 16376: 00aabb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 16377: 00596b10 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 16377: 00596b20 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 16378: 00aa84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 16379: 0057748c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 16380: 0066d618 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 16381: 0070df68 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 16379: 0057749c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 16380: 0066d628 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 16381: 0070df78 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 16382: 00ad5dca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 16383: 00aa5828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 16384: 0034e8c4 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 16385: 00aa4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 16386: 0022d98c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 16387: 00adf570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 16388: 00ab1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 16389: 00ab3090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 16390: 0075997c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 16391: 00503644 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 16390: 0075998c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 16391: 00503654 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 16392: 00ae0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 16393: 00566b30 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 16393: 00566b40 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 16394: 00ab3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 16395: 00ab3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 16396: 004af638 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 16397: 00ab2d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 16398: 00ab1d38 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 16399: 00aadb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 16400: 00ae031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 16401: 00ab8fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 16402: 0021b8fc 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 16403: 006f5f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 16403: 006f5fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 16404: 004d3724 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 16405: 00ade69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 16406: 0043c088 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 16407: 00612748 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 16407: 00612758 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 16408: 00ae0c9f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 16409: 00adf150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 16410: 002176f8 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 16411: 00ae0c9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 16412: 007c6c44 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 16412: 007c6c54 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 16413: 00ab4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 16414: 00aa7724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 16415: 0043be7c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 16416: 00aa73c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 16417: 00adec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 16418: 0022e40c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 16419: 005620f0 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 16419: 00562100 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 16420: 00acd2a0 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 16421: 00227ab4 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 16422: 00adeaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 16423: 005aeedc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 16423: 005aeeec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 16424: 0021a298 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 16425: 00ae029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 16426: 005b472c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 16426: 005b473c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 16427: 00ab14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 16428: 00737be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 16428: 00737bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 16429: 00ab5a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 16430: 00ae0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 16431: 00ade69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 16432: 007d5aac 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 16432: 007d5abc 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 16433: 00a10094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 16434: 00ab6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 16435: 00adf14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 16436: 004a5004 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 16437: 00aa8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 16438: 00230e30 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 16439: 007bbef4 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 16439: 007bbf04 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 16440: 0034c560 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 16441: 00aa5a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 16442: 00350288 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 16443: 0021593c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 16444: 002a966c 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 16445: 00ade5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 16446: 007d6b4c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 16446: 007d6b5c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 16447: 00adf23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 16448: 00aaaaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 16449: 007e1c04 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 16449: 007e1c14 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 16450: 00ae07c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 16451: 00709e20 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 16451: 00709e30 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 16452: 00ab4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 16453: 00654bc4 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 16453: 00654bd4 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 16454: 0035276c 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 16455: 0067b8f0 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 16455: 0067b900 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 16456: 00aae0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 16457: 002307e4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 16458: 006fdd5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 16459: 005b22a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 16460: 00567b44 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 16458: 006fdd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16459: 005b22b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 16460: 00567b54 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 16461: 009e9ef0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 16462: 00ade8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 16463: 009eaad4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 16464: 00adea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 16465: 00ade7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 16466: 006ee7e8 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 16467: 00739d34 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 16466: 006ee7f8 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 16467: 00739d44 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 16468: 00aa9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 16469: 00ae0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 16470: 006e0914 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 16470: 006e0924 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 16471: 00ae0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 16472: 00414c00 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 16473: 00ade632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 16474: 00adf934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 16475: 00ae06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 16476: 00ab1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 16477: 0076d0d8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 16477: 0076d0e8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 16478: 0029bf58 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 16479: 00adfef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 16480: 00adecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 16481: 006262c8 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 16481: 006262d8 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 16482: 00adf52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 16483: 0053d208 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 16483: 0053d218 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 16484: 00aa42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 16485: 00ae02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 16486: 00aaf0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 16487: 00472e84 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 16488: 00ade4ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 16489: 0075e8a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 16490: 00714e58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 16489: 0075e8b0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 16490: 00714e68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 16491: 00a11324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 16492: 00adee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 16493: 0022e4b8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 16494: 00467524 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 16495: 005f64b0 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 16495: 005f64c0 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 16496: 004df6b8 60 FUNC GLOBAL DEFAULT 12 cpu_set_fpcsr │ │ │ │ 16497: 00ab3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 16498: 00ae0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 16499: 00ab05d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 16500: 00ae0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 16501: 004354f4 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 16502: 00294450 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 16503: 00adf84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 16504: 0043e3f0 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 16505: 005eac90 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 16505: 005eaca0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 16506: 00adfe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 16507: 00adf44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 16508: 00ab08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 16509: 00adf9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 16510: 0046f9a4 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 16511: 0042b454 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 16512: 0057ae24 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ - 16513: 00629924 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 16514: 007797a8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 16512: 0057ae34 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 16513: 00629934 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 16514: 007797b8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 16515: 003bc804 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 16516: 00747cac 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 16516: 00747cbc 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 16517: 009eb8e4 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 16518: 00aacc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 16519: 0031d5b0 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 16520: 004d5e48 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 16521: 00ab2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 16522: 0055af7c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 16522: 0055af8c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 16523: 00ab87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 16524: 00351ccc 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 16525: 00a9e908 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 16526: 00aa85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 16527: 007861d4 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 16527: 007861e4 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 16528: 009ea5b0 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 16529: 00ab7724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 16530: 00966e5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 16530: 00966e6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 16531: 00ae0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 16532: 00adf272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 16533: 00aaced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 16534: 00572eec 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 16534: 00572efc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 16535: 00ab3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 16536: 00adfdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 16537: 0079a4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 16538: 0059da04 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 16537: 0079a50c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 16538: 0059da14 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 16539: 00ab81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 16540: 00ab6700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 16541: 00ab1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 16542: 007fd700 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 16543: 00683930 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 16542: 007fd710 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 16543: 00683940 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 16544: 00ae02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 16545: 00597524 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 16545: 00597534 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 16546: 00ab2e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 16547: 00ae0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 16548: 005b2e70 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 16548: 005b2e80 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 16549: 00ab23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 16550: 00ab6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 16551: 00adf99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 16552: 0079ace4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 16552: 0079acf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 16553: 00adfb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 16554: 00ab83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 16555: 00aa6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 16556: 00ab26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 16557: 00aafa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 16558: 00aacda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 16559: 00aa5f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 16560: 0052c9e8 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 16560: 0052c9f8 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 16561: 0048ecc8 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 16562: 004af310 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 16563: 002ed4b4 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 16564: 00ade9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 16565: 004c2028 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 16566: 007fb67c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 16566: 007fb68c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 16567: 00ab7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 16568: 00ae01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 16569: 00756ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 16570: 007dc37c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 16569: 00756cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 16570: 007dc38c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 16571: 00ab6770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 16572: 0063afb0 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 16573: 00572cdc 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 16572: 0063afc0 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 16573: 00572cec 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 16574: 00ade89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 16575: 00adf8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 16576: 00a9e6d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 16577: 009ea178 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 16578: 00ab3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 16579: 00435fb0 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 16580: 00310a28 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 16581: 00ab0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 16582: 005b28c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 16583: 00559270 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 16582: 005b28d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 16583: 00559280 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 16584: 00ab1c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 16585: 0074916c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 16585: 0074917c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 16586: 00ade50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 16587: 00624fe8 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 16588: 00722d6c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 16587: 00624ff8 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 16588: 00722d7c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 16589: 00239bd8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 16590: 0070e850 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 16590: 0070e860 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 16591: 004ab52c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ - 16592: 005b2378 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 16592: 005b2388 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 16593: 00adfb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 16594: 0079ea94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 16594: 0079eaa4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 16595: 004a4f38 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 16596: 00ab3170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 16597: 00adedc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 16598: 00203188 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 16599: 00ae0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 16600: 00aba824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 16601: 00adf112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 16602: 00aa5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 16603: 0057a940 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 16603: 0057a950 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 16604: 00adedfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 16605: 00aa90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 16606: 00ab7d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 16607: 002e7374 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 16608: 004927b8 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 16609: 00ab7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 16610: 007f8740 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 16610: 007f8750 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 16611: 003b88f0 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 16612: 00aa7ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 16613: 00ab75c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 16614: 00ab31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 16615: 007ff030 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 16615: 007ff040 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 16616: 00aaf124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 16617: 00aae478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 16618: 00ab89e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 16619: 0056824c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 16620: 0076a7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 16619: 0056825c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 16620: 0076a7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 16621: 0022e568 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 16622: 0044a650 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 16623: 00ab03e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 16624: 007c9048 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 16625: 0064a63c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 16626: 007dfdb4 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 16624: 007c9058 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 16625: 0064a64c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 16626: 007dfdc4 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 16627: 00aadf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 16628: 00ade5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 16629: 0043b7a0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 16630: 00771748 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 16630: 00771758 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 16631: 00439ff8 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 16632: 00ab6710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 16633: 007cea1c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 16633: 007cea2c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 16634: 00adfab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 16635: 0029970c 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 16636: 0023f890 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 16637: 0079f624 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 16638: 00966e14 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 16639: 00568334 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 16637: 0079f634 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 16638: 00966e24 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 16639: 00568344 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 16640: 00adf252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 16641: 00aa71a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 16642: 00aa77e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 16643: 005cc644 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 16644: 007569a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 16645: 006fcc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 16646: 00780890 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 16643: 005cc654 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 16644: 007569b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 16645: 006fcc88 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 16646: 007808a0 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 16647: 00aa4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 16648: 00ab3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 16649: 00ae05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 16650: 00472a30 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 16651: 00aad298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 16652: 00ab6fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 16653: 007d2c68 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 16653: 007d2c78 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 16654: 00adff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 16655: 00aa5b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 16656: 009eb5e0 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 16657: 0043e9b0 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 16658: 002a78ec 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 16659: 00aadf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 16660: 0054e350 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 16661: 00625c18 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 16660: 0054e360 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 16661: 00625c28 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 16662: 00ade7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 16663: 00adf8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 16664: 00aa9880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 16665: 00aab5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 16666: 00ab0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 16667: 00495838 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 16668: 002153dc 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 16669: 00ab74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 16670: 00adf79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 16671: 007c545c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 16672: 0056cf18 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 16671: 007c546c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 16672: 0056cf28 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 16673: 00444af0 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 16674: 00aad088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 16675: 006f67d0 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 16675: 006f67e0 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 16676: 00468364 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 16677: 00adea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 16678: 00adea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 16679: 00aa613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 16680: 00aa87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 16681: 009948b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 16682: 00ab66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 16683: 00aa9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 16684: 00ab4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 16685: 0069aa10 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 16685: 0069aa20 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 16686: 00aaab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 16687: 00adf8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 16688: 00552470 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 16688: 00552480 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 16689: 004aa1e8 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 16690: 00705460 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 16691: 0066b5c4 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 16690: 00705470 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 16691: 0066b5d4 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 16692: 0029ac80 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 16693: 009e45a0 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 16694: 007ac4dc 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 16695: 007d79a0 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 16694: 007ac4ec 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 16695: 007d79b0 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 16696: 00397628 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 16697: 00771cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 16697: 00771cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 16698: 00a9eb24 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 16699: 00aa8254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 16700: 001ea968 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 16701: 00adfbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 16702: 009eb2a0 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 16703: 00adf176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 16704: 00aa8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 16705: 00537e04 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 16705: 00537e14 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 16706: 00aae4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 16707: 006fd0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 16707: 006fd0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 16708: 00aa92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 16709: 00597510 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 16709: 00597520 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 16710: 0043b970 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 16711: 00aaf424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 16712: 007cad9c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 16712: 007cadac 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 16713: 00ab2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 16714: 009d83e4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 16715: 00adf964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 16716: 00ab72c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 16717: 00aaad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 16718: 0057f2e4 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 16719: 005b2b68 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 16720: 007d30d8 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 16721: 007358c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 16718: 0057f2f4 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 16719: 005b2b78 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 16720: 007d30e8 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 16721: 007358d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 16722: 00ab2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 16723: 00430030 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 16724: 00aaf274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 16725: 00adf2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 16726: 00aa81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 16727: 007464ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 16727: 007464fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 16728: 00adebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 16729: 00adf8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 16730: 00ade5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 16731: 006fe5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 16731: 006fe60c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 16732: 00ab3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 16733: 00aa4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 16734: 00aded5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 16735: 00217f68 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 16736: 00adf10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 16737: 00aada78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 16738: 004d126c 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 16739: 00adfdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 16740: 0027a08c 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 16741: 009eb064 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 16742: 00656b88 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 16742: 00656b98 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 16743: 00aa4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 16744: 00ab7ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 16745: 006f65e8 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 16745: 006f65f8 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 16746: 0043ce04 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 16747: 006dcf7c 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 16748: 00805c08 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 16747: 006dcf8c 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 16748: 00805c18 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 16749: 00ab22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 16750: 006050ec 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 16751: 005b18bc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 16750: 006050fc 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 16751: 005b18cc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 16752: 00215550 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 16753: 00ade6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 16754: 006470fc 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 16754: 0064710c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 16755: 0048d784 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 16756: 00a9e7d8 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 16757: 00aaf394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 16758: 00695760 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 16758: 00695770 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 16759: 00aab4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 16760: 00794080 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 16760: 00794090 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 16761: 002925a4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 16762: 00ab1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 16763: 00ade48e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 16764: 00adead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 16765: 005bdc00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 16766: 007ebc2c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 16767: 005719d0 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 16768: 005bbc78 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 16765: 005bdc10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 16766: 007ebc3c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 16767: 005719e0 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 16768: 005bbc88 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 16769: 00ab9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 16770: 00ae006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 16771: 00555bd0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 16771: 00555be0 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 16772: 00ab56e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 16773: 00ae077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 16774: 007f8558 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 16774: 007f8568 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 16775: 00adf21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 16776: 00573c0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 16776: 00573c1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 16777: 00aab61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 16778: 003baee0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 16779: 00aba2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 16780: 00ade49a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 16781: 00aa695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 16782: 00ab2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 16783: 00ae0410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 16784: 009ea614 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 16785: 00aaf634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 16786: 0022ce14 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 16787: 00ab77c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ - 16788: 0078c570 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 16788: 0078c580 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 16789: 00aabcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 16790: 004cb8ec 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 16791: 00954238 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 16792: 0057a280 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 16793: 00918eb0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 16791: 00954248 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 16792: 0057a290 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 16793: 00918ec0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 16794: 00ade58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 16795: 00616c7c 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 16796: 006fd9c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 16795: 00616c8c 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 16796: 006fd9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 16797: 00aa98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 16798: 0029908c 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 16799: 00918eac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 16799: 00918ebc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 16800: 00adf386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 16801: 00ab513c 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 16802: 007402f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 16802: 00740304 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 16803: 0032c158 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 16804: 00adf8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 16805: 00659998 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 16805: 006599a8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 16806: 00ae0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 16807: 004928d4 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 16808: 0071c600 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 16809: 007d3780 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 16808: 0071c610 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 16809: 007d3790 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 16810: 00aad448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 16811: 00adfda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 16812: 0080433c 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 16812: 0080434c 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 16813: 0027a098 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 16814: 00772298 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 16814: 007722a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 16815: 004d35fc 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 16816: 00ad5d8b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 16817: 00aba200 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 16818: 00918d60 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 16818: 00918d70 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 16819: 0048eb50 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 16820: 00adfd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 16821: 00aa77b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 16822: 00571708 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 16822: 00571718 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 16823: 00481964 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 16824: 00adf3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 16825: 0051b9dc 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 16826: 007d58e0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 16827: 00756724 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 16825: 0051b9ec 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 16826: 007d58f0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 16827: 00756734 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 16828: 002394a4 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 16829: 00aba7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 16830: 00579f3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 16830: 00579f4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 16831: 00ae027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 16832: 006db54c 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 16832: 006db55c 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 16833: 00302f5c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 16834: 00ab50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 16835: 00aa8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 16836: 008036a8 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 16836: 008036b8 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 16837: 00aba644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 16838: 00adf4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 16839: 006fc65c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 16840: 007bafc4 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 16841: 00573544 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 16842: 0053cda4 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 16843: 007320b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 16839: 006fc66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 16840: 007bafd4 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 16841: 00573554 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 16842: 0053cdb4 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 16843: 007320c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 16844: 00ae0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 16845: 00aba180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 16846: 00302d94 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 16847: 0072d390 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 16848: 005587d8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 16847: 0072d3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 16848: 005587e8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 16849: 00aa4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 16850: 00480b24 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 16851: 00adeb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 16852: 007e28b0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 16853: 007934d4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 16852: 007e28c0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 16853: 007934e4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 16854: 009e5d90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 16855: 0075983c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 16856: 00792888 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 16857: 006e287c 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 16855: 0075984c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 16856: 00792898 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 16857: 006e288c 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 16858: 00aa85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 16859: 00646c54 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 16859: 00646c64 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 16860: 00adfc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 16861: 0073b3fc 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 16861: 0073b40c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 16862: 00ade4c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 16863: 00230c3c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 16864: 00ae0b58 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 16865: 0029512c 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 16866: 005975b8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 16866: 005975c8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 16867: 00ab94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 16868: 00adf71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 16869: 0072d2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 16869: 0072d2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 16870: 00adf5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 16871: 005b6880 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 16871: 005b6890 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 16872: 00aacf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 16873: 0058a6ac 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 16873: 0058a6bc 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 16874: 00adfea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 16875: 00673648 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 16875: 00673658 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 16876: 00adfaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 16877: 00ae05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 16878: 005ef9b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 16879: 00573e04 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 16880: 00776bf8 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 16878: 005ef9c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 16879: 00573e14 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 16880: 00776c08 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 16881: 00ab7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 16882: 00724b2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 16882: 00724b3c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 16883: 00aaed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 16884: 00ae00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 16885: 00217b34 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 16886: 0027a9c8 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 16887: 00adef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 16888: 00aa81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 16889: 005d4330 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 16889: 005d4340 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 16890: 00aac1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 16891: 00adf0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 16892: 00ab0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 16893: 003bd1f4 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 16894: 005bc168 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 16894: 005bc178 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 16895: 00adfa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 16896: 00aa44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 16897: 006fd238 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 16897: 006fd248 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 16898: 00ade91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 16899: 007688d4 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 16899: 007688e4 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 16900: 004afad4 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 16901: 00ade4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 16902: 007cff28 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 16902: 007cff38 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 16903: 00ae045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 16904: 00ab04d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 16905: 00ade51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 16906: 00761848 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 16906: 00761858 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 16907: 00ab83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 16908: 00ab8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 16909: 005eef14 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 16909: 005eef24 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 16910: 0023c230 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 16911: 006ecf70 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 16912: 007fd304 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 16913: 005bcdfc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 16911: 006ecf80 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 16912: 007fd314 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 16913: 005bce0c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 16914: 00ab4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 16915: 00aad6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 16916: 0060f908 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 16917: 00756df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 16916: 0060f918 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 16917: 00756e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 16918: 00ade98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 16919: 009eae70 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 16920: 0078e1b4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 16920: 0078e1c4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 16921: 004c80a8 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 16922: 00aaeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 16923: 00ab0294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 16924: 00775930 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 16925: 007c8db8 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 16926: 00738698 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 16924: 00775940 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 16925: 007c8dc8 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 16926: 007386a8 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 16927: 00adf8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 16928: 0053bbec 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 16928: 0053bbfc 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 16929: 00adeccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ - 16930: 006fc040 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 16931: 0058fd88 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 16930: 006fc050 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 16931: 0058fd98 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 16932: 00ae0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 16933: 00aba9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 16934: 00aabf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 16935: 00ade704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 16936: 009e9f24 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 16937: 00805b2c 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 16937: 00805b3c 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 16938: 00adec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 16939: 00adefec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 16940: 0021d278 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 16941: 00ab7e90 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 16942: 00aae3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 16943: 00585fd8 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 16943: 00585fe8 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 16944: 0043d480 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 16945: 005247c0 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 16946: 0069decc 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 16945: 005247d0 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 16946: 0069dedc 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 16947: 00ae074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 16948: 00558a38 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 16948: 00558a48 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 16949: 00ab2990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 16950: 00ab7df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 16951: 005dab50 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 16952: 0068cd68 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 16951: 005dab60 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 16952: 0068cd78 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 16953: 002e9764 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 16954: 007aa4e8 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 16954: 007aa4f8 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 16955: 00226920 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 16956: 0076b0c8 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 16956: 0076b0d8 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 16957: 00ab3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 16958: 00709b74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 16958: 00709b84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 16959: 00adf912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 16960: 0065e49c 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 16960: 0065e4ac 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 16961: 00ae002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 16962: 00aa7d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 16963: 0078807c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 16964: 007984a8 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 16965: 00681a50 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 16963: 0078808c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 16964: 007984b8 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 16965: 00681a60 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 16966: 00ade97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 16967: 00ab00a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 16968: 006ed0bc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 16969: 00568c04 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 16968: 006ed0cc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 16969: 00568c14 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 16970: 00aaf708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 16971: 0079f1dc 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 16971: 0079f1ec 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 16972: 00ab5730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 16973: 00abaa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 16974: 004b1ce8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 16975: 00ab5f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 16976: 006ff774 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16977: 0077fd14 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 16976: 006ff784 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16977: 0077fd24 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 16978: 00ade820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 16979: 005eaf54 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 16980: 007e0cc0 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 16979: 005eaf64 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 16980: 007e0cd0 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 16981: 00aa7cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 16982: 00adfa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 16983: 00adeaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 16984: 00ab05f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 16985: 00543e90 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 16986: 0073b1d0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 16985: 00543ea0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 16986: 0073b1e0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 16987: 00ab4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 16988: 00ab7dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 16989: 007851c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 16989: 007851d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 16990: 00aa84f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 16991: 00ade688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 16992: 004a9f68 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 16993: 00710084 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 16994: 007d9d74 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 16993: 00710094 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 16994: 007d9d84 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 16995: 00ae02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 16996: 0051be68 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 16997: 007e5ac4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 16996: 0051be78 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 16997: 007e5ad4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 16998: 0048170c 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 16999: 00aab6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 17000: 00ab5be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 17001: 00782f18 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 17001: 00782f28 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 17002: 00adec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 17003: 007aa058 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 17003: 007aa068 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 17004: 00ab1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 17005: 00484f9c 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 17006: 00adf908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 17007: 0073a52c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 17007: 0073a53c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 17008: 00a15bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 17009: 00456dec 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 17010: 00aaf304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 17011: 00aa5b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 17012: 0023a8e0 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 17013: 00659b00 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 17013: 00659b10 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 17014: 00ab8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 17015: 00240bb0 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 17016: 00aa4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 17017: 00aa8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 17018: 00adeec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 17019: 00ab6b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 17020: 00ab3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 17021: 00adecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 17022: 0021f5b0 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 17023: 00aaf174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 17024: 007bfac4 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 17025: 00790d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 17026: 0053d480 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 17027: 008056e4 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 17024: 007bfad4 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 17025: 00790d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 17026: 0053d490 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 17027: 008056f4 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 17028: 00ade473 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 17029: 0051cd50 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 17029: 0051cd60 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 17030: 00ab3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 17031: 00ab9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 17032: 00ab96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 17033: 00adf2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 17034: 00646678 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 17035: 006fd854 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 17034: 00646688 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 17035: 006fd864 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 17036: 00aadf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 17037: 00480950 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 17038: 00731bf8 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 17039: 0056ce78 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 17038: 00731c08 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 17039: 0056ce88 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 17040: 00aad6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 17041: 004ab2b8 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 17042: 004b4f0c 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 17043: 0058d5f8 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 17044: 005cc344 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 17045: 007d6f14 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 17046: 007b81c8 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 17047: 00633224 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 17048: 005c9bac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 17049: 0079610c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 17043: 0058d608 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 17044: 005cc354 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 17045: 007d6f24 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 17046: 007b81d8 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 17047: 00633234 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 17048: 005c9bbc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 17049: 0079611c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 17050: 00aa59e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 17051: 00aad438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 17052: 0022fc20 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 17053: 006fcb08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 17053: 006fcb18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 17054: 00ab0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 17055: 00732128 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 17056: 0051bdf4 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 17055: 00732138 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 17056: 0051be04 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 17057: 00292bfc 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 17058: 0079dba8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 17058: 0079dbb8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 17059: 00302ea0 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 17060: 00ab5920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 17061: 004ce978 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 17062: 00adf724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 17063: 00ab36a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 17064: 00230ed8 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 17065: 00aac15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 17066: 0062c1d8 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 17066: 0062c1e8 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 17067: 003f5fb8 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 17068: 00302cf0 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 17069: 0041675c 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 17070: 00aaed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 17071: 00aaa498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 17072: 00aa4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 17073: 00adeff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 17074: 00adebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 17075: 0078633c 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 17076: 00741f30 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 17077: 0057eb90 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 17078: 0076d62c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 17075: 0078634c 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 17076: 00741f40 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 17077: 0057eba0 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 17078: 0076d63c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 17079: 0037a0e4 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 17080: 0070c9a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 17081: 005a897c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 17080: 0070c9b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 17081: 005a898c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 17082: 00270d80 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 17083: 00adfb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 17084: 0046f4e8 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 17085: 0063af18 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 17085: 0063af28 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 17086: 00adff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 17087: 00301dd4 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 17088: 00adf9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 17089: 00229700 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 17090: 004ccb68 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 17091: 00adecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 17092: 00abc5d4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 17093: 00ab1094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 17094: 0022148c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 17095: 007d3230 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 17095: 007d3240 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 17096: 00ae0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 17097: 00aadcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 17098: 005ae79c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 17098: 005ae7ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 17099: 00aaa838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 17100: 005ae7dc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 17101: 00793398 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 17100: 005ae7ec 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 17101: 007933a8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 17102: 00ae0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 17103: 005ae824 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 17104: 005ae98c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 17105: 005ae9e4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 17103: 005ae834 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 17104: 005ae99c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 17105: 005ae9f4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 17106: 00ab3490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 17107: 00ab68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 17108: 005aea44 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 17108: 005aea54 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 17109: 00ae0230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 17110: 00ab61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 17111: 0053d460 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 17111: 0053d470 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 17112: 00adfc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 17113: 005f0228 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 17113: 005f0238 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 17114: 00ab3510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 17115: 00adf5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 17116: 00ab6730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 17117: 00ab10a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 17118: 00790580 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 17118: 00790590 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 17119: 0027d480 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 17120: 0073e344 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 17120: 0073e354 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 17121: 00aab50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 17122: 00ae067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 17123: 0056cf24 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 17123: 0056cf34 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 17124: 00ab1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 17125: 006dd188 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 17126: 0055da78 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 17125: 006dd198 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 17126: 0055da88 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 17127: 00ade4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 17128: 00742c68 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 17129: 0061a200 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 17128: 00742c78 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 17129: 0061a210 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 17130: 00ab0ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 17131: 00aaa158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 17132: 00ab3160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 17133: 0076ea40 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 17133: 0076ea50 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 17134: 00aae378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 17135: 00ab6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 17136: 00477360 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 17137: 00ae0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 17138: 002a77ec 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 17139: 00aa6e98 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 17140: 007809dc 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 17141: 005dd38c 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 17140: 007809ec 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 17141: 005dd39c 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 17142: 00ab3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 17143: 00481784 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 17144: 00781a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 17145: 0064a578 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 17144: 00781aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 17145: 0064a588 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 17146: 00ab6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 17147: 00aadef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 17148: 009eac1c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 17149: 004255f0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 17150: 005a9b78 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 17150: 005a9b88 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 17151: 00adef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 17152: 00aaf344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 17153: 00ab1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 17154: 0050e824 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 17154: 0050e834 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 17155: 00ade562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 17156: 005541ec 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 17156: 005541fc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 17157: 00adf1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 17158: 005c40cc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 17158: 005c40dc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 17159: 00adf010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 17160: 004c6b34 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 17161: 0047f214 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 17162: 00365cf8 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 17163: 00480bb4 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 17164: 00771240 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 17164: 00771250 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 17165: 00adf296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 17166: 00ade49f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ - 17167: 005eeea8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 17168: 0060a388 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 17169: 00794328 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 17170: 00619f50 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 17167: 005eeeb8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 17168: 0060a398 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 17169: 00794338 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 17170: 00619f60 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 17171: 00aaa078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 17172: 00578d14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 17173: 0057ec70 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 17174: 007b83d8 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 17172: 00578d24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 17173: 0057ec80 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 17174: 007b83e8 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 17175: 00ae0c99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 17176: 002549c0 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 17177: 00aba170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 17178: 00aa6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 17179: 00ab6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 17180: 00746040 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 17180: 00746050 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 17181: 00ae0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 17182: 00659890 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 17183: 00572c1c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 17182: 006598a0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 17183: 00572c2c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 17184: 00adf266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 17185: 00726f08 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ - 17186: 007cba84 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 17187: 007be644 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 17185: 00726f18 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 17186: 007cba94 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 17187: 007be654 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 17188: 00adfba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 17189: 00aac1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 17190: 0057a42c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 17190: 0057a43c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 17191: 00adf5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 17192: 00adf2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 17193: 004b1564 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 17194: 00468118 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 17195: 005f0220 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 17196: 00600f68 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 17195: 005f0230 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 17196: 00600f78 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 17197: 00ab62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 17198: 00578a20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 17198: 00578a30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 17199: 0039e208 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 17200: 00ab3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 17201: 00ab1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 17202: 00aba804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 17203: 00ab7d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 17204: 007e0ec0 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 17205: 00582aa0 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 17204: 007e0ed0 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 17205: 00582ab0 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 17206: 00ab4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 17207: 002393dc 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 17208: 00aa44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 17209: 00ae0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 17210: 006595e8 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 17210: 006595f8 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 17211: 00adf9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 17212: 00adfbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 17213: 004be2b4 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 17214: 0053c8d0 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 17215: 00776648 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 17214: 0053c8e0 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 17215: 00776658 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 17216: 00adf188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 17217: 00ade802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 17218: 00ae01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 17219: 005b1d0c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 17219: 005b1d1c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 17220: 00aa58a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 17221: 00487edc 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 17222: 00adee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 17223: 00adecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 17224: 006fd404 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 17224: 006fd414 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 17225: 00219200 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 17226: 00645288 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 17226: 00645298 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 17227: 00adf4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 17228: 00adfd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 17229: 00aad0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 17230: 00adeb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 17231: 00ab3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 17232: 00adea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 17233: 00ab6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 17234: 007b5f54 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 17235: 0054c8ac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 17234: 007b5f64 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 17235: 0054c8bc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 17236: 0043f624 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 17237: 007659e4 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 17237: 007659f4 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 17238: 00ae003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 17239: 00adf3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 17240: 00adfbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 17241: 00610b88 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 17241: 00610b98 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 17242: 00abaca8 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 17243: 00adf6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 17244: 00ab1758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 17245: 00aa82b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 17246: 006bdb38 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 17247: 00751be4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 17246: 006bdb48 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 17247: 00751bf4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 17248: 004172a4 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 17249: 00776a8c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 17249: 00776a9c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 17250: 00ab79b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 17251: 00ab64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 17252: 00765e58 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 17253: 00580b4c 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 17252: 00765e68 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 17253: 00580b5c 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 17254: 009e800c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 17255: 00aaa6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 17256: 0048be04 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 17257: 00aad7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 17258: 00aa9740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 17259: 00ae03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 17260: 005ae304 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 17260: 005ae314 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 17261: 00aa4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 17262: 00803624 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 17262: 00803634 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 17263: 00ab1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 17264: 00aa8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 17265: 00aaf738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 17266: 00558284 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 17266: 00558294 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 17267: 00adfc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 17268: 00adf646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 17269: 00ab42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 17270: 0079ad9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 17271: 005b486c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 17270: 0079adac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 17271: 005b487c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 17272: 00aa4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 17273: 00ae02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 17274: 00644a44 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 17275: 007e3c90 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 17274: 00644a54 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 17275: 007e3ca0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 17276: 00adeeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 17277: 0022198c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 17278: 00ab01d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 17279: 00ade4cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 17280: 0060a4b8 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 17280: 0060a4c8 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 17281: 009d9454 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 17282: 0031d9a8 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 17283: 00adf20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 17284: 00a13190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 17285: 007db5d0 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 17286: 00573774 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 17287: 005596ec 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 17288: 0075ae40 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 17285: 007db5e0 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 17286: 00573784 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 17287: 005596fc 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 17288: 0075ae50 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 17289: 001ec504 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 17290: 0055202c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 17290: 0055203c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 17291: 00ade754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 17292: 00aae588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 17293: 00307330 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 17294: 00aaec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 17295: 002df074 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 17296: 0052cbf4 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 17296: 0052cc04 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 17297: 00aae2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 17298: 0074dc50 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ - 17299: 0066d40c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 17298: 0074dc60 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 17299: 0066d41c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 17300: 00ab84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 17301: 00aac04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 17302: 009ee7e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 17303: 00294f20 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 17304: 00ae0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 17305: 00231a44 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 17306: 0076eb34 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 17306: 0076eb44 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 17307: 00aba020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 17308: 00717cd4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 17308: 00717ce4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 17309: 00aded44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 17310: 001e9600 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 17311: 002d99a4 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 17312: 00ade482 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 17313: 00ade8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 17314: 00ade6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 17315: 009ea7d0 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 17316: 00ae03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 17317: 00adebfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 17318: 00aa4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 17319: 00217a1c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 17320: 00adfeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 17321: 00aa8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 17322: 0054c498 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 17322: 0054c4a8 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 17323: 00ab0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 17324: 00ab9004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 17325: 002302e4 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 17326: 00ae071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 17327: 006931b0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 17327: 006931c0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 17328: 002414d0 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 17329: 00adf20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 17330: 007bb284 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 17330: 007bb294 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 17331: 00ae05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 17332: 00adf756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 17333: 007d32a4 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 17334: 00782538 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 17333: 007d32b4 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 17334: 00782548 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 17335: 003109e4 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 17336: 00aaa918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 17337: 0072f320 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 17337: 0072f330 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 17338: 00ade64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 17339: 0070eeb0 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 17339: 0070eec0 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 17340: 00aa47e8 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 17341: 00ae00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 17342: 006fee40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 17342: 006fee50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 17343: 00ade62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 17344: 00adef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 17345: 00adf9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 17346: 00adf336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 17347: 0023c428 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 17348: 00681688 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 17348: 00681698 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 17349: 00244f0c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 17350: 0079e5f4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 17350: 0079e604 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 17351: 00aa8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 17352: 00227f6c 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 17353: 007401e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 17353: 007401f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 17354: 0028b558 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 17355: 00aacb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 17356: 00471ec4 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 17357: 00adee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 17358: 0074c6b4 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 17359: 005b47cc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 17358: 0074c6c4 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 17359: 005b47dc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 17360: 00471b7c 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 17361: 00ade5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 17362: 00ab0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 17363: 00583360 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 17363: 00583370 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 17364: 00ad5d85 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 17365: 0078b7bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 17365: 0078b7cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 17366: 00ab92a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 17367: 00219380 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 17368: 00adecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 17369: 00ae0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 17370: 007f10b8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 17370: 007f10c8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 17371: 00ade6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 17372: 00ae017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 17373: 00742554 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 17373: 00742564 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 17374: 00ab18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 17375: 003b9678 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 17376: 00575d64 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 17376: 00575d74 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 17377: 00adec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 17378: 00aa325c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 17379: 00adfa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 17380: 007fa2bc 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 17380: 007fa2cc 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 17381: 00a1310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 17382: 0073a934 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 17382: 0073a944 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 17383: 00aac00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 17384: 00adffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 17385: 004a8110 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 17386: 006f2c28 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 17386: 006f2c38 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 17387: 00ae0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 17388: 00adf1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 17389: 00ab2da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 17390: 00782444 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 17391: 007492d4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 17390: 00782454 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 17391: 007492e4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 17392: 00adec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 17393: 00adf2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 17394: 0072b844 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 17394: 0072b854 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 17395: 00ade850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 17396: 00681b7c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 17397: 0053cc3c 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 17396: 00681b8c 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 17397: 0053cc4c 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 17398: 009946e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 17399: 00ae046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 17400: 00ade9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 17401: 00ab7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 17402: 00aa72e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 17403: 00aaeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 17404: 00629a18 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 17404: 00629a28 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 17405: 00ae0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 17406: 00aaf334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 17407: 00aa9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 17408: 00647064 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 17408: 00647074 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 17409: 00ab6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 17410: 00572548 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 17410: 00572558 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 17411: 00ab6b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 17412: 00485790 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 17413: 00a15c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 17414: 0079a894 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 17414: 0079a8a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 17415: 00adf3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 17416: 00ade9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 17417: 0067351c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 17418: 0053caf0 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 17417: 0067352c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 17418: 0053cb00 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 17419: 00adf6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 17420: 005f12d8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 17420: 005f12e8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 17421: 00ae0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 17422: 00ade812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 17423: 00ae0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 17424: 00ae0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 17425: 00adf45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 17426: 00564164 516 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 17426: 00564174 516 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 17427: 00aa7774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 17428: 0064899c 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 17428: 006489ac 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 17429: 002034f8 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 17430: 00aaf584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 17431: 006540e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 17432: 0075694c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 17431: 006540f8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 17432: 0075695c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 17433: 00adf37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 17434: 00adeb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 17435: 00ab0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 17436: 00ade598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 17437: 00adf642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 17438: 00adef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 17439: 00aa9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 17440: 007cae1c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 17441: 0076a814 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 17442: 00568d48 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 17440: 007cae2c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 17441: 0076a824 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 17442: 00568d58 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 17443: 002f0ee8 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 17444: 00adfc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 17445: 007b1ec4 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 17445: 007b1ed4 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 17446: 00227d10 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 17447: 00adf1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 17448: 00719024 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 17449: 0052bb5c 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 17450: 007e81a0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 17448: 00719034 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 17449: 0052bb6c 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 17450: 007e81b0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 17451: 00adfc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 17452: 00adeb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 17453: 0074d514 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 17454: 005794b4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 17453: 0074d524 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 17454: 005794c4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 17455: 00ab4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 17456: 00ae07a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 17457: 00237d98 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 17458: 00ab7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 17459: 0072ce2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 17460: 0075a470 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 17459: 0072ce3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 17460: 0075a480 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 17461: 00adf002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 17462: 00ab2e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 17463: 00ade94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 17464: 00ade4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 17465: 00adea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 17466: 005eaa20 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 17466: 005eaa30 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 17467: 00adf170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 17468: 00938970 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 17468: 00938980 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 17469: 00ae06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 17470: 00ab6e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 17471: 007ef0c4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 17472: 0074b2ac 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 17473: 00787630 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 17471: 007ef0d4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 17472: 0074b2bc 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 17473: 00787640 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 17474: 009eb220 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 17475: 007451cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 17475: 007451dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 17476: 00aa5460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 17477: 00adf020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 17478: 00793948 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 17479: 00799ae8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 17478: 00793958 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 17479: 00799af8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 17480: 00ae02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 17481: 00adf99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 17482: 00ab77b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 17483: 00abbea9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 17484: 00aa8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 17485: 00adf7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 17486: 00ab78e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 17487: 00abac90 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 17488: 00227f8c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 17489: 005e0cf0 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 17490: 007e5820 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 17491: 0070e0f0 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 17489: 005e0d00 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 17490: 007e5830 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 17491: 0070e100 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 17492: 00adf8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 17493: 00adef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 17494: 00797e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 17495: 0052b31c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 17494: 00797e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 17495: 0052b32c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 17496: 00ade87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 17497: 0072c80c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 17497: 0072c81c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 17498: 00ab32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 17499: 00745ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 17499: 00745cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 17500: 00ade7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 17501: 0063ea54 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 17501: 0063ea64 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 17502: 00adeba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 17503: 00a13088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 17504: 004b1fd8 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 17505: 005779d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 17505: 005779e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 17506: 0035b10c 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 17507: 004146b8 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 17508: 00ab5b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 17509: 00aa9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 17510: 007c4fbc 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 17510: 007c4fcc 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 17511: 00237e00 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 17512: 00ab3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 17513: 00786070 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 17513: 00786080 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 17514: 004dfa10 84 FUNC GLOBAL DEFAULT 12 helper_float_eq_d │ │ │ │ - 17515: 007b3eac 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 17515: 007b3ebc 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 17516: 00adfd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 17517: 00ae066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 17518: 00aaa7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 17519: 00ab2e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 17520: 00742f84 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 17520: 00742f94 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 17521: 00aae388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 17522: 00ab4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 17523: 00ade560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 17524: 00adface 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 17525: 00ad5d9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 17526: 004d24dc 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 17527: 0091898c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 17528: 005ce7d8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 17527: 0091899c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 17528: 005ce7e8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 17529: 00aaf144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 17530: 004d3020 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 17531: 00ab5bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 17532: 004dfa64 68 FUNC GLOBAL DEFAULT 12 helper_float_eq_s │ │ │ │ 17533: 00ade958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 17534: 0045c068 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 17535: 00ae04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 17536: 00aa5d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 17537: 00aa6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 17538: 00439140 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 17539: 00722968 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 17539: 00722978 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 17540: 00ab47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 17541: 00adfdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 17542: 00728900 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 17542: 00728910 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 17543: 00aa5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 17544: 00adffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 17545: 00ae007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 17546: 00581bc0 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 17546: 00581bd0 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 17547: 002e9304 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 17548: 005af68c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 17548: 005af69c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 17549: 00ae070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 17550: 009eace0 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 17551: 00ab5a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 17552: 002f3670 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 17553: 0027beb4 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 17554: 00adf624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 17555: 00aa8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 17556: 005f11c0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 17556: 005f11d0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 17557: 00ade9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 17558: 00adebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 17559: 007d0038 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 17559: 007d0048 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 17560: 00aac37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 17561: 00702e64 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 17561: 00702e74 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 17562: 00adf346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 17563: 0022a73c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 17564: 00aacbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 17565: 003f4e30 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 17566: 0023a910 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 17567: 00ade682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 17568: 00adf672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 17569: 00aae058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ - 17570: 0051b2e0 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 17570: 0051b2f0 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 17571: 00ade9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 17572: 00292c44 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 17573: 00435ff4 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 17574: 00596e58 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 17574: 00596e68 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 17575: 00adfe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 17576: 0022b29c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 17577: 00629108 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 17577: 00629118 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 17578: 00a9ec0c 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 17579: 00551064 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 17579: 00551074 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 17580: 00ab4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 17581: 007f2a3c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 17581: 007f2a4c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 17582: 00aa8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 17583: 0071b5f4 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 17583: 0071b604 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 17584: 0040a864 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 17585: 0072a4b4 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 17585: 0072a4c4 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 17586: 004a89e0 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 17587: 006a3030 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 17587: 006a3040 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 17588: 00ab8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 17589: 00421804 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 17590: 007f8c60 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 17590: 007f8c70 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 17591: 00ae0ad4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 17592: 0043b690 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 17593: 00298754 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 17594: 00577fe4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 17594: 00577ff4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 17595: 00aa7764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 17596: 0057664c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 17596: 0057665c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 17597: 00adec06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 17598: 00790c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 17598: 00790c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 17599: 00ae07a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 17600: 0027da80 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 17601: 004df718 20 FUNC GLOBAL DEFAULT 12 helper_ftoid │ │ │ │ 17602: 003a7af0 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 17603: 00ab3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 17604: 00ab6c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 17605: 00aad348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 17606: 00adf654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 17607: 00a12428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 17608: 0022987c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 17609: 00ae0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 17610: 00235b48 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 17611: 007e6b9c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 17611: 007e6bac 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 17612: 00236d24 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 17613: 00adf0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 17614: 0057b1fc 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 17614: 0057b20c 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 17615: 00aaaba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 17616: 00ae06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 17617: 00ab65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 17618: 006471a8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 17618: 006471b8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 17619: 00aaf414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 17620: 00ab9460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 17621: 005c5988 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 17621: 005c5998 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 17622: 00231714 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 17623: 00adf14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 17624: 00a11be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 17625: 004df72c 16 FUNC GLOBAL DEFAULT 12 helper_ftois │ │ │ │ - 17626: 00578ea0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 17626: 00578eb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 17627: 00adf5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 17628: 00731494 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 17628: 007314a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 17629: 00aab97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 17630: 00713368 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 17630: 00713378 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 17631: 00adf3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 17632: 00574614 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 17632: 00574624 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 17633: 00ae0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 17634: 009ea3b0 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 17635: 00ae0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 17636: 00aa7bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 17637: 00aa8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 17638: 002f72c4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 17639: 0058b654 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 17640: 005ef874 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 17641: 00762898 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 17639: 0058b664 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 17640: 005ef884 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 17641: 007628a8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 17642: 00ae01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 17643: 0079e6b4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 17643: 0079e6c4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 17644: 00ab6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 17645: 00aa9fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 17646: 005cbf70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 17646: 005cbf80 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 17647: 00aa697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 17648: 005c6ad8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 17649: 005c76c4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 17648: 005c6ae8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 17649: 005c76d4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 17650: 00ade4b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 17651: 0072e1b8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 17652: 00699a30 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 17653: 005c7eb8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 17651: 0072e1c8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 17652: 00699a40 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 17653: 005c7ec8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 17654: 00ab6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 17655: 00aba4b0 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 17656: 007fbc20 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 17656: 007fbc30 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 17657: 00aaf860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 17658: 0068ccec 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 17658: 0068ccfc 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 17659: 003b8ce0 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 17660: 00adfefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 17661: 009dcb48 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 17662: 00aba090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 17663: 00adf15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 17664: 00ab7884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 17665: 003a8a08 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ - 17666: 005b3188 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 17666: 005b3198 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 17667: 0034eea8 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 17668: 00adfba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 17669: 0070fb78 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 17669: 0070fb88 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 17670: 00aa5a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 17671: 005db10c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 17671: 005db11c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 17672: 00225764 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 17673: 007b723c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 17673: 007b724c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 17674: 00aa9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 17675: 0077c000 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 17675: 0077c010 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 17676: 00aad918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 17677: 00ab17f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 17678: 00ab5940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 17679: 005d49d4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 17679: 005d49e4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 17680: 00ab1b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 17681: 004cfc40 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 17682: 00ab2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 17683: 00ae03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 17684: 00adff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 17685: 002a7858 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 17686: 0045fe74 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 17687: 002a6104 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 17688: 003b7648 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 17689: 00aab9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 17690: 00584e0c 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 17691: 007f02b8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 17690: 00584e1c 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 17691: 007f02c8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 17692: 00ae044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 17693: 00793a48 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 17693: 00793a58 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 17694: 00adec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 17695: 0024df78 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 17696: 00237060 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 17697: 00adecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 17698: 004b1fb8 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 17699: 00ade9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 17700: 00ab2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 17701: 00ab8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 17702: 004235c0 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 17703: 0035a1e0 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 17704: 00ade5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 17705: 002194fc 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 17706: 00aa9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 17707: 00ae0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 17708: 007fa2dc 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 17709: 00605a04 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 17708: 007fa2ec 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 17709: 00605a14 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 17710: 00adf810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 17711: 00705920 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 17712: 006f6218 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 17711: 00705930 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 17712: 006f6228 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 17713: 00ae03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 17714: 00aa5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 17715: 005e6d50 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 17716: 007475e0 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 17717: 007e1cf0 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 17715: 005e6d60 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 17716: 007475f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 17717: 007e1d00 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 17718: 00adf72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 17719: 00aae228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 17720: 0061e270 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 17720: 0061e280 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 17721: 0027db7c 8 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 17722: 00aa5a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 17723: 00ade97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 17724: 00ab4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 17725: 00506be8 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 17725: 00506bf8 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 17726: 004ab9ec 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 17727: 005aedc0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 17727: 005aedd0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 17728: 00355244 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 17729: 00783630 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 17730: 0061b920 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 17729: 00783640 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 17730: 0061b930 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 17731: 00ad5d87 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 17732: 006be840 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 17732: 006be850 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 17733: 009e59d8 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 17734: 0078f430 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 17734: 0078f440 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 17735: 00aa7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 17736: 00adee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 17737: 00ab8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 17738: 005f6848 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 17738: 005f6858 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 17739: 0022e90c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 17740: 00adff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 17741: 00adf618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 17742: 00ab41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 17743: 00ade5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 17744: 009eab6c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 17745: 00579800 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 17745: 00579810 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 17746: 00adfaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 17747: 009e0800 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 17748: 007497b0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 17748: 007497c0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 17749: 0031f58c 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 17750: 0058bab4 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 17750: 0058bac4 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 17751: 00441f44 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 17752: 00223090 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 17753: 00aabc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 17754: 0046268c 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 17755: 00ae065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 17756: 005c8d7c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 17756: 005c8d8c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 17757: 00ae0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 17758: 00adfb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 17759: 004a8190 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 17760: 00ab3560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 17761: 00232354 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 17762: 0064f4c8 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 17763: 0060e8a8 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 17764: 006166f4 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 17762: 0064f4d8 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 17763: 0060e8b8 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 17764: 00616704 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 17765: 00aadb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 17766: 0063d464 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 17766: 0063d474 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 17767: 00aa7100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 17768: 00a205ac 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 17769: 00586a74 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 17769: 00586a84 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 17770: 00ae078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 17771: 0039dde8 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 17772: 005a8008 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 17773: 005204a0 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 17774: 007d37f4 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 17772: 005a8018 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 17773: 005204b0 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 17774: 007d3804 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 17775: 0023f4b4 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 17776: 00ae05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 17777: 00aa5ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 17778: 0023f350 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 17779: 00ab83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 17780: 00adef3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 17781: 00ae07d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 17782: 00aa91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 17783: 005d5e60 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 17783: 005d5e70 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 17784: 00ab4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 17785: 006fd2f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 17786: 0075cdd0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 17785: 006fd300 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 17786: 0075cde0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 17787: 00ab57f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 17788: 0076c524 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 17789: 007e8d4c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 17788: 0076c534 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 17789: 007e8d5c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 17790: 00adef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 17791: 00adea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 17792: 00adeb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 17793: 00ab6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 17794: 00aa46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 17795: 0063df9c 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 17796: 0077bb2c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 17797: 0077decc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 17795: 0063dfac 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 17796: 0077bb3c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 17797: 0077dedc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 17798: 00ade4a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 17799: 00adfdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 17800: 00708a6c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 17800: 00708a7c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 17801: 00adfb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 17802: 009ea834 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 17803: 00ade50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 17804: 00ab1768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 17805: 00aa57c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 17806: 00ae02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 17807: 00712360 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 17807: 00712370 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 17808: 00ae0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 17809: 005c8f48 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 17809: 005c8f58 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 17810: 00adee06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 17811: 00ab6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 17812: 0049273c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 17813: 00adf5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 17814: 00aaf184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 17815: 00aa5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 17816: 004ff2c8 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 17816: 004ff2d8 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 17817: 00ae047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 17818: 00729c80 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 17818: 00729c90 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 17819: 00adf3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 17820: 0073c884 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 17821: 0072e40c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 17822: 007ce338 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 17820: 0073c894 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 17821: 0072e41c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 17822: 007ce348 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 17823: 00487e04 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 17824: 005b00c0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 17825: 007ca1e0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 17826: 00731310 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 17827: 0076543c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 17824: 005b00d0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 17825: 007ca1f0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 17826: 00731320 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 17827: 0076544c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 17828: 00aa72c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 17829: 00aa6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 17830: 00a9e8cc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 17831: 00adf1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 17832: 00aae458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 17833: 00ab0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 17834: 00741070 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 17834: 00741080 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 17835: 00adfb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 17836: 0044984c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 17837: 00ade7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 17838: 00292668 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 17839: 00ab7444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 17840: 00ae01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 17841: 00ab08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 17842: 0042989c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 17843: 0048183c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 17844: 006f9420 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 17844: 006f9430 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 17845: 009d8128 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 17846: 00ade6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 17847: 006865dc 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 17848: 007d15ac 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 17847: 006865ec 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 17848: 007d15bc 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 17849: 002266ac 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 17850: 00597094 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 17851: 005b2de0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 17852: 0075a48c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 17850: 005970a4 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 17851: 005b2df0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 17852: 0075a49c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 17853: 00aac0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 17854: 003ad1d4 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 17855: 007d406c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 17855: 007d407c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 17856: 00ade4be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 17857: 00aa686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 17858: 00aa7824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 17859: 00731040 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 17860: 00771690 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 17861: 0079af0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 17862: 0078ea14 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 17863: 0060aa8c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 17859: 00731050 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 17860: 007716a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 17861: 0079af1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 17862: 0078ea24 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 17863: 0060aa9c 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 17864: 00ab9a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 17865: 00577eb8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 17865: 00577ec8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 17866: 00ab85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 17867: 007f0364 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 17867: 007f0374 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 17868: 0031c1b8 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 17869: 00756d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 17869: 00756d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 17870: 00ab4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 17871: 0076e734 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 17871: 0076e744 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 17872: 0029faf0 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 17873: 00ab8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 17874: 0074e370 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 17874: 0074e380 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 17875: 0034dca0 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 17876: 00550c70 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 17876: 00550c80 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 17877: 00ab2de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 17878: 004af4d8 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 17879: 00adf8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 17880: 00ab8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 17881: 0036cc9c 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 17882: 00adf536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ 17883: 00adfb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 17884: 00ab4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 17885: 00ae07c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 17886: 00adf460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 17887: 00aac03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 17888: 00ae0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 17889: 00adf3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 17890: 00ade5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 17891: 00785678 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 17891: 00785688 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 17892: 00adfa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 17893: 007bee94 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 17894: 007d3f10 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 17893: 007beea4 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 17894: 007d3f20 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 17895: 00ab02f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 17896: 0079ae54 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 17896: 0079ae64 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 17897: 00aa8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 17898: 00580adc 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 17898: 00580aec 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 17899: 00ade4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 17900: 007d7000 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 17900: 007d7010 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 17901: 00ae00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 17902: 00aaec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ - 17903: 007f5660 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 17903: 007f5670 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 17904: 00ab7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 17905: 00ab1b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 17906: 00aaf97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 17907: 004d0e58 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 17908: 0043bca0 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 17909: 0079bdb8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 17910: 0050bc20 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 17909: 0079bdc8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 17910: 0050bc30 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 17911: 00ab8fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 17912: 00aa5908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 17913: 00a1a600 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 17914: 0071a7cc 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 17914: 0071a7dc 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 17915: 00ab0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 17916: 002999ec 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 17917: 00aa5e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 17918: 00adf8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 17919: 00ab0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 17920: 00ab31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 17921: 009ea364 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 17922: 00ae05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 17923: 00239460 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 17924: 00ab0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 17925: 00576260 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 17925: 00576270 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 17926: 00aacd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 17927: 00adf4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 17928: 00ab26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 17929: 00ae001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 17930: 0072d27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 17930: 0072d28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 17931: 0023a78c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 17932: 006feaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 17932: 006feab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 17933: 00adfbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 17934: 00ae007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 17935: 00aaaa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 17936: 00ab12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 17937: 00ab6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 17938: 00ab84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 17939: 007ea7f8 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 17939: 007ea808 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 17940: 00ae06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 17941: 00713c94 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17941: 00713ca4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 17942: 00ab0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 17943: 004b3a6c 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 17944: 00ade5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 17945: 0055e03c 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 17946: 0079529c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 17945: 0055e04c 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 17946: 007952ac 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 17947: 00ae0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 17948: 00adf5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 17949: 005b45a0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 17949: 005b45b0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 17950: 00adf636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 17951: 0075ad78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 17951: 0075ad88 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 17952: 00aa4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 17953: 007ef788 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 17953: 007ef798 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 17954: 00ae034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 17955: 00aadd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 17956: 00694710 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 17957: 00755d74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 17956: 00694720 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 17957: 00755d84 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 17958: 00ade60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 17959: 009eab2c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 17960: 00218298 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 17961: 00ae05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 17962: 0021b7fc 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 17963: 00aae9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 17964: 00ae04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 17965: 004d5b68 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 17966: 00adfc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 17967: 00aded90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 17968: 009389a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 17969: 007e5c00 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 17970: 007de034 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 17971: 00778894 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 17972: 0072d614 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 17973: 00749fdc 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 17968: 009389b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 17969: 007e5c10 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 17970: 007de044 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 17971: 007788a4 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 17972: 0072d624 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 17973: 00749fec 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 17974: 00aba794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 17975: 007719cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 17975: 007719dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 17976: 0021f590 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 17977: 00aad9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 17978: 009389a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 17979: 00656dec 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 17978: 009389b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 17979: 00656dfc 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 17980: 00ab3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 17981: 0020eaa0 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 17982: 00adf8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 17983: 00adf676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 17984: 00ab0f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 17985: 0074c838 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 17985: 0074c848 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 17986: 00ab18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 17987: 0077185c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 17988: 00703d8c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 17987: 0077186c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 17988: 00703d9c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 17989: 00adf6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 17990: 00ab3680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 17991: 0060433c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 17991: 0060434c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 17992: 002324ec 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 17993: 0029a43c 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 17994: 00ab5820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 17995: 0055100c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 17995: 0055101c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 17996: 00ade59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 17997: 00ab6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 17998: 00ab1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 17999: 0057b024 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 17999: 0057b034 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 18000: 0034ea84 340 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 18001: 0064ca48 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 18001: 0064ca58 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 18002: 00adeb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 18003: 00203060 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 18004: 00adedba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 18005: 00ab77a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 18006: 00adf57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 18007: 00ae06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 18008: 0075fc0c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 18009: 0054f68c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 18008: 0075fc1c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 18009: 0054f69c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 18010: 004b1da0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 18011: 00ade470 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 18012: 00aae108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 18013: 00503874 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 18013: 00503884 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 18014: 00adfe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 18015: 00ab74b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 18016: 00aba480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 18017: 00aa9790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 18018: 005dd830 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 18018: 005dd840 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 18019: 0046cfa0 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 18020: 00ade54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 18021: 00ae03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 18022: 007d6dd4 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 18022: 007d6de4 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 18023: 00aa73b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 18024: 00aaeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 18025: 00ab85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 18026: 009e0cb8 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 18027: 00ab0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 18028: 00227b50 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 18029: 00adf626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 18030: 006ee82c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 18030: 006ee83c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 18031: 00adedd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 18032: 00240474 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 18033: 009e5c00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 18034: 00aa5788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 18035: 005cbaa4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 18035: 005cbab4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 18036: 00aaac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 18037: 005663c0 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 18037: 005663d0 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 18038: 00ab4a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 18039: 0079017c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 18040: 007cae3c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 18039: 0079018c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 18040: 007cae4c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 18041: 0023a0c4 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 18042: 00221bd0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 18043: 0043e9d0 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 18044: 00ade8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 18045: 00ae053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 18046: 005a8450 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 18046: 005a8460 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 18047: 004499dc 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 18048: 00ab0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 18049: 00ab8f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 18050: 0054517c 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 18050: 0054518c 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 18051: 00ab3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 18052: 007c128c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 18053: 005e68e8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 18052: 007c129c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 18053: 005e68f8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 18054: 00444948 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 18055: 00ab6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 18056: 00787be0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 18056: 00787bf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 18057: 00ade948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 18058: 00ae0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 18059: 00ab8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 18060: 00aae468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 18061: 00aa7924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 18062: 005cbc80 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 18063: 007eec9c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 18064: 005833f0 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 18062: 005cbc90 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 18063: 007eecac 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 18064: 00583400 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 18065: 004b29e0 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 18066: 0054bf6c 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 18066: 0054bf7c 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 18067: 00aded80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 18068: 007fed2c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 18069: 009390c0 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 18068: 007fed3c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 18069: 009390d0 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 18070: 00ade8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 18071: 00637170 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 18072: 005ce560 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 18071: 00637180 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 18072: 005ce570 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 18073: 00a9edcc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 18074: 0027b0a0 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 18075: 00708164 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 18076: 00536e58 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 18077: 0062b004 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 18075: 00708174 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 18076: 00536e68 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 18077: 0062b014 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 18078: 0047f2d8 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 18079: 00ae067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 18080: 007b438c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 18080: 007b439c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 18081: 00a1163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 18082: 00aa73f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 18083: 00ae0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 18084: 00441220 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 18085: 00558d40 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 18086: 0079af68 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 18085: 00558d50 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 18086: 0079af78 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 18087: 00adf24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 18088: 005371ec 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 18088: 005371fc 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 18089: 00ae0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 18090: 00756894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 18090: 007568a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 18091: 00ade7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 18092: 00626a04 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 18092: 00626a14 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 18093: 00ab8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 18094: 00ae04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 18095: 00ae0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 18096: 007e4d7c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 18097: 0057114c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 18098: 0057b840 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 18099: 00537014 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 18096: 007e4d8c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 18097: 0057115c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 18098: 0057b850 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 18099: 00537024 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 18100: 00ab9560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 18101: 00ab3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 18102: 00aad8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 18103: 00adf2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 18104: 00adea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 18105: 00ab56b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 18106: 00ade483 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 18107: 0077c8f4 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 18108: 00803c84 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 18107: 0077c904 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 18108: 00803c94 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 18109: 00ae02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 18110: 00740b8c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 18111: 0079d33c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 18110: 00740b9c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 18111: 0079d34c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 18112: 00441280 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 18113: 00580498 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 18114: 0061b624 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 18115: 00787578 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 18116: 005f6618 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 18117: 0059654c 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 18118: 00729140 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 18119: 00573068 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 18113: 005804a8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 18114: 0061b634 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 18115: 00787588 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 18116: 005f6628 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 18117: 0059655c 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 18118: 00729150 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 18119: 00573078 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 18120: 00adfad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 18121: 00771354 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 18122: 007a24c4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 18121: 00771364 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 18122: 007a24d4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 18123: 00aaed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 18124: 00ab3620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 18125: 0062a4f0 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 18125: 0062a500 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 18126: 00ab6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 18127: 00a1db58 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 18128: 00470020 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 18129: 0076dd3c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 18129: 0076dd4c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 18130: 00ade72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 18131: 00adfcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 18132: 007c5058 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 18132: 007c5068 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 18133: 00487f8c 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 18134: 0072b43c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 18135: 006e18a0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 18136: 0061e35c 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 18134: 0072b44c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 18135: 006e18b0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 18136: 0061e36c 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 18137: 003603e0 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 18138: 0058a9e8 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 18138: 0058a9f8 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 18139: 003074c0 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 18140: 00adfbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 18141: 00adf9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 18142: 006180b8 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 18142: 006180c8 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 18143: 00ae0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 18144: 00227c60 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 18145: 00720438 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 18145: 00720448 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 18146: 00adf340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 18147: 00a115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 18148: 003ba7fc 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 18149: 00ae05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 18150: 00462e40 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 18151: 00aded18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 18152: 003e4d48 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -18158,1022 +18158,1022 @@ │ │ │ │ 18154: 00adf83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 18155: 00adea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 18156: 00aa9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 18157: 00adf334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 18158: 00ade472 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 18159: 00adf186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 18160: 00ae0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 18161: 00785d88 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 18161: 00785d98 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 18162: 00ab4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 18163: 00ae004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 18164: 00577bb4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 18164: 00577bc4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 18165: 00ab894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 18166: 00ae0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 18167: 004a91d0 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 18168: 0070c0e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 18169: 007e15d4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 18168: 0070c0f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 18169: 007e15e4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 18170: 00aa5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 18171: 00352e3c 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 18172: 00ae0d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 18173: 00359b4c 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 18174: 004c692c 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 18175: 007b59cc 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 18175: 007b59dc 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 18176: 009eae84 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 18177: 001eab24 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ - 18178: 006999a8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 18179: 0072d9ec 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 18178: 006999b8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 18179: 0072d9fc 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 18180: 00ade92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ - 18181: 007421c8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 18182: 0053e23c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 18181: 007421d8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 18182: 0053e24c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 18183: 00231d58 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 18184: 00adfc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 18185: 00aa5a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 18186: 00adf7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 18187: 00ae0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 18188: 00ab4880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 18189: 00ab5df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 18190: 00ab3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 18191: 00803694 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 18191: 008036a4 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 18192: 00aa5b68 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 18193: 00aa63c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 18194: 002dee4c 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 18195: 00aa9f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 18196: 00ab6760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 18197: 00555d78 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 18197: 00555d88 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 18198: 00aa97c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 18199: 0058a7c4 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 18199: 0058a7d4 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 18200: 00ade942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 18201: 00ab97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 18202: 00adfbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 18203: 00572d38 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 18204: 006fc3d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 18203: 00572d48 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 18204: 006fc3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 18205: 00ab4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 18206: 00adfa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 18207: 0035f954 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 18208: 00aa6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 18209: 00775a8c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 18209: 00775a9c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 18210: 00ae04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 18211: 00aae1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 18212: 00ade8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 18213: 00adfec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 18214: 0051ba78 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 18214: 0051ba88 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 18215: 0048cdfc 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 18216: 002f2c40 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 18217: 001ea388 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 18218: 00ab2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 18219: 00aad198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 18220: 006281c8 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 18220: 006281d8 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 18221: 00ab8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 18222: 005868b4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 18222: 005868c4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 18223: 00aa8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 18224: 0027da1c 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 18225: 00adf1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 18226: 00ae0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 18227: 00aa9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 18228: 0021caa0 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 18229: 00adf652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 18230: 00ab2e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 18231: 007e52d8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 18232: 007efe50 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 18233: 0072d55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 18231: 007e52e8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 18232: 007efe60 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 18233: 0072d56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 18234: 00ade96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 18235: 00adf4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 18236: 00ab31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 18237: 00aa4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 18238: 00ab4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 18239: 00adfcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 18240: 0062b328 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 18240: 0062b338 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 18241: 00ab34b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 18242: 00adf8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 18243: 00361dc8 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 18244: 00adfe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 18245: 00ab4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 18246: 00ab6e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 18247: 00775e84 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 18247: 00775e94 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 18248: 004d5e08 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 18249: 00ab0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 18250: 00aa60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 18251: 0029b2c8 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 18252: 00adf7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 18253: 006e3908 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 18253: 006e3918 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 18254: 00adf04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 18255: 00aad508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 18256: 002ebbb0 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 18257: 006f79c0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 18257: 006f79d0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 18258: 00adf4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 18259: 00a11534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 18260: 00aad278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 18261: 00adef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 18262: 005820c4 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 18262: 005820d4 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 18263: 00aba9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 18264: 005a72ac 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 18265: 00597214 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 18264: 005a72bc 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 18265: 00597224 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 18266: 00aad608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 18267: 00ae06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 18268: 00aa89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 18269: 00aa5d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 18270: 00adfd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 18271: 00216ad8 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 18272: 00adf56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 18273: 0077db94 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 18273: 0077dba4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 18274: 00ab0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 18275: 00abc178 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 18276: 00951f84 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 18276: 00951f94 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 18277: 00aba470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 18278: 005f7450 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 18279: 006162f8 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 18280: 00550c1c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 18281: 007ce298 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 18278: 005f7460 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 18279: 00616308 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 18280: 00550c2c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 18281: 007ce2a8 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 18282: 00ae01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 18283: 00ab0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 18284: 0078d284 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 18285: 007112bc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 18284: 0078d294 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 18285: 007112cc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 18286: 00472aec 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 18287: 00adee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 18288: 00ab2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 18289: 00ab0514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 18290: 0058467c 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 18291: 0074875c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 18292: 007707c8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 18290: 0058468c 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 18291: 0074876c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 18292: 007707d8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 18293: 00ade9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 18294: 00aa4538 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 18295: 00aa8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 18296: 0079cf80 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 18296: 0079cf90 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 18297: 00adfc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 18298: 00adfbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 18299: 00adf388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 18300: 00730520 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 18300: 00730530 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 18301: 00ad5d97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 18302: 00aaa7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 18303: 00793018 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 18303: 00793028 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 18304: 00ade6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 18305: 00adefe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 18306: 00462c40 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 18307: 00ade6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 18308: 007b4b1c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 18309: 0079aa60 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 18308: 007b4b2c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 18309: 0079aa70 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 18310: 00ade618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 18311: 00ab23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 18312: 00adfff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 18313: 00aa52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 18314: 00aa60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 18315: 00ade978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 18316: 005b0564 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 18316: 005b0574 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 18317: 00adfea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 18318: 00adf5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 18319: 00adf5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 18320: 007ef418 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 18320: 007ef428 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 18321: 00adf376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 18322: 00aae5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 18323: 00485c8c 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 18324: 007e5b38 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 18324: 007e5b48 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 18325: 00aabdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 18326: 00aad4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 18327: 00ae0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 18328: 00adf836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 18329: 00ae0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 18330: 00adea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 18331: 006e1e44 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 18331: 006e1e54 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 18332: 00227a98 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 18333: 0077ce88 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 18333: 0077ce98 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 18334: 004a924c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 18335: 00ab3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 18336: 0025bdcc 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 18337: 00582348 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 18337: 00582358 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 18338: 004291b4 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 18339: 00adeac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 18340: 00ab1658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 18341: 002354b0 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 18342: 00478780 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 18343: 005f4edc 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 18344: 00521a94 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 18343: 005f4eec 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 18344: 00521aa4 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 18345: 00ade992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 18346: 00aa5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 18347: 00ab0504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 18348: 005d5048 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 18349: 00730688 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 18350: 00574138 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 18348: 005d5058 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 18349: 00730698 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 18350: 00574148 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 18351: 00265a24 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 18352: 00adfe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 18353: 00aaa168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 18354: 00ab5c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 18355: 007d6ff8 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 18356: 00521c24 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 18355: 007d7008 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 18356: 00521c34 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 18357: 00aaea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 18358: 00aab30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 18359: 00aaa4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 18360: 007fa2f0 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 18361: 007c9e6c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 18360: 007fa300 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 18361: 007c9e7c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 18362: 00ab9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 18363: 002183a0 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 18364: 00358a28 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 18365: 00adf8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 18366: 00239cf8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 18367: 0077c0c8 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 18367: 0077c0d8 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 18368: 00ab4960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 18369: 00954358 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 18369: 00954368 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 18370: 00aabb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 18371: 00ab1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 18372: 00638e40 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 18372: 00638e50 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 18373: 00aabf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 18374: 00521b2c 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 18374: 00521b3c 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 18375: 003b8ff0 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 18376: 00543354 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 18377: 007bb3a8 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 18378: 0054c920 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 18376: 00543364 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 18377: 007bb3b8 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 18378: 0054c930 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 18379: 00aa9710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 18380: 00adfe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 18381: 00adfd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 18382: 00ab6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 18383: 004be4ac 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 18384: 00ae0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 18385: 004a4720 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 18386: 00ab04e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 18387: 00536544 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 18387: 00536554 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 18388: 00ae009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 18389: 00ade596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 18390: 00adf168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 18391: 0070f170 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 18391: 0070f180 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 18392: 00adf11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 18393: 00aa9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 18394: 00aaac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 18395: 00ab8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 18396: 00271214 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 18397: 0026f678 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 18398: 00aacfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 18399: 0029a584 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 18400: 0064d710 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 18400: 0064d720 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 18401: 00ab0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 18402: 00aaa5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 18403: 00780128 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 18403: 00780138 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 18404: 00ade660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 18405: 005895e0 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 18406: 006fc268 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 18405: 005895f0 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 18406: 006fc278 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 18407: 00ab0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 18408: 00adf880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 18409: 00ae043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 18410: 00aad368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 18411: 00adf9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 18412: 00ade752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 18413: 0063d9dc 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 18413: 0063d9ec 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 18414: 00adfede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 18415: 00aab88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 18416: 002de87c 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 18417: 00aa82c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 18418: 005559c8 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 18418: 005559d8 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 18419: 00adfbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 18420: 00adedbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 18421: 00aa4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 18422: 00ab4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 18423: 007d4b64 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 18424: 00613620 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 18423: 007d4b74 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 18424: 00613630 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 18425: 00218180 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 18426: 00aab4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 18427: 00aa5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 18428: 00aa45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 18429: 005cc684 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 18429: 005cc694 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 18430: 00aa65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 18431: 00ab9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 18432: 00aab58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 18433: 00ab7c98 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 18434: 00ab07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 18435: 00aaebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 18436: 00ae0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18437: 004bee9c 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 18438: 00aa5d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 18439: 00797dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 18440: 006ddc2c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 18439: 00797dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 18440: 006ddc3c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 18441: 00adf38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 18442: 0053f8e0 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 18442: 0053f8f0 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 18443: 00aba0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 18444: 00a18308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 18445: 00ab8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 18446: 00aad6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 18447: 00aa93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 18448: 00aaa718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 18449: 003fa03c 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 18450: 003b6800 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 18451: 00ae01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 18452: 009ea95c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 18453: 00ab11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 18454: 00ab3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 18455: 005b5260 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 18455: 005b5270 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 18456: 0042ccbc 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 18457: 0021d160 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 18458: 006fcf58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 18458: 006fcf68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 18459: 00adec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 18460: 00ad6f69 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 18461: 00aa7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 18462: 00773828 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 18462: 00773838 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 18463: 00ab9340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 18464: 00343ff4 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 18465: 00ae0d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 18466: 00adff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 18467: 004cce2c 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 18468: 00ade504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 18469: 00ade420 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 18470: 00a1a57c 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 18471: 00ab2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 18472: 00ae01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 18473: 00a13424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 18474: 00295c9c 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 18475: 00ab16f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 18476: 00aa88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 18477: 0074a81c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 18477: 0074a82c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 18478: 00ade5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 18479: 00ade7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 18480: 00ae02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 18481: 00ab4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 18482: 00ab8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 18483: 00adfd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 18484: 00ab8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 18485: 00aad588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 18486: 00a14ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 18487: 0072d168 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 18488: 007cd010 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 18487: 0072d178 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 18488: 007cd020 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 18489: 00ade8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 18490: 00646740 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 18490: 00646750 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 18491: 00aaf484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 18492: 0021e6cc 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 18493: 0051cbc0 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 18493: 0051cbd0 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 18494: 00ab69f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 18495: 00ad5d8a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 18496: 00ab8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 18497: 00aa4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 18498: 00ae05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 18499: 00adf4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 18500: 00ab3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 18501: 00359368 400 FUNC GLOBAL DEFAULT 12 pci_bridge_disable_base_limit │ │ │ │ 18502: 0022ebd8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 18503: 00adf686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 18504: 00aa5898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 18505: 0034e78c 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 18506: 002924c4 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 18507: 006562cc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 18508: 00755988 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 18509: 0061364c 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 18507: 006562dc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 18508: 00755998 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 18509: 0061365c 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 18510: 00ab6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 18511: 00adf0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 18512: 00ae07aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 18513: 00ae0334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 18514: 00aacf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 18515: 00adef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 18516: 00ade980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 18517: 00ab2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 18518: 006fdbec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 18519: 00550cc4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 18518: 006fdbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 18519: 00550cd4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 18520: 00aa5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 18521: 00aa6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 18522: 00a1e128 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 18523: 0071aab0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 18523: 0071aac0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 18524: 00adf392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 18525: 00ab8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 18526: 00adff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 18527: 00ae0810 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 18528: 0071cf40 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 18529: 007d5d1c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 18530: 007fc690 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 18528: 0071cf50 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 18529: 007d5d2c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 18530: 007fc6a0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 18531: 00ae04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 18532: 00ab6a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 18533: 001e9894 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 18534: 005c9104 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 18534: 005c9114 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 18535: 00ab4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 18536: 00aa4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 18537: 00ab8bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 18538: 00550fb4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 18538: 00550fc4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 18539: 00ae02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 18540: 004b2448 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 18541: 005772a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 18541: 005772b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 18542: 00ab9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 18543: 00adebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 18544: 00adf2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 18545: 0022a534 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 18546: 0029f154 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 18547: 0071ab24 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 18548: 0058519c 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 18547: 0071ab34 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 18548: 005851ac 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 18549: 00ae075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 18550: 00aa9f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 18551: 003647bc 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 18552: 00aba9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 18553: 009ea600 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 18554: 00ab6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 18555: 005742bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 18555: 005742cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 18556: 00ab3430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 18557: 00aa7874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 18558: 00ab0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 18559: 00adfcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 18560: 00ab9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 18561: 0022b07c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 18562: 0023f670 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 18563: 002332b0 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 18564: 00ae03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 18565: 00938980 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 18565: 00938990 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 18566: 00478660 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 18567: 00adef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 18568: 00ae05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 18569: 00537e98 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 18569: 00537ea8 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 18570: 00438e58 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 18571: 0036b484 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 18572: 00554d30 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 18572: 00554d40 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 18573: 00aad5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 18574: 00adff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 18575: 00576f08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 18576: 007e41e8 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 18577: 00574f78 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 18578: 006dc4c0 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 18575: 00576f18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 18576: 007e41f8 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 18577: 00574f88 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 18578: 006dc4d0 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 18579: 004cea80 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 18580: 00ab9db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 18581: 0035c458 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 18582: 00ae0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 18583: 00ab1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 18584: 004be424 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 18585: 00adf9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 18586: 00ade88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 18587: 00aa4444 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 18588: 0058e380 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 18588: 0058e390 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 18589: 00a125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 18590: 00aabe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 18591: 00ade750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 18592: 00aa6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 18593: 00437dc4 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 18594: 004498e0 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 18595: 00adf058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 18596: 00adfd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 18597: 0031bdb4 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 18598: 00a11d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 18599: 00620cf8 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 18599: 00620d08 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 18600: 00ae0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 18601: 006e18bc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 18601: 006e18cc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 18602: 00ade7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 18603: 00adf410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 18604: 00732160 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 18604: 00732170 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 18605: 00aaae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 18606: 00ae044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 18607: 00aa9930 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 18608: 006fac84 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 18608: 006fac94 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 18609: 002a394c 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 18610: 005cc130 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 18611: 0063bc04 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 18610: 005cc140 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 18611: 0063bc14 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 18612: 00adf576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 18613: 00239abc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 18614: 00ae0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18615: 004b4f9c 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 18616: 00adfc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 18617: 00aaddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 18618: 007369d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 18619: 00522adc 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 18618: 007369e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 18619: 00522aec 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 18620: 00ab6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 18621: 007caa28 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 18621: 007caa38 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 18622: 00aa80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 18623: 00aa5df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 18624: 00adfba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 18625: 005794d8 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 18626: 005414b8 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 18627: 0076e25c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 18625: 005794e8 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 18626: 005414c8 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 18627: 0076e26c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 18628: 00aa83e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 18629: 00aa88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 18630: 00794b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 18631: 0064862c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 18630: 00794b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 18631: 0064863c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 18632: 0043fb20 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 18633: 00ade7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 18634: 00ade706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 18635: 00ae054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 18636: 006540b4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 18636: 006540c4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 18637: 00ab2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 18638: 005f6360 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 18638: 005f6370 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 18639: 00adf5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 18640: 00230664 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 18641: 002994e8 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 18642: 00656064 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 18642: 00656074 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 18643: 00aa5b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 18644: 00444298 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 18645: 00415804 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 18646: 00ab3080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 18647: 0054c8d0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 18647: 0054c8e0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 18648: 00adecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 18649: 00aaee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 18650: 00adfc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 18651: 00589d8c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 18651: 00589d9c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 18652: 00ade56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 18653: 007c6168 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 18653: 007c6178 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 18654: 00adf5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 18655: 0048ee74 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 18656: 004b3054 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 18657: 007edb74 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 18657: 007edb84 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 18658: 00ade6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 18659: 00aa61d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 18660: 005c4264 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 18660: 005c4274 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 18661: 00aaf204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 18662: 00aba440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 18663: 004a9b8c 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 18664: 00ab48b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 18665: 00ab2fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 18666: 00a12218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 18667: 00adfcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 18668: 00adfb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 18669: 0043bfb0 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 18670: 00aa5de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 18671: 0060ad78 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 18672: 007e4e74 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 18673: 007c5bc0 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 18671: 0060ad88 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 18672: 007e4e84 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 18673: 007c5bd0 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 18674: 00ae039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 18675: 00adf9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 18676: 006481a4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 18676: 006481b4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 18677: 0026f614 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 18678: 0057a0f8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 18679: 007c0f94 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 18678: 0057a108 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 18679: 007c0fa4 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 18680: 00a119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 18681: 00ae0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 18682: 0072a0d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 18682: 0072a0e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 18683: 00ae00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 18684: 005d3578 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 18684: 005d3588 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 18685: 003624bc 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 18686: 00ab3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 18687: 00aadcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 18688: 0046a9d4 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 18689: 00ae057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 18690: 00229938 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 18691: 00aa8274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 18692: 007b5400 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 18693: 0061ba18 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 18694: 007902fc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 18692: 007b5410 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 18693: 0061ba28 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 18694: 0079030c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 18695: 00aa659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 18696: 0057adbc 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 18696: 0057adcc 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 18697: 00ab3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 18698: 00369510 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 18699: 00aa653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 18700: 00aae2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 18701: 00ab4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 18702: 002f1458 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 18703: 00748f38 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 18704: 005af0d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 18703: 00748f48 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 18704: 005af0e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 18705: 00adea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 18706: 00ab8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 18707: 00ae02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 18708: 0069b368 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 18709: 00604c40 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 18708: 0069b378 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 18709: 00604c50 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 18710: 00ade66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 18711: 00362dd4 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 18712: 0051927c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 18713: 007b9e90 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 18712: 0051928c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 18713: 007b9ea0 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 18714: 00adf4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 18715: 00240a34 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 18716: 005d9d78 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 18717: 007712f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 18716: 005d9d88 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 18717: 00771308 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 18718: 00440174 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 18719: 005782a8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 18720: 007b7074 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 18719: 005782b8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 18720: 007b7084 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 18721: 00ae06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 18722: 00adee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 18723: 00ab4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 18724: 00ab0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 18725: 00ae0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 18726: 00adf230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 18727: 004c0cd0 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 18728: 004d3538 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 18729: 00aa5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 18730: 006ff8b0 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 18730: 006ff8c0 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 18731: 003b66b4 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 18732: 00adf1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 18733: 0034fb74 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 18734: 00aadf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 18735: 002a6ca8 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 18736: 008056bc 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 18736: 008056cc 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 18737: 00adf1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 18738: 005e6d40 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 18738: 005e6d50 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 18739: 00adfbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 18740: 0046876c 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 18741: 004d856c 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 18742: 00706188 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 18742: 00706198 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 18743: 00a9e868 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 18744: 00aa9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 18745: 00ae02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 18746: 0057b090 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 18746: 0057b0a0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 18747: 00aac0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 18748: 00ab2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 18749: 002321d0 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 18750: 0044a2e8 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 18751: 009ea558 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 18752: 00a15ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 18753: 007cbfd8 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 18754: 005e0af0 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 18755: 007fc574 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 18753: 007cbfe8 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 18754: 005e0b00 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 18755: 007fc584 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 18756: 00adf668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 18757: 00435444 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 18758: 00541a34 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 18758: 00541a44 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 18759: 00adeb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 18760: 0057aac0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 18760: 0057aad0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 18761: 00254bc8 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 18762: 00472540 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 18763: 00adf472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 18764: 00ab5a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 18765: 00adfb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 18766: 00adfab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 18767: 0034c788 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 18768: 00aa5948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18769: 005197bc 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 18769: 005197cc 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 18770: 0043b8b0 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 18771: 00adec12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 18772: 00203dfc 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 18773: 00aaab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 18774: 00adf1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 18775: 00aa5450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 18776: 00456cd8 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 18777: 00aab9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 18778: 00ab14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 18779: 00adfc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 18780: 005e4cc0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 18780: 005e4cd0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 18781: 00ab7744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 18782: 007e9ea8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 18783: 00579af4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 18782: 007e9eb8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 18783: 00579b04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 18784: 00aa4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 18785: 0022a348 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 18786: 00adffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 18787: 007a13a0 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 18787: 007a13b0 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 18788: 00aa64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 18789: 00238810 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 18790: 0074b5f8 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 18790: 0074b608 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 18791: 00ae0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 18792: 00ae028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 18793: 00ab3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 18794: 00adec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 18795: 0055464c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 18795: 0055465c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 18796: 00adf914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 18797: 0071ba68 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 18797: 0071ba78 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 18798: 0022f8c8 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 18799: 0076583c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 18799: 0076584c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 18800: 0022ae78 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 18801: 00ae0d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 18802: 00626748 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 18803: 0051cf3c 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 18802: 00626758 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 18803: 0051cf4c 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 18804: 00ade68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 18805: 00ade9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 18806: 00adf1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 18807: 00766e00 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 18807: 00766e10 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 18808: 00adf5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 18809: 00785814 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 18809: 00785824 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 18810: 00ab34d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 18811: 00786be4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 18812: 007789f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 18811: 00786bf4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 18812: 00778a04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 18813: 00ab4428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 18814: 00aaef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 18815: 005aef44 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 18816: 007b7e58 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 18815: 005aef54 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 18816: 007b7e68 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 18817: 00ae0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 18818: 00764a04 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 18819: 005b2f00 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 18820: 0079e1d0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 18821: 005cc584 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 18818: 00764a14 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 18819: 005b2f10 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 18820: 0079e1e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 18821: 005cc594 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 18822: 00adfe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 18823: 00adf8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 18824: 00ab2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 18825: 00414050 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 18826: 005ca1b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 18826: 005ca1c0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 18827: 0047213c 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 18828: 00789a48 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 18829: 0071de10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 18828: 00789a58 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 18829: 0071de20 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 18830: 003475f8 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 18831: 00adf97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 18832: 004a258c 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 18833: 007bc38c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 18833: 007bc39c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 18834: 00adef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 18835: 00adfddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 18836: 00aabb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 18837: 0069d5ec 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 18838: 006473ac 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 18837: 0069d5fc 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 18838: 006473bc 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 18839: 00ab8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 18840: 0077dfe4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 18841: 007517bc 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 18840: 0077dff4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 18841: 007517cc 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 18842: 00aab99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 18843: 007b44f8 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 18843: 007b4508 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 18844: 00ab8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 18845: 00adf588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 18846: 005af7a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 18846: 005af7b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 18847: 00ade556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 18848: 009eae3c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 18849: 00aadaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 18850: 00ae04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 18851: 007ca31c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 18852: 007056a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 18851: 007ca32c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 18852: 007056b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 18853: 00ade6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 18854: 00aaece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 18855: 00211914 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 18856: 00adebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 18857: 00659788 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 18858: 009542f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 18857: 00659798 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 18858: 00954308 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 18859: 00aaea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 18860: 007b6528 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 18861: 00652938 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 18860: 007b6538 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 18861: 00652948 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 18862: 00adf120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 18863: 0060a8f0 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 18863: 0060a900 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 18864: 00ae02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 18865: 0073066c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 18866: 0069d850 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 18865: 0073067c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 18866: 0069d860 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 18867: 009e0d54 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 18868: 00ab7b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 18869: 00784538 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 18870: 00572a30 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 18869: 00784548 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 18870: 00572a40 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 18871: 00ab82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 18872: 0075bfdc 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 18872: 0075bfec 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 18873: 00aa6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 18874: 00adebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 18875: 007a2bfc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 18875: 007a2c0c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 18876: 00adf7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 18877: 0071797c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 18877: 0071798c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 18878: 004b33a8 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 18879: 00adf54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 18880: 00adeec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 18881: 00aba6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 18882: 00ab7934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 18883: 00ae0d7c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 18884: 00adeeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 18885: 0042fa94 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 18886: 0043a690 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 18887: 00ae0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 18888: 0051c6fc 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 18888: 0051c70c 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 18889: 0022ec80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 18890: 00ade5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 18891: 006538b4 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 18891: 006538c4 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 18892: 00ab0fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 18893: 00adfa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 18894: 00adf958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 18895: 0067e174 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 18896: 007fc80c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 18895: 0067e184 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 18896: 007fc81c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 18897: 00aa4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 18898: 00550b70 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 18898: 00550b80 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 18899: 00aa4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 18900: 00adfa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 18901: 003f6b3c 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 18902: 0074fc00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 18903: 0056ce84 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 18904: 0058be8c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 18902: 0074fc10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 18903: 0056ce94 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 18904: 0058be9c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 18905: 00adf862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 18906: 00adfe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 18907: 00adfe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 18908: 006881b0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 18909: 007fde38 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 18908: 006881c0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 18909: 007fde48 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 18910: 004b31ac 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 18911: 00aaecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 18912: 003bb654 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 18913: 004217f0 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 18914: 00ab5db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 18915: 00adfbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 18916: 00aae548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 18917: 00abbea4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 18918: 00aa9da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 18919: 004928a4 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 18920: 0045a44c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 18921: 00aaed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 18922: 0056d2ec 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 18922: 0056d2fc 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 18923: 00ae0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 18924: 00256124 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 18925: 006fe8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 18925: 006fe8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 18926: 00adf86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 18927: 00adfa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 18928: 00ab9300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 18929: 00202e44 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 18930: 00aa9ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 18931: 003590b0 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 18932: 005b2240 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 18932: 005b2250 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 18933: 00adfd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 18934: 00ab73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 18935: 0061dba4 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 18936: 00611f78 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 18935: 0061dbb4 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 18936: 00611f88 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 18937: 00ab49e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 18938: 00adf5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 18939: 005ef9c8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 18939: 005ef9d8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 18940: 00adfa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 18941: 00adf26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 18942: 00ade856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 18943: 004691d0 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 18944: 007c295c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 18945: 00573cfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 18946: 005d53f4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 18944: 007c296c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 18945: 00573d0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 18946: 005d5404 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 18947: 0043abcc 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 18948: 00ade4d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 18949: 002de824 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 18950: 007b4ef4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 18950: 007b4f04 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 18951: 00aded42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 18952: 00628fdc 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 18952: 00628fec 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 18953: 00aaa088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 18954: 00a199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 18955: 00adfb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 18956: 00adef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 18957: 009ea044 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 18958: 00ab8f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 18959: 00575ba0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 18959: 00575bb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 18960: 004b2440 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 18961: 0021dd58 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 18962: 00adf300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 18963: 00adeaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 18964: 0051d3b8 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 18964: 0051d3c8 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 18965: 00adef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 18966: 00ae02f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 18967: 005b3494 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 18967: 005b34a4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 18968: 00270dc4 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 18969: 00aacde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 18970: 00adfc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 18971: 0022ed2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 18972: 00aaf3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 18973: 00ae02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 18974: 005c45e0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 18975: 0063c22c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 18974: 005c45f0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 18975: 0063c23c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 18976: 00ab6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 18977: 00adf7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 18978: 00271274 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 18979: 0064cda4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 18979: 0064cdb4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 18980: 00ade68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 18981: 00a1184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 18982: 0072df30 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 18982: 0072df40 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 18983: 00adedd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 18984: 006d7f00 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 18984: 006d7f10 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 18985: 00ade8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 18986: 005b320c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 18986: 005b321c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 18987: 00aa8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 18988: 007e0aa4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 18989: 00577474 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 18990: 0061b3e8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 18991: 00748a94 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 18992: 007cfec0 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 18993: 0070c0c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 18988: 007e0ab4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 18989: 00577484 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 18990: 0061b3f8 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 18991: 00748aa4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18992: 007cfed0 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 18993: 0070c0d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 18994: 00ade61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 18995: 00adea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 18996: 00adfd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 18997: 00ab5ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 18998: 00ab8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 18999: 00aab37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 19000: 003b70e0 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 19001: 0063a5e0 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 19002: 00592598 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 19003: 0057585c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 19004: 0056cc84 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 19001: 0063a5f0 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 19002: 005925a8 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 19003: 0057586c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 19004: 0056cc94 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 19005: 00221888 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 19006: 0058f218 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 19007: 00741054 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 19008: 00771d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 19006: 0058f228 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 19007: 00741064 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 19008: 00771d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 19009: 00ab96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 19010: 00aaa048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 19011: 00ab40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 19012: 00a15b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 19013: 00adfde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 19014: 00aa8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 19015: 004d1ca4 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 19016: 00adf582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 19017: 00766518 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 19017: 00766528 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 19018: 00aa5390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 19019: 00ab5de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 19020: 00a9e7e8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 19021: 00aaabb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 19022: 00aadea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 19023: 006526a0 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 19024: 0058c974 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 19023: 006526b0 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 19024: 0058c984 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 19025: 00ab68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 19026: 00ab4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 19027: 00ae0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 19028: 00ab44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 19029: 005cbb90 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 19029: 005cbba0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 19030: 00a19bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 19031: 00ae0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 19032: 003fe9f8 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 19033: 00aba060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 19034: 0052c440 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 19034: 0052c450 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 19035: 00ab9390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 19036: 0054bbfc 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 19037: 00774aac 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 19036: 0054bc0c 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 19037: 00774abc 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 19038: 00472f68 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 19039: 00adfce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 19040: 005a9698 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 19040: 005a96a8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 19041: 00adee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 19042: 00adedb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 19043: 00aded8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 19044: 00220050 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 19045: 007f6570 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 19045: 007f6580 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 19046: 004b2b10 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 19047: 00966e54 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 19047: 00966e64 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 19048: 00358768 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 19049: 007b5b0c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 19049: 007b5b1c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 19050: 00aba150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 19051: 00799ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 19052: 00565e6c 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 19051: 0079a004 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 19052: 00565e7c 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 19053: 00aadee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 19054: 00ade67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 19055: 00ab0174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 19056: 00ab89d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19057: 00ab0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 19058: 00ab86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 19059: 00954220 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 19060: 005725a8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 19061: 005b2818 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 19059: 00954230 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 19060: 005725b8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 19061: 005b2828 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 19062: 00adee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 19063: 00616c24 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 19063: 00616c34 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 19064: 00ab7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 19065: 00ae0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 19066: 004a4f84 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 19067: 00579f54 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 19067: 00579f64 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 19068: 0035654c 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 19069: 00780444 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 19070: 007c4734 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 19069: 00780454 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 19070: 007c4744 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 19071: 00adfa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 19072: 007a22ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 19072: 007a22bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 19073: 00aba8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 19074: 007e5a5c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 19074: 007e5a6c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 19075: 00aa5ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 19076: 0048175c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 19077: 007017e0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 19077: 007017f0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 19078: 00adedac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 19079: 0072d5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 19079: 0072d5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 19080: 00ab7914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 19081: 00aacf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 19082: 0074c99c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19082: 0074c9ac 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 19083: 004287c8 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 19084: 00adf262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 19085: 0043e4bc 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 19086: 004a454c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 19087: 00aaf254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 19088: 00ade8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 19089: 00adfab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 19090: 00ae05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 19091: 007f8e14 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 19091: 007f8e24 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 19092: 00aa87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 19093: 00aa7ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 19094: 005aeff0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 19094: 005af000 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 19095: 00adf048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 19096: 00376ff8 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 19097: 0022eddc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 19098: 0027cf0c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ 19099: 00ae05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 19100: 00adf936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 19101: 00aaa618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 19102: 0074c6d0 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 19102: 0074c6e0 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 19103: 00ade624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 19104: 00ae0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 19105: 00ade8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 19106: 006e0b38 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 19107: 00568678 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 19108: 005805a0 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 19106: 006e0b48 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 19107: 00568688 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 19108: 005805b0 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 19109: 003fef3c 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 19110: 007fda58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 19110: 007fda68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 19111: 00aa8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 19112: 007913b0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 19112: 007913c0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 19113: 00aba664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 19114: 007e2c34 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 19114: 007e2c44 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 19115: 00220840 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 19116: 007ea804 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 19116: 007ea814 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 19117: 00ab2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 19118: 00ab65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 19119: 004f0ed0 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 19119: 004f0ee0 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 19120: 00adedfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 19121: 0044a7ac 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 19122: 00adf5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 19123: 007bbeec 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 19123: 007bbefc 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 19124: 00ab7d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 19125: 00aaa248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 19126: 00ab7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 19127: 00ade9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 19128: 00adfafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 19129: 005d9f5c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 19130: 005eaff0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 19129: 005d9f6c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 19130: 005eb000 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 19131: 00231cdc 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 19132: 0057b078 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 19133: 006f5dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 19132: 0057b088 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 19133: 006f5dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 19134: 00495d2c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 19135: 00adfa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 19136: 00ab89f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 19137: 00ab7aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 19138: 00ae068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 19139: 007d142c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 19139: 007d143c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 19140: 00adefda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 19141: 00794a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 19142: 00575160 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 19143: 005bd940 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 19141: 00794a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 19142: 00575170 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 19143: 005bd950 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 19144: 00adfc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 19145: 0046e054 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 19146: 004ab910 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 19147: 00657310 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 19147: 00657320 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 19148: 00ae02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 19149: 003b9544 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 19150: 00ae0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 19151: 00ae0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 19152: 00aa6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 19153: 0076f594 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 19153: 0076f5a4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 19154: 00ab26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 19155: 00ae0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 19156: 00adf9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 19157: 00ab6c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 19158: 00653cc0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 19158: 00653cd0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 19159: 00adfe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 19160: 004397e8 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 19161: 00aba9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 19162: 00966e50 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 19163: 0062750c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 19162: 00966e60 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 19163: 0062751c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 19164: 0048d05c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 19165: 00adec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 19166: 00ab9dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 19167: 00adf84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 19168: 00708cc4 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 19168: 00708cd4 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 19169: 00aaed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 19170: 00ab15f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 19171: 00292574 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 19172: 00ade972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 19173: 00ab9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 19174: 00adfd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 19175: 00ae0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ @@ -19181,63 +19181,63 @@ │ │ │ │ 19177: 00adff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 19178: 00a15d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 19179: 00aa6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 19180: 00472ba0 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 19181: 004df504 68 FUNC GLOBAL DEFAULT 12 helper_ove_cy │ │ │ │ 19182: 00aaf674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 19183: 00ae0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 19184: 005780b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 19185: 006dd3ac 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 19184: 005780c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 19185: 006dd3bc 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 19186: 00ab3720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 19187: 00ade954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 19188: 00351ff0 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 19189: 002279e8 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 19190: 00536878 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 19190: 00536888 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 19191: 00aabbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 19192: 007b3368 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 19192: 007b3378 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 19193: 0047b9b0 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 19194: 0021ad10 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 19195: 00ae035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 19196: 004770d0 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 19197: 00749670 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 19197: 00749680 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 19198: 00ab88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 19199: 00aab39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 19200: 007d2f18 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 19200: 007d2f28 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 19201: 00ade720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 19202: 00ab0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 19203: 00ab01a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 19204: 00adf488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 19205: 00aa5918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 19206: 002eb064 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 19207: 00ade47f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 19208: 0065378c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 19208: 0065379c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 19209: 009d9328 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 19210: 00578640 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 19210: 00578650 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 19211: 00ab6fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 19212: 00462f38 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 19213: 0061916c 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 19214: 007ccff0 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 19213: 0061917c 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 19214: 007cd000 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 19215: 009e7fdc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 19216: 00ab9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 19217: 005b35b4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 19218: 007009bc 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 19217: 005b35c4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 19218: 007009cc 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 19219: 00aaa8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 19220: 00233488 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 19221: 00795834 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 19222: 0057ef64 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 19221: 00795844 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 19222: 0057ef74 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 19223: 00aad188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 19224: 00298438 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 19225: 00786550 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 19226: 005763ec 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 19227: 00536220 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 19225: 00786560 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 19226: 005763fc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 19227: 00536230 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 19228: 00aaeec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 19229: 00719c20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 19229: 00719c30 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 19230: 00ade54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 19231: 007f56d4 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 19232: 007a1118 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 19231: 007f56e4 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 19232: 007a1128 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 19233: 00ab0164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 19234: 00adfd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 19235: 003119c0 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 19236: 00aa8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 19237: 004cdac8 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 19238: 00a19bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ 19239: 00adf0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ @@ -19245,1935 +19245,1935 @@ │ │ │ │ 19241: 0021ab28 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 19242: 00adec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 19243: 00aba1b4 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 19244: 00ade5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 19245: 00220fb8 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 19246: 00ae0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 19247: 00adee00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 19248: 005afd94 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 19248: 005afda4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 19249: 00ade500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 19250: 00aad948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 19251: 005ead18 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 19251: 005ead28 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 19252: 00adfcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 19253: 00ade52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 19254: 00adf31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 19255: 00589bfc 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 19255: 00589c0c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 19256: 00ae09b4 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 19257: 0079ac2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 19257: 0079ac3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 19258: 0031f584 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 19259: 00227be8 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 19260: 00493ee4 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 19261: 00ab9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 19262: 007468e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 19262: 007468f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 19263: 00adf026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 19264: 00aa562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 19265: 0078fd80 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 19265: 0078fd90 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 19266: 00adf40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 19267: 007b6488 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 19268: 00966e34 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 19267: 007b6498 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 19268: 00966e44 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 19269: 00237d10 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 19270: 00ab2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 19271: 00adff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 19272: 00aad8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 19273: 0023738c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 19274: 006a28a4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 19274: 006a28b4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 19275: 0046a8f4 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 19276: 00abbeb4 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 19277: 00ab7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 19278: 00adf544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 19279: 00ab5cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 19280: 0072aa58 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 19280: 0072aa68 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 19281: 00266394 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 19282: 0071822c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 19283: 007f0c90 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 19282: 0071823c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 19283: 007f0ca0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 19284: 00ade842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 19285: 00456bb4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 19286: 00aa5a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 19287: 00ab90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19288: 00966e1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 19288: 00966e2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 19289: 00aab6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 19290: 00aacb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 19291: 002a1470 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 19292: 00ab1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 19293: 00712da4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 19294: 00954310 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 19293: 00712db4 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 19294: 00954320 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 19295: 00ab3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 19296: 00aa4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 19297: 002197fc 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 19298: 00adffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 19299: 009e5a18 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 19300: 00ab35e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 19301: 00589c80 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 19302: 007a2734 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 19303: 006ef1c8 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 19301: 00589c90 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 19302: 007a2744 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 19303: 006ef1d8 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 19304: 00ae02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 19305: 007b3240 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 19306: 0077fa78 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 19305: 007b3250 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 19306: 0077fa88 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 19307: 00aabccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 19308: 00aded00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 19309: 00aa83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 19310: 00a1a610 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 19311: 00adf5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 19312: 00ab75e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 19313: 00ab32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 19314: 00aaa3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 19315: 00711904 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 19316: 00550b18 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 19315: 00711914 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 19316: 00550b28 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 19317: 00ade55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 19318: 00aa155c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 19319: 00ab4438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 19320: 005af0a4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 19320: 005af0b4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 19321: 00adf17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 19322: 00ae05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 19323: 0061ab40 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 19323: 0061ab50 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 19324: 0041dbd8 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 19325: 00adf57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 19326: 009eb654 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 19327: 00adfd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 19328: 00ab79e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 19329: 00ab96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 19330: 00aa8354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 19331: 0034ee14 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 19332: 0071098c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 19332: 0071099c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 19333: 00ae0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 19334: 004ab1a0 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 19335: 0047bad4 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 19336: 00699db4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 19337: 007eebf8 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 19338: 0069af20 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 19339: 005eee08 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 19340: 005ae308 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 19341: 007c5b48 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 19336: 00699dc4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 19337: 007eec08 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 19338: 0069af30 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 19339: 005eee18 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 19340: 005ae318 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 19341: 007c5b58 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 19342: 00aa96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 19343: 00342b08 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 19344: 0031037c 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 19345: 00715258 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 19345: 00715268 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 19346: 00ae0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 19347: 0061f220 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 19347: 0061f230 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 19348: 00adef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 19349: 00701230 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 19349: 00701240 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 19350: 00ade888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 19351: 00ab3690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 19352: 00adea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 19353: 006525ac 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 19353: 006525bc 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 19354: 00aba754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 19355: 00574120 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 19355: 00574130 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 19356: 002656fc 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 19357: 0051937c 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 19357: 0051938c 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 19358: 00adf45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 19359: 00adefd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 19360: 00adec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 19361: 00adfe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 19362: 00ab1608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 19363: 00457630 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 19364: 0055848c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 19365: 00785978 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 19364: 0055849c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 19365: 00785988 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 19366: 00adf428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 19367: 0070e028 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 19368: 005b42cc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 19367: 0070e038 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 19368: 005b42dc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 19369: 00ae02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 19370: 00541d04 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 19370: 00541d14 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 19371: 00ae0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 19372: 002686b4 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 19373: 00ae04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 19374: 00ae0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 19375: 008f843c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 19375: 008f844c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 19376: 009ee740 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 19377: 00ade890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 19378: 00aaf264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 19379: 00adf180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 19380: 00ab09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 19381: 00428ee4 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 19382: 00ab1064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 19383: 00ab06f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 19384: 00ab3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 19385: 0045f7a4 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 19386: 00255eb4 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 19387: 00aba7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 19388: 00adf2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 19389: 007db3c4 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 19389: 007db3d4 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 19390: 00ab0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 19391: 00ab3750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 19392: 00ae0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 19393: 00adfbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 19394: 007c4af0 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 19394: 007c4b00 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 19395: 00aded3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 19396: 00aaace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 19397: 00616a2c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 19397: 00616a3c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 19398: 002d30b4 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 19399: 00adf616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 19400: 0054af78 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 19401: 007e08c8 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 19400: 0054af88 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 19401: 007e08d8 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 19402: 00aaa568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 19403: 00adf69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 19404: 00740070 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 19404: 00740080 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 19405: 00ab4830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 19406: 007f9e34 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 19407: 00575d4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 19406: 007f9e44 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 19407: 00575d5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 19408: 00ab6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 19409: 00226370 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 19410: 00ade516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 19411: 00730d70 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 19411: 00730d80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 19412: 00ae0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 19413: 00aa66fc 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 19414: 00ab2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 19415: 003494ac 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 19416: 00adee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 19417: 0079a610 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 19418: 007b4164 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 19417: 0079a620 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 19418: 007b4174 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 19419: 00adf4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 19420: 00aab91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 19421: 00ade844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 19422: 00469b20 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 19423: 0078f958 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 19424: 0074620c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 19425: 006e3b8c 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 19426: 00773a94 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 19427: 007973a0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 19423: 0078f968 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 19424: 0074621c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 19425: 006e3b9c 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 19426: 00773aa4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 19427: 007973b0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 19428: 00ae04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 19429: 00ae00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 19430: 006e1d7c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 19431: 007e5684 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 19430: 006e1d8c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 19431: 007e5694 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 19432: 00aaa2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 19433: 00adf068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 19434: 007b4184 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 19434: 007b4194 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 19435: 00ab8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 19436: 007ddbbc 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 19436: 007ddbcc 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 19437: 00adeaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 19438: 00adefb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 19439: 00aa79b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 19440: 009d981c 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 19441: 00ab28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 19442: 00aded0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 19443: 00aae018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 19444: 00adefe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 19445: 0047e4fc 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 19446: 00ae01fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 19447: 00ab3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 19448: 005bcc10 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 19448: 005bcc20 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 19449: 0047d530 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 19450: 00aaa1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 19451: 00ab7714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 19452: 00acd860 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 19453: 00ab8ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 19454: 00355ce8 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ - 19455: 005b3664 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 19455: 005b3674 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 19456: 00ab42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 19457: 00342bc0 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 19458: 0057b0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 19458: 0057b0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 19459: 00adf042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 19460: 00649660 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 19461: 007822dc 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 19460: 00649670 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 19461: 007822ec 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 19462: 00adf6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 19463: 00adf23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 19464: 0021e3f8 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 19465: 00ae0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 19466: 0063b774 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 19466: 0063b784 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 19467: 00aa41f4 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 19468: 00aaa368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 19469: 00717274 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 19470: 005b7168 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 19471: 006fc37c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 19469: 00717284 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 19470: 005b7178 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 19471: 006fc38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 19472: 00aa9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 19473: 007e03a4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 19474: 0054cba0 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 19475: 0061bbc8 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 19473: 007e03b4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 19474: 0054cbb0 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 19475: 0061bbd8 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 19476: 00adfc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 19477: 00ab6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 19478: 00ade590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 19479: 00adffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 19480: 00ade9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 19481: 007406f0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 19481: 00740700 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 19482: 004255b4 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 19483: 00ab1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 19484: 00ab5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 19485: 0074c4b4 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 19485: 0074c4c4 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 19486: 002033d4 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 19487: 00ae0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 19488: 00ae0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 19489: 00adf3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 19490: 00745fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 19490: 00745ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 19491: 002316d4 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 19492: 007da42c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 19492: 007da43c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 19493: 00adfbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 19494: 00ae0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 19495: 00580eb0 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 19495: 00580ec0 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 19496: 004d0eac 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 19497: 00aad9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 19498: 0022147c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 19499: 005cde74 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 19499: 005cde84 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 19500: 00aaf6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 19501: 007e02bc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 19501: 007e02cc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 19502: 00adf3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 19503: 0065cb54 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 19503: 0065cb64 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 19504: 00ae0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 19505: 00aba2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 19506: 00aab82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 19507: 003e4ee4 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 19508: 00918d64 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 19508: 00918d74 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 19509: 0023546c 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 19510: 00918c1c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 19510: 00918c2c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 19511: 0023f988 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 19512: 0058e7f0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 19512: 0058e800 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 19513: 00adffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 19514: 00918ad4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 19514: 00918ae4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 19515: 00abc17c 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 19516: 00aaa418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 19517: 00adfa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 19518: 0078ae54 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 19518: 0078ae64 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 19519: 00397630 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 19520: 00ab0584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 19521: 00aaf798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 19522: 005d40e0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 19522: 005d40f0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 19523: 00aded98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 19524: 00ab5c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 19525: 00ab48f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 19526: 00aaeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 19527: 00468f54 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 19528: 005bdd60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 19529: 00627414 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 19528: 005bdd70 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 19529: 00627424 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 19530: 00ae0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 19531: 00ae07c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 19532: 00adfeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 19533: 0078c008 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 19533: 0078c018 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 19534: 0027dcc8 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 19535: 00ab6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 19536: 0035263c 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 19537: 00787fa4 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 19537: 00787fb4 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 19538: 00ade5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 19539: 006fcb64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 19539: 006fcb74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 19540: 0023a84c 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 19541: 00585154 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 19541: 00585164 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 19542: 00481678 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 19543: 004bf104 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 19544: 00747cc8 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 19544: 00747cd8 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 19545: 00ab9e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 19546: 00adf396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 19547: 00612c18 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 19547: 00612c28 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 19548: 00349854 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 19549: 00aa8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 19550: 0034c824 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 19551: 00aab7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 19552: 004573f4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 19553: 00aab3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 19554: 00ab28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 19555: 00ab88c8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 19556: 00aaa468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 19557: 00aaf554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 19558: 007f3c30 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 19559: 007ededc 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 19558: 007f3c40 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 19559: 007edeec 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 19560: 00aab8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 19561: 00ae0d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 19562: 00ab5d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 19563: 00ab0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 19564: 00adf14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 19565: 00aabaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 19566: 00adf75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 19567: 00adfa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 19568: 0023d7a0 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 19569: 00aaab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 19570: 00aba914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 19571: 0077112c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 19571: 0077113c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 19572: 00ae0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 19573: 0071a274 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 19574: 0058e5d0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 19575: 007df02c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 19576: 00619ea8 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 19573: 0071a284 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 19574: 0058e5e0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 19575: 007df03c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 19576: 00619eb8 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 19577: 004941f4 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 19578: 00612b60 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 19578: 00612b70 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 19579: 00aa8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 19580: 00455570 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 19581: 0064d038 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 19582: 00503578 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 19581: 0064d048 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 19582: 00503588 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 19583: 00adf284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 19584: 00adf474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 19585: 00a18518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 19586: 00aaf5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 19587: 002d6914 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 19588: 00ae0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 19589: 00aded92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 19590: 005cdd44 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 19590: 005cdd54 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 19591: 004808e4 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 19592: 004d98b8 224 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_start │ │ │ │ - 19593: 0072cee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 19594: 00706928 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 19595: 00582474 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 19593: 0072cef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 19594: 00706938 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 19595: 00582484 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 19596: 00310558 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 19597: 00aaf2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 19598: 00ab1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 19599: 00aad998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 19600: 00ad5dcc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 19601: 00aa79e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 19602: 00646300 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 19603: 00749c4c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 19604: 0061ad58 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 19602: 00646310 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 19603: 00749c5c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 19604: 0061ad68 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 19605: 00adf4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 19606: 00adf554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 19607: 00542c5c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 19607: 00542c6c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 19608: 00adf0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 19609: 00aab34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 19610: 005afbb0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 19611: 005a8a14 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 19610: 005afbc0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 19611: 005a8a24 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 19612: 00ade4d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 19613: 009389cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 19614: 0072833c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 19615: 006f7180 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 19613: 009389dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 19614: 0072834c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 19615: 006f7190 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 19616: 00ae0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 19617: 009389c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 19618: 00694b0c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 19617: 009389d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 19618: 00694b1c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 19619: 00ab1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 19620: 00a9eb1c 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 19621: 006fe264 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 19622: 009389bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 19621: 006fe274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 19622: 009389cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 19623: 00ae062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 19624: 00adf36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 19625: 005610f8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 19625: 00561108 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 19626: 00aad268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 19627: 00adfc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 19628: 0022e11c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 19629: 00ab5780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 19630: 00adeb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 19631: 00adec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 19632: 00363b9c 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 19633: 00236bcc 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 19634: 00352810 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 19635: 00aaa408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 19636: 00adf378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 19637: 00ade8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 19638: 006a2c3c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 19638: 006a2c4c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 19639: 00a15de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 19640: 007d2ed8 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 19640: 007d2ee8 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 19641: 003fefc4 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 19642: 007732ec 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 19643: 00749b0c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 19644: 00590f2c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 19645: 00681b08 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 19642: 007732fc 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 19643: 00749b1c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 19644: 00590f3c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 19645: 00681b18 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 19646: 00ae0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 19647: 00ae0c98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 19648: 00adf7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 19649: 00745638 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 19649: 00745648 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 19650: 004cec4c 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 19651: 004369c8 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 19652: 007889c4 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 19653: 00545580 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 19652: 007889d4 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 19653: 00545590 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 19654: 00ade962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 19655: 0026f4a0 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 19656: 00adf0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 19657: 0043b718 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 19658: 00574c54 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 19658: 00574c64 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 19659: 00adf4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 19660: 00adf95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 19661: 00ae05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 19662: 0036214c 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 19663: 00616e5c 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 19663: 00616e6c 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 19664: 00aae2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 19665: 00ab7e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 19666: 00aaea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 19667: 00adf594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 19668: 00adf11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 19669: 00ade672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 19670: 00adee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 19671: 00577edc 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 19671: 00577eec 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 19672: 00ab98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 19673: 00ae05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 19674: 00798724 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 19674: 00798734 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 19675: 00adfe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 19676: 00a19908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 19677: 0023522c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 19678: 00ade47d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 19679: 00aaec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 19680: 00aad768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 19681: 00717204 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 19682: 0054c950 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 19681: 00717214 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 19682: 0054c960 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 19683: 002398a4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 19684: 00738110 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 19684: 00738120 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 19685: 00aa92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 19686: 00aaeff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 19687: 00ae0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 19688: 00aded68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 19689: 0023c3c0 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 19690: 00ade8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 19691: 00ae0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 19692: 00ab8a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 19693: 00adf8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 19694: 0022e1dc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 19695: 00a17a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 19696: 004df548 68 FUNC GLOBAL DEFAULT 12 helper_ove_ov │ │ │ │ - 19697: 0080131c 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 19698: 006fcaac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 19697: 0080132c 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 19698: 006fcabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 19699: 004aa180 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 19700: 004ccca0 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 19701: 0055d93c 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 19701: 0055d94c 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 19702: 00ade548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 19703: 00adfa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 19704: 00adfd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 19705: 00aaab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 19706: 00aa5e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 19707: 00ab6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 19708: 002a9668 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 19709: 00ab4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 19710: 0063b0e8 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 19710: 0063b0f8 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 19711: 00aaef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 19712: 0043bf78 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 19713: 007bc1c8 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 19714: 0073362c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 19713: 007bc1d8 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 19714: 0073363c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 19715: 00ae0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 19716: 0073bb00 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 19716: 0073bb10 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 19717: 00adf804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 19718: 003b6f5c 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 19719: 002711bc 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 19720: 00aa98e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 19721: 003bbd18 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 19722: 00231f08 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 19723: 00578bb4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 19723: 00578bc4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 19724: 00adea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 19725: 00235320 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 19726: 005b3f28 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 19727: 0076ad1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 19728: 00709810 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 19726: 005b3f38 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 19727: 0076ad2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 19728: 00709820 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 19729: 00215210 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 19730: 00ab2cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 19731: 00aadbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 19732: 00742538 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 19732: 00742548 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 19733: 00aadd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 19734: 00800a48 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 19734: 00800a58 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 19735: 00ab58d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 19736: 00ab8528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 19737: 003f6d6c 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 19738: 0071a5c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 19738: 0071a5d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 19739: 00adf4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 19740: 004d04c4 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 19741: 004815c4 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 19742: 00aadbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 19743: 005b24b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 19743: 005b24c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 19744: 00ab7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 19745: 00aacae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 19746: 004cdbf8 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 19747: 003135ac 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 19748: 00ae0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 19749: 00766b28 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 19749: 00766b38 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 19750: 004402c4 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 19751: 00aac31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 19752: 00adeba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 19753: 00adebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 19754: 0063b828 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 19754: 0063b838 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 19755: 00aaf718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 19756: 006df084 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 19756: 006df094 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 19757: 00adf7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 19758: 00aad308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 19759: 007d5930 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 19759: 007d5940 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 19760: 003f6060 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 19761: 00ade91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 19762: 00695674 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 19762: 00695684 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 19763: 00adfbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 19764: 00ade9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 19765: 00611c9c 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 19765: 00611cac 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 19766: 00ab6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 19767: 0039762c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 19768: 00a18494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 19769: 002d3f7c 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 19770: 007feec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 19771: 0056112c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 19772: 00774238 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 19773: 005ef914 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 19770: 007feed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 19771: 0056113c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 19772: 00774248 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 19773: 005ef924 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 19774: 00aba4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 19775: 00994220 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 19776: 00adedf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 19777: 00aa4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 19778: 00adf3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 19779: 00ab4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 19780: 007f06f0 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 19781: 00502000 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 19782: 007efbcc 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 19780: 007f0700 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 19781: 00502010 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 19782: 007efbdc 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 19783: 00aa5480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 19784: 00aa94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ - 19785: 00555574 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 19785: 00555584 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 19786: 004b3bcc 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 19787: 00aad518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 19788: 00adfe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 19789: 00adf7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 19790: 007f02f4 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 19791: 0076eeb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 19790: 007f0304 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 19791: 0076eec4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 19792: 00adf88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 19793: 00aa73a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 19794: 00791540 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 19794: 00791550 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 19795: 00aa7964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 19796: 0066bcf0 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 19797: 005dd238 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 19796: 0066bd00 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 19797: 005dd248 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 19798: 00ab2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 19799: 005d4ca8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 19799: 005d4cb8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 19800: 00448620 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 19801: 003f5a10 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 19802: 00404efc 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 19803: 0077d828 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 19804: 005796e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 19803: 0077d838 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 19804: 005796f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 19805: 0048d938 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 19806: 00582a10 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 19807: 00741e74 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 19806: 00582a20 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 19807: 00741e84 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 19808: 0022e364 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 19809: 00aa82d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 19810: 00aaa558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 19811: 00aaa868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 19812: 005d65b8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 19812: 005d65c8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 19813: 0022e28c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 19814: 00579904 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 19814: 00579914 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 19815: 00ab4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 19816: 00ade996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 19817: 0029f3e4 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 19818: 003f746c 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 19819: 007025f8 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 19819: 00702608 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 19820: 00aa83c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 19821: 00adf22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 19822: 00aaee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 19823: 004a4698 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 19824: 007793a4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 19824: 007793b4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 19825: 00ab2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 19826: 00437804 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 19827: 00ab8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 19828: 00358734 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 19829: 00ab1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 19830: 0048140c 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 19831: 00aabf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 19832: 00aa690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 19833: 00aaf94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 19834: 0079023c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 19834: 0079024c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 19835: 00adfac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 19836: 00ade956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 19837: 002941a8 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 19838: 00ab2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 19839: 0054c948 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 19839: 0054c958 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 19840: 004443c0 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 19841: 0043c30c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 19842: 00a1f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_itofd │ │ │ │ - 19843: 007b70e8 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 19843: 007b70f8 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 19844: 00ab5c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 19845: 00ae063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 19846: 004cf47c 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 19847: 00aded7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 19848: 006fda7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 19849: 007b5328 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 19848: 006fda8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 19849: 007b5338 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 19850: 00adec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 19851: 005b2d40 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 19851: 005b2d50 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 19852: 00ab82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 19853: 0057b070 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 19853: 0057b080 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 19854: 00307710 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 19855: 00ade8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 19856: 0078f830 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 19856: 0078f840 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 19857: 004beea8 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 19858: 00a1f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itofs │ │ │ │ 19859: 00ae02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 19860: 00adf860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 19861: 00adf362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 19862: 0063b268 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 19862: 0063b278 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 19863: 00adf590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 19864: 00adf35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 19865: 00ae06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 19866: 004d6aa0 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 19867: 007b49c8 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 19867: 007b49d8 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 19868: 00ae03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 19869: 00aaf91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 19870: 0077f628 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 19870: 0077f638 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 19871: 00ade724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 19872: 00579c10 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 19873: 007180e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 19872: 00579c20 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 19873: 007180f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 19874: 0027dbac 8 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 19875: 00460774 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 19876: 00718b68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 19876: 00718b78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 19877: 0021fbc0 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 19878: 00ae0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 19879: 0075ba5c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 19880: 0073c3d4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 19881: 0075c844 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 19879: 0075ba6c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 19880: 0073c3e4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 19881: 0075c854 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 19882: 00adf7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 19883: 00aad5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 19884: 007ef6e0 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 19885: 0072f4e0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 19886: 007ab4bc 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 19884: 007ef6f0 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 19885: 0072f4f0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 19886: 007ab4cc 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 19887: 002308f4 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 19888: 00aa9e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 19889: 00767dc4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 19890: 007cb8a4 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 19891: 006fe7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 19892: 007e0f60 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 19889: 00767dd4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 19890: 007cb8b4 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 19891: 006fe7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 19892: 007e0f70 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 19893: 00ade982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 19894: 00aa46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 19895: 0068796c 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 19896: 00784b8c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 19895: 0068797c 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 19896: 00784b9c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 19897: 00aaabc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 19898: 00ab2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 19899: 00245008 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 19900: 0046d86c 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 19901: 008f8440 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 19901: 008f8450 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 19902: 00ab3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 19903: 00746884 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 19903: 00746894 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 19904: 00adf85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 19905: 00215380 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 19906: 00ab8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 19907: 00adfe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 19908: 00adf24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 19909: 00ade60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 19910: 0060e208 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 19911: 00792fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 19912: 006ecf00 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 19910: 0060e218 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 19911: 00792fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 19912: 006ecf10 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 19913: 00adff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 19914: 00ab3010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 19915: 00702234 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 19916: 008065f8 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 19917: 00540bec 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 19915: 00702244 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 19916: 00806608 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 19917: 00540bfc 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 19918: 00adeee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 19919: 00416654 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 19920: 0051adac 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 19920: 0051adbc 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 19921: 00adeac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 19922: 00244b30 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 19923: 00aaad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 19924: 00ab75d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 19925: 005e1a40 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 19925: 005e1a50 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 19926: 00ae078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 19927: 004beeac 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 19928: 00ae00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 19929: 00aaeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 19930: 00ab4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 19931: 00aacd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 19932: 00aa6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 19933: 0046f860 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 19934: 00ae0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 19935: 00aa86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 19936: 00966e30 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 19937: 0053d010 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 19936: 00966e40 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 19937: 0053d020 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 19938: 00adecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 19939: 00ae0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 19940: 004d3978 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 19941: 00adf4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 19942: 00594708 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 19942: 00594718 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 19943: 00aa87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 19944: 00adf602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 19945: 00aa50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 19946: 00ab9350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 19947: 007cb68c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 19947: 007cb69c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 19948: 00ab9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 19949: 00ade840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 19950: 00ab1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 19951: 00221c18 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 19952: 00adfcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 19953: 00ade6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 19954: 0043c220 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 19955: 00aad898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 19956: 0057b56c 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 19956: 0057b57c 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 19957: 00aadc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 19958: 00adf828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 19959: 0043a44c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 19960: 00738418 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 19960: 00738428 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 19961: 00aa4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 19962: 00ad5d99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 19963: 005bc5f0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 19963: 005bc600 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 19964: 00adea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 19965: 007985d0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 19965: 007985e0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 19966: 00aa8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 19967: 00ab5740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 19968: 00adf62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 19969: 00adf8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 19970: 00aded08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 19971: 00adff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 19972: 00544f50 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 19972: 00544f60 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 19973: 00adeb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 19974: 00ab43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 19975: 00adf0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 19976: 00adfc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 19977: 00ab891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 19978: 00478888 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 19979: 0029bdfc 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 19980: 00ade8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 19981: 0076e94c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 19981: 0076e95c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 19982: 00aae0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 19983: 00adee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 19984: 00ae07be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 19985: 00ae0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 19986: 00aaa4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 19987: 00aa5e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 19988: 00aae984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 19989: 00adf004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 19990: 007f92b0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 19990: 007f92c0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 19991: 00ab2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 19992: 00adf8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 19993: 0023db8c 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 19994: 005610c8 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 19994: 005610d8 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 19995: 00aad528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 19996: 00790c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 19996: 00790c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 19997: 00aa8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 19998: 00221b58 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 19999: 006fbf88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 19999: 006fbf98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 20000: 00416540 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 20001: 007d14e0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 20001: 007d14f0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 20002: 00aa7390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 20003: 00ab9580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 20004: 00adf2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 20005: 0073bf6c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 20005: 0073bf7c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 20006: 00adf024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 20007: 00572f34 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 20007: 00572f44 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 20008: 00ab40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 20009: 00adf202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 20010: 0031becc 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 20011: 00ae06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 20012: 007fd964 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 20012: 007fd974 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 20013: 00aa68dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 20014: 00adfc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 20015: 00adf4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 20016: 004234b0 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 20017: 00aae5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 20018: 0058fc1c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 20018: 0058fc2c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 20019: 00ae0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 20020: 00653610 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 20020: 00653620 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 20021: 003106c4 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 20022: 00ade384 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 20023: 00adf00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 20024: 0091863c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 20025: 0072d83c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 20026: 0064949c 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 20027: 007a28a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 20024: 0091864c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 20025: 0072d84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 20026: 006494ac 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 20027: 007a28b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 20028: 00ab9510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 20029: 00aba764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 20030: 0023065c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 20031: 00aa97b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 20032: 00adf384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 20033: 00769580 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 20033: 00769590 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 20034: 00aacf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 20035: 0060a800 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 20035: 0060a810 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 20036: 00a1f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 20037: 006df714 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 20037: 006df724 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 20038: 003f5310 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 20039: 00580470 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 20039: 00580480 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 20040: 00aa5a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 20041: 00646244 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 20041: 00646254 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 20042: 00a1f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 20043: 007148a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 20044: 0077d0ec 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 20045: 007876e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 20046: 0068a34c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 20043: 007148b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 20044: 0077d0fc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 20045: 007876f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 20046: 0068a35c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 20047: 00268634 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 20048: 00adfd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 20049: 007096d0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 20049: 007096e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 20050: 00adf7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 20051: 00784178 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 20051: 00784188 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 20052: 00adffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 20053: 005bc5ec 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 20053: 005bc5fc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 20054: 00adfb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 20055: 00ab9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 20056: 00ade63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 20057: 00aaa758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 20058: 00aa4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 20059: 00ab27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 20060: 007a4b30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 20060: 007a4b40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 20061: 00adeeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 20062: 0062a628 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 20062: 0062a638 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 20063: 00ae06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 20064: 005d71e0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 20064: 005d71f0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 20065: 00aac27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 20066: 00578a38 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 20066: 00578a48 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 20067: 00adf016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 20068: 00480998 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 20069: 005542b4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 20069: 005542c4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 20070: 00ade56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 20071: 002a72a8 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 20072: 006fc600 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 20072: 006fc610 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 20073: 00ab1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 20074: 007c53cc 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 20075: 0072fcb0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 20074: 007c53dc 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 20075: 0072fcc0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 20076: 00ade4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 20077: 00727b30 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 20077: 00727b40 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 20078: 00ab5e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 20079: 0051c258 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 20079: 0051c268 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 20080: 00adfc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 20081: 00aa6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 20082: 0071b370 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 20082: 0071b380 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 20083: 00234350 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 20084: 00adf882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 20085: 005779f0 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 20085: 00577a00 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 20086: 00aa5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 20087: 0076e3b8 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 20088: 007f8ad0 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 20087: 0076e3c8 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 20088: 007f8ae0 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 20089: 0029230c 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 20090: 00744980 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 20090: 00744990 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 20091: 00adf7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 20092: 005c9418 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 20092: 005c9428 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 20093: 004b2594 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 20094: 00aded26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 20095: 00ab1668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 20096: 0043b088 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 20097: 005aeca8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 20097: 005aecb8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 20098: 00ae022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 20099: 00adef6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 20100: 009e8048 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 20101: 009eac04 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 20102: 00adf68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 20103: 0048c9cc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 20104: 00adf458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 20105: 00ae03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 20106: 00aa9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 20107: 004f9b7c 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 20107: 004f9b8c 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 20108: 00adfb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 20109: 00ab6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 20110: 0079dea0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 20110: 0079deb0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 20111: 0022ced0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 20112: 00adfa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 20113: 00aa9860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 20114: 00adf9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 20115: 0022de1c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 20116: 00292750 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 20117: 005ee068 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 20117: 005ee078 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 20118: 00ab2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 20119: 00aa8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 20120: 00ade87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 20121: 00ab2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 20122: 007b6918 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 20122: 007b6928 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 20123: 00adfb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 20124: 00593914 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 20124: 00593924 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 20125: 00ab4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 20126: 00ade780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 20127: 003a8230 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 20128: 00adf12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 20129: 00aa8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 20130: 009dd050 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 20131: 009e5c50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 20132: 00aa6c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 20133: 00aa7ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 20134: 0074ce80 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 20134: 0074ce90 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 20135: 00427478 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 20136: 00798bfc 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 20136: 00798c0c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 20137: 00ab1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 20138: 007134ac 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 20139: 0079a7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 20140: 007bfa58 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 20141: 00735af0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 20138: 007134bc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 20139: 0079a7ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 20140: 007bfa68 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 20141: 00735b00 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 20142: 004968b4 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 20143: 00ae06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 20144: 00adf818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 20145: 00adf08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 20146: 00aad248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 20147: 0054df84 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 20147: 0054df94 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 20148: 00aded1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 20149: 00adf4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 20150: 00ade5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 20151: 00617708 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 20151: 00617718 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 20152: 004b4830 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ 20153: 004dfff8 1360 FUNC GLOBAL DEFAULT 12 helper_mtspr │ │ │ │ - 20154: 005822d4 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 20154: 005822e4 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 20155: 00aae128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 20156: 005373c4 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 20156: 005373d4 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 20157: 00adf4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 20158: 005732c8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 20159: 006562a8 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 20160: 005456d8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 20158: 005732d8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 20159: 006562b8 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 20160: 005456e8 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 20161: 00adf6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 20162: 002307a0 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 20163: 00aa5a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 20164: 00adf506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 20165: 00ab3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 20166: 007365d0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 20167: 0051add0 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 20168: 00537a94 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 20169: 0054cb74 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 20170: 005b1dec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 20171: 005bdec0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 20166: 007365e0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 20167: 0051ade0 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 20168: 00537aa4 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 20169: 0054cb84 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 20170: 005b1dfc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 20171: 005bded0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 20172: 0021b600 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 20173: 00adfca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 20174: 00ab6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 20175: 00239d58 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 20176: 00ab7dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 20177: 00611004 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 20177: 00611014 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 20178: 00ab1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 20179: 00ab7924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 20180: 007d024c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 20180: 007d025c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 20181: 00aa4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 20182: 00537724 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 20182: 00537734 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 20183: 00adfb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 20184: 005781a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 20184: 005781b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 20185: 00adf66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 20186: 0056d170 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 20186: 0056d180 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 20187: 00adf64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 20188: 0022d2a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 20189: 0022dee4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 20190: 004b4430 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 20191: 005b2ac0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 20192: 00794f50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 20193: 00638628 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 20191: 005b2ad0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 20192: 00794f60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 20193: 00638638 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 20194: 00adf938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 20195: 00ade8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 20196: 00ab4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 20197: 00ad6ef4 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 20198: 00550054 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 20198: 00550064 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 20199: 00233cc0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 20200: 00ae01da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 20201: 009ea9c4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 20202: 007bde1c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 20202: 007bde2c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 20203: 00449094 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 20204: 00aa7974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 20205: 0058e4c0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 20206: 0076d958 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 20205: 0058e4d0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 20206: 0076d968 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 20207: 00484e60 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 20208: 00ab3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 20209: 004205e0 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 20210: 0051a638 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 20211: 005c5430 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 20210: 0051a648 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 20211: 005c5440 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 20212: 0023cba8 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 20213: 00222660 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 20214: 006f81cc 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 20214: 006f81dc 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 20215: 00ae017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 20216: 00aacc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 20217: 00572198 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 20217: 005721a8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 20218: 00adf432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 20219: 00aab65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 20220: 0071eb60 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 20220: 0071eb70 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 20221: 00aa8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 20222: 00adefe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 20223: 00a12e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 20224: 0077a89c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 20224: 0077a8ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 20225: 00adf6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 20226: 0046adec 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 20227: 00aa5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 20228: 00adeb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 20229: 00ae0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 20230: 005b4ce4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 20230: 005b4cf4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 20231: 003f5058 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 20232: 003df574 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 20233: 00221d18 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 20234: 00ab5af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 20235: 005af450 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 20236: 00713ec4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 20235: 005af460 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 20236: 00713ed4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 20237: 00adf05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 20238: 005a87b4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 20238: 005a87c4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 20239: 001eb860 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 20240: 00ab97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 20241: 00aaf0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 20242: 00ae0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 20243: 00aade68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 20244: 007df61c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 20244: 007df62c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 20245: 00adea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 20246: 00467058 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 20247: 00219f44 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 20248: 005d42e4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 20248: 005d42f4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 20249: 00aa4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 20250: 0070f2f0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 20250: 0070f300 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 20251: 004d4a88 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 20252: 002ee804 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 20253: 00adf39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 20254: 0066b654 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 20254: 0066b664 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 20255: 00ae05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 20256: 00ade4d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 20257: 0078eb84 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 20257: 0078eb94 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 20258: 00aa4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 20259: 0043cfb8 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 20260: 0078d6a0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20260: 0078d6b0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 20261: 00202ec8 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 20262: 007c5c74 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 20263: 007c5e7c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 20264: 0058bf5c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 20262: 007c5c84 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 20263: 007c5e8c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 20264: 0058bf6c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 20265: 00aacc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 20266: 005c5390 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 20267: 0051a17c 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 20266: 005c53a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 20267: 0051a18c 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 20268: 00ab8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 20269: 006214d4 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 20270: 007c72d4 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 20271: 007f28b8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 20269: 006214e4 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 20270: 007c72e4 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 20271: 007f28c8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 20272: 00adf4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 20273: 00ade990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 20274: 007486c0 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 20274: 007486d0 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 20275: 00ae0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 20276: 009ea284 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 20277: 00ade538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 20278: 006f7238 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 20279: 007c11f8 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 20278: 006f7248 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 20279: 007c1208 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 20280: 00adfed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 20281: 00adeca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 20282: 00aac3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 20283: 00aa8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 20284: 00adf542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 20285: 00adeffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 20286: 005b4b04 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 20287: 007d2d10 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 20286: 005b4b14 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 20287: 007d2d20 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 20288: 00ae0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 20289: 00adf96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 20290: 00a9e31c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 20291: 007962dc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 20291: 007962ec 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 20292: 00adeabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 20293: 00aa5cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 20294: 00aabb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 20295: 00aaa728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 20296: 00aa560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 20297: 00ab0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 20298: 00221b78 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 20299: 00a1fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ult_d │ │ │ │ 20300: 003a7448 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 20301: 00789cd8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 20301: 00789ce8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 20302: 00aa78e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 20303: 00ab1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 20304: 00adeed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 20305: 00ab5930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 20306: 009ea9fc 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 20307: 00adf8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 20308: 00adf134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 20309: 0071d378 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 20310: 00785c40 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20309: 0071d388 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 20310: 00785c50 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 20311: 00adf650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 20312: 00aabd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 20313: 00aade78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 20314: 0022d63c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 20315: 00715794 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 20316: 007b65d8 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 20315: 007157a4 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 20316: 007b65e8 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 20317: 0022df98 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 20318: 00adf03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 20319: 0027c974 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 20320: 00311e1c 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 20321: 00ae0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 20322: 00adf1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 20323: 0043d2a0 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 20324: 0076084c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 20324: 0076085c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 20325: 00a1fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ult_s │ │ │ │ - 20326: 0079d1fc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 20326: 0079d20c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 20327: 0043ebe8 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 20328: 0063d834 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 20329: 00938e4c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 20328: 0063d844 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 20329: 00938e5c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 20330: 003b7448 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 20331: 00ab8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 20332: 0061fdc8 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 20332: 0061fdd8 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 20333: 003f5dd8 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 20334: 004dfe64 308 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_write_register │ │ │ │ 20335: 00adfc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 20336: 00561844 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 20336: 00561854 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 20337: 00480a04 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 20338: 00ade89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 20339: 007714c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 20339: 007714d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 20340: 00449ff4 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 20341: 007ec718 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 20341: 007ec728 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 20342: 00ab0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 20343: 0061af34 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 20343: 0061af44 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 20344: 00adf726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 20345: 0043c8e8 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 20346: 00aa8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 20347: 00adfee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 20348: 006fc93c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 20348: 006fc94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 20349: 00ab8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 20350: 00ae0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 20351: 00ab2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 20352: 00ab88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 20353: 0079b354 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 20353: 0079b364 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 20354: 00aa8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 20355: 00aa4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 20356: 0057eddc 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 20357: 0073891c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 20356: 0057edec 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 20357: 0073892c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 20358: 00ab0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 20359: 00aa52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 20360: 00adee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 20361: 00aae198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 20362: 006a2f1c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 20362: 006a2f2c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 20363: 00adf8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 20364: 0072de70 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 20365: 006fe5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 20364: 0072de80 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 20365: 006fe5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 20366: 0042bbdc 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 20367: 005b4f7c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 20367: 005b4f8c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 20368: 00adeb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 20369: 00ab9550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 20370: 00aaebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 20371: 009e17c0 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 20372: 00776464 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 20372: 00776474 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 20373: 00aa9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 20374: 00995500 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 20375: 00ab2d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 20376: 00aab67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 20377: 00aab31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 20378: 0029a0cc 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 20379: 0061f530 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 20380: 005bb8f8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 20379: 0061f540 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 20380: 005bb908 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 20381: 00ab7e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 20382: 005b375c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 20383: 00652e1c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 20382: 005b376c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 20383: 00652e2c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 20384: 00aae078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 20385: 005a884c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 20385: 005a885c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 20386: 0027d9b0 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 20387: 00aa9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 20388: 00571e98 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 20389: 00559008 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 20388: 00571ea8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 20389: 00559018 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 20390: 00293050 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 20391: 00ab997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 20392: 007f0f14 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 20393: 0072d4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 20392: 007f0f24 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 20393: 0072d4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 20394: 00ab6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 20395: 00adea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 20396: 00ae063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 20397: 0058b5d4 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 20398: 0072e560 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 20397: 0058b5e4 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 20398: 0072e570 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 20399: 002238b8 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 20400: 00adf5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 20401: 004636ac 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 20402: 0077d354 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 20402: 0077d364 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 20403: 00484dbc 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 20404: 007d6c50 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 20404: 007d6c60 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 20405: 00aa4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 20406: 009d9268 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 20407: 00aab9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 20408: 0048089c 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 20409: 005ea880 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 20409: 005ea890 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 20410: 00a1fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ule_d │ │ │ │ 20411: 00ae0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 20412: 00adf4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 20413: 00ae026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 20414: 0057a5d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 20414: 0057a5e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 20415: 00ad5d9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 20416: 00ade912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 20417: 00ab501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 20418: 00aa5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 20419: 0074d890 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 20419: 0074d8a0 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 20420: 00ae05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 20421: 00ab4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 20422: 00aa69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 20423: 00ab03f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 20424: 0072bffc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 20425: 007c3994 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 20424: 0072c00c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 20425: 007c39a4 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 20426: 00aa9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 20427: 00ade932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 20428: 00a1fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ule_s │ │ │ │ 20429: 00ab41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 20430: 00ade47a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 20431: 0027cfdc 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 20432: 00aded6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 20433: 00aa6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 20434: 0048092c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 20435: 004d7510 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 20436: 00aadb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 20437: 00647860 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 20438: 0057e968 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 20437: 00647870 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 20438: 0057e978 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 20439: 00adee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 20440: 00ab96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 20441: 006f1700 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 20441: 006f1710 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 20442: 00aa9e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 20443: 00adea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 20444: 006449cc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 20445: 007ba658 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 20444: 006449dc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 20445: 007ba668 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 20446: 00ab28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 20447: 00ab9b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 20448: 0027cde0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 20449: 00ab9d68 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 20450: 00acdab8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 20451: 00782130 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 20452: 005e6d38 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 20451: 00782140 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 20452: 005e6d48 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 20453: 00adedec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 20454: 00653cb0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 20454: 00653cc0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 20455: 00ab7da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 20456: 00adf9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 20457: 00adf32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 20458: 00ade83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 20459: 006fc2c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 20459: 006fc2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 20460: 00aded86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 20461: 00ab9490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 20462: 001ec3ec 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 20463: 00ab8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 20464: 00adf72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 20465: 0073abb0 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 20465: 0073abc0 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 20466: 00ab31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 20467: 0047dee8 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 20468: 00adf48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 20469: 00ade7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 20470: 0023d024 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 20471: 00ae0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 20472: 0074bf38 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 20472: 0074bf48 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 20473: 00aa95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 20474: 00adfeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 20475: 00adffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 20476: 007e2cbc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 20476: 007e2ccc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 20477: 00ae027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 20478: 00ab0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 20479: 00ab6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 20480: 0077e6a8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 20480: 0077e6b8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 20481: 00ab2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 20482: 00aac01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 20483: 00739e74 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 20483: 00739e84 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 20484: 00ab65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 20485: 00568af8 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 20485: 00568b08 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 20486: 00397650 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 20487: 005e539c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 20488: 007d6248 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 20487: 005e53ac 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 20488: 007d6258 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 20489: 00ab48a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 20490: 00adec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 20491: 00ab7804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 20492: 00aabe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 20493: 0023df84 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 20494: 004c6ca8 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 20495: 00aabd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 20496: 00ab02d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 20497: 0030fb1c 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 20498: 00aa82f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 20499: 00ab2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 20500: 004270a0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 20501: 00aaa9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 20502: 005680c8 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 20502: 005680d8 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 20503: 00ab47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 20504: 00adfb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 20505: 00625538 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 20505: 00625548 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 20506: 00ae0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 20507: 005eb068 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 20507: 005eb078 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 20508: 00ae0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 20509: 007d373c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 20510: 00555c10 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 20509: 007d374c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 20510: 00555c20 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 20511: 004df4ec 24 FUNC GLOBAL DEFAULT 12 helper_exception │ │ │ │ 20512: 00ab9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 20513: 007736ec 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 20513: 007736fc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 20514: 00adeb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 20515: 00ae0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 20516: 00adec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 20517: 0071d7b0 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 20517: 0071d7c0 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 20518: 0024c3d4 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 20519: 00ab8c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 20520: 00ab7874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 20521: 006f6e7c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 20521: 006f6e8c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 20522: 00ade976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 20523: 0034bd44 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 20524: 00ab0594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 20525: 00adf44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 20526: 00783380 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 20526: 00783390 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 20527: 00ae0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 20528: 00ae0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 20529: 0027db8c 8 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 20530: 007daef4 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 20530: 007daf04 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 20531: 0034bac8 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 20532: 00adf0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 20533: 009e5d40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 20534: 00775a70 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 20534: 00775a80 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 20535: 00adf0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 20536: 00756abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 20536: 00756acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 20537: 00ab1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 20538: 00ab0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 20539: 0035c0e8 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 20540: 0021697c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 20541: 0062a910 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 20541: 0062a920 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 20542: 004d0348 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 20543: 0031046c 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 20544: 00aaf004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 20545: 00444c30 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 20546: 007577bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 20546: 007577cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 20547: 00aa8314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 20548: 009e831c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 20549: 007b666c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ - 20550: 005cc5c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 20549: 007b667c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 20550: 005cc5d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 20551: 00adf4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 20552: 00230d94 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 20553: 007bddd8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 20553: 007bdde8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 20554: 00adebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 20555: 006d7db8 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 20555: 006d7dc8 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 20556: 0023059c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 20557: 00766fcc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 20558: 008f7cec 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 20557: 00766fdc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 20558: 008f7cfc 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 20559: 00aded74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 20560: 003b698c 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 20561: 00ae0d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 20562: 0051c320 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 20562: 0051c330 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 20563: 0045cd7c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 20564: 00222b58 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 20565: 00ade6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 20566: 00aadc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 20567: 00ae010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 20568: 0021f5cc 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 20569: 00ae0c9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 20570: 00aad0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 20571: 00ae049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 20572: 0048bd50 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 20573: 00471de0 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 20574: 00577b9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 20575: 006d6788 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 20576: 007b8458 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 20574: 00577bac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 20575: 006d6798 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 20576: 007b8468 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 20577: 00adf326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 20578: 002342b8 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 20579: 00aaba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 20580: 00aa7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 20581: 009e8a4c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 20582: 00ab0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 20583: 00228de4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 20584: 00adf878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 20585: 00ab4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 20586: 00aa6d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 20587: 00ae0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 20588: 00431288 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 20589: 007321d0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 20589: 007321e0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 20590: 001e4ebc 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 20591: 0079b938 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 20592: 007cd734 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 20593: 005e17c8 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 20591: 0079b948 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 20592: 007cd744 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 20593: 005e17d8 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 20594: 00aaa708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 20595: 00aa7884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 20596: 00693ea0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 20596: 00693eb0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 20597: 00adea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 20598: 004a0d0c 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 20599: 00738290 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 20600: 00561668 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 20601: 00576a64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 20599: 007382a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 20600: 00561678 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 20601: 00576a74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 20602: 00ae0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 20603: 00adeff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 20604: 005e3ef4 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 20605: 00656744 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 20604: 005e3f04 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 20605: 00656754 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 20606: 0026f680 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 20607: 0021b700 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 20608: 009e5d18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 20609: 00aa173c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 20610: 00219d1c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 20611: 00ae051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 20612: 00623e74 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 20612: 00623e84 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 20613: 00ae011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 20614: 00ae02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 20615: 00adf5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 20616: 006f897c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 20617: 007bcc20 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 20616: 006f898c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 20617: 007bcc30 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 20618: 00adec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 20619: 007348d4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 20620: 005850d0 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 20621: 005eb058 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 20619: 007348e4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 20620: 005850e0 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 20621: 005eb068 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 20622: 0025612c 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 20623: 00ade49d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 20624: 004d7228 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 20625: 00ab57b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 20626: 007bcf34 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 20626: 007bcf44 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 20627: 004415d4 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 20628: 0074a11c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 20628: 0074a12c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 20629: 00ade51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 20630: 00a14630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 20631: 00adf4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 20632: 00aaa288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 20633: 00758430 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 20634: 007feb18 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 20633: 00758440 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 20634: 007feb28 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 20635: 00ab3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 20636: 0061c22c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 20636: 0061c23c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 20637: 00adf900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 20638: 0042bb14 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 20639: 00216670 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 20640: 00adffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 20641: 00aded2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 20642: 00adec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 20643: 0046c724 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 20644: 00ab05b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 20645: 00ab0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 20646: 00adf198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 20647: 00aaada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 20648: 0027aabc 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 20649: 00aadab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 20650: 002e759c 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 20651: 0054e1dc 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 20651: 0054e1ec 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 20652: 00aa7280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 20653: 00ab9850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 20654: 00ab8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 20655: 0021b004 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 20656: 00adec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 20657: 00adeacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 20658: 007fa2d4 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 20658: 007fa2e4 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 20659: 00ade8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 20660: 00ab8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 20661: 00ab49a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 20662: 00596db8 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 20662: 00596dc8 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 20663: 00228e90 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 20664: 00ade90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 20665: 00aba714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 20666: 0076a984 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 20667: 005e22e0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 20666: 0076a994 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 20667: 005e22f0 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 20668: 009e3b44 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 20669: 00aad418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 20670: 00ade4a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 20671: 0022927c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 20672: 00ade818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 20673: 00ab5850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 20674: 00adfe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 20675: 00ab36c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 20676: 00aaebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 20677: 00ade8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 20678: 00aa5ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 20679: 0042b48c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 20680: 00aab55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 20681: 007469f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 20681: 00746a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 20682: 00ade4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 20683: 007db1b8 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 20683: 007db1c8 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 20684: 0049eba0 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 20685: 00aa79f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 20686: 004b5504 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 20687: 00adf3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 20688: 0052b248 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 20689: 0061acfc 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 20690: 00758864 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 20691: 0071b7f0 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 20688: 0052b258 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 20689: 0061ad0c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 20690: 00758874 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 20691: 0071b800 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 20692: 00aa5c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 20693: 006fec74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 20693: 006fec84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 20694: 00adf526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 20695: 00781328 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 20696: 00784ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 20695: 00781338 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 20696: 00785004 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 20697: 00ab4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 20698: 007f4558 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 20698: 007f4568 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 20699: 00462d50 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 20700: 00aa7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 20701: 004d3460 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 20702: 00ae02fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 20703: 004a4098 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 20704: 0022759c 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 20705: 007b6230 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 20705: 007b6240 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 20706: 00adfdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 20707: 00428a0c 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 20708: 00aac06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 20709: 004383c8 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 20710: 007874c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 20710: 007874d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 20711: 00ade7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 20712: 00938988 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 20712: 00938998 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 20713: 00adfe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 20714: 00aad388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 20715: 00a145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 20716: 00ab6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 20717: 00ab8c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 20718: 00ae0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 20719: 00aaa688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 20720: 00adfa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 20721: 009e4e58 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 20722: 00aa6284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 20723: 00ab13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 20724: 007008f4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 20724: 00700904 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 20725: 003691ec 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 20726: 00ae0d75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 20727: 004cf160 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 20728: 00699650 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 20729: 0076e210 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 20728: 00699660 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 20729: 0076e220 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 20730: 00ab5d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 20731: 00adfeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 20732: 008f7938 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 20732: 008f7948 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 20733: 00aaaca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 20734: 00adee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 20735: 00ae05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 20736: 00663eec 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 20736: 00663efc 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 20737: 00adfb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 20738: 00739958 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20738: 00739968 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20739: 00adfff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 20740: 00aa7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 20741: 00adec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 20742: 00adfb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 20743: 00ab8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 20744: 00adfdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 20745: 009e5cc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 20746: 00aa80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 20747: 00582514 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 20748: 007d1304 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 20749: 00555584 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 20747: 00582524 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 20748: 007d1314 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 20749: 00555594 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 20750: 0047fb3c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 20751: 00aba9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 20752: 00aacc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 20753: 0075ac2c 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 20753: 0075ac3c 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 20754: 0045f62c 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 20755: 00ab2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 20756: 00adfa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 20757: 00ab66e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 20758: 004777f4 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 20759: 002050c0 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 20760: 007504a8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 20761: 00639f58 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 20760: 007504b8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 20761: 00639f68 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 20762: 00adfca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 20763: 00449ce4 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 20764: 006f60a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 20764: 006f60b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 20765: 00a10a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 20766: 00ae078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20767: 00ae03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 20768: 005b110c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 20769: 00511c20 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 20768: 005b111c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 20769: 00511c30 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 20770: 00ab4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 20771: 00adf978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 20772: 00a16100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 20773: 0076aa3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 20773: 0076aa4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 20774: 00aded50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 20775: 00adfd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 20776: 0056d348 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 20777: 007c6f64 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 20778: 0077de40 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 20776: 0056d358 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 20777: 007c6f74 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 20778: 0077de50 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 20779: 00439224 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 20780: 00adf15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 20781: 007abe28 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 20781: 007abe38 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 20782: 0034cfc4 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 20783: 0079ef9c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 20784: 005897d0 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 20783: 0079efac 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 20784: 005897e0 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 20785: 002308f0 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 20786: 0075d7dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 20787: 006525e8 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 20786: 0075d7ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 20787: 006525f8 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 20788: 0021aa2c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 20789: 00228f38 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 20790: 00aa8824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 20791: 00aaa608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 20792: 00ab9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 20793: 00aa71e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 20794: 00adfe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 20795: 007c0908 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 20795: 007c0918 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 20796: 00adece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 20797: 005b23e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 20797: 005b23f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 20798: 00ae05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 20799: 0058253c 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 20800: 00710b14 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 20799: 0058254c 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 20800: 00710b24 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 20801: 00adf8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 20802: 005c962c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 20802: 005c963c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 20803: 0023df60 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 20804: 003b6d18 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 20805: 0034d6d8 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 20806: 007edf84 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 20806: 007edf94 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 20807: 00aded34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 20808: 00adf90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 20809: 00571550 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 20809: 00571560 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 20810: 00aaea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 20811: 0078f6f0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 20811: 0078f700 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 20812: 00abaa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 20813: 0074155c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 20813: 0074156c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 20814: 004a100c 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 20815: 002043cc 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 20816: 00578480 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 20816: 00578490 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 20817: 003b8f80 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 20818: 00ab4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 20819: 00654f98 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 20819: 00654fa8 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 20820: 00adf3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 20821: 00aab2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 20822: 00aaedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 20823: 00adfacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 20824: 00311dbc 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 20825: 00aa7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 20826: 00a14528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 20827: 003fa740 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 20828: 00ae0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 20829: 00ab83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 20830: 00adf7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 20831: 00ae04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 20832: 003bd4c4 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 20833: 00579028 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 20834: 0061c2c4 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 20833: 00579038 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 20834: 0061c2d4 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 20835: 00aba0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 20836: 00747e30 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 20837: 005cbddc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 20836: 00747e40 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 20837: 005cbdec 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 20838: 00ae0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 20839: 00ab0604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 20840: 00ab1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 20841: 00adec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 20842: 00aadce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 20843: 0043af64 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 20844: 007e96c8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 20844: 007e96d8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 20845: 003f6814 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 20846: 00ae039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 20847: 00adee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 20848: 005824b0 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 20849: 007e8618 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 20850: 005f7d94 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 20851: 00553988 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ - 20852: 007c7b50 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 20848: 005824c0 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 20849: 007e8628 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 20850: 005f7da4 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 20851: 00553998 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 20852: 007c7b60 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 20853: 00adf3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 20854: 00ab09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 20855: 00ab4970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 20856: 00adfb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 20857: 00adfae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 20858: 0022a8a8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 20859: 006f849c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 20860: 00647414 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 20859: 006f84ac 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 20860: 00647424 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 20861: 00ab0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 20862: 006493bc 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 20862: 006493cc 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 20863: 00ab1ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 20864: 00adffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 20865: 004afea8 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 20866: 009ea908 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 20867: 0022b418 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 20868: 0054e980 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 20869: 006de754 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 20870: 0057375c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 20871: 00780874 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 20872: 007bbb30 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 20873: 006fd5d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 20874: 00765384 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 20868: 0054e990 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 20869: 006de764 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 20870: 0057376c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 20871: 00780884 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 20872: 007bbb40 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 20873: 006fd5e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 20874: 00765394 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 20875: 00adf568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 20876: 00ab06c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 20877: 00ab29d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 20878: 00aad678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 20879: 00ab0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 20880: 002f3dd0 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 20881: 00aae568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 20882: 00ab3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 20883: 00a175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 20884: 00adede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 20885: 00270df0 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 20886: 005b642c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 20886: 005b643c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 20887: 00320924 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 20888: 00542b8c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 20888: 00542b9c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 20889: 00ade806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 20890: 00adfb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 20891: 005222c4 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 20891: 005222d4 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 20892: 00a12320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 20893: 00aab3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 20894: 00463ed0 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 20895: 007ceaac 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 20896: 00793eb0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 20895: 007ceabc 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 20896: 00793ec0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 20897: 0021da18 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 20898: 00756a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 20899: 007379c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 20898: 00756a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 20899: 007379d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 20900: 00aabfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 20901: 00aa70b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 20902: 00ade796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 20903: 00adeda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 20904: 00787e64 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 20904: 00787e74 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 20905: 0042d21c 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 20906: 00a11ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 20907: 00ab97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 20908: 00ab7fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 20909: 005b2c08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 20910: 006f7afc 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 20909: 005b2c18 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 20910: 006f7b0c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 20911: 00aa7704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 20912: 00477404 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 20913: 00aa6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 20914: 0058ec38 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 20914: 0058ec48 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 20915: 00ab6940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 20916: 007e2184 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 20917: 0073e54c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 20916: 007e2194 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 20917: 0073e55c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 20918: 0034ea58 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 20919: 00acd964 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 20920: 00aba744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 20921: 00571e04 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 20921: 00571e14 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 20922: 00aa614c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 20923: 0075a54c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 20923: 0075a55c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 20924: 00adf82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 20925: 00477104 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 20926: 003bf3fc 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 20927: 00ab74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 20928: 00572c78 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 20928: 00572c88 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 20929: 00ade868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 20930: 00a19c6c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 20931: 00a19cbc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 20932: 00aba704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 20933: 00a19d0c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 20934: 00782e24 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 20934: 00782e34 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 20935: 004cfae4 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 20936: 00ab6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 20937: 00a19d3c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 20938: 00ab77f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 20939: 007dea34 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 20940: 006a28fc 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 20939: 007dea44 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 20940: 006a290c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 20941: 00a19d8c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 20942: 00a19e2c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 20943: 00aa5e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 20944: 00ae0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 20945: 00adfdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 20946: 00803c7c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 20947: 005c9060 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 20946: 00803c8c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 20947: 005c9070 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 20948: 00233824 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 20949: 0058cc14 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 20949: 0058cc24 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 20950: 00adfad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 20951: 003a7808 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 20952: 00adf62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 20953: 00adeb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 20954: 00ae0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 20955: 00aacff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 20956: 0075801c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 20957: 0060f408 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 20956: 0075802c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 20957: 0060f418 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 20958: 00ab1bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 20959: 002e8d04 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ - 20960: 005c9020 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 20961: 0075d3b8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 20960: 005c9030 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 20961: 0075d3c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 20962: 00ade696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 20963: 005e6c84 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 20963: 005e6c94 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 20964: 00231964 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 20965: 005cb0d4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 20965: 005cb0e4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 20966: 00aa8284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 20967: 0058dccc 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 20968: 007fc5d0 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 20967: 0058dcdc 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 20968: 007fc5e0 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 20969: 00aa8c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 20970: 0061b13c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 20970: 0061b14c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 20971: 00ab3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 20972: 0072cd74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 20972: 0072cd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 20973: 0036c3f4 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 20974: 00737cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 20974: 00737d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 20975: 00ab7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 20976: 005cacd4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 20976: 005cace4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 20977: 00ab2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 20978: 0077b958 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 20978: 0077b968 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 20979: 00adf318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 20980: 0034a0a8 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 20981: 00aac18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 20982: 005cc4c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 20982: 005cc4d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 20983: 00adfd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 20984: 00adfc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 20985: 005cb6c8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 20986: 0064f260 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 20987: 005cb71c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 20988: 005cb778 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 20985: 005cb6d8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 20986: 0064f270 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 20987: 005cb72c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 20988: 005cb788 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 20989: 00ade546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 20990: 00adef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 20991: 009ea920 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 20992: 00574e6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 20992: 00574e7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 20993: 00adfc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 20994: 005cb7dc 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 20994: 005cb7ec 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 20995: 00ade7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 20996: 00ae07ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 20997: 00518740 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 20997: 00518750 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 20998: 00aaee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 20999: 0060fcd0 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 20999: 0060fce0 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 21000: 00ab3440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 21001: 007287ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 21001: 007287fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 21002: 00aadb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 21003: 00a9eec4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 21004: 00adf552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 21005: 00ae041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 21006: 00aab38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 21007: 007805c4 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 21007: 007805d4 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 21008: 00adf430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 21009: 00aadc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 21010: 00712da8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 21011: 00782ce8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 21010: 00712db8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 21011: 00782cf8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 21012: 00ab6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 21013: 00aa6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 21014: 00572410 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 21014: 00572420 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 21015: 00aa8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 21016: 00adf0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 21017: 00478858 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 21018: 004cce84 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 21019: 00ade4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 21020: 00575424 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 21021: 00731dc0 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 21020: 00575434 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 21021: 00731dd0 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 21022: 00ab0444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 21023: 00adf44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 21024: 0058b810 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 21024: 0058b820 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 21025: 00aa7c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 21026: 00adf9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 21027: 0046f7bc 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 21028: 00aa70c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 21029: 00624f18 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 21030: 0050b058 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 21029: 00624f28 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 21030: 0050b068 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 21031: 00ade678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 21032: 00463600 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 21033: 00adf33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 21034: 00ade8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 21035: 00adf9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 21036: 007857f8 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 21037: 0056d0f0 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 21036: 00785808 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 21037: 0056d100 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 21038: 00ab0564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 21039: 00551ac8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 21039: 00551ad8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 21040: 00adfb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 21041: 00604ec4 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 21042: 0069d97c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 21041: 00604ed4 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 21042: 0069d98c 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 21043: 00996700 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 21044: 00aaa268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 21045: 00adf53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 21046: 006f1cc4 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 21047: 00570c08 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 21046: 006f1cd4 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 21047: 00570c18 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 21048: 00ab7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 21049: 00adf500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 21050: 006fde70 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 21050: 006fde80 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 21051: 00364e44 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 21052: 0079c638 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 21052: 0079c648 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 21053: 00ab3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 21054: 00adedf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 21055: 00ab6ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 21056: 007e0dcc 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 21057: 005036cc 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 21056: 007e0ddc 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 21057: 005036dc 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 21058: 00a12df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 21059: 006df96c 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 21060: 005a923c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 21059: 006df97c 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 21060: 005a924c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 21061: 003f6c4c 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 21062: 0023a278 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 21063: 005192dc 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 21063: 005192ec 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 21064: 00adecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 21065: 00aa555c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 21066: 005bd3c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 21067: 00558844 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 21068: 0054437c 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 21066: 005bd3d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 21067: 00558854 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 21068: 0054438c 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 21069: 00ab8c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 21070: 00756c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 21071: 0077140c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 21072: 006f5964 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 21073: 0069debc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 21070: 00756c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 21071: 0077141c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 21072: 006f5974 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 21073: 0069decc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 21074: 00a12b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 21075: 00783818 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 21075: 00783828 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 21076: 001ed45c 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 21077: 00adee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 21078: 00aaef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 21079: 00ab1004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 21080: 00ae0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 21081: 007d7b24 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 21081: 007d7b34 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 21082: 00ab6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 21083: 005d42d8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 21083: 005d42e8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 21084: 00ade478 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 21085: 00302be0 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 21086: 00ade5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 21087: 0021b100 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 21088: 00aa7180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 21089: 00ab0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 21090: 00adfb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 21091: 00adef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 21092: 00ab1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 21093: 00567808 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 21093: 00567818 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 21094: 00ae0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 21095: 00adf5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 21096: 007a04d4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 21096: 007a04e4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 21097: 00aa59d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 21098: 00aade38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 21099: 00aae428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 21100: 006f2a60 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 21100: 006f2a70 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 21101: 00ab9bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 21102: 007d9e04 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 21102: 007d9e14 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 21103: 00adea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 21104: 006f298c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 21104: 006f299c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 21105: 00ade4b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 21106: 00638244 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 21106: 00638254 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 21107: 00aadb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 21108: 00ab3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 21109: 00701994 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 21110: 00801288 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 21109: 007019a4 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 21110: 00801298 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 21111: 00ade5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 21112: 00aac22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 21113: 00aaef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 21114: 00aabe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 21115: 00ab27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 21116: 00574d90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 21116: 00574da0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 21117: 00adfe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 21118: 00aae974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 21119: 0046c9c4 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 21120: 00adf7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 21121: 0067e8d4 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 21121: 0067e8e4 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 21122: 004164c0 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 21123: 00ae0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 21124: 00ade9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 21125: 00aad158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 21126: 00aaac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 21127: 0058ead4 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 21127: 0058eae4 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 21128: 00adffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 21129: 00aaee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 21130: 00aa72d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 21131: 00295ee8 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 21132: 00666c80 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ - 21133: 005c95a4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 21132: 00666c90 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 21133: 005c95b4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 21134: 00ab4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 21135: 00aa7864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 21136: 00ab9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 21137: 00ab8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 21138: 0021aefc 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 21139: 0027a8c8 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 21140: 00adf638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ - 21141: 00756eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 21142: 006801a4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 21141: 00756ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 21142: 006801b4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 21143: 00311bc8 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 21144: 0075cec4 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 21145: 0074f358 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 21146: 006fbd04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 21144: 0075ced4 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 21145: 0074f368 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 21146: 006fbd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 21147: 0046dd7c 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 21148: 006f274c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 21148: 006f275c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 21149: 00aa7994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 21150: 005434e4 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 21150: 005434f4 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 21151: 00ab79c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 21152: 00ade710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 21153: 007dd3a4 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 21154: 00652f6c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 21153: 007dd3b4 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 21154: 00652f7c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 21155: 00ab1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 21156: 007d0244 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 21156: 007d0254 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 21157: 00219140 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 21158: 002a9604 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 21159: 00adf592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 21160: 00adf306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 21161: 002379ec 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 21162: 0043bd2c 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 21163: 00ab9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 21164: 004cbae4 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 21165: 00758d9c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 21165: 00758dac 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 21166: 00ade7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 21167: 0052ce24 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 21168: 007ca3c8 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 21167: 0052ce34 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 21168: 007ca3d8 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 21169: 00aaf5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 21170: 00ae09a4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 21171: 00996808 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 21172: 0035cad0 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 21173: 00ae0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 21174: 00477e78 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 21175: 0031c260 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x1e0e78 │ │ │ │ - 0x0000000d (FINI) 0x809aa4 │ │ │ │ + 0x0000000d (FINI) 0x809ab4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x98c2e0 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1628 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x98c93c │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x7a87c │ │ │ │ 0x00000006 (SYMTAB) 0x27cec │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: aeb8b580db97eee4852003b934104f5f9935477f │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0d1e8fa358afafd4e588c7bec7fdf4230697e150 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +P/lib/ld-linux.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`"L │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"_(6b|c │ │ │ │ )h*##FCF │ │ │ │ `*VMS)]= │ │ │ │ 5Q`X~.Or2Z │ │ │ │ @@ -20893,16 +20893,16 @@ │ │ │ │ virtQEMU 9 │ │ │ │ IHAVEOPT │ │ │ │ TPOEVAHI │ │ │ │ IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc`m, │ │ │ │ -desczero<{6 │ │ │ │ -vhdxfile@O6 │ │ │ │ +desczero,{6 │ │ │ │ +vhdxfile0O6 │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMVP6! │ │ │ │ FLATVMFSSPARp(! │ │ │ │ vmfsseSp0r │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV4B │ │ │ │ qem2qemuWi2k │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1081 +12,1081 @@ │ │ │ │ ldr r1, [pc, #24] @ 1e3cf4 │ │ │ │ ldr r0, [pc, #24] @ 1e3cf8 │ │ │ │ ldr r2, [pc, #24] @ 1e3cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [r1], #-176 @ 0xffffff50 @ │ │ │ │ - strheq r5, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r5, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r0, r1, r0, lsl #24 │ │ │ │ + rsbeq r5, r2, ip, asr #31 │ │ │ │ + rsbeq r5, r2, r0, ror #31 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3d30 │ │ │ │ ldr r1, [pc, #24] @ 1e3d34 │ │ │ │ ldr r0, [pc, #24] @ 1e3d38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r1, r8, lsl #17 │ │ │ │ - rsbeq r7, r2, r0, asr #30 │ │ │ │ - rsbeq r7, r2, r8, asr pc │ │ │ │ + @ instruction: 0x00711898 │ │ │ │ + rsbeq r7, r2, r0, asr pc │ │ │ │ + rsbeq r7, r2, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3d6c │ │ │ │ ldr r1, [pc, #24] @ 1e3d70 │ │ │ │ ldr r0, [pc, #24] @ 1e3d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r1, ip, ror r9 │ │ │ │ - rsbeq r8, r2, r0, ror #5 │ │ │ │ - rsbeq r8, r2, ip, ror #5 │ │ │ │ + rsbseq r1, r1, ip, lsl #19 │ │ │ │ + strdeq r8, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq r8, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3da8 │ │ │ │ ldr r1, [pc, #24] @ 1e3dac │ │ │ │ ldr r0, [pc, #24] @ 1e3db0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r1, r0, lsl #8 │ │ │ │ - rsbeq r8, r2, r8, asr #31 │ │ │ │ + rsbseq r3, r1, r0, lsl r4 │ │ │ │ ldrdeq r8, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r2, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3de8 │ │ │ │ ldr r1, [pc, #28] @ 1e3dec │ │ │ │ ldr r0, [pc, #28] @ 1e3df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r5, r4, asr #13 │ │ │ │ - rsbeq fp, r2, r8, lsl fp │ │ │ │ - rsbeq fp, r2, r4, lsr #22 │ │ │ │ + ldrsbeq r1, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq fp, r2, r8, lsr #22 │ │ │ │ + rsbeq fp, r2, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3e28 │ │ │ │ ldr r1, [pc, #28] @ 1e3e2c │ │ │ │ ldr r0, [pc, #28] @ 1e3e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r5, r0, ror #14 │ │ │ │ - rsbeq pc, r2, r8, asr #11 │ │ │ │ + rsbseq r3, r5, r0, ror r7 │ │ │ │ ldrdeq pc, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, r2, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3e64 │ │ │ │ ldr r1, [pc, #24] @ 1e3e68 │ │ │ │ ldr r0, [pc, #24] @ 1e3e6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r3, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, r2, r8, lsr #15 │ │ │ │ - strheq pc, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r3, r5, r0, asr #15 │ │ │ │ + strheq pc, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq pc, r2, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3ea4 │ │ │ │ ldr r1, [pc, #28] @ 1e3ea8 │ │ │ │ ldr r0, [pc, #28] @ 1e3eac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r5, r0, asr #8 │ │ │ │ - rsbeq r4, r3, r8, lsr #6 │ │ │ │ - rsbeq r4, r3, ip, lsr r3 │ │ │ │ + rsbseq r4, r5, r0, asr r4 │ │ │ │ + rsbeq r4, r3, r8, lsr r3 │ │ │ │ + rsbeq r4, r3, ip, asr #6 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3ee8 │ │ │ │ ldr r1, [pc, #28] @ 1e3eec │ │ │ │ ldr r0, [pc, #28] @ 1e3ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r4, r3, r4, ror #5 │ │ │ │ - rsbeq r4, r3, ip, lsr #6 │ │ │ │ + rsbseq r4, r5, ip, lsl #8 │ │ │ │ + strdeq r4, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r4, r3, ip, lsr r3 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3f28 │ │ │ │ ldr r1, [pc, #24] @ 1e3f2c │ │ │ │ ldr r0, [pc, #24] @ 1e3f30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r5, r8, ror #13 │ │ │ │ - rsbeq r4, r3, r4, asr pc │ │ │ │ - rsbeq r4, r3, r0, ror #30 │ │ │ │ + ldrsheq r4, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r4, r3, r4, ror #30 │ │ │ │ + rsbeq r4, r3, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3f68 │ │ │ │ ldr r1, [pc, #28] @ 1e3f6c │ │ │ │ ldr r0, [pc, #28] @ 1e3f70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00754c94 │ │ │ │ - rsbeq r8, r3, r0, lsl #7 │ │ │ │ - ldrdeq r8, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r4, r5, r4, lsr #25 │ │ │ │ + @ instruction: 0x00638390 │ │ │ │ + rsbeq r8, r3, r4, ror #15 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3fac │ │ │ │ ldr r1, [pc, #28] @ 1e3fb0 │ │ │ │ ldr r0, [pc, #28] @ 1e3fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r5, r8, lsl #24 │ │ │ │ - rsbeq pc, r3, r8, ror #21 │ │ │ │ - rsbeq pc, r3, r4, lsl #22 │ │ │ │ + rsbseq r6, r5, r8, lsl ip │ │ │ │ + strdeq pc, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, r3, r4, lsl fp @ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3ff0 │ │ │ │ ldr r1, [pc, #28] @ 1e3ff4 │ │ │ │ ldr r0, [pc, #28] @ 1e3ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r5, r4, asr #23 │ │ │ │ - rsbeq pc, r3, r4, lsr #21 │ │ │ │ - rsbeq pc, r3, r0, asr #21 │ │ │ │ + ldrsbeq r6, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + strheq pc, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4034 │ │ │ │ ldr r1, [pc, #28] @ 1e4038 │ │ │ │ ldr r0, [pc, #28] @ 1e403c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r5, r0, lsl #23 │ │ │ │ - rsbeq pc, r3, r4, ror #20 │ │ │ │ - rsbeq pc, r3, r0, lsr #21 │ │ │ │ + @ instruction: 0x00756b90 │ │ │ │ + rsbeq pc, r3, r4, ror sl @ │ │ │ │ + strheq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4074 │ │ │ │ ldr r1, [pc, #28] @ 1e4078 │ │ │ │ ldr r0, [pc, #28] @ 1e407c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4080 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r5, r0, asr #22 │ │ │ │ - rsbeq pc, r3, r0, lsr #20 │ │ │ │ - rsbeq pc, r3, ip, ror sl @ │ │ │ │ + rsbseq r6, r5, r0, asr fp │ │ │ │ + rsbeq pc, r3, r0, lsr sl @ │ │ │ │ + rsbeq pc, r3, ip, lsl #21 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e40b4 │ │ │ │ ldr r1, [pc, #24] @ 1e40b8 │ │ │ │ ldr r0, [pc, #24] @ 1e40bc │ │ │ │ ldr r2, [pc, #24] @ 1e40c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r6, r0, asr r0 │ │ │ │ - rsbeq r2, r4, ip, lsl r1 │ │ │ │ - rsbeq sp, pc, r8, lsl r4 @ │ │ │ │ + rsbseq r5, r6, r0, rrx │ │ │ │ + rsbeq r2, r4, ip, lsr #2 │ │ │ │ + rsbeq sp, pc, r8, lsr #8 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e40f8 │ │ │ │ ldr r1, [pc, #28] @ 1e40fc │ │ │ │ ldr r0, [pc, #28] @ 1e4100 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, r3, r0, lsl #11 │ │ │ │ - @ instruction: 0x00635594 │ │ │ │ + rsbseq r6, r6, ip │ │ │ │ + @ instruction: 0x00635590 │ │ │ │ + rsbeq r5, r3, r4, lsr #11 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e413c │ │ │ │ ldr r1, [pc, #28] @ 1e4140 │ │ │ │ ldr r0, [pc, #28] @ 1e4144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r5, [r6], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r5, r4, r0, ror #8 │ │ │ │ - rsbeq r5, r4, ip, ror #8 │ │ │ │ + rsbseq r5, r6, r8, asr #31 │ │ │ │ + rsbeq r5, r4, r0, ror r4 │ │ │ │ + rsbeq r5, r4, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e417c │ │ │ │ ldr r1, [pc, #28] @ 1e4180 │ │ │ │ ldr r0, [pc, #28] @ 1e4184 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r6, r8, ror pc │ │ │ │ - rsbeq r5, r4, ip, lsl r4 │ │ │ │ - rsbeq r5, r4, r0, asr #8 │ │ │ │ + rsbseq r5, r6, r8, lsl #31 │ │ │ │ + rsbeq r5, r4, ip, lsr #8 │ │ │ │ + rsbeq r5, r4, r0, asr r4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e41c0 │ │ │ │ ldr r1, [pc, #28] @ 1e41c4 │ │ │ │ ldr r0, [pc, #28] @ 1e41c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r6, r4, lsr pc │ │ │ │ - ldrdeq r5, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, r4, ip, lsl r4 │ │ │ │ + rsbseq r5, r6, r4, asr #30 │ │ │ │ + rsbeq r5, r4, ip, ror #7 │ │ │ │ + rsbeq r5, r4, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4200 │ │ │ │ ldr r1, [pc, #28] @ 1e4204 │ │ │ │ ldr r0, [pc, #28] @ 1e4208 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e420c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, r4, r8, asr #27 │ │ │ │ - rsbeq r5, r4, ip, lsl #8 │ │ │ │ + rsbseq r5, r6, r4, lsl #30 │ │ │ │ + ldrdeq r4, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, r4, ip, lsl r4 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4244 │ │ │ │ ldr r1, [pc, #28] @ 1e4248 │ │ │ │ ldr r0, [pc, #28] @ 1e424c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r5, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, r4, r4, lsl #27 │ │ │ │ - rsbeq r5, r4, r8, asr #7 │ │ │ │ + rsbseq r5, r6, r0, asr #29 │ │ │ │ + @ instruction: 0x00644d94 │ │ │ │ + ldrdeq r5, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4288 │ │ │ │ ldr r1, [pc, #28] @ 1e428c │ │ │ │ ldr r0, [pc, #28] @ 1e4290 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r6, ip, ror #28 │ │ │ │ - rsbeq r4, r4, r0, asr #26 │ │ │ │ - rsbeq r5, r4, r4, lsr #7 │ │ │ │ + rsbseq r5, r6, ip, ror lr │ │ │ │ + rsbeq r4, r4, r0, asr sp │ │ │ │ + strheq r5, [r4], #-52 @ 0xffffffcc @ │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e42cc │ │ │ │ ldr r1, [pc, #28] @ 1e42d0 │ │ │ │ ldr r0, [pc, #28] @ 1e42d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r6, r4, ror r2 │ │ │ │ - ldrdeq r5, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r5, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r8, r6, r4, lsl #5 │ │ │ │ + rsbeq r5, r4, r0, ror #5 │ │ │ │ + rsbeq r5, r4, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e430c │ │ │ │ ldr r1, [pc, #28] @ 1e4310 │ │ │ │ ldr r0, [pc, #28] @ 1e4314 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r6, r4, lsr r2 │ │ │ │ - rsbeq r5, r4, ip, lsl #5 │ │ │ │ - strheq r5, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r8, r6, r4, asr #4 │ │ │ │ + @ instruction: 0x0064529c │ │ │ │ + rsbeq r5, r4, r0, asr #5 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4350 │ │ │ │ ldr r1, [pc, #28] @ 1e4354 │ │ │ │ ldr r0, [pc, #28] @ 1e4358 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00768794 │ │ │ │ - rsbeq r8, r3, r4, lsr #5 │ │ │ │ - strheq r8, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r8, r6, r4, lsr #15 │ │ │ │ + strheq r8, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, r3, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4390 │ │ │ │ ldr r1, [pc, #28] @ 1e4394 │ │ │ │ ldr r0, [pc, #28] @ 1e4398 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e439c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r6, r4, asr r7 │ │ │ │ - strheq lr, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq lr, r4, ip, asr r8 │ │ │ │ + rsbseq r8, r6, r4, ror #14 │ │ │ │ + rsbeq lr, r4, r0, asr #15 │ │ │ │ + rsbeq lr, r4, ip, ror #16 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e43d4 │ │ │ │ ldr r1, [pc, #28] @ 1e43d8 │ │ │ │ ldr r0, [pc, #28] @ 1e43dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e43e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r6, r0, lsl r2 │ │ │ │ - rsbeq r0, r5, r4, asr #28 │ │ │ │ + rsbseq r9, r6, r0, lsr #4 │ │ │ │ rsbeq r0, r5, r4, asr lr │ │ │ │ + rsbeq r0, r5, r4, ror #28 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4418 │ │ │ │ ldr r1, [pc, #28] @ 1e441c │ │ │ │ ldr r0, [pc, #28] @ 1e4420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r6, r4, lsr #19 │ │ │ │ - rsbeq ip, r5, ip, ror #18 │ │ │ │ - rsbeq ip, r5, r4, ror r9 │ │ │ │ + ldrheq sl, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq ip, r5, ip, ror r9 │ │ │ │ + rsbeq ip, r5, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4458 │ │ │ │ ldr r1, [pc, #28] @ 1e445c │ │ │ │ ldr r0, [pc, #28] @ 1e4460 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, lsl #18 │ │ │ │ - rsbeq r9, r6, ip, ror #7 │ │ │ │ + rsbseq ip, r6, r4, lsl r9 │ │ │ │ strdeq r9, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r9, r6, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4498 │ │ │ │ ldr r1, [pc, #28] @ 1e449c │ │ │ │ ldr r0, [pc, #28] @ 1e44a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e44a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq sp, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - strdeq r2, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sp, r6, ip, ror #8 │ │ │ │ + rsbseq sp, r6, r0, lsl #10 │ │ │ │ + rsbeq r2, r3, r4, lsl #28 │ │ │ │ + rsbeq sp, r6, ip, ror r4 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e44dc │ │ │ │ ldr r1, [pc, #28] @ 1e44e0 │ │ │ │ ldr r0, [pc, #28] @ 1e44e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e44e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r6, ip, lsr #9 │ │ │ │ - rsbeq sp, r6, ip, lsr #6 │ │ │ │ - rsbeq pc, r2, ip, asr r0 @ │ │ │ │ + ldrheq sp, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sp, r6, ip, lsr r3 │ │ │ │ + rsbeq pc, r2, ip, rrx │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4520 │ │ │ │ ldr r1, [pc, #28] @ 1e4524 │ │ │ │ ldr r0, [pc, #28] @ 1e4528 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r6, ip, lsl fp │ │ │ │ - ldrdeq r8, [r3], #-4 @ │ │ │ │ - rsbeq r8, r3, r4, lsr #2 │ │ │ │ + rsbseq sp, r6, ip, lsr #22 │ │ │ │ + rsbeq r8, r3, r4, ror #1 │ │ │ │ + rsbeq r8, r3, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4560 │ │ │ │ ldr r1, [pc, #28] @ 1e4564 │ │ │ │ ldr r0, [pc, #28] @ 1e4568 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq sp, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - @ instruction: 0x00638094 │ │ │ │ - rsbeq r8, r3, r4, ror #1 │ │ │ │ + rsbseq sp, r6, ip, ror #21 │ │ │ │ + rsbeq r8, r3, r4, lsr #1 │ │ │ │ + strdeq r8, [r3], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e45a0 │ │ │ │ ldr r1, [pc, #28] @ 1e45a4 │ │ │ │ ldr r0, [pc, #28] @ 1e45a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e45ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq sp, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r2, r3, ip, ror #25 │ │ │ │ - rsbeq sp, r6, r4, ror #6 │ │ │ │ + rsbseq sp, r6, ip, asr #27 │ │ │ │ + strdeq r2, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sp, r6, r4, ror r3 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e45e4 │ │ │ │ ldr r1, [pc, #28] @ 1e45e8 │ │ │ │ ldr r0, [pc, #28] @ 1e45ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e45f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r6, r8, ror sp │ │ │ │ - @ instruction: 0x00635094 │ │ │ │ - rsbeq r5, r3, r8, lsr #1 │ │ │ │ + rsbseq sp, r6, r8, lsl #27 │ │ │ │ + rsbeq r5, r3, r4, lsr #1 │ │ │ │ + strheq r5, [r3], #-8 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4628 │ │ │ │ ldr r1, [pc, #28] @ 1e462c │ │ │ │ ldr r0, [pc, #28] @ 1e4630 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r6, r4, lsr sp │ │ │ │ - rsbeq pc, r6, ip, asr #26 │ │ │ │ - rsbeq r0, r7, r0, ror r1 │ │ │ │ + rsbseq sp, r6, r4, asr #26 │ │ │ │ + rsbeq pc, r6, ip, asr sp @ │ │ │ │ + rsbeq r0, r7, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4668 │ │ │ │ ldr r1, [pc, #28] @ 1e466c │ │ │ │ ldr r0, [pc, #28] @ 1e4670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq sp, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq lr, r2, r8, lsr #31 │ │ │ │ - strheq lr, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq sp, r6, r4, lsl #26 │ │ │ │ + strheq lr, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq lr, r2, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e46a8 │ │ │ │ ldr r1, [pc, #28] @ 1e46ac │ │ │ │ ldr r0, [pc, #28] @ 1e46b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e46b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r6, r0, asr #8 │ │ │ │ - ldrdeq r4, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r4, r3, r4, ror #31 │ │ │ │ + rsbseq lr, r6, r0, asr r4 │ │ │ │ + rsbeq r4, r3, r0, ror #31 │ │ │ │ + strdeq r4, [r3], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e46ec │ │ │ │ ldr r1, [pc, #28] @ 1e46f0 │ │ │ │ ldr r0, [pc, #28] @ 1e46f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r6, r4, lsr #3 │ │ │ │ - rsbeq r7, r2, r0, lsr r6 │ │ │ │ - rsbeq r7, r2, r8, asr #12 │ │ │ │ + ldrheq pc, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, r2, r0, asr #12 │ │ │ │ + rsbeq r7, r2, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e472c │ │ │ │ ldr r1, [pc, #28] @ 1e4730 │ │ │ │ ldr r0, [pc, #28] @ 1e4734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r6, r4, lsr r8 @ │ │ │ │ - strdeq r7, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, r7, r0, lsl pc │ │ │ │ + rsbseq pc, r6, r4, asr #16 │ │ │ │ + rsbeq r7, r2, r0, lsl #12 │ │ │ │ + rsbeq r7, r7, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e476c │ │ │ │ ldr r1, [pc, #28] @ 1e4770 │ │ │ │ ldr r0, [pc, #28] @ 1e4774 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - strheq r7, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, r2, r8, asr #11 │ │ │ │ + rsbseq pc, r6, r4, lsl #16 │ │ │ │ + rsbeq r7, r2, r0, asr #11 │ │ │ │ + ldrdeq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e47a8 │ │ │ │ ldr r1, [pc, #24] @ 1e47ac │ │ │ │ ldr r0, [pc, #24] @ 1e47b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, ip, lsr r9 │ │ │ │ - rsbeq lr, r2, r4, ror #28 │ │ │ │ - rsbeq lr, r2, r8, ror lr │ │ │ │ + rsbseq r0, r7, ip, asr #18 │ │ │ │ + rsbeq lr, r2, r4, ror lr │ │ │ │ + rsbeq lr, r2, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e47e8 │ │ │ │ ldr r1, [pc, #28] @ 1e47ec │ │ │ │ ldr r0, [pc, #28] @ 1e47f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e47f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, ip, lsl #21 │ │ │ │ - rsbeq r6, r8, r8, asr r2 │ │ │ │ - rsbeq r6, r8, ip, ror #4 │ │ │ │ + @ instruction: 0x00770a9c │ │ │ │ + rsbeq r6, r8, r8, ror #4 │ │ │ │ + rsbeq r6, r8, ip, ror r2 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e482c │ │ │ │ ldr r1, [pc, #28] @ 1e4830 │ │ │ │ ldr r0, [pc, #28] @ 1e4834 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, r8, asr #20 │ │ │ │ - rsbeq r6, r8, r8, lsl r2 │ │ │ │ - rsbeq r6, r8, r0, asr #4 │ │ │ │ + rsbseq r0, r7, r8, asr sl │ │ │ │ + rsbeq r6, r8, r8, lsr #4 │ │ │ │ + rsbeq r6, r8, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4868 │ │ │ │ ldr r1, [pc, #24] @ 1e486c │ │ │ │ ldr r0, [pc, #24] @ 1e4870 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r7, ip, ror #3 │ │ │ │ - strheq r7, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, r2, r8, asr #9 │ │ │ │ + ldrsheq r1, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, r2, r0, asr #9 │ │ │ │ + ldrdeq r7, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e48a8 │ │ │ │ ldr r1, [pc, #28] @ 1e48ac │ │ │ │ ldr r0, [pc, #28] @ 1e48b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e48b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r1, [r7], #-16 @ │ │ │ │ - rsbeq r9, r8, r8, lsl #5 │ │ │ │ + rsbseq r1, r7, r0, asr #3 │ │ │ │ @ instruction: 0x00689298 │ │ │ │ + rsbeq r9, r8, r8, lsr #5 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e48e8 │ │ │ │ ldr r1, [pc, #24] @ 1e48ec │ │ │ │ ldr r0, [pc, #24] @ 1e48f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r1, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq r1, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r1, r9, r4, lsl sl │ │ │ │ + rsbseq r1, r7, r8, asr #27 │ │ │ │ + rsbeq r1, r9, r4, ror #19 │ │ │ │ + rsbeq r1, r9, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4928 │ │ │ │ ldr r1, [pc, #28] @ 1e492c │ │ │ │ ldr r0, [pc, #28] @ 1e4930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r7, ip, ror sp │ │ │ │ - strdeq r7, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r7, r2, ip, lsl #8 │ │ │ │ + rsbseq r1, r7, ip, lsl #27 │ │ │ │ + rsbeq r7, r2, r4, lsl #8 │ │ │ │ + rsbeq r7, r2, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4968 │ │ │ │ ldr r1, [pc, #28] @ 1e496c │ │ │ │ ldr r0, [pc, #28] @ 1e4970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r0, ror #13 │ │ │ │ - rsbeq r4, r9, r0, ror #25 │ │ │ │ - rsbeq r4, r9, r4, lsr sp │ │ │ │ + ldrsheq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r4, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r4, r9, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e49a8 │ │ │ │ ldr r1, [pc, #28] @ 1e49ac │ │ │ │ ldr r0, [pc, #28] @ 1e49b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e49b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r0, lsl #25 │ │ │ │ - rsbeq r2, r3, r4, ror #17 │ │ │ │ - rsbeq ip, r6, ip, asr pc │ │ │ │ + @ instruction: 0x00778c90 │ │ │ │ + strdeq r2, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r6, ip, ror #30 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e49ec │ │ │ │ ldr r1, [pc, #28] @ 1e49f0 │ │ │ │ ldr r0, [pc, #28] @ 1e49f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, ip, lsr ip │ │ │ │ - rsbeq r9, r9, ip, lsl #20 │ │ │ │ - ldrdeq r9, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r8, r7, ip, asr #24 │ │ │ │ + rsbeq r9, r9, ip, lsl sl │ │ │ │ + rsbeq r9, r9, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4a2c │ │ │ │ ldr r1, [pc, #28] @ 1e4a30 │ │ │ │ ldr r0, [pc, #28] @ 1e4a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r7, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r7, r2, r8, lsl #6 │ │ │ │ + rsbseq r8, r7, ip, lsl #24 │ │ │ │ + rsbeq r7, r2, r0, lsl #6 │ │ │ │ + rsbeq r7, r2, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4a68 │ │ │ │ ldr r1, [pc, #24] @ 1e4a6c │ │ │ │ ldr r0, [pc, #24] @ 1e4a70 │ │ │ │ ldr r2, [pc, #24] @ 1e4a74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r0, lsl #4 │ │ │ │ - rsbeq r4, r3, ip, lsl #24 │ │ │ │ - rsbeq r4, r3, r0, lsr #24 │ │ │ │ + rsbseq r9, r7, r0, lsl r2 │ │ │ │ + rsbeq r4, r3, ip, lsl ip │ │ │ │ + rsbeq r4, r3, r0, lsr ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4aac │ │ │ │ ldr r1, [pc, #28] @ 1e4ab0 │ │ │ │ ldr r0, [pc, #28] @ 1e4ab4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, asr #3 │ │ │ │ - rsbeq lr, r2, r4, ror #22 │ │ │ │ - rsbeq lr, r2, r8, ror fp │ │ │ │ + ldrsbeq r9, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, r2, r4, ror fp │ │ │ │ + rsbeq lr, r2, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4aec │ │ │ │ ldr r1, [pc, #28] @ 1e4af0 │ │ │ │ ldr r0, [pc, #28] @ 1e4af4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4af8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, ip, lsl r6 │ │ │ │ - ldrdeq lr, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq lr, r9, r8, ror #15 │ │ │ │ + rsbseq r9, r7, ip, lsr #12 │ │ │ │ + rsbeq lr, r9, ip, ror #15 │ │ │ │ + strdeq lr, [r9], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4b30 │ │ │ │ ldr r1, [pc, #28] @ 1e4b34 │ │ │ │ ldr r0, [pc, #28] @ 1e4b38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4b3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r8, ror #15 │ │ │ │ - rsbeq sl, r6, r4, ror #27 │ │ │ │ - strheq r0, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r9, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq sl, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, sl, ip, asr #5 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4b74 │ │ │ │ ldr r1, [pc, #28] @ 1e4b78 │ │ │ │ ldr r0, [pc, #28] @ 1e4b7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, lsr #15 │ │ │ │ - rsbeq sl, r6, r0, lsr #27 │ │ │ │ - rsbeq r0, sl, r8, ror r2 │ │ │ │ + ldrheq r9, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + strheq sl, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, sl, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4bb8 │ │ │ │ ldr r1, [pc, #28] @ 1e4bbc │ │ │ │ ldr r0, [pc, #28] @ 1e4bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4bc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r8, lsl #24 │ │ │ │ - rsbeq r2, sl, r4, ror #26 │ │ │ │ - rsbeq r3, sl, r4, ror #1 │ │ │ │ + rsbseq r9, r7, r8, lsl ip │ │ │ │ + rsbeq r2, sl, r4, ror sp │ │ │ │ + strdeq r3, [sl], #-4 @ │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4bfc │ │ │ │ ldr r1, [pc, #28] @ 1e4c00 │ │ │ │ ldr r0, [pc, #28] @ 1e4c04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, asr #23 │ │ │ │ - rsbeq r2, sl, r0, lsr #26 │ │ │ │ - strheq r3, [sl], #-12 @ │ │ │ │ + ldrsbeq r9, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, sl, r0, lsr sp │ │ │ │ + rsbeq r3, sl, ip, asr #1 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4c40 │ │ │ │ ldr r1, [pc, #28] @ 1e4c44 │ │ │ │ ldr r0, [pc, #28] @ 1e4c48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4c4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r4, r3, r8, lsr sl │ │ │ │ - rsbeq r4, r3, ip, asr #20 │ │ │ │ + rsbseq sl, r7, r4, lsl #16 │ │ │ │ + rsbeq r4, r3, r8, asr #20 │ │ │ │ + rsbeq r4, r3, ip, asr sl │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4c84 │ │ │ │ ldr r1, [pc, #28] @ 1e4c88 │ │ │ │ ldr r0, [pc, #28] @ 1e4c8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4c90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r5, sl, r8, asr fp │ │ │ │ - rsbeq r5, sl, r8, ror fp │ │ │ │ + rsbseq sl, r7, r0, asr #15 │ │ │ │ + rsbeq r5, sl, r8, ror #22 │ │ │ │ + rsbeq r5, sl, r8, lsl #23 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4cc8 │ │ │ │ ldr r1, [pc, #28] @ 1e4ccc │ │ │ │ ldr r0, [pc, #28] @ 1e4cd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4cd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r0, ror #25 │ │ │ │ - strheq r4, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r4, r3, r4, asr #19 │ │ │ │ + ldrsheq sl, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r4, r3, r0, asr #19 │ │ │ │ + ldrdeq r4, [r3], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4d0c │ │ │ │ ldr r1, [pc, #28] @ 1e4d10 │ │ │ │ ldr r0, [pc, #28] @ 1e4d14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077ac9c │ │ │ │ - rsbeq r6, sl, ip, ror #14 │ │ │ │ - rsbeq r6, sl, r4, lsl #15 │ │ │ │ + rsbseq sl, r7, ip, lsr #25 │ │ │ │ + rsbeq r6, sl, ip, ror r7 │ │ │ │ + @ instruction: 0x006a6794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4d4c │ │ │ │ ldr r1, [pc, #28] @ 1e4d50 │ │ │ │ ldr r0, [pc, #28] @ 1e4d54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4d58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, ip, asr ip │ │ │ │ - rsbeq r6, sl, r4, lsr #12 │ │ │ │ - rsbeq r6, sl, r4, ror #14 │ │ │ │ + rsbseq sl, r7, ip, ror #24 │ │ │ │ + rsbeq r6, sl, r4, lsr r6 │ │ │ │ + rsbeq r6, sl, r4, ror r7 │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4d90 │ │ │ │ ldr r1, [pc, #28] @ 1e4d94 │ │ │ │ ldr r0, [pc, #28] @ 1e4d98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, lsl ip │ │ │ │ - rsbeq lr, r2, r0, lsl #17 │ │ │ │ - @ instruction: 0x0062e894 │ │ │ │ + rsbseq sl, r7, r8, lsr #24 │ │ │ │ + @ instruction: 0x0062e890 │ │ │ │ + rsbeq lr, r2, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 1e4de4 │ │ │ │ ldr r4, [pc, #48] @ 1e4de8 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1097,67 +1097,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 1e4df0 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 1e0fa0 │ │ │ │ - strdeq r6, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, sl, ip, lsl #14 │ │ │ │ addeq r6, r2, r4, lsr r6 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - rsbeq r6, sl, ip, ror #13 │ │ │ │ + strdeq r6, [sl], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4e24 │ │ │ │ ldr r1, [pc, #24] @ 1e4e28 │ │ │ │ ldr r0, [pc, #24] @ 1e4e2c │ │ │ │ ldr r2, [pc, #24] @ 1e4e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r4, r3, r0, asr r8 │ │ │ │ - rsbeq r4, r3, r4, ror #16 │ │ │ │ + rsbseq fp, r7, r4 │ │ │ │ + rsbeq r4, r3, r0, ror #16 │ │ │ │ + rsbeq r4, r3, r4, ror r8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4e68 │ │ │ │ ldr r1, [pc, #28] @ 1e4e6c │ │ │ │ ldr r0, [pc, #28] @ 1e4e70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4e74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r7, sl, ip, lsr r6 │ │ │ │ - rsbeq r7, sl, r8, asr #12 │ │ │ │ + rsbseq sl, r7, r8, asr #31 │ │ │ │ + rsbeq r7, sl, ip, asr #12 │ │ │ │ + rsbeq r7, sl, r8, asr r6 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4eac │ │ │ │ ldr r1, [pc, #28] @ 1e4eb0 │ │ │ │ ldr r0, [pc, #28] @ 1e4eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, ror #6 │ │ │ │ - rsbeq ip, sl, r0, lsr #26 │ │ │ │ - rsbeq ip, sl, r0, lsl #27 │ │ │ │ + rsbseq fp, r7, r0, ror r3 │ │ │ │ + rsbeq ip, sl, r0, lsr sp │ │ │ │ + @ instruction: 0x006acd90 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 001e4ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1171,622 +1171,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e4f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077b798 │ │ │ │ - rsbeq r3, fp, r0, asr #7 │ │ │ │ - rsbeq r3, fp, r8, ror #9 │ │ │ │ + rsbseq fp, r7, r8, lsr #15 │ │ │ │ + ldrdeq r3, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq r3, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4f44 │ │ │ │ ldr r1, [pc, #28] @ 1e4f48 │ │ │ │ ldr r0, [pc, #28] @ 1e4f4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r8, asr r7 │ │ │ │ - rsbeq r3, fp, r0, lsl #7 │ │ │ │ - rsbeq r3, fp, r8, asr #9 │ │ │ │ + rsbseq fp, r7, r8, ror #14 │ │ │ │ + @ instruction: 0x006b3390 │ │ │ │ + ldrdeq r3, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4f84 │ │ │ │ ldr r1, [pc, #28] @ 1e4f88 │ │ │ │ ldr r0, [pc, #28] @ 1e4f8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, asr r8 │ │ │ │ - rsbeq r3, fp, r8, asr r6 │ │ │ │ - rsbeq fp, ip, r0, lsl #19 │ │ │ │ + rsbseq fp, r7, r0, ror #16 │ │ │ │ + rsbeq r3, fp, r8, ror #12 │ │ │ │ + @ instruction: 0x006cb990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4fc0 │ │ │ │ ldr r1, [pc, #24] @ 1e4fc4 │ │ │ │ ldr r0, [pc, #24] @ 1e4fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r4, asr #21 │ │ │ │ - ldrdeq r3, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r3, fp, r8, ror #31 │ │ │ │ + ldrsbeq fp, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, fp, ip, ror #31 │ │ │ │ + strdeq r3, [fp], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4ffc │ │ │ │ ldr r1, [pc, #24] @ 1e5000 │ │ │ │ ldr r0, [pc, #24] @ 1e5004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, ip, lsr fp │ │ │ │ - rsbeq r6, r2, ip, lsl sp │ │ │ │ - rsbeq r6, r2, r4, lsr sp │ │ │ │ + rsbseq fp, r7, ip, asr #22 │ │ │ │ + rsbeq r6, r2, ip, lsr #26 │ │ │ │ + rsbeq r6, r2, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e503c │ │ │ │ ldr r1, [pc, #28] @ 1e5040 │ │ │ │ ldr r0, [pc, #28] @ 1e5044 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, lsl #22 │ │ │ │ - rsbeq r4, fp, r4, asr #5 │ │ │ │ - rsbeq r4, fp, r4, ror #5 │ │ │ │ + rsbseq fp, r7, r0, lsl fp │ │ │ │ + ldrdeq r4, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + strdeq r4, [fp], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e507c │ │ │ │ ldr r1, [pc, #28] @ 1e5080 │ │ │ │ ldr r0, [pc, #28] @ 1e5084 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5088 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, asr #21 │ │ │ │ - rsbeq r4, fp, r0, lsl #5 │ │ │ │ - rsbeq r3, fp, ip, ror #13 │ │ │ │ + ldrsbeq fp, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x006b4290 │ │ │ │ + strdeq r3, [fp], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e50bc │ │ │ │ ldr r1, [pc, #24] @ 1e50c0 │ │ │ │ ldr r0, [pc, #24] @ 1e50c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, ip, lsr lr │ │ │ │ - rsbeq r6, r2, ip, asr ip │ │ │ │ - rsbeq r7, r7, ip, ror r5 │ │ │ │ + rsbseq fp, r7, ip, asr #28 │ │ │ │ + rsbeq r6, r2, ip, ror #24 │ │ │ │ + rsbeq r7, r7, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e50fc │ │ │ │ ldr r1, [pc, #28] @ 1e5100 │ │ │ │ ldr r0, [pc, #28] @ 1e5104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, lsl #28 │ │ │ │ - rsbeq r6, r2, r0, lsr #24 │ │ │ │ - rsbeq r6, r2, r8, lsr ip │ │ │ │ + rsbseq fp, r7, r0, lsl lr │ │ │ │ + rsbeq r6, r2, r0, lsr ip │ │ │ │ + rsbeq r6, r2, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e513c │ │ │ │ ldr r1, [pc, #28] @ 1e5140 │ │ │ │ ldr r0, [pc, #28] @ 1e5144 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5148 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r7, r4, lsl r4 │ │ │ │ - @ instruction: 0x00633090 │ │ │ │ - rsbeq ip, r4, ip, ror #22 │ │ │ │ + rsbseq ip, r7, r4, lsr #8 │ │ │ │ + rsbeq r3, r3, r0, lsr #1 │ │ │ │ + rsbeq ip, r4, ip, ror fp │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5180 │ │ │ │ ldr r1, [pc, #28] @ 1e5184 │ │ │ │ ldr r0, [pc, #28] @ 1e5188 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e518c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq ip, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r3, r3, ip, asr #32 │ │ │ │ - rsbeq ip, r4, r8, lsr #22 │ │ │ │ + rsbseq ip, r7, r0, ror #7 │ │ │ │ + rsbeq r3, r3, ip, asr r0 │ │ │ │ + rsbeq ip, r4, r8, lsr fp │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e51c4 │ │ │ │ ldr r1, [pc, #28] @ 1e51c8 │ │ │ │ ldr r0, [pc, #28] @ 1e51cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e51d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r7, ip, lsl #7 │ │ │ │ - rsbeq r3, r3, r8 │ │ │ │ - rsbeq ip, r4, r4, ror #21 │ │ │ │ + @ instruction: 0x0077c39c │ │ │ │ + rsbeq r3, r3, r8, lsl r0 │ │ │ │ + strdeq ip, [r4], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5204 │ │ │ │ ldr r1, [pc, #24] @ 1e5208 │ │ │ │ ldr r0, [pc, #24] @ 1e520c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sp, r7, ip, lsr #17 │ │ │ │ - rsbeq r7, fp, r0, ror #7 │ │ │ │ + ldrheq sp, [r7], #-140 @ 0xffffff74 @ │ │ │ │ strdeq r7, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, fp, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5244 │ │ │ │ ldr r1, [pc, #28] @ 1e5248 │ │ │ │ ldr r0, [pc, #28] @ 1e524c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, ror #13 │ │ │ │ - ldrdeq r6, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq r7, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq pc, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, r2, r8, ror #21 │ │ │ │ + rsbeq r7, r7, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5284 │ │ │ │ ldr r1, [pc, #28] @ 1e5288 │ │ │ │ ldr r0, [pc, #28] @ 1e528c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, lsr #13 │ │ │ │ - @ instruction: 0x00626a98 │ │ │ │ - strheq r6, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq pc, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, r2, r8, lsr #21 │ │ │ │ + rsbeq r6, r2, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e52c4 │ │ │ │ ldr r1, [pc, #28] @ 1e52c8 │ │ │ │ ldr r0, [pc, #28] @ 1e52cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, ror #12 │ │ │ │ - rsbeq r1, ip, r8, lsl r0 │ │ │ │ - rsbeq r0, r5, ip, asr #32 │ │ │ │ + rsbseq pc, r7, r0, ror r6 @ │ │ │ │ + rsbeq r1, ip, r8, lsr #32 │ │ │ │ + rsbeq r0, r5, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5304 │ │ │ │ ldr r1, [pc, #28] @ 1e5308 │ │ │ │ ldr r0, [pc, #28] @ 1e530c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, ror ip @ │ │ │ │ - rsbeq r6, r2, r8, lsl sl │ │ │ │ - rsbeq r7, r7, r8, lsr r3 │ │ │ │ + rsbseq pc, r7, r4, lsl #25 │ │ │ │ + rsbeq r6, r2, r8, lsr #20 │ │ │ │ + rsbeq r7, r7, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5344 │ │ │ │ ldr r1, [pc, #28] @ 1e5348 │ │ │ │ ldr r0, [pc, #28] @ 1e534c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5350 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, lsr ip @ │ │ │ │ - rsbeq r0, lr, r8, asr lr │ │ │ │ - rsbeq pc, r4, r8, asr #31 │ │ │ │ + rsbseq pc, r7, r4, asr #24 │ │ │ │ + rsbeq r0, lr, r8, ror #28 │ │ │ │ + ldrdeq pc, [r4], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5388 │ │ │ │ ldr r1, [pc, #28] @ 1e538c │ │ │ │ ldr r0, [pc, #28] @ 1e5390 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5394 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r0, lr, r4, lsl lr │ │ │ │ - rsbeq pc, r4, r4, lsl #31 │ │ │ │ + rsbseq pc, r7, r0, lsl #24 │ │ │ │ + rsbeq r0, lr, r4, lsr #28 │ │ │ │ + @ instruction: 0x0064ff94 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e53cc │ │ │ │ ldr r1, [pc, #28] @ 1e53d0 │ │ │ │ ldr r0, [pc, #28] @ 1e53d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e53d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, ip, lsr #23 │ │ │ │ - ldrdeq r0, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq pc, r4, r0, asr #30 │ │ │ │ + ldrheq pc, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r0, lr, r0, ror #27 │ │ │ │ + rsbeq pc, r4, r0, asr pc @ │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5410 │ │ │ │ ldr r1, [pc, #28] @ 1e5414 │ │ │ │ ldr r0, [pc, #28] @ 1e5418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e541c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r8, ror #22 │ │ │ │ - rsbeq r0, lr, ip, lsl #27 │ │ │ │ - strdeq pc, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq pc, r7, r8, ror fp @ │ │ │ │ + @ instruction: 0x006e0d9c │ │ │ │ + rsbeq pc, r4, ip, lsl #30 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5454 │ │ │ │ ldr r1, [pc, #28] @ 1e5458 │ │ │ │ ldr r0, [pc, #28] @ 1e545c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, lsr #22 │ │ │ │ - rsbeq r0, lr, r8, asr #26 │ │ │ │ - strheq pc, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq pc, r7, r4, lsr fp @ │ │ │ │ + rsbeq r0, lr, r8, asr sp │ │ │ │ + rsbeq pc, r4, r8, asr #29 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5498 │ │ │ │ ldr r1, [pc, #28] @ 1e549c │ │ │ │ ldr r0, [pc, #28] @ 1e54a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, ror #21 │ │ │ │ - rsbeq r6, r2, r4, lsl #17 │ │ │ │ - @ instruction: 0x0062689c │ │ │ │ + ldrsheq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x00626894 │ │ │ │ + rsbeq r6, r2, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e54d8 │ │ │ │ ldr r1, [pc, #28] @ 1e54dc │ │ │ │ ldr r0, [pc, #28] @ 1e54e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e54e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, lsr #21 │ │ │ │ - rsbeq r0, lr, r4, asr #25 │ │ │ │ - rsbeq pc, r4, r4, lsr lr @ │ │ │ │ + ldrheq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq r0, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, r4, r4, asr #28 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e551c │ │ │ │ ldr r1, [pc, #28] @ 1e5520 │ │ │ │ ldr r0, [pc, #28] @ 1e5524 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, ip, asr sl @ │ │ │ │ - rsbeq r0, lr, r0, lsl #25 │ │ │ │ - strdeq pc, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq pc, r7, ip, ror #20 │ │ │ │ + @ instruction: 0x006e0c90 │ │ │ │ + rsbeq pc, r4, r0, lsl #28 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5560 │ │ │ │ ldr r1, [pc, #28] @ 1e5564 │ │ │ │ ldr r0, [pc, #28] @ 1e5568 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e556c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r8, lsl sl @ │ │ │ │ - rsbeq r0, lr, ip, lsr ip │ │ │ │ - rsbeq pc, r4, ip, lsr #27 │ │ │ │ + rsbseq pc, r7, r8, lsr #20 │ │ │ │ + rsbeq r0, lr, ip, asr #24 │ │ │ │ + strheq pc, [r4], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e55a4 │ │ │ │ ldr r1, [pc, #28] @ 1e55a8 │ │ │ │ ldr r0, [pc, #28] @ 1e55ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e55b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq pc, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r0, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, ip, r4, lsl #16 │ │ │ │ + rsbseq pc, r7, r4, ror #19 │ │ │ │ + rsbeq r0, lr, r8, lsl #24 │ │ │ │ + rsbeq r2, ip, r4, lsl r8 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e55e8 │ │ │ │ ldr r1, [pc, #28] @ 1e55ec │ │ │ │ ldr r0, [pc, #28] @ 1e55f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e55f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077f990 │ │ │ │ - strheq r0, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq pc, r4, r4, lsr #26 │ │ │ │ + rsbseq pc, r7, r0, lsr #19 │ │ │ │ + rsbeq r0, lr, r4, asr #23 │ │ │ │ + rsbeq pc, r4, r4, lsr sp @ │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e562c │ │ │ │ ldr r1, [pc, #28] @ 1e5630 │ │ │ │ ldr r0, [pc, #28] @ 1e5634 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5638 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, ip, asr #18 │ │ │ │ - rsbeq r0, lr, r0, ror fp │ │ │ │ - ldrdeq r2, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq pc, r7, ip, asr r9 @ │ │ │ │ + rsbeq r0, lr, r0, lsl #23 │ │ │ │ + rsbeq r2, ip, r0, ror #15 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5670 │ │ │ │ ldr r1, [pc, #28] @ 1e5674 │ │ │ │ ldr r0, [pc, #28] @ 1e5678 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e567c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r8, lsl #18 │ │ │ │ - rsbeq r0, lr, ip, lsr #22 │ │ │ │ - rsbeq r2, ip, ip, lsr #15 │ │ │ │ + rsbseq pc, r7, r8, lsl r9 @ │ │ │ │ + rsbeq r0, lr, ip, lsr fp │ │ │ │ + strheq r2, [ip], #-124 @ 0xffffff84 @ │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e56b4 │ │ │ │ ldr r1, [pc, #28] @ 1e56b8 │ │ │ │ ldr r0, [pc, #28] @ 1e56bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, asr #17 │ │ │ │ - rsbeq r0, lr, ip, ror #21 │ │ │ │ - rsbeq pc, r4, ip, asr ip @ │ │ │ │ + ldrsbeq pc, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r0, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, r4, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e56f4 │ │ │ │ ldr r1, [pc, #28] @ 1e56f8 │ │ │ │ ldr r0, [pc, #28] @ 1e56fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, lsl #17 │ │ │ │ - rsbeq r0, lr, r8, lsr #21 │ │ │ │ - rsbeq pc, r4, r8, lsl ip @ │ │ │ │ + @ instruction: 0x0077f894 │ │ │ │ + strheq r0, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #24 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5738 │ │ │ │ ldr r1, [pc, #28] @ 1e573c │ │ │ │ ldr r0, [pc, #28] @ 1e5740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, asr #16 │ │ │ │ - rsbeq r0, lr, r4, ror #20 │ │ │ │ - ldrdeq pc, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq pc, r7, r0, asr r8 @ │ │ │ │ + rsbeq r0, lr, r4, ror sl │ │ │ │ + rsbeq pc, r4, r4, ror #23 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5778 │ │ │ │ ldr r1, [pc, #24] @ 1e577c │ │ │ │ ldr r0, [pc, #24] @ 1e5780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r8, asr #24 │ │ │ │ - rsbeq r4, ip, r8, lsr r6 │ │ │ │ - rsbeq r4, ip, r0, asr r6 │ │ │ │ + rsbseq r0, r8, r8, asr ip │ │ │ │ + rsbeq r4, ip, r8, asr #12 │ │ │ │ + rsbeq r4, ip, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e57b8 │ │ │ │ ldr r1, [pc, #28] @ 1e57bc │ │ │ │ ldr r0, [pc, #28] @ 1e57c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, ip, lsl #24 │ │ │ │ - rsbeq r4, ip, r8, lsr #12 │ │ │ │ - rsbeq pc, r4, r8, asr fp @ │ │ │ │ + rsbseq r0, r8, ip, lsl ip │ │ │ │ + rsbeq r4, ip, r8, lsr r6 │ │ │ │ + rsbeq pc, r4, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e57f8 │ │ │ │ ldr r1, [pc, #28] @ 1e57fc │ │ │ │ ldr r0, [pc, #28] @ 1e5800 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r0, lsl #27 │ │ │ │ - rsbeq r4, lr, ip, lsl #9 │ │ │ │ - strdeq r4, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00780d90 │ │ │ │ + @ instruction: 0x006e449c │ │ │ │ + rsbeq r4, ip, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5838 │ │ │ │ ldr r1, [pc, #28] @ 1e583c │ │ │ │ ldr r0, [pc, #28] @ 1e5840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r0, asr #26 │ │ │ │ - rsbeq r4, lr, ip, asr #8 │ │ │ │ - rsbeq r4, ip, r4, asr #15 │ │ │ │ + rsbseq r0, r8, r0, asr sp │ │ │ │ + rsbeq r4, lr, ip, asr r4 │ │ │ │ + ldrdeq r4, [ip], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5878 │ │ │ │ ldr r1, [pc, #28] @ 1e587c │ │ │ │ ldr r0, [pc, #28] @ 1e5880 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r0, lsl #26 │ │ │ │ - rsbeq r4, lr, r8, lsl #8 │ │ │ │ - rsbeq r4, ip, r8, lsr #15 │ │ │ │ + rsbseq r0, r8, r0, lsl sp │ │ │ │ + rsbeq r4, lr, r8, lsl r4 │ │ │ │ + strheq r4, [ip], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3424 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1798,17 +1798,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e58d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, ip, ror #15 │ │ │ │ - rsbeq r6, r2, ip, asr #8 │ │ │ │ - rsbeq r6, r2, r4, ror #8 │ │ │ │ + ldrsheq r1, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, r2, ip, asr r4 │ │ │ │ + rsbeq r6, r2, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3424 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -1819,457 +1819,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e592c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r0, lsl #18 │ │ │ │ - rsbeq sl, ip, r0, asr #21 │ │ │ │ - rsbeq pc, r4, r8, ror #19 │ │ │ │ + rsbseq r1, r8, r0, lsl r9 │ │ │ │ + ldrdeq sl, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq pc, [r4], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5968 │ │ │ │ ldr r1, [pc, #28] @ 1e596c │ │ │ │ ldr r0, [pc, #28] @ 1e5970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r1, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, ip, ip, ror sl │ │ │ │ - rsbeq pc, r4, r4, lsr #19 │ │ │ │ + rsbseq r1, r8, ip, asr #17 │ │ │ │ + rsbeq sl, ip, ip, lsl #21 │ │ │ │ + strheq pc, [r4], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e59ac │ │ │ │ ldr r1, [pc, #28] @ 1e59b0 │ │ │ │ ldr r0, [pc, #28] @ 1e59b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r8, ror r8 │ │ │ │ - rsbeq sl, ip, ip, lsr sl │ │ │ │ - rsbeq pc, r4, r4, ror #18 │ │ │ │ + rsbseq r1, r8, r8, lsl #17 │ │ │ │ + rsbeq sl, ip, ip, asr #20 │ │ │ │ + rsbeq pc, r4, r4, ror r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e59ec │ │ │ │ ldr r1, [pc, #28] @ 1e59f0 │ │ │ │ ldr r0, [pc, #28] @ 1e59f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e59f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r8, lsr r8 │ │ │ │ - strdeq sl, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq pc, r4, r0, lsr #18 │ │ │ │ + rsbseq r1, r8, r8, asr #16 │ │ │ │ + rsbeq sl, ip, r8, lsl #20 │ │ │ │ + rsbeq pc, r4, r0, lsr r9 @ │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5a30 │ │ │ │ ldr r1, [pc, #28] @ 1e5a34 │ │ │ │ ldr r0, [pc, #28] @ 1e5a38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5a3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r1, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - strheq sl, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq pc, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r1, r8, r4, lsl #16 │ │ │ │ + rsbeq sl, ip, r4, asr #19 │ │ │ │ + rsbeq pc, r4, ip, ror #17 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5a74 │ │ │ │ ldr r1, [pc, #28] @ 1e5a78 │ │ │ │ ldr r0, [pc, #28] @ 1e5a7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r1, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sl, ip, r0, ror r9 │ │ │ │ - @ instruction: 0x0064f898 │ │ │ │ + rsbseq r1, r8, r0, asr #15 │ │ │ │ + rsbeq sl, ip, r0, lsl #19 │ │ │ │ + rsbeq pc, r4, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5ab4 │ │ │ │ ldr r1, [pc, #24] @ 1e5ab8 │ │ │ │ ldr r0, [pc, #24] @ 1e5abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r4, lsl #28 │ │ │ │ - strdeq r4, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r4, ip, r4, lsl r3 │ │ │ │ + rsbseq r1, r8, r4, lsl lr │ │ │ │ + rsbeq r4, ip, ip, lsl #6 │ │ │ │ + rsbeq r4, ip, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5af4 │ │ │ │ ldr r1, [pc, #28] @ 1e5af8 │ │ │ │ ldr r0, [pc, #28] @ 1e5afc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r8, asr #32 │ │ │ │ - rsbeq r6, r2, r8, lsr #4 │ │ │ │ - rsbeq r6, r2, r0, asr #4 │ │ │ │ + rsbseq r2, r8, r8, asr r0 │ │ │ │ + rsbeq r6, r2, r8, lsr r2 │ │ │ │ + rsbeq r6, r2, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5b34 │ │ │ │ ldr r1, [pc, #28] @ 1e5b38 │ │ │ │ ldr r0, [pc, #28] @ 1e5b3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r0, lsr #4 │ │ │ │ - ldrdeq fp, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq fp, ip, r0, asr sp │ │ │ │ + rsbseq r2, r8, r0, lsr r2 │ │ │ │ + rsbeq fp, ip, r4, ror #25 │ │ │ │ + rsbeq fp, ip, r0, ror #26 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5b78 │ │ │ │ ldr r1, [pc, #28] @ 1e5b7c │ │ │ │ ldr r0, [pc, #28] @ 1e5b80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq r2, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x006cbc90 │ │ │ │ - rsbeq fp, ip, ip, lsl #26 │ │ │ │ + rsbseq r2, r8, ip, ror #3 │ │ │ │ + rsbeq fp, ip, r0, lsr #25 │ │ │ │ + rsbeq fp, ip, ip, lsl sp │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5bbc │ │ │ │ ldr r1, [pc, #28] @ 1e5bc0 │ │ │ │ ldr r0, [pc, #28] @ 1e5bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r8, asr #9 │ │ │ │ - rsbeq ip, ip, r8, lsr #3 │ │ │ │ - rsbeq pc, r4, r4, asr r7 @ │ │ │ │ + ldrsbeq r2, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + strheq ip, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq pc, r4, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5bfc │ │ │ │ ldr r1, [pc, #28] @ 1e5c00 │ │ │ │ ldr r0, [pc, #28] @ 1e5c04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r8, lsl #9 │ │ │ │ - rsbeq ip, ip, r4, ror #2 │ │ │ │ - @ instruction: 0x006cc19c │ │ │ │ + @ instruction: 0x00782498 │ │ │ │ + rsbeq ip, ip, r4, ror r1 │ │ │ │ + rsbeq ip, ip, ip, lsr #3 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5c3c │ │ │ │ ldr r1, [pc, #24] @ 1e5c40 │ │ │ │ ldr r0, [pc, #24] @ 1e5c44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r0, ror pc │ │ │ │ - ldrdeq r6, [r2], #-12 @ │ │ │ │ - strdeq r6, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, r8, r0, lsl #31 │ │ │ │ + rsbeq r6, r2, ip, ror #1 │ │ │ │ + rsbeq r6, r7, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5c7c │ │ │ │ ldr r1, [pc, #28] @ 1e5c80 │ │ │ │ ldr r0, [pc, #28] @ 1e5c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r2, [r8], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r6, r2, r0, lsr #1 │ │ │ │ - strheq r6, [r2], #-8 @ │ │ │ │ + rsbseq r2, r8, r4, asr #31 │ │ │ │ + strheq r6, [r2], #-0 @ │ │ │ │ + rsbeq r6, r2, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5cb8 │ │ │ │ ldr r1, [pc, #24] @ 1e5cbc │ │ │ │ ldr r0, [pc, #24] @ 1e5cc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, ip, ror #13 │ │ │ │ - rsbeq r2, sp, r4, lsr #21 │ │ │ │ + ldrsheq r3, [r8], #-108 @ 0xffffff94 @ │ │ │ │ strheq r2, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r2, sp, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5cf8 │ │ │ │ ldr r1, [pc, #28] @ 1e5cfc │ │ │ │ ldr r0, [pc, #28] @ 1e5d00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5d04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r0, ror #14 │ │ │ │ - rsbeq r2, sp, ip, lsr pc │ │ │ │ - rsbeq r2, sp, r8, asr #30 │ │ │ │ + rsbseq r3, r8, r0, ror r7 │ │ │ │ + rsbeq r2, sp, ip, asr #30 │ │ │ │ + rsbeq r2, sp, r8, asr pc │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5d3c │ │ │ │ ldr r1, [pc, #28] @ 1e5d40 │ │ │ │ ldr r0, [pc, #28] @ 1e5d44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5d48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r8, asr r9 │ │ │ │ - rsbeq r3, sp, r8, ror lr │ │ │ │ - rsbeq r4, sp, r4, lsr #32 │ │ │ │ + rsbseq r3, r8, r8, ror #18 │ │ │ │ + rsbeq r3, sp, r8, lsl #29 │ │ │ │ + rsbeq r4, sp, r4, lsr r0 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5d80 │ │ │ │ ldr r1, [pc, #28] @ 1e5d84 │ │ │ │ ldr r0, [pc, #28] @ 1e5d88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, ip, lsr lr │ │ │ │ - rsbeq r5, sp, r8, lsr #31 │ │ │ │ - @ instruction: 0x0064f590 │ │ │ │ + rsbseq r3, r8, ip, asr #28 │ │ │ │ + strheq r5, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, r4, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5dc0 │ │ │ │ ldr r1, [pc, #28] @ 1e5dc4 │ │ │ │ ldr r0, [pc, #28] @ 1e5dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r3, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r5, r2, ip, asr pc │ │ │ │ - rsbeq r5, r2, r4, ror pc │ │ │ │ + rsbseq r3, r8, ip, lsl #28 │ │ │ │ + rsbeq r5, r2, ip, ror #30 │ │ │ │ + rsbeq r5, r2, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5e00 │ │ │ │ ldr r1, [pc, #28] @ 1e5e04 │ │ │ │ ldr r0, [pc, #28] @ 1e5e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, r0, lsr r2 │ │ │ │ - rsbeq r5, r2, ip, lsl pc │ │ │ │ - rsbeq r5, r2, r4, lsr pc │ │ │ │ + rsbseq r4, r8, r0, asr #4 │ │ │ │ + rsbeq r5, r2, ip, lsr #30 │ │ │ │ + rsbeq r5, r2, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5e40 │ │ │ │ ldr r1, [pc, #28] @ 1e5e44 │ │ │ │ ldr r0, [pc, #28] @ 1e5e48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq r4, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, sp, ip, lsr ip │ │ │ │ - rsbeq r8, sp, r4, lsr #25 │ │ │ │ + rsbseq r4, r8, r8, ror #19 │ │ │ │ + rsbeq r8, sp, ip, asr #24 │ │ │ │ + strheq r8, [sp], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5e80 │ │ │ │ ldr r1, [pc, #28] @ 1e5e84 │ │ │ │ ldr r0, [pc, #28] @ 1e5e88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5e8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00784998 │ │ │ │ - strdeq r8, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r8, sp, r0, ror ip │ │ │ │ + rsbseq r4, r8, r8, lsr #19 │ │ │ │ + rsbeq r8, sp, r8, lsl #24 │ │ │ │ + rsbeq r8, sp, r0, lsl #25 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5ec4 │ │ │ │ ldr r1, [pc, #28] @ 1e5ec8 │ │ │ │ ldr r0, [pc, #28] @ 1e5ecc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, r4, asr r9 │ │ │ │ - strheq r8, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r8, sp, ip, lsr ip │ │ │ │ + rsbseq r4, r8, r4, ror #18 │ │ │ │ + rsbeq r8, sp, r4, asr #23 │ │ │ │ + rsbeq r8, sp, ip, asr #24 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5f08 │ │ │ │ ldr r1, [pc, #28] @ 1e5f0c │ │ │ │ ldr r0, [pc, #28] @ 1e5f10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, r0, lsl r9 │ │ │ │ - rsbeq r8, sp, r4, ror fp │ │ │ │ - rsbeq r8, sp, r4, lsr ip │ │ │ │ + rsbseq r4, r8, r0, lsr #18 │ │ │ │ + rsbeq r8, sp, r4, lsl #23 │ │ │ │ + rsbeq r8, sp, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5f48 │ │ │ │ ldr r1, [pc, #28] @ 1e5f4c │ │ │ │ ldr r0, [pc, #28] @ 1e5f50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq r4, [r8], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r8, sp, r4, lsr fp │ │ │ │ - @ instruction: 0x006d8b9c │ │ │ │ + rsbseq r4, r8, r0, ror #17 │ │ │ │ + rsbeq r8, sp, r4, asr #22 │ │ │ │ + rsbeq r8, sp, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5f88 │ │ │ │ ldr r1, [pc, #28] @ 1e5f8c │ │ │ │ ldr r0, [pc, #28] @ 1e5f90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00784890 │ │ │ │ - strdeq r8, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq r8, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r4, r8, r0, lsr #17 │ │ │ │ + rsbeq r8, sp, r4, lsl #22 │ │ │ │ + rsbeq r8, sp, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5fc8 │ │ │ │ ldr r1, [pc, #28] @ 1e5fcc │ │ │ │ ldr r0, [pc, #28] @ 1e5fd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, sp, r0, ror fp │ │ │ │ - rsbeq r9, sp, r8, lsr #24 │ │ │ │ + rsbseq r4, r8, r8, asr #21 │ │ │ │ + rsbeq r9, sp, r0, lsl #23 │ │ │ │ + rsbeq r9, sp, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6004 │ │ │ │ ldr r1, [pc, #24] @ 1e6008 │ │ │ │ ldr r0, [pc, #24] @ 1e600c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r8, r8, lsl #6 │ │ │ │ - rsbeq sp, sp, r4, ror sp │ │ │ │ - strdeq pc, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r5, r8, r8, lsl r3 │ │ │ │ + rsbeq sp, sp, r4, lsl #27 │ │ │ │ + rsbeq pc, r4, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3424 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2280,897 +2280,897 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e6060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r8, r0, ror #23 │ │ │ │ - rsbeq r5, r2, r4, asr #25 │ │ │ │ - ldrdeq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r5, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq r5, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, r2, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6098 │ │ │ │ ldr r1, [pc, #28] @ 1e609c │ │ │ │ ldr r0, [pc, #28] @ 1e60a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r8, r4, ror #27 │ │ │ │ - rsbeq r5, r2, r4, lsl #25 │ │ │ │ - @ instruction: 0x00625c9c │ │ │ │ + ldrsheq r5, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x00625c94 │ │ │ │ + rsbeq r5, r2, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e60d4 │ │ │ │ ldr r1, [pc, #24] @ 1e60d8 │ │ │ │ ldr r0, [pc, #24] @ 1e60dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r8, ip, lsl #31 │ │ │ │ - rsbeq r5, r2, r4, asr #24 │ │ │ │ - rsbeq r5, r2, ip, asr ip │ │ │ │ + @ instruction: 0x00785f9c │ │ │ │ + rsbeq r5, r2, r4, asr ip │ │ │ │ + rsbeq r5, r2, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6110 │ │ │ │ ldr r1, [pc, #24] @ 1e6114 │ │ │ │ ldr r0, [pc, #24] @ 1e6118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r7, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r5, r2, r8, lsl #24 │ │ │ │ - rsbeq r5, r2, r0, lsr #24 │ │ │ │ + rsbseq r7, r8, r8, lsl #6 │ │ │ │ + rsbeq r5, r2, r8, lsl ip │ │ │ │ + rsbeq r5, r2, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e614c │ │ │ │ ldr r1, [pc, #24] @ 1e6150 │ │ │ │ ldr r0, [pc, #24] @ 1e6154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, r4, ror #8 │ │ │ │ - rsbeq r5, r2, ip, asr #23 │ │ │ │ - rsbeq r5, r2, r4, ror #23 │ │ │ │ + rsbseq r7, r8, r4, ror r4 │ │ │ │ + ldrdeq r5, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r5, [r2], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6188 │ │ │ │ ldr r1, [pc, #24] @ 1e618c │ │ │ │ ldr r0, [pc, #24] @ 1e6190 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, r8, lsl #18 │ │ │ │ - @ instruction: 0x00625b90 │ │ │ │ - rsbeq r5, r2, r8, lsr #23 │ │ │ │ + rsbseq r7, r8, r8, lsl r9 │ │ │ │ + rsbeq r5, r2, r0, lsr #23 │ │ │ │ + strheq r5, [r2], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e61c4 │ │ │ │ ldr r1, [pc, #24] @ 1e61c8 │ │ │ │ ldr r0, [pc, #24] @ 1e61cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r7, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r5, r2, r4, asr fp │ │ │ │ - rsbeq r5, r2, ip, ror #22 │ │ │ │ + rsbseq r7, r8, r0, lsl #26 │ │ │ │ + rsbeq r5, r2, r4, ror #22 │ │ │ │ + rsbeq r5, r2, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6200 │ │ │ │ ldr r1, [pc, #24] @ 1e6204 │ │ │ │ ldr r0, [pc, #24] @ 1e6208 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, ip, ror #28 │ │ │ │ - rsbeq r5, r2, r8, lsl fp │ │ │ │ - rsbeq r5, r2, r0, lsr fp │ │ │ │ + rsbseq r7, r8, ip, ror lr │ │ │ │ + rsbeq r5, r2, r8, lsr #22 │ │ │ │ + rsbeq r5, r2, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e623c │ │ │ │ ldr r1, [pc, #24] @ 1e6240 │ │ │ │ ldr r0, [pc, #24] @ 1e6244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, r4, asr r3 │ │ │ │ - ldrdeq r5, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - strdeq r5, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r8, r8, r4, ror #6 │ │ │ │ + rsbeq r5, r2, ip, ror #21 │ │ │ │ + rsbeq r5, r2, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6278 │ │ │ │ ldr r1, [pc, #24] @ 1e627c │ │ │ │ ldr r0, [pc, #24] @ 1e6280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, r8, ror #14 │ │ │ │ - rsbeq r5, r2, r0, lsr #21 │ │ │ │ - strheq r5, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r8, r8, r8, ror r7 │ │ │ │ + strheq r5, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r5, r2, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e62b4 │ │ │ │ ldr r1, [pc, #24] @ 1e62b8 │ │ │ │ ldr r0, [pc, #24] @ 1e62bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, lsl sl │ │ │ │ - rsbeq r5, r2, r4, ror #20 │ │ │ │ - rsbeq r5, r2, ip, ror sl │ │ │ │ + rsbseq r8, r8, ip, lsr #20 │ │ │ │ + rsbeq r5, r2, r4, ror sl │ │ │ │ + rsbeq r5, r2, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e62f0 │ │ │ │ ldr r1, [pc, #24] @ 1e62f4 │ │ │ │ ldr r0, [pc, #24] @ 1e62f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r8], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r5, r2, r8, lsr #20 │ │ │ │ - rsbeq r5, r2, r0, asr #20 │ │ │ │ + rsbseq r9, r8, r4, ror #3 │ │ │ │ + rsbeq r5, r2, r8, lsr sl │ │ │ │ + rsbeq r5, r2, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e632c │ │ │ │ ldr r1, [pc, #24] @ 1e6330 │ │ │ │ ldr r0, [pc, #24] @ 1e6334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, asr #12 │ │ │ │ - rsbeq r5, r2, ip, ror #19 │ │ │ │ - rsbeq r5, r2, r4, lsl #20 │ │ │ │ + rsbseq r9, r8, r4, asr r6 │ │ │ │ + strdeq r5, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, r2, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6368 │ │ │ │ ldr r1, [pc, #24] @ 1e636c │ │ │ │ ldr r0, [pc, #24] @ 1e6370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsr #22 │ │ │ │ - strheq r5, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r5, r2, r8, asr #19 │ │ │ │ + rsbseq r9, r8, r0, lsr fp │ │ │ │ + rsbeq r5, r2, r0, asr #19 │ │ │ │ + ldrdeq r5, [r2], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e63a4 │ │ │ │ ldr r1, [pc, #24] @ 1e63a8 │ │ │ │ ldr r0, [pc, #24] @ 1e63ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r5, r2, r4, ror r9 │ │ │ │ - rsbeq r5, r2, ip, lsl #19 │ │ │ │ + rsbseq sl, r8, r8, asr #3 │ │ │ │ + rsbeq r5, r2, r4, lsl #19 │ │ │ │ + @ instruction: 0x0062599c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e63e4 │ │ │ │ ldr r1, [pc, #28] @ 1e63e8 │ │ │ │ ldr r0, [pc, #28] @ 1e63ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsr #3 │ │ │ │ - @ instruction: 0x00704490 │ │ │ │ - ldrheq r4, [r0], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq sl, [r8], #-16 @ │ │ │ │ + rsbseq r4, r0, r0, lsr #9 │ │ │ │ + rsbseq r4, r0, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6424 │ │ │ │ ldr r1, [pc, #28] @ 1e6428 │ │ │ │ ldr r0, [pc, #28] @ 1e642c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, ror #4 │ │ │ │ - rsbseq r4, r0, ip, lsl #12 │ │ │ │ - rsbseq r4, r0, r4, lsr #12 │ │ │ │ + rsbseq sl, r8, r0, ror r2 │ │ │ │ + rsbseq r4, r0, ip, lsl r6 │ │ │ │ + rsbseq r4, r0, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6460 │ │ │ │ ldr r1, [pc, #24] @ 1e6464 │ │ │ │ ldr r0, [pc, #24] @ 1e6468 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, ror #5 │ │ │ │ - strheq r5, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq r5, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsheq sl, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r5, r2, r8, asr #17 │ │ │ │ + rsbeq r5, r2, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e649c │ │ │ │ ldr r1, [pc, #24] @ 1e64a0 │ │ │ │ ldr r0, [pc, #24] @ 1e64a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsl #10 │ │ │ │ - rsbeq r5, r2, ip, ror r8 │ │ │ │ - @ instruction: 0x0067619c │ │ │ │ + rsbseq sl, r8, r4, lsl r5 │ │ │ │ + rsbeq r5, r2, ip, lsl #17 │ │ │ │ + rsbeq r6, r7, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e64dc │ │ │ │ ldr r1, [pc, #28] @ 1e64e0 │ │ │ │ ldr r0, [pc, #28] @ 1e64e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e64e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, asr #9 │ │ │ │ - ldrsheq r5, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r5, r0, ip, asr #6 │ │ │ │ + ldrsbeq sl, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, r0, r8, lsl #6 │ │ │ │ + rsbseq r5, r0, ip, asr r3 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6520 │ │ │ │ ldr r1, [pc, #28] @ 1e6524 │ │ │ │ ldr r0, [pc, #28] @ 1e6528 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsl #9 │ │ │ │ - strdeq r5, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r5, r2, r4, lsl r8 │ │ │ │ + @ instruction: 0x0078a494 │ │ │ │ + rsbeq r5, r2, ip, lsl #16 │ │ │ │ + rsbeq r5, r2, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6560 │ │ │ │ ldr r1, [pc, #28] @ 1e6564 │ │ │ │ ldr r0, [pc, #28] @ 1e6568 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, ror r7 │ │ │ │ - strheq r5, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq r6, [r7], #-12 @ │ │ │ │ + rsbseq sl, r8, r0, lsl #15 │ │ │ │ + rsbeq r5, r2, ip, asr #15 │ │ │ │ + rsbeq r6, r7, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e65a0 │ │ │ │ ldr r1, [pc, #28] @ 1e65a4 │ │ │ │ ldr r0, [pc, #28] @ 1e65a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsr r7 │ │ │ │ - rsbseq r5, r0, r4, ror #9 │ │ │ │ - rsbeq r0, fp, ip, ror #2 │ │ │ │ + rsbseq sl, r8, r0, asr #14 │ │ │ │ + ldrsheq r5, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r0, fp, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e65e0 │ │ │ │ ldr r1, [pc, #28] @ 1e65e4 │ │ │ │ ldr r0, [pc, #28] @ 1e65e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, asr r9 │ │ │ │ - rsbeq r5, r2, ip, lsr r7 │ │ │ │ - rsbeq r6, r7, ip, asr r0 │ │ │ │ + rsbseq sl, r8, r0, ror #18 │ │ │ │ + rsbeq r5, r2, ip, asr #14 │ │ │ │ + rsbeq r6, r7, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6620 │ │ │ │ ldr r1, [pc, #28] @ 1e6624 │ │ │ │ ldr r0, [pc, #28] @ 1e6628 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsl r9 │ │ │ │ - strdeq r5, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r5, r2, r4, lsl r7 │ │ │ │ + rsbseq sl, r8, r0, lsr #18 │ │ │ │ + rsbeq r5, r2, ip, lsl #14 │ │ │ │ + rsbeq r5, r2, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e665c │ │ │ │ ldr r1, [pc, #24] @ 1e6660 │ │ │ │ ldr r0, [pc, #24] @ 1e6664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, lsl #20 │ │ │ │ - rsbseq r5, r0, ip, lsr #20 │ │ │ │ + rsbseq sl, r8, ip, lsl sl │ │ │ │ rsbseq r5, r0, ip, lsr sl │ │ │ │ + rsbseq r5, r0, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6698 │ │ │ │ ldr r1, [pc, #24] @ 1e669c │ │ │ │ ldr r0, [pc, #24] @ 1e66a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, lsl sl │ │ │ │ - rsbeq r5, r2, r0, lsl #13 │ │ │ │ - @ instruction: 0x00625698 │ │ │ │ + rsbseq sl, r8, ip, lsr #20 │ │ │ │ + @ instruction: 0x00625690 │ │ │ │ + rsbeq r5, r2, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e66d4 │ │ │ │ ldr r1, [pc, #24] @ 1e66d8 │ │ │ │ ldr r0, [pc, #24] @ 1e66dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, lsr #20 │ │ │ │ - rsbeq r5, r2, r4, asr #12 │ │ │ │ - rsbeq r5, r2, ip, asr r6 │ │ │ │ + rsbseq sl, r8, r8, lsr sl │ │ │ │ + rsbeq r5, r2, r4, asr r6 │ │ │ │ + rsbeq r5, r2, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6710 │ │ │ │ ldr r1, [pc, #24] @ 1e6714 │ │ │ │ ldr r0, [pc, #24] @ 1e6718 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, ror #20 │ │ │ │ - rsbeq r5, r2, r8, lsl #12 │ │ │ │ - rsbeq r5, r7, r8, lsr #30 │ │ │ │ + rsbseq sl, r8, r8, ror sl │ │ │ │ + rsbeq r5, r2, r8, lsl r6 │ │ │ │ + rsbeq r5, r7, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6750 │ │ │ │ ldr r1, [pc, #28] @ 1e6754 │ │ │ │ ldr r0, [pc, #28] @ 1e6758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, asr sl │ │ │ │ - rsbeq r5, r2, ip, asr #11 │ │ │ │ - rsbeq r5, r7, ip, ror #29 │ │ │ │ + rsbseq sl, r8, r8, ror #20 │ │ │ │ + ldrdeq r5, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6790 │ │ │ │ ldr r1, [pc, #28] @ 1e6794 │ │ │ │ ldr r0, [pc, #28] @ 1e6798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, lsl sl │ │ │ │ - rsbeq r5, r2, ip, lsl #11 │ │ │ │ - rsbeq r5, r2, r4, lsr #11 │ │ │ │ + rsbseq sl, r8, r8, lsr #20 │ │ │ │ + @ instruction: 0x0062559c │ │ │ │ + strheq r5, [r2], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e67d0 │ │ │ │ ldr r1, [pc, #28] @ 1e67d4 │ │ │ │ ldr r0, [pc, #28] @ 1e67d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsr fp │ │ │ │ - rsbeq r5, r2, ip, asr #10 │ │ │ │ - rsbeq r5, r2, r4, ror #10 │ │ │ │ + rsbseq sl, r8, r4, asr #22 │ │ │ │ + rsbeq r5, r2, ip, asr r5 │ │ │ │ + rsbeq r5, r2, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e680c │ │ │ │ ldr r1, [pc, #24] @ 1e6810 │ │ │ │ ldr r0, [pc, #24] @ 1e6814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078ab98 │ │ │ │ - rsbeq r5, r2, ip, lsl #10 │ │ │ │ - rsbeq r5, r7, ip, lsr #28 │ │ │ │ + rsbseq sl, r8, r8, lsr #23 │ │ │ │ + rsbeq r5, r2, ip, lsl r5 │ │ │ │ + rsbeq r5, r7, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e684c │ │ │ │ ldr r1, [pc, #28] @ 1e6850 │ │ │ │ ldr r0, [pc, #28] @ 1e6854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, asr fp │ │ │ │ - ldrdeq r5, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, r2, r8, ror #9 │ │ │ │ + rsbseq sl, r8, ip, ror #22 │ │ │ │ + rsbeq r5, r2, r0, ror #9 │ │ │ │ + strdeq r5, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e688c │ │ │ │ ldr r1, [pc, #28] @ 1e6890 │ │ │ │ ldr r0, [pc, #28] @ 1e6894 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsr ip │ │ │ │ - @ instruction: 0x00706094 │ │ │ │ - rsbseq r6, r0, ip, lsr #1 │ │ │ │ + rsbseq sl, r8, r0, asr #24 │ │ │ │ + rsbseq r6, r0, r4, lsr #1 │ │ │ │ + ldrheq r6, [r0], #-12 @ │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e68d0 │ │ │ │ ldr r1, [pc, #28] @ 1e68d4 │ │ │ │ ldr r0, [pc, #28] @ 1e68d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e68dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, ror #23 │ │ │ │ - rsbseq r6, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x0070609c │ │ │ │ + ldrsheq sl, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r6, r0, r0, rrx │ │ │ │ + rsbseq r6, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6910 │ │ │ │ ldr r1, [pc, #24] @ 1e6914 │ │ │ │ ldr r0, [pc, #24] @ 1e6918 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, lsl lr │ │ │ │ - rsbseq r6, r0, r4, lsl sl │ │ │ │ - rsbseq r6, r0, ip, lsr #20 │ │ │ │ + rsbseq sl, r8, ip, lsr #28 │ │ │ │ + rsbseq r6, r0, r4, lsr #20 │ │ │ │ + rsbseq r6, r0, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6950 │ │ │ │ ldr r1, [pc, #28] @ 1e6954 │ │ │ │ ldr r0, [pc, #28] @ 1e6958 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, ror #27 │ │ │ │ - ldrsbeq r6, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsheq r6, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq sl, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, r0, r8, ror #19 │ │ │ │ + rsbseq r6, r0, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6990 │ │ │ │ ldr r1, [pc, #28] @ 1e6994 │ │ │ │ ldr r0, [pc, #28] @ 1e6998 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsr #27 │ │ │ │ - @ instruction: 0x00706998 │ │ │ │ - rsbseq r6, r0, r4, asr #19 │ │ │ │ + ldrheq sl, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, r0, r8, lsr #19 │ │ │ │ + ldrsbeq r6, [r0], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e69d0 │ │ │ │ ldr r1, [pc, #28] @ 1e69d4 │ │ │ │ ldr r0, [pc, #28] @ 1e69d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, ror #26 │ │ │ │ - rsbseq r6, r0, r8, asr r9 │ │ │ │ - rsbseq r6, r0, r4, lsl #19 │ │ │ │ + rsbseq sl, r8, r0, ror sp │ │ │ │ + rsbseq r6, r0, r8, ror #18 │ │ │ │ + @ instruction: 0x00706994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6a10 │ │ │ │ ldr r1, [pc, #28] @ 1e6a14 │ │ │ │ ldr r0, [pc, #28] @ 1e6a18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, lsl r2 │ │ │ │ - rsbeq r5, r2, ip, lsl #6 │ │ │ │ - rsbeq r5, r2, r4, lsr #6 │ │ │ │ + rsbseq fp, r8, r8, lsr #4 │ │ │ │ + rsbeq r5, r2, ip, lsl r3 │ │ │ │ + rsbeq r5, r2, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6a50 │ │ │ │ ldr r1, [pc, #28] @ 1e6a54 │ │ │ │ ldr r0, [pc, #28] @ 1e6a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, ror r2 │ │ │ │ - rsbeq r5, r2, ip, asr #5 │ │ │ │ - rsbeq r5, r7, ip, ror #23 │ │ │ │ + rsbseq fp, r8, r4, lsl #5 │ │ │ │ + ldrdeq r5, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq r5, [r7], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6a8c │ │ │ │ ldr r1, [pc, #24] @ 1e6a90 │ │ │ │ ldr r0, [pc, #24] @ 1e6a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, ror #7 │ │ │ │ - rsbeq r5, r2, ip, lsl #5 │ │ │ │ - rsbeq r5, r7, ip, lsr #23 │ │ │ │ + ldrsheq fp, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x0062529c │ │ │ │ + strheq r5, [r7], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6acc │ │ │ │ ldr r1, [pc, #28] @ 1e6ad0 │ │ │ │ ldr r0, [pc, #28] @ 1e6ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, lsr #7 │ │ │ │ - rsbeq r5, r2, r0, asr r2 │ │ │ │ - rsbeq r5, r2, r8, ror #4 │ │ │ │ + ldrheq fp, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r5, r2, r0, ror #4 │ │ │ │ + rsbeq r5, r2, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6b0c │ │ │ │ ldr r1, [pc, #28] @ 1e6b10 │ │ │ │ ldr r0, [pc, #28] @ 1e6b14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, asr #16 │ │ │ │ - rsbeq ip, r2, r4, lsl #22 │ │ │ │ - rsbeq ip, r2, r8, lsl fp │ │ │ │ + rsbseq fp, r8, r4, asr r8 │ │ │ │ + rsbeq ip, r2, r4, lsl fp │ │ │ │ + rsbeq ip, r2, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6b48 │ │ │ │ ldr r1, [pc, #24] @ 1e6b4c │ │ │ │ ldr r0, [pc, #24] @ 1e6b50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, lsl #18 │ │ │ │ - rsbeq r5, r3, r8, lsr #21 │ │ │ │ - strheq r5, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq fp, r8, r0, lsl r9 │ │ │ │ + strheq r5, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r5, r3, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6b88 │ │ │ │ ldr r1, [pc, #28] @ 1e6b8c │ │ │ │ ldr r0, [pc, #28] @ 1e6b90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, asr #17 │ │ │ │ - rsbeq r5, r3, ip, ror #20 │ │ │ │ - strheq r5, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsbeq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, r3, ip, ror sl │ │ │ │ + rsbeq r5, r3, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6bc8 │ │ │ │ ldr r1, [pc, #28] @ 1e6bcc │ │ │ │ ldr r0, [pc, #28] @ 1e6bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, lsl #17 │ │ │ │ - rsbeq r5, r3, ip, lsr #20 │ │ │ │ - rsbeq r5, r3, ip, ror sl │ │ │ │ + @ instruction: 0x0078b894 │ │ │ │ + rsbeq r5, r3, ip, lsr sl │ │ │ │ + rsbeq r5, r3, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6c04 │ │ │ │ ldr r1, [pc, #24] @ 1e6c08 │ │ │ │ ldr r0, [pc, #24] @ 1e6c0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, lsr #17 │ │ │ │ - rsbeq r5, r3, ip, ror #19 │ │ │ │ - rsbeq r5, r3, ip, lsr sl │ │ │ │ + ldrheq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r5, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, r3, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6c44 │ │ │ │ ldr r1, [pc, #28] @ 1e6c48 │ │ │ │ ldr r0, [pc, #28] @ 1e6c4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, ror #16 │ │ │ │ - strheq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r5, r3, r0, lsl #20 │ │ │ │ + rsbseq fp, r8, r8, ror r8 │ │ │ │ + rsbeq r5, r3, r0, asr #19 │ │ │ │ + rsbeq r5, r3, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6c84 │ │ │ │ ldr r1, [pc, #28] @ 1e6c88 │ │ │ │ ldr r0, [pc, #28] @ 1e6c8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, lsr #16 │ │ │ │ - rsbeq r5, r3, r0, ror r9 │ │ │ │ - rsbeq r5, r3, r0, asr #19 │ │ │ │ + rsbseq fp, r8, r8, lsr r8 │ │ │ │ + rsbeq r5, r3, r0, lsl #19 │ │ │ │ + ldrdeq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6cc0 │ │ │ │ ldr r1, [pc, #24] @ 1e6cc4 │ │ │ │ ldr r0, [pc, #24] @ 1e6cc8 │ │ │ │ ldr r2, [pc, #24] @ 1e6ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, lsr #22 │ │ │ │ - rsbseq r9, r0, r8, lsl #3 │ │ │ │ - rsbseq r9, r0, ip, lsl r2 │ │ │ │ + rsbseq fp, r8, r0, lsr fp │ │ │ │ + @ instruction: 0x00709198 │ │ │ │ + rsbseq r9, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6d04 │ │ │ │ ldr r1, [pc, #28] @ 1e6d08 │ │ │ │ ldr r0, [pc, #28] @ 1e6d0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, lsr #27 │ │ │ │ - rsbseq r9, r0, r8, lsl #22 │ │ │ │ - @ instruction: 0x006ab198 │ │ │ │ + ldrheq fp, [r8], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r9, r0, r8, lsl fp │ │ │ │ + rsbeq fp, sl, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6d44 │ │ │ │ ldr r1, [pc, #28] @ 1e6d48 │ │ │ │ ldr r0, [pc, #28] @ 1e6d4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6d50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r0, ror #26 │ │ │ │ - rsbseq r9, r0, r4, asr #21 │ │ │ │ - rsbeq fp, sl, r4, asr r1 │ │ │ │ + rsbseq fp, r8, r0, ror sp │ │ │ │ + ldrsbeq r9, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, sl, r4, ror #2 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6d88 │ │ │ │ ldr r1, [pc, #28] @ 1e6d8c │ │ │ │ ldr r0, [pc, #28] @ 1e6d90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6d94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, lsl sp │ │ │ │ - rsbseq r9, r0, r0, lsl #21 │ │ │ │ - rsbseq r9, r0, r0, lsl fp │ │ │ │ + rsbseq fp, r8, ip, lsr #26 │ │ │ │ + @ instruction: 0x00709a90 │ │ │ │ + rsbseq r9, r0, r0, lsr #22 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6dcc │ │ │ │ ldr r1, [pc, #28] @ 1e6dd0 │ │ │ │ ldr r0, [pc, #28] @ 1e6dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq ip, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq fp, r0, r8, lsr #24 │ │ │ │ - rsbseq fp, r0, r0, asr #24 │ │ │ │ + rsbseq ip, r8, r4, asr #9 │ │ │ │ + rsbseq fp, r0, r8, lsr ip │ │ │ │ + rsbseq fp, r0, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 1e6de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r2, r0, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 1e6eb8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 1e3034 │ │ │ │ ldr r5, [pc, #156] @ 1e6ebc │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 7c4650 │ │ │ │ + bl 7c4660 │ │ │ │ ldr r2, [pc, #148] @ 1e6ec0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 1e6ec4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3194,72 +3194,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 7d6b4c │ │ │ │ + bl 7d6b5c │ │ │ │ ldr r0, [pc, #40] @ 1e6ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 809a78 │ │ │ │ + b 809a88 │ │ │ │ umulleq r3, sp, ip, lr │ │ │ │ addeq r4, r2, ip, asr #11 │ │ │ │ @ instruction: 0x000046b4 │ │ │ │ @ instruction: 0x00001cb4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, ip, ror r1 │ │ │ │ andeq sl, r4, r0, ror #2 │ │ │ │ andeq sl, r4, ip, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 1e6ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq ip, r4, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e6efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq sp, [r4], -ip │ │ │ │ ldr r0, [pc, #8] @ 1e6f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq sp, [r4], -r8 │ │ │ │ ldr r0, [pc, #8] @ 1e6f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r3, r5, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 1e6f38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x0005b2b4 │ │ │ │ ldr r0, [pc, #8] @ 1e6f4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x0005b2b0 │ │ │ │ ldr r0, [pc, #8] @ 1e6f60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ strdeq lr, [r5], -r8 │ │ │ │ ldr r0, [pc, #8] @ 1e6f74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ muleq r6, r4, r4 │ │ │ │ ldr r0, [pc, #8] @ 1e6f88 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r2, r6, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 1e70a8 │ │ │ │ ldr r2, [pc, #260] @ 1e70ac │ │ │ │ @@ -3320,1187 +3320,1187 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 1e70c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, r2, r0, asr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bge fec91b64 <__bss_end__@@Base+0xfe1b0de8> │ │ │ │ bge fec91b64 <__bss_end__@@Base+0xfe1b0de8> │ │ │ │ addeq r4, sp, ip, lsl #3 │ │ │ │ addeq r4, sp, r0, ror r1 │ │ │ │ addeq r4, r2, r4, lsr #7 │ │ │ │ - rsbeq lr, r2, r0, asr #11 │ │ │ │ + ldrdeq lr, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e70d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r6, r9, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e70ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r7, r9, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r9, r9, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 1e7114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq fp, r9, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 1e7128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq sp, r9, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 1e713c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r0, sl, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e7150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r4, sl, r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r5, sl, r8, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r6, sl, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 1e718c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r8, sl, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 1e71a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r8, sl, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e71b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r8, sl, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e71c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x000a91bc │ │ │ │ ldr r0, [pc, #8] @ 1e71dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ strdeq sl, [sl], -r0 │ │ │ │ ldr r0, [pc, #8] @ 1e71f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq sl, sl, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 1e7204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq sl, sl, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 1e7218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq fp, sl, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 1e722c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq fp, sl, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 1e7240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r4, fp, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 1e7254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r9, fp, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r9, fp, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 1e727c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq pc, fp, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 1e7290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ strdeq pc, [fp], -r0 │ │ │ │ ldr r0, [pc, #8] @ 1e72a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r0, ip, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 1e72b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq r1, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 1e72cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq sl, ip, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 1e72e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq ip, lr, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 1e72f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq sp, [lr], -ip │ │ │ │ ldr r0, [pc, #8] @ 1e7308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r3, pc, r0, ror r5 @ │ │ │ │ ldr r0, [pc, #8] @ 1e731c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq r7, pc, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 1e7330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ muleq pc, r8, r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq pc, pc, ip, lsl r3 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq pc, pc, ip, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e736c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andeq pc, pc, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sl, r0, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x0010bab8 │ │ │ │ ldr r0, [pc, #8] @ 1e73a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq ip, r0, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e73bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x0010dbb0 │ │ │ │ ldr r0, [pc, #8] @ 1e73d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq lr, r0, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e73e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq lr, r0, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e73f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq pc, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 1e740c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r0, r1, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 1e7420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x00110bf4 │ │ │ │ ldr r0, [pc, #8] @ 1e7434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r0, r1, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r2, r1, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e745c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r2, r1, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x001143d0 │ │ │ │ ldr r0, [pc, #8] @ 1e7484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r4, r1, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 1e7498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r7, r1, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 1e74ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq ip, r1, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e74c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x001208b4 │ │ │ │ ldr r0, [pc, #8] @ 1e74d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r4, r2, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 1e74e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, r2, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e74fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x001325fc │ │ │ │ ldr r0, [pc, #8] @ 1e7510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r8, r3, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ mulseq r3, r0, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r8, r3, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 1e754c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r9, r3, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ mulseq r3, r0, r5 │ │ │ │ ldr r0, [pc, #8] @ 1e7574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, r5, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e7588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq pc, r5, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 1e759c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r0, r6, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 1e75b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r0, r6, r4, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 1e75c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r4, r6, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 1e75d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r5, r6, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e75ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r8, r6, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r1, r7, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 1e7614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x001727d8 │ │ │ │ ldr r0, [pc, #8] @ 1e7628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, r7, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 1e763c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq lr, r7, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 1e7650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq lr, r7, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7664 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrheq pc, [r7], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7678 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq pc, r7, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e768c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r5, r8, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 1e76a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, r8, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 1e76b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq pc, r8, r8, lsl ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e76c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r5, r9, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 1e76dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrsheq r7, [r9], -r4 │ │ │ │ ldr r0, [pc, #8] @ 1e76f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x0019f1d0 │ │ │ │ ldr r0, [pc, #8] @ 1e7704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ mulseq sl, r0, r3 │ │ │ │ ldr r0, [pc, #8] @ 1e7718 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq pc, sl, r0, asr pc @ │ │ │ │ ldr r0, [pc, #8] @ 1e772c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r6, fp, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 1e7740 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x001b79bc │ │ │ │ ldr r0, [pc, #8] @ 1e7754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r8, fp, r4, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e7768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq pc, fp, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 1e777c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r1, ip, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 1e7790 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r7, ip, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 1e77a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r7, ip, r0, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 1e77b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, ip, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 1e77cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x001ce4f4 │ │ │ │ ldr r0, [pc, #8] @ 1e77e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r7, sp, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e77f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r1, lr, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 1e7808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x001ec8dc │ │ │ │ ldr r0, [pc, #8] @ 1e781c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, lr, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 1e7830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r7, pc, ip, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 1e7844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r8, pc, r8, lsl fp @ │ │ │ │ ldr r0, [pc, #8] @ 1e7858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r8, pc, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 1e786c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq r9, pc, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sl, pc, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e7894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq fp, pc, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 1e78a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq fp, pc, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e78bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, pc, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e78d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, pc, r4, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e78e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq sp, pc, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 1e78f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ andseq pc, pc, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e790c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r0, r0, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, r0, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e7934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ strdeq r3, [r0], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r9, r0, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 1e795c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq fp, r0, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e7970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq ip, r0, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e7984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ mlaeq r0, r4, r5, pc @ │ │ │ │ ldr r0, [pc, #8] @ 1e7998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r6, r1, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e79ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, r1, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 1e79c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq sp, r1, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e79d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq r0, [r2], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e79e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq r2, [r2], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e79fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ strdeq r3, [r2], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7a10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r8, r2, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7a24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq r0, [r3], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7a38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq r1, [r3], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7a4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7a60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 1e7a74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e7a88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7a9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 1e7ab0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e7ac4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7ad8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, r3, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7aec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, r3, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e7b00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, r3, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7b14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, r3, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 1e7b28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq sl, r3, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7b3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r4, r4, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7b50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r4, r4, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7b64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r5, r4, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e7b78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ mlaeq r4, r4, r1, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7b8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, r4, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7ba0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, r4, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7bb4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq sp, r4, r0, lsr lr │ │ │ │ ldr r0, [pc, #4] @ 1e7bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c3f90 │ │ │ │ + b 7c3fa0 │ │ │ │ addeq r4, sp, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq sp, r5, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 1e7bec │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq sp, r6, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e7c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r0, r7, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e7c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ mlaeq r7, r4, r2, r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, r7, r8, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, r7, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e7c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r4, r7, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e7c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq r4, [r7], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r4, r7, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 1e7c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r5, r7, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r5, r7, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r5, r7, r4, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e7cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x002767b0 │ │ │ │ ldr r0, [pc, #8] @ 1e7cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r6, r7, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 1e7cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, r7, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, r7, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 1e7d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r8, r7, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 1e7d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ strdeq r8, [r7], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq sl, r7, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e7d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq pc, r7, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 1e7d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r8, r8, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7d7c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, r9, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 1e7d90 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, r9, r0, asr #31 │ │ │ │ ldr r0, [pc, #4] @ 1e7da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c3f90 │ │ │ │ + b 7c3fa0 │ │ │ │ strdeq r5, [sp], ip │ │ │ │ ldr r0, [pc, #8] @ 1e7db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq pc, sl, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 1e7dc8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ ldrdeq sl, [fp], -ip @ │ │ │ │ ldr r0, [pc, #4] @ 1e7dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c3f90 │ │ │ │ + b 7c3fa0 │ │ │ │ addeq r5, lr, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 1e7e88 │ │ │ │ ldr r3, [pc, #148] @ 1e7e8c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 57b840 │ │ │ │ + bl 57b850 │ │ │ │ ldr r2, [pc, #128] @ 1e7e90 │ │ │ │ ldr r1, [pc, #128] @ 1e7e94 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b3f50 │ │ │ │ + bl 7b3f60 │ │ │ │ ldr r0, [pc, #92] @ 1e7e98 │ │ │ │ ldr r2, [pc, #92] @ 1e7e9c │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 1e7ea0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b3f50 │ │ │ │ + bl 7b3f60 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq r3, r2, r0, lsl #12 │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ andeq r4, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0068ea94 │ │ │ │ + rsbeq lr, r8, r4, lsr #21 │ │ │ │ andeq r1, r0, r8, asr #17 │ │ │ │ andeq r3, r0, r4, asr lr │ │ │ │ - rsbeq lr, r8, r0, ror sl │ │ │ │ + rsbeq lr, r8, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e7eb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, ip, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 1e7ec8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r4, ip, r0, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 1e7edc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ mlaeq ip, r4, sp, r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7ef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r6, ip, ip, lsl #2 │ │ │ │ ldr r3, [pc, #16] @ 1e7f0c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 7c3f90 │ │ │ │ + b 7c3fa0 │ │ │ │ ldrdeq r5, [lr], r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r1, sp, r0, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r7, sp, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r8, sp, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e7f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r3, lr, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 1e7f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r3, lr, ip, ror fp │ │ │ │ ldr r0, [pc, #8] @ 1e7f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r3, lr, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 1e7f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ @ instruction: 0x002eb4b8 │ │ │ │ ldr r0, [pc, #8] @ 1e7fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq ip, lr, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 1e7fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq sp, lr, r0, lsl #13 │ │ │ │ ldr r1, [pc, #12] @ 1e7fd8 │ │ │ │ ldr r2, [pc, #12] @ 1e7fdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 4d7510 │ │ │ │ - rsbseq pc, r6, r4, ror #25 │ │ │ │ + ldrsheq pc, [r6], #-196 @ 0xffffff3c @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, pc, r4, lsl r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r2, pc, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 1e8018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ + b 7c704c │ │ │ │ eoreq r4, pc, r0, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 1e802c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eoreq pc, pc, r0, lsr r0 @ │ │ │ │ + b 7c704c │ │ │ │ + eoreq pc, pc, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e8040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eoreq pc, pc, r0, lsr #23 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x002ffbb0 │ │ │ │ ldr r0, [pc, #8] @ 1e8054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x00304bf8 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r4, r0, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 1e8068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r6, r0, r0, asr r5 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r6, r0, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 1e807c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r9, r0, r8, lsr #13 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x003096b8 │ │ │ │ ldr r0, [pc, #8] @ 1e8090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r9, r0, r8, lsl lr │ │ │ │ + b 7c704c │ │ │ │ + eorseq r9, r0, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e80a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r2, r1, r8, lsr #18 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r2, r1, r8, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 1e80b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r6, r1, ip, lsr #20 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r6, r1, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e80cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r1, r4, lsr r8 │ │ │ │ + b 7c704c │ │ │ │ + eorseq fp, r1, r4, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e80e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r4, r2, r8, lsr #9 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x003244b8 │ │ │ │ ldr r0, [pc, #8] @ 1e80f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r2, r8, ror pc │ │ │ │ + b 7c704c │ │ │ │ + eorseq ip, r2, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 1e8108 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r4, r4, r8, asr #29 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x00344ed8 │ │ │ │ ldr r0, [pc, #8] @ 1e811c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r7, r4, r0, ror ip │ │ │ │ + b 7c704c │ │ │ │ + eorseq r7, r4, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 1e8130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r8, r4, r8, lsr #26 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r8, r4, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 1e8144 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r9, r4, r0, lsl #12 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r9, r4, r0, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 1e8158 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r9, r4, r0, ror #24 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r9, r4, r0, ror ip │ │ │ │ ldr r0, [pc, #8] @ 1e816c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq sl, r4, r4, lsr #25 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034acb4 │ │ │ │ ldr r0, [pc, #8] @ 1e8180 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq sl, r4, r4, asr #30 │ │ │ │ + b 7c704c │ │ │ │ + eorseq sl, r4, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 1e8194 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r4, r8, lsr #3 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034b1b8 │ │ │ │ ldr r0, [pc, #8] @ 1e81a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r4, r4, ror r4 │ │ │ │ + b 7c704c │ │ │ │ + eorseq fp, r4, r4, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 1e81bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r4, r0, lsr r7 │ │ │ │ + b 7c704c │ │ │ │ + eorseq fp, r4, r0, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 1e81d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r4, ip, ror #19 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034b9fc │ │ │ │ ldr r0, [pc, #8] @ 1e81e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r4, ip, lsl #25 │ │ │ │ + b 7c704c │ │ │ │ + mlaseq r4, ip, ip, fp │ │ │ │ ldr r0, [pc, #8] @ 1e81f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r4, ip, lsr pc │ │ │ │ + b 7c704c │ │ │ │ + eorseq fp, r4, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e820c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r4, r8, lsr #31 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034bfb8 │ │ │ │ ldr r0, [pc, #8] @ 1e8220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r4, r0, ror r4 │ │ │ │ + b 7c704c │ │ │ │ + eorseq ip, r4, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 1e8234 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r4, ip, asr #13 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034c6dc │ │ │ │ ldr r0, [pc, #8] @ 1e8248 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r4, r0, ror r9 │ │ │ │ + b 7c704c │ │ │ │ + eorseq ip, r4, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 1e825c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r4, r8, lsr #23 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034cbb8 │ │ │ │ ldr r0, [pc, #8] @ 1e8270 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x0034ced4 │ │ │ │ + b 7c704c │ │ │ │ + eorseq ip, r4, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 1e8284 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq sp, r4, r4, lsr #3 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034d1b4 │ │ │ │ ldr r0, [pc, #8] @ 1e8298 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x0034d4d4 │ │ │ │ + b 7c704c │ │ │ │ + eorseq sp, r4, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 1e82ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x0034d7f8 │ │ │ │ + b 7c704c │ │ │ │ + eorseq sp, r4, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e82c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq sp, r4, r4, asr #25 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0034dcd4 │ │ │ │ ldr r0, [pc, #8] @ 1e82d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x0034e7b8 │ │ │ │ + b 7c704c │ │ │ │ + eorseq lr, r4, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e82e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x00350efc │ │ │ │ + b 7c704c │ │ │ │ + eorseq r0, r5, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 1e8338 │ │ │ │ ldr r0, [pc, #52] @ 1e833c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -4512,514 +4512,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e8340 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 1e1474 │ │ │ │ - eorseq r9, r7, r8, lsl #16 │ │ │ │ + eorseq r9, r7, r8, lsl r8 │ │ │ │ addeq r8, r3, r4, lsl #27 │ │ │ │ @ instruction: 0x008383bc │ │ │ │ ldr r0, [pc, #8] @ 1e8354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r9, r7, ip, ror #24 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r9, r7, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 1e8368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq sl, r7, r4, lsr #1 │ │ │ │ + b 7c704c │ │ │ │ + ldrheq sl, [r7], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e837c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r5, r9, r0, lsl #30 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r5, r9, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 1e8390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r8, r9, ip, ror #27 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x00398dfc │ │ │ │ ldr r0, [pc, #8] @ 1e83a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r9, ip, asr #1 │ │ │ │ + b 7c704c │ │ │ │ + ldrsbeq fp, [r9], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e83b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq fp, r9, r8, ror r3 │ │ │ │ + b 7c704c │ │ │ │ + eorseq fp, r9, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 1e83cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r9, ip, lsl #21 │ │ │ │ + b 7c704c │ │ │ │ + mlaseq r9, ip, sl, ip │ │ │ │ ldr r0, [pc, #8] @ 1e83e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r9, r0, lsr #21 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0039cab0 │ │ │ │ ldr r0, [pc, #8] @ 1e83f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq ip, r9, r8, lsl #30 │ │ │ │ + b 7c704c │ │ │ │ + eorseq ip, r9, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 1e8408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq lr, r9, ip, asr #13 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0039e6dc │ │ │ │ ldr r0, [pc, #8] @ 1e841c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq pc, r9, r0, lsl sp @ │ │ │ │ + b 7c704c │ │ │ │ + eorseq pc, r9, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 1e8430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r6, sl, r8, ror #14 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r6, sl, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 1e8444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r7, sl, r0, lsl #21 │ │ │ │ + b 7c704c │ │ │ │ + mlaseq sl, r0, sl, r7 │ │ │ │ ldr r0, [pc, #8] @ 1e8458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - mlaseq sl, r8, r5, sp │ │ │ │ + b 7c704c │ │ │ │ + eorseq sp, sl, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e846c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq sp, lr, r4, lsr #24 │ │ │ │ + b 7c704c │ │ │ │ + eorseq sp, lr, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 1e8480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq lr, lr, ip, ror #3 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x003ee1fc │ │ │ │ ldr r0, [pc, #8] @ 1e8494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq lr, lr, r8, ror #31 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x003eeff8 │ │ │ │ ldr r0, [pc, #8] @ 1e84a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq pc, lr, r0, ror #30 │ │ │ │ + b 7c704c │ │ │ │ + eorseq pc, lr, r0, ror pc @ │ │ │ │ ldr r0, [pc, #8] @ 1e84bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x003f04bc │ │ │ │ + b 7c704c │ │ │ │ + eorseq r0, pc, ip, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e84d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r3, pc, r0, lsr #20 │ │ │ │ + b 7c704c │ │ │ │ + eorseq r3, pc, r0, lsr sl @ │ │ │ │ ldr r0, [pc, #8] @ 1e84e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r5, pc, r0, asr #11 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x003f55d0 │ │ │ │ ldr r0, [pc, #8] @ 1e84f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq r8, pc, r4, asr sl @ │ │ │ │ + b 7c704c │ │ │ │ + eorseq r8, pc, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e850c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - eorseq sl, pc, r4, lsr #23 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x003fabb4 │ │ │ │ ldr r0, [pc, #8] @ 1e8520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x003fb3fc │ │ │ │ + b 7c704c │ │ │ │ + eorseq fp, pc, ip, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 1e8534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r8, r0, r4, lsr #4 │ │ │ │ + b 7c704c │ │ │ │ + subeq r8, r0, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 1e8548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r8, r0, r0, asr lr │ │ │ │ + b 7c704c │ │ │ │ + subeq r8, r0, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 1e855c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - strdeq r9, [r0], #-40 @ 0xffffffd8 │ │ │ │ + b 7c704c │ │ │ │ + subeq r9, r0, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 1e8570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r9, r0, r0, ror pc │ │ │ │ + b 7c704c │ │ │ │ + subeq r9, r0, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 1e8584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq sl, r0, ip, asr r3 │ │ │ │ + b 7c704c │ │ │ │ + subeq sl, r0, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 1e8598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq sl, r0, ip, lsl fp │ │ │ │ + b 7c704c │ │ │ │ + subeq sl, r0, ip, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e85ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq pc, r0, r8, asr #3 │ │ │ │ + b 7c704c │ │ │ │ + ldrdeq pc, [r0], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 1e85c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq pc, r0, r8, lsl r6 @ │ │ │ │ + b 7c704c │ │ │ │ + subeq pc, r0, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 1e85d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq pc, r0, ip, lsl #18 │ │ │ │ + b 7c704c │ │ │ │ + subeq pc, r0, ip, lsl r9 @ │ │ │ │ ldr r0, [pc, #8] @ 1e85e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - strdeq r0, [r1], #-40 @ 0xffffffd8 │ │ │ │ + b 7c704c │ │ │ │ + subeq r0, r1, r8, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 1e85fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - strdeq r0, [r1], #-228 @ 0xffffff1c │ │ │ │ + b 7c704c │ │ │ │ + subeq r0, r1, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 1e8610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r8, r2, ip, ror #21 │ │ │ │ + b 7c704c │ │ │ │ + strdeq r8, [r2], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #4] @ 1e8620 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c3f90 │ │ │ │ + b 7c3fa0 │ │ │ │ addeq r5, pc, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 1e8728 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ mov r0, r4 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 631858 │ │ │ │ + bl 631868 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 631858 │ │ │ │ + b 631868 │ │ │ │ umulleq r0, r0, r8, r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e873c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r3, r5, r8, lsr #16 │ │ │ │ + b 7c704c │ │ │ │ + subeq r3, r5, r8, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r3, r5, r4, ror ip │ │ │ │ + b 7c704c │ │ │ │ + subeq r3, r5, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 1e8764 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r6, r5, r8, lsr #25 │ │ │ │ + b 7c704c │ │ │ │ + strheq r6, [r5], #-200 @ 0xffffff38 │ │ │ │ ldr r0, [pc, #8] @ 1e8778 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - strheq r9, [r5], #-36 @ 0xffffffdc │ │ │ │ + b 7c704c │ │ │ │ + subeq r9, r5, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e878c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq sl, r5, r4, lsl #10 │ │ │ │ + b 7c704c │ │ │ │ + subeq sl, r5, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 1e87a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r5, r6, ip, ror ip │ │ │ │ + b 7c704c │ │ │ │ + subeq r5, r6, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 1e87b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r6, r6, r4, lsr #27 │ │ │ │ + b 7c704c │ │ │ │ + strheq r6, [r6], #-212 @ 0xffffff2c │ │ │ │ ldr r0, [pc, #8] @ 1e87c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r7, r6, r0, asr r7 │ │ │ │ + b 7c704c │ │ │ │ + subeq r7, r6, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e87dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq fp, r6, r0, lsl sp │ │ │ │ + b 7c704c │ │ │ │ + subeq fp, r6, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 1e880c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e29a0 │ │ │ │ + b 7e29b0 │ │ │ │ addeq r5, pc, ip, asr fp @ │ │ │ │ ldr r0, [pc, #8] @ 1e8820 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq fp, r7, r0, asr #21 │ │ │ │ + b 7c704c │ │ │ │ + ldrdeq fp, [r7], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 1e8834 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r1, r8, ip, lsl #5 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x0048129c │ │ │ │ ldr r0, [pc, #8] @ 1e8848 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r1, r8, r0, lsl ip │ │ │ │ + b 7c704c │ │ │ │ + subeq r1, r8, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e885c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrdeq r8, [r8], #-196 @ 0xffffff3c │ │ │ │ + b 7c704c │ │ │ │ + subeq r8, r8, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 1e8870 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq lr, sl, r4, lsl #1 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x004ae094 │ │ │ │ ldr r0, [pc, #8] @ 1e8884 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq pc, sl, r0, asr #30 │ │ │ │ + b 7c704c │ │ │ │ + subeq pc, sl, r0, asr pc @ │ │ │ │ ldr r0, [pc, #8] @ 1e8898 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x004b319c │ │ │ │ + b 7c704c │ │ │ │ + subeq r3, fp, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 1e88ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r3, fp, r0, asr #5 │ │ │ │ + b 7c704c │ │ │ │ + ldrdeq r3, [fp], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 1e88c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r3, fp, ip, lsl #29 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x004b3e9c │ │ │ │ ldr r0, [pc, #8] @ 1e88d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r5, fp, r0, lsr #16 │ │ │ │ + b 7c704c │ │ │ │ + subeq r5, fp, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e88e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r8, fp, r0, asr r5 │ │ │ │ + b 7c704c │ │ │ │ + subeq r8, fp, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 1e88fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq ip, fp, ip, asr r7 │ │ │ │ + b 7c704c │ │ │ │ + subeq ip, fp, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e8910 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r0, ip, ip, lsl #13 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x004c069c │ │ │ │ ldr r0, [pc, #8] @ 1e8924 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrdeq r7, [ip], #-48 @ 0xffffffd0 │ │ │ │ + b 7c704c │ │ │ │ + subeq r7, ip, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 1e8938 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r9, ip, r8, lsl #19 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x004c9998 │ │ │ │ ldr r0, [pc, #8] @ 1e894c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq sl, ip, r8, asr #5 │ │ │ │ + b 7c704c │ │ │ │ + ldrdeq sl, [ip], #-40 @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #8] @ 1e8960 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x004cac90 │ │ │ │ + b 7c704c │ │ │ │ + subeq sl, ip, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 1e8974 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x004d2d98 │ │ │ │ + b 7c704c │ │ │ │ + subeq r2, sp, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 1e8988 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r6, sp, r4, lsr #1 │ │ │ │ + b 7c704c │ │ │ │ + strheq r6, [sp], #-4 │ │ │ │ ldr r0, [pc, #8] @ 1e899c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq sl, sp, r4, asr #24 │ │ │ │ + b 7c704c │ │ │ │ + subeq sl, sp, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 1e89b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r0, lr, r4, lsr #28 │ │ │ │ + b 7c704c │ │ │ │ + subeq r0, lr, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 1e89c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r6, lr, r8, lsr r1 │ │ │ │ + b 7c704c │ │ │ │ + subeq r6, lr, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e89d8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x004e6298 │ │ │ │ + b 7c704c │ │ │ │ + subeq r6, lr, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e89ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq fp, lr, r4, ror sp │ │ │ │ + b 7c704c │ │ │ │ + subeq fp, lr, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 1e8a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq r9, pc, r4, lsr pc @ │ │ │ │ + b 7c704c │ │ │ │ + subeq r9, pc, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e8a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq sl, pc, ip, lsr #10 │ │ │ │ + b 7c704c │ │ │ │ + subeq sl, pc, ip, lsr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq fp, pc, r4, ror #18 │ │ │ │ + b 7c704c │ │ │ │ + subeq fp, pc, r4, ror r9 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq ip, pc, r0, lsr #3 │ │ │ │ + b 7c704c │ │ │ │ + strheq ip, [pc], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq ip, pc, r0, lsl r2 @ │ │ │ │ + b 7c704c │ │ │ │ + subeq ip, pc, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 1e8a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq ip, pc, r0, lsr r5 @ │ │ │ │ + b 7c704c │ │ │ │ + subeq ip, pc, r0, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 1e8a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq ip, pc, r4, ror sp @ │ │ │ │ + b 7c704c │ │ │ │ + subeq ip, pc, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 1e8a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subeq sp, pc, r8, ror #12 │ │ │ │ + b 7c704c │ │ │ │ + subeq sp, pc, r8, ror r6 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq r2, r0, ip, ror #10 │ │ │ │ + b 7c704c │ │ │ │ + subseq r2, r0, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 1e8ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq r2, r0, r8, lsr #22 │ │ │ │ + b 7c704c │ │ │ │ + subseq r2, r0, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 1e8ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq r3, r0, r0, asr #14 │ │ │ │ + b 7c704c │ │ │ │ + subseq r3, r0, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 1e8adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq r6, r0, r0, lsr #21 │ │ │ │ + b 7c704c │ │ │ │ + ldrheq r6, [r0], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 1e8af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq r7, r0, r4, asr #8 │ │ │ │ + b 7c704c │ │ │ │ + subseq r7, r0, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 1e8b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq r7, r0, ip, asr #20 │ │ │ │ + b 7c704c │ │ │ │ + subseq r7, r0, ip, asr sl │ │ │ │ │ │ │ │ 001e8b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 1e8bbc │ │ │ │ @@ -5043,401 +5043,401 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7c5728 │ │ │ │ + bl 7c5738 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 1e8bd0 │ │ │ │ ldr r3, [pc, #44] @ 1e8bc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 1e8bb8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 6f5c70 │ │ │ │ + bl 6f5c80 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r2], r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq r5, pc, r0, lsr r9 @ │ │ │ │ - subseq sp, r0, r0, lsl #2 │ │ │ │ - rsbeq sp, sp, r4, asr #3 │ │ │ │ + subseq sp, r0, r0, lsl r1 │ │ │ │ + ldrdeq sp, [sp], #-20 @ 0xffffffec @ │ │ │ │ addeq r2, r2, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8be4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsheq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 1e8bf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsheq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 1e8c0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, ror #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-140 @ 0xffffff74 │ │ │ │ ldr r0, [pc, #8] @ 1e8c20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, ror #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ ldr r0, [pc, #8] @ 1e8c34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, ror #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ ldr r0, [pc, #8] @ 1e8c48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, ror #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ ldr r0, [pc, #8] @ 1e8c5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsbeq lr, [fp], #-140 @ 0xffffff74 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8c70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsbeq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8c84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsbeq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8c98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsbeq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8cac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, asr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsbeq lr, [fp], #-140 @ 0xffffff74 │ │ │ │ ldr r0, [pc, #8] @ 1e8cc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, asr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsbeq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ ldr r0, [pc, #8] @ 1e8cd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, asr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsbeq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ ldr r0, [pc, #8] @ 1e8ce8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, asr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrsbeq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ ldr r0, [pc, #8] @ 1e8cfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrheq lr, [fp], #-140 @ 0xffffff74 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8d10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrheq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8d24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrheq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8d38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrheq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8d4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, lsr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrheq lr, [fp], #-140 @ 0xffffff74 │ │ │ │ ldr r0, [pc, #8] @ 1e8d60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, lsr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrheq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ ldr r0, [pc, #8] @ 1e8d74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, lsr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrheq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ ldr r0, [pc, #8] @ 1e8d88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, lsr #17 │ │ │ │ + b 7c704c │ │ │ │ + ldrheq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ ldr r0, [pc, #8] @ 1e8d9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x005be89c │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8db0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x005be898 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8dc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x005be894 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8dd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x005be890 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8dec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, lsl #17 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x005be89c │ │ │ │ ldr r0, [pc, #8] @ 1e8e00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, lsl #17 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x005be898 │ │ │ │ ldr r0, [pc, #8] @ 1e8e14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, lsl #17 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x005be894 │ │ │ │ ldr r0, [pc, #8] @ 1e8e28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, lsl #17 │ │ │ │ + b 7c704c │ │ │ │ + @ instruction: 0x005be890 │ │ │ │ ldr r0, [pc, #8] @ 1e8e3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, ror r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8e50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, ror r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8e64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, ror r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8e78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, ror r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8e8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, ror #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8ea0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, ror #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8eb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, ror #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8ec8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, ror #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8edc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, asr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8ef0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, asr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8f04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, asr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8f18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, asr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8f2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, asr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8f40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, asr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8f54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, asr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8f68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, asr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8f7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, lsr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8f90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, lsr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8fa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, lsr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8fb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, lsr r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e8fcc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, lsr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8fe0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, lsr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e8ff4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, lsr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e9008 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, lsr #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e901c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, lsl r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e9030 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, lsl r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e9044 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, lsl r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e9058 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, lsl r8 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e906c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, lsl #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 1e9080 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, lsl #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 1e9094 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, lsl #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 1e90a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, lsl #16 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 1e90bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsheq lr, [fp], #-124 @ 0xffffff84 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e90d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsheq lr, [fp], #-120 @ 0xffffff88 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e90e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsheq lr, [fp], #-116 @ 0xffffff8c │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e90f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsheq lr, [fp], #-112 @ 0xffffff90 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e910c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, ip, ror #15 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #8] @ 1e9120 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r8, ror #15 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-120 @ 0xffffff88 │ │ │ │ ldr r0, [pc, #8] @ 1e9134 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r4, ror #15 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-116 @ 0xffffff8c │ │ │ │ ldr r0, [pc, #8] @ 1e9148 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - subseq lr, fp, r0, ror #15 │ │ │ │ + b 7c704c │ │ │ │ + ldrsheq lr, [fp], #-112 @ 0xffffff90 │ │ │ │ ldr r0, [pc, #8] @ 1e915c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsbeq lr, [fp], #-124 @ 0xffffff84 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 1e9170 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsbeq lr, [fp], #-120 @ 0xffffff88 │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 1e9184 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - ldrsbeq lr, [fp], #-116 @ 0xffffff8c │ │ │ │ + b 7c704c │ │ │ │ + subseq lr, fp, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 1e92dc │ │ │ │ ldr r2, [pc, #316] @ 1e92e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -5555,15 +5555,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 7bee94 │ │ │ │ + b 7beea4 │ │ │ │ bl 1e280c │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 1e9340 │ │ │ │ mov r1, r4 │ │ │ │ b 1e9328 │ │ │ │ @@ -5580,61 +5580,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 1e93f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq r7, pc, ip, lsr r6 @ │ │ │ │ - rsbseq r8, r8, r4, lsl #15 │ │ │ │ - rsbseq r4, r0, ip, lsr #12 │ │ │ │ - rsbseq r4, r0, r8, asr r6 │ │ │ │ - rsbseq r8, r8, r4, ror #14 │ │ │ │ - rsbseq r4, r0, ip, lsl #12 │ │ │ │ + @ instruction: 0x00788794 │ │ │ │ + rsbseq r4, r0, ip, lsr r6 │ │ │ │ + rsbseq r4, r0, r8, ror #12 │ │ │ │ + rsbseq r8, r8, r4, ror r7 │ │ │ │ rsbseq r4, r0, ip, lsl r6 │ │ │ │ + rsbseq r4, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 1e942c │ │ │ │ ldr r1, [pc, #28] @ 1e9430 │ │ │ │ ldr r0, [pc, #28] @ 1e9434 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 809a90 │ │ │ │ + bl 809aa0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3c34 │ │ │ │ - subseq sl, lr, r8, lsl #18 │ │ │ │ - subseq sl, lr, r8, lsl r1 │ │ │ │ - @ instruction: 0x005ea194 │ │ │ │ + b 7d3c44 │ │ │ │ + subseq sl, lr, r8, lsl r9 │ │ │ │ + subseq sl, lr, r8, lsr #2 │ │ │ │ + subseq sl, lr, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 1e9448 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 7c3f90 │ │ │ │ + b 7c3fa0 │ │ │ │ addeq r7, pc, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 1e945c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x005f7e90 │ │ │ │ + b 7c704c │ │ │ │ + subseq r7, pc, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 1e9560 │ │ │ │ ldr r3, [pc, #232] @ 1e9564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 1e9568 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ ldr r0, [pc, #200] @ 1e956c │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -5665,29 +5665,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 7bca98 │ │ │ │ + bl 7bcaa8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 1e94c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 1e9578 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 1e94cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq r1, r2, ip, ror pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq r7, pc, r0, ror #14 │ │ │ │ - ldrheq r6, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r6, r0, r8, asr #13 │ │ │ │ addeq r7, pc, ip, lsl #14 │ │ │ │ addeq r1, r2, ip, lsl #30 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 1e95a8 │ │ │ │ ldr r2, [pc, #36] @ 1e95ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -5695,35 +5695,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrdeq r7, [pc], r0 │ │ │ │ - strdeq r1, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r1, r0, r8, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 1e95c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 7c3f90 │ │ │ │ + b 7c3fa0 │ │ │ │ addeq r7, pc, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e95d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - rsbeq r4, r1, r0, lsr #9 │ │ │ │ + b 7c704c │ │ │ │ + strheq r4, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e95e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - @ instruction: 0x0061449c │ │ │ │ + b 7c704c │ │ │ │ + rsbeq r4, r1, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e95fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c703c │ │ │ │ - rsbeq r4, r1, r8, asr #16 │ │ │ │ + b 7c704c │ │ │ │ + rsbeq r4, r1, r8, asr r8 │ │ │ │ │ │ │ │ 001e9600 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -5902,15 +5902,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 59155c │ │ │ │ + bl 59156c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq r1, sp, r4, lsl r2 │ │ │ │ │ │ │ │ @@ -5973,24 +5973,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 1e9a44 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9998 │ │ │ │ ldr r0, [pc, #392] @ 1e9b74 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 59657c │ │ │ │ + bl 59658c │ │ │ │ ldr r2, [pc, #372] @ 1e9b78 │ │ │ │ ldr r3, [pc, #344] @ 1e9b60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6076,23 +6076,23 @@ │ │ │ │ b 1e99e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r2], ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r1, [r2], r8 │ │ │ │ andeq r1, r0, r8, lsr r3 │ │ │ │ addeq r1, sp, r0, ror #2 │ │ │ │ - ldrdeq r0, [r2], #-16 @ │ │ │ │ + rsbeq r0, r2, r0, ror #3 │ │ │ │ addeq r1, sp, r0, asr #1 │ │ │ │ strdeq r1, [r2], r0 │ │ │ │ addeq r1, sp, r8, lsr r0 │ │ │ │ - rsbeq r1, sl, r8, ror #15 │ │ │ │ + strdeq r1, [sl], #-120 @ 0xffffff88 @ │ │ │ │ addeq r0, sp, r8, ror #31 │ │ │ │ - rsbeq r2, r8, r4, asr #31 │ │ │ │ + ldrdeq r2, [r8], #-244 @ 0xffffff0c @ │ │ │ │ umulleq r0, sp, ip, pc @ │ │ │ │ - rsbeq r0, r2, r4, lsr #32 │ │ │ │ + rsbeq r0, r2, r4, lsr r0 │ │ │ │ │ │ │ │ 001e9b94 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 1e9c84 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 1e9c5c │ │ │ │ @@ -6136,39 +6136,39 @@ │ │ │ │ bls 1e9c50 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 1e9c60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 597094 │ │ │ │ - b 597094 │ │ │ │ + b 5970a4 │ │ │ │ + b 5970a4 │ │ │ │ ldr r0, [pc, #48] @ 1e9c98 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 59155c │ │ │ │ + b 59156c │ │ │ │ mov r0, #22 │ │ │ │ b 1e9c08 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 1e9c08 │ │ │ │ addeq r1, r2, r4, asr r8 │ │ │ │ addeq r0, sp, ip, ror #29 │ │ │ │ - ldrsbeq sl, [r0], #-190 @ 0xffffff42 @ │ │ │ │ + rsbseq sl, r0, lr, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r3 │ │ │ │ addeq r0, sp, r0, lsl #29 │ │ │ │ - rsbeq pc, r1, r8, lsl #30 │ │ │ │ + rsbeq pc, r1, r8, lsl pc @ │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 1e9cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r2, sl, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 1e9e0c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6203,15 +6203,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e37a8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 580860 │ │ │ │ + bl 580870 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e3994 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1e9dc0 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6225,15 +6225,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6246,22 +6246,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 1e9e2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrdeq r0, [sp], ip │ │ │ │ - rsbeq r0, fp, ip, lsl sl │ │ │ │ - strdeq r0, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, r0, ip, lsl #21 │ │ │ │ - rsbeq pc, r1, r4, lsl #28 │ │ │ │ - rsbeq pc, r1, ip, asr #27 │ │ │ │ - rsbseq sl, r0, r0, lsr sl │ │ │ │ - rsbeq pc, r1, r4, ror sp @ │ │ │ │ - rsbeq pc, r1, r8, lsl #27 │ │ │ │ + rsbeq r0, fp, ip, lsr #20 │ │ │ │ + rsbeq r0, fp, r4, lsl #20 │ │ │ │ + @ instruction: 0x0070aa9c │ │ │ │ + rsbeq pc, r1, r4, lsl lr @ │ │ │ │ + ldrdeq pc, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sl, r0, r0, asr #20 │ │ │ │ + rsbeq pc, r1, r4, lsl #27 │ │ │ │ + @ instruction: 0x0061fd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 1e9eb4 │ │ │ │ ldr r2, [pc, #108] @ 1e9eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6274,19 +6274,19 @@ │ │ │ │ bl 1ec504 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9e7c │ │ │ │ mov r1, #1 │ │ │ │ bl 1e1024 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 7ddbd0 │ │ │ │ + bl 7ddbe0 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 7c3fe8 │ │ │ │ + bl 7c3ff8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7c4a44 │ │ │ │ + bl 7c4a54 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 1e154c │ │ │ │ @@ -6295,33 +6295,33 @@ │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ ldr r6, [pc, #144] @ 1e9f70 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9f2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #112] @ 1e9f74 │ │ │ │ ldr r2, [pc, #112] @ 1e9f78 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9f58 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6334,17 +6334,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 43b8f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43c3ec │ │ │ │ - rsbeq r0, r2, r0, asr #4 │ │ │ │ - rsbseq sl, r0, r4, lsr #18 │ │ │ │ - strheq pc, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r0, r2, r0, asr r2 │ │ │ │ + rsbseq sl, r0, r4, lsr r9 │ │ │ │ + rsbeq pc, r1, ip, asr #25 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 1ea0a4 │ │ │ │ @@ -6354,35 +6354,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 1ea0a8 │ │ │ │ ldr r1, [pc, #248] @ 1ea0ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #228] @ 1ea0b0 │ │ │ │ ldr r1, [pc, #228] @ 1ea0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #196] @ 1ea0b8 │ │ │ │ ldr r1, [pc, #196] @ 1ea0bc │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #164] @ 1ea0c0 │ │ │ │ ldr r3, [pc, #164] @ 1ea0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 1ea0c8 │ │ │ │ @@ -6411,21 +6411,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r0, ip, lsl #17 │ │ │ │ - rsbeq pc, r1, r4, lsr ip @ │ │ │ │ - rsbeq fp, r9, ip, lsr r7 │ │ │ │ - rsbeq pc, r1, r4, lsr ip @ │ │ │ │ - rsbeq pc, r1, ip, asr #24 │ │ │ │ - rsbeq pc, r1, r0, lsr ip @ │ │ │ │ - ldrdeq r2, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0070a89c │ │ │ │ + rsbeq pc, r1, r4, asr #24 │ │ │ │ + rsbeq fp, r9, ip, asr #14 │ │ │ │ + rsbeq pc, r1, r4, asr #24 │ │ │ │ + rsbeq pc, r1, ip, asr ip @ │ │ │ │ + rsbeq pc, r1, r0, asr #24 │ │ │ │ + rsbeq r2, r9, r0, ror #7 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -6438,54 +6438,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 1ea230 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ bl 2926e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 1ea234 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 593eb0 │ │ │ │ + bl 593ec0 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 1e1240 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 1e1240 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7c493c │ │ │ │ + bl 7c494c │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 7ddbbc │ │ │ │ + bl 7ddbcc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -6508,17 +6508,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 231718 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 231720 │ │ │ │ - rsbseq sl, r0, r0, lsr r7 │ │ │ │ - rsbeq pc, r1, r0, lsr #22 │ │ │ │ - ldrdeq r2, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sl, r0, r0, asr #14 │ │ │ │ + rsbeq pc, r1, r0, lsr fp @ │ │ │ │ + rsbeq r2, r9, r0, ror #5 │ │ │ │ umulleq r1, r2, ip, r2 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 1ea298 │ │ │ │ @@ -6530,18 +6530,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 1ea290 │ │ │ │ mov r0, r4 │ │ │ │ bl 29284c │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebd38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5622c4 │ │ │ │ + bl 5622d4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 54b698 │ │ │ │ + b 54b6a8 │ │ │ │ bl 231734 │ │ │ │ b 1ea26c │ │ │ │ addeq r1, r2, r0, lsr #3 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -6572,18 +6572,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 43b970 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 1ea384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 7d4b64 │ │ │ │ + bl 7d4b74 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1ea2d0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ea370 │ │ │ │ mov r0, r4 │ │ │ │ @@ -6591,19 +6591,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7d4b6c │ │ │ │ + bl 7d4b7c │ │ │ │ b 1ea2d0 │ │ │ │ addeq r1, r2, ip, lsr r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - rsbeq pc, r1, ip, lsl r9 @ │ │ │ │ + rsbeq pc, r1, ip, lsr #18 │ │ │ │ │ │ │ │ 001ea388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 1ea420 │ │ │ │ @@ -6667,29 +6667,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr ip, [pc, #160] @ 1ea538 │ │ │ │ ldr r2, [pc, #160] @ 1ea53c │ │ │ │ ldr r1, [pc, #160] @ 1ea540 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ cmp r0, r5 │ │ │ │ beq 1ea514 │ │ │ │ ldr r2, [pc, #108] @ 1ea544 │ │ │ │ ldr r3, [pc, #88] @ 1ea534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -6702,25 +6702,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq r0, r2, r8, lsl #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbseq sl, r0, ip, lsl #7 │ │ │ │ - rsbeq pc, r1, r0, asr #14 │ │ │ │ - rsbeq fp, r9, r8, asr #4 │ │ │ │ + @ instruction: 0x0070a39c │ │ │ │ + rsbeq pc, r1, r0, asr r7 @ │ │ │ │ + rsbeq fp, r9, r8, asr r2 │ │ │ │ addeq r0, r2, ip, lsl pc │ │ │ │ │ │ │ │ 001ea548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6744,25 +6744,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43c0ac │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43c150 │ │ │ │ - ldrdeq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq pc, r1, r4, ror #11 │ │ │ │ │ │ │ │ 001ea5bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -6811,16 +6811,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 1ea7e0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582340 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582350 │ │ │ │ ldr r3, [pc, #296] @ 1ea7e4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ea70c │ │ │ │ ldr r2, [pc, #276] @ 1ea7e8 │ │ │ │ @@ -6858,22 +6858,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 1ea7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 1ea6cc │ │ │ │ ldr r2, [pc, #104] @ 1ea7fc │ │ │ │ ldr r3, [pc, #60] @ 1ea7d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -6881,64 +6881,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 1ea7c8 │ │ │ │ ldr r0, [pc, #72] @ 1ea800 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r0, r0, asr #3 │ │ │ │ + ldrsbeq sl, [r0], #-16 @ │ │ │ │ addeq r0, r2, r8, ror sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, r1, r4, asr r5 @ │ │ │ │ - rsbeq fp, r9, r0, rrx │ │ │ │ + rsbeq pc, r1, r4, ror #10 │ │ │ │ + rsbeq fp, r9, r0, ror r0 │ │ │ │ addeq r0, r2, ip, lsr sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r0, r2, r0, lsr #26 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq pc, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, r1, r4, ror #9 │ │ │ │ addeq r0, r2, r0, ror #24 │ │ │ │ - strheq pc, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq pc, r1, r8, asr #9 │ │ │ │ │ │ │ │ 001ea804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 1ea908 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5895f0 │ │ │ │ + bl 589600 │ │ │ │ ldr r2, [pc, #216] @ 1ea90c │ │ │ │ ldr r1, [pc, #216] @ 1ea910 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ea8d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1ea8ec │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ea8ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895d0 │ │ │ │ + bl 5895e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ea8ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -6964,29 +6964,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 1ea91c │ │ │ │ ldr r0, [pc, #40] @ 1ea920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r0, r4 │ │ │ │ - rsbeq pc, r1, ip, ror #7 │ │ │ │ - @ instruction: 0x00691b90 │ │ │ │ - @ instruction: 0x0061f298 │ │ │ │ - rsbeq pc, r1, r4, lsr #7 │ │ │ │ - rsbeq pc, r1, ip, ror r2 @ │ │ │ │ - @ instruction: 0x0061f39c │ │ │ │ + rsbseq sl, r0, r4, lsl r0 │ │ │ │ + strdeq pc, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r1, r9, r0, lsr #23 │ │ │ │ + rsbeq pc, r1, r8, lsr #5 │ │ │ │ + strheq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r1, ip, lsl #5 │ │ │ │ + rsbeq pc, r1, ip, lsr #7 │ │ │ │ │ │ │ │ 001ea924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5621f8 │ │ │ │ + bl 562208 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1ea954 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ebbd4 │ │ │ │ mov r0, r5 │ │ │ │ bl 292774 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7001,35 +7001,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 29284c │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebd38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5622c4 │ │ │ │ + bl 5622d4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 54b698 │ │ │ │ + b 54b6a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #312] @ 1eaaf8 │ │ │ │ ldr r2, [pc, #312] @ 1eaafc │ │ │ │ ldr r1, [pc, #312] @ 1eab00 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e19e4 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 1eaa7c │ │ │ │ @@ -7092,46 +7092,46 @@ │ │ │ │ b 1eaa34 │ │ │ │ ldr r1, [pc, #56] @ 1eab20 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1cc0 │ │ │ │ b 1eaa28 │ │ │ │ - rsbseq r9, r0, ip, lsl #30 │ │ │ │ - strdeq pc, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq pc, r1, r8, asr #14 │ │ │ │ - rsbeq pc, r1, r8, lsl #6 │ │ │ │ - rsbeq pc, r1, r0, lsl r3 @ │ │ │ │ - rsbeq pc, r1, ip, lsl #6 │ │ │ │ - rsbeq pc, r1, r4, ror r2 @ │ │ │ │ - rsbeq pc, r1, r8, ror #4 │ │ │ │ - @ instruction: 0x0061f294 │ │ │ │ - rsbeq pc, r1, r8, ror #4 │ │ │ │ - rsbeq pc, r1, r0, asr #4 │ │ │ │ + rsbseq r9, r0, ip, lsl pc │ │ │ │ + rsbeq pc, r1, ip, lsl #4 │ │ │ │ + rsbeq pc, r1, r8, asr r7 @ │ │ │ │ + rsbeq pc, r1, r8, lsl r3 @ │ │ │ │ + rsbeq pc, r1, r0, lsr #6 │ │ │ │ + rsbeq pc, r1, ip, lsl r3 @ │ │ │ │ + rsbeq pc, r1, r4, lsl #5 │ │ │ │ + rsbeq pc, r1, r8, ror r2 @ │ │ │ │ + rsbeq pc, r1, r4, lsr #5 │ │ │ │ + rsbeq pc, r1, r8, ror r2 @ │ │ │ │ + rsbeq pc, r1, r0, asr r2 @ │ │ │ │ │ │ │ │ 001eab24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #2164] @ 1eb3c4 │ │ │ │ ldr r2, [pc, #2164] @ 1eb3c8 │ │ │ │ ldr r1, [pc, #2164] @ 1eb3cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7326,15 +7326,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eaedc │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 1eac8c │ │ │ │ ldr r3, [pc, #1316] @ 1eb3dc │ │ │ │ ldr ip, [pc, #1316] @ 1eb3e0 │ │ │ │ @@ -7342,15 +7342,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7389,15 +7389,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -7439,15 +7439,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eb2dc │ │ │ │ @@ -7458,15 +7458,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 1eaf9c │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 1eb3f4 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 1eb3f8 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -7475,15 +7475,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eaedc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 1ead1c │ │ │ │ ldr r3, [pc, #752] @ 1eb400 │ │ │ │ @@ -7492,15 +7492,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eaedc │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 1ead3c │ │ │ │ ldr r3, [pc, #696] @ 1eb40c │ │ │ │ @@ -7509,15 +7509,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eaedc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -7546,15 +7546,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eb060 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 1ead5c │ │ │ │ ldr r3, [pc, #504] @ 1eb424 │ │ │ │ @@ -7563,15 +7563,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eaedc │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 1ead7c │ │ │ │ ldr r3, [pc, #448] @ 1eb430 │ │ │ │ @@ -7580,15 +7580,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eaedc │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 1ead9c │ │ │ │ ldr r3, [pc, #392] @ 1eb43c │ │ │ │ @@ -7597,15 +7597,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eaedc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eb328 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 1eaf60 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -7615,15 +7615,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 1eaf9c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eaf9c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -7632,15 +7632,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 1eaf9c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 1eb17c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -7657,47 +7657,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 1eb014 │ │ │ │ - rsbseq r9, r0, ip, ror sp │ │ │ │ - rsbeq pc, r1, ip, rrx │ │ │ │ - rsbeq pc, r1, r0, asr #11 │ │ │ │ - rsbseq r9, r0, r4, asr sl │ │ │ │ - rsbeq pc, r1, r4, ror r1 @ │ │ │ │ - rsbeq lr, r1, r4, lsl lr │ │ │ │ - rsbseq r9, r0, r4, lsl sl │ │ │ │ - strheq lr, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - ldrdeq lr, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00709898 │ │ │ │ - rsbeq lr, r1, ip, lsl #30 │ │ │ │ - rsbeq lr, r1, ip, asr ip │ │ │ │ - rsbseq r9, r0, r0, lsl #16 │ │ │ │ - ldrdeq lr, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, r1, r0, asr #23 │ │ │ │ - ldrheq r9, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - strheq lr, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq lr, r1, r0, lsl #23 │ │ │ │ - rsbseq r9, r0, r4, ror r7 │ │ │ │ - rsbeq lr, r1, r8, lsr #25 │ │ │ │ - rsbeq lr, r1, ip, lsr fp │ │ │ │ - rsbseq r9, r0, ip, ror #13 │ │ │ │ - rsbeq lr, r1, r8, lsl #26 │ │ │ │ - strheq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x0070969c │ │ │ │ - rsbeq lr, r1, ip, lsl #24 │ │ │ │ - rsbeq lr, r1, r4, ror #20 │ │ │ │ - rsbseq r9, r0, r8, asr r6 │ │ │ │ - rsbeq lr, r1, r0, lsl #24 │ │ │ │ - rsbeq lr, r1, r0, lsr #20 │ │ │ │ - rsbseq r9, r0, r4, lsl r6 │ │ │ │ - strdeq lr, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq lr, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, r0, ip, lsl #27 │ │ │ │ + rsbeq pc, r1, ip, ror r0 @ │ │ │ │ + ldrdeq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r9, r0, r4, ror #20 │ │ │ │ + rsbeq pc, r1, r4, lsl #3 │ │ │ │ + rsbeq lr, r1, r4, lsr #28 │ │ │ │ + rsbseq r9, r0, r4, lsr #20 │ │ │ │ + rsbeq lr, r1, ip, asr #29 │ │ │ │ + rsbeq lr, r1, r8, ror #27 │ │ │ │ + rsbseq r9, r0, r8, lsr #17 │ │ │ │ + rsbeq lr, r1, ip, lsl pc │ │ │ │ + rsbeq lr, r1, ip, ror #24 │ │ │ │ + rsbseq r9, r0, r0, lsl r8 │ │ │ │ + rsbeq lr, r1, ip, ror #29 │ │ │ │ + ldrdeq lr, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r9, r0, r8, asr #15 │ │ │ │ + rsbeq lr, r1, r0, asr #25 │ │ │ │ + @ instruction: 0x0061eb90 │ │ │ │ + rsbseq r9, r0, r4, lsl #15 │ │ │ │ + strheq lr, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq lr, r1, ip, asr #22 │ │ │ │ + ldrsheq r9, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq lr, r1, r8, lsl sp │ │ │ │ + rsbeq lr, r1, r4, asr #21 │ │ │ │ + rsbseq r9, r0, ip, lsr #13 │ │ │ │ + rsbeq lr, r1, ip, lsl ip │ │ │ │ + rsbeq lr, r1, r4, ror sl │ │ │ │ + rsbseq r9, r0, r8, ror #12 │ │ │ │ + rsbeq lr, r1, r0, lsl ip │ │ │ │ + rsbeq lr, r1, r0, lsr sl │ │ │ │ + rsbseq r9, r0, r4, lsr #12 │ │ │ │ + rsbeq lr, r1, r4, lsl #24 │ │ │ │ + rsbeq lr, r1, ip, ror #19 │ │ │ │ │ │ │ │ 001eb448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -7707,25 +7707,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #860] @ 1eb7ec │ │ │ │ ldr r2, [pc, #860] @ 1eb7f0 │ │ │ │ ldr r1, [pc, #860] @ 1eb7f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r7, [pc, #832] @ 1eb7f8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 1eb578 │ │ │ │ @@ -7754,27 +7754,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 1eb4d8 │ │ │ │ ldr r3, [pc, #708] @ 1eb7fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #692] @ 1eb800 │ │ │ │ ldr ip, [pc, #692] @ 1eb804 │ │ │ │ ldr r1, [pc, #692] @ 1eb808 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 1eb80c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eb67c │ │ │ │ ldr r9, [pc, #656] @ 1eb810 │ │ │ │ ldr r3, [pc, #656] @ 1eb814 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -7787,21 +7787,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1eb764 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1eb718 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r1, [pc, #584] @ 1eb818 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ cmp r4, #2 │ │ │ │ beq 1eb628 │ │ │ │ cmp r4, #3 │ │ │ │ beq 1eb6d8 │ │ │ │ cmp r4, #4 │ │ │ │ beq 1eb6bc │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7820,27 +7820,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1eb60c │ │ │ │ ldr r3, [pc, #480] @ 1eb81c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #460] @ 1eb820 │ │ │ │ ldr ip, [pc, #460] @ 1eb824 │ │ │ │ ldr r1, [pc, #460] @ 1eb828 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 1eb82c │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 1eb830 │ │ │ │ ldr r3, [pc, #348] @ 1eb7e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7877,91 +7877,91 @@ │ │ │ │ bne 1eb598 │ │ │ │ b 1eb618 │ │ │ │ ldr r3, [pc, #252] @ 1eb81c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #252] @ 1eb834 │ │ │ │ ldr ip, [pc, #252] @ 1eb838 │ │ │ │ ldr r1, [pc, #252] @ 1eb83c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 1eb840 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eb67c │ │ │ │ ldr r3, [pc, #144] @ 1eb7fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #196] @ 1eb844 │ │ │ │ ldr ip, [pc, #196] @ 1eb848 │ │ │ │ ldr r1, [pc, #196] @ 1eb84c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 1eb850 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eb67c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #148] @ 1eb854 │ │ │ │ ldr r2, [pc, #148] @ 1eb858 │ │ │ │ ldr r1, [pc, #148] @ 1eb85c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ b 1eb60c │ │ │ │ umulleq pc, r1, r0, pc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbseq r9, r0, ip, lsr r4 │ │ │ │ - rsbeq lr, r1, ip, lsr #14 │ │ │ │ - rsbeq lr, r1, r4, ror ip │ │ │ │ + rsbseq r9, r0, ip, asr #8 │ │ │ │ + rsbeq lr, r1, ip, lsr r7 │ │ │ │ + rsbeq lr, r1, r4, lsl #25 │ │ │ │ addeq pc, r1, r8, lsr pc @ │ │ │ │ @ instruction: 0x000036bc │ │ │ │ - rsbseq r9, r0, ip, ror r3 │ │ │ │ - rsbeq lr, r1, r0, ror #21 │ │ │ │ - rsbeq lr, r1, r0, asr #14 │ │ │ │ + rsbseq r9, r0, ip, lsl #7 │ │ │ │ + strdeq lr, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, r1, r0, asr r7 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - rsbseq r9, r0, r0, asr r3 │ │ │ │ - rsbeq lr, r1, r8, asr #12 │ │ │ │ - rsbeq lr, r1, ip, asr #22 │ │ │ │ + rsbseq r9, r0, r0, ror #6 │ │ │ │ + rsbeq lr, r1, r8, asr r6 │ │ │ │ + rsbeq lr, r1, ip, asr fp │ │ │ │ andeq r1, r0, r4, lsr #22 │ │ │ │ - rsbseq r9, r0, r8, ror r2 │ │ │ │ - rsbeq lr, r1, r8, ror sl │ │ │ │ - rsbeq lr, r1, r8, lsr r6 │ │ │ │ + rsbseq r9, r0, r8, lsl #5 │ │ │ │ + rsbeq lr, r1, r8, lsl #21 │ │ │ │ + rsbeq lr, r1, r8, asr #12 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ addeq pc, r1, ip, ror #26 │ │ │ │ - @ instruction: 0x00709190 │ │ │ │ - rsbeq lr, r1, r8, ror #18 │ │ │ │ - rsbeq lr, r1, r4, asr r5 │ │ │ │ + rsbseq r9, r0, r0, lsr #3 │ │ │ │ + rsbeq lr, r1, r8, ror r9 │ │ │ │ + rsbeq lr, r1, r4, ror #10 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - rsbseq r9, r0, r8, asr #2 │ │ │ │ - strdeq lr, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq lr, r1, ip, lsl #10 │ │ │ │ + rsbseq r9, r0, r8, asr r1 │ │ │ │ + rsbeq lr, r1, r0, lsl #18 │ │ │ │ + rsbeq lr, r1, ip, lsl r5 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - rsbseq r9, r0, ip, lsl #2 │ │ │ │ - strdeq lr, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq lr, r1, r8, asr #18 │ │ │ │ + rsbseq r9, r0, ip, lsl r1 │ │ │ │ + rsbeq lr, r1, ip, lsl #8 │ │ │ │ + rsbeq lr, r1, r8, asr r9 │ │ │ │ │ │ │ │ 001eb860 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8036,15 +8036,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 1eb9dc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 1eb9e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8054,42 +8054,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 1eb9ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 1eb9f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 1eb984 │ │ │ │ bl 1e3cc0 │ │ │ │ - rsbseq r8, r0, r8, ror #30 │ │ │ │ - strheq lr, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq lr, r1, ip, lsr #6 │ │ │ │ + rsbseq r8, r0, r8, ror pc │ │ │ │ + rsbeq lr, r1, r8, asr #15 │ │ │ │ + rsbeq lr, r1, ip, lsr r3 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - rsbseq r8, r0, ip, lsl pc │ │ │ │ - rsbeq lr, r1, ip, asr #15 │ │ │ │ - rsbeq lr, r1, r4, ror #5 │ │ │ │ + rsbseq r8, r0, ip, lsr #30 │ │ │ │ + ldrdeq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq lr, [r1], #-36 @ 0xffffffdc @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 1eba18 │ │ │ │ ldr r2, [pc, #28] @ 1eba1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 1eba20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ strdeq pc, [r1], r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - rsbeq lr, r1, r4, asr #15 │ │ │ │ + ldrdeq lr, [r1], #-116 @ 0xffffff8c @ │ │ │ │ ldr r1, [pc, #8] @ 1eba34 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c4484 │ │ │ │ - rsbeq lr, r1, r8, lsr #15 │ │ │ │ + b 7c4494 │ │ │ │ + strheq lr, [r1], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 1ebab4 │ │ │ │ ldr r2, [pc, #100] @ 1ebab8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8109,40 +8109,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43be7c │ │ │ │ addeq pc, r1, r4, lsr #19 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - rsbeq lr, r1, ip, lsl #2 │ │ │ │ + rsbeq lr, r1, ip, lsl r1 │ │ │ │ │ │ │ │ 001ebac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 1ebb04 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 7c493c │ │ │ │ + bl 7c494c │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7c493c │ │ │ │ + bl 7c494c │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7c493c │ │ │ │ + b 7c494c │ │ │ │ addeq pc, ip, r0, ror #1 │ │ │ │ │ │ │ │ 001ebb08 : │ │ │ │ ldr r3, [pc, #40] @ 1ebb38 │ │ │ │ ldr r2, [pc, #40] @ 1ebb3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8153,26 +8153,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ addeq pc, r1, r4, ror #17 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ umulleq pc, ip, r4, r0 @ │ │ │ │ - rsbeq lr, r1, r0, asr r0 │ │ │ │ + rsbeq lr, r1, r0, rrx │ │ │ │ │ │ │ │ 001ebb48 : │ │ │ │ ldr r0, [pc, #20] @ 1ebb64 │ │ │ │ ldr r1, [pc, #20] @ 1ebb68 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ addeq pc, ip, r8, rrx │ │ │ │ - rsbeq lr, r1, r4, lsr #32 │ │ │ │ + rsbeq lr, r1, r4, lsr r0 │ │ │ │ │ │ │ │ 001ebb6c : │ │ │ │ ldr r3, [pc, #68] @ 1ebbb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ebba8 │ │ │ │ @@ -8226,15 +8226,15 @@ │ │ │ │ bne 1ebce4 │ │ │ │ ldr r5, [pc, #220] @ 1ebd14 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 1ebd18 │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8276,24 +8276,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq pc, r1, r8, lsl #16 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ @ instruction: 0x008cefb4 │ │ │ │ - rsbeq lr, r1, ip, asr #11 │ │ │ │ + ldrdeq lr, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ addeq r4, r2, r8, asr #7 │ │ │ │ addeq lr, ip, r0, ror #30 │ │ │ │ addeq r4, r2, r0, lsl #7 │ │ │ │ - @ instruction: 0x00708c98 │ │ │ │ - rsbeq sp, r1, ip, lsr #29 │ │ │ │ - rsbeq lr, r1, r0, lsr #10 │ │ │ │ - rsbseq r8, r0, r0, ror ip │ │ │ │ - rsbeq sp, r1, r4, lsl #29 │ │ │ │ - rsbeq lr, r1, r0, lsr #10 │ │ │ │ + rsbseq r8, r0, r8, lsr #25 │ │ │ │ + strheq sp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, r1, r0, lsr r5 │ │ │ │ + rsbseq r8, r0, r0, lsl #25 │ │ │ │ + @ instruction: 0x0061de94 │ │ │ │ + rsbeq lr, r1, r0, lsr r5 │ │ │ │ │ │ │ │ 001ebd38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 1ebdf0 │ │ │ │ @@ -8337,15 +8337,15 @@ │ │ │ │ b 1ebda0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1eba24 │ │ │ │ addeq pc, r1, r4, lsr #13 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ addeq lr, ip, r0, asr lr │ │ │ │ - rsbeq lr, r1, r0, ror #8 │ │ │ │ + rsbeq lr, r1, r0, ror r4 │ │ │ │ addeq lr, ip, ip, lsl #28 │ │ │ │ addeq r4, r2, r8, lsr #4 │ │ │ │ │ │ │ │ 001ebe08 : │ │ │ │ ldr r3, [pc, #60] @ 1ebe4c │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8423,41 +8423,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 1ebfa4 │ │ │ │ bl 1eba38 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 1ebf74 │ │ │ │ ldr r3, [pc, #96] @ 1ebfa8 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 1ebfac │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 1ebf40 │ │ │ │ b 1ebec4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, r1, r4, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq pc, r1, r8, asr #10 │ │ │ │ addeq pc, r1, r8, lsr #10 │ │ │ │ umulleq lr, ip, ip, ip │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r4, asr #16 │ │ │ │ - rsbeq sp, r1, r8, lsl ip │ │ │ │ + rsbeq sp, r1, r8, lsr #24 │ │ │ │ │ │ │ │ 001ebfb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -8476,15 +8476,15 @@ │ │ │ │ │ │ │ │ 001ebff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 1ec1f8 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 1ec1fc │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 1ec1cc │ │ │ │ @@ -8527,15 +8527,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ec0a0 │ │ │ │ ldr r3, [pc, #324] @ 1ec210 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [pc, #308] @ 1ec214 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 1ec100 │ │ │ │ b 1ec130 │ │ │ │ @@ -8576,16 +8576,16 @@ │ │ │ │ bgt 1ec15c │ │ │ │ ldr r0, [pc, #152] @ 1ec220 │ │ │ │ ldr r1, [pc, #152] @ 1ec224 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c4484 │ │ │ │ - bl 809a70 │ │ │ │ + bl 7c4494 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8604,33 +8604,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldrdeq pc, [r1], ip │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ addeq lr, ip, r8, asr #22 │ │ │ │ - rsbeq sp, r1, r4, lsl #22 │ │ │ │ + rsbeq sp, r1, r4, lsl fp │ │ │ │ andeq r1, r0, r4, asr #16 │ │ │ │ addeq lr, ip, ip, ror #21 │ │ │ │ addeq r3, r2, r4, lsr #30 │ │ │ │ addeq lr, ip, r4, lsl #21 │ │ │ │ - rsbeq sp, r1, r4, lsr #20 │ │ │ │ + rsbeq sp, r1, r4, lsr sl │ │ │ │ addeq lr, ip, r0, lsr sl │ │ │ │ - rsbeq sp, r1, ip, ror #19 │ │ │ │ - rsbseq r8, r0, r8, lsl #15 │ │ │ │ - rsbeq lr, r1, r8, asr r0 │ │ │ │ - @ instruction: 0x0061d998 │ │ │ │ + strdeq sp, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x00708798 │ │ │ │ + rsbeq lr, r1, r8, rrx │ │ │ │ + rsbeq sp, r1, r8, lsr #19 │ │ │ │ │ │ │ │ 001ec234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 1ec2d4 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 1ec2d8 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -8651,37 +8651,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 7c4af0 │ │ │ │ + bl 7c4b00 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ andeq r0, r0, r8 │ │ │ │ umulleq pc, r1, ip, r1 @ │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ addeq lr, ip, r4, lsr #18 │ │ │ │ - rsbeq sp, r1, r0, ror #17 │ │ │ │ + strdeq sp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 001ec2e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 1ec3d0 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r5, [pc, #188] @ 1ec3d4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8725,30 +8725,30 @@ │ │ │ │ bne 1ec3a0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 1ec36c │ │ │ │ strdeq pc, [r1], r4 │ │ │ │ addeq lr, ip, r4, lsr #17 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - rsbeq sp, r1, r4, lsl #29 │ │ │ │ + @ instruction: 0x0061de94 │ │ │ │ addeq lr, ip, r4, asr #16 │ │ │ │ andeq r1, r0, r4, asr #16 │ │ │ │ - ldrdeq sp, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, r1, ip, ror #15 │ │ │ │ │ │ │ │ 001ec3ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 1ec4a8 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r5, [pc, #144] @ 1ec4ac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8776,20 +8776,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 1ec46c │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 7c4aa0 │ │ │ │ + bl 7c4ab0 │ │ │ │ b 1ec46c │ │ │ │ strdeq lr, [r1], r0 │ │ │ │ addeq lr, ip, r0, lsr #15 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - rsbeq sp, r1, r0, lsl #27 │ │ │ │ + @ instruction: 0x0061dd90 │ │ │ │ addeq lr, ip, r4, asr #14 │ │ │ │ │ │ │ │ 001ec4bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8864,15 +8864,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ec66c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -8881,30 +8881,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ec5b4 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 1ec5c4 │ │ │ │ ldr r1, [pc, #108] @ 1ec6b8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 1ec6bc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r0, [pc, #96] @ 1ec6c0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 7c4af0 │ │ │ │ + b 7c4b00 │ │ │ │ bl 43c150 │ │ │ │ bl 1ebff4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 1ec234 │ │ │ │ @@ -8912,19 +8912,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 43c0ac │ │ │ │ b 1ec608 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 1ec6c4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ addeq lr, r1, r0, lsl #29 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - rsbeq sp, r1, ip, ror #11 │ │ │ │ - rsbeq sp, r1, r8, lsr #10 │ │ │ │ + strdeq sp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, r1, r8, lsr r5 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ addeq lr, ip, r8, asr r5 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 001ec6c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9016,44 +9016,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 1ec8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 1ec780 │ │ │ │ ldr r0, [pc, #60] @ 1ec8b4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 1ec780 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, ip, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq lr, r1, r8, ror #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq lr, r1, ip, ror #24 │ │ │ │ andeq r2, r0, r4, lsr #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq sp, r1, r8, ror #19 │ │ │ │ - rsbeq sp, r1, r0, lsl sl │ │ │ │ + strdeq sp, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sp, r1, r0, lsr #20 │ │ │ │ │ │ │ │ 001ec8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 1eca1c │ │ │ │ @@ -9117,44 +9117,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 1eca3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 1ec934 │ │ │ │ ldr r0, [pc, #60] @ 1eca40 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 1ec934 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r0, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq lr, [r1], ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0081eab8 │ │ │ │ andeq r2, r0, r8, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq sp, r1, r8, asr #17 │ │ │ │ - rsbeq sp, r1, ip, ror #17 │ │ │ │ + ldrdeq sp, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq sp, [r1], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 001eca44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -9433,20 +9433,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 1ece60 │ │ │ │ b 1eccf8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r8, ror #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, r1, r8, asr r6 │ │ │ │ + rsbeq sp, r1, r8, ror #12 │ │ │ │ strdeq lr, [r1], r4 │ │ │ │ - ldrdeq sp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq sp, r1, r4, ror r5 │ │ │ │ - rsbeq sp, r1, ip, lsl r5 │ │ │ │ - rsbeq sp, r1, ip, asr #9 │ │ │ │ + rsbeq sp, r1, r0, ror #11 │ │ │ │ + rsbeq sp, r1, r4, lsl #11 │ │ │ │ + rsbeq sp, r1, ip, lsr #10 │ │ │ │ + ldrdeq sp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 1ed018 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -9469,15 +9469,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 1ecc6c │ │ │ │ cmp r6, fp │ │ │ │ bge 1ecf78 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 1ed01c │ │ │ │ ldr r1, [pc, #224] @ 1ed020 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -9528,20 +9528,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq sp, r1, r8, ror #8 │ │ │ │ - rsbeq r2, sl, r0, asr #24 │ │ │ │ - rsbeq sp, r1, r4, lsl #8 │ │ │ │ - strdeq sp, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sp, r1, ip, asr #7 │ │ │ │ - ldrsbeq r1, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r1, r8, ror r4 │ │ │ │ + rsbeq r2, sl, r0, asr ip │ │ │ │ + rsbeq sp, r1, r4, lsl r4 │ │ │ │ + rsbeq sp, r1, r0, lsl #8 │ │ │ │ + ldrdeq sp, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r1, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -9567,15 +9567,15 @@ │ │ │ │ bl 1e2ac4 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 1ed100 │ │ │ │ cmp r1, #6 │ │ │ │ beq 1ed0ec │ │ │ │ ldr r7, [pc, #92] @ 1ed114 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ed070 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e1180 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -9628,15 +9628,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 1ed030 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 1ed260 │ │ │ │ ldr r3, [pc, #356] @ 1ed304 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -9719,16 +9719,16 @@ │ │ │ │ blx r4 │ │ │ │ b 1ed254 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0081e2b4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ addeq lr, r1, ip, lsl #3 │ │ │ │ - rsbeq sp, r1, r8, lsr #1 │ │ │ │ - ldrdeq sp, [r1], #-12 @ │ │ │ │ + strheq sp, [r1], #-8 @ │ │ │ │ + rsbeq sp, r1, ip, ror #1 │ │ │ │ │ │ │ │ 001ed314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -9753,15 +9753,15 @@ │ │ │ │ bl 1ed030 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 1ed3ec │ │ │ │ ldr r3, [pc, #200] @ 1ed450 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 1ed3b4 │ │ │ │ mov r1, r4 │ │ │ │ @@ -9804,15 +9804,15 @@ │ │ │ │ blx r3 │ │ │ │ b 1ed3e0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r0, asr #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ addeq lr, r1, r0 │ │ │ │ - strheq ip, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r1, r4, asr #31 │ │ │ │ │ │ │ │ 001ed45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 1ed69c │ │ │ │ @@ -9839,15 +9839,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1ed030 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 1ed668 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -9954,19 +9954,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq sp, r1, r8, ror pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - strheq ip, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq ip, r1, r8, asr #27 │ │ │ │ addeq sp, r1, r4, asr #27 │ │ │ │ - ldrsheq r7, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, r1, r4, asr #27 │ │ │ │ + rsbseq r7, r0, r4, lsl #6 │ │ │ │ ldrdeq ip, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, r1, r4, ror #27 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 001ed6c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -9999,15 +9999,15 @@ │ │ │ │ bhi 1ed7fc │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 1ed828 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -10054,30 +10054,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq sp, r1, r4, lsl sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ addeq sp, r1, r0, ror #24 │ │ │ │ - rsbeq ip, r1, r8, lsr #25 │ │ │ │ - rsbseq r7, r0, r8, ror r1 │ │ │ │ - rsbeq ip, r1, r4, asr #24 │ │ │ │ - rsbeq ip, r1, r0, ror #24 │ │ │ │ + strheq ip, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, r0, r8, lsl #3 │ │ │ │ + rsbeq ip, r1, r4, asr ip │ │ │ │ + rsbeq ip, r1, r0, ror ip │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 1ed86c │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - rsbeq r3, sp, r8, lsl #8 │ │ │ │ + rsbeq r3, sp, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -10215,28 +10215,28 @@ │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r1], r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ addeq sp, r1, r8, ror sl │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ - strheq ip, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, r1, r4, asr #21 │ │ │ │ @ instruction: 0x0081d9b0 │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 5680e4 │ │ │ │ + bl 5680f4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -10256,15 +10256,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 5680c8 │ │ │ │ + bl 5680d8 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 1edcd8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -10359,18 +10359,18 @@ │ │ │ │ b 1edc34 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r1], r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ umulleq sp, r1, r4, r8 │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrdeq ip, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r1, r4, ror #17 │ │ │ │ @ instruction: 0x0081d7b8 │ │ │ │ andeq r2, r0, r8, lsr #30 │ │ │ │ - @ instruction: 0x0061c698 │ │ │ │ + rsbeq ip, r1, r8, lsr #13 │ │ │ │ │ │ │ │ 001edcf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10520,42 +10520,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 1edf68 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 1edf20 │ │ │ │ - @ instruction: 0x0065f69c │ │ │ │ - ldrdeq ip, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq ip, r1, r8, ror #10 │ │ │ │ + rsbeq pc, r5, ip, lsr #13 │ │ │ │ + rsbeq ip, r1, ip, ror #11 │ │ │ │ + rsbeq ip, r1, r8, ror r5 │ │ │ │ │ │ │ │ 001edf6c : │ │ │ │ ldr r3, [pc, #4] @ 1edf78 │ │ │ │ add r3, pc, r3 │ │ │ │ b 1ede58 │ │ │ │ - rsbeq ip, r1, r4, ror #10 │ │ │ │ + rsbeq ip, r1, r4, ror r5 │ │ │ │ │ │ │ │ 001edf7c : │ │ │ │ ldr r3, [pc, #4] @ 1edf88 │ │ │ │ add r3, pc, r3 │ │ │ │ b 1ede58 │ │ │ │ - rsbeq ip, r1, ip, asr r5 │ │ │ │ + rsbeq ip, r1, ip, ror #10 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 1edfbc │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - rsbeq pc, fp, r8, ror #8 │ │ │ │ + rsbeq pc, fp, r8, ror r4 @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 1edff8 │ │ │ │ @@ -10569,16 +10569,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 1ee018 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - strdeq ip, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq ip, r1, ip, ror #9 │ │ │ │ + rsbeq ip, r1, r8, lsl #10 │ │ │ │ + strdeq ip, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 001ee01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -10661,17 +10661,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbeq ip, r1, r8, ror #7 │ │ │ │ - rsbseq r6, r0, r8, asr r8 │ │ │ │ - rsbeq ip, r1, r8, asr #7 │ │ │ │ + strdeq ip, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r6, r0, r8, ror #16 │ │ │ │ + ldrdeq ip, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 001ee180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -10750,15 +10750,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq ip, ip, ip, asr sl │ │ │ │ - ldrdeq r1, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r1, sl, r4, ror #17 │ │ │ │ │ │ │ │ 001ee2cc : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -11301,21 +11301,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 1eeb74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r0, r4, ror #10 │ │ │ │ - ldrsheq r6, [r0], #-0 @ │ │ │ │ - rsbeq fp, r1, r0, lsr sl │ │ │ │ + rsbseq r6, r0, r4, ror r5 │ │ │ │ + rsbseq r6, r0, r0, lsl #2 │ │ │ │ + rsbeq fp, r1, r0, asr #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - ldrsbeq r6, [r0], #-4 @ │ │ │ │ - rsbeq fp, r1, r4, lsl sl │ │ │ │ - rsbeq fp, r1, ip, lsr #20 │ │ │ │ + rsbseq r6, r0, r4, ror #1 │ │ │ │ + rsbeq fp, r1, r4, lsr #20 │ │ │ │ + rsbeq fp, r1, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -11399,24 +11399,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 1eed0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbseq r5, r0, r8, lsr #31 │ │ │ │ - rsbeq fp, r1, r0, ror #17 │ │ │ │ + ldrheq r5, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r5, r0, r0, lsl #31 │ │ │ │ - rsbeq fp, r1, ip, lsl #18 │ │ │ │ - strheq fp, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00705f90 │ │ │ │ + rsbeq fp, r1, ip, lsl r9 │ │ │ │ + rsbeq fp, r1, r8, asr #17 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - rsbseq r5, r0, r4, asr pc │ │ │ │ - rsbeq fp, r1, r0, ror #17 │ │ │ │ - rsbeq fp, r1, ip, lsl #17 │ │ │ │ + rsbseq r5, r0, r4, ror #30 │ │ │ │ + strdeq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x0061b89c │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 1efb64 │ │ │ │ ldr ip, [pc, #3644] @ 1efb68 │ │ │ │ @@ -12330,46 +12330,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq ip, r1, ip, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq ip, r1, r0, lsr r5 │ │ │ │ - rsbseq r5, r0, ip, lsr #19 │ │ │ │ + ldrheq r5, [r0], #-156 @ 0xffffff64 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbseq r5, r0, r0, lsl r8 │ │ │ │ - rsbeq fp, r1, r0, asr r1 │ │ │ │ - rsbeq fp, r1, r8, ror #2 │ │ │ │ + rsbseq r5, r0, r0, lsr #16 │ │ │ │ + rsbeq fp, r1, r0, ror #2 │ │ │ │ + rsbeq fp, r1, r8, ror r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r5, r0, r0, asr r2 │ │ │ │ - rsbseq r5, r0, r8, asr r2 │ │ │ │ - strdeq sl, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r1, r0, lsl ip │ │ │ │ - rsbseq r5, r0, r4, asr #3 │ │ │ │ - rsbeq sl, r1, r8, lsr #23 │ │ │ │ - strdeq sl, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r5, r0, r0, ror #4 │ │ │ │ + rsbseq r5, r0, r8, ror #4 │ │ │ │ + rsbeq sl, r1, r4, lsl #24 │ │ │ │ + rsbeq sl, r1, r0, lsr #24 │ │ │ │ + ldrsbeq r5, [r0], #-20 @ 0xffffffec @ │ │ │ │ + strheq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, r1, ip, lsl #22 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x00705198 │ │ │ │ - rsbeq sl, r1, ip, lsr #23 │ │ │ │ - rsbeq sl, r1, r0, lsr fp │ │ │ │ - rsbseq r5, r0, ip, ror #2 │ │ │ │ - rsbeq sl, r1, ip, ror #22 │ │ │ │ - rsbeq sl, r1, r4, lsr #21 │ │ │ │ + rsbseq r5, r0, r8, lsr #3 │ │ │ │ + strheq sl, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r1, r0, asr #22 │ │ │ │ + rsbseq r5, r0, ip, ror r1 │ │ │ │ + rsbeq sl, r1, ip, ror fp │ │ │ │ + strheq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r5, r0, ip, lsr r1 │ │ │ │ - rsbeq sl, r1, r4, ror sl │ │ │ │ + rsbseq r5, r0, ip, asr #2 │ │ │ │ + rsbeq sl, r1, r4, lsl #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r5, r0, r4, lsl r1 │ │ │ │ - rsbeq sl, r1, r4, ror #21 │ │ │ │ - rsbeq sl, r1, ip, asr #20 │ │ │ │ + rsbseq r5, r0, r4, lsr #2 │ │ │ │ + strdeq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, r1, ip, asr sl │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrsheq r5, [r0], #-0 @ │ │ │ │ - rsbeq sl, r1, ip, lsr #20 │ │ │ │ - rsbseq r5, r0, r4, asr #1 │ │ │ │ - rsbeq sl, r1, r4, lsl #20 │ │ │ │ + rsbseq r5, r0, r0, lsl #2 │ │ │ │ + rsbeq sl, r1, ip, lsr sl │ │ │ │ + ldrsbeq r5, [r0], #-4 @ │ │ │ │ + rsbeq sl, r1, r4, lsl sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 1f0a34 │ │ │ │ ldr ip, [pc, #3624] @ 1f0a38 │ │ │ │ @@ -13279,44 +13279,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq fp, r1, r8, ror #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq fp, r1, r4, asr #12 │ │ │ │ - ldrsbeq r4, [r0], #-165 @ 0xffffff5b @ │ │ │ │ - ldrsheq r4, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, r1, r4, lsr r1 │ │ │ │ - rsbeq sl, r1, ip, asr #2 │ │ │ │ - @ instruction: 0x00704391 │ │ │ │ - rsbseq r4, r0, r4, lsl #7 │ │ │ │ - rsbeq r9, r1, r0, lsr #26 │ │ │ │ - rsbeq r9, r1, ip, lsr sp │ │ │ │ - ldrsheq r4, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq r9, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r9, r1, ip, lsr #24 │ │ │ │ + rsbseq r4, r0, r5, ror #21 │ │ │ │ + rsbseq r4, r0, r4, lsl #16 │ │ │ │ + rsbeq sl, r1, r4, asr #2 │ │ │ │ + rsbeq sl, r1, ip, asr r1 │ │ │ │ + rsbseq r4, r0, r1, lsr #7 │ │ │ │ + @ instruction: 0x00704394 │ │ │ │ + rsbeq r9, r1, r0, lsr sp │ │ │ │ + rsbeq r9, r1, ip, asr #26 │ │ │ │ + rsbseq r4, r0, r4, lsl #6 │ │ │ │ + rsbeq r9, r1, r8, ror #25 │ │ │ │ + rsbeq r9, r1, ip, lsr ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r4, r0, r8, asr #5 │ │ │ │ - ldrdeq r9, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r9, r1, r0, ror #24 │ │ │ │ - @ instruction: 0x0070429c │ │ │ │ - @ instruction: 0x00619c9c │ │ │ │ - ldrdeq r9, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq r4, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r9, r1, ip, ror #25 │ │ │ │ + rsbeq r9, r1, r0, ror ip │ │ │ │ + rsbseq r4, r0, ip, lsr #5 │ │ │ │ + rsbeq r9, r1, ip, lsr #25 │ │ │ │ + rsbeq r9, r1, r4, ror #23 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r4, r0, ip, ror #4 │ │ │ │ - rsbeq r9, r1, r4, lsr #23 │ │ │ │ + rsbseq r4, r0, ip, ror r2 │ │ │ │ + strheq r9, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r4, r0, r4, asr #4 │ │ │ │ - rsbeq r9, r1, r4, lsl ip │ │ │ │ - rsbeq r9, r1, ip, ror fp │ │ │ │ + rsbseq r4, r0, r4, asr r2 │ │ │ │ + rsbeq r9, r1, r4, lsr #24 │ │ │ │ + rsbeq r9, r1, ip, lsl #23 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r4, r0, r0, lsr #4 │ │ │ │ - rsbeq r9, r1, ip, asr fp │ │ │ │ - ldrsheq r4, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, r1, r4, lsr fp │ │ │ │ + rsbseq r4, r0, r0, lsr r2 │ │ │ │ + rsbeq r9, r1, ip, ror #22 │ │ │ │ + rsbseq r4, r0, r4, lsl #4 │ │ │ │ + rsbeq r9, r1, r4, asr #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 1f19cc │ │ │ │ ldr ip, [pc, #3828] @ 1f19d0 │ │ │ │ @@ -14278,48 +14278,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq sl, r1, ip, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq sl, r1, r4, asr r7 │ │ │ │ - ldrsheq r3, [r0], #-182 @ 0xffffff4a @ │ │ │ │ + rsbseq r3, r0, r6, lsl #24 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r3, r0, ip, lsr #20 │ │ │ │ - rsbeq r9, r1, ip, ror #6 │ │ │ │ - rsbeq r9, r1, r4, lsl #7 │ │ │ │ + rsbseq r3, r0, ip, lsr sl │ │ │ │ + rsbeq r9, r1, ip, ror r3 │ │ │ │ + @ instruction: 0x00619394 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbseq r3, r0, r2, asr r4 │ │ │ │ + rsbseq r3, r0, r2, ror #8 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrsheq r3, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r8, r1, ip, lsl #27 │ │ │ │ - rsbeq r8, r1, r8, lsr #27 │ │ │ │ - rsbseq r3, r0, ip, asr r3 │ │ │ │ - rsbeq r8, r1, r0, asr #26 │ │ │ │ - @ instruction: 0x00618c94 │ │ │ │ + rsbseq r3, r0, r0, lsl #8 │ │ │ │ + @ instruction: 0x00618d9c │ │ │ │ + strheq r8, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, r0, ip, ror #6 │ │ │ │ + rsbeq r8, r1, r0, asr sp │ │ │ │ + rsbeq r8, r1, r4, lsr #25 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r3, r0, r0, lsr r3 │ │ │ │ - rsbeq r8, r1, r4, asr #26 │ │ │ │ - rsbeq r8, r1, r8, asr #25 │ │ │ │ - rsbseq r3, r0, r4, lsl #6 │ │ │ │ - rsbeq r8, r1, r4, lsl #26 │ │ │ │ - rsbeq r8, r1, ip, lsr ip │ │ │ │ + rsbseq r3, r0, r0, asr #6 │ │ │ │ + rsbeq r8, r1, r4, asr sp │ │ │ │ + ldrdeq r8, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r0, r4, lsl r3 │ │ │ │ + rsbeq r8, r1, r4, lsl sp │ │ │ │ + rsbeq r8, r1, ip, asr #24 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - ldrsbeq r3, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r1, ip, lsl #24 │ │ │ │ + rsbseq r3, r0, r4, ror #5 │ │ │ │ + rsbeq r8, r1, ip, lsl ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r3, r0, ip, lsr #5 │ │ │ │ - rsbeq r8, r1, ip, ror ip │ │ │ │ - rsbeq r8, r1, r4, ror #23 │ │ │ │ + ldrheq r3, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, r1, ip, lsl #25 │ │ │ │ + strdeq r8, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r3, r0, r8, lsl #5 │ │ │ │ - rsbeq r8, r1, r4, asr #23 │ │ │ │ - rsbseq r3, r0, ip, asr r2 │ │ │ │ - @ instruction: 0x00618b9c │ │ │ │ + @ instruction: 0x00703298 │ │ │ │ + ldrdeq r8, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r3, r0, ip, ror #4 │ │ │ │ + rsbeq r8, r1, ip, lsr #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 1f289c │ │ │ │ ldr ip, [pc, #3608] @ 1f28a0 │ │ │ │ @@ -15225,44 +15225,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq r9, r1, r0, ror r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq r9, [r1], r8 │ │ │ │ - rsbseq r2, r0, fp, ror ip │ │ │ │ - rsbseq r2, r0, r8, lsl #19 │ │ │ │ - rsbeq r8, r1, r8, asr #5 │ │ │ │ - rsbeq r8, r1, r0, ror #5 │ │ │ │ - rsbseq r2, r0, r3, asr #10 │ │ │ │ - rsbseq r2, r0, ip, lsl r5 │ │ │ │ - strheq r7, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r2, r0, ip, lsl #9 │ │ │ │ - rsbeq r7, r1, r0, ror lr │ │ │ │ - rsbeq r7, r1, r4, asr #27 │ │ │ │ + rsbseq r2, r0, fp, lsl #25 │ │ │ │ + @ instruction: 0x00702998 │ │ │ │ + ldrdeq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq r8, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r2, r0, r3, asr r5 │ │ │ │ + rsbseq r2, r0, ip, lsr #10 │ │ │ │ + rsbeq r7, r1, r8, asr #29 │ │ │ │ + rsbeq r7, r1, r4, ror #29 │ │ │ │ + @ instruction: 0x0070249c │ │ │ │ + rsbeq r7, r1, r0, lsl #29 │ │ │ │ + ldrdeq r7, [r1], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r2, r0, r0, ror #8 │ │ │ │ - rsbeq r7, r1, r4, ror lr │ │ │ │ - strdeq r7, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r2, r0, r4, lsr r4 │ │ │ │ - rsbeq r7, r1, r4, lsr lr │ │ │ │ - rsbeq r7, r1, ip, ror #26 │ │ │ │ + rsbseq r2, r0, r0, ror r4 │ │ │ │ + rsbeq r7, r1, r4, lsl #29 │ │ │ │ + rsbeq r7, r1, r8, lsl #28 │ │ │ │ + rsbseq r2, r0, r4, asr #8 │ │ │ │ + rsbeq r7, r1, r4, asr #28 │ │ │ │ + rsbeq r7, r1, ip, ror sp │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r2, r0, r4, lsl #8 │ │ │ │ - rsbeq r7, r1, ip, lsr sp │ │ │ │ + rsbseq r2, r0, r4, lsl r4 │ │ │ │ + rsbeq r7, r1, ip, asr #26 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrsbeq r2, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r7, r1, ip, lsr #27 │ │ │ │ - rsbeq r7, r1, r4, lsl sp │ │ │ │ + rsbseq r2, r0, ip, ror #7 │ │ │ │ + strheq r7, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, r1, r4, lsr #26 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrheq r2, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - strdeq r7, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r2, r0, ip, lsl #7 │ │ │ │ - rsbeq r7, r1, ip, asr #25 │ │ │ │ + rsbseq r2, r0, r8, asr #7 │ │ │ │ + rsbeq r7, r1, r4, lsl #26 │ │ │ │ + @ instruction: 0x0070239c │ │ │ │ + ldrdeq r7, [r1], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 1f2abc │ │ │ │ mov r4, r0 │ │ │ │ @@ -15357,22 +15357,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f2adc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - ldrsbeq r2, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r2, r0, ip, lsr #1 │ │ │ │ + rsbseq r2, r0, r8, ror #5 │ │ │ │ + ldrheq r2, [r0], #-12 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - rsbseq r2, r0, r8, ror r1 │ │ │ │ - rsbeq r7, r1, r0, lsr #23 │ │ │ │ + rsbseq r2, r0, r8, lsl #3 │ │ │ │ + strheq r7, [r1], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -16391,51 +16391,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 1f3074 │ │ │ │ ldrdeq r8, [r1], r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ addeq r8, r1, ip, asr #12 │ │ │ │ - rsbseq r1, r0, lr, lsl #19 │ │ │ │ + @ instruction: 0x0070199e │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbseq r0, r0, r2, lsl #24 │ │ │ │ + rsbseq r0, r0, r2, lsl ip │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - rsbseq r0, r0, r0, ror #21 │ │ │ │ - rsbeq r6, r1, ip, ror r4 │ │ │ │ - @ instruction: 0x00616498 │ │ │ │ + ldrsheq r0, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r1, ip, lsl #9 │ │ │ │ + rsbeq r6, r1, r8, lsr #9 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - ldrheq r0, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - strdeq r6, [r1], #-16 @ │ │ │ │ + rsbseq r0, r0, r8, asr #17 │ │ │ │ + rsbeq r6, r1, r0, lsl #4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x00700890 │ │ │ │ - rsbeq r6, r1, r0, ror #4 │ │ │ │ - rsbeq r6, r1, r8, asr #3 │ │ │ │ + rsbseq r0, r0, r0, lsr #17 │ │ │ │ + rsbeq r6, r1, r0, ror r2 │ │ │ │ + ldrdeq r6, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r0, r0, r8, ror #16 │ │ │ │ - rsbeq r6, r1, ip, ror r2 │ │ │ │ - rsbeq r6, r1, r0, lsl #4 │ │ │ │ - rsbseq r0, r0, ip, lsr r8 │ │ │ │ - rsbeq r6, r1, ip, lsr r2 │ │ │ │ - rsbeq r6, r1, r4, ror r1 │ │ │ │ + rsbseq r0, r0, r8, ror r8 │ │ │ │ + rsbeq r6, r1, ip, lsl #5 │ │ │ │ + rsbeq r6, r1, r0, lsl r2 │ │ │ │ + rsbseq r0, r0, ip, asr #16 │ │ │ │ + rsbeq r6, r1, ip, asr #4 │ │ │ │ + rsbeq r6, r1, r4, lsl #3 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r0, r0, r4, lsl r8 │ │ │ │ - strdeq r6, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r6, r1, ip, asr #2 │ │ │ │ + rsbseq r0, r0, r4, lsr #16 │ │ │ │ + rsbeq r6, r1, r8, lsl #4 │ │ │ │ + rsbeq r6, r1, ip, asr r1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r0, r0, ip, ror #15 │ │ │ │ - rsbeq r6, r1, r4, lsr #2 │ │ │ │ + ldrsheq r0, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, r1, r4, lsr r1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbseq r0, r0, r8, asr #15 │ │ │ │ - rsbeq r6, r1, r4, lsl #2 │ │ │ │ - rsbseq r0, r0, r0, lsr #15 │ │ │ │ - rsbeq r6, r1, r0, ror #1 │ │ │ │ - strdeq r6, [r1], #-8 @ │ │ │ │ + ldrsbeq r0, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, r1, r4, lsl r1 │ │ │ │ + ldrheq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r6, [r1], #-0 @ │ │ │ │ + rsbeq r6, r1, r8, lsl #2 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 1f4150 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 1f3f74 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -17102,15 +17102,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -17130,15 +17130,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1f4764 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -17857,38 +17857,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 1f522c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq r6, r1, r8, lsr pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbseq r0, r0, r3, lsr r3 │ │ │ │ + rsbseq r0, r0, r3, asr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00816bb8 │ │ │ │ - rsbseq r0, r0, ip, asr #1 │ │ │ │ - rsbeq r5, r1, ip, lsl #22 │ │ │ │ - rsbeq r5, r1, r4, lsl #20 │ │ │ │ + ldrsbeq r0, [r0], #-12 @ │ │ │ │ + rsbeq r5, r1, ip, lsl fp │ │ │ │ + rsbeq r5, r1, r4, lsl sl │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbseq r0, r0, r4, lsr #32 │ │ │ │ - rsbeq r5, r1, r4, ror #18 │ │ │ │ - rsbeq r5, r1, ip, ror r9 │ │ │ │ - rsbeq pc, pc, r3, lsr ip @ │ │ │ │ - rsbeq pc, pc, ip, asr #23 │ │ │ │ - rsbeq r5, r1, r8, ror #10 │ │ │ │ - rsbeq r5, r1, r4, lsl #11 │ │ │ │ - strdeq pc, [pc], #-164 @ │ │ │ │ - rsbeq r5, r1, ip, lsr #8 │ │ │ │ + rsbseq r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r5, r1, r4, ror r9 │ │ │ │ + rsbeq r5, r1, ip, lsl #19 │ │ │ │ + rsbeq pc, pc, r3, asr #24 │ │ │ │ + ldrdeq pc, [pc], #-188 @ │ │ │ │ + rsbeq r5, r1, r8, ror r5 │ │ │ │ + @ instruction: 0x00615594 │ │ │ │ + rsbeq pc, pc, r4, lsl #22 │ │ │ │ + rsbeq r5, r1, ip, lsr r4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strheq pc, [pc], #-168 @ │ │ │ │ - rsbeq r5, r1, ip, asr #9 │ │ │ │ - rsbeq r5, r1, r0, asr r4 │ │ │ │ - @ instruction: 0x006ffa90 │ │ │ │ - rsbeq r5, r1, ip, asr #7 │ │ │ │ - rsbeq pc, pc, r4, ror #20 │ │ │ │ - rsbeq r5, r1, r4, lsr #7 │ │ │ │ + rsbeq pc, pc, r8, asr #21 │ │ │ │ + ldrdeq r5, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, r1, r0, ror #8 │ │ │ │ + rsbeq pc, pc, r0, lsr #21 │ │ │ │ + ldrdeq r5, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, pc, r4, ror sl @ │ │ │ │ + strheq r5, [r1], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 1f604c │ │ │ │ ldr ip, [pc, #3588] @ 1f6050 │ │ │ │ @@ -17983,15 +17983,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -18011,15 +18011,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1f5528 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -18788,42 +18788,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq r6, r1, ip, lsr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq pc, pc, ip, ror r5 @ │ │ │ │ + rsbeq pc, pc, ip, lsl #11 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq r5, r1, r0, ror #27 │ │ │ │ - rsbeq pc, pc, r0, lsr #7 │ │ │ │ - rsbeq r4, r1, r0, ror #25 │ │ │ │ - strdeq r4, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + strheq pc, [pc], #-48 @ │ │ │ │ + strdeq r4, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r4, r1, r8, lsl #26 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq pc, pc, r8, ror r2 @ │ │ │ │ - strheq r4, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r4, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, pc, r8, lsl #5 │ │ │ │ + rsbeq r4, r1, r8, asr #25 │ │ │ │ + rsbeq r4, r1, r0, asr #23 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq lr, pc, r4, lsl #28 │ │ │ │ + rsbeq lr, pc, r4, lsl lr @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - rsbeq lr, pc, r8, asr #26 │ │ │ │ - rsbeq r4, r1, r4, ror #13 │ │ │ │ - rsbeq r4, r1, r0, lsl #14 │ │ │ │ - rsbeq lr, pc, r0, ror ip @ │ │ │ │ - rsbeq r4, r1, r8, lsr #11 │ │ │ │ + rsbeq lr, pc, r8, asr sp @ │ │ │ │ + strdeq r4, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, r1, r0, lsl r7 │ │ │ │ + rsbeq lr, pc, r0, lsl #25 │ │ │ │ + strheq r4, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq lr, pc, r0, lsr ip @ │ │ │ │ - rsbeq r4, r1, r4, asr #12 │ │ │ │ - rsbeq r4, r1, r8, asr #11 │ │ │ │ - rsbeq lr, pc, r8, lsl #24 │ │ │ │ - rsbeq r4, r1, r4, asr #10 │ │ │ │ - ldrdeq lr, [pc], #-188 @ │ │ │ │ - rsbeq r4, r1, ip, lsl r5 │ │ │ │ + rsbeq lr, pc, r0, asr #24 │ │ │ │ + rsbeq r4, r1, r4, asr r6 │ │ │ │ + ldrdeq r4, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq lr, pc, r8, lsl ip @ │ │ │ │ + rsbeq r4, r1, r4, asr r5 │ │ │ │ + rsbeq lr, pc, ip, ror #23 │ │ │ │ + rsbeq r4, r1, ip, lsr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -19004,23 +19004,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 1f63d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, pc, r5, lsl r9 @ │ │ │ │ + rsbeq lr, pc, r5, lsr #18 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - @ instruction: 0x006fe894 │ │ │ │ - ldrdeq r4, [r1], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, pc, r4, lsr #17 │ │ │ │ + rsbeq r4, r1, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq lr, pc, r8, ror r8 @ │ │ │ │ - rsbeq r4, r1, r4, lsl r2 │ │ │ │ - rsbeq r4, r1, r0, lsr r2 │ │ │ │ + rsbeq lr, pc, r8, lsl #17 │ │ │ │ + rsbeq r4, r1, r4, lsr #4 │ │ │ │ + rsbeq r4, r1, r0, asr #4 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 1f64ec │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 1f64b4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -19081,18 +19081,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 1f64fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq lr, pc, r1, asr r6 @ │ │ │ │ + rsbeq lr, pc, r1, ror #12 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - rsbeq lr, pc, r8, asr #14 │ │ │ │ - rsbeq r4, r1, r0, ror r1 │ │ │ │ + rsbeq lr, pc, r8, asr r7 @ │ │ │ │ + rsbeq r4, r1, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 1f6794 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -19252,21 +19252,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f67b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strheq lr, [pc], #-71 @ │ │ │ │ - rsbeq lr, pc, sp, ror r4 @ │ │ │ │ - rsbeq lr, pc, r4, asr #9 │ │ │ │ - strdeq r3, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq lr, pc, r7, asr #9 │ │ │ │ + rsbeq lr, pc, sp, lsl #9 │ │ │ │ + ldrdeq lr, [pc], #-68 @ │ │ │ │ + rsbeq r3, r1, ip, lsl #28 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - rsbeq lr, pc, r0, lsr #9 │ │ │ │ - ldrdeq r3, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + strheq lr, [pc], #-64 @ │ │ │ │ + rsbeq r3, r1, r8, ror #27 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19362,19 +19362,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq lr, pc, fp, ror #4 │ │ │ │ + rsbeq lr, pc, fp, ror r2 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq lr, pc, r4, ror #5 │ │ │ │ - rsbeq r3, r1, r0, lsr #24 │ │ │ │ + strdeq lr, [pc], #-36 @ │ │ │ │ + rsbeq r3, r1, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 1f6b38 │ │ │ │ @@ -19484,19 +19484,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1f6b4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq lr, pc, sp, asr #1 │ │ │ │ + ldrdeq lr, [pc], #-13 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - strdeq lr, [pc], #-12 @ │ │ │ │ - rsbeq r3, r1, r4, lsr sl │ │ │ │ + rsbeq lr, pc, ip, lsl #2 │ │ │ │ + rsbeq r3, r1, r4, asr #20 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19578,19 +19578,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1f6cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq sp, pc, r3, ror #29 │ │ │ │ + strdeq sp, [pc], #-227 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq sp, pc, r4, lsl #31 │ │ │ │ - strheq r3, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x006fdf94 │ │ │ │ + rsbeq r3, r1, ip, asr #17 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -19812,17 +19812,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 1f6d10 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 1f6e9c │ │ │ │ - rsbeq sp, pc, r4, asr #25 │ │ │ │ - rsbeq r3, r1, r0, lsr #14 │ │ │ │ - strdeq r3, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq sp, [pc], #-196 @ │ │ │ │ + rsbeq r3, r1, r0, lsr r7 │ │ │ │ + rsbeq r3, r1, ip, lsl #12 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -20046,17 +20046,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 1f70b0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 1f723c │ │ │ │ - rsbeq sp, pc, r4, lsr #18 │ │ │ │ - rsbeq r3, r1, r0, lsl #7 │ │ │ │ - rsbeq r3, r1, ip, asr r2 │ │ │ │ + rsbeq sp, pc, r4, lsr r9 @ │ │ │ │ + @ instruction: 0x00613390 │ │ │ │ + rsbeq r3, r1, ip, ror #4 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -20304,17 +20304,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 1f7478 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 1f7620 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq sp, pc, r0, asr #10 │ │ │ │ - @ instruction: 0x00612f9c │ │ │ │ - rsbeq r2, r1, r8, ror lr │ │ │ │ + rsbeq sp, pc, r0, asr r5 @ │ │ │ │ + rsbeq r2, r1, ip, lsr #31 │ │ │ │ + rsbeq r2, r1, r8, lsl #29 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -20537,17 +20537,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 1f7860 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 1f79e8 │ │ │ │ - rsbeq sp, pc, r8, ror r1 @ │ │ │ │ - ldrdeq r2, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - strheq r2, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, pc, r8, lsl #3 │ │ │ │ + rsbeq r2, r1, r4, ror #23 │ │ │ │ + rsbeq r2, r1, r0, asr #21 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -20956,17 +20956,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 1f80e8 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 1f7e40 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq ip, pc, ip, asr #25 │ │ │ │ - rsbeq r2, r1, r8, lsr #14 │ │ │ │ - rsbeq r2, r1, r4, lsl #12 │ │ │ │ + ldrdeq ip, [pc], #-204 @ │ │ │ │ + rsbeq r2, r1, r8, lsr r7 │ │ │ │ + rsbeq r2, r1, r4, lsl r6 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -21185,22 +21185,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 1f85e8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f85ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq ip, pc, ip, asr r9 @ │ │ │ │ - strdeq ip, [pc], #-105 @ │ │ │ │ + rsbeq ip, pc, ip, ror #18 │ │ │ │ + rsbeq ip, pc, r9, lsl #14 │ │ │ │ svcvc 0x00800000 │ │ │ │ - strheq ip, [pc], #-96 @ │ │ │ │ - rsbeq r2, r1, ip, asr #32 │ │ │ │ - rsbeq r2, r1, r8, rrx │ │ │ │ - rsbeq ip, pc, ip, asr r6 @ │ │ │ │ - @ instruction: 0x00611f9c │ │ │ │ + rsbeq ip, pc, r0, asr #13 │ │ │ │ + rsbeq r2, r1, ip, asr r0 │ │ │ │ + rsbeq r2, r1, r8, ror r0 │ │ │ │ + rsbeq ip, pc, ip, ror #12 │ │ │ │ + rsbeq r1, r1, ip, lsr #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 1f90d0 │ │ │ │ @@ -21274,15 +21274,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 1f8814 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -21892,38 +21892,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 1f9138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq r2, r1, r0, ror #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, pc, r9, asr #5 │ │ │ │ + ldrdeq ip, [pc], #-41 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq r2, r1, r8, lsl #22 │ │ │ │ - rsbeq fp, pc, ip, asr #31 │ │ │ │ - rsbeq r1, r1, ip, lsl #18 │ │ │ │ - rsbeq r1, r1, r4, lsr #18 │ │ │ │ - rsbeq fp, pc, r1, ror ip @ │ │ │ │ - strdeq fp, [pc], #-192 @ │ │ │ │ - rsbeq r1, r1, ip, lsr #12 │ │ │ │ + ldrdeq fp, [pc], #-252 @ │ │ │ │ + rsbeq r1, r1, ip, lsl r9 │ │ │ │ + rsbeq r1, r1, r4, lsr r9 │ │ │ │ + rsbeq fp, pc, r1, lsl #25 │ │ │ │ + rsbeq fp, pc, r0, lsl #26 │ │ │ │ + rsbeq r1, r1, ip, lsr r6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq fp, pc, r0, lsl #25 │ │ │ │ - rsbeq r1, r1, ip, lsl r6 │ │ │ │ - rsbeq r1, r1, r8, lsr r6 │ │ │ │ - rsbeq fp, pc, r4, ror #23 │ │ │ │ - rsbeq r1, r1, ip, asr r6 │ │ │ │ - rsbeq r1, r1, ip, lsl r5 │ │ │ │ + @ instruction: 0x006fbc90 │ │ │ │ + rsbeq r1, r1, ip, lsr #12 │ │ │ │ + rsbeq r1, r1, r8, asr #12 │ │ │ │ + strdeq fp, [pc], #-180 @ │ │ │ │ + rsbeq r1, r1, ip, ror #12 │ │ │ │ + rsbeq r1, r1, ip, lsr #10 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strheq fp, [pc], #-188 @ │ │ │ │ - ldrdeq r1, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r1, r1, r4, asr r5 │ │ │ │ - rsbeq fp, pc, r4, lsl #23 │ │ │ │ - rsbeq r1, r1, r0, asr #9 │ │ │ │ - rsbeq fp, pc, r8, asr fp @ │ │ │ │ - @ instruction: 0x00611498 │ │ │ │ + rsbeq fp, pc, ip, asr #23 │ │ │ │ + rsbeq r1, r1, r0, ror #11 │ │ │ │ + rsbeq r1, r1, r4, ror #10 │ │ │ │ + @ instruction: 0x006fbb94 │ │ │ │ + ldrdeq r1, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq fp, pc, r8, ror #22 │ │ │ │ + rsbeq r1, r1, r8, lsr #9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 1f9d18 │ │ │ │ ldr ip, [pc, #3012] @ 1f9d1c │ │ │ │ @@ -22006,15 +22006,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 1f9394 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -22679,42 +22679,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq r2, r1, r0, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq fp, pc, r6, ror #14 │ │ │ │ + rsbeq fp, pc, r6, ror r7 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq r1, r1, r4, ror pc │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrdeq fp, [pc], #-60 @ │ │ │ │ - rsbeq r0, r1, ip, lsl sp │ │ │ │ - rsbeq r0, r1, r4, lsr sp │ │ │ │ - rsbeq fp, pc, lr, asr r0 @ │ │ │ │ - rsbeq fp, pc, r0, asr #1 │ │ │ │ - strdeq r0, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq fp, pc, ip, ror #7 │ │ │ │ + rsbeq r0, r1, ip, lsr #26 │ │ │ │ + rsbeq r0, r1, r4, asr #26 │ │ │ │ + rsbeq fp, pc, lr, rrx │ │ │ │ + ldrdeq fp, [pc], #-0 @ │ │ │ │ + rsbeq r0, r1, ip, lsl #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq fp, pc, r0, asr #32 │ │ │ │ - ldrdeq r0, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r0, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x006faf9c │ │ │ │ - rsbeq r0, r1, r4, lsl sl │ │ │ │ - ldrdeq r0, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq fp, pc, r0, asr r0 @ │ │ │ │ + rsbeq r0, r1, ip, ror #19 │ │ │ │ + rsbeq r0, r1, r8, lsl #20 │ │ │ │ + rsbeq sl, pc, ip, lsr #31 │ │ │ │ + rsbeq r0, r1, r4, lsr #20 │ │ │ │ + rsbeq r0, r1, r4, ror #17 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq sl, pc, r4, ror pc @ │ │ │ │ - rsbeq r0, r1, r8, lsl #19 │ │ │ │ - rsbeq r0, r1, ip, lsl #18 │ │ │ │ - rsbeq sl, pc, ip, lsr pc @ │ │ │ │ - rsbeq r0, r1, r8, ror r8 │ │ │ │ - rsbeq sl, pc, r0, lsl pc @ │ │ │ │ - rsbeq r0, r1, r0, asr r8 │ │ │ │ + rsbeq sl, pc, r4, lsl #31 │ │ │ │ + @ instruction: 0x00610998 │ │ │ │ + rsbeq r0, r1, ip, lsl r9 │ │ │ │ + rsbeq sl, pc, ip, asr #30 │ │ │ │ + rsbeq r0, r1, r8, lsl #17 │ │ │ │ + rsbeq sl, pc, r0, lsr #30 │ │ │ │ + rsbeq r0, r1, r0, ror #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -22779,30 +22779,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -23041,24 +23041,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq r1, r1, r4, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq sl, pc, r8, asr #27 │ │ │ │ - rsbeq sl, pc, pc, ror #21 │ │ │ │ + ldrdeq sl, [pc], #-216 @ │ │ │ │ + strdeq sl, [pc], #-175 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x008113b4 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq sl, [pc], #-148 @ │ │ │ │ - rsbeq r0, r1, r0, ror r3 │ │ │ │ - rsbeq r0, r1, ip, lsl #7 │ │ │ │ - rsbeq sl, pc, r8, ror #18 │ │ │ │ - rsbeq r0, r1, r8, lsr #5 │ │ │ │ + rsbeq sl, pc, r4, ror #19 │ │ │ │ + rsbeq r0, r1, r0, lsl #7 │ │ │ │ + @ instruction: 0x0061039c │ │ │ │ + rsbeq sl, pc, r8, ror r9 @ │ │ │ │ + strheq r0, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 1fa338 │ │ │ │ ldr ip, [pc, #40] @ 1fa33c │ │ │ │ @@ -23068,17 +23068,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq sl, pc, r0, lsl #18 │ │ │ │ - rsbeq r0, r1, r4, lsl r3 │ │ │ │ - @ instruction: 0x00610298 │ │ │ │ + rsbeq sl, pc, r0, lsl r9 @ │ │ │ │ + rsbeq r0, r1, r4, lsr #6 │ │ │ │ + rsbeq r0, r1, r8, lsr #5 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -23539,20 +23539,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 1faaac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq sl, pc, r8, lsl #5 │ │ │ │ - rsbeq pc, r0, r4, ror #25 │ │ │ │ - rsbeq pc, r0, r0, asr #23 │ │ │ │ + @ instruction: 0x006fa298 │ │ │ │ + strdeq pc, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq pc, [r0], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - rsbeq sl, pc, r4, lsr #3 │ │ │ │ - rsbeq pc, r0, ip, asr #23 │ │ │ │ + strheq sl, [pc], #-20 @ │ │ │ │ + ldrdeq pc, [r0], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -24508,64 +24508,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 1fb234 │ │ │ │ addeq r0, r1, r4, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r0, [r1], r0 @ │ │ │ │ - rsbeq r9, pc, r8, lsl lr @ │ │ │ │ - rsbeq r9, pc, r0, asr #20 │ │ │ │ - rsbeq r9, pc, ip, lsl sl @ │ │ │ │ - rsbeq r9, pc, r0, ror #22 │ │ │ │ - rsbeq r9, pc, ip, lsr fp @ │ │ │ │ - rsbeq r9, pc, r4, asr #19 │ │ │ │ - ldrdeq r9, [pc], #-116 @ │ │ │ │ + rsbeq r9, pc, r8, lsr #28 │ │ │ │ + rsbeq r9, pc, r0, asr sl @ │ │ │ │ + rsbeq r9, pc, ip, lsr #20 │ │ │ │ + rsbeq r9, pc, r0, ror fp @ │ │ │ │ + rsbeq r9, pc, ip, asr #22 │ │ │ │ + ldrdeq r9, [pc], #-148 @ │ │ │ │ + rsbeq r9, pc, r4, ror #15 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - strheq r9, [pc], #-88 @ │ │ │ │ - rsbeq r9, pc, r4, asr #10 │ │ │ │ - rsbeq r9, pc, ip, asr #2 │ │ │ │ - rsbeq r9, pc, ip, rrx │ │ │ │ - rsbeq lr, r0, ip, lsr #19 │ │ │ │ - rsbeq lr, r0, r4, asr #19 │ │ │ │ + rsbeq r9, pc, r8, asr #11 │ │ │ │ + rsbeq r9, pc, r4, asr r5 @ │ │ │ │ + rsbeq r9, pc, ip, asr r1 @ │ │ │ │ + rsbeq r9, pc, ip, ror r0 @ │ │ │ │ + strheq lr, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq lr, [r0], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - rsbeq r8, pc, ip, asr ip @ │ │ │ │ + rsbeq r8, pc, ip, ror #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r8, [pc], #-116 @ │ │ │ │ - @ instruction: 0x0060e190 │ │ │ │ - rsbeq lr, r0, ip, lsr #3 │ │ │ │ - rsbeq r8, pc, r4, ror #10 │ │ │ │ - @ instruction: 0x0060df90 │ │ │ │ + rsbeq r8, pc, r4, lsl #16 │ │ │ │ + rsbeq lr, r0, r0, lsr #3 │ │ │ │ + strheq lr, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, pc, r4, ror r5 @ │ │ │ │ + rsbeq sp, r0, r0, lsr #31 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - rsbeq r8, pc, r8, lsr r4 @ │ │ │ │ - rsbeq sp, r0, r8, lsl #28 │ │ │ │ - rsbeq sp, r0, r0, ror sp │ │ │ │ + rsbeq r8, pc, r8, asr #8 │ │ │ │ + rsbeq sp, r0, r8, lsl lr │ │ │ │ + rsbeq sp, r0, r0, lsl #27 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbeq r8, pc, r0, lsl r4 @ │ │ │ │ - rsbeq sp, r0, r4, lsr #28 │ │ │ │ - rsbeq sp, r0, r8, lsr #27 │ │ │ │ - rsbeq r8, pc, r4, ror #7 │ │ │ │ - rsbeq sp, r0, r4, ror #27 │ │ │ │ - rsbeq sp, r0, ip, lsl sp │ │ │ │ + rsbeq r8, pc, r0, lsr #8 │ │ │ │ + rsbeq sp, r0, r4, lsr lr │ │ │ │ + strheq sp, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq r8, [pc], #-52 @ │ │ │ │ + strdeq sp, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sp, r0, ip, lsr #26 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strheq r8, [pc], #-60 @ │ │ │ │ - rsbeq sp, r0, r0, lsr #27 │ │ │ │ - strdeq sp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, pc, ip, asr #7 │ │ │ │ + strheq sp, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sp, r0, r4, lsl #26 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r8, pc, r4, ror r3 @ │ │ │ │ - strheq sp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sp, r0, ip, asr #25 │ │ │ │ - rsbeq r8, pc, r4, asr r3 @ │ │ │ │ - rsbeq sp, r0, ip, lsl #25 │ │ │ │ - rsbeq r8, pc, r0, lsr r3 @ │ │ │ │ - rsbeq sp, r0, r8, asr sp │ │ │ │ + rsbeq r8, pc, r4, lsl #7 │ │ │ │ + rsbeq sp, r0, r4, asr #25 │ │ │ │ + ldrdeq sp, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r8, pc, r4, ror #6 │ │ │ │ + @ instruction: 0x0060dc9c │ │ │ │ + rsbeq r8, pc, r0, asr #6 │ │ │ │ + rsbeq sp, r0, r8, ror #26 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - rsbeq r8, pc, ip, lsl #6 │ │ │ │ - rsbeq sp, r0, r8, asr #24 │ │ │ │ - rsbeq r8, pc, r0, ror #5 │ │ │ │ - rsbeq sp, r0, r0, lsr #24 │ │ │ │ + rsbeq r8, pc, ip, lsl r3 @ │ │ │ │ + rsbeq sp, r0, r8, asr ip │ │ │ │ + strdeq r8, [pc], #-32 @ │ │ │ │ + rsbeq sp, r0, r0, lsr ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1fc4a8 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -25824,17 +25824,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 1fce54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x006f7e9c │ │ │ │ - strdeq r7, [pc], #-208 @ │ │ │ │ - rsbeq sp, r0, r8, lsl r8 │ │ │ │ + rsbeq r7, pc, ip, lsr #29 │ │ │ │ + rsbeq r7, pc, r0, lsl #28 │ │ │ │ + rsbeq sp, r0, r8, lsr #16 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 1fcf00 │ │ │ │ @@ -26098,17 +26098,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1fd298 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r7, pc, r0, lsr #19 │ │ │ │ - rsbeq sp, r0, ip, lsr r3 │ │ │ │ - rsbeq sp, r0, r8, asr r3 │ │ │ │ + strheq r7, [pc], #-144 @ │ │ │ │ + rsbeq sp, r0, ip, asr #6 │ │ │ │ + rsbeq sp, r0, r8, ror #6 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1fd2f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -26162,16 +26162,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1fa2f8 │ │ │ │ - rsbeq r7, pc, r8, lsr #17 │ │ │ │ - rsbeq sp, r0, r4, ror #3 │ │ │ │ + strheq r7, [pc], #-136 @ │ │ │ │ + strdeq sp, [r0], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -26304,17 +26304,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - ldrdeq r7, [pc], #-101 @ │ │ │ │ - rsbeq r7, pc, ip, ror #12 │ │ │ │ - rsbeq ip, r0, r8, lsr #31 │ │ │ │ + rsbeq r7, pc, r5, ror #13 │ │ │ │ + rsbeq r7, pc, ip, ror r6 @ │ │ │ │ + strheq ip, [r0], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -26490,21 +26490,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1fd8cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - rsbeq r7, pc, r8, lsr #8 │ │ │ │ - rsbeq ip, r0, r4, ror #26 │ │ │ │ + rsbeq r7, pc, r8, lsr r4 @ │ │ │ │ + rsbeq ip, r0, r4, ror sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - rsbeq r7, pc, r8, lsl #7 │ │ │ │ - rsbeq ip, r0, r0, asr #25 │ │ │ │ + @ instruction: 0x006f7398 │ │ │ │ + ldrdeq ip, [r0], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -26598,23 +26598,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 1fda68 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -26639,15 +26639,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 1fdb0c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -26658,21 +26658,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -26773,23 +26773,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 1fdd24 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -26818,15 +26818,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 1fe1e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 1fe1d8 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -26847,24 +26847,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -27307,17 +27307,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 1fe184 │ │ │ │ strdeq sp, [r0], ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq sp, r0, r8, ror #4 │ │ │ │ - strheq r6, [pc], #-128 @ │ │ │ │ - rsbeq ip, r0, r4, asr #6 │ │ │ │ - rsbeq ip, r0, r8, ror #3 │ │ │ │ + rsbeq r6, pc, r0, asr #17 │ │ │ │ + rsbeq ip, r0, r4, asr r3 │ │ │ │ + strdeq ip, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ addeq ip, r0, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -27613,21 +27613,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 1fea58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r6, pc, r2, lsr #9 │ │ │ │ - rsbeq r6, pc, r0, ror #8 │ │ │ │ - rsbeq r6, pc, ip, lsl r2 @ │ │ │ │ - rsbeq fp, r0, r4, asr fp │ │ │ │ + strheq r6, [pc], #-66 @ │ │ │ │ + rsbeq r6, pc, r0, ror r4 @ │ │ │ │ + rsbeq r6, pc, ip, lsr #4 │ │ │ │ + rsbeq fp, r0, r4, ror #22 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - strdeq r6, [pc], #-24 @ │ │ │ │ - rsbeq fp, r0, r0, lsr fp │ │ │ │ + rsbeq r6, pc, r8, lsl #4 │ │ │ │ + rsbeq fp, r0, r0, asr #22 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 1febf8 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -27724,19 +27724,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r6, pc, lr, asr #32 │ │ │ │ + rsbeq r6, pc, lr, asr r0 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq r6, pc, r0, asr #32 │ │ │ │ - rsbeq fp, r0, r8, ror r9 │ │ │ │ + rsbeq r6, pc, r0, asr r0 @ │ │ │ │ + rsbeq fp, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 1fed78 │ │ │ │ @@ -27820,19 +27820,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 1fed8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r5, pc, r0, lsr #29 │ │ │ │ + strheq r5, [pc], #-224 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq r5, pc, r0, asr #29 │ │ │ │ - strdeq fp, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r5, [pc], #-224 @ │ │ │ │ + rsbeq fp, r0, r4, lsl #16 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28015,21 +28015,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq ip, r0, ip, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, pc, ip, lsl lr @ │ │ │ │ - @ instruction: 0x006f5c92 │ │ │ │ + rsbeq r5, pc, ip, lsr #28 │ │ │ │ + rsbeq r5, pc, r2, lsr #25 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ addeq ip, r0, r8, lsr #9 │ │ │ │ - strheq r5, [pc], #-184 @ │ │ │ │ - rsbeq fp, r0, r4, ror #11 │ │ │ │ + rsbeq r5, pc, r8, asr #23 │ │ │ │ + strdeq fp, [r0], #-84 @ 0xffffffac @ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -28194,21 +28194,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 1ff36c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq ip, r0, ip, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, pc, ip, lsl #22 │ │ │ │ - rsbeq r5, pc, r8, lsl #19 │ │ │ │ + rsbeq r5, pc, ip, lsl fp @ │ │ │ │ + @ instruction: 0x006f5998 │ │ │ │ andeq r1, r0, r1 │ │ │ │ umulleq ip, r0, r8, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - strdeq r5, [pc], #-128 @ │ │ │ │ - rsbeq fp, r0, r4, lsl r3 │ │ │ │ + rsbeq r5, pc, r0, lsl #18 │ │ │ │ + rsbeq fp, r0, r4, lsr #6 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28739,20 +28739,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 1ffbec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r5, pc, r6, lsl r7 @ │ │ │ │ - rsbeq r5, pc, r0, lsl #1 │ │ │ │ - rsbeq sl, r0, r0, asr #19 │ │ │ │ - ldrdeq sl, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r5, pc, r0, rrx │ │ │ │ - @ instruction: 0x0060a998 │ │ │ │ + rsbeq r5, pc, r6, lsr #14 │ │ │ │ + @ instruction: 0x006f5090 │ │ │ │ + ldrdeq sl, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r0, r8, ror #19 │ │ │ │ + rsbeq r5, pc, r0, ror r0 @ │ │ │ │ + rsbeq sl, r0, r8, lsr #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 1ffe08 │ │ │ │ @@ -28882,22 +28882,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 1ffe30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldrdeq fp, [r0], ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r4, [pc], #-238 @ │ │ │ │ - strheq r4, [pc], #-252 @ │ │ │ │ + rsbeq r4, pc, lr, asr #29 │ │ │ │ + rsbeq r4, pc, ip, asr #31 │ │ │ │ addeq fp, r0, r8, asr #14 │ │ │ │ - rsbeq r4, pc, ip, lsr #30 │ │ │ │ - strheq r4, [pc], #-236 @ │ │ │ │ - @ instruction: 0x006f4e94 │ │ │ │ - rsbeq r4, pc, ip, lsr #28 │ │ │ │ - rsbeq sl, r0, r4, asr r8 │ │ │ │ + rsbeq r4, pc, ip, lsr pc @ │ │ │ │ + rsbeq r4, pc, ip, asr #29 │ │ │ │ + rsbeq r4, pc, r4, lsr #29 │ │ │ │ + rsbeq r4, pc, ip, lsr lr @ │ │ │ │ + rsbeq sl, r0, r4, ror #16 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -28991,19 +28991,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1fffd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r4, pc, r8, lsr #27 │ │ │ │ + strheq r4, [pc], #-216 @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r4, pc, r0, ror ip @ │ │ │ │ - rsbeq sl, r0, r8, lsr #11 │ │ │ │ + rsbeq r4, pc, r0, lsl #25 │ │ │ │ + strheq sl, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29106,19 +29106,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 2001a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [pc], #-160 @ │ │ │ │ - rsbeq sl, r0, r8, lsl #8 │ │ │ │ - rsbeq r4, pc, r0, lsr #21 │ │ │ │ - rsbeq sl, r0, ip, lsr r4 │ │ │ │ - rsbeq sl, r0, r8, asr r4 │ │ │ │ + rsbeq r4, pc, r0, ror #21 │ │ │ │ + rsbeq sl, r0, r8, lsl r4 │ │ │ │ + strheq r4, [pc], #-160 @ │ │ │ │ + rsbeq sl, r0, ip, asr #8 │ │ │ │ + rsbeq sl, r0, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29269,20 +29269,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r4, pc, r4, lsl #18 │ │ │ │ - rsbeq r4, pc, r8, lsr r8 @ │ │ │ │ - ldrdeq sl, [r0], #-20 @ 0xffffffec @ │ │ │ │ - strdeq sl, [r0], #-16 @ │ │ │ │ - rsbeq r4, pc, r8, lsl r8 @ │ │ │ │ - rsbeq sl, r0, r4, asr r1 │ │ │ │ + rsbeq r4, pc, r4, lsl r9 @ │ │ │ │ + rsbeq r4, pc, r8, asr #16 │ │ │ │ + rsbeq sl, r0, r4, ror #3 │ │ │ │ + rsbeq sl, r0, r0, lsl #4 │ │ │ │ + rsbeq r4, pc, r8, lsr #16 │ │ │ │ + rsbeq sl, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -29433,29 +29433,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2006e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r4, pc, r0, lsl #12 │ │ │ │ - ldrdeq r9, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r9, r0, r8, lsr pc │ │ │ │ + rsbeq r4, pc, r0, lsl r6 @ │ │ │ │ + rsbeq r9, r0, r0, ror #31 │ │ │ │ + rsbeq r9, r0, r8, asr #30 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq r4, [pc], #-88 @ │ │ │ │ - strheq r9, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, r0, r0, lsl pc │ │ │ │ + rsbeq r4, pc, r8, ror #11 │ │ │ │ + rsbeq r9, r0, ip, asr #31 │ │ │ │ + rsbeq r9, r0, r0, lsr #30 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r4, pc, ip, lsr #11 │ │ │ │ - rsbeq r9, r0, ip, lsr #31 │ │ │ │ - rsbeq r9, r0, r4, ror #29 │ │ │ │ + strheq r4, [pc], #-92 @ │ │ │ │ + strheq r9, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r9, [r0], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbeq r4, pc, r4, lsl #11 │ │ │ │ - rsbeq r9, r0, r0, lsr #30 │ │ │ │ - rsbeq r9, r0, ip, lsr pc │ │ │ │ + @ instruction: 0x006f4594 │ │ │ │ + rsbeq r9, r0, r0, lsr pc │ │ │ │ + rsbeq r9, r0, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29623,21 +29623,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 2009c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - rsbeq r4, pc, r4, lsr r3 @ │ │ │ │ - rsbeq r9, r0, ip, ror #24 │ │ │ │ + rsbeq r4, pc, r4, asr #6 │ │ │ │ + rsbeq r9, r0, ip, ror ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - @ instruction: 0x006f4298 │ │ │ │ - rsbeq r9, r0, ip, asr #23 │ │ │ │ + rsbeq r4, pc, r8, lsr #5 │ │ │ │ + ldrdeq r9, [r0], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 200b28 │ │ │ │ @@ -29722,15 +29722,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r0, lsl sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, pc, ip, lsl #4 │ │ │ │ + rsbeq r4, pc, ip, lsl r2 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addeq sl, r0, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -29816,15 +29816,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, r0, r8, r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, pc, r0, lsr #1 │ │ │ │ + strheq r4, [pc], #-0 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ umulleq sl, r0, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -29909,15 +29909,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r0, lsr #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, pc, ip, lsl pc @ │ │ │ │ + rsbeq r3, pc, ip, lsr #30 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq sl, r0, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -30006,15 +30006,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r4, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006f3d9c │ │ │ │ + rsbeq r3, pc, ip, lsr #27 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umulleq sl, r0, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -30190,35 +30190,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -30266,15 +30266,15 @@ │ │ │ │ b 201120 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 201120 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -30433,21 +30433,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq sl, r0, ip, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq sl, r0, r8, ror #3 │ │ │ │ - rsbeq r3, pc, sp, ror #11 │ │ │ │ - rsbeq r3, pc, r4, lsr r6 @ │ │ │ │ - rsbeq r8, r0, r8, ror #30 │ │ │ │ + strdeq r3, [pc], #-93 @ │ │ │ │ + rsbeq r3, pc, r4, asr #12 │ │ │ │ + rsbeq r8, r0, r8, ror pc │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - strdeq r3, [pc], #-80 @ │ │ │ │ - rsbeq r8, r0, ip, lsl #31 │ │ │ │ - rsbeq r8, r0, r8, lsr #31 │ │ │ │ + rsbeq r3, pc, r0, lsl #12 │ │ │ │ + @ instruction: 0x00608f9c │ │ │ │ + strheq r8, [r0], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 201ea0 │ │ │ │ ldr r3, [pc, #2080] @ 201ea4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -30514,23 +30514,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 201798 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30555,29 +30555,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 20183c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -30708,23 +30708,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 201aa0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30752,15 +30752,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 201c94 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 201c8c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -30772,15 +30772,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30969,22 +30969,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq r9, r0, r0, ror sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq r9, r0, ip, ror #19 │ │ │ │ - ldrdeq r2, [pc], #-224 @ │ │ │ │ - rsbeq r8, r0, r4, ror #18 │ │ │ │ - rsbeq r8, r0, r4, lsl #16 │ │ │ │ + rsbeq r2, pc, r0, ror #29 │ │ │ │ + rsbeq r8, r0, r4, ror r9 │ │ │ │ + rsbeq r8, r0, r4, lsl r8 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ addeq r9, r0, ip, ror #11 │ │ │ │ - @ instruction: 0x006f2d90 │ │ │ │ - rsbeq r8, r0, ip, lsr #14 │ │ │ │ - rsbeq r8, r0, r8, asr #14 │ │ │ │ + rsbeq r2, pc, r0, lsr #27 │ │ │ │ + rsbeq r8, r0, ip, lsr r7 │ │ │ │ + rsbeq r8, r0, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -31018,15 +31018,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -31046,15 +31046,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 2020a0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -31186,21 +31186,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 202228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r2, pc, ip, asr #20 │ │ │ │ - rsbeq r8, r0, ip, lsl #9 │ │ │ │ - rsbeq r8, r0, r4, lsl #7 │ │ │ │ + rsbeq r2, pc, ip, asr sl @ │ │ │ │ + @ instruction: 0x0060849c │ │ │ │ + @ instruction: 0x00608394 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq r2, pc, r0, lsr #20 │ │ │ │ - strheq r8, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq r8, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, pc, r0, lsr sl @ │ │ │ │ + rsbeq r8, r0, ip, asr #7 │ │ │ │ + rsbeq r8, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 202484 │ │ │ │ ldr r3, [pc, #576] @ 202488 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -31233,15 +31233,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -31346,22 +31346,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008091b0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq r9, r0, r8, asr #1 │ │ │ │ - rsbeq r2, pc, r4, ror #16 │ │ │ │ - ldrdeq r8, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x0060819c │ │ │ │ + rsbeq r2, pc, r4, ror r8 @ │ │ │ │ + rsbeq r8, r0, ip, ror #5 │ │ │ │ + rsbeq r8, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ addeq r8, r0, r0, asr #31 │ │ │ │ - rsbeq r2, pc, ip, lsr #15 │ │ │ │ - rsbeq r8, r0, r8, asr #2 │ │ │ │ - rsbeq r8, r0, r4, ror #2 │ │ │ │ + strheq r2, [pc], #-124 @ │ │ │ │ + rsbeq r8, r0, r8, asr r1 │ │ │ │ + rsbeq r8, r0, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 202d00 │ │ │ │ mov r7, r3 │ │ │ │ @@ -31421,15 +31421,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 202610 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -31889,29 +31889,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq r8, r0, r4, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ umulleq r8, r0, r8, ip │ │ │ │ - rsbeq r2, pc, ip, lsl #1 │ │ │ │ - rsbeq r7, r0, r8, ror fp │ │ │ │ - rsbeq r7, r0, r0, asr #19 │ │ │ │ + @ instruction: 0x006f209c │ │ │ │ + rsbeq r7, r0, r8, lsl #23 │ │ │ │ + ldrdeq r7, [r0], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r2, pc, ip, asr #32 │ │ │ │ - rsbeq r7, r0, r8, ror #19 │ │ │ │ - rsbeq r7, r0, r4, lsl #20 │ │ │ │ - rsbeq r1, pc, r4, ror #31 │ │ │ │ - rsbeq r7, r0, ip, lsl r9 │ │ │ │ - rsbeq r1, pc, r0, ror #30 │ │ │ │ - ldrdeq r7, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x00607898 │ │ │ │ - rsbeq r1, pc, r0, lsr pc @ │ │ │ │ - rsbeq r7, r0, r0, ror r8 │ │ │ │ + rsbeq r2, pc, ip, asr r0 @ │ │ │ │ strdeq r7, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r7, r0, r4, lsl sl │ │ │ │ + strdeq r1, [pc], #-244 @ │ │ │ │ + rsbeq r7, r0, ip, lsr #18 │ │ │ │ + rsbeq r1, pc, r0, ror pc @ │ │ │ │ + rsbeq r7, r0, r8, ror #19 │ │ │ │ + rsbeq r7, r0, r8, lsr #17 │ │ │ │ + rsbeq r1, pc, r0, asr #30 │ │ │ │ + rsbeq r7, r0, r0, lsl #17 │ │ │ │ + rsbeq r7, r0, r8, lsl #20 │ │ │ │ │ │ │ │ 00202d48 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 202da4 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -31943,17 +31943,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r1, pc, r8, asr lr @ │ │ │ │ - strdeq r7, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r7, r0, r0, lsl r8 │ │ │ │ + rsbeq r1, pc, r8, ror #28 │ │ │ │ + rsbeq r7, r0, r4, lsl #16 │ │ │ │ + rsbeq r7, r0, r0, lsr #16 │ │ │ │ │ │ │ │ 00202de8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -32418,17 +32418,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2034f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2034f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, pc, r8, asr #14 │ │ │ │ - rsbeq r7, r0, r0, ror #1 │ │ │ │ - rsbeq r7, r0, r8, asr #4 │ │ │ │ + rsbeq r1, pc, r8, asr r7 @ │ │ │ │ + strdeq r7, [r0], #-0 @ │ │ │ │ + rsbeq r7, r0, r8, asr r2 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 002034f8 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -32555,23 +32555,23 @@ │ │ │ │ beq 20372c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 203750 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807ff4 │ │ │ │ + bl 808004 │ │ │ │ ldr r3, [pc, #268] @ 2037fc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 203788 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 8085f0 │ │ │ │ + bl 808600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203798 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32654,23 +32654,23 @@ │ │ │ │ beq 2038b0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2038d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807ff0 │ │ │ │ + bl 808000 │ │ │ │ ldr r3, [pc, #268] @ 203980 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 20390c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 8085f0 │ │ │ │ + bl 808600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 20391c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32762,29 +32762,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 203ac8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807510 │ │ │ │ + bl 807520 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 203bbc │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 203b10 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203b20 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -32907,29 +32907,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 203d04 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 80750c │ │ │ │ + bl 80751c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 203df8 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 203d4c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203d5c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -33097,15 +33097,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r0], r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, pc, ip, asr #27 │ │ │ │ + ldrdeq r0, [pc], #-220 @ │ │ │ │ strdeq r7, [r0], r8 │ │ │ │ │ │ │ │ 00203f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33181,15 +33181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, r0, ip, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, pc, r4, lsl #25 │ │ │ │ + @ instruction: 0x006f0c94 │ │ │ │ @ instruction: 0x008073b0 │ │ │ │ │ │ │ │ 0020408c : │ │ │ │ mov r3, #0 │ │ │ │ b 1f1a6c │ │ │ │ │ │ │ │ 00204094 : │ │ │ │ @@ -33485,15 +33485,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2045e8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -34112,39 +34112,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 204f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ addeq r7, r0, r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, pc, r3, lsl #11 │ │ │ │ + @ instruction: 0x006f0593 │ │ │ │ addeq r6, r0, ip, lsr #26 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq r0, [pc], #-20 @ │ │ │ │ - rsbeq r5, r0, r4, lsl fp │ │ │ │ - rsbeq r5, r0, ip, lsr #22 │ │ │ │ - rsbeq pc, lr, r7, lsl #30 │ │ │ │ - rsbeq pc, lr, ip, ror #29 │ │ │ │ - rsbeq r5, r0, r8, lsr #16 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq pc, lr, r0, lsl #29 │ │ │ │ - rsbeq r5, r0, ip, lsl r8 │ │ │ │ + rsbeq r0, pc, r4, ror #3 │ │ │ │ + rsbeq r5, r0, r4, lsr #22 │ │ │ │ + rsbeq r5, r0, ip, lsr fp │ │ │ │ + rsbeq pc, lr, r7, lsl pc @ │ │ │ │ + strdeq pc, [lr], #-236 @ 0xffffff14 @ │ │ │ │ rsbeq r5, r0, r8, lsr r8 │ │ │ │ - rsbeq pc, lr, r4, ror #27 │ │ │ │ - rsbeq r5, r0, ip, asr r8 │ │ │ │ - rsbeq r5, r0, ip, lsl r7 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + @ instruction: 0x006efe90 │ │ │ │ + rsbeq r5, r0, ip, lsr #16 │ │ │ │ + rsbeq r5, r0, r8, asr #16 │ │ │ │ + strdeq pc, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, r0, ip, ror #16 │ │ │ │ + rsbeq r5, r0, ip, lsr #14 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strheq pc, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq r5, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r5, r0, r4, asr r7 │ │ │ │ - rsbeq pc, lr, r4, lsl #27 │ │ │ │ - rsbeq r5, r0, r0, asr #13 │ │ │ │ - rsbeq pc, lr, r8, asr sp @ │ │ │ │ - @ instruction: 0x00605698 │ │ │ │ + rsbeq pc, lr, ip, asr #27 │ │ │ │ + rsbeq r5, r0, r0, ror #15 │ │ │ │ + rsbeq r5, r0, r4, ror #14 │ │ │ │ + @ instruction: 0x006efd94 │ │ │ │ + ldrdeq r5, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, lr, r8, ror #26 │ │ │ │ + rsbeq r5, r0, r8, lsr #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00204f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -34166,23 +34166,23 @@ │ │ │ │ beq 204ff0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 205010 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 808238 │ │ │ │ + bl 808248 │ │ │ │ ldr r3, [pc, #264] @ 2050bc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 205048 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 8085f0 │ │ │ │ + bl 808600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 205058 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -34273,29 +34273,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2051dc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8078c4 │ │ │ │ + bl 8078d4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2052d0 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 205224 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 205234 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -34452,15 +34452,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r0], ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq pc, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, lr, r4, lsl #18 │ │ │ │ addeq r6, r0, r4, lsr #32 │ │ │ │ │ │ │ │ 00205418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -34534,15 +34534,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 205634 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -35154,38 +35154,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 205f60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ @ instruction: 0x00805fb8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, lr, ip, asr #10 │ │ │ │ + rsbeq pc, lr, ip, asr r5 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ strdeq r5, [r0], ip │ │ │ │ - rsbeq pc, lr, ip, lsr #3 │ │ │ │ - rsbeq r4, r0, ip, ror #21 │ │ │ │ - rsbeq r4, r0, r4, lsl #22 │ │ │ │ - strdeq lr, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq lr, lr, ip, asr #29 │ │ │ │ - rsbeq r4, r0, r8, lsl #16 │ │ │ │ + strheq pc, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r4, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, r0, r4, lsl fp │ │ │ │ + rsbeq lr, lr, r4, lsl #30 │ │ │ │ + ldrdeq lr, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r0, r8, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq lr, lr, ip, asr lr │ │ │ │ - strdeq r4, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, r0, r4, lsl r8 │ │ │ │ - strheq lr, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r4, r0, r4, lsr r8 │ │ │ │ - strdeq r4, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq lr, lr, ip, ror #28 │ │ │ │ + rsbeq r4, r0, r8, lsl #16 │ │ │ │ + rsbeq r4, r0, r4, lsr #16 │ │ │ │ + rsbeq lr, lr, ip, asr #27 │ │ │ │ + rsbeq r4, r0, r4, asr #16 │ │ │ │ + rsbeq r4, r0, r4, lsl #14 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - @ instruction: 0x006eed94 │ │ │ │ - rsbeq r4, r0, r8, lsr #15 │ │ │ │ - rsbeq r4, r0, ip, lsr #14 │ │ │ │ - rsbeq lr, lr, ip, asr sp │ │ │ │ - @ instruction: 0x00604698 │ │ │ │ - rsbeq lr, lr, r0, lsr sp │ │ │ │ - rsbeq r4, r0, r0, ror r6 │ │ │ │ + rsbeq lr, lr, r4, lsr #27 │ │ │ │ + strheq r4, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r4, r0, ip, lsr r7 │ │ │ │ + rsbeq lr, lr, ip, ror #26 │ │ │ │ + rsbeq r4, r0, r8, lsr #13 │ │ │ │ + rsbeq lr, lr, r0, asr #26 │ │ │ │ + rsbeq r4, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00205f64 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -35315,30 +35315,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -36163,45 +36163,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq r5, r0, r4, asr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq lr, [lr], #-125 @ 0xffffff83 @ │ │ │ │ + rsbeq lr, lr, sp, lsl #16 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r4, [r0], r8 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strheq sp, [lr], #-233 @ 0xffffff17 @ │ │ │ │ - rsbeq sp, lr, r4, asr #28 │ │ │ │ - rsbeq r3, r0, r0, lsl #15 │ │ │ │ + rsbeq sp, lr, r9, asr #29 │ │ │ │ + rsbeq sp, lr, r4, asr lr │ │ │ │ + @ instruction: 0x00603790 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq sp, lr, r0, lsl #27 │ │ │ │ - rsbeq r3, r0, ip, lsl r7 │ │ │ │ - rsbeq r3, r0, r8, lsr r7 │ │ │ │ + @ instruction: 0x006edd90 │ │ │ │ + rsbeq r3, r0, ip, lsr #14 │ │ │ │ + rsbeq r3, r0, r8, asr #14 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq sp, lr, r4, lsl fp │ │ │ │ - rsbeq r3, r0, ip, lsl #11 │ │ │ │ - rsbeq r3, r0, r8, asr #8 │ │ │ │ + rsbeq sp, lr, r4, lsr #22 │ │ │ │ + @ instruction: 0x0060359c │ │ │ │ + rsbeq r3, r0, r8, asr r4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - ldrdeq sp, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r3, r0, ip, ror #9 │ │ │ │ - rsbeq r3, r0, r0, ror r4 │ │ │ │ - strheq sp, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r3, r0, r8, ror #7 │ │ │ │ + rsbeq sp, lr, r8, ror #21 │ │ │ │ + strdeq r3, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, r0, r0, lsl #9 │ │ │ │ + rsbeq sp, lr, r0, asr #21 │ │ │ │ + strdeq r3, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq sp, lr, ip, lsl #21 │ │ │ │ - rsbeq r3, r0, r8, asr #7 │ │ │ │ - rsbeq sp, lr, r4, ror #20 │ │ │ │ - rsbeq r3, r0, r4, lsr #7 │ │ │ │ - strheq r3, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x006eda9c │ │ │ │ + ldrdeq r3, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sp, lr, r4, ror sl │ │ │ │ + strheq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r3, r0, ip, asr #7 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -36502,34 +36502,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -37309,58 +37309,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 207bcc │ │ │ │ strdeq r4, [r0], ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, lr, sl, ror r5 │ │ │ │ - rsbeq sp, lr, r4, asr r5 │ │ │ │ - strheq sp, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, lr, sl, lsl #11 │ │ │ │ + rsbeq sp, lr, r4, ror #10 │ │ │ │ + rsbeq sp, lr, ip, asr #11 │ │ │ │ addeq r3, r0, ip, asr #26 │ │ │ │ - ldrdeq sp, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq sp, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r2, r0, r8, asr #28 │ │ │ │ - rsbeq r2, r0, r4, lsl #26 │ │ │ │ + rsbeq sp, lr, r4, ror #9 │ │ │ │ + rsbeq sp, lr, r0, ror #7 │ │ │ │ + rsbeq r2, r0, r8, asr lr │ │ │ │ + rsbeq r2, r0, r4, lsl sp │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq sp, lr, r8, lsr #6 │ │ │ │ - rsbeq sp, lr, ip, asr #3 │ │ │ │ - rsbeq sp, lr, r0, lsl #1 │ │ │ │ + rsbeq sp, lr, r8, lsr r3 │ │ │ │ + ldrdeq sp, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x006ed090 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - rsbeq sp, lr, ip, lsl r0 │ │ │ │ - rsbeq ip, lr, r8, lsr #31 │ │ │ │ - rsbeq ip, lr, r4, asr #26 │ │ │ │ + rsbeq sp, lr, ip, lsr #32 │ │ │ │ + strheq ip, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, lr, r4, asr sp │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - rsbeq ip, lr, r4, lsl #21 │ │ │ │ - rsbeq ip, lr, r0, lsr #19 │ │ │ │ - rsbeq r2, r0, r0, ror #5 │ │ │ │ - strdeq r2, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x006eca94 │ │ │ │ + strheq ip, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r2, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r0, r8, lsl #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq ip, lr, r4, asr r5 │ │ │ │ - strdeq r1, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r1, r0, ip, lsl #30 │ │ │ │ - rsbeq ip, lr, r4, asr #5 │ │ │ │ - strdeq r1, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq ip, lr, r4, ror #10 │ │ │ │ + rsbeq r1, r0, r0, lsl #30 │ │ │ │ + rsbeq r1, r0, ip, lsl pc │ │ │ │ + ldrdeq ip, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r1, r0, r0, lsl #26 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - rsbeq ip, lr, r4, asr r1 │ │ │ │ - rsbeq r1, r0, r8, ror #22 │ │ │ │ - rsbeq r1, r0, ip, ror #21 │ │ │ │ - rsbeq ip, lr, r8, lsl #2 │ │ │ │ - rsbeq r1, r0, r0, asr #20 │ │ │ │ - rsbeq ip, lr, r4, ror #1 │ │ │ │ - rsbeq r1, r0, ip, lsl #22 │ │ │ │ + rsbeq ip, lr, r4, ror #2 │ │ │ │ + rsbeq r1, r0, r8, ror fp │ │ │ │ + strdeq r1, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq ip, lr, r8, lsl r1 │ │ │ │ + rsbeq r1, r0, r0, asr sl │ │ │ │ + strdeq ip, [lr], #-4 @ │ │ │ │ + rsbeq r1, r0, ip, lsl fp │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - strheq ip, [lr], #-8 @ │ │ │ │ - strdeq r1, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, lr, r8, asr #1 │ │ │ │ + rsbeq r1, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x006ec09c │ │ │ │ - ldrdeq r1, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r1, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq ip, lr, ip, ror r0 │ │ │ │ - strheq r1, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, lr, ip, lsr #1 │ │ │ │ + rsbeq r1, r0, ip, ror #19 │ │ │ │ + rsbeq r1, r0, r4, lsl #20 │ │ │ │ + rsbeq ip, lr, ip, lsl #1 │ │ │ │ + rsbeq r1, r0, r8, asr #19 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2087e0 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 208174 │ │ │ │ @@ -38150,15 +38150,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 208e04 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -39041,45 +39041,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2098f8 │ │ │ │ addeq r2, r0, ip, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, lr, r2, lsl ip │ │ │ │ + rsbeq fp, lr, r2, lsr #24 │ │ │ │ addeq r2, r0, r8, asr r2 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq fp, lr, r0, lsl #13 │ │ │ │ - rsbeq r0, r0, r0, asr #31 │ │ │ │ - ldrdeq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - ldrdeq fp, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r0, r0, r8, lsl #26 │ │ │ │ + @ instruction: 0x006eb690 │ │ │ │ + ldrdeq r0, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, r0, r8, ror #31 │ │ │ │ + rsbeq fp, lr, r0, ror #7 │ │ │ │ + rsbeq r0, r0, r8, lsl sp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq fp, lr, ip, ror #6 │ │ │ │ - rsbeq r0, r0, r8, asr lr │ │ │ │ - rsbeq r0, r0, r0, lsr #25 │ │ │ │ + rsbeq fp, lr, ip, ror r3 │ │ │ │ + rsbeq r0, r0, r8, ror #28 │ │ │ │ + strheq r0, [r0], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq fp, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r0, r0, r8, ror ip │ │ │ │ - @ instruction: 0x00600c94 │ │ │ │ - rsbeq sl, lr, r0, lsl #23 │ │ │ │ - @ instruction: 0x00600594 │ │ │ │ - rsbeq r0, r0, r8, lsl r5 │ │ │ │ - rsbeq sl, lr, r4, asr fp │ │ │ │ - rsbeq r0, r0, ip, asr #11 │ │ │ │ - rsbeq r0, r0, ip, lsl #9 │ │ │ │ - rsbeq sl, lr, r8, lsr #22 │ │ │ │ - rsbeq r0, r0, r0, ror #8 │ │ │ │ - strdeq sl, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r0, r0, r8, lsr r4 │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - ldrdeq sl, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r0, r0, ip, lsl r4 │ │ │ │ + rsbeq fp, lr, ip, ror #5 │ │ │ │ + rsbeq r0, r0, r8, lsl #25 │ │ │ │ + rsbeq r0, r0, r4, lsr #25 │ │ │ │ + @ instruction: 0x006eab90 │ │ │ │ rsbeq r0, r0, r4, lsr #11 │ │ │ │ + rsbeq r0, r0, r8, lsr #10 │ │ │ │ + rsbeq sl, lr, r4, ror #22 │ │ │ │ + ldrdeq r0, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x0060049c │ │ │ │ + rsbeq sl, lr, r8, lsr fp │ │ │ │ + rsbeq r0, r0, r0, ror r4 │ │ │ │ + rsbeq sl, lr, r8, lsl #22 │ │ │ │ + rsbeq r0, r0, r8, asr #8 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + rsbeq sl, lr, ip, ror #21 │ │ │ │ + rsbeq r0, r0, ip, lsr #8 │ │ │ │ + strheq r0, [r0], #-84 @ 0xffffffac @ │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2098f8 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 209344 │ │ │ │ mov r5, #6 │ │ │ │ @@ -39555,15 +39555,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 20a3e8 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -40442,44 +40442,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 20ae8c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 20ae8c │ │ │ │ addeq r1, r0, r8, lsr r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, lr, r6, lsr r6 │ │ │ │ + rsbeq sl, lr, r6, asr #12 │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq r0, r0, r8, lsl #25 │ │ │ │ - rsbeq r9, lr, r8, lsr lr │ │ │ │ - subseq pc, pc, r0, ror r7 @ │ │ │ │ + rsbeq r9, lr, r8, asr #28 │ │ │ │ + subseq pc, pc, r0, lsl #15 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r9, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - subseq pc, pc, r0, asr #17 │ │ │ │ - subseq pc, pc, r8, lsl #14 │ │ │ │ + rsbeq r9, lr, r4, ror #27 │ │ │ │ + ldrsbeq pc, [pc], #-128 @ │ │ │ │ + subseq pc, pc, r8, lsl r7 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r9, lr, r4, lsl sp │ │ │ │ - subseq pc, pc, r4, asr r6 @ │ │ │ │ - subseq pc, pc, ip, ror #12 │ │ │ │ - ldrdeq r9, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - subseq pc, pc, r8, ror r6 @ │ │ │ │ - @ instruction: 0x005ff694 │ │ │ │ - strheq r9, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq lr, [pc], #-240 @ │ │ │ │ - subseq lr, pc, r4, asr pc @ │ │ │ │ - @ instruction: 0x006e9590 │ │ │ │ - subseq pc, pc, r8 │ │ │ │ - subseq lr, pc, r8, asr #29 │ │ │ │ - rsbeq r9, lr, r4, ror #10 │ │ │ │ - @ instruction: 0x005fee9c │ │ │ │ - rsbeq r9, lr, r4, lsr r5 │ │ │ │ - subseq lr, pc, r4, ror lr @ │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r9, lr, r8, lsl r5 │ │ │ │ - subseq lr, pc, r8, asr lr @ │ │ │ │ + rsbeq r9, lr, r4, lsr #26 │ │ │ │ + subseq pc, pc, r4, ror #12 │ │ │ │ + subseq pc, pc, ip, ror r6 @ │ │ │ │ + rsbeq r9, lr, ip, ror #25 │ │ │ │ + subseq pc, pc, r8, lsl #13 │ │ │ │ + subseq pc, pc, r4, lsr #13 │ │ │ │ + rsbeq r9, lr, ip, asr #11 │ │ │ │ subseq lr, pc, r0, ror #31 │ │ │ │ + subseq lr, pc, r4, ror #30 │ │ │ │ + rsbeq r9, lr, r0, lsr #11 │ │ │ │ + subseq pc, pc, r8, lsl r0 @ │ │ │ │ + ldrsbeq lr, [pc], #-232 @ │ │ │ │ + rsbeq r9, lr, r4, ror r5 │ │ │ │ + subseq lr, pc, ip, lsr #29 │ │ │ │ + rsbeq r9, lr, r4, asr #10 │ │ │ │ + subseq lr, pc, r4, lsl #29 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + rsbeq r9, lr, r8, lsr #10 │ │ │ │ + subseq lr, pc, r8, ror #28 │ │ │ │ + ldrsheq lr, [pc], #-240 @ │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 20a918 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -40946,15 +40946,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 20b99c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41821,48 +41821,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 20c128 │ │ │ │ mov r2, #0 │ │ │ │ b 20c128 │ │ │ │ rsbseq pc, pc, r4, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r9, lr, sl, lsl #1 │ │ │ │ + @ instruction: 0x006e909a │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrheq pc, [pc], #-96 @ │ │ │ │ - rsbeq r8, lr, r4, lsr #16 │ │ │ │ - subseq lr, pc, ip, asr r1 @ │ │ │ │ + rsbeq r8, lr, r4, lsr r8 │ │ │ │ + subseq lr, pc, ip, ror #2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - strheq r8, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - subseq lr, pc, r4, lsr #5 │ │ │ │ - subseq lr, pc, ip, ror #1 │ │ │ │ + rsbeq r8, lr, r8, asr #15 │ │ │ │ + ldrheq lr, [pc], #-36 @ │ │ │ │ + ldrsheq lr, [pc], #-12 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r8, lr, r8, ror #13 │ │ │ │ - subseq lr, pc, r8, lsr #32 │ │ │ │ - subseq lr, pc, r0, asr #32 │ │ │ │ - strheq r8, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq lr, pc, ip, asr #32 │ │ │ │ - subseq lr, pc, r8, rrx │ │ │ │ + strdeq r8, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + subseq lr, pc, r8, lsr r0 @ │ │ │ │ + subseq lr, pc, r0, asr r0 @ │ │ │ │ + rsbeq r8, lr, r0, asr #13 │ │ │ │ + subseq lr, pc, ip, asr r0 @ │ │ │ │ + subseq lr, pc, r8, ror r0 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - rsbeq r7, lr, ip, lsl #30 │ │ │ │ - subseq sp, pc, r0, lsr #18 │ │ │ │ - subseq sp, pc, r4, lsr #17 │ │ │ │ - rsbeq r7, lr, r0, ror #29 │ │ │ │ - subseq sp, pc, r8, asr r9 @ │ │ │ │ - subseq sp, pc, r8, lsl r8 @ │ │ │ │ - strheq r7, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsheq sp, [pc], #-112 @ │ │ │ │ - rsbeq r7, lr, r8, lsl #29 │ │ │ │ - subseq sp, pc, r8, asr #15 │ │ │ │ + rsbeq r7, lr, ip, lsl pc │ │ │ │ + subseq sp, pc, r0, lsr r9 @ │ │ │ │ + ldrheq sp, [pc], #-132 @ │ │ │ │ + strdeq r7, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + subseq sp, pc, r8, ror #18 │ │ │ │ + subseq sp, pc, r8, lsr #16 │ │ │ │ + rsbeq r7, lr, r8, asr #29 │ │ │ │ + subseq sp, pc, r0, lsl #16 │ │ │ │ + @ instruction: 0x006e7e98 │ │ │ │ + ldrsbeq sp, [pc], #-120 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r7, lr, ip, ror #28 │ │ │ │ - subseq sp, pc, ip, lsr #15 │ │ │ │ - subseq sp, pc, r4, lsr r9 @ │ │ │ │ + rsbeq r7, lr, ip, ror lr │ │ │ │ + ldrheq sp, [pc], #-124 @ │ │ │ │ + subseq sp, pc, r4, asr #18 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -42340,26 +42340,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 20cfe8 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 20cfd8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 8085f0 │ │ │ │ + bl 808600 │ │ │ │ cmp r0, #0 │ │ │ │ beq 20cf44 │ │ │ │ b 20ce50 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 807ff4 │ │ │ │ + bl 808004 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -42508,15 +42508,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 20d2ec │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 20d304 │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 20d1fc │ │ │ │ b 20d09c │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -42526,15 +42526,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 807510 │ │ │ │ + bl 807520 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -42702,15 +42702,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, pc, r8, asr #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, lr, r4, asr #17 │ │ │ │ + ldrdeq r7, [lr], #-132 @ 0xffffff7c @ │ │ │ │ rsbseq sp, pc, ip, lsl #31 │ │ │ │ │ │ │ │ 0020d4b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -42829,15 +42829,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 20d6f0 │ │ │ │ @@ -43722,44 +43722,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 20d910 │ │ │ │ rsbseq sp, pc, r8, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, lr, r2, asr #6 │ │ │ │ + rsbeq r7, lr, r2, asr r3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq sp, pc, ip, ror r9 @ │ │ │ │ - rsbeq r6, lr, ip, lsl #22 │ │ │ │ - subseq ip, pc, r4, asr #8 │ │ │ │ + rsbeq r6, lr, ip, lsl fp │ │ │ │ + subseq ip, pc, r4, asr r4 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r6, lr, r8, lsr #21 │ │ │ │ - @ instruction: 0x005fc594 │ │ │ │ - ldrsbeq ip, [pc], #-60 @ │ │ │ │ + strheq r6, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + subseq ip, pc, r4, lsr #11 │ │ │ │ + subseq ip, pc, ip, ror #7 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r6, lr, ip, ror #19 │ │ │ │ - subseq ip, pc, ip, lsr #6 │ │ │ │ - subseq ip, pc, r4, asr #6 │ │ │ │ - strheq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - subseq ip, pc, r0, asr r3 @ │ │ │ │ - subseq ip, pc, ip, ror #6 │ │ │ │ - rsbeq r6, lr, r0, lsr r2 │ │ │ │ - subseq fp, pc, r4, asr #24 │ │ │ │ - subseq fp, pc, r8, asr #23 │ │ │ │ - rsbeq r6, lr, r4, lsl #4 │ │ │ │ - subseq fp, pc, ip, ror ip @ │ │ │ │ - subseq fp, pc, ip, lsr fp @ │ │ │ │ - ldrdeq r6, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq fp, pc, r4, lsl fp @ │ │ │ │ - rsbeq r6, lr, ip, lsr #3 │ │ │ │ - subseq fp, pc, ip, ror #21 │ │ │ │ + strdeq r6, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + subseq ip, pc, ip, lsr r3 @ │ │ │ │ + subseq ip, pc, r4, asr r3 @ │ │ │ │ + rsbeq r6, lr, r4, asr #19 │ │ │ │ + subseq ip, pc, r0, ror #6 │ │ │ │ + subseq ip, pc, ip, ror r3 @ │ │ │ │ + rsbeq r6, lr, r0, asr #4 │ │ │ │ + subseq fp, pc, r4, asr ip @ │ │ │ │ + ldrsbeq fp, [pc], #-184 @ │ │ │ │ + rsbeq r6, lr, r4, lsl r2 │ │ │ │ + subseq fp, pc, ip, lsl #25 │ │ │ │ + subseq fp, pc, ip, asr #22 │ │ │ │ + rsbeq r6, lr, ip, ror #3 │ │ │ │ + subseq fp, pc, r4, lsr #22 │ │ │ │ + strheq r6, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq fp, [pc], #-172 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x006e6190 │ │ │ │ - ldrsbeq fp, [pc], #-160 @ │ │ │ │ - subseq fp, pc, r8, asr ip @ │ │ │ │ + rsbeq r6, lr, r0, lsr #3 │ │ │ │ + subseq fp, pc, r0, ror #21 │ │ │ │ + subseq fp, pc, r8, ror #24 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -44311,31 +44311,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -45094,30 +45094,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 20fbe4 │ │ │ │ rsbseq ip, pc, r4, lsl r9 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, lr, sl, asr #15 │ │ │ │ + ldrdeq r5, [lr], #-122 @ 0xffffff86 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ rsbseq fp, pc, r8, ror sp @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - ldrdeq r4, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - ldrheq sl, [pc], #-92 @ │ │ │ │ - subseq sl, pc, r8, lsl #8 │ │ │ │ + rsbeq r4, lr, r0, ror #21 │ │ │ │ + subseq sl, pc, ip, asr #11 │ │ │ │ + subseq sl, pc, r8, lsl r4 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r4, lr, r4, lsl #21 │ │ │ │ - subseq sl, pc, r0, lsr #8 │ │ │ │ - subseq sl, pc, ip, lsr r4 @ │ │ │ │ - rsbeq r4, lr, r0, asr sl │ │ │ │ - subseq sl, pc, r8, lsl #7 │ │ │ │ + @ instruction: 0x006e4a94 │ │ │ │ + subseq sl, pc, r0, lsr r4 @ │ │ │ │ + subseq sl, pc, ip, asr #8 │ │ │ │ + rsbeq r4, lr, r0, ror #20 │ │ │ │ + @ instruction: 0x005fa398 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -46675,31 +46675,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq r3, lr, r0, ror #20 │ │ │ │ - @ instruction: 0x005f9398 │ │ │ │ - rsbeq r3, lr, r4, lsr sl │ │ │ │ - subseq r9, pc, ip, lsr #9 │ │ │ │ - subseq r9, pc, r0, ror r3 @ │ │ │ │ - rsbeq r3, lr, r8, lsl #20 │ │ │ │ - subseq r9, pc, ip, lsl r4 @ │ │ │ │ - subseq r9, pc, r0, lsr #7 │ │ │ │ - rsbeq r3, lr, r0, ror #19 │ │ │ │ - subseq r9, pc, r8, lsl r3 @ │ │ │ │ + rsbeq r3, lr, r0, ror sl │ │ │ │ + subseq r9, pc, r8, lsr #7 │ │ │ │ + rsbeq r3, lr, r4, asr #20 │ │ │ │ + ldrheq r9, [pc], #-76 @ │ │ │ │ + subseq r9, pc, r0, lsl #7 │ │ │ │ + rsbeq r3, lr, r8, lsl sl │ │ │ │ + subseq r9, pc, ip, lsr #8 │ │ │ │ + ldrheq r9, [pc], #-48 @ │ │ │ │ + strdeq r3, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + subseq r9, pc, r8, lsr #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strheq r3, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsheq r9, [pc], #-36 @ │ │ │ │ - subseq r9, pc, ip, ror r4 @ │ │ │ │ - @ instruction: 0x006e3990 │ │ │ │ - ldrsbeq r9, [pc], #-32 @ │ │ │ │ - subseq r9, pc, r8, ror #5 │ │ │ │ + rsbeq r3, lr, r8, asr #19 │ │ │ │ + subseq r9, pc, r4, lsl #6 │ │ │ │ + subseq r9, pc, ip, lsl #9 │ │ │ │ + rsbeq r3, lr, r0, lsr #19 │ │ │ │ + subseq r9, pc, r0, ror #5 │ │ │ │ + ldrsheq r9, [pc], #-40 @ │ │ │ │ │ │ │ │ 002112f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -46783,15 +46783,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, pc, r0, ror #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r3, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, lr, ip, ror #17 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ rsbseq r9, pc, ip, ror #31 │ │ │ │ │ │ │ │ 00211460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -46814,23 +46814,23 @@ │ │ │ │ beq 211510 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 21151c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8083d0 │ │ │ │ + bl 8083e0 │ │ │ │ ldr r3, [pc, #248] @ 2115cc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 21155c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 8085f0 │ │ │ │ + bl 808600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 21156c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -46918,29 +46918,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2116d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807b30 │ │ │ │ + bl 807b40 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2117cc │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 211728 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 211738 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -47091,15 +47091,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, pc, r0, lsl #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r3, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, lr, r8, lsl #8 │ │ │ │ rsbseq r9, pc, r8, lsr #22 │ │ │ │ │ │ │ │ 00211914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -47185,15 +47185,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -47213,15 +47213,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 211be0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -47938,38 +47938,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2126a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldrheq r9, [pc], #-164 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, lr, sl, lsl r0 │ │ │ │ + rsbeq r3, lr, sl, lsr #32 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, pc, r8, asr #14 │ │ │ │ - rsbeq r2, lr, r8, asr ip │ │ │ │ - @ instruction: 0x005f8698 │ │ │ │ - @ instruction: 0x005f8590 │ │ │ │ + rsbeq r2, lr, r8, ror #24 │ │ │ │ + subseq r8, pc, r8, lsr #13 │ │ │ │ + subseq r8, pc, r0, lsr #11 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - strheq r2, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsheq r8, [pc], #-64 @ │ │ │ │ - subseq r8, pc, r8, lsl #10 │ │ │ │ - rsbeq r2, lr, r6, lsr #18 │ │ │ │ - rsbeq r2, lr, ip, asr r7 │ │ │ │ - ldrsheq r8, [pc], #-8 @ │ │ │ │ - subseq r8, pc, r4, lsl r1 @ │ │ │ │ - rsbeq r2, lr, r4, lsl #13 │ │ │ │ - ldrheq r7, [pc], #-252 @ │ │ │ │ + rsbeq r2, lr, r0, asr #23 │ │ │ │ + subseq r8, pc, r0, lsl #10 │ │ │ │ + subseq r8, pc, r8, lsl r5 @ │ │ │ │ + rsbeq r2, lr, r6, lsr r9 │ │ │ │ + rsbeq r2, lr, ip, ror #14 │ │ │ │ + subseq r8, pc, r8, lsl #2 │ │ │ │ + subseq r8, pc, r4, lsr #2 │ │ │ │ + @ instruction: 0x006e2694 │ │ │ │ + subseq r7, pc, ip, asr #31 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r2, lr, r4, asr #12 │ │ │ │ - subseq r8, pc, r8, asr r0 @ │ │ │ │ - ldrsbeq r7, [pc], #-252 @ │ │ │ │ - rsbeq r2, lr, ip, lsl r6 │ │ │ │ - subseq r7, pc, r8, asr pc @ │ │ │ │ - strdeq r2, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r7, pc, r0, lsr pc @ │ │ │ │ + rsbeq r2, lr, r4, asr r6 │ │ │ │ + subseq r8, pc, r8, rrx │ │ │ │ + subseq r7, pc, ip, ror #31 │ │ │ │ + rsbeq r2, lr, ip, lsr #12 │ │ │ │ + subseq r7, pc, r8, ror #30 │ │ │ │ + rsbeq r2, lr, r0, lsl #12 │ │ │ │ + subseq r7, pc, r0, asr #30 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002126a4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -48110,26 +48110,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2128f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -48158,15 +48158,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2129ac │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -48175,26 +48175,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48262,23 +48262,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 212b50 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -48307,35 +48307,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 212c04 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -48966,44 +48966,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 2132f0 │ │ │ │ rsbseq r8, pc, r0, lsl sp @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r1, [lr], #-211 @ 0xffffff2d @ │ │ │ │ + rsbeq r1, lr, r3, lsl #28 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ rsbseq r8, pc, r0, ror #8 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq r1, lr, r0, lsr #15 │ │ │ │ - subseq r7, pc, r0, ror #3 │ │ │ │ - ldrsbeq r7, [pc], #-4 @ │ │ │ │ + strheq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsheq r7, [pc], #-16 @ │ │ │ │ + subseq r7, pc, r4, ror #1 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq r1, lr, r3, asr r3 │ │ │ │ + rsbeq r1, lr, r3, ror #6 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - rsbeq r1, lr, r8, ror r0 │ │ │ │ - subseq r6, pc, r4, lsl sl @ │ │ │ │ - subseq r6, pc, r0, lsr sl @ │ │ │ │ + rsbeq r1, lr, r8, lsl #1 │ │ │ │ + subseq r6, pc, r4, lsr #20 │ │ │ │ + subseq r6, pc, r0, asr #20 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq r0, lr, ip, lsr #30 │ │ │ │ - subseq r6, pc, r4, ror #16 │ │ │ │ + rsbeq r0, lr, ip, lsr pc │ │ │ │ + subseq r6, pc, r4, ror r8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x006e0e98 │ │ │ │ - subseq r6, pc, ip, lsr #17 │ │ │ │ - subseq r6, pc, r0, lsr r8 @ │ │ │ │ - rsbeq r0, lr, r4, asr lr │ │ │ │ - @ instruction: 0x005f6794 │ │ │ │ - subseq r6, pc, ip, lsr #15 │ │ │ │ - rsbeq r0, lr, r4, lsr lr │ │ │ │ - subseq r6, pc, r0, ror r7 @ │ │ │ │ - rsbeq r0, lr, r0, lsl lr │ │ │ │ - subseq r6, pc, r8, asr #14 │ │ │ │ + rsbeq r0, lr, r8, lsr #29 │ │ │ │ + ldrheq r6, [pc], #-140 @ │ │ │ │ + subseq r6, pc, r0, asr #16 │ │ │ │ + rsbeq r0, lr, r4, ror #28 │ │ │ │ + subseq r6, pc, r4, lsr #15 │ │ │ │ + ldrheq r6, [pc], #-124 @ │ │ │ │ + rsbeq r0, lr, r4, asr #28 │ │ │ │ + subseq r6, pc, r0, lsl #15 │ │ │ │ + rsbeq r0, lr, r0, lsr #28 │ │ │ │ + subseq r6, pc, r8, asr r7 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -49610,26 +49610,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 214058 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -49658,15 +49658,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 214114 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -49675,26 +49675,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -49762,23 +49762,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2142b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -49807,35 +49807,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 21436c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -50009,17 +50009,17 @@ │ │ │ │ bl 1fd398 │ │ │ │ mov r1, r0 │ │ │ │ b 2144e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, pc, r0, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r7, [pc], #-68 @ │ │ │ │ - rsbeq r0, lr, r4, ror r6 │ │ │ │ - ldrheq r6, [pc], #-4 @ │ │ │ │ - subseq r5, pc, r8, lsr #31 │ │ │ │ + rsbeq r0, lr, r4, lsl #13 │ │ │ │ + subseq r6, pc, r4, asr #1 │ │ │ │ + ldrheq r5, [pc], #-248 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0021469c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -50103,15 +50103,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r4, lsr sp @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, lr, r0, lsr r5 │ │ │ │ + rsbeq r0, lr, r0, asr #10 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r6, pc, ip, lsr ip @ │ │ │ │ │ │ │ │ 0021480c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -50201,15 +50201,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r4, asr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r0, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, lr, ip, asr #7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrheq r6, [pc], #-172 @ │ │ │ │ │ │ │ │ 00214988 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -50304,15 +50304,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r0, asr #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, lr, r4, asr #4 │ │ │ │ + rsbeq r0, lr, r4, asr r2 │ │ │ │ rsbseq r6, pc, r0, lsr r9 @ │ │ │ │ │ │ │ │ 00214b18 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50663,19 +50663,19 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 214fcc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r0, lsr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r0, lsr #25 │ │ │ │ - rsbeq pc, sp, ip, lsr ip @ │ │ │ │ + strheq pc, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, sp, ip, asr #24 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsbeq r6, [pc], #-56 @ │ │ │ │ - rsbeq pc, sp, r0, asr #23 │ │ │ │ + ldrdeq pc, [sp], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 002150a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -50757,19 +50757,19 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 215138 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r4, lsr r3 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r4, lsr fp @ │ │ │ │ - ldrdeq pc, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, sp, r4, asr #22 │ │ │ │ + rsbeq pc, sp, r0, ror #21 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r6, pc, r8, ror #4 │ │ │ │ - rsbeq pc, sp, r0, asr sl @ │ │ │ │ + rsbeq pc, sp, r0, ror #20 │ │ │ │ │ │ │ │ 00215210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -50853,28 +50853,28 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2152ac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r0, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r4, lsr #19 │ │ │ │ - rsbeq pc, sp, r8, asr r9 @ │ │ │ │ + strheq pc, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, sp, r8, ror #18 │ │ │ │ ldrsheq r6, [pc], #-12 @ │ │ │ │ │ │ │ │ 00215380 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 2153b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 807808 │ │ │ │ + bl 807818 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2153d8 │ │ │ │ @@ -50973,16 +50973,16 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 215478 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [pc], #-244 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r8, ror #15 │ │ │ │ - @ instruction: 0x006df794 │ │ │ │ + strdeq pc, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq pc, sp, r4, lsr #15 │ │ │ │ rsbseq r5, pc, r0, asr #30 │ │ │ │ │ │ │ │ 00215550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -51059,16 +51059,16 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2155e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r8, ror lr @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r4, ror #12 │ │ │ │ - rsbeq pc, sp, r4, lsr #12 │ │ │ │ + rsbeq pc, sp, r4, ror r6 @ │ │ │ │ + rsbeq pc, sp, r4, lsr r6 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrheq r5, [pc], #-220 @ │ │ │ │ │ │ │ │ 002156a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51144,16 +51144,16 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 215730 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, ip, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r4, lsr #10 │ │ │ │ - ldrdeq pc, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq pc, sp, r4, lsr r5 @ │ │ │ │ + rsbeq pc, sp, r8, ror #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, pc, r0, ror ip @ │ │ │ │ │ │ │ │ 002157f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51229,16 +51229,16 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 21587c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r0, ror #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq pc, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq pc, sp, ip, lsl #7 │ │ │ │ + rsbeq pc, sp, r8, ror #7 │ │ │ │ + @ instruction: 0x006df39c │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, r4, lsr #22 │ │ │ │ │ │ │ │ 0021593c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51316,16 +51316,16 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2159c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f5a94 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r8, lsl #5 │ │ │ │ - rsbeq pc, sp, r4, asr #4 │ │ │ │ + @ instruction: 0x006df298 │ │ │ │ + rsbeq pc, sp, r4, asr r2 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq r5, [pc], #-152 @ │ │ │ │ │ │ │ │ 00215a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51405,16 +51405,16 @@ │ │ │ │ bl 1fffdc │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 215b24 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r8, lsr r9 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sp, r4, lsr #2 │ │ │ │ - rsbeq pc, sp, r8, ror #1 │ │ │ │ + rsbeq pc, sp, r4, lsr r1 @ │ │ │ │ + strdeq pc, [sp], #-8 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r5, pc, ip, ror r8 @ │ │ │ │ │ │ │ │ 00215bec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51520,17 +51520,17 @@ │ │ │ │ b 215ce0 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 215d64 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [pc], #-120 @ │ │ │ │ - rsbeq lr, sp, r4, asr #31 │ │ │ │ + ldrdeq lr, [sp], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, sp, r0, lsr pc │ │ │ │ + rsbeq lr, sp, r0, asr #30 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsbeq r5, [pc], #-96 @ │ │ │ │ │ │ │ │ 00215db4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51636,17 +51636,17 @@ │ │ │ │ b 215ea8 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 215f2c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [pc], #-80 @ │ │ │ │ - strdeq lr, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq lr, sp, ip, lsl #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, sp, r8, ror #26 │ │ │ │ + rsbeq lr, sp, r8, ror sp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, r8, lsl #10 │ │ │ │ │ │ │ │ 00215f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51727,15 +51727,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1fd29c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 216048 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r0, asr r4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, sp, r8, lsr #24 │ │ │ │ + rsbeq lr, sp, r8, lsr ip │ │ │ │ rsbseq r5, pc, r4, lsl #7 │ │ │ │ │ │ │ │ 002160d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -51816,15 +51816,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd29c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2161a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [pc], #-44 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, sp, ip, ror #21 │ │ │ │ + strdeq lr, [sp], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq r5, pc, r8, lsr #4 │ │ │ │ │ │ │ │ 00216230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -51950,20 +51950,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007f5194 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq lr, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq lr, sp, ip, asr #17 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, pc, ip, asr r0 @ │ │ │ │ - rsbeq lr, sp, r0, lsl #16 │ │ │ │ - @ instruction: 0x005f419c │ │ │ │ - ldrheq r4, [pc], #-24 @ │ │ │ │ + rsbeq lr, sp, r0, lsl r8 │ │ │ │ + subseq r4, pc, ip, lsr #3 │ │ │ │ + subseq r4, pc, r8, asr #3 │ │ │ │ │ │ │ │ 00216450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -52088,20 +52088,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r4, pc, r4, ror pc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006de69c │ │ │ │ + rsbeq lr, sp, ip, lsr #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r4, pc, ip, lsr lr @ │ │ │ │ - rsbeq lr, sp, r0, ror #11 │ │ │ │ - subseq r3, pc, ip, ror pc @ │ │ │ │ - @ instruction: 0x005f3f98 │ │ │ │ + strdeq lr, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq r3, pc, ip, lsl #31 │ │ │ │ + subseq r3, pc, r8, lsr #31 │ │ │ │ │ │ │ │ 00216670 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -52202,17 +52202,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r4, pc, ip, asr sp @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r4, [pc], #-196 @ │ │ │ │ - rsbeq lr, sp, r4, lsr #8 │ │ │ │ - subseq r3, pc, r0, asr #27 │ │ │ │ - ldrsbeq r3, [pc], #-220 @ │ │ │ │ + rsbeq lr, sp, r4, lsr r4 │ │ │ │ + ldrsbeq r3, [pc], #-208 @ │ │ │ │ + subseq r3, pc, ip, ror #27 │ │ │ │ │ │ │ │ 00216824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -52291,15 +52291,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1fd29c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2168f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, r8, lsr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, sp, r0, lsl #7 │ │ │ │ + @ instruction: 0x006de390 │ │ │ │ ldrsbeq r4, [pc], #-172 @ │ │ │ │ │ │ │ │ 0021697c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52380,15 +52380,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd29c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 216a4c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, r4, asr sl @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, sp, r4, asr #4 │ │ │ │ + rsbeq lr, sp, r4, asr r2 │ │ │ │ rsbseq r4, pc, r0, lsl #19 │ │ │ │ │ │ │ │ 00216ad8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -52463,15 +52463,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 1fd29c │ │ │ │ ldrb r3, [sp] │ │ │ │ b 216b8c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, r4, ror #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, sp, r4, ror #1 │ │ │ │ + strdeq lr, [sp], #-4 @ │ │ │ │ rsbseq r4, pc, r0, asr #16 │ │ │ │ │ │ │ │ 00216c1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -52565,20 +52565,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldrheq r4, [pc], #-120 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r8, lsr #31 │ │ │ │ - strdeq sp, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq sp, sp, r4, asr #30 │ │ │ │ + strheq sp, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, sp, r4, lsl #30 │ │ │ │ + rsbeq sp, sp, r4, asr pc │ │ │ │ rsbseq r4, pc, r8, ror #13 │ │ │ │ - @ instruction: 0x006dde98 │ │ │ │ - ldrsbeq r3, [pc], #-116 @ │ │ │ │ + rsbeq sp, sp, r8, lsr #29 │ │ │ │ + subseq r3, pc, r4, ror #15 │ │ │ │ │ │ │ │ 00216dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 216f38 │ │ │ │ @@ -52670,21 +52670,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r4, pc, r8, lsl r6 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r8, lsl #28 │ │ │ │ - rsbeq sp, sp, sl, asr sp │ │ │ │ - rsbeq sp, sp, r4, lsr #27 │ │ │ │ + rsbeq sp, sp, r8, lsl lr │ │ │ │ + rsbeq sp, sp, sl, ror #26 │ │ │ │ + strheq sp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r4, pc, r4, asr #10 │ │ │ │ - strdeq sp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r3, pc, r8, lsr r6 @ │ │ │ │ + rsbeq sp, sp, ip, lsl #26 │ │ │ │ + subseq r3, pc, r8, asr #12 │ │ │ │ │ │ │ │ 00216f5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -52779,21 +52779,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r4, pc, ip, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r4, asr ip │ │ │ │ - strheq sp, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq sp, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sp, sp, r4, ror #24 │ │ │ │ + rsbeq sp, sp, r4, asr #23 │ │ │ │ + rsbeq sp, sp, r8, lsl #24 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x007f4398 │ │ │ │ - rsbeq sp, sp, r0, asr fp │ │ │ │ - subseq r3, pc, ip, lsl #9 │ │ │ │ + rsbeq sp, sp, r0, ror #22 │ │ │ │ + @ instruction: 0x005f349c │ │ │ │ │ │ │ │ 00217108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 21728c │ │ │ │ @@ -52887,21 +52887,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r4, pc, ip, asr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, ip, asr #21 │ │ │ │ - rsbeq sp, sp, sl, lsl sl │ │ │ │ - rsbeq sp, sp, r8, asr sl │ │ │ │ + ldrdeq sp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, sp, sl, lsr #20 │ │ │ │ + rsbeq sp, sp, r8, ror #20 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsheq r4, [pc], #-24 @ │ │ │ │ - rsbeq sp, sp, r8, lsr #19 │ │ │ │ - subseq r3, pc, r4, ror #5 │ │ │ │ + strheq sp, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq r3, [pc], #-36 @ │ │ │ │ │ │ │ │ 002172b0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -52994,19 +52994,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r4, pc, ip, lsl #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r0, lsl #18 │ │ │ │ - rsbeq sp, sp, ip, asr #16 │ │ │ │ + rsbeq sp, sp, r0, lsl r9 │ │ │ │ + rsbeq sp, sp, ip, asr r8 │ │ │ │ rsbseq r4, pc, r4, asr r0 @ │ │ │ │ - rsbeq sp, sp, r8, lsl #16 │ │ │ │ - subseq r3, pc, r0, asr #2 │ │ │ │ + rsbeq sp, sp, r8, lsl r8 │ │ │ │ + subseq r3, pc, r0, asr r1 @ │ │ │ │ │ │ │ │ 0021744c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -53099,19 +53099,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r3, pc, r0, lsl #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq sp, [sp], #-102 @ 0xffffff9a @ │ │ │ │ + rsbeq sp, sp, r6, ror #13 │ │ │ │ ldrsbeq r3, [pc], #-236 @ │ │ │ │ - strheq sp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sp, sp, ip, ror #12 │ │ │ │ - subseq r2, pc, r4, lsr #31 │ │ │ │ + rsbeq sp, sp, r4, asr #13 │ │ │ │ + rsbeq sp, sp, ip, ror r6 │ │ │ │ + ldrheq r2, [pc], #-244 @ │ │ │ │ │ │ │ │ 002175e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -53172,15 +53172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, ror #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq sp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sp, sp, r4, ror #11 │ │ │ │ rsbseq r3, pc, r0, asr sp @ │ │ │ │ │ │ │ │ 002176f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53242,15 +53242,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r3, [pc], #-204 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r4, asr #9 │ │ │ │ + ldrdeq sp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, r0, asr #24 │ │ │ │ │ │ │ │ 00217810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53312,15 +53312,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, asr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, ip, lsr #7 │ │ │ │ + strheq sp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ rsbseq r3, pc, r8, lsr #22 │ │ │ │ │ │ │ │ 00217918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53379,15 +53379,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [pc], #-172 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r4, lsr #5 │ │ │ │ + strheq sp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ rsbseq r3, pc, r0, lsr #20 │ │ │ │ │ │ │ │ 00217a1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53449,15 +53449,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [pc], #-152 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r0, lsr #3 │ │ │ │ + strheq sp, [sp], #-16 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, ip, lsl r9 @ │ │ │ │ │ │ │ │ 00217b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53519,15 +53519,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r0, lsr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r8, lsl #1 │ │ │ │ + @ instruction: 0x006dd098 │ │ │ │ rsbseq r3, pc, r4, lsl #16 │ │ │ │ │ │ │ │ 00217c3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53586,15 +53586,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f3798 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r0, lsl #31 │ │ │ │ + @ instruction: 0x006dcf90 │ │ │ │ ldrsheq r3, [pc], #-108 @ │ │ │ │ │ │ │ │ 00217d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53655,15 +53655,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strheq ip, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq ip, sp, r8, asr #29 │ │ │ │ rsbseq r3, pc, r0, lsl #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrsheq r3, [pc], #-84 @ │ │ │ │ │ │ │ │ 00217e5c : │ │ │ │ @@ -53726,15 +53726,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006dcd9c │ │ │ │ + rsbeq ip, sp, ip, lsr #27 │ │ │ │ rsbseq r3, pc, r4, ror #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r3, [pc], #-72 @ │ │ │ │ │ │ │ │ 00217f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53794,15 +53794,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006dcc90 │ │ │ │ + rsbeq ip, sp, r0, lsr #25 │ │ │ │ rsbseq r3, pc, r8, asr r4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, pc, ip, asr #7 │ │ │ │ │ │ │ │ 00218070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53866,15 +53866,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, ror #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r0, ror #22 │ │ │ │ + rsbeq ip, sp, r0, ror fp │ │ │ │ rsbseq r3, pc, r8, asr #5 │ │ │ │ │ │ │ │ 00218180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53936,15 +53936,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, asr r2 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r0, asr sl │ │ │ │ + rsbeq ip, sp, r0, ror #20 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrheq r3, [pc], #-24 @ │ │ │ │ │ │ │ │ 00218298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54006,15 +54006,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, lsr r1 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r8, lsr r9 │ │ │ │ + rsbeq ip, sp, r8, asr #18 │ │ │ │ rsbseq r3, pc, r0, lsr #1 │ │ │ │ │ │ │ │ 002183a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54073,15 +54073,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, lsr r0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r0, lsr r8 │ │ │ │ + rsbeq ip, sp, r0, asr #16 │ │ │ │ @ instruction: 0x007f2f98 │ │ │ │ │ │ │ │ 002184a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54141,15 +54141,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, lsr pc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r8, lsr #14 │ │ │ │ + rsbeq ip, sp, r8, lsr r7 │ │ │ │ @ instruction: 0x007f2e9c │ │ │ │ │ │ │ │ 002185ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54209,15 +54209,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r8, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r0, lsr #12 │ │ │ │ + rsbeq ip, sp, r0, lsr r6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x007f2d94 │ │ │ │ │ │ │ │ 002186bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54277,15 +54277,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r8, lsl sp @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r0, lsl r5 │ │ │ │ + rsbeq ip, sp, r0, lsr #10 │ │ │ │ rsbseq r2, pc, r4, lsl #25 │ │ │ │ │ │ │ │ 002187bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54342,15 +54342,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r8, lsl ip @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r0, lsl r4 │ │ │ │ + rsbeq ip, sp, r0, lsr #8 │ │ │ │ rsbseq r2, pc, r4, lsl #23 │ │ │ │ │ │ │ │ 002188b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54410,15 +54410,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, ip, lsl fp @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r4, lsl r3 │ │ │ │ + rsbeq ip, sp, r4, lsr #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r2, pc, r8, lsl #21 │ │ │ │ │ │ │ │ 002189c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54478,15 +54478,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, ip, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r4, lsl #4 │ │ │ │ + rsbeq ip, sp, r4, lsl r2 │ │ │ │ rsbseq r2, pc, r8, ror r9 @ │ │ │ │ │ │ │ │ 00218ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54543,15 +54543,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, ip, lsl #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, sp, r4, lsl #2 │ │ │ │ + rsbeq ip, sp, r4, lsl r1 │ │ │ │ rsbseq r2, pc, r8, ror r8 @ │ │ │ │ │ │ │ │ 00218bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54614,15 +54614,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, lsl r8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, sp, r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r2, pc, r0, ror r7 @ │ │ │ │ │ │ │ │ 00218ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54685,15 +54685,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r2, [pc], #-100 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq fp, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, sp, r4, ror #29 │ │ │ │ rsbseq r2, pc, r4, asr r6 @ │ │ │ │ │ │ │ │ 00218dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54753,15 +54753,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r8, ror #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r8, asr #27 │ │ │ │ + ldrdeq fp, [sp], #-216 @ 0xffffff28 @ │ │ │ │ rsbseq r2, pc, r8, asr #10 │ │ │ │ │ │ │ │ 00218ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54829,15 +54829,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r2, [pc], #-76 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, sp, ip, lsr #25 │ │ │ │ + strheq fp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq r2, pc, r4, lsr #8 │ │ │ │ │ │ │ │ 0021901c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54904,15 +54904,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f2394 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r4, lsl #23 │ │ │ │ + @ instruction: 0x006dbb94 │ │ │ │ ldrsheq r2, [pc], #-44 @ │ │ │ │ │ │ │ │ 00219140 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55051,17 +55051,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r2, pc, r8, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, pc, ip, asr #2 │ │ │ │ - rsbeq fp, sp, r8, asr #17 │ │ │ │ - subseq r1, pc, r4, ror #4 │ │ │ │ - subseq r1, pc, r0, lsl #5 │ │ │ │ + ldrdeq fp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + subseq r1, pc, r4, ror r2 @ │ │ │ │ + @ instruction: 0x005f1290 │ │ │ │ │ │ │ │ 00219380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -55148,17 +55148,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r2, pc, r8, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, pc, ip, asr #31 │ │ │ │ - rsbeq fp, sp, ip, asr #14 │ │ │ │ - subseq r1, pc, r8, ror #1 │ │ │ │ - subseq r1, pc, r4, lsl #2 │ │ │ │ + rsbeq fp, sp, ip, asr r7 │ │ │ │ + ldrsheq r1, [pc], #-8 @ │ │ │ │ + subseq r1, pc, r4, lsl r1 @ │ │ │ │ │ │ │ │ 002194fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 2195f0 │ │ │ │ @@ -55216,15 +55216,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [pc], #-232 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq fp, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, sp, r0, ror #13 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r8, asr #28 │ │ │ │ │ │ │ │ 00219608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55283,15 +55283,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, ip, asr #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r4, asr #11 │ │ │ │ + ldrdeq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ rsbseq r1, pc, ip, lsr sp @ │ │ │ │ │ │ │ │ 00219704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55347,15 +55347,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [pc], #-192 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r8, asr #9 │ │ │ │ + ldrdeq fp, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ rsbseq r1, pc, r0, asr #24 │ │ │ │ │ │ │ │ 002197fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55414,15 +55414,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [pc], #-184 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq fp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, sp, r0, ror #7 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r8, asr #22 │ │ │ │ │ │ │ │ 00219908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55481,15 +55481,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, ip, asr #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r4, asr #5 │ │ │ │ + ldrdeq fp, [sp], #-36 @ 0xffffffdc @ │ │ │ │ rsbseq r1, pc, ip, lsr sl @ │ │ │ │ │ │ │ │ 00219a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55545,15 +55545,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [pc], #-144 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r8, asr #3 │ │ │ │ + ldrdeq fp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ rsbseq r1, pc, r0, asr #18 │ │ │ │ │ │ │ │ 00219afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55615,15 +55615,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [pc], #-136 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq fp, [sp], #-8 @ │ │ │ │ + rsbeq fp, sp, r8, asr #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, ip, lsr r8 @ │ │ │ │ │ │ │ │ 00219c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55685,15 +55685,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r0, asr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, sp, r0, lsr #31 │ │ │ │ + strheq sl, [sp], #-240 @ 0xffffff10 @ │ │ │ │ rsbseq r1, pc, r4, lsr #14 │ │ │ │ │ │ │ │ 00219d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55752,15 +55752,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [pc], #-104 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006dae98 │ │ │ │ + rsbeq sl, sp, r8, lsr #29 │ │ │ │ rsbseq r1, pc, ip, lsl r6 @ │ │ │ │ │ │ │ │ 00219e20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -55827,15 +55827,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f1590 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, sp, r0, lsl #27 │ │ │ │ + @ instruction: 0x006dad90 │ │ │ │ ldrsheq r1, [pc], #-76 @ │ │ │ │ │ │ │ │ 00219f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -55901,15 +55901,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, ip, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, sp, ip, asr ip │ │ │ │ + rsbeq sl, sp, ip, ror #24 │ │ │ │ ldrsbeq r1, [pc], #-56 @ │ │ │ │ │ │ │ │ 0021a064 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56045,17 +56045,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r1, pc, r4, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, pc, ip, lsr #4 │ │ │ │ - strheq sl, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - subseq r0, pc, ip, asr #6 │ │ │ │ - subseq r0, pc, r8, ror #6 │ │ │ │ + rsbeq sl, sp, r0, asr #19 │ │ │ │ + subseq r0, pc, ip, asr r3 @ │ │ │ │ + subseq r0, pc, r8, ror r3 @ │ │ │ │ │ │ │ │ 0021a298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -56139,17 +56139,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r1, pc, r0, lsr r1 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r1, [pc], #-8 @ │ │ │ │ - rsbeq sl, sp, r0, asr #16 │ │ │ │ - ldrsbeq r0, [pc], #-28 @ │ │ │ │ - ldrsheq r0, [pc], #-24 @ │ │ │ │ + rsbeq sl, sp, r0, asr r8 │ │ │ │ + subseq r0, pc, ip, ror #3 │ │ │ │ + subseq r0, pc, r8, lsl #4 │ │ │ │ │ │ │ │ 0021a408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 21a500 │ │ │ │ @@ -56208,15 +56208,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, ip, asr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, sp, ip, asr #15 │ │ │ │ + ldrdeq sl, [sp], #-124 @ 0xffffff84 @ │ │ │ │ rsbseq r0, pc, r8, lsr pc @ │ │ │ │ │ │ │ │ 0021a510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56276,15 +56276,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r4, asr #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, sp, r4, asr #13 │ │ │ │ + ldrdeq sl, [sp], #-100 @ 0xffffff9c @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r0, pc, r0, lsr lr @ │ │ │ │ │ │ │ │ 0021a620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56344,15 +56344,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r0, [pc], #-212 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq sl, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sl, sp, r4, asr #11 │ │ │ │ rsbseq r0, pc, r0, lsr #26 │ │ │ │ │ │ │ │ 0021a720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56409,15 +56409,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r0, [pc], #-196 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq sl, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sl, sp, r4, asr #9 │ │ │ │ rsbseq r0, pc, r0, lsr #24 │ │ │ │ │ │ │ │ 0021a81c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56476,15 +56476,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r0, [pc], #-184 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sl, sp, r8, asr #7 │ │ │ │ rsbseq r0, pc, r8, lsr #22 │ │ │ │ │ │ │ │ 0021a920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56543,15 +56543,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r0, [pc], #-164 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sl, sp, r4, asr #5 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r0, pc, r4, lsr #20 │ │ │ │ │ │ │ │ 0021aa2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -56610,15 +56610,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r8, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, sp, r8, lsr #3 │ │ │ │ + strheq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ rsbseq r0, pc, r8, lsl r9 @ │ │ │ │ │ │ │ │ 0021ab28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56674,15 +56674,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, ip, lsr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, sp, ip, lsr #1 │ │ │ │ + strheq sl, [sp], #-12 @ │ │ │ │ rsbseq r0, pc, ip, lsl r8 @ │ │ │ │ │ │ │ │ 0021ac20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56734,15 +56734,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r9, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, sp, ip, ror #31 │ │ │ │ rsbseq r0, pc, r0, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, pc, r0, lsr r7 @ │ │ │ │ │ │ │ │ 0021ad10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -56795,15 +56795,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, sp, ip, ror #29 │ │ │ │ + strdeq r9, [sp], #-236 @ 0xffffff14 @ │ │ │ │ ldrheq r0, [pc], #-96 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, pc, r0, asr #12 │ │ │ │ │ │ │ │ 0021adfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56863,15 +56863,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-88 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, sp, r0, asr #27 │ │ │ │ + ldrdeq r9, [sp], #-208 @ 0xffffff30 @ │ │ │ │ rsbseq r0, pc, r8, asr #10 │ │ │ │ │ │ │ │ 0021aefc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56930,15 +56930,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-72 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, sp, r0, asr #25 │ │ │ │ + ldrdeq r9, [sp], #-192 @ 0xffffff40 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, r8, asr #8 │ │ │ │ │ │ │ │ 0021b004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56996,15 +56996,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-48 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r9, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, sp, r8, asr #23 │ │ │ │ rsbseq r0, pc, r0, asr #6 │ │ │ │ │ │ │ │ 0021b100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57060,15 +57060,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-36 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r9, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r9, sp, ip, asr #21 │ │ │ │ rsbseq r0, pc, r4, asr #4 │ │ │ │ │ │ │ │ 0021b1f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57127,15 +57127,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-28 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, sp, r4, asr #19 │ │ │ │ + ldrdeq r9, [sp], #-148 @ 0xffffff6c @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, ip, asr #2 │ │ │ │ │ │ │ │ 0021b300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57193,15 +57193,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r9, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r9, sp, ip, asr #17 │ │ │ │ rsbseq r0, pc, r4, asr #32 │ │ │ │ │ │ │ │ 0021b3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57257,15 +57257,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, sp, r0, asr #15 │ │ │ │ + ldrdeq r9, [sp], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq pc, lr, r8, asr #30 │ │ │ │ │ │ │ │ 0021b4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57323,15 +57323,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, sp, r4, lsl #14 │ │ │ │ + rsbeq r9, sp, r4, lsl r7 │ │ │ │ rsbseq pc, lr, ip, asr #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, ip, asr #28 │ │ │ │ │ │ │ │ 0021b600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -57390,15 +57390,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r9, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, sp, r8, lsl #12 │ │ │ │ rsbseq pc, lr, r0, asr #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, lr, r0, asr #26 │ │ │ │ │ │ │ │ 0021b700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57455,15 +57455,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r9, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, sp, r8, lsl #10 │ │ │ │ rsbseq pc, lr, r0, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, lr, r0, asr #24 │ │ │ │ │ │ │ │ 0021b7fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57523,15 +57523,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r9, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, sp, r4, ror #7 │ │ │ │ rsbseq pc, lr, r8, asr #22 │ │ │ │ │ │ │ │ 0021b8fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57590,15 +57590,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r9, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, sp, r4, ror #5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r8, asr #20 │ │ │ │ │ │ │ │ 0021ba04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57656,15 +57656,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, sp, ip, asr #3 │ │ │ │ + ldrdeq r9, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ rsbseq pc, lr, r0, asr #18 │ │ │ │ │ │ │ │ 0021bb00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57720,15 +57720,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r9, [sp], #-0 @ │ │ │ │ + rsbeq r9, sp, r0, ror #1 │ │ │ │ rsbseq pc, lr, r4, asr #16 │ │ │ │ │ │ │ │ 0021bbf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57784,15 +57784,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r8, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, sp, r4, ror #31 │ │ │ │ rsbseq pc, lr, r4, asr r7 @ │ │ │ │ │ │ │ │ 0021bcf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57849,15 +57849,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r4, ror #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r8, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, sp, ip, ror #29 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, ip, asr r6 @ │ │ │ │ │ │ │ │ 0021bdf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57913,15 +57913,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r4, ror #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r8, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r8, sp, ip, ror #27 │ │ │ │ rsbseq pc, lr, ip, asr r5 @ │ │ │ │ │ │ │ │ 0021bee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57975,15 +57975,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, r8, ror #25 │ │ │ │ + strdeq r8, [sp], #-200 @ 0xffffff38 @ │ │ │ │ rsbseq pc, lr, r8, ror #8 │ │ │ │ │ │ │ │ 0021bfd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58040,15 +58040,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r0, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r8, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r8, sp, r8, lsl #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r8, ror r3 @ │ │ │ │ │ │ │ │ 0021c0d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58104,15 +58104,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r0, lsl #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r8, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r8, sp, r8, lsl #22 │ │ │ │ rsbseq pc, lr, r8, ror r2 @ │ │ │ │ │ │ │ │ 0021c1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58166,15 +58166,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, ip, lsl #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, r4, lsl #20 │ │ │ │ + rsbeq r8, sp, r4, lsl sl │ │ │ │ rsbseq pc, lr, r4, lsl #3 │ │ │ │ │ │ │ │ 0021c2b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58234,15 +58234,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, ip, lsl r1 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r8, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r8, sp, ip, lsl #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r8, lsl #1 │ │ │ │ │ │ │ │ 0021c3c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58301,15 +58301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r0, lsl r0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r8, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, sp, r0, lsl #16 │ │ │ │ rsbseq lr, lr, ip, ror pc │ │ │ │ │ │ │ │ 0021c4c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58366,15 +58366,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, lsl pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r8, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, sp, r0, lsl #14 │ │ │ │ rsbseq lr, lr, ip, ror lr │ │ │ │ │ │ │ │ 0021c5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58439,15 +58439,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [lr], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, r0, ror #11 │ │ │ │ + strdeq r8, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ rsbseq lr, lr, r4, ror #26 │ │ │ │ │ │ │ │ 0021c6dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58511,15 +58511,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq lr, [lr], #-196 @ 0xffffff3c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, r4, asr #9 │ │ │ │ + ldrdeq r8, [sp], #-68 @ 0xffffffbc @ │ │ │ │ rsbseq lr, lr, r8, asr #24 │ │ │ │ │ │ │ │ 0021c7f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58625,15 +58625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, r0, lsl r3 │ │ │ │ + rsbeq r8, sp, r0, lsr #6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x007eea9c │ │ │ │ │ │ │ │ 0021c9b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58688,15 +58688,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r4, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, ip, lsl r2 │ │ │ │ + rsbeq r8, sp, ip, lsr #4 │ │ │ │ rsbseq lr, lr, r0, lsr #19 │ │ │ │ │ │ │ │ 0021caa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58749,15 +58749,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r4, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, ip, lsr #2 │ │ │ │ + rsbeq r8, sp, ip, lsr r1 │ │ │ │ ldrheq lr, [lr], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 0021cb8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58813,15 +58813,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, r8, lsr r0 │ │ │ │ + rsbeq r8, sp, r8, asr #32 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq lr, lr, r4, asr #15 │ │ │ │ │ │ │ │ 0021cc88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58876,15 +58876,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, asr #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r4, asr #30 │ │ │ │ + rsbeq r7, sp, r4, asr pc │ │ │ │ rsbseq lr, lr, r8, asr #13 │ │ │ │ │ │ │ │ 0021cd78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58937,15 +58937,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, asr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r4, asr lr │ │ │ │ + rsbeq r7, sp, r4, ror #28 │ │ │ │ ldrsbeq lr, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 0021ce64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59004,15 +59004,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, ror r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, ip, asr #26 │ │ │ │ + rsbeq r7, sp, ip, asr sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq lr, lr, r0, ror #9 │ │ │ │ │ │ │ │ 0021cf6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59070,15 +59070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r8, asr #24 │ │ │ │ + rsbeq r7, sp, r8, asr ip │ │ │ │ ldrsbeq lr, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0021d068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59134,15 +59134,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, ror #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, ip, asr #22 │ │ │ │ + rsbeq r7, sp, ip, asr fp │ │ │ │ ldrsbeq lr, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 0021d160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59206,15 +59206,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, asr r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r0, asr #20 │ │ │ │ + rsbeq r7, sp, r0, asr sl │ │ │ │ rsbseq lr, lr, r8, asr #3 │ │ │ │ │ │ │ │ 0021d278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59277,15 +59277,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, lsr r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r8, lsr #18 │ │ │ │ + rsbeq r7, sp, r8, lsr r9 │ │ │ │ ldrheq lr, [lr], #-0 @ │ │ │ │ │ │ │ │ 0021d38c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59391,15 +59391,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, lsl #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r8, lsl #15 │ │ │ │ + @ instruction: 0x006d7798 │ │ │ │ rsbseq sp, lr, r0, lsl #30 │ │ │ │ │ │ │ │ 0021d544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59456,15 +59456,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ede90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006d7690 │ │ │ │ + rsbeq r7, sp, r0, lsr #13 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq sp, lr, r8, lsl #28 │ │ │ │ │ │ │ │ 0021d644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59520,15 +59520,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007edd90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006d7590 │ │ │ │ + rsbeq r7, sp, r0, lsr #11 │ │ │ │ rsbseq sp, lr, r8, lsl #26 │ │ │ │ │ │ │ │ 0021d738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59582,15 +59582,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007edc9c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006d749c │ │ │ │ + rsbeq r7, sp, ip, lsr #9 │ │ │ │ rsbseq sp, lr, r4, lsl ip │ │ │ │ │ │ │ │ 0021d828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59645,15 +59645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, ip, lsr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, ip, lsr #7 │ │ │ │ + strheq r7, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ rsbseq sp, lr, r8, lsr #22 │ │ │ │ │ │ │ │ 0021d91c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59709,15 +59709,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sp, [lr], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r7, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r7, sp, r8, asr #5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq sp, lr, r4, lsr sl │ │ │ │ │ │ │ │ 0021da18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59772,15 +59772,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sp, [lr], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r7, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r7, sp, ip, asr #3 │ │ │ │ rsbseq sp, lr, r8, lsr r9 │ │ │ │ │ │ │ │ 0021db08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59833,15 +59833,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, ip, asr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, ip, asr #1 │ │ │ │ + ldrdeq r7, [sp], #-12 @ │ │ │ │ rsbseq sp, lr, r8, asr #16 │ │ │ │ │ │ │ │ 0021dbf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59924,15 +59924,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 21dc68 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [lr], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r6, sp, ip, asr pc │ │ │ │ + rsbeq r6, sp, ip, ror #30 │ │ │ │ rsbseq sp, lr, r4, lsl #14 │ │ │ │ │ │ │ │ 0021dd58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60016,15 +60016,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21ddd0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, ror r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r6, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, sp, r4, lsl #28 │ │ │ │ @ instruction: 0x007ed59c │ │ │ │ │ │ │ │ 0021dec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60108,15 +60108,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21df38 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, lsl r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r6, sp, ip, lsl #25 │ │ │ │ + @ instruction: 0x006d6c9c │ │ │ │ rsbseq sp, lr, r4, lsr r4 │ │ │ │ │ │ │ │ 0021e028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60192,15 +60192,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21e09c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, lsr #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r6, sp, r0, asr #22 │ │ │ │ + rsbeq r6, sp, r0, asr fp │ │ │ │ rsbseq sp, lr, r8, ror #5 │ │ │ │ │ │ │ │ 0021e170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60275,15 +60275,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21e1e0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, ip, ror #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r6, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, sp, ip, lsl #20 │ │ │ │ rsbseq sp, lr, r4, lsr #3 │ │ │ │ │ │ │ │ 0021e2b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60358,15 +60358,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21e324 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r6, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r6, sp, r8, asr #17 │ │ │ │ rsbseq sp, lr, r0, rrx │ │ │ │ │ │ │ │ 0021e3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60441,15 +60441,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21e468 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r4, ror #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r6, sp, r4, ror r7 │ │ │ │ + rsbeq r6, sp, r4, lsl #15 │ │ │ │ rsbseq ip, lr, ip, lsl pc │ │ │ │ │ │ │ │ 0021e53c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60467,15 +60467,15 @@ │ │ │ │ bne 21e5d8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 21e5d8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 21e5d8 │ │ │ │ - bl 8081bc │ │ │ │ + bl 8081cc │ │ │ │ ldr r2, [pc, #284] @ 21e6bc │ │ │ │ ldr r3, [pc, #276] @ 21e6b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60543,15 +60543,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e598 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r0, lsr #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, lr, r4, asr lr │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x006d659c │ │ │ │ + rsbeq r6, sp, ip, lsr #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e6cc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 21e53c │ │ │ │ @@ -60579,15 +60579,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 21e780 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 21e780 │ │ │ │ - bl 8081bc │ │ │ │ + bl 8081cc │ │ │ │ ldr r2, [pc, #260] @ 21e84c │ │ │ │ ldr r3, [pc, #252] @ 21e848 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60648,15 +60648,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e740 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [lr], #-192 @ 0xffffff40 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, lr, ip, lsr #25 │ │ │ │ - rsbeq r6, sp, ip, lsl #8 │ │ │ │ + rsbeq r6, sp, ip, lsl r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60671,15 +60671,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21e8e8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21e8e8 │ │ │ │ - bl 80818c │ │ │ │ + bl 80819c │ │ │ │ ldr r2, [pc, #260] @ 21e9b4 │ │ │ │ ldr r3, [pc, #252] @ 21e9b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60740,15 +60740,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e8a8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r0, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, lr, r4, asr #22 │ │ │ │ - rsbeq r6, sp, r4, lsr #5 │ │ │ │ + strheq r6, [sp], #-36 @ 0xffffffdc @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e9c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60763,15 +60763,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21ea50 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21ea50 │ │ │ │ - bl 80818c │ │ │ │ + bl 80819c │ │ │ │ ldr r2, [pc, #260] @ 21eb1c │ │ │ │ ldr r3, [pc, #252] @ 21eb18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60832,15 +60832,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21ea10 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r8, lsl sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq ip, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r6, sp, ip, lsr r1 │ │ │ │ + rsbeq r6, sp, ip, asr #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021eb28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60858,15 +60858,15 @@ │ │ │ │ bne 21ebc0 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 21ebc0 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 21ebc0 │ │ │ │ - bl 807864 │ │ │ │ + bl 807874 │ │ │ │ ldr r2, [pc, #284] @ 21eca8 │ │ │ │ ldr r3, [pc, #276] @ 21eca4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60934,15 +60934,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21eb84 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq ip, [lr], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, lr, r8, ror #16 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strheq r5, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r5, sp, r4, asr #31 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ecb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60960,15 +60960,15 @@ │ │ │ │ bne 21ed50 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 21ed50 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21ed50 │ │ │ │ - bl 8077e0 │ │ │ │ + bl 8077f0 │ │ │ │ ldr r2, [pc, #284] @ 21ee38 │ │ │ │ ldr r3, [pc, #276] @ 21ee34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61036,15 +61036,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21ed14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, ip, lsl r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq ip, [lr], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, r4, lsr #28 │ │ │ │ + rsbeq r5, sp, r4, lsr lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ee48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61062,15 +61062,15 @@ │ │ │ │ bne 21eee0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 21eee0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21eee0 │ │ │ │ - bl 8077e0 │ │ │ │ + bl 8077f0 │ │ │ │ ldr r2, [pc, #284] @ 21efc8 │ │ │ │ ldr r3, [pc, #276] @ 21efc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61138,15 +61138,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21eea4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, ip, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, lr, r8, asr #10 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x006d5c94 │ │ │ │ + rsbeq r5, sp, r4, lsr #25 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021efd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61162,15 +61162,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 21f068 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 21f068 │ │ │ │ - bl 807864 │ │ │ │ + bl 807874 │ │ │ │ ldr r2, [pc, #260] @ 21f138 │ │ │ │ ldr r3, [pc, #252] @ 21f134 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61231,15 +61231,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21f02c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r4, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, lr, r0, asr #7 │ │ │ │ - rsbeq r5, sp, r4, lsr #22 │ │ │ │ + rsbeq r5, sp, r4, lsr fp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021f144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61254,15 +61254,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21f1d0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21f1d0 │ │ │ │ - bl 8077e0 │ │ │ │ + bl 8077f0 │ │ │ │ ldr r2, [pc, #260] @ 21f2a0 │ │ │ │ ldr r3, [pc, #252] @ 21f29c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61323,15 +61323,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21f194 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ec294 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, lr, r8, asr r2 │ │ │ │ - strheq r5, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, sp, ip, asr #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021f2ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61346,15 +61346,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21f338 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21f338 │ │ │ │ - bl 8077e0 │ │ │ │ + bl 8077f0 │ │ │ │ ldr r2, [pc, #260] @ 21f408 │ │ │ │ ldr r3, [pc, #252] @ 21f404 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61415,15 +61415,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21f2fc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, ip, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq ip, [lr], #-0 @ │ │ │ │ - rsbeq r5, sp, r4, asr r8 │ │ │ │ + rsbeq r5, sp, r4, ror #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021f414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61507,15 +61507,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 21f488 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [lr], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, ip, lsr r7 │ │ │ │ + rsbeq r5, sp, ip, asr #14 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq fp, lr, r0, ror #29 │ │ │ │ │ │ │ │ 0021f580 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -62082,15 +62082,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, ip, ror #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x006d4e94 │ │ │ │ + rsbeq r4, sp, r4, lsr #29 │ │ │ │ rsbseq fp, lr, r4, lsr r6 │ │ │ │ │ │ │ │ 0021fe10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62156,15 +62156,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r4, asr #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, r8, ror sp │ │ │ │ + rsbeq r4, sp, r8, lsl #27 │ │ │ │ rsbseq fp, lr, r4, lsl r5 │ │ │ │ │ │ │ │ 0021ff30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62230,15 +62230,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r4, lsr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, r8, asr ip │ │ │ │ + rsbeq r4, sp, r8, ror #24 │ │ │ │ ldrsheq fp, [lr], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 00220050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62300,15 +62300,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r0, lsl #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, sp, r0, asr #22 │ │ │ │ + rsbeq r4, sp, r0, asr fp │ │ │ │ rsbseq fp, lr, r0, ror #5 │ │ │ │ │ │ │ │ 00220160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62363,15 +62363,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, ip, ror r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, sp, r0, asr sl │ │ │ │ + rsbeq r4, sp, r0, ror #20 │ │ │ │ rsbseq fp, lr, r8, ror #3 │ │ │ │ │ │ │ │ 00220254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62426,15 +62426,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r8, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, sp, ip, asr r9 │ │ │ │ + rsbeq r4, sp, ip, ror #18 │ │ │ │ ldrsheq fp, [lr], #-4 @ │ │ │ │ │ │ │ │ 00220348 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62489,15 +62489,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007eb094 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, sp, r8, ror #16 │ │ │ │ + rsbeq r4, sp, r8, ror r8 │ │ │ │ rsbseq fp, lr, r0 │ │ │ │ │ │ │ │ 0022043c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62515,15 +62515,15 @@ │ │ │ │ bne 2204d8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2204d8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2204d8 │ │ │ │ - bl 8081ac │ │ │ │ + bl 8081bc │ │ │ │ ldr r2, [pc, #240] @ 220590 │ │ │ │ ldr r3, [pc, #232] @ 22058c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62579,15 +62579,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2204f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r0, lsr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r4, asr pc │ │ │ │ - rsbeq r4, sp, ip, lsl r7 │ │ │ │ + rsbeq r4, sp, ip, lsr #14 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002205a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62606,15 +62606,15 @@ │ │ │ │ bne 22063c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 22063c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 22063c │ │ │ │ - bl 808184 │ │ │ │ + bl 808194 │ │ │ │ ldr r2, [pc, #220] @ 2206e0 │ │ │ │ ldr r3, [pc, #212] @ 2206dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62665,15 +62665,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220654 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, lsr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq sl, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - strheq r4, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r4, sp, ip, asr #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002206f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62692,15 +62692,15 @@ │ │ │ │ bne 22078c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 22078c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 22078c │ │ │ │ - bl 808184 │ │ │ │ + bl 808194 │ │ │ │ ldr r2, [pc, #220] @ 220830 │ │ │ │ ldr r3, [pc, #212] @ 22082c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62751,15 +62751,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2207a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, ror #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r0, lsr #25 │ │ │ │ - rsbeq r4, sp, ip, ror #8 │ │ │ │ + rsbeq r4, sp, ip, ror r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62776,15 +62776,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2208d4 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2208d4 │ │ │ │ - bl 8081ac │ │ │ │ + bl 8081bc │ │ │ │ ldr r2, [pc, #212] @ 220970 │ │ │ │ ldr r3, [pc, #204] @ 22096c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62833,15 +62833,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 220894 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007eab9c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r8, asr fp │ │ │ │ - strdeq r4, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r4, sp, r0, lsl #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0022097c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62856,15 +62856,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 220a08 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220a08 │ │ │ │ - bl 808184 │ │ │ │ + bl 808194 │ │ │ │ ldr r2, [pc, #184] @ 220a8c │ │ │ │ ldr r3, [pc, #176] @ 220a88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62906,15 +62906,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2209cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, asr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r0, lsr #20 │ │ │ │ - rsbeq r4, sp, r0, ror #3 │ │ │ │ + strdeq r4, [sp], #-16 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00220a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62929,15 +62929,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 220b24 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220b24 │ │ │ │ - bl 808184 │ │ │ │ + bl 808194 │ │ │ │ ldr r2, [pc, #184] @ 220ba8 │ │ │ │ ldr r3, [pc, #176] @ 220ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62979,15 +62979,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 220ae8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r0, asr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r4, lsl #18 │ │ │ │ - rsbeq r4, sp, r4, asr #1 │ │ │ │ + ldrdeq r4, [sp], #-4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00220bb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63005,15 +63005,15 @@ │ │ │ │ bne 220c4c │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 220c4c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 220c4c │ │ │ │ - bl 807850 │ │ │ │ + bl 807860 │ │ │ │ ldr r2, [pc, #240] @ 220d08 │ │ │ │ ldr r3, [pc, #232] @ 220d04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63069,15 +63069,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 220c64 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r8, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq sl, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r3, sp, r8, lsr #31 │ │ │ │ + strheq r3, [sp], #-248 @ 0xffffff08 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63096,15 +63096,15 @@ │ │ │ │ bne 220db0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 220db0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220db0 │ │ │ │ - bl 8077bc │ │ │ │ + bl 8077cc │ │ │ │ ldr r2, [pc, #220] @ 220e58 │ │ │ │ ldr r3, [pc, #212] @ 220e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63155,15 +63155,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220dc8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [lr], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r8, ror r6 │ │ │ │ - rsbeq r3, sp, r8, asr #28 │ │ │ │ + rsbeq r3, sp, r8, asr lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63182,15 +63182,15 @@ │ │ │ │ bne 220f00 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 220f00 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220f00 │ │ │ │ - bl 8077bc │ │ │ │ + bl 8077cc │ │ │ │ ldr r2, [pc, #220] @ 220fa8 │ │ │ │ ldr r3, [pc, #212] @ 220fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63241,15 +63241,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220f18 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, ror #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r8, lsr #10 │ │ │ │ - strdeq r3, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, sp, r8, lsl #26 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220fb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63266,15 +63266,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 221048 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 221048 │ │ │ │ - bl 807850 │ │ │ │ + bl 807860 │ │ │ │ ldr r2, [pc, #212] @ 2210e8 │ │ │ │ ldr r3, [pc, #204] @ 2210e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63323,15 +63323,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 22100c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r0, ror #7 │ │ │ │ - rsbeq r3, sp, ip, ror fp │ │ │ │ + rsbeq r3, sp, ip, lsl #23 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002210f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63346,15 +63346,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 22117c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 22117c │ │ │ │ - bl 8077bc │ │ │ │ + bl 8077cc │ │ │ │ ldr r2, [pc, #184] @ 221204 │ │ │ │ ldr r3, [pc, #176] @ 221200 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63396,15 +63396,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 221144 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, ror #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, r8, lsr #5 │ │ │ │ - rsbeq r3, sp, ip, ror #20 │ │ │ │ + rsbeq r3, sp, ip, ror sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00221210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63419,15 +63419,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 221298 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 221298 │ │ │ │ - bl 8077bc │ │ │ │ + bl 8077cc │ │ │ │ ldr r2, [pc, #184] @ 221320 │ │ │ │ ldr r3, [pc, #176] @ 22131c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63469,15 +63469,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 221260 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r8, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, lr, ip, lsl #3 │ │ │ │ - rsbeq r3, sp, r0, asr r9 │ │ │ │ + rsbeq r3, sp, r0, ror #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0022132c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63546,15 +63546,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, lsr #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r3, sp, ip, asr #16 │ │ │ │ + rsbeq r3, sp, ip, asr r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, lr, ip, ror #31 │ │ │ │ │ │ │ │ 0022145c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -63635,15 +63635,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, asr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, sp, r4, lsl #14 │ │ │ │ + rsbeq r3, sp, r4, lsl r7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, lr, r4, lsr #29 │ │ │ │ │ │ │ │ 002215a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63699,15 +63699,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, lsr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, sp, r0, lsl r6 │ │ │ │ + rsbeq r3, sp, r0, lsr #12 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, lr, r8, lsr #27 │ │ │ │ │ │ │ │ 00221698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63763,15 +63763,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, asr #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, sp, r8, lsl r5 │ │ │ │ + rsbeq r3, sp, r8, lsr #10 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrheq r9, [lr], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 00221790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63827,15 +63827,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, asr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, sp, r0, lsr #8 │ │ │ │ + rsbeq r3, sp, r0, lsr r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrheq r9, [lr], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 00221888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64360,15 +64360,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r9, [lr], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006d2d98 │ │ │ │ + rsbeq r2, sp, r8, lsr #27 │ │ │ │ rsbseq r9, lr, r8, lsl #9 │ │ │ │ │ │ │ │ 00221fc0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64468,15 +64468,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r2, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, sp, r0, lsl #24 │ │ │ │ rsbseq r9, lr, r0, ror #5 │ │ │ │ │ │ │ │ 00222168 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64576,15 +64576,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, ror #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, sp, r8, asr #20 │ │ │ │ + rsbeq r2, sp, r8, asr sl │ │ │ │ rsbseq r9, lr, r8, lsr r1 │ │ │ │ │ │ │ │ 00222310 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64684,15 +64684,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r9, [lr], #-12 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, sp, r0, lsr #17 │ │ │ │ + strheq r2, [sp], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x007e8f90 │ │ │ │ │ │ │ │ 002224b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64792,15 +64792,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, r4, lsl pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r2, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, sp, r8, lsl #14 │ │ │ │ rsbseq r8, lr, r8, ror #27 │ │ │ │ │ │ │ │ 00222660 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64900,15 +64900,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, ip, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, sp, r0, asr r5 │ │ │ │ + rsbeq r2, sp, r0, ror #10 │ │ │ │ rsbseq r8, lr, r0, asr #24 │ │ │ │ │ │ │ │ 00222808 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65008,15 +65008,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, r4, asr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, sp, r8, lsr #7 │ │ │ │ + strheq r2, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x007e8a98 │ │ │ │ │ │ │ │ 002229b0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65116,15 +65116,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, ip, lsl sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, sp, r0, lsl #4 │ │ │ │ + rsbeq r2, sp, r0, lsl r2 │ │ │ │ ldrsheq r8, [lr], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 00222b58 : │ │ │ │ mov r3, #0 │ │ │ │ b 1f6cc8 │ │ │ │ │ │ │ │ 00222b60 : │ │ │ │ @@ -65153,46 +65153,46 @@ │ │ │ │ b 1f7068 │ │ │ │ ldr r3, [pc, #180] @ 222c70 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 222c20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80862c │ │ │ │ + bl 80863c │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222c2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8085dc │ │ │ │ + bl 8085ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 222c2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8085f0 │ │ │ │ + bl 808600 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 222b9c │ │ │ │ b 222bc4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80862c │ │ │ │ + bl 80863c │ │ │ │ cmp r0, #0 │ │ │ │ bne 222b9c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 808604 │ │ │ │ + bl 808614 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222b9c │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65222,46 +65222,46 @@ │ │ │ │ b 1f7068 │ │ │ │ ldr r3, [pc, #180] @ 222d7c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 222d2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80862c │ │ │ │ + bl 80863c │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222d38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8085dc │ │ │ │ + bl 8085ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 222d38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8085f0 │ │ │ │ + bl 808600 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 222ca8 │ │ │ │ b 222cd0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80862c │ │ │ │ + bl 80863c │ │ │ │ cmp r0, #0 │ │ │ │ bne 222ca8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 808604 │ │ │ │ + bl 808614 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222ca8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65308,33 +65308,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 222e98 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807e60 │ │ │ │ + bl 807e70 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222ea8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807e10 │ │ │ │ + bl 807e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222ea8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65344,22 +65344,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 222dc4 │ │ │ │ b 222e18 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 807e60 │ │ │ │ + bl 807e70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222dc4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 807e38 │ │ │ │ + bl 807e48 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 222dc4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65406,33 +65406,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 223018 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807e60 │ │ │ │ + bl 807e70 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 223028 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807e10 │ │ │ │ + bl 807e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 223028 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65442,22 +65442,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 222f44 │ │ │ │ b 222f98 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 807e60 │ │ │ │ + bl 807e70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222f44 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 807e38 │ │ │ │ + bl 807e48 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 222f44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65656,21 +65656,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 223374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r8, lr, ip, lsl #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r1, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r1, sp, ip, ror #18 │ │ │ │ - @ instruction: 0xffff0000 │ │ │ │ + rsbeq r1, sp, ip, lsl #20 │ │ │ │ rsbeq r1, sp, ip, ror r9 │ │ │ │ + @ instruction: 0xffff0000 │ │ │ │ + rsbeq r1, sp, ip, lsl #19 │ │ │ │ rsbseq r8, lr, r0, lsr #2 │ │ │ │ - rsbeq r1, sp, r4, ror #17 │ │ │ │ - subseq r7, lr, ip, lsl r2 │ │ │ │ + strdeq r1, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + subseq r7, lr, ip, lsr #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65768,22 +65768,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 223530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r8, lr, r8, asr r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, sp, r8, lsr r8 │ │ │ │ - strheq r1, [sp], #-118 @ 0xffffff8a @ │ │ │ │ + rsbeq r1, sp, r8, asr #16 │ │ │ │ + rsbeq r1, sp, r6, asr #15 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r1, sp, r0, asr #15 │ │ │ │ + ldrdeq r1, [sp], #-112 @ 0xffffff90 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r7, lr, r0, ror #30 │ │ │ │ - rsbeq r1, sp, ip, lsr #14 │ │ │ │ - subseq r7, lr, r4, rrx │ │ │ │ + rsbeq r1, sp, ip, lsr r7 │ │ │ │ + subseq r7, lr, r4, ror r0 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65880,24 +65880,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 2236f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r1, sp, r8, asr #13 │ │ │ │ + ldrdeq r1, [sp], #-104 @ 0xffffff98 @ │ │ │ │ rsbseq r7, lr, ip, lsl #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r1, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, sp, ip, lsl #12 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r1, sp, r0, lsl #12 │ │ │ │ + rsbeq r1, sp, r0, lsl r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r7, lr, r0, lsr #27 │ │ │ │ - rsbeq r1, sp, ip, ror #10 │ │ │ │ - subseq r6, lr, r4, lsr #29 │ │ │ │ + rsbeq r1, sp, ip, ror r5 │ │ │ │ + ldrheq r6, [lr], #-228 @ 0xffffff1c │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002236f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65997,22 +65997,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2238b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldrsbeq r7, [lr], #-204 @ 0xffffff34 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, sp, ip, asr #9 │ │ │ │ - rsbeq r1, sp, r6, asr #8 │ │ │ │ + ldrdeq r1, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, sp, r6, asr r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r1, sp, r4, asr #8 │ │ │ │ + rsbeq r1, sp, r4, asr r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r7, lr, r4, ror #23 │ │ │ │ - rsbeq r1, sp, r8, lsr #7 │ │ │ │ - subseq r6, lr, r0, ror #25 │ │ │ │ + strheq r1, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r6, [lr], #-192 @ 0xffffff40 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002238b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66109,20 +66109,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 223a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r7, lr, r4, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r1, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r1, sp, r8, ror #4 │ │ │ │ + rsbeq r1, sp, r8, lsl #6 │ │ │ │ + rsbeq r1, sp, r8, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ rsbseq r7, lr, r8, lsr #20 │ │ │ │ - strdeq r1, [sp], #-16 @ │ │ │ │ - subseq r6, lr, r8, lsr #22 │ │ │ │ + rsbeq r1, sp, r0, lsl #4 │ │ │ │ + subseq r6, lr, r8, lsr fp │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223a68 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66215,19 +66215,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 223c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r7, lr, r4, ror #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r1, [sp], #-14 @ │ │ │ │ + rsbeq r1, sp, lr, ror #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ @ instruction: 0x007e789c │ │ │ │ - rsbeq r1, sp, r0, asr r0 │ │ │ │ - subseq r6, lr, r8, lsl #19 │ │ │ │ + rsbeq r1, sp, r0, rrx │ │ │ │ + @ instruction: 0x005e6998 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -66445,22 +66445,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 223f98 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 223f9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r0, sp, ip, lsr #31 │ │ │ │ - rsbeq r0, sp, r8, asr #29 │ │ │ │ + strheq r0, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r0, [sp], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq r0, sp, r0, lsl #26 │ │ │ │ - @ instruction: 0x005e669c │ │ │ │ - ldrheq r6, [lr], #-104 @ 0xffffff98 │ │ │ │ - rsbeq r0, sp, ip, lsr #25 │ │ │ │ - subseq r6, lr, ip, ror #11 │ │ │ │ + rsbeq r0, sp, r0, lsl sp │ │ │ │ + subseq r6, lr, ip, lsr #13 │ │ │ │ + subseq r6, lr, r8, asr #13 │ │ │ │ + strheq r0, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r6, [lr], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00223fa0 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 224010 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -66630,31 +66630,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -66780,23 +66780,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r4, asr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, sp, ip, lsr #21 │ │ │ │ - rsbeq r0, sp, ip, lsr sl │ │ │ │ + strheq r0, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, sp, ip, asr #20 │ │ │ │ ldrheq r7, [lr], #-4 @ │ │ │ │ - rsbeq r0, sp, r0, asr #16 │ │ │ │ - rsbeq r0, sp, r4, asr #15 │ │ │ │ - subseq r6, lr, r0, lsl #2 │ │ │ │ - @ instruction: 0x006d0798 │ │ │ │ - subseq r6, lr, r4, lsr r1 │ │ │ │ - subseq r6, lr, r0, asr r1 │ │ │ │ + rsbeq r0, sp, r0, asr r8 │ │ │ │ + ldrdeq r0, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + subseq r6, lr, r0, lsl r1 │ │ │ │ + rsbeq r0, sp, r8, lsr #15 │ │ │ │ + subseq r6, lr, r4, asr #2 │ │ │ │ + subseq r6, lr, r0, ror #2 │ │ │ │ │ │ │ │ 002244c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -67011,22 +67011,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 224850 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 224854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - strdeq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, sp, sl, lsl r6 │ │ │ │ + rsbeq r0, sp, r0, lsl #14 │ │ │ │ + rsbeq r0, sp, sl, lsr #12 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - rsbeq r0, sp, r8, asr #8 │ │ │ │ - subseq r5, lr, r4, ror #27 │ │ │ │ - subseq r5, lr, r0, lsl #28 │ │ │ │ - strdeq r0, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - subseq r5, lr, r4, lsr sp │ │ │ │ + rsbeq r0, sp, r8, asr r4 │ │ │ │ + ldrsheq r5, [lr], #-212 @ 0xffffff2c │ │ │ │ + subseq r5, lr, r0, lsl lr │ │ │ │ + rsbeq r0, sp, r4, lsl #8 │ │ │ │ + subseq r5, lr, r4, asr #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00224858 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67126,59 +67126,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -67206,43 +67206,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -67298,33 +67298,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -67384,37 +67384,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -67470,15 +67470,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -67963,35 +67963,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r6, lr, r4, ror #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r0, sp, r4, ror r2 │ │ │ │ - rsbeq pc, ip, r6, lsr fp @ │ │ │ │ + rsbeq r0, sp, r4, lsl #5 │ │ │ │ + rsbeq pc, ip, r6, asr #22 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ rsbseq r6, lr, r0, lsr r2 │ │ │ │ - strdeq pc, [ip], #-130 @ 0xffffff7e @ │ │ │ │ + rsbeq pc, ip, r2, lsl #18 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq pc, ip, r0, asr #14 │ │ │ │ - ldrsbeq r5, [lr], #-12 │ │ │ │ - ldrsheq r5, [lr], #-8 │ │ │ │ - rsbeq pc, ip, ip, asr #13 │ │ │ │ - subseq r5, lr, r8 │ │ │ │ + rsbeq pc, ip, r0, asr r7 @ │ │ │ │ + subseq r5, lr, ip, ror #1 │ │ │ │ + subseq r5, lr, r8, lsl #2 │ │ │ │ + ldrdeq pc, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r5, lr, r8, lsl r0 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - rsbeq pc, ip, r8, asr r5 @ │ │ │ │ - subseq r4, lr, ip, ror #30 │ │ │ │ - ldrsheq r4, [lr], #-224 @ 0xffffff20 │ │ │ │ - rsbeq pc, ip, r4, lsr r5 @ │ │ │ │ - subseq r4, lr, ip, ror #28 │ │ │ │ + rsbeq pc, ip, r8, ror #10 │ │ │ │ + subseq r4, lr, ip, ror pc │ │ │ │ + subseq r4, lr, r0, lsl #30 │ │ │ │ + rsbeq pc, ip, r4, asr #10 │ │ │ │ + subseq r4, lr, ip, ror lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00225764 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68087,59 +68087,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -68165,39 +68165,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -68254,33 +68254,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -68340,35 +68340,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -68426,15 +68426,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -68608,19 +68608,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, lr, r0, ror #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, ip, r8, ror r3 @ │ │ │ │ + rsbeq pc, ip, r8, lsl #7 │ │ │ │ ldrsheq r5, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x006ceb90 │ │ │ │ - rsbeq lr, ip, r8, lsr #22 │ │ │ │ - subseq r4, lr, r4, ror #8 │ │ │ │ + rsbeq lr, ip, r0, lsr #23 │ │ │ │ + rsbeq lr, ip, r8, lsr fp │ │ │ │ + subseq r4, lr, r4, ror r4 │ │ │ │ │ │ │ │ 0022612c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 226234 │ │ │ │ @@ -68683,15 +68683,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, lr, ip, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, ip, r0, lsr #21 │ │ │ │ + strheq lr, [ip], #-160 @ 0xffffff60 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsheq r5, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 00226248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68759,15 +68759,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, lr, ip, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, ip, r8, ror r9 │ │ │ │ + rsbeq lr, ip, r8, lsl #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrsbeq r5, [lr], #-4 @ │ │ │ │ │ │ │ │ 00226370 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2263b8 │ │ │ │ @@ -68795,17 +68795,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2263f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, ip, r4, asr #16 │ │ │ │ - subseq r4, lr, r0, ror #3 │ │ │ │ - ldrsheq r4, [lr], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq lr, ip, r4, asr r8 │ │ │ │ + ldrsheq r4, [lr], #-16 │ │ │ │ + subseq r4, lr, ip, lsl #4 │ │ │ │ │ │ │ │ 002263f8 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 226444 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -68832,17 +68832,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 226480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq lr, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r4, lr, r4, asr r1 │ │ │ │ - subseq r4, lr, r0, ror r1 │ │ │ │ + rsbeq lr, ip, r8, asr #15 │ │ │ │ + subseq r4, lr, r4, ror #2 │ │ │ │ + subseq r4, lr, r0, lsl #3 │ │ │ │ │ │ │ │ 00226484 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2264dc │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -68872,17 +68872,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 226518 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, ip, r0, lsr #14 │ │ │ │ - ldrheq r4, [lr], #-12 │ │ │ │ - ldrsbeq r4, [lr], #-8 │ │ │ │ + rsbeq lr, ip, r0, lsr r7 │ │ │ │ + subseq r4, lr, ip, asr #1 │ │ │ │ + subseq r4, lr, r8, ror #1 │ │ │ │ │ │ │ │ 0022651c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -68921,17 +68921,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2265d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, ip, r4, ror #12 │ │ │ │ - subseq r4, lr, r0 │ │ │ │ - subseq r4, lr, ip, lsl r0 │ │ │ │ + rsbeq lr, ip, r4, ror r6 │ │ │ │ + subseq r4, lr, r0, lsl r0 │ │ │ │ + subseq r4, lr, ip, lsr #32 │ │ │ │ │ │ │ │ 002265d8 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 226610 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -68953,17 +68953,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 22664c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, ip, ip, ror #11 │ │ │ │ - subseq r3, lr, r8, lsl #31 │ │ │ │ - subseq r3, lr, r4, lsr #31 │ │ │ │ + strdeq lr, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x005e3f98 │ │ │ │ + ldrheq r3, [lr], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 00226650 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 226698 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -69864,21 +69864,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 227214 │ │ │ │ b 22710c │ │ │ │ bl 1e3424 │ │ │ │ - rsbeq lr, ip, lr, lsl r0 │ │ │ │ - rsbeq sp, ip, pc, ror #31 │ │ │ │ + rsbeq lr, ip, lr, lsr #32 │ │ │ │ + strdeq sp, [ip], #-255 @ 0xffffff01 @ │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq sp, ip, r0, lsr r8 │ │ │ │ - subseq r3, lr, r8, asr r2 │ │ │ │ + rsbeq sp, ip, r0, asr #16 │ │ │ │ + subseq r3, lr, r8, ror #4 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 00227440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70152,22 +70152,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ rsbseq r3, lr, r4, lsr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq sp, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sp, ip, r4, ror r5 │ │ │ │ + rsbeq sp, ip, r4, lsl #12 │ │ │ │ + rsbeq sp, ip, r4, lsl #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r3, lr, r8, asr #24 │ │ │ │ - rsbeq sp, ip, r4, lsr #8 │ │ │ │ - rsbeq sp, ip, r0, lsl #8 │ │ │ │ - strheq sp, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r2, lr, r0, ror #27 │ │ │ │ + rsbeq sp, ip, r4, lsr r4 │ │ │ │ + rsbeq sp, ip, r0, lsl r4 │ │ │ │ + rsbeq sp, ip, ip, asr #7 │ │ │ │ + ldrsheq r2, [lr], #-208 @ 0xffffff30 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002278b4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70312,15 +70312,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 227ad8 │ │ │ │ mov r0, r4 │ │ │ │ bl 227a6c │ │ │ │ - bl 566b30 │ │ │ │ + bl 566b40 │ │ │ │ b 227ad0 │ │ │ │ │ │ │ │ 00227ae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -70340,59 +70340,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldr r2, [pc, #16] @ 227b4c │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 227ab4 │ │ │ │ - subseq r2, lr, r4, asr #24 │ │ │ │ - rsbeq sp, ip, ip, asr r8 │ │ │ │ - subseq r2, lr, r0, lsr #24 │ │ │ │ + subseq r2, lr, r4, asr ip │ │ │ │ + rsbeq sp, ip, ip, ror #16 │ │ │ │ + subseq r2, lr, r0, lsr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 00227b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227bc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227be8 : │ │ │ │ @@ -70432,53 +70432,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00227c60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70501,15 +70501,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7c868c │ │ │ │ + bl 7c869c │ │ │ │ ldr r2, [pc, #64] @ 227db0 │ │ │ │ ldr r3, [pc, #56] @ 227dac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70544,15 +70544,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7c86fc │ │ │ │ + bl 7c870c │ │ │ │ ldr r2, [pc, #64] @ 227e54 │ │ │ │ ldr r3, [pc, #56] @ 227e50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70614,15 +70614,15 @@ │ │ │ │ 00227ee8 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 227f20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8087fc │ │ │ │ + bl 80880c │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70640,36 +70640,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00227f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8088cc │ │ │ │ + bl 8088dc │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 808824 │ │ │ │ + bl 808834 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227f8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 808868 │ │ │ │ + bl 808878 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -78339,20 +78339,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 22f274 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq ip, sp, r4, lsr #3 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - subseq sl, sp, r0, ror pc │ │ │ │ + subseq sl, sp, r0, lsl #31 │ │ │ │ ldr r1, [pc, #8] @ 22f288 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c4938 │ │ │ │ - subseq sl, sp, r4, asr pc │ │ │ │ + b 7c4948 │ │ │ │ + subseq sl, sp, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 22f494 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -78429,26 +78429,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e154c │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7dc5f0 │ │ │ │ + bl 7dc600 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e154c │ │ │ │ bl 1e2014 │ │ │ │ ldr r1, [pc, #160] @ 22f49c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 22f4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ b 22f390 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 22f35c │ │ │ │ ldr ip, [pc, #132] @ 22f4a4 │ │ │ │ ldr r3, [pc, #132] @ 22f4a8 │ │ │ │ ldr r1, [pc, #132] @ 22f4ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -78473,32 +78473,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 22f4cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldr r0, [pc, #68] @ 22f4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ bl 1e3424 │ │ │ │ rsbseq ip, sp, r4, asr #2 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ - @ instruction: 0x006c5f98 │ │ │ │ - rsbeq r3, r7, r0, asr #21 │ │ │ │ - rsbeq r2, sl, ip, lsl r6 │ │ │ │ - rsbeq r5, ip, r8, ror #30 │ │ │ │ - subseq ip, sp, r8, lsr #8 │ │ │ │ - subseq ip, sp, r0, lsr #8 │ │ │ │ - rsbeq r5, ip, r0, asr #30 │ │ │ │ - subseq ip, sp, r0, lsl #8 │ │ │ │ + rsbeq r5, ip, r8, lsr #31 │ │ │ │ + ldrdeq r3, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, sl, ip, lsr #12 │ │ │ │ + rsbeq r5, ip, r8, ror pc │ │ │ │ + subseq ip, sp, r8, lsr r4 │ │ │ │ + subseq ip, sp, r0, lsr r4 │ │ │ │ + rsbeq r5, ip, r0, asr pc │ │ │ │ + subseq ip, sp, r0, lsl r4 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - subseq ip, sp, ip, lsl #8 │ │ │ │ - rsbeq r5, ip, ip, lsl pc │ │ │ │ - ldrsbeq ip, [sp], #-60 @ 0xffffffc4 │ │ │ │ + subseq ip, sp, ip, lsl r4 │ │ │ │ + rsbeq r5, ip, ip, lsr #30 │ │ │ │ + subseq ip, sp, ip, ror #7 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - subseq ip, sp, r4, lsl #8 │ │ │ │ + subseq ip, sp, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 22f7a8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -78602,58 +78602,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7aa4e8 │ │ │ │ + bl 7aa4f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22f5fc │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1b1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f784 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 22f7d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r0, [pc, #256] @ 22f7d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cca10 │ │ │ │ + bl 7cca20 │ │ │ │ b 22f614 │ │ │ │ ldr r3, [pc, #240] @ 22f7d8 │ │ │ │ ldr ip, [pc, #240] @ 22f7dc │ │ │ │ ldr r1, [pc, #240] @ 22f7e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #1 │ │ │ │ b 22f644 │ │ │ │ ldr r3, [pc, #200] @ 22f7e4 │ │ │ │ ldr ip, [pc, #200] @ 22f7e8 │ │ │ │ ldr r1, [pc, #200] @ 22f7ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 22f70c │ │ │ │ mov r0, #20 │ │ │ │ bl 1e1240 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -78674,44 +78674,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 1e12b8 │ │ │ │ mov r7, r0 │ │ │ │ b 22f6bc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, sp, r0, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, sp, ip, asr #7 │ │ │ │ - ldrsbeq ip, [sp], #-48 @ 0xffffffd0 │ │ │ │ + ldrsbeq ip, [sp], #-60 @ 0xffffffc4 │ │ │ │ subseq ip, sp, r0, ror #7 │ │ │ │ - @ instruction: 0x005dc394 │ │ │ │ - rsbeq sp, r7, r4, ror r3 │ │ │ │ - subseq ip, sp, r8, lsr #7 │ │ │ │ - @ instruction: 0x005dc394 │ │ │ │ + ldrsheq ip, [sp], #-48 @ 0xffffffd0 │ │ │ │ + subseq ip, sp, r4, lsr #7 │ │ │ │ + rsbeq sp, r7, r4, lsl #7 │ │ │ │ + ldrheq ip, [sp], #-56 @ 0xffffffc8 │ │ │ │ + subseq ip, sp, r4, lsr #7 │ │ │ │ rsbseq fp, sp, r8, lsr #27 │ │ │ │ - ldrsbeq ip, [sp], #-44 @ 0xffffffd4 │ │ │ │ subseq ip, sp, ip, ror #5 │ │ │ │ - rsbeq r5, ip, r4, lsr #25 │ │ │ │ + ldrsheq ip, [sp], #-44 @ 0xffffffd4 │ │ │ │ + strheq r5, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + subseq ip, sp, ip, ror #4 │ │ │ │ + subseq ip, sp, r0, ror r1 │ │ │ │ + rsbeq r5, ip, ip, ror ip │ │ │ │ subseq ip, sp, ip, asr r2 │ │ │ │ - subseq ip, sp, r0, ror #2 │ │ │ │ - rsbeq r5, ip, ip, ror #24 │ │ │ │ - subseq ip, sp, ip, asr #4 │ │ │ │ - subseq ip, sp, ip, lsr #2 │ │ │ │ - rsbeq r8, r5, r0, lsr #30 │ │ │ │ - subseq ip, sp, r8, lsl #4 │ │ │ │ + subseq ip, sp, ip, lsr r1 │ │ │ │ + rsbeq r8, r5, r0, lsr pc │ │ │ │ + subseq ip, sp, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 22f8a4 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 22f878 │ │ │ │ mov r6, r1 │ │ │ │ - bl 566168 │ │ │ │ + bl 566178 │ │ │ │ ldr r3, [pc, #120] @ 22f8a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 22f8ac │ │ │ │ ldr r5, [pc, #112] @ 22f8b0 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -78723,35 +78723,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 22f28c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 22f8b8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7c4938 │ │ │ │ + b 7c4948 │ │ │ │ ldr r3, [pc, #60] @ 22f8bc │ │ │ │ ldr lr, [pc, #60] @ 22f8c0 │ │ │ │ ldr r1, [pc, #60] @ 22f8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldrsbeq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ - subseq ip, sp, r4, lsl r0 │ │ │ │ + subseq ip, sp, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - rsbeq r5, ip, ip, lsl #22 │ │ │ │ - subseq ip, sp, r4, asr r1 │ │ │ │ - subseq fp, sp, r8, asr #31 │ │ │ │ + rsbeq r5, ip, ip, lsl fp │ │ │ │ + subseq ip, sp, r4, ror #2 │ │ │ │ + ldrsbeq fp, [sp], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 0022f8c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 22f9a4 │ │ │ │ @@ -78781,15 +78781,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 22f9c0 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 7d7000 │ │ │ │ + bl 7d7010 │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f97c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -78804,22 +78804,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 912c70 │ │ │ │ + blhi 912c70 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ ldrsbeq fp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ - rsbeq r5, ip, r8, lsl #20 │ │ │ │ - rsbeq sl, r2, ip, lsl #10 │ │ │ │ - subseq fp, sp, r4, asr #29 │ │ │ │ + rsbeq r5, ip, r8, lsl sl │ │ │ │ + rsbeq sl, r2, ip, lsl r5 │ │ │ │ + ldrsbeq fp, [sp], #-228 @ 0xffffff1c │ │ │ │ │ │ │ │ 0022f9d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 22fabc │ │ │ │ @@ -78833,34 +78833,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 7ce070 │ │ │ │ + bl 7ce080 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7d1304 │ │ │ │ + bl 7d1314 │ │ │ │ ldr r6, [pc, #148] @ 22fac8 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 22fab0 │ │ │ │ ldr r3, [pc, #136] @ 22facc │ │ │ │ ldr r1, [pc, #136] @ 22fad0 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d0934 │ │ │ │ + bl 7d0944 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7d0f24 │ │ │ │ + bl 7d0f34 │ │ │ │ ldr r2, [pc, #96] @ 22fad4 │ │ │ │ ldr r3, [pc, #72] @ 22fac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -78875,15 +78875,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, sp, ip, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsheq fp, [sp], #-252 @ 0xffffff04 │ │ │ │ + subseq ip, sp, ip │ │ │ │ rsbseq fp, sp, r4, asr #19 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ rsbseq fp, sp, r0, lsl #19 │ │ │ │ │ │ │ │ 0022fad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -78929,15 +78929,15 @@ │ │ │ │ bl 1e39b8 │ │ │ │ ldr r1, [pc, #136] @ 22fc0c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 22fbc4 │ │ │ │ ldr r1, [pc, #100] @ 22fc10 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -78954,22 +78954,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 22f28c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 22fc1c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c4938 │ │ │ │ + b 7c4948 │ │ │ │ rsbseq fp, sp, r4, lsl #18 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ - ldrheq sl, [sp], #-104 @ 0xffffff98 │ │ │ │ + subseq sl, sp, r8, asr #13 │ │ │ │ rsbseq lr, sp, r4, ror #17 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - subseq fp, sp, r4, lsl #25 │ │ │ │ + @ instruction: 0x005dbc94 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 0022fc20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78988,15 +78988,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 1e1240 │ │ │ │ ldr fp, [pc, #1248] @ 230150 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 536880 │ │ │ │ + bl 536890 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 4d7228 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -79015,15 +79015,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2300e8 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 7dc55c │ │ │ │ + bl 7dc56c │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e3034 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -79123,15 +79123,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 230048 │ │ │ │ ldr r1, [pc, #744] @ 230174 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 22fcb0 │ │ │ │ @@ -79145,17 +79145,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7dc5f0 │ │ │ │ + bl 7dc600 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #632] @ 230184 │ │ │ │ ldr r3, [pc, #572] @ 23014c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -79182,15 +79182,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e322c │ │ │ │ b 22fef0 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 230194 │ │ │ │ @@ -79201,44 +79201,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 22ff84 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2301a0 │ │ │ │ ldr r2, [pc, #448] @ 2301a4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2301a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 22ff84 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 1e2014 │ │ │ │ ldr r3, [pc, #400] @ 2301ac │ │ │ │ ldr r1, [pc, #400] @ 2301b0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2301b4 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 22ff84 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2301b8 │ │ │ │ ldr r3, [pc, #348] @ 2301bc │ │ │ │ ldr r2, [pc, #348] @ 2301c0 │ │ │ │ @@ -79246,22 +79246,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2300f0 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ b 22fefc │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2301c4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2301c8 │ │ │ │ @@ -79270,25 +79270,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 22ff84 │ │ │ │ mov r7, #0 │ │ │ │ b 22fefc │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 22fad8 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ b 22fefc │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 22fdac │ │ │ │ ldr r3, [pc, #172] @ 2301d0 │ │ │ │ ldr ip, [pc, #172] @ 2301d4 │ │ │ │ ldr r1, [pc, #172] @ 2301d8 │ │ │ │ @@ -79300,47 +79300,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, sp, ip, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, sp, r8, lsl #15 │ │ │ │ andeq r2, r0, r0, ror r9 │ │ │ │ - subseq fp, sp, r8, lsl #26 │ │ │ │ - subseq fp, sp, r8, lsr #26 │ │ │ │ + subseq fp, sp, r8, lsl sp │ │ │ │ + subseq fp, sp, r8, lsr sp │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ - subseq fp, sp, ip, asr #21 │ │ │ │ + ldrsbeq fp, [sp], #-172 @ 0xffffff54 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - subseq fp, sp, r8, asr #19 │ │ │ │ - rsbeq r5, ip, r8, asr #9 │ │ │ │ - subseq fp, sp, r8, lsr fp │ │ │ │ - subseq fp, sp, r4, lsl #19 │ │ │ │ + ldrsbeq fp, [sp], #-152 @ 0xffffff68 │ │ │ │ + ldrdeq r5, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq fp, sp, r8, asr #22 │ │ │ │ + @ instruction: 0x005db994 │ │ │ │ rsbseq fp, sp, r8, ror #9 │ │ │ │ - rsbeq r5, ip, r4, lsr r4 │ │ │ │ - subseq fp, sp, r4, lsr #21 │ │ │ │ - ldrsheq fp, [sp], #-128 @ 0xffffff80 │ │ │ │ - ldrdeq r5, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq fp, sp, r8, lsl #23 │ │ │ │ - @ instruction: 0x005db890 │ │ │ │ - rsbeq r5, ip, r4, lsr #7 │ │ │ │ - subseq fp, sp, r0, asr sl │ │ │ │ - subseq fp, sp, r8, asr r8 │ │ │ │ - subseq fp, sp, r8, ror #20 │ │ │ │ - subseq fp, sp, r4, lsr #16 │ │ │ │ - rsbeq r5, ip, r4, ror #6 │ │ │ │ - subseq fp, sp, ip, ror #15 │ │ │ │ - rsbeq r5, ip, r0, lsr r3 │ │ │ │ - subseq fp, sp, ip, lsr fp │ │ │ │ - subseq fp, sp, r4, lsl #20 │ │ │ │ - rsbeq r5, ip, r8, asr #5 │ │ │ │ - subseq fp, sp, r8, ror r7 │ │ │ │ - rsbeq r5, ip, r8, ror #4 │ │ │ │ - rsbeq r1, sl, r4, lsl r9 │ │ │ │ - subseq fp, sp, r4, lsr #14 │ │ │ │ + rsbeq r5, ip, r4, asr #8 │ │ │ │ + ldrheq fp, [sp], #-164 @ 0xffffff5c │ │ │ │ + subseq fp, sp, r0, lsl #18 │ │ │ │ + rsbeq r5, ip, ip, ror #7 │ │ │ │ + @ instruction: 0x005dbb98 │ │ │ │ + subseq fp, sp, r0, lsr #17 │ │ │ │ + strheq r5, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + subseq fp, sp, r0, ror #20 │ │ │ │ + subseq fp, sp, r8, ror #16 │ │ │ │ + subseq fp, sp, r8, ror sl │ │ │ │ + subseq fp, sp, r4, lsr r8 │ │ │ │ + rsbeq r5, ip, r4, ror r3 │ │ │ │ + ldrsheq fp, [sp], #-124 @ 0xffffff84 │ │ │ │ + rsbeq r5, ip, r0, asr #6 │ │ │ │ + subseq fp, sp, ip, asr #22 │ │ │ │ + subseq fp, sp, r4, lsl sl │ │ │ │ + ldrdeq r5, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq fp, sp, r8, lsl #15 │ │ │ │ + rsbeq r5, ip, r8, ror r2 │ │ │ │ + rsbeq r1, sl, r4, lsr #18 │ │ │ │ + subseq fp, sp, r4, lsr r7 │ │ │ │ │ │ │ │ 002301dc : │ │ │ │ mov r3, #0 │ │ │ │ b 22fad8 │ │ │ │ │ │ │ │ 002301e4 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -79357,15 +79357,15 @@ │ │ │ │ b 2316d4 │ │ │ │ │ │ │ │ 00230204 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 230244 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79380,15 +79380,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2302dc │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79423,15 +79423,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 230388 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 23034c │ │ │ │ @@ -79461,15 +79461,15 @@ │ │ │ │ rsbseq lr, sp, ip, lsl r9 │ │ │ │ │ │ │ │ 0023038c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2303cc │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79484,15 +79484,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 230464 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79527,15 +79527,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 230510 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2304d4 │ │ │ │ @@ -79609,15 +79609,15 @@ │ │ │ │ 00230594 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0023059c : │ │ │ │ ldr r3, [pc, #40] @ 2305cc │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79642,21 +79642,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 230658 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5680e4 │ │ │ │ + bl 5680f4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79674,15 +79674,15 @@ │ │ │ │ │ │ │ │ 0023066c : │ │ │ │ ldr r3, [pc, #192] @ 230734 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 230738 │ │ │ │ mov r1, r0 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 23073c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -79731,15 +79731,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 23079c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -79793,15 +79793,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2308dc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2308e0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -79840,17 +79840,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2308ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq sp, sp, r4, asr ip │ │ │ │ - strheq r4, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r4, ip, r8, lsr fp │ │ │ │ - subseq fp, sp, r8, lsl r3 │ │ │ │ + rsbeq r4, ip, ip, asr #23 │ │ │ │ + rsbeq r4, ip, r8, asr #22 │ │ │ │ + subseq fp, sp, r8, lsr #6 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002308f0 : │ │ │ │ b 2324ec │ │ │ │ │ │ │ │ 002308f4 : │ │ │ │ ldr r3, [pc, #52] @ 230930 │ │ │ │ @@ -79863,33 +79863,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 230938 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldrsheq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - ldrdeq r7, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, r7, r8, ror #3 │ │ │ │ │ │ │ │ 0023093c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 230968 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 7aa4e8 │ │ │ │ + b 7aa4f8 │ │ │ │ │ │ │ │ 00230970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 230ad4 │ │ │ │ @@ -79898,19 +79898,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 230adc │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 230aa8 │ │ │ │ - bl 593b60 │ │ │ │ + bl 593b70 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 1e367c │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -79977,27 +79977,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, sp, ip, ror #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq sp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ rsbseq sl, sp, r8, lsl #19 │ │ │ │ - rsbeq r4, ip, r0, asr r9 │ │ │ │ - subseq fp, sp, r0, asr #2 │ │ │ │ - subseq fp, sp, ip, lsr #2 │ │ │ │ + rsbeq r4, ip, r0, ror #18 │ │ │ │ + subseq fp, sp, r0, asr r1 │ │ │ │ + subseq fp, sp, ip, lsr r1 │ │ │ │ │ │ │ │ 00230af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 230bac │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 230b84 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -80009,15 +80009,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 230bb0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 554840 │ │ │ │ + bl 554850 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -80031,49 +80031,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq sp, sp, ip, ror #18 │ │ │ │ rsbseq sp, sp, ip, lsr #18 │ │ │ │ - rsbeq r4, ip, r4, ror r8 │ │ │ │ - subseq fp, sp, r4, rrx │ │ │ │ - subseq fp, sp, r0, asr r0 │ │ │ │ + rsbeq r4, ip, r4, lsl #17 │ │ │ │ + subseq fp, sp, r4, ror r0 │ │ │ │ + subseq fp, sp, r0, rrx │ │ │ │ │ │ │ │ 00230bc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 230c28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 230c00 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 593c88 │ │ │ │ + b 593c98 │ │ │ │ ldr r3, [pc, #36] @ 230c2c │ │ │ │ ldr ip, [pc, #36] @ 230c30 │ │ │ │ ldr r1, [pc, #36] @ 230c34 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ @ instruction: 0x007dd89c │ │ │ │ - strdeq r4, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - subseq sl, sp, r8, ror #31 │ │ │ │ - ldrsbeq sl, [sp], #-244 @ 0xffffff0c │ │ │ │ + rsbeq r4, ip, r8, lsl #16 │ │ │ │ + ldrsheq sl, [sp], #-248 @ 0xffffff08 │ │ │ │ + subseq sl, sp, r4, ror #31 │ │ │ │ │ │ │ │ 00230c38 : │ │ │ │ b 232504 │ │ │ │ │ │ │ │ 00230c3c : │ │ │ │ b 2325e4 │ │ │ │ │ │ │ │ @@ -80106,17 +80106,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230ccc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r4, ip, r4, ror #14 │ │ │ │ - subseq sl, sp, r0, ror #30 │ │ │ │ - subseq sl, sp, ip, lsr pc │ │ │ │ + rsbeq r4, ip, r4, ror r7 │ │ │ │ + subseq sl, sp, r0, ror pc │ │ │ │ + subseq sl, sp, ip, asr #30 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80157,17 +80157,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230d90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r4, ip, r0, lsr #13 │ │ │ │ - @ instruction: 0x005dae9c │ │ │ │ - subseq sl, sp, r8, ror lr │ │ │ │ + strheq r4, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq sl, sp, ip, lsr #29 │ │ │ │ + subseq sl, sp, r8, lsl #29 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80198,17 +80198,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230e2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r4, ip, r4, lsl #12 │ │ │ │ - subseq sl, sp, r0, lsl #28 │ │ │ │ - ldrsbeq sl, [sp], #-220 @ 0xffffff24 │ │ │ │ + rsbeq r4, ip, r4, lsl r6 │ │ │ │ + subseq sl, sp, r0, lsl lr │ │ │ │ + subseq sl, sp, ip, ror #27 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80242,17 +80242,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230ed4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r4, ip, ip, asr r5 │ │ │ │ - subseq sl, sp, r8, asr sp │ │ │ │ - subseq sl, sp, r4, lsr sp │ │ │ │ + rsbeq r4, ip, ip, ror #10 │ │ │ │ + subseq sl, sp, r8, ror #26 │ │ │ │ + subseq sl, sp, r4, asr #26 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230ed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80309,17 +80309,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r4, ip, r8, asr r4 │ │ │ │ - subseq sl, sp, r4, asr ip │ │ │ │ - subseq sl, sp, r0, lsr ip │ │ │ │ + rsbeq r4, ip, r8, ror #8 │ │ │ │ + subseq sl, sp, r4, ror #24 │ │ │ │ + subseq sl, sp, r0, asr #24 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -80333,32 +80333,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 23102c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq sl, sp, ip, ror #7 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - ldrheq r9, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subseq r9, sp, r8, asr #3 │ │ │ │ ldr r3, [pc, #20] @ 23104c │ │ │ │ ldr r1, [pc, #20] @ 231050 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 1ebfb0 │ │ │ │ addeq r9, r8, r8, ror #24 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 567808 │ │ │ │ + b 567818 │ │ │ │ ldr r1, [pc, #8] @ 231070 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c4938 │ │ │ │ - subseq r9, sp, ip, ror #2 │ │ │ │ + b 7c4948 │ │ │ │ + subseq r9, sp, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2310f0 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80441,15 +80441,15 @@ │ │ │ │ beq 231240 │ │ │ │ ldr r9, [pc, #256] @ 2312cc │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ bl 1ebff4 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -80464,23 +80464,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 231210 │ │ │ │ ldr r3, [pc, #160] @ 2312d0 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 566168 │ │ │ │ + bl 566178 │ │ │ │ bl 1ec234 │ │ │ │ ldr r0, [pc, #140] @ 2312d4 │ │ │ │ ldr r1, [pc, #140] @ 2312d8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2312dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 231074 │ │ │ │ ldr r3, [pc, #104] @ 2312e0 │ │ │ │ ldr ip, [pc, #104] @ 2312e4 │ │ │ │ @@ -80497,29 +80497,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sl, sp, r0, ror #5 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - ldrsheq sl, [sp], #-168 @ 0xffffff58 │ │ │ │ + subseq sl, sp, r8, lsl #22 │ │ │ │ addeq r9, r8, r8, ror #22 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ strdeq r9, [r8], r0 │ │ │ │ - subseq sl, sp, r0, ror #20 │ │ │ │ + subseq sl, sp, r0, ror sl │ │ │ │ addeq r9, r8, r0, ror sl │ │ │ │ addeq r9, r8, r8, asr sl │ │ │ │ - ldrsbeq sl, [sp], #-156 @ 0xffffff64 │ │ │ │ + subseq sl, sp, ip, ror #19 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbeq r4, ip, ip, lsl r2 │ │ │ │ - rsbeq r0, sl, r4, asr #15 │ │ │ │ + rsbeq r4, ip, ip, lsr #4 │ │ │ │ + ldrdeq r0, [sl], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - strdeq r4, [ip], #-20 @ 0xffffffec @ │ │ │ │ - subseq sl, sp, r4, lsl #19 │ │ │ │ - subseq r8, sp, r4, asr #30 │ │ │ │ + rsbeq r4, ip, r4, lsl #4 │ │ │ │ + @ instruction: 0x005da994 │ │ │ │ + subseq r8, sp, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 231350 │ │ │ │ @@ -80731,15 +80731,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2316cc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -80760,15 +80760,15 @@ │ │ │ │ b 2315d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x007d9e94 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ addeq r9, r8, r0, lsr #14 │ │ │ │ - subseq r8, sp, r0, asr ip │ │ │ │ + subseq r8, sp, r0, ror #24 │ │ │ │ rsbseq r9, sp, r8, lsl lr │ │ │ │ addeq r9, r8, r4, lsr #13 │ │ │ │ addeq r9, r8, r4, asr #12 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002316d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80834,15 +80834,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2317c4 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7c4938 │ │ │ │ + b 7c4948 │ │ │ │ ldr r3, [pc, #84] @ 231820 │ │ │ │ ldr ip, [pc, #84] @ 231824 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 231828 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -80856,22 +80856,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007d9c94 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ addeq r9, r8, r4, lsr #10 │ │ │ │ - subseq sl, sp, ip, lsr #9 │ │ │ │ + ldrheq sl, [sp], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - rsbeq r3, ip, r8, asr #25 │ │ │ │ - rsbeq r0, sl, r0, ror r2 │ │ │ │ + ldrdeq r3, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, sl, r0, lsl #5 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - rsbeq r3, ip, r0, lsr #25 │ │ │ │ - subseq sl, sp, r4, lsr r4 │ │ │ │ - ldrsheq r8, [sp], #-148 @ 0xffffff6c │ │ │ │ + strheq r3, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + subseq sl, sp, r4, asr #8 │ │ │ │ + subseq r8, sp, r4, lsl #20 │ │ │ │ │ │ │ │ 00231838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -80915,15 +80915,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 1e1000 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ ldr r2, [pc, #88] @ 231960 │ │ │ │ ldr r3, [pc, #60] @ 231948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -80938,15 +80938,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007d9b9c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, sp, r4, ror fp │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ strdeq r9, [r8], ip │ │ │ │ - subseq sl, sp, r4, lsl #7 │ │ │ │ + @ instruction: 0x005da394 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ rsbseq r9, sp, ip, ror #21 │ │ │ │ │ │ │ │ 00231964 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -80996,16 +80996,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 231a40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r3, ip, r8, ror sl │ │ │ │ - subseq sl, sp, r8, lsl #4 │ │ │ │ + rsbeq r3, ip, r8, lsl #21 │ │ │ │ + subseq sl, sp, r8, lsl r2 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00231a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81044,17 +81044,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 231afc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r4, lsl r6 │ │ │ │ - rsbeq r3, ip, r0, asr #19 │ │ │ │ - subseq sl, sp, r0, asr r1 │ │ │ │ - subseq sl, sp, ip, asr r1 │ │ │ │ + ldrdeq r3, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + subseq sl, sp, r0, ror #2 │ │ │ │ + subseq sl, sp, ip, ror #2 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 00231b00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81102,17 +81102,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 231bdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r4, asr #10 │ │ │ │ - rsbeq r3, ip, r0, ror #17 │ │ │ │ - subseq sl, sp, r0, ror r0 │ │ │ │ - subseq sl, sp, ip, ror r0 │ │ │ │ + strdeq r3, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + subseq sl, sp, r0, lsl #1 │ │ │ │ + subseq sl, sp, ip, lsl #1 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 00231be0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81167,17 +81167,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 231cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r0, ror #8 │ │ │ │ - rsbeq r3, ip, r4, ror #15 │ │ │ │ - subseq r9, sp, r4, ror pc │ │ │ │ - subseq r9, sp, r0, lsl #31 │ │ │ │ + strdeq r3, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + subseq r9, sp, r4, lsl #31 │ │ │ │ + @ instruction: 0x005d9f90 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 00231cdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81419,17 +81419,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2320e0 │ │ │ │ ldr r1, [pc, #128] @ 2320e4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d7638 │ │ │ │ + bl 7d7648 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d6c80 │ │ │ │ + bl 7d6c90 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -81506,16 +81506,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r3, ip, r8, ror #5 │ │ │ │ - subseq r9, sp, r8, ror sl │ │ │ │ + strdeq r3, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq r9, sp, r8, lsl #21 │ │ │ │ │ │ │ │ 002321d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -81586,16 +81586,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 232308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - strheq r3, [ip], #-16 @ │ │ │ │ - subseq r9, sp, ip, lsr r9 │ │ │ │ + rsbeq r3, ip, r0, asr #3 │ │ │ │ + subseq r9, sp, ip, asr #18 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 0023230c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81662,31 +81662,31 @@ │ │ │ │ bne 2323f4 │ │ │ │ ldr r0, [pc, #76] @ 23245c │ │ │ │ ldr r1, [pc, #76] @ 232460 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ ldr r3, [pc, #56] @ 232464 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 566168 │ │ │ │ + bl 566178 │ │ │ │ bl 1ec234 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2313a0 │ │ │ │ rsbseq r9, sp, r4, lsl #1 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ addeq r8, r8, ip, lsl r9 │ │ │ │ - @ instruction: 0x005d989c │ │ │ │ + subseq r9, sp, ip, lsr #17 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, ror r7 │ │ │ │ umulleq r8, r8, r0, r8 @ │ │ │ │ - subseq r9, sp, r8, lsl r8 │ │ │ │ + subseq r9, sp, r8, lsr #16 │ │ │ │ rsbseq ip, sp, r8, asr #32 │ │ │ │ │ │ │ │ 00232468 : │ │ │ │ ldr r3, [pc, #40] @ 232498 │ │ │ │ ldr r2, [pc, #40] @ 23249c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -81697,34 +81697,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2324a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ rsbseq r8, sp, r4, lsl #31 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ addeq r8, r8, ip, lsl r8 │ │ │ │ - subseq r9, sp, r0, lsr #15 │ │ │ │ + ldrheq r9, [sp], #-112 @ 0xffffff90 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002324ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2324c4 │ │ │ │ ldr r0, [pc, #36] @ 2324e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 7c4650 │ │ │ │ + b 7c4660 │ │ │ │ ldr r0, [pc, #24] @ 2324e4 │ │ │ │ ldr r1, [pc, #24] @ 2324e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 7c4938 │ │ │ │ + b 7c4948 │ │ │ │ addeq r8, r8, r8, ror #15 │ │ │ │ ldrdeq r8, [r8], r4 │ │ │ │ - subseq r9, sp, ip, asr r7 │ │ │ │ + subseq r9, sp, ip, ror #14 │ │ │ │ │ │ │ │ 002324ec : │ │ │ │ ldr r3, [pc, #12] @ 232500 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -81767,28 +81767,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2325dc │ │ │ │ ldr r2, [pc, #72] @ 2325e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r8, r8, r0, ror r7 │ │ │ │ rsbseq r8, sp, r0, asr #29 │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ - subseq r9, sp, r4, asr #13 │ │ │ │ + ldrsbeq r9, [sp], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - subseq r9, sp, r8, lsr #13 │ │ │ │ + ldrheq r9, [sp], #-104 @ 0xffffff98 │ │ │ │ addeq r8, r8, ip, lsl #14 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002325e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81818,27 +81818,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 232698 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 23269c │ │ │ │ - bl 7c4938 │ │ │ │ + bl 7c4948 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 1e1024 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e154c │ │ │ │ ldrsheq r8, [sp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, ip, asr r0 │ │ │ │ addeq r8, r8, ip, lsl #13 │ │ │ │ - subseq r9, sp, r0, lsl r6 │ │ │ │ + subseq r9, sp, r0, lsr #12 │ │ │ │ addeq r8, r8, r8, ror #12 │ │ │ │ - subseq r9, sp, ip, asr #11 │ │ │ │ + ldrsbeq r9, [sp], #-92 @ 0xffffffa4 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002326a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81880,17 +81880,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, ip, lsr sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, ip, ip, ror #28 │ │ │ │ - subseq r9, sp, ip, asr #10 │ │ │ │ - subseq r9, sp, r0, ror #10 │ │ │ │ + rsbeq r2, ip, ip, ror lr │ │ │ │ + subseq r9, sp, ip, asr r5 │ │ │ │ + subseq r9, sp, r0, ror r5 │ │ │ │ │ │ │ │ 00232764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 232814 │ │ │ │ @@ -81931,17 +81931,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, r8, ror ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, ip, r8, lsr #27 │ │ │ │ - subseq r9, sp, r8, lsl #9 │ │ │ │ - @ instruction: 0x005d949c │ │ │ │ + strheq r2, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x005d9498 │ │ │ │ + subseq r9, sp, ip, lsr #9 │ │ │ │ │ │ │ │ 00232828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2328fc │ │ │ │ @@ -81952,33 +81952,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #148] @ 232908 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5400 │ │ │ │ + bl 7b5410 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7fa190 │ │ │ │ + bl 7fa1a0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2328b4 │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ ldr r2, [pc, #80] @ 23290c │ │ │ │ ldr r3, [pc, #64] @ 232900 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81991,16 +81991,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [sp], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, r5, ip, ror #22 │ │ │ │ - subseq r9, sp, ip, lsl r1 │ │ │ │ + rsbeq lr, r5, ip, ror fp │ │ │ │ + subseq r9, sp, ip, lsr #2 │ │ │ │ rsbseq r8, sp, r8, lsr fp │ │ │ │ │ │ │ │ 00232910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82013,21 +82013,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 232a2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 232a14 │ │ │ │ mov r1, sp │ │ │ │ - bl 7fa01c │ │ │ │ + bl 7fa02c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 232a0c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2329c0 │ │ │ │ ldr r6, [pc, #160] @ 232a30 │ │ │ │ @@ -82036,20 +82036,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 232994 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7841d4 │ │ │ │ + bl 7841e4 │ │ │ │ ldr r2, [pc, #100] @ 232a34 │ │ │ │ ldr r3, [pc, #84] @ 232a28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82059,26 +82059,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ b 2329c8 │ │ │ │ ldr r0, [pc, #28] @ 232a38 │ │ │ │ add r0, pc, r0 │ │ │ │ b 232968 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r0, asr #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, r5, ip, ror sl │ │ │ │ - subseq r9, sp, r4, lsr r3 │ │ │ │ + rsbeq lr, r5, ip, lsl #21 │ │ │ │ + subseq r9, sp, r4, asr #6 │ │ │ │ rsbseq r8, sp, r4, lsr #20 │ │ │ │ - @ instruction: 0x0067c390 │ │ │ │ + rsbeq ip, r7, r0, lsr #7 │ │ │ │ │ │ │ │ 00232a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82092,15 +82092,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2878 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f1818 │ │ │ │ + bl 7f1828 │ │ │ │ cmp r6, #2 │ │ │ │ beq 232ad8 │ │ │ │ ldr r2, [pc, #172] @ 232b48 │ │ │ │ ldr r3, [pc, #164] @ 232b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -82125,31 +82125,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 1e12b8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f95fc │ │ │ │ + bl 7f960c │ │ │ │ b 232b20 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f1710 │ │ │ │ + bl 7f1720 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f964c │ │ │ │ + bl 7f965c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 232b14 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ b 232a94 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007d8994 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, sp, r8, asr r9 │ │ │ │ - ldrsheq r9, [sp], #-16 │ │ │ │ + subseq r9, sp, r0, lsl #4 │ │ │ │ │ │ │ │ 00232b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82163,15 +82163,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2878 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f1818 │ │ │ │ + bl 7f1828 │ │ │ │ cmp r5, #2 │ │ │ │ beq 232bf4 │ │ │ │ cmp r5, #3 │ │ │ │ beq 232c58 │ │ │ │ ldr r2, [pc, #256] @ 232cb8 │ │ │ │ ldr r3, [pc, #248] @ 232cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -82198,31 +82198,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 1e12b8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f95fc │ │ │ │ + bl 7f960c │ │ │ │ b 232c3c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f1710 │ │ │ │ + bl 7f1720 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f964c │ │ │ │ + bl 7f965c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 232c30 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ b 232bb0 │ │ │ │ ldr r2, [pc, #96] @ 232cc0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f17b8 │ │ │ │ + bl 7f17c8 │ │ │ │ ldr r2, [pc, #80] @ 232cc4 │ │ │ │ ldr r3, [pc, #60] @ 232cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82230,58 +82230,58 @@ │ │ │ │ bne 232cac │ │ │ │ ldr r2, [pc, #48] @ 232cc8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7f17b8 │ │ │ │ + b 7f17c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r0, lsl #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, sp, ip, lsr r8 │ │ │ │ - ldrsbeq r9, [sp], #-0 │ │ │ │ - rsbeq r5, r5, ip, asr #20 │ │ │ │ + subseq r9, sp, r0, ror #1 │ │ │ │ + rsbeq r5, r5, ip, asr sl │ │ │ │ rsbseq r8, sp, r0, lsl #15 │ │ │ │ - strheq r4, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r2, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 1e367c │ │ │ │ mov r5, r0 │ │ │ │ - bl 58c564 │ │ │ │ + bl 58c574 │ │ │ │ cmp r4, r0 │ │ │ │ beq 232db4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r3, [pc, #152] @ 232dc0 │ │ │ │ ldr r1, [pc, #152] @ 232dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #124] @ 232dc8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5899fc │ │ │ │ + bl 589a0c │ │ │ │ ldr r1, [pc, #108] @ 232dcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e235c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -82300,29 +82300,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e1024 │ │ │ │ ldr r8, [pc, #20] @ 232dd0 │ │ │ │ add r8, pc, r8 │ │ │ │ b 232d18 │ │ │ │ - rsbeq ip, r5, r8, asr lr │ │ │ │ - subseq r8, sp, r8, lsr #31 │ │ │ │ + rsbeq ip, r5, r8, ror #28 │ │ │ │ + ldrheq r8, [sp], #-248 @ 0xffffff08 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbeq ip, r5, r8, asr #27 │ │ │ │ + ldrdeq ip, [r5], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e2c68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82357,21 +82357,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 232f78 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 232f58 │ │ │ │ mov r1, sp │ │ │ │ - bl 6f1404 │ │ │ │ + bl 6f1414 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 232f14 │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #164] @ 232f7c │ │ │ │ @@ -82396,34 +82396,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 232f80 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 232f28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7710d0 │ │ │ │ + bl 7710e0 │ │ │ │ ldr r1, [sp] │ │ │ │ b 232ec8 │ │ │ │ ldr r1, [pc, #36] @ 232f84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 232ed0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r8, ror r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, r3, r4, lsr r3 │ │ │ │ + rsbeq lr, r3, r4, asr #6 │ │ │ │ rsbseq r8, sp, ip, lsl r5 │ │ │ │ - ldrheq r8, [sp], #-216 @ 0xffffff28 │ │ │ │ - subseq r8, sp, r8, lsl #27 │ │ │ │ + subseq r8, sp, r8, asr #27 │ │ │ │ + @ instruction: 0x005d8d98 │ │ │ │ │ │ │ │ 00232f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 233108 │ │ │ │ @@ -82436,44 +82436,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b56f8 │ │ │ │ + bl 7b5708 │ │ │ │ ldr r1, [pc, #312] @ 233114 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #296] @ 233118 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #280] @ 23311c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 233098 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58dcb8 │ │ │ │ + bl 58dcc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2330cc │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 58c350 │ │ │ │ + bl 58c360 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #196] @ 233120 │ │ │ │ ldr r3, [pc, #172] @ 23310c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82488,50 +82488,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7b6ef4 │ │ │ │ + bl 7b6f04 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 23304c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f15b0 │ │ │ │ + bl 6f15c0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 23304c │ │ │ │ ldr r2, [pc, #80] @ 233124 │ │ │ │ ldr r3, [pc, #80] @ 233128 │ │ │ │ ldr r1, [pc, #80] @ 23312c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 7cc310 │ │ │ │ + bl 7cc320 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 23304c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r4, asr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r8, sp, r4, lsr sp │ │ │ │ - rsbeq lr, r3, r8, ror #3 │ │ │ │ - rsbeq r6, r5, r8, asr #9 │ │ │ │ - strdeq r3, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r8, sp, r4, asr #26 │ │ │ │ + strdeq lr, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrdeq r6, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r6, ip, lsl #14 │ │ │ │ @ instruction: 0x007d8398 │ │ │ │ - @ instruction: 0x00643b90 │ │ │ │ - rsbeq r2, ip, ip, lsl r5 │ │ │ │ - subseq r8, sp, r4, lsl ip │ │ │ │ + rsbeq r3, r4, r0, lsr #23 │ │ │ │ + rsbeq r2, ip, ip, lsr #10 │ │ │ │ + subseq r8, sp, r4, lsr #24 │ │ │ │ │ │ │ │ 00233130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 23328c │ │ │ │ @@ -82543,26 +82543,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #280] @ 233298 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f165c │ │ │ │ + bl 6f166c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 233234 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2331d8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -82589,24 +82589,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b723c │ │ │ │ + bl 7b724c │ │ │ │ b 2331d8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7b71cc │ │ │ │ + bl 7b71dc │ │ │ │ ldr r1, [pc, #92] @ 2332a0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e10fc │ │ │ │ b 2331b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2332a4 │ │ │ │ ldr r1, [pc, #52] @ 2332a8 │ │ │ │ @@ -82615,21 +82615,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, ip, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq lr, r3, r4, rrx │ │ │ │ - rsbeq r6, r5, r8, lsr r3 │ │ │ │ + rsbeq lr, r3, r4, ror r0 │ │ │ │ + rsbeq r6, r5, r8, asr #6 │ │ │ │ rsbseq r8, sp, r8, lsl #4 │ │ │ │ - rsbeq r4, r2, r8, ror r4 │ │ │ │ - @ instruction: 0x006c2394 │ │ │ │ - @ instruction: 0x005d8a90 │ │ │ │ - subseq r8, sp, r8, lsr #21 │ │ │ │ + rsbeq r4, r2, r8, lsl #9 │ │ │ │ + rsbeq r2, ip, r4, lsr #7 │ │ │ │ + subseq r8, sp, r0, lsr #21 │ │ │ │ + ldrheq r8, [sp], #-168 @ 0xffffff58 │ │ │ │ │ │ │ │ 002332b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -82641,21 +82641,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2333bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 233374 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 58dcb8 │ │ │ │ + bl 58dcc8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 233398 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 233380 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -82673,36 +82673,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ mov r1, r0 │ │ │ │ b 233324 │ │ │ │ ldr r1, [pc, #60] @ 2333c4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 233330 │ │ │ │ ldr r1, [pc, #40] @ 2333c8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 233330 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r0, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq sp, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r3, ip, ror #29 │ │ │ │ ldrheq r8, [sp], #-12 @ │ │ │ │ - ldrsbeq r8, [sp], #-156 @ 0xffffff64 │ │ │ │ - subseq r8, sp, r0, lsr #19 │ │ │ │ + subseq r8, sp, ip, ror #19 │ │ │ │ + ldrheq r8, [sp], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 002333cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 233478 │ │ │ │ @@ -82714,19 +82714,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 233480 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 58facc │ │ │ │ + bl 58fadc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #76] @ 233484 │ │ │ │ ldr r3, [pc, #64] @ 23347c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82742,15 +82742,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r5, r8, asr #27 │ │ │ │ + ldrdeq ip, [r5], #-216 @ 0xffffff28 @ │ │ │ │ ldrheq r7, [sp], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 00233488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82763,19 +82763,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 23353c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 58fc1c │ │ │ │ + bl 58fc2c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #76] @ 233540 │ │ │ │ ldr r3, [pc, #64] @ 233538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82791,15 +82791,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sp, r8, asr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq lr, [pc], #-88 @ │ │ │ │ + subseq lr, pc, r8, asr #11 │ │ │ │ rsbseq r7, sp, r0, lsl #30 │ │ │ │ │ │ │ │ 00233544 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -82811,43 +82811,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 1e2878 │ │ │ │ ldr r8, [pc, #120] @ 2335f4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f1818 │ │ │ │ + bl 7f1828 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589a14 │ │ │ │ + bl 589a24 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2335e8 │ │ │ │ mov r4, r9 │ │ │ │ b 2335b0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2335e8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 5895e0 │ │ │ │ + bl 5895f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2335a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f17b8 │ │ │ │ + bl 7f17c8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2335b0 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e2578 │ │ │ │ - subseq r8, sp, r0, lsl r8 │ │ │ │ + subseq r8, sp, r0, lsr #16 │ │ │ │ │ │ │ │ 002335f8 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82856,19 +82856,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 1e2878 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f1818 │ │ │ │ + bl 7f1828 │ │ │ │ ldr r0, [pc, #112] @ 2336ac │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f1404 │ │ │ │ + bl 6f1414 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2336a0 │ │ │ │ ldr r8, [pc, #92] @ 2336b0 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 233668 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -82880,26 +82880,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 1e15f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23365c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f17b8 │ │ │ │ + bl 7f17c8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 233668 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7710d0 │ │ │ │ - subseq r8, sp, ip, asr r7 │ │ │ │ - subseq r8, sp, r0, asr r7 │ │ │ │ + b 7710e0 │ │ │ │ + subseq r8, sp, ip, ror #14 │ │ │ │ + subseq r8, sp, r0, ror #14 │ │ │ │ ldr r0, [pc, #4] @ 2336c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r9, r5, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 233760 │ │ │ │ ldr r2, [pc, #132] @ 233764 │ │ │ │ @@ -82907,44 +82907,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #100] @ 23376c │ │ │ │ ldr r1, [pc, #100] @ 233770 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #68] @ 233774 │ │ │ │ ldr r3, [pc, #68] @ 233778 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, ip, r4, asr #30 │ │ │ │ - subseq r8, sp, r0, asr #13 │ │ │ │ - @ instruction: 0x005d8698 │ │ │ │ - subseq r8, sp, r4, asr #13 │ │ │ │ - ldrsbeq r8, [sp], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r1, ip, r4, asr pc │ │ │ │ + ldrsbeq r8, [sp], #-96 @ 0xffffffa0 │ │ │ │ + subseq r8, sp, r8, lsr #13 │ │ │ │ + ldrsbeq r8, [sp], #-100 @ 0xffffff9c │ │ │ │ + subseq r8, sp, ip, ror #13 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 233810 │ │ │ │ @@ -82954,15 +82954,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 233818 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2337e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -82974,21 +82974,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 233820 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2337c8 │ │ │ │ - @ instruction: 0x006c1e94 │ │ │ │ - subseq r8, sp, r8, asr r6 │ │ │ │ - subseq r8, sp, r0, ror r6 │ │ │ │ - subseq r8, sp, r8, asr r6 │ │ │ │ - subseq r8, sp, r8, lsr r6 │ │ │ │ + rsbeq r1, ip, r4, lsr #29 │ │ │ │ + subseq r8, sp, r8, ror #12 │ │ │ │ + subseq r8, sp, r0, lsl #13 │ │ │ │ + subseq r8, sp, r8, ror #12 │ │ │ │ + subseq r8, sp, r8, asr #12 │ │ │ │ │ │ │ │ 00233824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 233bf8 │ │ │ │ @@ -83005,15 +83005,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr fp, [pc, #900] @ 233c0c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 233c10 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -83114,27 +83114,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 233c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 233934 │ │ │ │ bl 1e25cc │ │ │ │ ldr r3, [pc, #436] @ 233c28 │ │ │ │ ldr ip, [pc, #436] @ 233c2c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 233c30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -83142,15 +83142,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 233974 │ │ │ │ ldr r3, [pc, #380] @ 233c34 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -83167,22 +83167,22 @@ │ │ │ │ beq 233bc8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 233c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2338b0 │ │ │ │ ldr r3, [pc, #264] @ 233c3c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23396c │ │ │ │ @@ -83201,63 +83201,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 233c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23396c │ │ │ │ ldr r0, [pc, #140] @ 233c44 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 233934 │ │ │ │ ldr r0, [pc, #120] @ 233c48 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2338b0 │ │ │ │ ldr r0, [pc, #100] @ 233c4c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23396c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r1, ip, ip, ror #27 │ │ │ │ + strdeq r1, [ip], #-220 @ 0xffffff24 @ │ │ │ │ rsbseq r7, sp, r4, lsr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x005d8598 │ │ │ │ - ldrheq r8, [sp], #-92 @ 0xffffffa4 │ │ │ │ + subseq r8, sp, r8, lsr #11 │ │ │ │ + subseq r8, sp, ip, asr #11 │ │ │ │ rsbseq r7, sp, r8, ror #22 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r7, sp, r8, ror sl │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, sp, r4, lsr #9 │ │ │ │ - rsbeq r1, ip, r8, lsr #23 │ │ │ │ - subseq r8, sp, ip, asr r4 │ │ │ │ - subseq r8, sp, r4, lsr #7 │ │ │ │ + ldrheq r8, [sp], #-68 @ 0xffffffbc │ │ │ │ + strheq r1, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + subseq r8, sp, ip, ror #8 │ │ │ │ + ldrheq r8, [sp], #-52 @ 0xffffffcc │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - subseq r8, sp, ip, asr #6 │ │ │ │ + subseq r8, sp, ip, asr r3 │ │ │ │ andeq r2, r0, r8, ror #29 │ │ │ │ - ldrsheq r8, [sp], #-56 @ 0xffffffc8 │ │ │ │ - @ instruction: 0x005d839c │ │ │ │ - ldrsbeq r8, [sp], #-40 @ 0xffffffd8 │ │ │ │ - subseq r8, sp, ip, ror #7 │ │ │ │ + subseq r8, sp, r8, lsl #8 │ │ │ │ + subseq r8, sp, ip, lsr #7 │ │ │ │ + subseq r8, sp, r8, ror #5 │ │ │ │ + ldrsheq r8, [sp], #-60 @ 0xffffffc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 233ca0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 233ca4 │ │ │ │ @@ -83265,28 +83265,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 233824 │ │ │ │ - strheq r1, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - subseq r8, sp, r4, lsl #7 │ │ │ │ - subseq r8, sp, r8, lsr #7 │ │ │ │ + rsbeq r1, ip, r8, asr #19 │ │ │ │ + @ instruction: 0x005d8394 │ │ │ │ + ldrheq r8, [sp], #-56 @ 0xffffffc8 │ │ │ │ │ │ │ │ 00233cac : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 233cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7ce950 │ │ │ │ + b 7ce960 │ │ │ │ addeq r7, r8, r4, ror r0 │ │ │ │ │ │ │ │ 00233cc0 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 233d00 │ │ │ │ ldr r3, [pc, #68] @ 233d14 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83367,23 +83367,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 233f84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 233e4c │ │ │ │ ldr r3, [pc, #312] @ 233f74 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 233e9c │ │ │ │ mov r4, #1 │ │ │ │ @@ -83425,55 +83425,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 233f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 233e48 │ │ │ │ ldr r0, [pc, #96] @ 233f90 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 233e48 │ │ │ │ ldr r0, [pc, #72] @ 233f94 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 233e4c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r7, [sp], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, sp, ip, lsr #13 │ │ │ │ addeq r6, r8, r4, asr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, sp, r0, asr r2 │ │ │ │ + subseq r8, sp, r0, ror #4 │ │ │ │ rsbseq r7, sp, r0, lsr #11 │ │ │ │ - subseq r8, sp, ip, asr r1 │ │ │ │ - subseq r8, sp, r0, lsl #3 │ │ │ │ - subseq r8, sp, r4, ror #2 │ │ │ │ + subseq r8, sp, ip, ror #2 │ │ │ │ + @ instruction: 0x005d8190 │ │ │ │ + subseq r8, sp, r4, ror r1 │ │ │ │ │ │ │ │ 00233f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -83497,15 +83497,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2340bc │ │ │ │ ldr r5, [pc, #292] @ 234128 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 234078 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -83571,20 +83571,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, sp, ip, lsr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq r6, r8, r4, lsr #26 │ │ │ │ addeq r6, r8, r4, asr #25 │ │ │ │ rsbseq r7, sp, r4, ror r3 │ │ │ │ - strdeq r1, [ip], #-84 @ 0xffffffac @ │ │ │ │ - subseq r7, sp, r8, asr pc │ │ │ │ - subseq r8, sp, r8, lsr #32 │ │ │ │ - rsbeq r1, ip, ip, asr #11 │ │ │ │ - subseq r7, sp, r0, lsr pc │ │ │ │ - subseq r7, sp, ip, asr #31 │ │ │ │ + rsbeq r1, ip, r4, lsl #12 │ │ │ │ + subseq r7, sp, r8, ror #30 │ │ │ │ + subseq r8, sp, r8, lsr r0 │ │ │ │ + ldrdeq r1, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r7, sp, r0, asr #30 │ │ │ │ + ldrsbeq r7, [sp], #-252 @ 0xffffff04 │ │ │ │ │ │ │ │ 0023414c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -83652,15 +83652,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 23426c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 23423c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7ce980 │ │ │ │ + b 7ce990 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -83783,17 +83783,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 234454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, ip, r0, lsr #5 │ │ │ │ - subseq r7, sp, r4, lsl #24 │ │ │ │ - ldrsheq r7, [sp], #-200 @ 0xffffff38 │ │ │ │ + strheq r1, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq r7, sp, r4, lsl ip │ │ │ │ + subseq r7, sp, r8, lsl #26 │ │ │ │ │ │ │ │ 00234458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2345d4 │ │ │ │ @@ -83831,15 +83831,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2345f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ ldr r2, [pc, #228] @ 2345f4 │ │ │ │ ldr r3, [pc, #196] @ 2345d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83870,41 +83870,41 @@ │ │ │ │ beq 2345c0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 234604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2344b0 │ │ │ │ ldr r0, [pc, #64] @ 234608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2344b0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sp, r4, lsl #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, sp, r0, ror pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r6, r8, r0, ror r8 │ │ │ │ addeq r6, r8, r8, ror #16 │ │ │ │ addeq r6, r8, r0, asr r8 │ │ │ │ addeq r6, r8, r8, lsr r8 │ │ │ │ rsbseq r6, sp, r4, ror #29 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005d7b98 │ │ │ │ - ldrheq r7, [sp], #-176 @ 0xffffff50 │ │ │ │ + subseq r7, sp, r8, lsr #23 │ │ │ │ + subseq r7, sp, r0, asr #23 │ │ │ │ │ │ │ │ 0023460c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -83952,20 +83952,20 @@ │ │ │ │ bl 1e3a60 │ │ │ │ mov r2, #1 │ │ │ │ b 23467c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2346e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrsbeq r8, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 2346f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r8, r5, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 234794 │ │ │ │ ldr r3, [pc, #128] @ 234798 │ │ │ │ @@ -83976,45 +83976,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58cc44 │ │ │ │ + bl 58cc54 │ │ │ │ ldr r3, [pc, #84] @ 2347a0 │ │ │ │ ldr r2, [pc, #84] @ 2347a4 │ │ │ │ ldr r1, [pc, #84] @ 2347a8 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsbeq r6, [sp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r4, r0, r8, lsl r7 │ │ │ │ - ldrdeq r0, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, r5, r0, ror #31 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - subseq r7, sp, r8, lsr sl │ │ │ │ - rsbeq sp, sl, ip, ror #2 │ │ │ │ + subseq r7, sp, r8, asr #20 │ │ │ │ + rsbeq sp, sl, ip, ror r1 │ │ │ │ ldr r0, [pc, #4] @ 2347b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd0c0 │ │ │ │ - subseq r7, sp, r8, ror #19 │ │ │ │ + b 7cd0d0 │ │ │ │ + ldrsheq r7, [sp], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84102,39 +84102,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 234994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2348a4 │ │ │ │ ldr r0, [pc, #52] @ 234998 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2348a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sp, r8, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, sp, r8, ror #22 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r6, sp, r0, asr #22 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, sp, r4, ror r8 │ │ │ │ - @ instruction: 0x005d7890 │ │ │ │ + subseq r7, sp, r4, lsl #17 │ │ │ │ + subseq r7, sp, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 234b78 │ │ │ │ ldr r2, [pc, #452] @ 234b7c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -84179,18 +84179,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 234a28 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 234abc │ │ │ │ mov r0, #0 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #272] @ 234b88 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r2, [pc, #264] @ 234b8c │ │ │ │ ldr r3, [pc, #244] @ 234b7c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -84198,15 +84198,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 234b74 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ ldr r3, [pc, #204] @ 234b90 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 234a68 │ │ │ │ @@ -84228,44 +84228,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 234ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 234a68 │ │ │ │ ldr r7, [pc, #40] @ 234b84 │ │ │ │ mov r4, #0 │ │ │ │ b 234a58 │ │ │ │ ldr r0, [pc, #60] @ 234ba4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 234a68 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sp, ip, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, sp, r8, lsl sl │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r6, sp, r0, ror r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, ror pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, sp, ip, asr #13 │ │ │ │ ldrsbeq r7, [sp], #-108 @ 0xffffff94 │ │ │ │ + subseq r7, sp, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -84291,15 +84291,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 234c00 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84314,27 +84314,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 234cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #32] @ 234cc0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 234d88 │ │ │ │ @@ -84342,75 +84342,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 234d90 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 234d18 │ │ │ │ bl 234854 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 234d3c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 234d68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e154c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r0, ip, r4, lsr sl │ │ │ │ - subseq r7, sp, r8, ror r5 │ │ │ │ - subseq r7, sp, ip, lsl #11 │ │ │ │ + rsbeq r0, ip, r4, asr #20 │ │ │ │ + subseq r7, sp, r8, lsl #11 │ │ │ │ + @ instruction: 0x005d759c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 235000 │ │ │ │ ldr r2, [pc, #596] @ 235004 │ │ │ │ ldr r1, [pc, #596] @ 235008 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #568] @ 23500c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 234f98 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 7e29a0 │ │ │ │ + bl 7e29b0 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr ip, [pc, #520] @ 235010 │ │ │ │ ldr r6, [pc, #520] @ 235014 │ │ │ │ @@ -84418,48 +84418,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 235018 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 234f5c │ │ │ │ ldr r7, [pc, #472] @ 23501c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 234f04 │ │ │ │ mov r0, #5 │ │ │ │ - bl 5833cc │ │ │ │ + bl 5833dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 234f04 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 234e8c │ │ │ │ b 234ea0 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 234ea0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ bne 234e7c │ │ │ │ ldr r1, [pc, #376] @ 235020 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 234fac │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -84536,23 +84536,23 @@ │ │ │ │ bne 234fd4 │ │ │ │ b 234f3c │ │ │ │ ldr r3, [pc, #52] @ 235028 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 234edc │ │ │ │ - rsbeq r0, ip, r4, ror #18 │ │ │ │ - subseq r7, sp, ip, lsr #9 │ │ │ │ - subseq r7, sp, r0, asr #9 │ │ │ │ + rsbeq r0, ip, r4, ror r9 │ │ │ │ + ldrheq r7, [sp], #-76 @ 0xffffffb4 │ │ │ │ + ldrsbeq r7, [sp], #-64 @ 0xffffffc0 │ │ │ │ addeq r5, r8, r8, ror #30 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ rsbseq r4, lr, r4, lsr #14 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - subseq r7, sp, r8, asr #8 │ │ │ │ - subseq r7, sp, r4, ror #7 │ │ │ │ + subseq r7, sp, r8, asr r4 │ │ │ │ + ldrsheq r7, [sp], #-52 @ 0xffffffcc │ │ │ │ rsbseq r4, lr, r0, lsr r6 │ │ │ │ rsbseq r4, lr, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 235090 │ │ │ │ @@ -84564,96 +84564,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7aca0c │ │ │ │ - rsbeq r0, ip, r8, asr #13 │ │ │ │ - subseq r7, sp, r0, lsr r2 │ │ │ │ - subseq r7, sp, r4, lsl #4 │ │ │ │ + b 7aca1c │ │ │ │ + ldrdeq r0, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + subseq r7, sp, r0, asr #4 │ │ │ │ + subseq r7, sp, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 23511c │ │ │ │ ldr r2, [pc, #104] @ 235120 │ │ │ │ ldr r1, [pc, #104] @ 235124 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2350fc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 589d8c │ │ │ │ + b 589d9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, ip, r0, ror #12 │ │ │ │ - subseq r7, sp, r0, lsr #3 │ │ │ │ - subseq r7, sp, r0, asr #3 │ │ │ │ + rsbeq r0, ip, r0, ror r6 │ │ │ │ + ldrheq r7, [sp], #-16 │ │ │ │ + ldrsbeq r7, [sp], #-16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 235190 │ │ │ │ ldr r5, [pc, #92] @ 2351ac │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 235190 │ │ │ │ ldr r0, [pc, #68] @ 2351b0 │ │ │ │ ldr r2, [pc, #68] @ 2351b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - subseq r7, sp, r0, asr #2 │ │ │ │ - rsbeq r0, ip, ip, lsr #11 │ │ │ │ - subseq r7, sp, r8, ror #1 │ │ │ │ + subseq r7, sp, r0, asr r1 │ │ │ │ + strheq r0, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsheq r7, [sp], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84674,24 +84674,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e2b9c │ │ │ │ + b 7e2bac │ │ │ │ │ │ │ │ 0023522c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 7e2b9c │ │ │ │ + b 7e2bac │ │ │ │ │ │ │ │ 00235248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -84714,41 +84714,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e2b9c │ │ │ │ + b 7e2bac │ │ │ │ │ │ │ │ 002352bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e2ca0 │ │ │ │ + bl 7e2cb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2352f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e29b8 │ │ │ │ - bl 7e15c0 │ │ │ │ + b 7e29c8 │ │ │ │ + bl 7e15d0 │ │ │ │ ldr r3, [pc, #20] @ 235318 │ │ │ │ ldr r1, [pc, #20] @ 23531c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7e0654 │ │ │ │ + bl 7e0664 │ │ │ │ b 2352e4 │ │ │ │ - subseq r6, sp, r0, lsr #31 │ │ │ │ + ldrheq r6, [sp], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 00235320 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84773,23 +84773,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #176] @ 235450 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 235408 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -84801,15 +84801,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e5b38 │ │ │ │ + b 7e5b48 │ │ │ │ ldr r3, [pc, #68] @ 235454 │ │ │ │ ldr r1, [pc, #68] @ 235458 │ │ │ │ ldr r0, [pc, #68] @ 23545c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -84821,20 +84821,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r0, ip, r4, lsl #6 │ │ │ │ - subseq r6, sp, r4, lsr #29 │ │ │ │ - ldrheq r6, [sp], #-236 @ 0xffffff14 │ │ │ │ - rsbeq r0, ip, r0, ror #5 │ │ │ │ - subseq r6, sp, r0, lsl #29 │ │ │ │ - subseq r6, sp, ip, lsl #29 │ │ │ │ + rsbeq r0, ip, r4, lsl r3 │ │ │ │ + ldrheq r6, [sp], #-228 @ 0xffffff1c │ │ │ │ + subseq r6, sp, ip, asr #29 │ │ │ │ + strdeq r0, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x005d6e90 │ │ │ │ + @ instruction: 0x005d6e9c │ │ │ │ │ │ │ │ 0023546c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00235474 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -84900,16 +84900,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, ip, ip, lsr #4 │ │ │ │ - strdeq r0, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, ip, ip, lsr r2 │ │ │ │ + rsbeq r0, ip, ip, lsl #4 │ │ │ │ │ │ │ │ 00235568 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -84956,17 +84956,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r0, ip, r4, lsl #2 │ │ │ │ - subseq r6, sp, r0, lsr #25 │ │ │ │ - subseq r6, sp, ip, asr #25 │ │ │ │ + rsbeq r0, ip, r4, lsl r1 │ │ │ │ + ldrheq r6, [sp], #-192 @ 0xffffff40 │ │ │ │ + ldrsbeq r6, [sp], #-204 @ 0xffffff34 │ │ │ │ │ │ │ │ 0023563c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85055,30 +85055,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 23584c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2356a8 │ │ │ │ ldr r0, [pc, #112] @ 235850 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2356a8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 235854 │ │ │ │ ldr r1, [pc, #80] @ 235858 │ │ │ │ ldr r0, [pc, #80] @ 23585c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -85089,23 +85089,23 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007d5d98 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, sp, r4, ror #26 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, sp, r0, lsl sp │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - subseq r6, sp, r0, ror #24 │ │ │ │ + subseq r6, sp, r0, ror ip │ │ │ │ andeq r4, r0, r0, lsl #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, sp, r8, asr #22 │ │ │ │ - subseq r6, sp, ip, ror fp │ │ │ │ - rsbeq pc, fp, r0, lsl pc @ │ │ │ │ - subseq r6, sp, r8, lsr #21 │ │ │ │ - @ instruction: 0x005d6b90 │ │ │ │ + subseq r6, sp, r8, asr fp │ │ │ │ + subseq r6, sp, ip, lsl #23 │ │ │ │ + rsbeq pc, fp, r0, lsr #30 │ │ │ │ + ldrheq r6, [sp], #-168 @ 0xffffff58 │ │ │ │ + subseq r6, sp, r0, lsr #23 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 00235864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -85167,41 +85167,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2359d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2358b8 │ │ │ │ ldr r0, [pc, #60] @ 2359d4 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2358b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sp, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, sp, r8, asr fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ rsbseq r5, sp, r8, lsl fp │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, sp, ip, lsr sl │ │ │ │ - subseq r6, sp, r4, asr sl │ │ │ │ + subseq r6, sp, ip, asr #20 │ │ │ │ + subseq r6, sp, r4, ror #20 │ │ │ │ │ │ │ │ 002359d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 235b20 │ │ │ │ @@ -85263,39 +85263,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 235b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 235a34 │ │ │ │ ldr r0, [pc, #52] @ 235b44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 235a34 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sp, r4, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r5, [sp], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, sp, r8, lsr #19 │ │ │ │ andeq r1, r0, r8, lsl #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, sp, r0, lsl r9 │ │ │ │ - subseq r6, sp, r4, lsr r9 │ │ │ │ + subseq r6, sp, r0, lsr #18 │ │ │ │ + subseq r6, sp, r4, asr #18 │ │ │ │ │ │ │ │ 00235b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85389,17 +85389,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007d5890 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, fp, r8, lsl #23 │ │ │ │ + @ instruction: 0x006bfb98 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r0, ip, r8, lsr #6 │ │ │ │ + rsbeq r0, ip, r8, lsr r3 │ │ │ │ rsbseq r5, sp, r4, ror #14 │ │ │ │ │ │ │ │ 00235ce4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 234854 │ │ │ │ @@ -85427,23 +85427,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 235ea0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 807e98 │ │ │ │ + bl 807ea8 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 807e98 │ │ │ │ + bl 807ea8 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 235e24 │ │ │ │ @@ -85527,18 +85527,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 235ef4 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cc3b8 │ │ │ │ - rsbeq pc, fp, r0, ror #16 │ │ │ │ - ldrheq r6, [sp], #-80 @ 0xffffffb0 │ │ │ │ - ldrsheq r6, [sp], #-52 @ 0xffffffcc │ │ │ │ + b 7cc3c8 │ │ │ │ + rsbeq pc, fp, r0, ror r8 @ │ │ │ │ + subseq r6, sp, r0, asr #11 │ │ │ │ + subseq r6, sp, r4, lsl #8 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 00235ef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85552,31 +85552,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 235f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r3, [pc, #36] @ 235f78 │ │ │ │ ldr r1, [pc, #36] @ 235f7c │ │ │ │ ldr r0, [pc, #36] @ 235f80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r6, sp, r4, ror #10 │ │ │ │ - rsbeq pc, fp, r0, asr #15 │ │ │ │ - subseq r6, sp, ip, asr r3 │ │ │ │ - subseq r6, sp, r8, lsr r5 │ │ │ │ + subseq r6, sp, r4, ror r5 │ │ │ │ + ldrdeq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r6, sp, ip, ror #6 │ │ │ │ + subseq r6, sp, r8, asr #10 │ │ │ │ │ │ │ │ 00235f84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 236560 │ │ │ │ @@ -85669,27 +85669,27 @@ │ │ │ │ beq 23647c │ │ │ │ cmp r3, #2 │ │ │ │ beq 23633c │ │ │ │ ldr r5, [pc, #1136] @ 236574 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 236294 │ │ │ │ ldr ip, [pc, #1108] @ 236578 │ │ │ │ ldr r2, [pc, #1108] @ 23657c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 236190 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 236170 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -85740,15 +85740,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 236594 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r6, [pc, #868] @ 236598 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2364a4 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -85770,27 +85770,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2347bc │ │ │ │ b 2360fc │ │ │ │ ldr r5, [pc, #776] @ 2365a4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 236190 │ │ │ │ ldr ip, [pc, #756] @ 2365a8 │ │ │ │ ldr r2, [pc, #756] @ 2365ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 244eac │ │ │ │ b 236190 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23646c │ │ │ │ mov r0, r4 │ │ │ │ @@ -85807,15 +85807,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2365bc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 23622c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2360fc │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -85851,15 +85851,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2365cc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 23622c │ │ │ │ ldr r3, [pc, #476] @ 2365d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 235fe0 │ │ │ │ ldr r3, [pc, #460] @ 2365d4 │ │ │ │ @@ -85876,22 +85876,22 @@ │ │ │ │ beq 23651c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2365dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 235fe0 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2360a8 │ │ │ │ b 2362fc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -85933,15 +85933,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 236500 │ │ │ │ ldr r0, [pc, #196] @ 2365e8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 235fe0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2365ec │ │ │ │ ldr r1, [pc, #172] @ 2365f0 │ │ │ │ ldr r0, [pc, #172] @ 2365f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -85951,47 +85951,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r5, sp, r8, asr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, sp, r0, asr #8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r4, r8, r4, asr sp │ │ │ │ - subseq r6, sp, r8, lsl #3 │ │ │ │ - strdeq pc, [fp], #-84 @ 0xffffffac @ │ │ │ │ - subseq r6, sp, r4, lsr r1 │ │ │ │ + @ instruction: 0x005d6198 │ │ │ │ + rsbeq pc, fp, r4, lsl #12 │ │ │ │ + subseq r6, sp, r4, asr #2 │ │ │ │ rsbseq r5, sp, ip, asr r2 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq pc, fp, r0, lsl r5 @ │ │ │ │ - @ instruction: 0x005d6098 │ │ │ │ - subseq r6, sp, r0, lsr r3 │ │ │ │ + rsbeq pc, fp, r0, lsr #10 │ │ │ │ + subseq r6, sp, r8, lsr #1 │ │ │ │ + subseq r6, sp, r0, asr #6 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ addeq r4, r8, r8, lsl #22 │ │ │ │ ldrdeq r4, [r8], r4 @ │ │ │ │ addeq r4, r8, r4, asr #21 │ │ │ │ - subseq r6, sp, r8, lsr #6 │ │ │ │ - rsbeq pc, fp, r4, ror #8 │ │ │ │ - subseq r5, sp, r4, lsr #31 │ │ │ │ - rsbeq pc, fp, r4, lsl #8 │ │ │ │ - subseq r6, sp, r8, ror r2 │ │ │ │ - subseq r5, sp, ip, lsl #31 │ │ │ │ + subseq r6, sp, r8, lsr r3 │ │ │ │ + rsbeq pc, fp, r4, ror r4 @ │ │ │ │ + ldrheq r5, [sp], #-244 @ 0xffffff0c │ │ │ │ + rsbeq pc, fp, r4, lsl r4 @ │ │ │ │ + subseq r6, sp, r8, lsl #5 │ │ │ │ + @ instruction: 0x005d5f9c │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - rsbeq pc, fp, r4, asr r3 @ │ │ │ │ - subseq r6, sp, r4, lsr #3 │ │ │ │ - ldrsbeq r5, [sp], #-236 @ 0xffffff14 │ │ │ │ + rsbeq pc, fp, r4, ror #6 │ │ │ │ + ldrheq r6, [sp], #-20 @ 0xffffffec │ │ │ │ + subseq r5, sp, ip, ror #29 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r2, r0, r8, lsl #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, sp, r8, ror r0 │ │ │ │ - rsbeq pc, fp, ip, ror #4 │ │ │ │ - rsbeq pc, fp, r4, asr #4 │ │ │ │ - subseq r5, sp, ip, ror #31 │ │ │ │ - ldrdeq pc, [fp], #-20 @ 0xffffffec @ │ │ │ │ - subseq r5, sp, ip, ror #26 │ │ │ │ - subseq r5, sp, r8, ror pc │ │ │ │ + subseq r6, sp, r8, lsl #1 │ │ │ │ + rsbeq pc, fp, ip, ror r2 @ │ │ │ │ + rsbeq pc, fp, r4, asr r2 @ │ │ │ │ + ldrsheq r5, [sp], #-252 @ 0xffffff04 │ │ │ │ + rsbeq pc, fp, r4, ror #3 │ │ │ │ + subseq r5, sp, ip, ror sp │ │ │ │ + subseq r5, sp, r8, lsl #31 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002365fc : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -86006,15 +86006,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ │ │ │ │ 0023664c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2367b4 │ │ │ │ @@ -86083,40 +86083,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2367d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2366a0 │ │ │ │ ldr r0, [pc, #56] @ 2367d8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2366a0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007d4d90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, sp, r0, ror sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, sp, ip, lsl #26 │ │ │ │ andeq r1, r0, r4, asr #20 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, sp, r8, asr #28 │ │ │ │ - subseq r5, sp, r0, ror lr │ │ │ │ + subseq r5, sp, r8, asr lr │ │ │ │ + subseq r5, sp, r0, lsl #29 │ │ │ │ │ │ │ │ 002367dc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -86148,17 +86148,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 236874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, fp, ip, asr #29 │ │ │ │ - subseq r5, sp, r4, ror #20 │ │ │ │ - subseq r5, sp, r0, ror #27 │ │ │ │ + ldrdeq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + subseq r5, sp, r4, ror sl │ │ │ │ + ldrsheq r5, [sp], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 00236878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86187,24 +86187,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #76] @ 236954 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -86317,19 +86317,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 236b10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bec98 │ │ │ │ - rsbeq lr, fp, r0, ror #24 │ │ │ │ - rsbeq lr, fp, r8, lsr ip │ │ │ │ - ldrsbeq r5, [sp], #-112 @ 0xffffff90 │ │ │ │ - subseq r5, sp, r8, ror #22 │ │ │ │ + rsbeq lr, fp, r8, lsr #25 │ │ │ │ + rsbeq lr, fp, r0, ror ip │ │ │ │ + rsbeq lr, fp, r8, asr #24 │ │ │ │ + subseq r5, sp, r0, ror #15 │ │ │ │ + subseq r5, sp, r8, ror fp │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 00236b14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86525,15 +86525,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 236e8c │ │ │ │ @@ -86563,17 +86563,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq lr, fp, r4, lsr #18 │ │ │ │ - subseq r5, sp, r4, lsl #9 │ │ │ │ - subseq r5, sp, r4, ror #8 │ │ │ │ + rsbeq lr, fp, r4, lsr r9 │ │ │ │ + @ instruction: 0x005d5494 │ │ │ │ + subseq r5, sp, r4, ror r4 │ │ │ │ │ │ │ │ 00236eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 236f94 │ │ │ │ @@ -86584,15 +86584,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 239460 │ │ │ │ mov r0, r6 │ │ │ │ bl 239448 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -86623,17 +86623,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq lr, fp, r0, asr #16 │ │ │ │ - subseq r5, sp, r0, lsl #7 │ │ │ │ - subseq r5, sp, r4, lsr #7 │ │ │ │ + rsbeq lr, fp, r0, asr r8 │ │ │ │ + @ instruction: 0x005d5390 │ │ │ │ + ldrheq r5, [sp], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 00236fa0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 236fb8 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -86648,17 +86648,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 236ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, fp, r4, asr #14 │ │ │ │ - ldrsbeq r5, [sp], #-44 @ 0xffffffd4 │ │ │ │ - @ instruction: 0x005d5690 │ │ │ │ + rsbeq lr, fp, r4, asr r7 │ │ │ │ + subseq r5, sp, ip, ror #5 │ │ │ │ + subseq r5, sp, r0, lsr #13 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 00237000 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237018 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86674,17 +86674,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 23705c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, fp, r4, ror #13 │ │ │ │ - subseq r5, sp, ip, ror r2 │ │ │ │ - subseq r5, sp, r0, lsr r6 │ │ │ │ + strdeq lr, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r5, sp, ip, lsl #5 │ │ │ │ + subseq r5, sp, r0, asr #12 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00237060 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237078 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86700,17 +86700,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2370bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, fp, r4, lsl #13 │ │ │ │ - subseq r5, sp, ip, lsl r2 │ │ │ │ - ldrsbeq r5, [sp], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x006be694 │ │ │ │ + subseq r5, sp, ip, lsr #4 │ │ │ │ + subseq r5, sp, r0, ror #11 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002370c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87016,17 +87016,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 237574 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq lr, fp, ip, asr #3 │ │ │ │ - subseq r4, sp, r4, ror #26 │ │ │ │ - subseq r5, sp, r8, lsl r1 │ │ │ │ + ldrdeq lr, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r4, sp, r4, ror sp │ │ │ │ + subseq r5, sp, r8, lsr #2 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 00237578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87039,33 +87039,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e12b8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58d324 │ │ │ │ + bl 58d334 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 58cc14 │ │ │ │ + bl 58cc24 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2375a8 │ │ │ │ ldr r3, [pc, #32] @ 237608 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldrheq r1, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsbeq r5, [sp], #-12 │ │ │ │ - rsbeq r1, r3, ip, lsr r0 │ │ │ │ + subseq r5, sp, ip, ror #1 │ │ │ │ + rsbeq r1, r3, ip, asr #32 │ │ │ │ addeq r3, r8, r4, asr r7 │ │ │ │ │ │ │ │ 0023760c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87085,15 +87085,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 23765c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 237684 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237650 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -87102,15 +87102,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq r1, lr, r4, lsl #30 │ │ │ │ - subseq r4, sp, r4, asr #24 │ │ │ │ + subseq r4, sp, r4, asr ip │ │ │ │ ldrheq r1, [lr], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002376b0 : │ │ │ │ ldr r3, [pc, #56] @ 2376f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87155,27 +87155,27 @@ │ │ │ │ b 237760 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2377c8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d8e4 │ │ │ │ + bl 58d8f4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r7, r0 │ │ │ │ bne 237754 │ │ │ │ ldr r1, [pc, #108] @ 237800 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c0dc │ │ │ │ + bl 58c0ec │ │ │ │ cmp sl, r0 │ │ │ │ bne 237754 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -87188,32 +87188,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ rsbseq r1, lr, r0, lsr lr │ │ │ │ ldrsbeq r3, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sp, fp, r8, ror #31 │ │ │ │ + strdeq sp, [fp], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - strheq sp, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x005d2498 │ │ │ │ - rsbeq sl, sl, r4, lsr r1 │ │ │ │ + rsbeq sp, r4, r0, asr #31 │ │ │ │ + subseq r2, sp, r8, lsr #9 │ │ │ │ + rsbeq sl, sl, r4, asr #2 │ │ │ │ │ │ │ │ 00237804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 2a7e80 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5826a0 │ │ │ │ + bl 5826b0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 237868 │ │ │ │ mov r1, r6 │ │ │ │ bl 2376f4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2378a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87233,73 +87233,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2378e8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc310 │ │ │ │ + bl 7cc320 │ │ │ │ b 237848 │ │ │ │ ldr r3, [pc, #64] @ 2378ec │ │ │ │ ldr r2, [pc, #64] @ 2378f0 │ │ │ │ ldr r1, [pc, #64] @ 2378f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2378f8 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 237848 │ │ │ │ - rsbeq sp, fp, r0, lsr #29 │ │ │ │ - rsbeq pc, r3, r8, ror #7 │ │ │ │ - subseq r4, sp, r4, lsr #20 │ │ │ │ + strheq sp, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq pc, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq r4, sp, r4, lsr sl │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - rsbeq sp, fp, r8, ror #28 │ │ │ │ - ldrsbeq r4, [sp], #-212 @ 0xffffff2c │ │ │ │ - ldrsheq r4, [sp], #-144 @ 0xffffff70 │ │ │ │ + rsbeq sp, fp, r8, ror lr │ │ │ │ + subseq r4, sp, r4, ror #27 │ │ │ │ + subseq r4, sp, r0, lsl #20 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002378fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 237974 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237958 │ │ │ │ ldr ip, [pc, #68] @ 237978 │ │ │ │ ldr r2, [pc, #68] @ 23797c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r4, sp, r8, ror r9 │ │ │ │ - rsbeq sp, fp, r4, ror #27 │ │ │ │ - subseq r4, sp, r8, lsr #18 │ │ │ │ + subseq r4, sp, r8, lsl #19 │ │ │ │ + strdeq sp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r4, sp, r8, lsr r9 │ │ │ │ │ │ │ │ 00237980 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -87309,62 +87309,62 @@ │ │ │ │ beq 2379d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2379e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq r4, [sp], #-140 @ 0xffffff74 │ │ │ │ + subseq r4, sp, ip, ror #17 │ │ │ │ │ │ │ │ 002379ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 237a2c │ │ │ │ ldr r1, [pc, #88] @ 237a64 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a3c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 237a68 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, r4, lsl #17 │ │ │ │ - subseq r4, sp, r8, ror ip │ │ │ │ + @ instruction: 0x005d4894 │ │ │ │ + subseq r4, sp, r8, lsl #25 │ │ │ │ │ │ │ │ 00237a6c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a94 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -87382,55 +87382,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 237ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 237ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r8, ror #24 │ │ │ │ - subseq r4, sp, r4, lsl #16 │ │ │ │ - subseq r4, sp, r0, lsl r8 │ │ │ │ + rsbeq sp, fp, r8, ror ip │ │ │ │ + subseq r4, sp, r4, lsl r8 │ │ │ │ + subseq r4, sp, r0, lsr #16 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 00237ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 237cc8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237c08 │ │ │ │ ldr r7, [pc, #444] @ 237ccc │ │ │ │ ldr r2, [pc, #444] @ 237cd0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237c94 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 237cd4 │ │ │ │ ldr r1, [pc, #384] @ 237cd8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #368] @ 237cdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 237c64 │ │ │ │ ldr r7, [pc, #348] @ 237ce0 │ │ │ │ @@ -87438,24 +87438,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 237b98 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 237c64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldr r2, [pc, #312] @ 237ce4 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237b8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 237b8c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -87468,38 +87468,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e12b8 │ │ │ │ ldr r5, [pc, #220] @ 237cec │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237c7c │ │ │ │ ldr r0, [pc, #196] @ 237cf0 │ │ │ │ ldr r2, [pc, #196] @ 237cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 244b20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237c7c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e37a8 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 237c58 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ b 237c58 │ │ │ │ ldr r0, [pc, #116] @ 237cf8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e12b8 │ │ │ │ @@ -87508,32 +87508,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 237cfc │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e2020 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 237bf4 │ │ │ │ - @ instruction: 0x005d479c │ │ │ │ - rsbeq sp, fp, r8, lsl #24 │ │ │ │ - subseq r4, sp, r8, asr #14 │ │ │ │ - subseq r2, sp, ip, lsl #1 │ │ │ │ - @ instruction: 0x0064db98 │ │ │ │ + subseq r4, sp, ip, lsr #15 │ │ │ │ + rsbeq sp, fp, r8, lsl ip │ │ │ │ + subseq r4, sp, r8, asr r7 │ │ │ │ + @ instruction: 0x005d209c │ │ │ │ + rsbeq sp, r4, r8, lsr #23 │ │ │ │ ldrsbeq r1, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x006bdb98 │ │ │ │ - ldrheq r4, [sp], #-104 @ 0xffffff98 │ │ │ │ - ldrsbeq r4, [sp], #-172 @ 0xffffff54 │ │ │ │ - ldrheq r4, [sp], #-144 @ 0xffffff70 │ │ │ │ - rsbeq sp, fp, ip, ror #21 │ │ │ │ - subseq r4, sp, r0, lsr r6 │ │ │ │ - subseq r4, sp, r8, asr sl │ │ │ │ - @ instruction: 0x0062e39c │ │ │ │ + rsbeq sp, fp, r8, lsr #23 │ │ │ │ + subseq r4, sp, r8, asr #13 │ │ │ │ + subseq r4, sp, ip, ror #21 │ │ │ │ + subseq r4, sp, r0, asr #19 │ │ │ │ + strdeq sp, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + subseq r4, sp, r0, asr #12 │ │ │ │ + subseq r4, sp, r8, ror #20 │ │ │ │ + rsbeq lr, r2, ip, lsr #7 │ │ │ │ │ │ │ │ 00237d00 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -87545,37 +87545,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 237d74 │ │ │ │ ldr r5, [pc, #84] @ 237d8c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237d74 │ │ │ │ ldr ip, [pc, #64] @ 237d90 │ │ │ │ ldr r2, [pc, #64] @ 237d94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r4, sp, r8, asr r5 │ │ │ │ - rsbeq sp, fp, r8, asr #19 │ │ │ │ - subseq r4, sp, ip, lsl #10 │ │ │ │ + subseq r4, sp, r8, ror #10 │ │ │ │ + ldrdeq sp, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + subseq r4, sp, ip, lsl r5 │ │ │ │ │ │ │ │ 00237d98 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 237dd0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 237de8 │ │ │ │ @@ -87767,28 +87767,28 @@ │ │ │ │ b 238080 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2381fc │ │ │ │ ldr r1, [pc, #728] @ 238360 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 238074 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 238074 │ │ │ │ ldr r3, [pc, #696] @ 238364 │ │ │ │ ldr r1, [pc, #696] @ 238368 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58d8e4 │ │ │ │ + bl 58d8f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 238074 │ │ │ │ ldr r3, [pc, #664] @ 23836c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23822c │ │ │ │ @@ -87806,28 +87806,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 238160 │ │ │ │ ldr r3, [pc, #540] @ 238364 │ │ │ │ ldr r1, [pc, #560] @ 23837c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58cfe8 │ │ │ │ + bl 58cff8 │ │ │ │ ldr r2, [pc, #536] @ 238380 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 235b48 │ │ │ │ @@ -87840,15 +87840,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 238388 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ ldr r2, [pc, #464] @ 23838c │ │ │ │ ldr r3, [pc, #400] @ 238350 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -87867,15 +87867,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2382ac │ │ │ │ ldr r0, [pc, #376] @ 238390 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 238100 │ │ │ │ ldr r3, [pc, #352] @ 238394 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87894,22 +87894,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2383a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2380e0 │ │ │ │ ldr r3, [pc, #240] @ 2383a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 238210 │ │ │ │ ldr r3, [pc, #208] @ 238398 │ │ │ │ @@ -87925,58 +87925,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2383a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 238210 │ │ │ │ ldr r0, [pc, #128] @ 2383ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2380e0 │ │ │ │ ldr r0, [pc, #112] @ 2383b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 238210 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, sp, ip, asr #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r1, [lr], #-68 @ 0xffffffbc @ │ │ │ │ rsbseq r3, sp, r8, lsr #7 │ │ │ │ - strheq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r4, sp, r4, lsl #4 │ │ │ │ + rsbeq sp, fp, r4, asr #13 │ │ │ │ + subseq r4, sp, r4, lsl r2 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - rsbeq sp, r4, r4, asr #12 │ │ │ │ + rsbeq sp, r4, r4, asr r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, fp, ip, lsl #12 │ │ │ │ - subseq r4, sp, ip, asr #2 │ │ │ │ - subseq r4, sp, r0, ror r1 │ │ │ │ - rsbeq sp, r4, r4, lsr #11 │ │ │ │ - strheq sp, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, fp, ip, lsl r6 │ │ │ │ + subseq r4, sp, ip, asr r1 │ │ │ │ + subseq r4, sp, r0, lsl #3 │ │ │ │ + strheq sp, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sp, fp, r0, asr #11 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r3, sp, r8, lsr r2 │ │ │ │ - subseq r4, sp, r4, ror r0 │ │ │ │ + subseq r4, sp, r4, lsl #1 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, sp, r4, asr #8 │ │ │ │ + subseq r4, sp, r4, asr r4 │ │ │ │ andeq r3, r0, r4, asr #8 │ │ │ │ - subseq r4, sp, r8, lsl #8 │ │ │ │ - ldrsbeq r4, [sp], #-60 @ 0xffffffc4 │ │ │ │ - subseq r4, sp, r4, lsl #8 │ │ │ │ + subseq r4, sp, r8, lsl r4 │ │ │ │ + subseq r4, sp, ip, ror #7 │ │ │ │ + subseq r4, sp, r4, lsl r4 │ │ │ │ │ │ │ │ 002383b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 23855c │ │ │ │ @@ -88005,15 +88005,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 23856c │ │ │ │ ldr r1, [pc, #324] @ 238570 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58cfe8 │ │ │ │ + bl 58cff8 │ │ │ │ ldr r3, [pc, #300] @ 238574 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -88062,43 +88062,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 23858c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 238420 │ │ │ │ ldr r0, [pc, #68] @ 238590 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 238420 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, sp, r8, lsr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r2, [sp], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - rsbeq sp, r4, r4, asr #5 │ │ │ │ - ldrdeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sp, fp, r0, lsr #5 │ │ │ │ + ldrdeq sp, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sp, fp, r0, ror #5 │ │ │ │ + strheq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq r2, sp, r0, ror #30 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, sp, ip, lsl r2 │ │ │ │ subseq r4, sp, ip, lsr #4 │ │ │ │ + subseq r4, sp, ip, lsr r2 │ │ │ │ │ │ │ │ 00238594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 238648 │ │ │ │ @@ -88110,15 +88110,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2385d0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 238618 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2385c4 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2385c4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -88139,15 +88139,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x007e0f94 │ │ │ │ - ldrsbeq r3, [sp], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, sp, r0, ror #25 │ │ │ │ │ │ │ │ 00238650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -88155,15 +88155,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 238740 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 238718 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2386b8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2386cc │ │ │ │ @@ -88202,18 +88202,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 238750 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r3, sp, ip, lsl ip │ │ │ │ - strdeq ip, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - subseq r3, sp, ip, lsl #23 │ │ │ │ - subseq r4, sp, ip, asr r0 │ │ │ │ + subseq r3, sp, ip, lsr #24 │ │ │ │ + rsbeq sp, fp, r4 │ │ │ │ + @ instruction: 0x005d3b9c │ │ │ │ + subseq r4, sp, ip, rrx │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 00238754 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -88287,17 +88287,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 238888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq r2, r8, r8, lsl r5 │ │ │ │ - strheq ip, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r3, sp, r4, asr sl │ │ │ │ - subseq r3, sp, r0, asr #30 │ │ │ │ + rsbeq ip, fp, r8, asr #29 │ │ │ │ + subseq r3, sp, r4, ror #20 │ │ │ │ + subseq r3, sp, r0, asr pc │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 0023888c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88344,45 +88344,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2389cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2389d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7c72d4 │ │ │ │ + bl 7c72e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2389a4 │ │ │ │ ldr r3, [pc, #84] @ 2389d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2388fc │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 238904 │ │ │ │ mov r9, #1 │ │ │ │ b 2388e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ b 238978 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, sp, ip, asr #22 │ │ │ │ - rsbeq ip, fp, r4, ror #28 │ │ │ │ + rsbeq ip, fp, r4, ror lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq r2, r8, r4, ror r4 │ │ │ │ rsbseq r2, sp, r4, lsl fp │ │ │ │ rsbseq r2, sp, r8, ror #21 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - subseq r3, sp, r4, ror #28 │ │ │ │ + subseq r3, sp, r4, ror lr │ │ │ │ @ instruction: 0x008823bc │ │ │ │ │ │ │ │ 002389d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88441,55 +88441,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 238bd4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 238bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7c72d4 │ │ │ │ + bl 7c72e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 238b5c │ │ │ │ ldr r3, [pc, #224] @ 238bdc │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 238a40 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r1, [pc, #176] @ 238be0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 238b6c │ │ │ │ ldr r2, [pc, #160] @ 238be4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 238be8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ b 238af4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r1, [pc, #108] @ 238bec │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 238b3c │ │ │ │ ldr r2, [pc, #92] @ 238bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -88506,24 +88506,24 @@ │ │ │ │ ldrsheq r2, [sp], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, sp, r8, ror #19 │ │ │ │ addeq r2, r8, ip, lsl #6 │ │ │ │ rsbseq r2, sp, r0, lsr #19 │ │ │ │ rsbseq r2, sp, ip, ror #18 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - subseq r3, sp, r8, ror #25 │ │ │ │ + ldrsheq r3, [sp], #-200 @ 0xffffff38 │ │ │ │ addeq r2, r8, ip, lsr r2 │ │ │ │ - rsbeq sp, r8, r8, lsl #12 │ │ │ │ - @ instruction: 0x005d3c90 │ │ │ │ - subseq r3, sp, r0, ror #25 │ │ │ │ + rsbeq sp, r8, r8, lsl r6 │ │ │ │ subseq r3, sp, r0, lsr #25 │ │ │ │ + ldrsheq r3, [sp], #-192 @ 0xffffff40 │ │ │ │ + ldrheq r3, [sp], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, sp, ip, ror #24 │ │ │ │ + rsbeq ip, fp, r4, lsl #23 │ │ │ │ + subseq r3, sp, r0, lsr #14 │ │ │ │ subseq r3, sp, ip, asr ip │ │ │ │ - rsbeq ip, fp, r4, ror fp │ │ │ │ - subseq r3, sp, r0, lsl r7 │ │ │ │ - subseq r3, sp, ip, asr #24 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 00238c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88560,21 +88560,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 238cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq r2, r8, r4, lsl #2 │ │ │ │ - strheq ip, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r3, sp, r0, asr r6 │ │ │ │ - subseq r3, sp, ip, lsl #23 │ │ │ │ + rsbeq ip, fp, r8, asr #21 │ │ │ │ + subseq r3, sp, r0, ror #12 │ │ │ │ + @ instruction: 0x005d3b9c │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x006bca90 │ │ │ │ - subseq r3, sp, r8, lsr #12 │ │ │ │ - ldrsbeq r3, [sp], #-188 @ 0xffffff44 │ │ │ │ + rsbeq ip, fp, r0, lsr #21 │ │ │ │ + subseq r3, sp, r8, lsr r6 │ │ │ │ + subseq r3, sp, ip, ror #23 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 00238cc8 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 238d40 │ │ │ │ ldr r3, [pc, #156] @ 238d78 │ │ │ │ @@ -88615,19 +88615,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 238d90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq r2, r8, r0, rrx │ │ │ │ - subseq r3, sp, r4, lsl #23 │ │ │ │ - subseq r3, sp, r8, ror #22 │ │ │ │ - strheq ip, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r3, sp, r4, asr r5 │ │ │ │ - @ instruction: 0x005d3a90 │ │ │ │ + @ instruction: 0x005d3b94 │ │ │ │ + subseq r3, sp, r8, ror fp │ │ │ │ + rsbeq ip, fp, ip, asr #19 │ │ │ │ + subseq r3, sp, r4, ror #10 │ │ │ │ + subseq r3, sp, r0, lsr #21 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 00238d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88655,30 +88655,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 238e28 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 1e1a5c │ │ │ │ cmp r4, #8 │ │ │ │ beq 238e74 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 238e0c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c72d4 │ │ │ │ + bl 7c72e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 238eac │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 238e0c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -88694,27 +88694,27 @@ │ │ │ │ bne 238eb8 │ │ │ │ ldr r0, [pc, #64] @ 238ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e1a5c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ b 238e5c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, sp, r8, asr #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, sp, r0, ror #21 │ │ │ │ - subseq pc, sp, r4, lsl lr @ │ │ │ │ + ldrsheq r3, [sp], #-160 @ 0xffffff60 │ │ │ │ + subseq pc, sp, r4, lsr #28 │ │ │ │ rsbseq r2, sp, r8, lsl #12 │ │ │ │ addeq r1, r8, r8, asr #30 │ │ │ │ - ldrsbeq r3, [sp], #-152 @ 0xffffff68 │ │ │ │ + subseq r3, sp, r8, ror #19 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ rsbseq r2, sp, r8, ror r5 │ │ │ │ - subseq r3, sp, r4, lsr #20 │ │ │ │ + subseq r3, sp, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 23921c │ │ │ │ ldr r3, [pc, #800] @ 239220 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88915,31 +88915,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrsheq r2, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, sp, r4, lsr sl │ │ │ │ + subseq r3, sp, r4, asr #20 │ │ │ │ rsbseq r2, sp, r8, ror #8 │ │ │ │ - subseq r3, sp, r8, lsr sl │ │ │ │ subseq r3, sp, r8, asr #20 │ │ │ │ + subseq r3, sp, r8, asr sl │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - rsbeq sp, fp, ip, ror #29 │ │ │ │ - ldrsbeq r3, [sp], #-148 @ 0xffffff6c │ │ │ │ + strdeq sp, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + subseq r3, sp, r4, ror #19 │ │ │ │ @ instruction: 0x007d2398 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq sp, fp, r4, ror sp │ │ │ │ - subseq r3, sp, r0, lsl #16 │ │ │ │ - rsbeq sp, fp, r8, asr #26 │ │ │ │ - ldrsheq r3, [sp], #-116 @ 0xffffff8c │ │ │ │ - rsbeq sp, fp, r4, lsr #26 │ │ │ │ - subseq r3, sp, ip, lsr #16 │ │ │ │ - subseq r3, sp, r4, lsr r8 │ │ │ │ + rsbeq sp, fp, r4, lsl #27 │ │ │ │ + subseq r3, sp, r0, lsl r8 │ │ │ │ + rsbeq sp, fp, r8, asr sp │ │ │ │ + subseq r3, sp, r4, lsl #16 │ │ │ │ + rsbeq sp, fp, r4, lsr sp │ │ │ │ + subseq r3, sp, ip, lsr r8 │ │ │ │ + subseq r3, sp, r4, asr #16 │ │ │ │ │ │ │ │ 00239268 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2393a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89016,16 +89016,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 1e1708 │ │ │ │ b 239314 │ │ │ │ rsbseq r2, sp, r0, lsl #3 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x005d3790 │ │ │ │ - ldrheq r3, [sp], #-112 @ 0xffffff90 │ │ │ │ + subseq r3, sp, r0, lsr #15 │ │ │ │ + subseq r3, sp, r0, asr #15 │ │ │ │ │ │ │ │ 002393b8 : │ │ │ │ ldr r0, [pc, #4] @ 2393c4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 238ee4 │ │ │ │ rsbseq r0, lr, r8, lsl #3 │ │ │ │ │ │ │ │ @@ -89375,17 +89375,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2398f8 │ │ │ │ ldr r0, [pc, #24] @ 2398fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r0, ror r6 │ │ │ │ - subseq r3, sp, r0, ror #8 │ │ │ │ - subseq r3, sp, r8, ror #8 │ │ │ │ + rsbeq sp, fp, r0, lsl #13 │ │ │ │ + subseq r3, sp, r0, ror r4 │ │ │ │ + subseq r3, sp, r8, ror r4 │ │ │ │ │ │ │ │ 00239900 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239930 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 239918 │ │ │ │ @@ -89405,17 +89405,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23996c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r4, lsl #12 │ │ │ │ - ldrsheq r3, [sp], #-52 @ 0xffffffcc │ │ │ │ - ldrsheq r3, [sp], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq sp, fp, r4, lsl r6 │ │ │ │ + subseq r3, sp, r4, lsl #8 │ │ │ │ + subseq r3, sp, ip, lsl #8 │ │ │ │ │ │ │ │ 00239970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -89442,17 +89442,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2399f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r8, ror r5 │ │ │ │ - subseq r3, sp, r8, ror #6 │ │ │ │ - subseq r3, sp, r0, ror r3 │ │ │ │ + rsbeq sp, fp, r8, lsl #11 │ │ │ │ + subseq r3, sp, r8, ror r3 │ │ │ │ + subseq r3, sp, r0, lsl #7 │ │ │ │ │ │ │ │ 002399fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239a1c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89468,17 +89468,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r8, lsl r5 │ │ │ │ - subseq r3, sp, r8, lsl #6 │ │ │ │ - subseq r3, sp, r0, lsl r3 │ │ │ │ + rsbeq sp, fp, r8, lsr #10 │ │ │ │ + subseq r3, sp, r8, lsl r3 │ │ │ │ + subseq r3, sp, r0, lsr #6 │ │ │ │ │ │ │ │ 00239a5c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239a7c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89494,17 +89494,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq sp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r3, sp, r8, lsr #5 │ │ │ │ - ldrheq r3, [sp], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq sp, fp, r8, asr #9 │ │ │ │ + ldrheq r3, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subseq r3, sp, r0, asr #5 │ │ │ │ │ │ │ │ 00239abc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239adc │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89520,17 +89520,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239b18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r8, asr r4 │ │ │ │ - subseq r3, sp, r8, asr #4 │ │ │ │ - subseq r3, sp, r0, asr r2 │ │ │ │ + rsbeq sp, fp, r8, ror #8 │ │ │ │ + subseq r3, sp, r8, asr r2 │ │ │ │ + subseq r3, sp, r0, ror #4 │ │ │ │ │ │ │ │ 00239b1c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239b3c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89546,17 +89546,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq sp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r3, sp, r8, ror #3 │ │ │ │ - ldrsheq r3, [sp], #-16 │ │ │ │ + rsbeq sp, fp, r8, lsl #8 │ │ │ │ + ldrsheq r3, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subseq r3, sp, r0, lsl #4 │ │ │ │ │ │ │ │ 00239b7c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239b98 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89571,17 +89571,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239bd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bd39c │ │ │ │ - subseq r3, sp, ip, lsl #3 │ │ │ │ - @ instruction: 0x005d3194 │ │ │ │ + rsbeq sp, fp, ip, lsr #7 │ │ │ │ + @ instruction: 0x005d319c │ │ │ │ + subseq r3, sp, r4, lsr #3 │ │ │ │ │ │ │ │ 00239bd8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239bf8 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89597,17 +89597,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239c34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, lsr r3 │ │ │ │ - subseq r3, sp, ip, lsr #2 │ │ │ │ - subseq r3, sp, r4, lsr r1 │ │ │ │ + rsbeq sp, fp, ip, asr #6 │ │ │ │ + subseq r3, sp, ip, lsr r1 │ │ │ │ + subseq r3, sp, r4, asr #2 │ │ │ │ │ │ │ │ 00239c38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239c58 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89623,17 +89623,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrdeq sp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq r3, sp, ip, asr #1 │ │ │ │ - ldrsbeq r3, [sp], #-4 │ │ │ │ + rsbeq sp, fp, ip, ror #5 │ │ │ │ + ldrsbeq r3, [sp], #-12 │ │ │ │ + subseq r3, sp, r4, ror #1 │ │ │ │ │ │ │ │ 00239c98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239cb8 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89649,17 +89649,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, ror r2 │ │ │ │ - subseq r3, sp, ip, rrx │ │ │ │ - subseq r3, sp, r4, ror r0 │ │ │ │ + rsbeq sp, fp, ip, lsl #5 │ │ │ │ + subseq r3, sp, ip, ror r0 │ │ │ │ + subseq r3, sp, r4, lsl #1 │ │ │ │ │ │ │ │ 00239cf8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239d18 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89675,17 +89675,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239d54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, lsl r2 │ │ │ │ - subseq r3, sp, ip │ │ │ │ - subseq r3, sp, r4, lsl r0 │ │ │ │ + rsbeq sp, fp, ip, lsr #4 │ │ │ │ + subseq r3, sp, ip, lsl r0 │ │ │ │ + subseq r3, sp, r4, lsr #32 │ │ │ │ │ │ │ │ 00239d58 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239d78 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89701,17 +89701,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239db4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r2, sp, ip, lsr #31 │ │ │ │ - ldrheq r2, [sp], #-244 @ 0xffffff0c │ │ │ │ + rsbeq sp, fp, ip, asr #3 │ │ │ │ + ldrheq r2, [sp], #-252 @ 0xffffff04 │ │ │ │ + subseq r2, sp, r4, asr #31 │ │ │ │ │ │ │ │ 00239db8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239dd8 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89727,17 +89727,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239e14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, asr r1 │ │ │ │ - subseq r2, sp, ip, asr #30 │ │ │ │ - subseq r2, sp, r4, asr pc │ │ │ │ + rsbeq sp, fp, ip, ror #2 │ │ │ │ + subseq r2, sp, ip, asr pc │ │ │ │ + subseq r2, sp, r4, ror #30 │ │ │ │ │ │ │ │ 00239e18 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239e38 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89753,17 +89753,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq sp, [fp], #-12 @ │ │ │ │ - subseq r2, sp, ip, ror #29 │ │ │ │ - ldrsheq r2, [sp], #-228 @ 0xffffff1c │ │ │ │ + rsbeq sp, fp, ip, lsl #2 │ │ │ │ + ldrsheq r2, [sp], #-236 @ 0xffffff14 │ │ │ │ + subseq r2, sp, r4, lsl #30 │ │ │ │ │ │ │ │ 00239e78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239e98 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89779,17 +89779,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239ed4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bd09c │ │ │ │ - subseq r2, sp, ip, lsl #29 │ │ │ │ - @ instruction: 0x005d2e94 │ │ │ │ + rsbeq sp, fp, ip, lsr #1 │ │ │ │ + @ instruction: 0x005d2e9c │ │ │ │ + subseq r2, sp, r4, lsr #29 │ │ │ │ │ │ │ │ 00239ed8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239ef8 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89805,17 +89805,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239f34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, lsr r0 │ │ │ │ - subseq r2, sp, ip, lsr #28 │ │ │ │ - subseq r2, sp, r4, lsr lr │ │ │ │ + rsbeq sp, fp, ip, asr #32 │ │ │ │ + subseq r2, sp, ip, lsr lr │ │ │ │ + subseq r2, sp, r4, asr #28 │ │ │ │ │ │ │ │ 00239f38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239f58 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89831,17 +89831,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239f94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrdeq ip, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - subseq r2, sp, ip, asr #27 │ │ │ │ - ldrsbeq r2, [sp], #-212 @ 0xffffff2c │ │ │ │ + rsbeq ip, fp, ip, ror #31 │ │ │ │ + ldrsbeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ + subseq r2, sp, r4, ror #27 │ │ │ │ │ │ │ │ 00239f98 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239fbc │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89858,17 +89858,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r8, ror pc │ │ │ │ - subseq r2, sp, r8, ror #26 │ │ │ │ - subseq r2, sp, r0, ror sp │ │ │ │ + rsbeq ip, fp, r8, lsl #31 │ │ │ │ + subseq r2, sp, r8, ror sp │ │ │ │ + subseq r2, sp, r0, lsl #27 │ │ │ │ │ │ │ │ 00239ffc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23a020 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89885,17 +89885,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23a05c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, lsl pc │ │ │ │ - subseq r2, sp, r4, lsl #26 │ │ │ │ - subseq r2, sp, ip, lsl #26 │ │ │ │ + rsbeq ip, fp, r4, lsr #30 │ │ │ │ + subseq r2, sp, r4, lsl sp │ │ │ │ + subseq r2, sp, ip, lsl sp │ │ │ │ │ │ │ │ 0023a060 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23a084 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89912,17 +89912,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23a0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq ip, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r2, sp, r0, lsr #25 │ │ │ │ - subseq r2, sp, r8, lsr #25 │ │ │ │ + rsbeq ip, fp, r0, asr #29 │ │ │ │ + ldrheq r2, [sp], #-192 @ 0xffffff40 │ │ │ │ + ldrheq r2, [sp], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 0023a0c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23a0e8 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89939,17 +89939,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23a124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, ip, asr #28 │ │ │ │ - subseq r2, sp, ip, lsr ip │ │ │ │ - subseq r2, sp, r4, asr #24 │ │ │ │ + rsbeq ip, fp, ip, asr lr │ │ │ │ + subseq r2, sp, ip, asr #24 │ │ │ │ + subseq r2, sp, r4, asr ip │ │ │ │ │ │ │ │ 0023a128 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23a14c │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89966,31 +89966,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 23a188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r8, ror #27 │ │ │ │ - ldrsbeq r2, [sp], #-184 @ 0xffffff48 │ │ │ │ - subseq r2, sp, r0, ror #23 │ │ │ │ + strdeq ip, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + subseq r2, sp, r8, ror #23 │ │ │ │ + ldrsheq r2, [sp], #-176 @ 0xffffff50 │ │ │ │ │ │ │ │ 0023a18c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 23a1ac │ │ │ │ ldr r3, [pc, #28] @ 23a1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq ip, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, fp, ip │ │ │ │ │ │ │ │ 0023a1bc : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 23a1e8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -90018,30 +90018,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3d78 │ │ │ │ - rsbeq ip, fp, r8, lsl #31 │ │ │ │ + @ instruction: 0x006bcf98 │ │ │ │ │ │ │ │ 0023a244 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 23a268 │ │ │ │ ldr r3, [pc, #32] @ 23a274 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, fp, r0, asr #30 │ │ │ │ + rsbeq ip, fp, r0, asr pc │ │ │ │ │ │ │ │ 0023a278 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 23a2d8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23a2f0 │ │ │ │ @@ -90080,18 +90080,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq ip, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, fp, r8, lsl #29 │ │ │ │ - subseq r2, sp, ip, asr #20 │ │ │ │ + rsbeq ip, fp, r4, lsl #30 │ │ │ │ + @ instruction: 0x006bce98 │ │ │ │ subseq r2, sp, ip, asr sl │ │ │ │ + subseq r2, sp, ip, ror #20 │ │ │ │ │ │ │ │ 0023a338 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 23a378 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -90147,15 +90147,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3d78 │ │ │ │ - rsbeq ip, fp, ip, asr #27 │ │ │ │ + ldrdeq ip, [fp], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -90263,16 +90263,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23a4f8 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23a4a8 │ │ │ │ - rsbeq sl, pc, r4, lsr #22 │ │ │ │ - rsbeq sl, pc, r0, asr sl @ │ │ │ │ + rsbeq sl, pc, r4, lsr fp @ │ │ │ │ + rsbeq sl, pc, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -90343,24 +90343,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 23a72c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 23a768 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e15f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23a720 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23a720 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90552,15 +90552,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq lr, sp, r8, ror ip │ │ │ │ ldr r0, [pc, #4] @ 23aa44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrsbeq r1, [r5], #-248 @ 0xffffff08 @ │ │ │ │ ldr r2, [pc, #192] @ 23ab10 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 23aa70 │ │ │ │ ldr r0, [pc, #176] @ 23ab14 │ │ │ │ @@ -90623,101 +90623,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #248] @ 23ac60 │ │ │ │ ldr r3, [pc, #248] @ 23ac64 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 23ac68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 23ac6c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r3, [pc, #220] @ 23ac70 │ │ │ │ ldr r2, [pc, #220] @ 23ac74 │ │ │ │ ldr r1, [pc, #220] @ 23ac78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r3, [pc, #200] @ 23ac7c │ │ │ │ ldr r2, [pc, #200] @ 23ac80 │ │ │ │ ldr r1, [pc, #200] @ 23ac84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r3, [pc, #180] @ 23ac88 │ │ │ │ ldr r2, [pc, #180] @ 23ac8c │ │ │ │ ldr r1, [pc, #180] @ 23ac90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r3, [pc, #160] @ 23ac94 │ │ │ │ ldr r2, [pc, #160] @ 23ac98 │ │ │ │ ldr r1, [pc, #160] @ 23ac9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r3, [pc, #140] @ 23aca0 │ │ │ │ ldr r2, [pc, #140] @ 23aca4 │ │ │ │ ldr r1, [pc, #140] @ 23aca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r3, [pc, #120] @ 23acac │ │ │ │ ldr r2, [pc, #120] @ 23acb0 │ │ │ │ ldr r1, [pc, #120] @ 23acb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58dff4 │ │ │ │ - rsbeq sl, pc, ip, ror #9 │ │ │ │ - subseq r1, sp, r0, ror #4 │ │ │ │ - subseq r1, sp, r8, lsr r2 │ │ │ │ + b 58e004 │ │ │ │ + strdeq sl, [pc], #-76 @ │ │ │ │ + subseq r1, sp, r0, ror r2 │ │ │ │ + subseq r1, sp, r8, asr #4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - rsbeq r6, r5, ip, lsr r8 │ │ │ │ + rsbeq r6, r5, ip, asr #16 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq r8, r7, ip, ror #23 │ │ │ │ + strdeq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsbeq r5, fp, r4, lsr #18 │ │ │ │ + rsbeq r5, fp, r4, lsr r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrheq r2, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subseq r2, sp, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - subseq r2, sp, r8, lsr #3 │ │ │ │ + ldrheq r2, [sp], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - subseq r0, lr, r4, lsr #29 │ │ │ │ + ldrheq r0, [lr], #-228 @ 0xffffff1c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - subseq r2, sp, r4, ror r1 │ │ │ │ + subseq r2, sp, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 23ae20 │ │ │ │ ldr r5, [pc, #336] @ 23ae24 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -90726,61 +90726,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23add8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d9d88 │ │ │ │ + bl 5d9d98 │ │ │ │ ldr r6, [pc, #276] @ 23ae2c │ │ │ │ ldr r5, [pc, #276] @ 23ae30 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #240] @ 23ae34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e11b4 │ │ │ │ + bl 5e11c4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 5da0e4 │ │ │ │ + bl 5da0f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23adb8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e1f74 │ │ │ │ + bl 5e1f84 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #152] @ 23ae38 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -90791,32 +90791,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 23ae44 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sl, pc, r0, ror #6 │ │ │ │ - ldrsbeq r2, [sp], #-8 │ │ │ │ - subseq r2, sp, r4, ror #1 │ │ │ │ - subseq r2, sp, r4, ror #1 │ │ │ │ - ldrsheq r2, [sp], #-8 │ │ │ │ - subseq r2, sp, r0, ror #1 │ │ │ │ + rsbeq sl, pc, r0, ror r3 @ │ │ │ │ + subseq r2, sp, r8, ror #1 │ │ │ │ + ldrsheq r2, [sp], #-4 │ │ │ │ + ldrsheq r2, [sp], #-4 │ │ │ │ + subseq r2, sp, r8, lsl #2 │ │ │ │ + ldrsheq r2, [sp], #-0 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - rsbeq r6, r5, r0, ror #11 │ │ │ │ - ldrsheq r1, [sp], #-252 @ 0xffffff04 │ │ │ │ + strdeq r6, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq r2, sp, ip │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23ae9c │ │ │ │ ldr r2, [pc, #60] @ 23aea0 │ │ │ │ @@ -90824,100 +90824,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 23aea8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e12b8 │ │ │ │ - rsbeq sl, pc, ip, asr #3 │ │ │ │ - subseq r1, sp, ip, asr #30 │ │ │ │ + ldrdeq sl, [pc], #-28 @ │ │ │ │ subseq r1, sp, ip, asr pc │ │ │ │ - @ instruction: 0x0066189c │ │ │ │ + subseq r1, sp, ip, ror #30 │ │ │ │ + rsbeq r1, r6, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23af00 │ │ │ │ ldr r2, [pc, #60] @ 23af04 │ │ │ │ ldr r1, [pc, #60] @ 23af08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 23af0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e12b8 │ │ │ │ - rsbeq sl, pc, r8, ror #2 │ │ │ │ - subseq r1, sp, r8, ror #29 │ │ │ │ + rsbeq sl, pc, r8, ror r1 @ │ │ │ │ ldrsheq r1, [sp], #-232 @ 0xffffff18 │ │ │ │ - rsbeq r1, r6, r8, lsr r8 │ │ │ │ + subseq r1, sp, r8, lsl #30 │ │ │ │ + rsbeq r1, r6, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23af64 │ │ │ │ ldr r2, [pc, #60] @ 23af68 │ │ │ │ ldr r1, [pc, #60] @ 23af6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 23af70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e12b8 │ │ │ │ - rsbeq sl, pc, r4, lsl #2 │ │ │ │ - subseq r1, sp, r4, lsl #29 │ │ │ │ + rsbeq sl, pc, r4, lsl r1 @ │ │ │ │ @ instruction: 0x005d1e94 │ │ │ │ - ldrdeq r1, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + subseq r1, sp, r4, lsr #29 │ │ │ │ + rsbeq r1, r6, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23afc8 │ │ │ │ ldr r2, [pc, #60] @ 23afcc │ │ │ │ ldr r1, [pc, #60] @ 23afd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 23afd4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e12b8 │ │ │ │ - rsbeq sl, pc, r0, lsr #1 │ │ │ │ - subseq r1, sp, r0, lsr #28 │ │ │ │ + strheq sl, [pc], #-0 @ │ │ │ │ subseq r1, sp, r0, lsr lr │ │ │ │ - rsbeq r1, r6, r0, ror r7 │ │ │ │ + subseq r1, sp, r0, asr #28 │ │ │ │ + rsbeq r1, r6, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23b0e4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 23b0e8 │ │ │ │ @@ -90933,22 +90933,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23b0f4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bca98 │ │ │ │ + bl 7bcaa8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b06c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 23b09c │ │ │ │ ldr r1, [pc, #132] @ 23b0f8 │ │ │ │ @@ -90958,15 +90958,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23b104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23b108 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #104] @ 23b10c │ │ │ │ ldr r3, [pc, #68] @ 23b0ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90977,23 +90977,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, pc, ip, lsr r0 @ │ │ │ │ + rsbeq sl, pc, ip, asr #32 │ │ │ │ rsbseq r0, sp, ip, ror #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ + ldrheq r1, [sp], #-208 @ 0xffffff30 │ │ │ │ subseq r1, sp, r0, lsr #27 │ │ │ │ - @ instruction: 0x005d1d90 │ │ │ │ - ldrheq r1, [sp], #-220 @ 0xffffff24 │ │ │ │ + subseq r1, sp, ip, asr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, ip, lsr #31 │ │ │ │ - subseq r1, sp, r8, lsr #26 │ │ │ │ + strheq r9, [pc], #-252 @ │ │ │ │ + subseq r1, sp, r8, lsr sp │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ rsbseq r0, sp, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23b21c │ │ │ │ @@ -91011,22 +91011,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23b22c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bca98 │ │ │ │ + bl 7bcaa8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b1a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 23b1d4 │ │ │ │ ldr r1, [pc, #132] @ 23b230 │ │ │ │ @@ -91036,15 +91036,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23b23c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23b240 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #104] @ 23b244 │ │ │ │ ldr r3, [pc, #68] @ 23b224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91055,23 +91055,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, pc, r4, lsl #30 │ │ │ │ + rsbeq r9, pc, r4, lsl pc @ │ │ │ │ ldrheq r0, [sp], #-36 @ 0xffffffdc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ + subseq r1, sp, r8, ror ip │ │ │ │ subseq r1, sp, r8, ror #24 │ │ │ │ - subseq r1, sp, r8, asr ip │ │ │ │ - ldrheq r1, [sp], #-196 @ 0xffffff3c │ │ │ │ + subseq r1, sp, r4, asr #25 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, r4, ror lr @ │ │ │ │ - ldrsheq r1, [sp], #-176 @ 0xffffff50 │ │ │ │ + rsbeq r9, pc, r4, lsl #29 │ │ │ │ + subseq r1, sp, r0, lsl #24 │ │ │ │ muleq r0, r5, r2 │ │ │ │ rsbseq r0, sp, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23b354 │ │ │ │ @@ -91089,22 +91089,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23b364 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bca98 │ │ │ │ + bl 7bcaa8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b2dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 23b30c │ │ │ │ ldr r1, [pc, #132] @ 23b368 │ │ │ │ @@ -91114,15 +91114,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23b374 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23b378 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #104] @ 23b37c │ │ │ │ ldr r3, [pc, #68] @ 23b35c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91133,23 +91133,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, pc, ip, asr #27 │ │ │ │ + ldrdeq r9, [pc], #-220 @ │ │ │ │ rsbseq r0, sp, ip, ror r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ + subseq r1, sp, r0, asr #22 │ │ │ │ subseq r1, sp, r0, lsr fp │ │ │ │ - subseq r1, sp, r0, lsr #22 │ │ │ │ - subseq r1, sp, ip, lsr #23 │ │ │ │ + ldrheq r1, [sp], #-188 @ 0xffffff44 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, ip, lsr sp @ │ │ │ │ - ldrheq r1, [sp], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r9, pc, ip, asr #26 │ │ │ │ + subseq r1, sp, r8, asr #21 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ rsbseq r0, sp, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23b48c │ │ │ │ @@ -91167,22 +91167,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23b49c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bca98 │ │ │ │ + bl 7bcaa8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b414 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 23b444 │ │ │ │ ldr r1, [pc, #132] @ 23b4a0 │ │ │ │ @@ -91192,15 +91192,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23b4ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23b4b0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #104] @ 23b4b4 │ │ │ │ ldr r3, [pc, #68] @ 23b494 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91211,23 +91211,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006f9c94 │ │ │ │ + rsbeq r9, pc, r4, lsr #25 │ │ │ │ rsbseq r0, sp, r4, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ + subseq r1, sp, r8, lsl #20 │ │ │ │ ldrsheq r1, [sp], #-152 @ 0xffffff68 │ │ │ │ - subseq r1, sp, r8, ror #19 │ │ │ │ - subseq r1, sp, r0, lsr #21 │ │ │ │ + ldrheq r1, [sp], #-160 @ 0xffffff60 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, r4, lsl #24 │ │ │ │ - subseq r1, sp, r0, lsl #19 │ │ │ │ + rsbeq r9, pc, r4, lsl ip @ │ │ │ │ + @ instruction: 0x005d1990 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ rsbseq pc, ip, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b504 │ │ │ │ @@ -91236,66 +91236,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq r9, pc, ip, asr fp @ │ │ │ │ - ldrsbeq r1, [sp], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r9, pc, ip, ror #22 │ │ │ │ subseq r1, sp, ip, ror #17 │ │ │ │ + ldrsheq r1, [sp], #-140 @ 0xffffff74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b55c │ │ │ │ ldr r2, [pc, #52] @ 23b560 │ │ │ │ ldr r1, [pc, #52] @ 23b564 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq r9, pc, r4, lsl #22 │ │ │ │ - subseq r1, sp, r4, lsl #17 │ │ │ │ + rsbeq r9, pc, r4, lsl fp @ │ │ │ │ @ instruction: 0x005d1894 │ │ │ │ + subseq r1, sp, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b5b4 │ │ │ │ ldr r2, [pc, #52] @ 23b5b8 │ │ │ │ ldr r1, [pc, #52] @ 23b5bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq r9, pc, ip, lsr #21 │ │ │ │ - subseq r1, sp, ip, lsr #16 │ │ │ │ + strheq r9, [pc], #-172 @ │ │ │ │ subseq r1, sp, ip, lsr r8 │ │ │ │ + subseq r1, sp, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 23b638 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 23b63c │ │ │ │ @@ -91303,32 +91303,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, pc, r0, asr sl @ │ │ │ │ - ldrsbeq r1, [sp], #-112 @ 0xffffff90 │ │ │ │ + rsbeq r9, pc, r0, ror #20 │ │ │ │ subseq r1, sp, r0, ror #15 │ │ │ │ + ldrsheq r1, [sp], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 23b6bc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 23b6c0 │ │ │ │ @@ -91336,47 +91336,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, pc, ip, asr #19 │ │ │ │ - subseq r1, sp, ip, asr #14 │ │ │ │ + ldrdeq r9, [pc], #-156 @ │ │ │ │ subseq r1, sp, ip, asr r7 │ │ │ │ + subseq r1, sp, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 23b788 │ │ │ │ ldr r2, [pc, #168] @ 23b78c │ │ │ │ ldr r1, [pc, #168] @ 23b790 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 23b778 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 23b758 │ │ │ │ @@ -91385,37 +91385,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 23b79c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e184c │ │ │ │ + bl 5e185c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e154c │ │ │ │ bl 1e18a0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 23b714 │ │ │ │ - rsbeq r9, pc, ip, asr #18 │ │ │ │ - subseq r1, sp, ip, asr #13 │ │ │ │ - ldrsbeq r1, [sp], #-108 @ 0xffffff94 │ │ │ │ - rsbeq r9, pc, r4, lsl #18 │ │ │ │ - subseq r1, sp, r8, asr #13 │ │ │ │ + rsbeq r9, pc, ip, asr r9 @ │ │ │ │ ldrsbeq r1, [sp], #-108 @ 0xffffff94 │ │ │ │ + subseq r1, sp, ip, ror #13 │ │ │ │ + rsbeq r9, pc, r4, lsl r9 @ │ │ │ │ + ldrsbeq r1, [sp], #-104 @ 0xffffff98 │ │ │ │ + subseq r1, sp, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 23b864 │ │ │ │ ldr r6, [pc, #172] @ 23b868 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -91425,15 +91425,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23b824 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -91448,27 +91448,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 23b870 │ │ │ │ ldr r2, [pc, #68] @ 23b874 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r9, pc, r8, ror r8 @ │ │ │ │ - ldrsheq r1, [sp], #-80 @ 0xffffffb0 │ │ │ │ - ldrsheq r1, [sp], #-84 @ 0xffffffac │ │ │ │ - subseq r1, sp, r0, asr #13 │ │ │ │ + rsbeq r9, pc, r8, lsl #17 │ │ │ │ + subseq r1, sp, r0, lsl #12 │ │ │ │ + subseq r1, sp, r4, lsl #12 │ │ │ │ + ldrsbeq r1, [sp], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 23b97c │ │ │ │ ldr r2, [pc, #236] @ 23b980 │ │ │ │ @@ -91476,15 +91476,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #204] @ 23b988 │ │ │ │ ldr r3, [pc, #204] @ 23b98c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91527,22 +91527,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 23e9d8 │ │ │ │ str r0, [r6] │ │ │ │ b 23b8e8 │ │ │ │ - @ instruction: 0x006f979c │ │ │ │ - subseq r1, sp, r4, lsl r5 │ │ │ │ - subseq r1, sp, r0, lsr r5 │ │ │ │ + rsbeq r9, pc, ip, lsr #15 │ │ │ │ + subseq r1, sp, r4, lsr #10 │ │ │ │ + subseq r1, sp, r0, asr #10 │ │ │ │ rsbseq pc, ip, r8, lsr fp @ │ │ │ │ andeq r3, r0, r4, lsl #1 │ │ │ │ umulleq pc, r7, r0, r4 @ │ │ │ │ - subseq r1, sp, r8, lsl #12 │ │ │ │ - ldrsheq r1, [sp], #-84 @ 0xffffffac │ │ │ │ + subseq r1, sp, r8, lsl r6 │ │ │ │ + subseq r1, sp, r4, lsl #12 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ rsbseq r1, r5, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -91570,19 +91570,19 @@ │ │ │ │ bl 1e3034 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 5e15f8 │ │ │ │ + bl 5e1608 │ │ │ │ cmp r0, r9 │ │ │ │ blt 23ba64 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -91609,19 +91609,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e15f8 │ │ │ │ + bl 5e1608 │ │ │ │ cmp r0, r9 │ │ │ │ blt 23ba64 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 23bb84 │ │ │ │ ldr r2, [pc, #1612] @ 23c140 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -91726,19 +91726,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e16e0 │ │ │ │ + bl 5e16f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23ba64 │ │ │ │ mov r0, #1 │ │ │ │ b 23ba70 │ │ │ │ cmp r2, #0 │ │ │ │ ble 23ba64 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -92020,32 +92020,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 23bf1c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, ip, ip, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, pc, r4, asr r6 @ │ │ │ │ - subseq r1, sp, ip, lsl #8 │ │ │ │ - subseq r1, sp, r0, lsr #8 │ │ │ │ + rsbeq r9, pc, r4, ror #12 │ │ │ │ + subseq r1, sp, ip, lsl r4 │ │ │ │ + subseq r1, sp, r0, lsr r4 │ │ │ │ rsbseq pc, ip, ip, ror r9 @ │ │ │ │ rsbseq r0, r5, r0, lsr #30 │ │ │ │ - rsbeq r9, pc, ip, ror #8 │ │ │ │ - @ instruction: 0x005d1390 │ │ │ │ - subseq r1, sp, r8, lsr #6 │ │ │ │ + rsbeq r9, pc, ip, ror r4 @ │ │ │ │ + subseq r1, sp, r0, lsr #7 │ │ │ │ + subseq r1, sp, r8, lsr r3 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - strheq r9, [pc], #-52 @ │ │ │ │ - subseq r1, sp, r4, ror r1 │ │ │ │ - subseq r1, sp, r8, lsl #3 │ │ │ │ - rsbeq r9, pc, lr, lsr #6 │ │ │ │ - subseq r1, sp, r0, lsr #4 │ │ │ │ - ldrsheq r1, [sp], #-20 @ 0xffffffec │ │ │ │ - rsbeq r9, pc, r0, lsr #4 │ │ │ │ - rsbeq r9, pc, r8, ror #3 │ │ │ │ - subseq r1, sp, ip, ror r0 │ │ │ │ + rsbeq r9, pc, r4, asr #7 │ │ │ │ + subseq r1, sp, r4, lsl #3 │ │ │ │ + @ instruction: 0x005d1198 │ │ │ │ + rsbeq r9, pc, lr, lsr r3 @ │ │ │ │ + subseq r1, sp, r0, lsr r2 │ │ │ │ + subseq r1, sp, r4, lsl #4 │ │ │ │ + rsbeq r9, pc, r0, lsr r2 @ │ │ │ │ + strdeq r9, [pc], #-24 @ │ │ │ │ + subseq r1, sp, ip, lsl #1 │ │ │ │ ldr r3, [pc, #172] @ 23c22c │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 23c214 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 23c1a0 │ │ │ │ @@ -92114,15 +92114,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 23c2c8 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -92153,15 +92153,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 23c34c │ │ │ │ ldr r0, [pc, #44] @ 23c350 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 7ce9bc │ │ │ │ + b 7ce9cc │ │ │ │ ldr r0, [pc, #20] @ 23c354 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 23c2e8 │ │ │ │ rsbseq sp, sp, r0, lsl #7 │ │ │ │ rsbseq sp, sp, r0, asr r3 │ │ │ │ addeq lr, r7, r8, asr #20 │ │ │ │ @@ -92182,15 +92182,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 23c3b8 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7ce9bc │ │ │ │ + b 7ce9cc │ │ │ │ ldr r2, [pc, #16] @ 23c3bc │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 23c370 │ │ │ │ ldrsheq sp, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq lr, [r7], r0 │ │ │ │ rsbseq sp, sp, r8, asr #5 │ │ │ │ @@ -92211,15 +92211,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [pc, #28] @ 23c420 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ce9bc │ │ │ │ + b 7ce9cc │ │ │ │ ldr r1, [pc, #12] @ 23c424 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 23c3e8 │ │ │ │ addeq lr, r7, r8, ror #18 │ │ │ │ rsbseq sp, sp, ip, asr r2 │ │ │ │ │ │ │ │ @@ -92246,15 +92246,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 237804 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 23c494 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #72] @ 23c4e4 │ │ │ │ ldr r3, [pc, #64] @ 23c4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -92304,15 +92304,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 23cb44 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #1484] @ 23cb48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 23c9ec │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -92355,15 +92355,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 23c590 │ │ │ │ ldr r3, [pc, #1312] @ 23cb50 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #1280] @ 23cb48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c58c │ │ │ │ ldr r3, [pc, #1268] @ 23cb54 │ │ │ │ @@ -92385,32 +92385,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 23cb60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ ldr r3, [pc, #1148] @ 23cb64 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #1092] @ 23cb48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c58c │ │ │ │ ldr r3, [pc, #1100] @ 23cb68 │ │ │ │ @@ -92432,32 +92432,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 23cb6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ ldr r3, [pc, #928] @ 23cb44 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #904] @ 23cb48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c58c │ │ │ │ ldr r3, [pc, #920] @ 23cb70 │ │ │ │ @@ -92479,32 +92479,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 23cb74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ ldr r3, [pc, #740] @ 23cb44 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #716] @ 23cb48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c58c │ │ │ │ ldr r3, [pc, #740] @ 23cb78 │ │ │ │ @@ -92526,33 +92526,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 23cb7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 23a244 │ │ │ │ ldr r3, [pc, #556] @ 23cb50 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r2, [pc, #524] @ 23cb48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 23c58c │ │ │ │ ldr r2, [pc, #556] @ 23cb80 │ │ │ │ @@ -92577,26 +92577,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 23cb84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ ldr r3, [pc, #404] @ 23cb88 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23c58c │ │ │ │ @@ -92614,102 +92614,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 23cb8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 23cb90 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 23cb94 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 23cb98 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23c58c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 23cb9c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ ldr r0, [pc, #168] @ 23cba0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 23cba4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c590 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [ip], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, ip, r0, ror #29 │ │ │ │ - ldrdeq r8, [pc], #-176 @ │ │ │ │ + rsbeq r8, pc, r0, ror #23 │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq lr, ip, r4, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, ip, ror r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, sp, ip, ror #9 │ │ │ │ + ldrsheq r2, [sp], #-76 @ 0xffffffb4 │ │ │ │ andeq r3, r0, r0, lsl #26 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ - subseq r2, sp, ip, lsr #9 │ │ │ │ + ldrheq r2, [sp], #-76 @ 0xffffffb4 │ │ │ │ andeq r2, r0, r0, ror #31 │ │ │ │ - subseq r2, sp, r8, asr r4 │ │ │ │ + subseq r2, sp, r8, ror #8 │ │ │ │ andeq r2, r0, r4, asr #32 │ │ │ │ - subseq r2, sp, r0, lsl #8 │ │ │ │ + subseq r2, sp, r0, lsl r4 │ │ │ │ andeq r2, r0, r4, lsl #29 │ │ │ │ - subseq r2, sp, r4, asr r1 │ │ │ │ + subseq r2, sp, r4, ror #2 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - subseq r2, sp, ip, lsl #6 │ │ │ │ - ldrheq r2, [sp], #-44 @ 0xffffffd4 │ │ │ │ - subseq r2, sp, r4, lsr r2 │ │ │ │ - subseq r2, sp, r8, ror #5 │ │ │ │ - @ instruction: 0x005d2194 │ │ │ │ - subseq r2, sp, r0, lsl #1 │ │ │ │ - subseq r2, sp, r0, ror #1 │ │ │ │ + subseq r2, sp, ip, lsl r3 │ │ │ │ + subseq r2, sp, ip, asr #5 │ │ │ │ + subseq r2, sp, r4, asr #4 │ │ │ │ + ldrsheq r2, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subseq r2, sp, r4, lsr #3 │ │ │ │ + @ instruction: 0x005d2090 │ │ │ │ + ldrsheq r2, [sp], #-0 │ │ │ │ │ │ │ │ 0023cba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -92747,17 +92747,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 23cc58 │ │ │ │ ldr r0, [pc, #24] @ 23cc5c │ │ │ │ ldr r2, [pc, #24] @ 23cc60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrdeq r8, [pc], #-68 @ │ │ │ │ - @ instruction: 0x005d2194 │ │ │ │ - @ instruction: 0x005d219c │ │ │ │ + rsbeq r8, pc, r4, ror #9 │ │ │ │ + subseq r2, sp, r4, lsr #3 │ │ │ │ + subseq r2, sp, ip, lsr #3 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -92793,30 +92793,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 23cd38 │ │ │ │ cmp r0, #3 │ │ │ │ beq 23cdb4 │ │ │ │ cmp r0, #1 │ │ │ │ bne 23cd4c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #292] @ 23ce3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 23cba8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 79aabc │ │ │ │ + bl 79aacc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -92870,20 +92870,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ strheq lr, [r7], r8 │ │ │ │ addeq lr, r7, r4, lsl #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r8, pc, ip, lsr #6 │ │ │ │ + rsbeq r8, pc, ip, lsr r3 @ │ │ │ │ + subseq r2, sp, r4, rrx │ │ │ │ + ldrsheq r1, [sp], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r8, pc, r4, lsl r3 @ │ │ │ │ subseq r2, sp, r4, asr r0 │ │ │ │ - subseq r1, sp, r8, ror #31 │ │ │ │ - rsbeq r8, pc, r4, lsl #6 │ │ │ │ - subseq r2, sp, r4, asr #32 │ │ │ │ - subseq r1, sp, r0, asr #31 │ │ │ │ + ldrsbeq r1, [sp], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 0023ce58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 23cfb8 │ │ │ │ @@ -92953,38 +92953,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 23cfdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23cea4 │ │ │ │ ldr r0, [pc, #52] @ 23cfe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23cea4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, ip, r4, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, ip, r0, ror r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq ip, sp, r8, asr #15 │ │ │ │ rsbseq lr, ip, r0, lsl #10 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, sp, ip, ror #29 │ │ │ │ ldrsheq r1, [sp], #-236 @ 0xffffff14 │ │ │ │ + subseq r1, sp, ip, lsl #30 │ │ │ │ │ │ │ │ 0023cfe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 449700 │ │ │ │ @@ -93072,15 +93072,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 4493d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23d148 │ │ │ │ bl 4d0274 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 79aabc │ │ │ │ + b 79aacc │ │ │ │ rsbseq ip, sp, r8, lsl #12 │ │ │ │ addeq sp, r7, ip, ror #25 │ │ │ │ │ │ │ │ 0023d15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -93129,27 +93129,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d1f0 │ │ │ │ ldr r3, [pc, #380] @ 23d39c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #360] @ 23d3a0 │ │ │ │ ldr ip, [pc, #360] @ 23d3a4 │ │ │ │ ldr r1, [pc, #360] @ 23d3a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #324] @ 23d3ac │ │ │ │ ldr r3, [pc, #296] @ 23d394 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93172,27 +93172,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 23d260 │ │ │ │ bl 449700 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d2fc │ │ │ │ mov r0, #12 │ │ │ │ bl 4493d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23d260 │ │ │ │ bl 4d0274 │ │ │ │ b 23d260 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 23d260 │ │ │ │ mov r7, #1 │ │ │ │ b 23d330 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 23cba8 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -93222,21 +93222,21 @@ │ │ │ │ bl 23d024 │ │ │ │ b 23d324 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, ip, r0, lsl #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, ip, ip, asr r2 │ │ │ │ andeq r4, r0, r8, lsl #14 │ │ │ │ - ldrdeq r7, [pc], #-236 @ │ │ │ │ - subseq r1, sp, r8, lsl #25 │ │ │ │ - @ instruction: 0x005d1b98 │ │ │ │ + rsbeq r7, pc, ip, ror #29 │ │ │ │ + @ instruction: 0x005d1c98 │ │ │ │ + subseq r1, sp, r8, lsr #23 │ │ │ │ rsbseq lr, ip, ip, lsl #3 │ │ │ │ - rsbeq r7, pc, r8, asr lr @ │ │ │ │ - ldrsheq r1, [sp], #-188 @ 0xffffff44 │ │ │ │ - subseq r1, sp, r8, lsl fp │ │ │ │ + rsbeq r7, pc, r8, ror #28 │ │ │ │ + subseq r1, sp, ip, lsl #24 │ │ │ │ + subseq r1, sp, r8, lsr #22 │ │ │ │ │ │ │ │ 0023d3bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -93329,41 +93329,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 4493d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d470 │ │ │ │ b 23d4fc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #116] @ 23d5b4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [pc, #68] @ 23d5b8 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 23d5bc │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 23d5b4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r7, [r5, #8] │ │ │ │ b 23d484 │ │ │ │ strdeq sp, [r7], r8 │ │ │ │ addeq sp, r7, r4, ror #17 │ │ │ │ ldrheq ip, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrsheq ip, [sp], #-12 @ │ │ │ │ @@ -93532,15 +93532,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -93639,15 +93639,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -93792,15 +93792,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -93844,19 +93844,19 @@ │ │ │ │ rsbseq sp, ip, r4, ror #14 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 0023dcec : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 23dcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7ce950 │ │ │ │ + b 7ce960 │ │ │ │ addeq sp, r7, r8, ror r0 │ │ │ │ │ │ │ │ 0023dd00 : │ │ │ │ - b 7ce980 │ │ │ │ + b 7ce990 │ │ │ │ │ │ │ │ 0023dd04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 23ddd8 │ │ │ │ @@ -93934,15 +93934,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 23de68 │ │ │ │ mov r0, r3 │ │ │ │ bl 23c2cc │ │ │ │ ldr r0, [pc, #148] @ 23ded8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -93953,39 +93953,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 23dee4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 23dee8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ b 23de50 │ │ │ │ ldr r3, [pc, #68] @ 23deec │ │ │ │ ldr lr, [pc, #68] @ 23def0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 23def4 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 23def8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 23de98 │ │ │ │ rsbseq fp, sp, ip, ror r8 │ │ │ │ addeq ip, r7, r8, lsr #30 │ │ │ │ - @ instruction: 0x006f729c │ │ │ │ - @ instruction: 0x005d1094 │ │ │ │ - subseq r0, sp, r0, asr pc │ │ │ │ + rsbeq r7, pc, ip, lsr #5 │ │ │ │ + subseq r1, sp, r4, lsr #1 │ │ │ │ + subseq r0, sp, r0, ror #30 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - rsbeq r7, pc, r4, ror #4 │ │ │ │ - subseq r1, sp, r4, asr #32 │ │ │ │ - subseq r0, sp, ip, lsl pc │ │ │ │ + rsbeq r7, pc, r4, ror r2 @ │ │ │ │ + subseq r1, sp, r4, asr r0 │ │ │ │ + subseq r0, sp, ip, lsr #30 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -94121,16 +94121,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 23e048 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 23e048 │ │ │ │ - rsbeq r7, pc, pc, ror r1 @ │ │ │ │ - rsbeq r7, pc, pc, asr r1 @ │ │ │ │ + rsbeq r7, pc, pc, lsl #3 │ │ │ │ + rsbeq r7, pc, pc, ror #2 │ │ │ │ │ │ │ │ 0023e124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -94269,15 +94269,15 @@ │ │ │ │ bne 23e444 │ │ │ │ ldr r0, [pc, #296] @ 23e45c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7cd0c0 │ │ │ │ + b 7cd0d0 │ │ │ │ mov r0, #12 │ │ │ │ bl 1e1240 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -94306,23 +94306,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 23e470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23e2c4 │ │ │ │ ldr r2, [pc, #108] @ 23e474 │ │ │ │ ldr r3, [pc, #64] @ 23e44c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -94332,29 +94332,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 23e478 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, ip, r4, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, ip, r8, asr r1 │ │ │ │ rsbseq sp, ip, r8, lsr #2 │ │ │ │ rsbseq sp, ip, r4, ror #1 │ │ │ │ - subseq r0, sp, r4, lsl #24 │ │ │ │ + subseq r0, sp, r4, lsl ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, sp, ip, ror #22 │ │ │ │ + subseq r0, sp, ip, ror fp │ │ │ │ rsbseq ip, ip, ip, ror #31 │ │ │ │ - subseq r0, sp, r0, ror fp │ │ │ │ + subseq r0, sp, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 23e584 │ │ │ │ ldr r3, [pc, #240] @ 23e588 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94615,27 +94615,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 23e9b4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r4, #0 │ │ │ │ b 23e838 │ │ │ │ ldr r1, [pc, #248] @ 23e9b8 │ │ │ │ ldr r3, [pc, #248] @ 23e9bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 23e9c0 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r4, #0 │ │ │ │ b 23e830 │ │ │ │ ldr r3, [pc, #212] @ 23e9c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23e628 │ │ │ │ @@ -94652,52 +94652,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 23e9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23e628 │ │ │ │ ldr r0, [pc, #104] @ 23e9d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23e628 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, ip, ip, lsr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, ip, r4, ror #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r5, r0, asr r4 │ │ │ │ - subseq r0, sp, r0, ror #19 │ │ │ │ - subseq r0, sp, r4, ror #19 │ │ │ │ - rsbeq ip, r1, r8, lsr r1 │ │ │ │ - subseq r0, sp, r8, lsl #18 │ │ │ │ - ldrheq fp, [sp], #-172 @ 0xffffff54 │ │ │ │ - subseq r0, sp, r0, asr #17 │ │ │ │ + rsbeq r4, r5, r0, ror #8 │ │ │ │ + ldrsheq r0, [sp], #-144 @ 0xffffff70 │ │ │ │ + ldrsheq r0, [sp], #-148 @ 0xffffff6c │ │ │ │ + rsbeq ip, r1, r8, asr #2 │ │ │ │ + subseq r0, sp, r8, lsl r9 │ │ │ │ + subseq fp, sp, ip, asr #21 │ │ │ │ + ldrsbeq r0, [sp], #-128 @ 0xffffff80 │ │ │ │ ldrheq ip, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - subseq r0, sp, r8, lsl #15 │ │ │ │ - rsbeq r6, pc, r0, ror #17 │ │ │ │ - subseq r0, sp, r0, ror #14 │ │ │ │ - @ instruction: 0x005d0790 │ │ │ │ - strheq r6, [pc], #-128 @ │ │ │ │ - subseq r0, sp, r0, lsr r7 │ │ │ │ + @ instruction: 0x005d0798 │ │ │ │ + strdeq r6, [pc], #-128 @ │ │ │ │ + subseq r0, sp, r0, ror r7 │ │ │ │ + subseq r0, sp, r0, lsr #15 │ │ │ │ + rsbeq r6, pc, r0, asr #17 │ │ │ │ + subseq r0, sp, r0, asr #14 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, sp, r4, ror r6 │ │ │ │ subseq r0, sp, r4, lsl #13 │ │ │ │ + @ instruction: 0x005d0694 │ │ │ │ │ │ │ │ 0023e9d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -94826,15 +94826,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23ebf4 │ │ │ │ ldr r0, [pc, #184] @ 23ec9c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ mov r0, #0 │ │ │ │ b 23eb0c │ │ │ │ ldr r3, [pc, #164] @ 23eca0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23ebdc │ │ │ │ @@ -94851,40 +94851,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 23ecac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23ebdc │ │ │ │ ldr r0, [pc, #56] @ 23ecb0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 23ebdc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, ip, r4, ror r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, ip, ip, asr #18 │ │ │ │ rsbseq ip, ip, r0, ror #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r0, [sp], #-72 @ 0xffffffb8 │ │ │ │ + subseq r0, sp, r8, lsl #10 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, sp, r0, lsr r4 │ │ │ │ - subseq r0, sp, r8, asr #8 │ │ │ │ + subseq r0, sp, r0, asr #8 │ │ │ │ + subseq r0, sp, r8, asr r4 │ │ │ │ │ │ │ │ 0023ecb4 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94914,15 +94914,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e112c │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c60a0 │ │ │ │ + b 7c60b0 │ │ │ │ │ │ │ │ 0023ed3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -95059,17 +95059,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 23ef7c │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r6, pc, r4, asr #7 │ │ │ │ - rsbeq r6, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x005d0198 │ │ │ │ + ldrdeq r6, [pc], #-52 @ │ │ │ │ + rsbeq r6, pc, r0, asr r2 @ │ │ │ │ + subseq r0, sp, r8, lsr #3 │ │ │ │ │ │ │ │ 0023ef80 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 23efa4 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 23efc8 │ │ │ │ @@ -95094,15 +95094,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 23effc │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - ldrdeq r6, [pc], #-20 @ │ │ │ │ + rsbeq r6, pc, r4, ror #3 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 0023f000 : │ │ │ │ ldr r2, [pc, #140] @ 23f094 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 23f054 │ │ │ │ @@ -95347,17 +95347,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23f3c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq r5, [pc], #-220 @ │ │ │ │ - subseq pc, ip, r4, asr sp @ │ │ │ │ + rsbeq r5, pc, ip, lsl #28 │ │ │ │ subseq pc, ip, r4, ror #26 │ │ │ │ + subseq pc, ip, r4, ror sp @ │ │ │ │ │ │ │ │ 0023f3c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -95570,15 +95570,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 23f79c │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 7c5e7c │ │ │ │ + bl 7c5e8c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 23f7b8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -95589,15 +95589,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 23f834 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2104 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #216] @ 23f838 │ │ │ │ ldr r3, [pc, #196] @ 23f828 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95626,19 +95626,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 23f850 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c60a0 │ │ │ │ + bl 7c60b0 │ │ │ │ b 23f7b8 │ │ │ │ ldr r1, [pc, #76] @ 23f854 │ │ │ │ ldr r2, [pc, #76] @ 23f858 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -95647,22 +95647,22 @@ │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, ip, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, ip, ip, lsr sp │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ @ instruction: 0x007cbc94 │ │ │ │ - strdeq r5, [pc], #-156 @ │ │ │ │ - subseq pc, ip, r8, ror r9 @ │ │ │ │ - ldrdeq r5, [pc], #-144 @ │ │ │ │ - subseq pc, ip, r4, ror #18 │ │ │ │ - subseq pc, ip, r8, lsl r9 @ │ │ │ │ + rsbeq r5, pc, ip, lsl #20 │ │ │ │ + subseq pc, ip, r8, lsl #19 │ │ │ │ + rsbeq r5, pc, r0, ror #19 │ │ │ │ + subseq pc, ip, r4, ror r9 @ │ │ │ │ + subseq pc, ip, r8, lsr #18 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - @ instruction: 0x006f5998 │ │ │ │ - subseq pc, ip, r4, lsl #18 │ │ │ │ + rsbeq r5, pc, r8, lsr #19 │ │ │ │ + subseq pc, ip, r4, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -95678,25 +95678,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 23f97c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #196] @ 23f980 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #180] @ 23f984 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2e90 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -95729,28 +95729,28 @@ │ │ │ │ bl 23cfe4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 23d5c0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 23cfe4 │ │ │ │ + ldrheq pc, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + subseq pc, ip, ip, lsr #17 │ │ │ │ subseq pc, ip, r0, lsr #17 │ │ │ │ - @ instruction: 0x005cf89c │ │ │ │ - @ instruction: 0x005cf890 │ │ │ │ │ │ │ │ 0023f988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 23fa08 │ │ │ │ ldr r5, [pc, #100] @ 23fa0c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b5394 │ │ │ │ + bl 7b53a4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -95766,15 +95766,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq pc, ip, r0, asr #15 │ │ │ │ + ldrsbeq pc, [ip], #-112 @ 0xffffff90 @ │ │ │ │ addeq fp, r7, ip, asr #7 │ │ │ │ rsbseq r9, sp, ip, lsr #25 │ │ │ │ │ │ │ │ 0023fa14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95790,15 +95790,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7b5394 │ │ │ │ + bl 7b53a4 │ │ │ │ mov r1, sp │ │ │ │ bl 23dddc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #76] @ 23facc │ │ │ │ ldr r3, [pc, #64] @ 23fac4 │ │ │ │ @@ -95816,15 +95816,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq pc, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, r4, ip, asr #3 │ │ │ │ rsbseq fp, ip, r4, ror r9 │ │ │ │ │ │ │ │ 0023fad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95853,32 +95853,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 23fb14 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 79a610 │ │ │ │ + b 79a620 │ │ │ │ ldr r1, [pc, #28] @ 23fb98 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6f298c │ │ │ │ - rsbeq r0, r5, ip, ror r0 │ │ │ │ - subseq pc, ip, ip, ror #12 │ │ │ │ - @ instruction: 0x005cf690 │ │ │ │ - subseq pc, ip, r4, lsl #12 │ │ │ │ + b 6f299c │ │ │ │ + rsbeq r0, r5, ip, lsl #1 │ │ │ │ + subseq pc, ip, ip, ror r6 @ │ │ │ │ + subseq pc, ip, r0, lsr #13 │ │ │ │ + subseq pc, ip, r4, lsl r6 @ │ │ │ │ │ │ │ │ 0023fb9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 23ff78 │ │ │ │ @@ -95920,15 +95920,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 23fecc │ │ │ │ ldr r3, [pc, #804] @ 23ff94 │ │ │ │ ldr r2, [pc, #804] @ 23ff98 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 23ff9c │ │ │ │ @@ -95939,59 +95939,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 23ffa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 23fcdc │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 23ffa8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 23ffac │ │ │ │ ldr r1, [pc, #752] @ 23ffb0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 23fd60 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 23ffb4 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 23fca4 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r2, [pc, #628] @ 23ffb8 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 23fcb4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 23fe38 │ │ │ │ @@ -96000,44 +96000,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 23fdc4 │ │ │ │ ldr r1, [pc, #556] @ 23ffc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 23fe28 │ │ │ │ ldr r1, [pc, #532] @ 23ffc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 23fe34 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 23ffc8 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 23fd8c │ │ │ │ ldr r2, [pc, #424] @ 23ffcc │ │ │ │ add r2, pc, r2 │ │ │ │ b 23fd8c │ │ │ │ ldr r2, [pc, #416] @ 23ffd0 │ │ │ │ @@ -96051,23 +96051,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 23fe68 │ │ │ │ ldr r1, [pc, #372] @ 23ffd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23fc3c │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 79a558 │ │ │ │ + bl 79a568 │ │ │ │ ldr r2, [pc, #328] @ 23ffd8 │ │ │ │ ldr r3, [pc, #232] @ 23ff7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96089,73 +96089,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 23ff94 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 23ff2c │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 23ffdc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 23ffe0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 23fe48 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #128] @ 23ffb8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ b 23ff0c │ │ │ │ ldr r2, [pc, #60] @ 23ff98 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 23fd74 │ │ │ │ ldr r1, [pc, #124] @ 23ffe4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 23fe88 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r0, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, ip, ip, lsl #16 │ │ │ │ - ldrheq pc, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, r4, r4, ror #30 │ │ │ │ - rsbeq fp, r4, r4, lsl #16 │ │ │ │ - subseq pc, ip, r4, lsl #11 │ │ │ │ + subseq pc, ip, ip, asr #11 │ │ │ │ + rsbeq pc, r4, r4, ror pc @ │ │ │ │ + rsbeq fp, r4, r4, lsl r8 │ │ │ │ + @ instruction: 0x005cf594 │ │ │ │ andeq r4, r0, ip, asr fp │ │ │ │ andeq r4, r0, r4, asr #7 │ │ │ │ - subseq pc, ip, r8, lsr r5 @ │ │ │ │ subseq pc, ip, r8, asr #10 │ │ │ │ - strdeq pc, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r8, sp, r0, asr #30 │ │ │ │ - subseq sp, ip, r0, ror r0 │ │ │ │ - subseq pc, ip, ip, lsr #10 │ │ │ │ - ldrsbeq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq pc, ip, r8, asr r5 @ │ │ │ │ + rsbeq pc, r4, r0, lsl #30 │ │ │ │ + subseq r8, sp, r0, asr pc │ │ │ │ + subseq sp, ip, r0, lsl #1 │ │ │ │ + subseq pc, ip, ip, lsr r5 @ │ │ │ │ + subseq pc, ip, r8, ror #9 │ │ │ │ andeq r3, r0, r0, asr sl │ │ │ │ + @ instruction: 0x005cf49c │ │ │ │ subseq pc, ip, ip, lsl #9 │ │ │ │ - subseq pc, ip, ip, ror r4 @ │ │ │ │ - subseq pc, ip, r4, ror r4 @ │ │ │ │ + subseq pc, ip, r4, lsl #9 │ │ │ │ + ldrsheq pc, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r8, sp, r0, ror #27 │ │ │ │ + ldrsbeq r8, [sp], #-212 @ 0xffffff2c │ │ │ │ subseq pc, ip, ip, ror #7 │ │ │ │ - ldrsbeq r8, [sp], #-208 @ 0xffffff30 │ │ │ │ - subseq r8, sp, r4, asr #27 │ │ │ │ - ldrsbeq pc, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ rsbseq fp, ip, r4, ror #10 │ │ │ │ - subseq r8, sp, r8, ror #25 │ │ │ │ - ldrsbeq pc, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - subseq pc, ip, ip, asr r2 @ │ │ │ │ + ldrsheq r8, [sp], #-200 @ 0xffffff38 │ │ │ │ + subseq pc, ip, r4, ror #5 │ │ │ │ + subseq pc, ip, ip, ror #4 │ │ │ │ │ │ │ │ 0023ffe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -96167,51 +96167,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24024c │ │ │ │ ldr r1, [pc, #584] @ 240270 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 240200 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2401d4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2401c8 │ │ │ │ ldr r2, [pc, #536] @ 240274 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 240278 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #520] @ 24027c │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #504] @ 240280 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [pc, #488] @ 240284 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r1, [pc, #468] @ 240288 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24022c │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 24022c │ │ │ │ ldr r9, [pc, #428] @ 24028c │ │ │ │ @@ -96220,46 +96220,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 240110 │ │ │ │ ldr r1, [pc, #412] @ 240298 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 24023c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 24029c │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2402a0 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2402a4 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2402a8 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2402ac │ │ │ │ @@ -96279,69 +96279,69 @@ │ │ │ │ b 24005c │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2402b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 240054 │ │ │ │ b 2401c8 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2402bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 240048 │ │ │ │ b 2401d4 │ │ │ │ ldr r1, [pc, #140] @ 2402c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 79a21c │ │ │ │ + b 79a22c │ │ │ │ ldr r1, [pc, #112] @ 2402c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 79a21c │ │ │ │ + b 79a22c │ │ │ │ rsbseq fp, ip, r8, ror #7 │ │ │ │ - subseq pc, ip, r8, asr #4 │ │ │ │ - ldrsheq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ - subseq pc, ip, r0, asr r2 @ │ │ │ │ - subseq pc, ip, r4, asr r2 @ │ │ │ │ - subseq pc, ip, r4, asr r2 @ │ │ │ │ + subseq pc, ip, r8, asr r2 @ │ │ │ │ + subseq pc, ip, r4, lsl #4 │ │ │ │ + subseq pc, ip, r0, ror #4 │ │ │ │ + subseq pc, ip, r4, ror #4 │ │ │ │ + subseq pc, ip, r4, ror #4 │ │ │ │ andeq r4, r0, r4, lsr fp │ │ │ │ + subseq pc, ip, r0, asr r2 @ │ │ │ │ subseq pc, ip, r0, asr #4 │ │ │ │ - subseq pc, ip, r0, lsr r2 @ │ │ │ │ - @ instruction: 0x0064fa98 │ │ │ │ - subseq pc, ip, r8, ror #2 │ │ │ │ - subseq pc, ip, ip, ror #4 │ │ │ │ - ldrsheq pc, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq pc, ip, r4, ror #3 │ │ │ │ - ldrsbeq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #21 │ │ │ │ + subseq pc, ip, r8, ror r1 @ │ │ │ │ + subseq pc, ip, ip, ror r2 @ │ │ │ │ + subseq pc, ip, r8, lsl #4 │ │ │ │ + ldrsheq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ + subseq pc, ip, ip, ror #3 │ │ │ │ ldrsheq sp, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq lr, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq lr, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r0, r7, r0, ror r4 │ │ │ │ - subseq pc, ip, ip, lsr #1 │ │ │ │ - subseq pc, ip, r8, rrx │ │ │ │ - ldrsbeq pc, [ip], #-0 @ │ │ │ │ - subseq pc, ip, r8 │ │ │ │ + rsbeq lr, r9, r0, lsl #6 │ │ │ │ + rsbeq lr, r9, r8, ror #5 │ │ │ │ + rsbeq r0, r7, r0, lsl #9 │ │ │ │ + ldrheq pc, [ip], #-12 @ │ │ │ │ + subseq pc, ip, r8, ror r0 @ │ │ │ │ + subseq pc, ip, r0, ror #1 │ │ │ │ + subseq pc, ip, r8, lsl r0 @ │ │ │ │ │ │ │ │ 002402c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 24044c │ │ │ │ @@ -96353,32 +96353,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #320] @ 240458 │ │ │ │ ldr r6, [pc, #320] @ 24045c │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #300] @ 240460 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ ldr r1, [pc, #284] @ 240464 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 240468 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -96388,15 +96388,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7aa410 │ │ │ │ + bl 7aa420 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2403f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #176] @ 24046c │ │ │ │ @@ -96419,15 +96419,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 240470 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7aa410 │ │ │ │ + bl 7aa420 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2403ac │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -96435,19 +96435,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 240d40 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2403ac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r4, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, r6, ip, asr #30 │ │ │ │ - rsbeq r1, r7, r4, ror #6 │ │ │ │ + rsbeq r8, r6, ip, asr pc │ │ │ │ + rsbeq r1, r7, r4, ror r3 │ │ │ │ ldrsbeq fp, [ip], #-8 @ │ │ │ │ - subseq pc, ip, r0, asr r0 @ │ │ │ │ - @ instruction: 0x0063869c │ │ │ │ + subseq pc, ip, r0, rrx │ │ │ │ + rsbeq r8, r3, ip, lsr #13 │ │ │ │ andeq r1, r0, r4, ror #8 │ │ │ │ rsbseq fp, ip, r8, lsr r0 │ │ │ │ andeq r3, r0, r4, lsl #17 │ │ │ │ │ │ │ │ 00240474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -96462,41 +96462,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #232] @ 2405ac │ │ │ │ ldr r5, [pc, #232] @ 2405b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #212] @ 2405b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ ldr ip, [pc, #196] @ 2405b8 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7aa410 │ │ │ │ + bl 7aa420 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 240550 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -96522,18 +96522,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, ip, r8, ror #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, r6, r0, lsr #27 │ │ │ │ - subseq sp, sp, r0, ror #15 │ │ │ │ + strheq r8, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsheq sp, [sp], #-112 @ 0xffffff90 │ │ │ │ rsbseq sl, ip, ip, lsr #30 │ │ │ │ - subseq lr, ip, r4, lsr #29 │ │ │ │ + ldrheq lr, [ip], #-228 @ 0xffffff1c │ │ │ │ andeq r3, r0, r4, lsl #17 │ │ │ │ @ instruction: 0x007cae94 │ │ │ │ │ │ │ │ 002405c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96569,15 +96569,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 7cc3b8 │ │ │ │ + b 7cc3c8 │ │ │ │ ldr r1, [pc, #80] @ 2406b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4a8190 │ │ │ │ ldr ip, [pc, #60] @ 2406bc │ │ │ │ @@ -96586,24 +96586,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 7cc3b8 │ │ │ │ - subseq lr, ip, r4, ror #27 │ │ │ │ - rsbeq r1, r7, r0, ror r0 │ │ │ │ - subseq lr, ip, ip, asr sp │ │ │ │ - strdeq r4, [pc], #-184 @ │ │ │ │ - subseq lr, ip, r4, lsr sp │ │ │ │ + b 7cc3c8 │ │ │ │ + ldrsheq lr, [ip], #-212 @ 0xffffff2c │ │ │ │ + rsbeq r1, r7, r0, lsl #1 │ │ │ │ + subseq lr, ip, ip, ror #26 │ │ │ │ + rsbeq r4, pc, r8, lsl #24 │ │ │ │ + subseq lr, ip, r4, asr #26 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - subseq lr, ip, r0, asr sp │ │ │ │ - strheq r4, [pc], #-180 @ │ │ │ │ - ldrsheq lr, [ip], #-192 @ 0xffffff40 │ │ │ │ + subseq lr, ip, r0, ror #26 │ │ │ │ + rsbeq r4, pc, r4, asr #23 │ │ │ │ + subseq lr, ip, r0, lsl #26 │ │ │ │ │ │ │ │ 002406c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 240928 │ │ │ │ @@ -96615,46 +96615,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r6, [pc, #540] @ 240934 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 240938 │ │ │ │ ldr r9, [pc, #524] @ 24093c │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5230 │ │ │ │ + bl 7b5240 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2407e0 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 7bca98 │ │ │ │ + bl 7bcaa8 │ │ │ │ cmp r0, sl │ │ │ │ blt 24084c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 240904 │ │ │ │ bne 24084c │ │ │ │ @@ -96684,15 +96684,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 1e1240 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7bc7e4 │ │ │ │ + bl 7bc7f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 24076c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 23a6f0 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -96701,20 +96701,20 @@ │ │ │ │ bne 2407bc │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 240940 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 79a724 │ │ │ │ + bl 79a734 │ │ │ │ mov r0, r5 │ │ │ │ - bl 79a780 │ │ │ │ + bl 79a790 │ │ │ │ ldr r2, [pc, #192] @ 240944 │ │ │ │ ldr r3, [pc, #164] @ 24092c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96752,23 +96752,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 240954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sl, ip, r4, lsl sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sl, r0, lsr #12 │ │ │ │ - ldrsbeq lr, [ip], #-204 @ 0xffffff34 │ │ │ │ - ldrsheq ip, [ip], #-8 │ │ │ │ - ldrsbeq lr, [ip], #-192 @ 0xffffff40 │ │ │ │ - subseq lr, ip, r8, asr #23 │ │ │ │ + rsbeq sp, sl, r0, lsr r6 │ │ │ │ + subseq lr, ip, ip, ror #25 │ │ │ │ + subseq ip, ip, r8, lsl #2 │ │ │ │ + subseq lr, ip, r0, ror #25 │ │ │ │ + ldrsbeq lr, [ip], #-184 @ 0xffffff48 │ │ │ │ rsbseq sl, ip, r0, ror fp │ │ │ │ - rsbeq r4, pc, r4, lsr r9 @ │ │ │ │ - subseq lr, ip, r0, ror sl │ │ │ │ - subseq lr, ip, r8, ror #21 │ │ │ │ + rsbeq r4, pc, r4, asr #18 │ │ │ │ + subseq lr, ip, r0, lsl #21 │ │ │ │ + ldrsheq lr, [ip], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 00240958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96788,42 +96788,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2878 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f1818 │ │ │ │ + bl 7f1828 │ │ │ │ ldr r3, [pc, #108] @ 240a30 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2409ec │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e15f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2409c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f1710 │ │ │ │ + bl 7f1720 │ │ │ │ b 2409c8 │ │ │ │ rsbseq sl, ip, r4, lsl #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ │ │ │ │ 00240a34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -96838,46 +96838,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #276] @ 240b98 │ │ │ │ ldr r5, [pc, #276] @ 240b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ ldr r1, [pc, #256] @ 240ba0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 240ba4 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ ldr r3, [pc, #212] @ 240ba8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7aa410 │ │ │ │ + bl 7aa420 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 240b50 │ │ │ │ mov r0, r6 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #152] @ 240bac │ │ │ │ ldr r3, [pc, #120] @ 240b90 │ │ │ │ @@ -96909,19 +96909,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2416e4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 240b04 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, ip, r4, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r6, r2, r4, ror ip │ │ │ │ - rsbeq r4, r4, r0, ror ip │ │ │ │ + rsbeq r6, r2, r4, lsl #25 │ │ │ │ + rsbeq r4, r4, r0, lsl #25 │ │ │ │ rsbseq sl, ip, ip, ror #18 │ │ │ │ - rsbeq r0, sl, r4, lsr #28 │ │ │ │ - rsbeq r0, r6, r0, ror #14 │ │ │ │ + rsbeq r0, sl, r4, lsr lr │ │ │ │ + rsbeq r0, r6, r0, ror r7 │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ rsbseq sl, ip, r0, ror #17 │ │ │ │ │ │ │ │ 00240bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96937,49 +96937,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #292] @ 240d2c │ │ │ │ ldr r5, [pc, #292] @ 240d30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 240d34 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5230 │ │ │ │ + bl 7b5240 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5230 │ │ │ │ + bl 7b5240 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #188] @ 240d38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5784 │ │ │ │ + bl 7b5794 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -97012,19 +97012,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, ip, ip, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, r6, ip, asr r6 │ │ │ │ - rsbeq sp, r2, r0, asr #18 │ │ │ │ - ldrdeq pc, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - subseq lr, ip, r8, lsr #16 │ │ │ │ - rsbeq lr, r4, ip, lsl #12 │ │ │ │ + rsbeq r8, r6, ip, ror #12 │ │ │ │ + rsbeq sp, r2, r0, asr r9 │ │ │ │ + rsbeq pc, sl, r8, ror #17 │ │ │ │ + subseq lr, ip, r8, lsr r8 │ │ │ │ + rsbeq lr, r4, ip, lsl r6 │ │ │ │ rsbseq sl, ip, r4, lsl r7 │ │ │ │ │ │ │ │ 00240d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97059,15 +97059,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97097,15 +97097,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97117,40 +97117,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 240f1c │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc310 │ │ │ │ + bl 7cc320 │ │ │ │ b 240d94 │ │ │ │ ldr r3, [pc, #76] @ 240f20 │ │ │ │ ldr r1, [pc, #76] @ 240f24 │ │ │ │ ldr r0, [pc, #76] @ 240f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007ca694 │ │ │ │ - @ instruction: 0x006f449c │ │ │ │ - subseq lr, ip, r8, lsr r7 │ │ │ │ - ldrsheq lr, [ip], #-100 @ 0xffffff9c │ │ │ │ + rsbeq r4, pc, ip, lsr #9 │ │ │ │ + subseq lr, ip, r8, asr #14 │ │ │ │ + subseq lr, ip, r4, lsl #14 │ │ │ │ andeq r1, r0, r8, ror r9 │ │ │ │ andeq r1, r0, r0, ror #25 │ │ │ │ - rsbeq r4, pc, r4, lsl #8 │ │ │ │ - subseq lr, ip, r0, ror #13 │ │ │ │ - subseq lr, ip, ip, asr r6 │ │ │ │ - subseq lr, ip, r8, lsl #12 │ │ │ │ - strheq r4, [pc], #-48 @ │ │ │ │ - ldrsbeq lr, [ip], #-80 @ 0xffffffb0 │ │ │ │ - rsbeq r4, pc, r8, lsl #7 │ │ │ │ + rsbeq r4, pc, r4, lsl r4 @ │ │ │ │ + ldrsheq lr, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subseq lr, ip, ip, ror #12 │ │ │ │ + subseq lr, ip, r8, lsl r6 │ │ │ │ + rsbeq r4, pc, r0, asr #7 │ │ │ │ subseq lr, ip, r0, ror #11 │ │ │ │ + @ instruction: 0x006f4398 │ │ │ │ ldrsheq lr, [ip], #-80 @ 0xffffffb0 │ │ │ │ + subseq lr, ip, r0, lsl #12 │ │ │ │ │ │ │ │ 00240f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -97205,15 +97205,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 24104c │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 240fc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 241158 │ │ │ │ @@ -97243,15 +97243,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2410d4 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7bd1d0 │ │ │ │ + bl 7bd1e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 241120 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 241028 │ │ │ │ @@ -97268,59 +97268,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2411b0 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc310 │ │ │ │ + bl 7cc320 │ │ │ │ b 24104c │ │ │ │ ldr r3, [pc, #140] @ 2411b4 │ │ │ │ ldr ip, [pc, #140] @ 2411b8 │ │ │ │ ldr r1, [pc, #140] @ 2411bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 24104c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2411c0 │ │ │ │ ldr r1, [pc, #96] @ 2411c4 │ │ │ │ ldr r0, [pc, #96] @ 2411c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sl, ip, r0, lsr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, ip, r4, ror #11 │ │ │ │ + ldrsheq lr, [ip], #-84 @ 0xffffffac │ │ │ │ rsbseq sl, ip, ip, ror #8 │ │ │ │ - ldrheq lr, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subseq lr, ip, r8, asr #11 │ │ │ │ andeq r1, r0, r8, ror r9 │ │ │ │ andeq r1, r0, r0, ror #25 │ │ │ │ - rsbeq r4, pc, ip, asr r2 @ │ │ │ │ - subseq lr, ip, r8, lsl #11 │ │ │ │ - ldrheq lr, [ip], #-68 @ 0xffffffbc │ │ │ │ + rsbeq r4, pc, ip, ror #4 │ │ │ │ + @ instruction: 0x005ce598 │ │ │ │ + subseq lr, ip, r4, asr #9 │ │ │ │ rsbseq sl, ip, r0, lsr #7 │ │ │ │ - ldrheq lr, [ip], #-52 @ 0xffffffcc │ │ │ │ - rsbeq r4, pc, ip, asr r1 @ │ │ │ │ - subseq lr, ip, ip, ror r3 │ │ │ │ - rsbeq r4, pc, r0, lsr r1 @ │ │ │ │ - subseq lr, ip, r0, lsr r4 │ │ │ │ - subseq lr, ip, r8, lsl #7 │ │ │ │ - strdeq r4, [pc], #-12 @ │ │ │ │ - subseq lr, ip, r4, asr r3 │ │ │ │ + subseq lr, ip, r4, asr #7 │ │ │ │ + rsbeq r4, pc, ip, ror #2 │ │ │ │ + subseq lr, ip, ip, lsl #7 │ │ │ │ + rsbeq r4, pc, r0, asr #2 │ │ │ │ + subseq lr, ip, r0, asr #8 │ │ │ │ + @ instruction: 0x005ce398 │ │ │ │ + rsbeq r4, pc, ip, lsl #2 │ │ │ │ subseq lr, ip, r4, ror #6 │ │ │ │ + subseq lr, ip, r4, ror r3 │ │ │ │ │ │ │ │ 002411cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -97345,26 +97345,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r4, pc, r4, lsr r0 @ │ │ │ │ - subseq lr, ip, r0, lsl r3 │ │ │ │ - subseq lr, ip, ip, lsl #5 │ │ │ │ + rsbeq r4, pc, r4, asr #32 │ │ │ │ + subseq lr, ip, r0, lsr #6 │ │ │ │ + @ instruction: 0x005ce29c │ │ │ │ │ │ │ │ 00241274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 241368 │ │ │ │ @@ -97399,15 +97399,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc310 │ │ │ │ + bl 7cc320 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97418,25 +97418,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 241318 │ │ │ │ rsbseq sl, ip, r8, ror #2 │ │ │ │ andeq r1, r0, r8, ror r9 │ │ │ │ andeq r1, r0, r0, ror #25 │ │ │ │ - ldrheq lr, [ip], #-20 @ 0xffffffec │ │ │ │ - rsbeq r3, pc, r0, ror #30 │ │ │ │ - subseq lr, ip, r4, lsl #3 │ │ │ │ - rsbeq r3, pc, r8, lsl pc @ │ │ │ │ - subseq lr, ip, r8, ror #4 │ │ │ │ - subseq lr, ip, ip, ror #2 │ │ │ │ + subseq lr, ip, r4, asr #3 │ │ │ │ + rsbeq r3, pc, r0, ror pc @ │ │ │ │ + @ instruction: 0x005ce194 │ │ │ │ + rsbeq r3, pc, r8, lsr #30 │ │ │ │ + subseq lr, ip, r8, ror r2 │ │ │ │ + subseq lr, ip, ip, ror r1 │ │ │ │ │ │ │ │ 0024138c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -97478,29 +97478,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc310 │ │ │ │ + bl 7cc320 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq sl, ip, r8, lsl r0 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, ip, lsr #5 │ │ │ │ - rsbeq r3, pc, r8, lsr lr @ │ │ │ │ - subseq lr, ip, r0, asr #3 │ │ │ │ - @ instruction: 0x005ce194 │ │ │ │ + rsbeq r3, pc, r8, asr #28 │ │ │ │ + ldrsbeq lr, [ip], #-16 │ │ │ │ + subseq lr, ip, r4, lsr #3 │ │ │ │ │ │ │ │ 0024147c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2414bc │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -97598,28 +97598,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cc3b8 │ │ │ │ + b 7cc3c8 │ │ │ │ ldr r3, [pc, #172] @ 2416c0 │ │ │ │ ldr ip, [pc, #172] @ 2416c4 │ │ │ │ ldr r1, [pc, #172] @ 2416c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cc3b8 │ │ │ │ + b 7cc3c8 │ │ │ │ ldr r3, [pc, #132] @ 2416cc │ │ │ │ ldr ip, [pc, #132] @ 2416d0 │ │ │ │ ldr r1, [pc, #132] @ 2416d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -97634,33 +97634,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cc310 │ │ │ │ - strdeq r6, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + b 7cc320 │ │ │ │ + rsbeq r6, r1, r0, lsl #28 │ │ │ │ rsbseq r9, ip, ip, asr #29 │ │ │ │ andeq r1, r0, r8, ror r9 │ │ │ │ andeq r1, r0, r0, ror #25 │ │ │ │ - subseq lr, ip, ip, lsl #1 │ │ │ │ - rsbeq r3, pc, r0, lsl #25 │ │ │ │ - rsbeq r7, r6, r4, ror #24 │ │ │ │ - subseq lr, ip, r8, ror r0 │ │ │ │ - subseq sp, ip, r8, asr #29 │ │ │ │ - rsbeq r3, pc, r8, asr #24 │ │ │ │ - subseq sp, ip, r4, ror #31 │ │ │ │ - @ instruction: 0x005cde9c │ │ │ │ - rsbeq r3, pc, r4, lsl ip @ │ │ │ │ - ldrsbeq sp, [ip], #-252 @ 0xffffff04 │ │ │ │ - subseq sp, ip, r8, ror #28 │ │ │ │ - subseq sp, ip, ip, lsr lr │ │ │ │ - rsbeq r3, pc, r4, ror #23 │ │ │ │ - subseq sp, ip, r4, lsl #28 │ │ │ │ + @ instruction: 0x005ce09c │ │ │ │ + @ instruction: 0x006f3c90 │ │ │ │ + rsbeq r7, r6, r4, ror ip │ │ │ │ + subseq lr, ip, r8, lsl #1 │ │ │ │ + ldrsbeq sp, [ip], #-232 @ 0xffffff18 │ │ │ │ + rsbeq r3, pc, r8, asr ip @ │ │ │ │ + ldrsheq sp, [ip], #-244 @ 0xffffff0c │ │ │ │ + subseq sp, ip, ip, lsr #29 │ │ │ │ + rsbeq r3, pc, r4, lsr #24 │ │ │ │ + subseq sp, ip, ip, ror #31 │ │ │ │ + subseq sp, ip, r8, ror lr │ │ │ │ + subseq sp, ip, ip, asr #28 │ │ │ │ + strdeq r3, [pc], #-180 @ │ │ │ │ + subseq sp, ip, r4, lsl lr │ │ │ │ │ │ │ │ 002416e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 241ea4 │ │ │ │ @@ -97695,15 +97695,15 @@ │ │ │ │ beq 241be4 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e2980 │ │ │ │ ldr r2, [pc, #1844] @ 241eb0 │ │ │ │ ldr r1, [pc, #1844] @ 241eb4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7bbfa0 │ │ │ │ + bl 7bbfb0 │ │ │ │ cmn r0, #1 │ │ │ │ beq 241c3c │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -97810,15 +97810,15 @@ │ │ │ │ bl 1e1984 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e3c1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5d7e98 │ │ │ │ + bl 5d7ea8 │ │ │ │ ldr r2, [pc, #1388] @ 241ec8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 241d00 │ │ │ │ @@ -97839,23 +97839,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 1e2878 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2fac │ │ │ │ + bl 5e2fbc │ │ │ │ cmp r0, #0 │ │ │ │ blt 241b68 │ │ │ │ ldr r0, [pc, #1216] @ 241eb8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 23f350 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97874,39 +97874,39 @@ │ │ │ │ bl 23f3c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1360 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e112c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 5e2fac │ │ │ │ + bl 5e2fbc │ │ │ │ cmp r0, #0 │ │ │ │ bge 241a14 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 241a9c │ │ │ │ mov r0, r4 │ │ │ │ bl 23f4b4 │ │ │ │ mov r0, fp │ │ │ │ bl 1e154c │ │ │ │ cmp r8, #0 │ │ │ │ beq 241ab4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 241b80 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2418f8 │ │ │ │ ldr r2, [pc, #1036] @ 241edc │ │ │ │ ldr r3, [pc, #980] @ 241ea8 │ │ │ │ @@ -97949,17 +97949,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 241c24 │ │ │ │ mov r0, fp │ │ │ │ bl 1e154c │ │ │ │ cmp r8, #0 │ │ │ │ beq 241b80 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7bc0b0 │ │ │ │ + bl 7bc0c0 │ │ │ │ b 2418f0 │ │ │ │ ldr r2, [pc, #864] @ 241ef4 │ │ │ │ ldr r3, [pc, #784] @ 241ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -97974,15 +97974,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cc3b8 │ │ │ │ + b 7cc3c8 │ │ │ │ ldr r2, [pc, #792] @ 241f04 │ │ │ │ ldr r3, [pc, #696] @ 241ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98014,15 +98014,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 241f24 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 241ac8 │ │ │ │ ldr r2, [pc, #660] @ 241f28 │ │ │ │ ldr r3, [pc, #528] @ 241ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -98040,15 +98040,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 241f38 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ cmp r9, #0 │ │ │ │ beq 241b80 │ │ │ │ mov r0, r9 │ │ │ │ bl 23f4b4 │ │ │ │ b 241b80 │ │ │ │ ldr r2, [pc, #564] @ 241f3c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -98068,73 +98068,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 241f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 241970 │ │ │ │ cmp r0, #0 │ │ │ │ beq 241da8 │ │ │ │ bl 23f4b4 │ │ │ │ mov r0, fp │ │ │ │ bl 1e154c │ │ │ │ cmp r8, #0 │ │ │ │ beq 2418f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ b 2418f0 │ │ │ │ mov r0, fp │ │ │ │ bl 1e154c │ │ │ │ cmp r8, #0 │ │ │ │ bne 241d9c │ │ │ │ b 2418f0 │ │ │ │ ldr r0, [pc, #392] @ 241f4c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 241970 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 241f50 │ │ │ │ ldr r3, [pc, #368] @ 241f54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 241f58 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ cmp r9, r4 │ │ │ │ bne 241cf4 │ │ │ │ b 241b80 │ │ │ │ ldr r3, [pc, #316] @ 241f5c │ │ │ │ ldr r2, [pc, #316] @ 241f60 │ │ │ │ ldr r1, [pc, #316] @ 241f64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1450 │ │ │ │ cmp r9, #0 │ │ │ │ bne 241cf4 │ │ │ │ b 241b80 │ │ │ │ ldr r3, [pc, #264] @ 241f68 │ │ │ │ ldr r2, [pc, #264] @ 241f6c │ │ │ │ @@ -98142,75 +98142,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 241f74 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1450 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 1e10cc │ │ │ │ cmp r9, #0 │ │ │ │ bne 241cf4 │ │ │ │ b 241b80 │ │ │ │ ldrsheq r9, [ip], #-192 @ 0xffffff40 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, ip, r0, ror #25 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - subseq sp, ip, r8, lsl pc │ │ │ │ subseq sp, ip, r8, lsr #30 │ │ │ │ + subseq sp, ip, r8, lsr pc │ │ │ │ ldrsheq r9, [ip], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq sp, ip, r4, lsl #29 │ │ │ │ - rsbeq r3, pc, ip, asr #17 │ │ │ │ - subseq fp, ip, ip, ror r4 │ │ │ │ - subseq fp, ip, r0, ror #8 │ │ │ │ + @ instruction: 0x005cde94 │ │ │ │ + ldrdeq r3, [pc], #-140 @ │ │ │ │ + subseq fp, ip, ip, lsl #9 │ │ │ │ + subseq fp, ip, r0, ror r4 │ │ │ │ rsbseq r9, ip, r4, lsr #18 │ │ │ │ rsbseq r9, ip, r8, asr #17 │ │ │ │ - rsbeq r3, pc, r8, lsl #14 │ │ │ │ - subseq sp, ip, ip, asr #22 │ │ │ │ - subseq sp, ip, ip, asr r9 │ │ │ │ + rsbeq r3, pc, r8, lsl r7 @ │ │ │ │ + subseq sp, ip, ip, asr fp │ │ │ │ + subseq sp, ip, ip, ror #18 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ rsbseq r9, ip, r0, ror #16 │ │ │ │ - rsbeq r3, pc, r4, lsr #13 │ │ │ │ - ldrheq sp, [ip], #-168 @ 0xffffff58 │ │ │ │ - ldrsheq sp, [ip], #-136 @ 0xffffff78 │ │ │ │ + strheq r3, [pc], #-100 @ │ │ │ │ + subseq sp, ip, r8, asr #21 │ │ │ │ + subseq sp, ip, r8, lsl #18 │ │ │ │ rsbseq r9, ip, r8, lsl #16 │ │ │ │ - rsbeq r3, pc, r8, asr #12 │ │ │ │ - ldrheq sp, [ip], #-172 @ 0xffffff54 │ │ │ │ - @ instruction: 0x005cd89c │ │ │ │ + rsbeq r3, pc, r8, asr r6 @ │ │ │ │ + subseq sp, ip, ip, asr #21 │ │ │ │ + subseq sp, ip, ip, lsr #17 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - @ instruction: 0x005cda94 │ │ │ │ - strdeq r3, [pc], #-92 @ │ │ │ │ - subseq sp, ip, r0, asr r8 │ │ │ │ + subseq sp, ip, r4, lsr #21 │ │ │ │ + rsbeq r3, pc, ip, lsl #12 │ │ │ │ + subseq sp, ip, r0, ror #16 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ rsbseq r9, ip, r0, ror #14 │ │ │ │ - ldrsbeq sp, [ip], #-164 @ 0xffffff5c │ │ │ │ - @ instruction: 0x006f3594 │ │ │ │ - subseq sp, ip, r8, ror #15 │ │ │ │ + subseq sp, ip, r4, ror #21 │ │ │ │ + rsbeq r3, pc, r4, lsr #11 │ │ │ │ + ldrsheq sp, [ip], #-120 @ 0xffffff88 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, r8, lsr r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, ip, ip, asr #20 │ │ │ │ - subseq sp, ip, r4, lsr #20 │ │ │ │ + subseq sp, ip, ip, asr sl │ │ │ │ + subseq sp, ip, r4, lsr sl │ │ │ │ + subseq sp, ip, r8, lsr r9 │ │ │ │ + rsbeq r3, pc, r4, lsl #9 │ │ │ │ + ldrsbeq sp, [ip], #-104 @ 0xffffff98 │ │ │ │ + rsbeq r3, pc, r8, asr #8 │ │ │ │ subseq sp, ip, r8, lsr #18 │ │ │ │ - rsbeq r3, pc, r4, ror r4 @ │ │ │ │ - subseq sp, ip, r8, asr #13 │ │ │ │ - rsbeq r3, pc, r8, lsr r4 @ │ │ │ │ - subseq sp, ip, r8, lsl r9 │ │ │ │ - subseq sp, ip, r8, lsl #13 │ │ │ │ - strdeq r3, [pc], #-56 @ │ │ │ │ - subseq sp, ip, r4, lsl #18 │ │ │ │ - subseq sp, ip, ip, asr #12 │ │ │ │ + @ instruction: 0x005cd698 │ │ │ │ + rsbeq r3, pc, r8, lsl #8 │ │ │ │ + subseq sp, ip, r4, lsl r9 │ │ │ │ + subseq sp, ip, ip, asr r6 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 242070 │ │ │ │ mov r7, r2 │ │ │ │ @@ -98221,24 +98221,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #176] @ 24207c │ │ │ │ ldr r1, [pc, #176] @ 242080 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 241ffc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 241f78 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98266,20 +98266,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r3, pc, ip, lsr #7 │ │ │ │ - subseq r7, ip, ip, lsr ip │ │ │ │ - rsbeq r3, r4, r8, asr #14 │ │ │ │ - subseq sp, ip, r4, asr #16 │ │ │ │ - subseq r6, lr, r0, lsr #29 │ │ │ │ - subseq sp, ip, r8, lsl r8 │ │ │ │ + strheq r3, [pc], #-60 @ │ │ │ │ + subseq r7, ip, ip, asr #24 │ │ │ │ + rsbeq r3, r4, r8, asr r7 │ │ │ │ + subseq sp, ip, r4, asr r8 │ │ │ │ + ldrheq r6, [lr], #-224 @ 0xffffff20 │ │ │ │ + subseq sp, ip, r8, lsr #16 │ │ │ │ │ │ │ │ 00242088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2421b8 │ │ │ │ @@ -98292,25 +98292,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2421c4 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58d8e4 │ │ │ │ + bl 58d8f4 │ │ │ │ ldr r2, [pc, #236] @ 2421c8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #212] @ 2421cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 24214c │ │ │ │ ldr r1, [pc, #196] @ 2421d0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2068 │ │ │ │ @@ -98331,15 +98331,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2421d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98348,37 +98348,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2421e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 242170 │ │ │ │ rsbseq r9, ip, r0, asr r3 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - rsbeq r3, r4, r4, asr #12 │ │ │ │ - rsbeq r3, pc, r4, ror r2 @ │ │ │ │ - subseq r7, ip, r4, lsl #22 │ │ │ │ - subseq sp, ip, r4, asr #14 │ │ │ │ - subseq sp, ip, r4, lsl #15 │ │ │ │ + rsbeq r3, r4, r4, asr r6 │ │ │ │ + rsbeq r3, pc, r4, lsl #5 │ │ │ │ + subseq r7, ip, r4, lsl fp │ │ │ │ + subseq sp, ip, r4, asr r7 │ │ │ │ + @ instruction: 0x005cd794 │ │ │ │ + subseq sp, ip, ip, lsl #14 │ │ │ │ ldrsheq sp, [ip], #-108 @ 0xffffff94 │ │ │ │ - subseq sp, ip, ip, ror #13 │ │ │ │ - subseq sp, ip, r4, lsl #14 │ │ │ │ - subseq sp, ip, r8, lsr #13 │ │ │ │ + subseq sp, ip, r4, lsl r7 │ │ │ │ + ldrheq sp, [ip], #-104 @ 0xffffff98 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2421f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrsbeq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ ldr r0, [pc, #8] @ 24220c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq fp, r4, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2423b4 │ │ │ │ @@ -98479,60 +98479,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r9, ip, r4, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r3, [pc], #-20 @ │ │ │ │ + rsbeq r3, pc, r4, lsl #4 │ │ │ │ @ instruction: 0x00878ab4 │ │ │ │ ldrsheq r9, [ip], #-0 @ │ │ │ │ - rsbeq r3, pc, r0, asr r1 @ │ │ │ │ - rsbeq r3, pc, r0, asr #4 │ │ │ │ - strdeq r3, [pc], #-4 @ │ │ │ │ - subseq sp, ip, r8, asr #10 │ │ │ │ - subseq sp, ip, r4, asr r5 │ │ │ │ + rsbeq r3, pc, r0, ror #2 │ │ │ │ + rsbeq r3, pc, r0, asr r2 @ │ │ │ │ + rsbeq r3, pc, r4, lsl #2 │ │ │ │ + subseq sp, ip, r8, asr r5 │ │ │ │ + subseq sp, ip, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2424e4 │ │ │ │ ldr r3, [pc, #240] @ 2424e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 6ecf00 │ │ │ │ + bl 6ecf10 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 24249c │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7cb9c0 │ │ │ │ + bl 7cb9d0 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 6ecf70 │ │ │ │ + bl 6ecf80 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 6ecf00 │ │ │ │ + bl 6ecf10 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -98570,89 +98570,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 1e1240 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6edd68 │ │ │ │ + bl 6edd78 │ │ │ │ ldr r1, [pc, #212] @ 242608 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ ldr r1, [pc, #192] @ 24260c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ ldr r1, [pc, #148] @ 242610 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ ldr r1, [pc, #104] @ 242614 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r9, sp, ip, lsl #11 │ │ │ │ - subseq sl, ip, ip, ror #16 │ │ │ │ - rsbeq r8, r9, r8, lsr #32 │ │ │ │ - rsbeq r1, r9, r0, asr #15 │ │ │ │ + @ instruction: 0x005d959c │ │ │ │ + subseq sl, ip, ip, ror r8 │ │ │ │ + rsbeq r8, r9, r8, lsr r0 │ │ │ │ + ldrdeq r1, [r9], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2426b0 │ │ │ │ ldr r2, [pc, #128] @ 2426b4 │ │ │ │ ldr r1, [pc, #128] @ 2426b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #96] @ 2426bc │ │ │ │ ldr ip, [pc, #96] @ 2426c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2426c4 │ │ │ │ ldr r2, [pc, #92] @ 2426c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -98668,17 +98668,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, pc, r0, ror #28 │ │ │ │ - subseq sp, ip, r0, asr #5 │ │ │ │ - strheq lr, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, pc, r0, ror lr @ │ │ │ │ + ldrsbeq sp, [ip], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq lr, r4, r8, asr #3 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -98703,15 +98703,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 24276c │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -98733,28 +98733,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2427ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r2, [pc], #-204 @ │ │ │ │ - subseq sp, ip, r4, asr #2 │ │ │ │ - subseq sp, ip, r4, ror r1 │ │ │ │ + rsbeq r2, pc, ip, lsl #26 │ │ │ │ + subseq sp, ip, r4, asr r1 │ │ │ │ + subseq sp, ip, r4, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 24283c │ │ │ │ ldr r2, [pc, #52] @ 242840 │ │ │ │ @@ -98762,22 +98762,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 242848 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2423dc │ │ │ │ - rsbeq r2, pc, r8, lsl #25 │ │ │ │ - ldrsbeq sp, [ip], #-0 │ │ │ │ - subseq sp, ip, r0, lsl #2 │ │ │ │ + @ instruction: 0x006f2c98 │ │ │ │ + subseq sp, ip, r0, ror #1 │ │ │ │ + subseq sp, ip, r0, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2428c0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -98791,23 +98791,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #28] @ 2428c4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ addeq r8, r7, ip, lsl r5 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 242990 │ │ │ │ @@ -98817,53 +98817,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #140] @ 24299c │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 7cb644 │ │ │ │ + bl 7cb654 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 2429a0 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq r2, [pc], #-180 @ │ │ │ │ - subseq r9, ip, r8, ror r9 │ │ │ │ - subseq r9, ip, r4, asr #25 │ │ │ │ - subseq r9, ip, ip, ror #18 │ │ │ │ + rsbeq r2, pc, r4, asr #23 │ │ │ │ + subseq r9, ip, r8, lsl #19 │ │ │ │ + ldrsbeq r9, [ip], #-196 @ 0xffffff3c │ │ │ │ + subseq r9, ip, ip, ror r9 │ │ │ │ rsbseq fp, r4, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 242a58 │ │ │ │ mov r6, r1 │ │ │ │ @@ -98874,15 +98874,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 237980 │ │ │ │ cmp r0, #0 │ │ │ │ beq 242a38 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -98902,17 +98902,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r2, [pc], #-168 @ │ │ │ │ - subseq r9, ip, r4, lsr #17 │ │ │ │ - @ instruction: 0x005c9890 │ │ │ │ + rsbeq r2, pc, r8, ror #21 │ │ │ │ + ldrheq r9, [ip], #-132 @ 0xffffff7c │ │ │ │ + subseq r9, ip, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 242c8c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -98920,15 +98920,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 242c90 │ │ │ │ ldr r1, [pc, #512] @ 242c94 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 242c70 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 1e1984 │ │ │ │ @@ -99043,19 +99043,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 242c98 │ │ │ │ ldr r0, [pc, #32] @ 242c9c │ │ │ │ ldr r2, [pc, #32] @ 242ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r2, pc, r8, lsl sl @ │ │ │ │ - ldrsbeq r9, [ip], #-112 @ 0xffffff90 │ │ │ │ - subseq r9, ip, r4, ror #15 │ │ │ │ - subseq ip, ip, r0, ror ip │ │ │ │ - subseq ip, ip, ip, lsr #25 │ │ │ │ + rsbeq r2, pc, r8, lsr #20 │ │ │ │ + subseq r9, ip, r0, ror #15 │ │ │ │ + ldrsheq r9, [ip], #-116 @ 0xffffff8c │ │ │ │ + subseq ip, ip, r0, lsl #25 │ │ │ │ + ldrheq ip, [ip], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -99076,15 +99076,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 242da4 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -99101,15 +99101,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 242210 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -99121,29 +99121,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r2, pc, r4, asr #14 │ │ │ │ - subseq r9, ip, r4, lsl #10 │ │ │ │ - subseq r9, ip, r8, lsl r5 │ │ │ │ + rsbeq r2, pc, r4, asr r7 @ │ │ │ │ + subseq r9, ip, r4, lsl r5 │ │ │ │ + subseq r9, ip, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -99178,15 +99178,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2431c8 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2431cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2431d0 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 243098 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -99204,37 +99204,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2430c0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 243054 │ │ │ │ ldr r0, [pc, #712] @ 2431d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r3, [pc, #704] @ 2431dc │ │ │ │ ldr r2, [pc, #704] @ 2431e0 │ │ │ │ ldr r1, [pc, #704] @ 2431e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2431e8 │ │ │ │ ldr r2, [pc, #672] @ 2431ec │ │ │ │ ldr r1, [pc, #672] @ 2431f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 235864 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -99257,15 +99257,15 @@ │ │ │ │ bl 1e12b8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1e2878 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ecd68 │ │ │ │ + bl 6ecd78 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2431f8 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2431bc │ │ │ │ @@ -99289,24 +99289,24 @@ │ │ │ │ bne 2430b4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 243118 │ │ │ │ ldr r4, [pc, #416] @ 2431fc │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r3, [pc, #400] @ 243200 │ │ │ │ ldr r2, [pc, #400] @ 243204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 242f40 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -99332,15 +99332,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 243174 │ │ │ │ ldr r0, [pc, #268] @ 243214 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 242f00 │ │ │ │ ldr r3, [pc, #232] @ 243208 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 243054 │ │ │ │ ldr r3, [pc, #216] @ 24320c │ │ │ │ @@ -99353,61 +99353,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 24316c │ │ │ │ ldr r0, [pc, #188] @ 243218 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 243054 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 24321c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 242f00 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007c8590 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, pc, r0, lsl r6 @ │ │ │ │ - subseq ip, ip, r0, lsl #21 │ │ │ │ - subseq ip, ip, r4, asr sl │ │ │ │ + rsbeq r2, pc, r0, lsr #12 │ │ │ │ + @ instruction: 0x005cca90 │ │ │ │ + subseq ip, ip, r4, ror #20 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ rsbseq r8, ip, ip, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r9, [ip], #-112 @ 0xffffff90 │ │ │ │ - rsbeq r2, pc, r4, ror r5 @ │ │ │ │ - subseq r9, ip, r8, lsr r3 │ │ │ │ - @ instruction: 0x005c9690 │ │ │ │ - rsbeq r2, pc, r8, asr #10 │ │ │ │ - subseq r9, ip, r0, lsl r3 │ │ │ │ - subseq r9, ip, r4, lsr #6 │ │ │ │ - subseq ip, ip, ip, asr #19 │ │ │ │ + subseq r9, ip, r0, asr #15 │ │ │ │ + rsbeq r2, pc, r4, lsl #11 │ │ │ │ + subseq r9, ip, r8, asr #6 │ │ │ │ + subseq r9, ip, r0, lsr #13 │ │ │ │ + rsbeq r2, pc, r8, asr r5 @ │ │ │ │ + subseq r9, ip, r0, lsr #6 │ │ │ │ + subseq r9, ip, r4, lsr r3 │ │ │ │ + ldrsbeq ip, [ip], #-156 @ 0xffffff64 │ │ │ │ ldrsheq r8, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r9, ip, r4, ror #10 │ │ │ │ - rsbeq r2, pc, r4, lsr #8 │ │ │ │ - subseq r9, ip, r4, ror #3 │ │ │ │ + subseq r9, ip, r4, ror r5 │ │ │ │ + rsbeq r2, pc, r4, lsr r4 @ │ │ │ │ + ldrsheq r9, [ip], #-20 @ 0xffffffec │ │ │ │ andeq r3, r0, r0, asr #32 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, ip, ip, ror #16 │ │ │ │ - subseq ip, ip, r4, lsl r8 │ │ │ │ - subseq ip, ip, r8, lsr #15 │ │ │ │ + subseq ip, ip, ip, ror r8 │ │ │ │ + subseq ip, ip, r4, lsr #16 │ │ │ │ + ldrheq ip, [ip], #-120 @ 0xffffff88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2433f4 │ │ │ │ ldr r2, [pc, #444] @ 2433f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -99415,15 +99415,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2433fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 243368 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -99467,15 +99467,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 236c74 │ │ │ │ @@ -99503,37 +99503,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 236bcc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r2, pc, ip, asr r2 @ │ │ │ │ - subseq r9, ip, r8, lsl r0 │ │ │ │ - subseq r9, ip, ip, ror #6 │ │ │ │ - rsbeq r2, pc, r4, lsl #3 │ │ │ │ - subseq r8, ip, ip, asr #30 │ │ │ │ - subseq r8, ip, r0, ror #30 │ │ │ │ - strdeq r2, [pc], #-4 @ │ │ │ │ - ldrheq r8, [ip], #-228 @ 0xffffff1c │ │ │ │ - subseq r8, ip, r8, asr #29 │ │ │ │ + rsbeq r2, pc, ip, ror #4 │ │ │ │ + subseq r9, ip, r8, lsr #32 │ │ │ │ + subseq r9, ip, ip, ror r3 │ │ │ │ + @ instruction: 0x006f2194 │ │ │ │ + subseq r8, ip, ip, asr pc │ │ │ │ + subseq r8, ip, r0, ror pc │ │ │ │ + rsbeq r2, pc, r4, lsl #2 │ │ │ │ + subseq r8, ip, r4, asr #29 │ │ │ │ + ldrsbeq r8, [ip], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2435dc │ │ │ │ ldr r2, [pc, #424] @ 2435e0 │ │ │ │ @@ -99551,15 +99551,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 243544 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -99580,15 +99580,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 242210 │ │ │ │ ldr r2, [pc, #228] @ 2435f4 │ │ │ │ ldr r3, [pc, #204] @ 2435e0 │ │ │ │ @@ -99630,34 +99630,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 243608 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 242210 │ │ │ │ b 243508 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, ip, r0, asr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq r7, r7, r8, asr #17 │ │ │ │ - rsbeq r1, pc, r4, asr #31 │ │ │ │ - subseq r8, ip, ip, lsl #27 │ │ │ │ - subseq r8, ip, r0, lsr #27 │ │ │ │ + ldrdeq r1, [pc], #-244 @ │ │ │ │ + @ instruction: 0x005c8d9c │ │ │ │ + ldrheq r8, [ip], #-208 @ 0xffffff30 │ │ │ │ rsbseq r7, ip, r4, ror #29 │ │ │ │ rsbseq r7, ip, r8, lsr #29 │ │ │ │ - rsbeq r1, pc, r4, lsl #30 │ │ │ │ - ldrheq r8, [ip], #-204 @ 0xffffff34 │ │ │ │ - ldrsbeq r8, [ip], #-192 @ 0xffffff40 │ │ │ │ + rsbeq r1, pc, r4, lsl pc @ │ │ │ │ + subseq r8, ip, ip, asr #25 │ │ │ │ + subseq r8, ip, r0, ror #25 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2438bc │ │ │ │ ldr r2, [pc, #664] @ 2438c0 │ │ │ │ @@ -99675,15 +99675,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 238754 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2438a0 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -99695,15 +99695,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e1984 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e3c1c │ │ │ │ @@ -99750,15 +99750,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 242210 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -99783,15 +99783,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e1984 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e3c1c │ │ │ │ mov r2, #0 │ │ │ │ @@ -99823,28 +99823,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2438ec │ │ │ │ ldr r0, [pc, #68] @ 2438f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, pc, ip, ror #28 │ │ │ │ + rsbeq r1, pc, ip, ror lr @ │ │ │ │ rsbseq r7, ip, r4, asr #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r8, ip, ip, lsl ip │ │ │ │ - subseq r8, ip, r0, lsr ip │ │ │ │ - rsbeq r1, pc, r8, asr sp @ │ │ │ │ - subseq r8, ip, r8, lsl fp │ │ │ │ - subseq r8, ip, r4, lsl #22 │ │ │ │ - @ instruction: 0x006f1c94 │ │ │ │ - subseq r8, ip, ip, asr sl │ │ │ │ - subseq r8, ip, r0, ror sl │ │ │ │ + subseq r8, ip, ip, lsr #24 │ │ │ │ + subseq r8, ip, r0, asr #24 │ │ │ │ + rsbeq r1, pc, r8, ror #26 │ │ │ │ + subseq r8, ip, r8, lsr #22 │ │ │ │ + subseq r8, ip, r4, lsl fp │ │ │ │ + rsbeq r1, pc, r4, lsr #25 │ │ │ │ + subseq r8, ip, ip, ror #20 │ │ │ │ + subseq r8, ip, r0, lsl #21 │ │ │ │ @ instruction: 0x007c7b98 │ │ │ │ - subseq ip, ip, r4, asr #32 │ │ │ │ - subseq ip, ip, r0, asr r0 │ │ │ │ + subseq ip, ip, r4, asr r0 │ │ │ │ + subseq ip, ip, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 24398c │ │ │ │ ldr r7, [pc, #128] @ 243990 │ │ │ │ ldr r6, [pc, #128] @ 243994 │ │ │ │ @@ -99853,40 +99853,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #88] @ 243998 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 243960 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 24360c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 242a64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 24360c │ │ │ │ - rsbeq r1, pc, r4, lsl #23 │ │ │ │ - subseq r8, ip, ip, asr #18 │ │ │ │ - subseq r8, ip, r4, lsr #25 │ │ │ │ - subseq r8, ip, r0, lsl #27 │ │ │ │ + @ instruction: 0x006f1b94 │ │ │ │ + subseq r8, ip, ip, asr r9 │ │ │ │ + ldrheq r8, [ip], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x005c8d90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 243c5c │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 243c60 │ │ │ │ @@ -99914,15 +99914,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 243a80 │ │ │ │ @@ -99981,15 +99981,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 238754 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 243c40 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -100011,15 +100011,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 1e21ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -100058,19 +100058,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, ip, r8, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, ip, r0, ror #18 │ │ │ │ - rsbeq r1, pc, r0, lsr #19 │ │ │ │ - subseq r8, ip, r0, ror #14 │ │ │ │ - subseq r8, ip, r4, ror r7 │ │ │ │ - subseq fp, ip, r4, lsr #25 │ │ │ │ - ldrheq fp, [ip], #-192 @ 0xffffff40 │ │ │ │ + strheq r1, [pc], #-144 @ │ │ │ │ + subseq r8, ip, r0, ror r7 │ │ │ │ + subseq r8, ip, r4, lsl #15 │ │ │ │ + ldrheq fp, [ip], #-196 @ 0xffffff3c │ │ │ │ + subseq fp, ip, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 244ab0 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -100089,15 +100089,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 244ac4 │ │ │ │ ldr r3, [pc, #3560] @ 244ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -100224,15 +100224,15 @@ │ │ │ │ bge 244094 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -100317,15 +100317,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 237e68 │ │ │ │ b 243da4 │ │ │ │ @@ -100359,22 +100359,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 244b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 243d74 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -100624,15 +100624,15 @@ │ │ │ │ bl 1e12b8 │ │ │ │ mov r9, r0 │ │ │ │ bl 1e2878 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 6ecf70 │ │ │ │ + bl 6ecf80 │ │ │ │ b 243d78 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 244288 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -100770,45 +100770,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 244b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 243eac │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 244b14 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 6ecf70 │ │ │ │ + bl 6ecf80 │ │ │ │ b 243d74 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -100926,15 +100926,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -100964,50 +100964,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2442e4 │ │ │ │ ldr r0, [pc, #148] @ 244b18 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 243eac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 244b1c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 243d74 │ │ │ │ - rsbeq r1, pc, r0, lsl #16 │ │ │ │ + rsbeq r1, pc, r0, lsl r8 @ │ │ │ │ rsbseq r7, ip, r0, asr #14 │ │ │ │ rsbseq r7, ip, ip, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq fp, ip, r0, asr #24 │ │ │ │ - subseq fp, ip, r0, lsl ip │ │ │ │ + subseq fp, ip, r0, asr ip │ │ │ │ + subseq fp, ip, r0, lsr #24 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - rsbeq r1, pc, sl, asr r6 @ │ │ │ │ - rsbeq r1, pc, r0, asr #12 │ │ │ │ - rsbeq r1, pc, ip, ror #12 │ │ │ │ + rsbeq r1, pc, sl, ror #12 │ │ │ │ + rsbeq r1, pc, r0, asr r6 @ │ │ │ │ + rsbeq r1, pc, ip, ror r6 @ │ │ │ │ rsbseq r7, ip, r8, asr #12 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, pc, r6, lsl #10 │ │ │ │ - rsbeq r1, pc, ip, lsr r4 @ │ │ │ │ - subseq r8, ip, r0, lsl #4 │ │ │ │ - subseq r8, ip, r4, lsl r2 │ │ │ │ + rsbeq r1, pc, r6, lsl r5 @ │ │ │ │ + rsbeq r1, pc, ip, asr #8 │ │ │ │ + subseq r8, ip, r0, lsl r2 │ │ │ │ + subseq r8, ip, r4, lsr #4 │ │ │ │ @ instruction: 0x000019bc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, ip, r8, lsl #18 │ │ │ │ - ldrdeq r1, [pc], #-18 @ │ │ │ │ - subseq fp, ip, r0, lsl r5 │ │ │ │ + subseq fp, ip, r8, lsl r9 │ │ │ │ + rsbeq r1, pc, r2, ror #3 │ │ │ │ + subseq fp, ip, r0, lsr #10 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subseq fp, ip, r4, ror #3 │ │ │ │ - subseq fp, ip, r8, asr r2 │ │ │ │ - subseq sl, ip, r0, ror #30 │ │ │ │ - subseq sl, ip, r0, ror #31 │ │ │ │ + ldrsheq fp, [ip], #-20 @ 0xffffffec │ │ │ │ + subseq fp, ip, r8, ror #4 │ │ │ │ + subseq sl, ip, r0, ror pc │ │ │ │ + ldrsheq sl, [ip], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 00244b20 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -101051,21 +101051,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 244dcc │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r4 │ │ │ │ bl 2423dc │ │ │ │ b 244c3c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -101178,36 +101178,36 @@ │ │ │ │ beq 244de0 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6ecd68 │ │ │ │ + bl 6ecd78 │ │ │ │ b 244bd4 │ │ │ │ ldr r1, [pc, #68] @ 244e2c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6ecd68 │ │ │ │ + bl 6ecd78 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 244bcc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, ip, r8, lsr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, pc, r6, lsr #18 │ │ │ │ + rsbeq r0, pc, r6, lsr r9 @ │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ ldrheq r6, [ip], #-112 @ 0xffffff90 @ │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbeq pc, r7, ip, asr r3 @ │ │ │ │ + rsbeq pc, r7, ip, ror #6 │ │ │ │ │ │ │ │ 00244e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 244ea4 │ │ │ │ @@ -101222,23 +101222,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #28] @ 244ea8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ addeq r5, r7, r8, lsr pc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00244eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -101250,43 +101250,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 236d24 │ │ │ │ - rsbeq r0, pc, ip, asr #11 │ │ │ │ - @ instruction: 0x005c7390 │ │ │ │ - subseq r7, ip, r4, lsr #7 │ │ │ │ + ldrdeq r0, [pc], #-92 @ │ │ │ │ + subseq r7, ip, r0, lsr #7 │ │ │ │ + ldrheq r7, [ip], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 00244f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 244f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5895f0 │ │ │ │ + bl 589600 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 244f54 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 588a1c │ │ │ │ - subseq sl, ip, r0, lsl #20 │ │ │ │ + b 588a2c │ │ │ │ + subseq sl, ip, r0, lsl sl │ │ │ │ rsbseq r9, r4, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 244fb4 │ │ │ │ mov r0, r1 │ │ │ │ @@ -101294,26 +101294,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 244fbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq sl, ip, r8, asr fp │ │ │ │ - rsbeq r1, pc, r4, lsr r6 @ │ │ │ │ - subseq sl, ip, ip, lsr fp │ │ │ │ + subseq sl, ip, r8, ror #22 │ │ │ │ + rsbeq r1, pc, r4, asr #12 │ │ │ │ + subseq sl, ip, ip, asr #22 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -101321,17 +101321,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 245004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ bl 1e3424 │ │ │ │ - ldrsheq sl, [ip], #-168 @ 0xffffff58 │ │ │ │ + subseq sl, ip, r8, lsl #22 │ │ │ │ │ │ │ │ 00245008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 245054 │ │ │ │ @@ -101348,15 +101348,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x007d4690 │ │ │ │ ldr r0, [pc, #4] @ 245064 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r9, r4, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101422,15 +101422,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 24518c │ │ │ │ bl 23d7e4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2450d0 │ │ │ │ - rsbeq r1, pc, r0, ror #9 │ │ │ │ + strdeq r1, [pc], #-64 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -101438,55 +101438,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 1e1240 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6edd68 │ │ │ │ + bl 6edd78 │ │ │ │ ldr r1, [pc, #84] @ 245228 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ ldr r1, [pc, #60] @ 24522c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq sl, ip, r8, ror #26 │ │ │ │ - subseq sl, ip, r4, asr #28 │ │ │ │ + subseq sl, ip, r8, ror sp │ │ │ │ + subseq sl, ip, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2452c8 │ │ │ │ ldr r2, [pc, #128] @ 2452cc │ │ │ │ ldr r1, [pc, #128] @ 2452d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #96] @ 2452d4 │ │ │ │ ldr ip, [pc, #96] @ 2452d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2452dc │ │ │ │ ldr r2, [pc, #92] @ 2452e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101502,17 +101502,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x006f139c │ │ │ │ - subseq sl, ip, r8, lsr #13 │ │ │ │ - rsbeq fp, r4, r0, lsr #11 │ │ │ │ + rsbeq r1, pc, ip, lsr #7 │ │ │ │ + ldrheq sl, [ip], #-104 @ 0xffffff98 │ │ │ │ + strheq fp, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -101526,53 +101526,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 245378 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 6ecf00 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 6ecf10 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 245398 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 6ecf70 │ │ │ │ + bl 6ecf80 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ea9ec │ │ │ │ + bl 7ea9fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ea7d4 │ │ │ │ + bl 7ea7e4 │ │ │ │ ldr r4, [pc, #56] @ 2453c0 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24531c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r1, pc, r8, ror #5 │ │ │ │ - ldrsheq sl, [ip], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq fp, r4, r8, ror r4 │ │ │ │ + strdeq r1, [pc], #-40 @ │ │ │ │ + subseq sl, ip, r8, lsl #12 │ │ │ │ + rsbeq fp, r4, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -101633,23 +101633,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ea99c │ │ │ │ + bl 7ea9ac │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 7ea99c │ │ │ │ + bl 7ea9ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2454b8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2452e8 │ │ │ │ ldr r2, [pc, #268] @ 245624 │ │ │ │ @@ -101670,15 +101670,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 245628 │ │ │ │ add r4, pc, r4 │ │ │ │ b 245470 │ │ │ │ ldr r0, [pc, #196] @ 24562c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 245510 │ │ │ │ ldr r4, [pc, #184] @ 245630 │ │ │ │ add r4, pc, r4 │ │ │ │ b 245470 │ │ │ │ ldr r3, [pc, #176] @ 245634 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -101697,43 +101697,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 245640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 245484 │ │ │ │ ldr r0, [pc, #68] @ 245644 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 245484 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [ip], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r5, [ip], #-244 @ 0xffffff0c @ │ │ │ │ rsbseq r8, r4, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsbeq r5, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - ldrheq sl, [ip], #-84 @ 0xffffffac │ │ │ │ - subseq sl, ip, r8, ror #11 │ │ │ │ - @ instruction: 0x005ca598 │ │ │ │ + subseq sl, ip, r4, asr #11 │ │ │ │ + ldrsheq sl, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subseq sl, ip, r8, lsr #11 │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, ip, r4, lsr #10 │ │ │ │ subseq sl, ip, r4, lsr r5 │ │ │ │ + subseq sl, ip, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -102223,22 +102223,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2465d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 245ca4 │ │ │ │ ldr r2, [pc, #1940] @ 2465dc │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -102265,22 +102265,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2465e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -102455,25 +102455,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 246024 │ │ │ │ b 246020 │ │ │ │ ldr r0, [pc, #1132] @ 246614 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 245ca4 │ │ │ │ ldr r0, [pc, #1100] @ 246618 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 245ed4 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 246230 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 246090 │ │ │ │ mov r0, r9 │ │ │ │ bl 233f98 │ │ │ │ @@ -102515,22 +102515,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 246628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2460f0 │ │ │ │ ldr r2, [pc, #852] @ 246620 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2460f0 │ │ │ │ @@ -102559,23 +102559,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 246630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 246030 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2342f4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -102596,15 +102596,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 246224 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 246638 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2460f0 │ │ │ │ cmp fp, #0 │ │ │ │ beq 246494 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2461fc │ │ │ │ @@ -102627,41 +102627,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 246640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2461fc │ │ │ │ bl 233f98 │ │ │ │ b 2461fc │ │ │ │ ldr fp, [pc, #424] @ 246644 │ │ │ │ add fp, pc, fp │ │ │ │ b 2463f4 │ │ │ │ ldr r0, [pc, #416] @ 246648 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 246030 │ │ │ │ ldr r0, [pc, #400] @ 24664c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2461fc │ │ │ │ ldr r3, [pc, #380] @ 246650 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 246394 │ │ │ │ ldr r3, [pc, #232] @ 2465d0 │ │ │ │ @@ -102677,21 +102677,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 246654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 246394 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 246658 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 246598 │ │ │ │ @@ -102703,67 +102703,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2463d0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2343a8 │ │ │ │ ldr r0, [pc, #208] @ 24665c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 246394 │ │ │ │ rsbseq r5, ip, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, ip, r4, lsl r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, ip, r0, ror #17 │ │ │ │ rsbseq r8, r4, ip, lsr #12 │ │ │ │ - rsbeq r0, pc, ip, ror #19 │ │ │ │ + strdeq r0, [pc], #-156 @ │ │ │ │ rsbseq r8, r4, r8, lsr #10 │ │ │ │ - @ instruction: 0x005c9e9c │ │ │ │ + subseq r9, ip, ip, lsr #29 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - @ instruction: 0x005c9e9c │ │ │ │ + subseq r9, ip, ip, lsr #29 │ │ │ │ @ instruction: 0x007c5690 │ │ │ │ - subseq r9, ip, r0, ror sp │ │ │ │ + subseq r9, ip, r0, lsl #27 │ │ │ │ andeq r3, r0, r0, asr #31 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005c9d9c │ │ │ │ + subseq r9, ip, ip, lsr #27 │ │ │ │ andeq r4, r0, ip, asr #5 │ │ │ │ - subseq r9, ip, r0, lsr #25 │ │ │ │ - rsbeq r0, pc, r4, ror #13 │ │ │ │ - subseq r9, ip, r8, asr #23 │ │ │ │ + ldrheq r9, [ip], #-192 @ 0xffffff40 │ │ │ │ + strdeq r0, [pc], #-100 @ │ │ │ │ + ldrsbeq r9, [ip], #-184 @ 0xffffff48 │ │ │ │ @ instruction: 0x007c549c │ │ │ │ rsbseq r5, ip, r0, lsl r4 │ │ │ │ - subseq sl, ip, r8, lsl r0 │ │ │ │ + subseq sl, ip, r8, lsr #32 │ │ │ │ ldrsbeq r8, [r4], #-8 @ │ │ │ │ - subseq r9, ip, r0, ror #20 │ │ │ │ - rsbeq r0, pc, ip, lsl #9 │ │ │ │ - subseq r9, ip, r8, lsl ip │ │ │ │ + subseq r9, ip, r0, ror sl │ │ │ │ + @ instruction: 0x006f049c │ │ │ │ + subseq r9, ip, r8, lsr #24 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ ldrsheq r7, [r4], #-252 @ 0xffffff04 @ │ │ │ │ - subseq r9, ip, r8, ror r9 │ │ │ │ - subseq r9, ip, r0, asr #20 │ │ │ │ - subseq r9, ip, ip, asr #19 │ │ │ │ + subseq r9, ip, r8, lsl #19 │ │ │ │ + subseq r9, ip, r0, asr sl │ │ │ │ + ldrsbeq r9, [ip], #-156 @ 0xffffff64 │ │ │ │ ldrsheq r5, [ip], #-16 @ │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - subseq r9, ip, r4, lsr #17 │ │ │ │ - subseq r9, ip, r4, lsr sl │ │ │ │ + ldrheq r9, [ip], #-132 @ 0xffffff7c │ │ │ │ + subseq r9, ip, r4, asr #20 │ │ │ │ andeq r1, r0, r4, asr #13 │ │ │ │ - subseq r9, ip, r4, lsr #17 │ │ │ │ + ldrheq r9, [ip], #-132 @ 0xffffff7c │ │ │ │ rsbseq r5, ip, r4, asr #32 │ │ │ │ - subseq r9, ip, r8, lsr r9 │ │ │ │ + subseq r9, ip, r8, asr #18 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ - subseq r9, ip, ip, ror #15 │ │ │ │ - subseq r9, ip, r4, ror r6 │ │ │ │ - @ instruction: 0x005c979c │ │ │ │ - ldrsheq r9, [ip], #-116 @ 0xffffff8c │ │ │ │ - andeq r4, r0, r0, asr #21 │ │ │ │ ldrsheq r9, [ip], #-124 @ 0xffffff84 │ │ │ │ + subseq r9, ip, r4, lsl #13 │ │ │ │ + subseq r9, ip, ip, lsr #15 │ │ │ │ + subseq r9, ip, r4, lsl #16 │ │ │ │ + andeq r4, r0, r0, asr #21 │ │ │ │ + subseq r9, ip, ip, lsl #16 │ │ │ │ @ instruction: 0x007c4e98 │ │ │ │ - ldrsbeq r9, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq r9, ip, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -102784,19 +102784,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 6ecce0 │ │ │ │ + b 6eccf0 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2342b8 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -102937,17 +102937,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 246818 │ │ │ │ cmp r2, #0 │ │ │ │ beq 24691c │ │ │ │ b 246838 │ │ │ │ - rsbeq pc, lr, r4, lsr pc @ │ │ │ │ - subseq r9, ip, r8, asr #4 │ │ │ │ - rsbeq sl, r4, r0, asr #2 │ │ │ │ + rsbeq pc, lr, r4, asr #30 │ │ │ │ + subseq r9, ip, r8, asr r2 │ │ │ │ + rsbeq sl, r4, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 246af8 │ │ │ │ ldr r1, [pc, #416] @ 246afc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102961,15 +102961,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 246a6c │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 1e3034 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -103037,38 +103037,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 246b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 246990 │ │ │ │ ldr r0, [pc, #52] @ 246b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 246990 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007c4a9c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, ip, ip, ror sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, ip, r0, lsl #20 │ │ │ │ rsbseq r4, ip, r4, asr #19 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq r9, [ip], #-40 @ 0xffffffd8 │ │ │ │ - subseq r9, ip, ip, asr #5 │ │ │ │ + subseq r9, ip, r8, asr #5 │ │ │ │ + ldrsbeq r9, [ip], #-44 @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 246eb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103084,15 +103084,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr sl, [pc, #832] @ 246ecc │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -103227,23 +103227,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 246ed8 │ │ │ │ ldr r0, [pc, #296] @ 246edc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 246d0c │ │ │ │ ldr r1, [pc, #276] @ 246ee0 │ │ │ │ ldr r0, [pc, #276] @ 246ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 246d30 │ │ │ │ ldr r3, [pc, #252] @ 246ee8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 246c70 │ │ │ │ ldr r3, [pc, #236] @ 246eec │ │ │ │ @@ -103260,85 +103260,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 246ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 246c70 │ │ │ │ mov r0, r5 │ │ │ │ bl 245a94 │ │ │ │ b 246d30 │ │ │ │ ldr r0, [pc, #120] @ 246ef8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 246c70 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 246efc │ │ │ │ ldr r1, [pc, #96] @ 246f00 │ │ │ │ ldr r0, [pc, #96] @ 246f04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq pc, lr, ip, lsr #21 │ │ │ │ + strheq pc, [lr], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq r4, ip, r0, lsr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r9, ip, r4, lsl r2 │ │ │ │ - subseq r9, ip, r4, ror #4 │ │ │ │ + subseq r9, ip, r4, lsr #4 │ │ │ │ + subseq r9, ip, r4, ror r2 │ │ │ │ rsbseq r4, ip, r8, ror #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x007c4690 │ │ │ │ - rsbeq pc, lr, r8, lsr r8 @ │ │ │ │ - subseq r9, ip, r8, lsr #1 │ │ │ │ - rsbeq pc, lr, ip, lsl r8 @ │ │ │ │ - subseq r9, ip, ip, rrx │ │ │ │ + rsbeq pc, lr, r8, asr #16 │ │ │ │ + ldrheq r9, [ip], #-8 │ │ │ │ + rsbeq pc, lr, ip, lsr #16 │ │ │ │ + subseq r9, ip, ip, ror r0 │ │ │ │ @ instruction: 0x00001eb0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005c8f9c │ │ │ │ - subseq r8, ip, r4, lsr #31 │ │ │ │ - rsbeq pc, lr, r8, asr #14 │ │ │ │ - ldrsbeq r8, [ip], #-236 @ 0xffffff14 │ │ │ │ - subseq r8, ip, ip, lsr pc │ │ │ │ + subseq r8, ip, ip, lsr #31 │ │ │ │ + ldrheq r8, [ip], #-244 @ 0xffffff0c │ │ │ │ + rsbeq pc, lr, r8, asr r7 @ │ │ │ │ + subseq r8, ip, ip, ror #29 │ │ │ │ + subseq r8, ip, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 246f50 │ │ │ │ ldr r2, [pc, #48] @ 246f54 │ │ │ │ ldr r1, [pc, #48] @ 246f58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2452e8 │ │ │ │ - rsbeq pc, lr, r4, asr #13 │ │ │ │ - subseq r8, ip, r0, asr lr │ │ │ │ - @ instruction: 0x005c8e98 │ │ │ │ + ldrdeq pc, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r8, ip, r0, ror #28 │ │ │ │ + subseq r8, ip, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 246ff0 │ │ │ │ ldr r5, [pc, #124] @ 246ff4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103346,72 +103346,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #88] @ 246ffc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr ip, [pc, #72] @ 247000 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, lr, r4, ror r6 @ │ │ │ │ - subseq r8, ip, r0, lsl #28 │ │ │ │ - subseq r8, ip, ip, lsr lr │ │ │ │ - ldrsbeq r8, [ip], #-232 @ 0xffffff18 │ │ │ │ - ldrsbeq r8, [ip], #-224 @ 0xffffff20 │ │ │ │ + rsbeq pc, lr, r4, lsl #13 │ │ │ │ + subseq r8, ip, r0, lsl lr │ │ │ │ + subseq r8, ip, ip, asr #28 │ │ │ │ + subseq r8, ip, r8, ror #29 │ │ │ │ + subseq r8, ip, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 247074 │ │ │ │ ldr r2, [pc, #88] @ 247078 │ │ │ │ ldr r1, [pc, #88] @ 24707c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 4777f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 246940 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 247064 │ │ │ │ bl 23c3c0 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ea804 │ │ │ │ - rsbeq pc, lr, r8, asr #11 │ │ │ │ - subseq r8, ip, r4, asr sp │ │ │ │ - @ instruction: 0x005c8d9c │ │ │ │ + b 7ea814 │ │ │ │ + ldrdeq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq r8, ip, r4, ror #26 │ │ │ │ + subseq r8, ip, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 247174 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103421,15 +103421,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 47776c │ │ │ │ cmp r0, #0 │ │ │ │ bne 247124 │ │ │ │ @@ -103465,17 +103465,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 247180 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 23c230 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 24711c │ │ │ │ - rsbeq pc, lr, r0, asr r5 @ │ │ │ │ - subseq r8, ip, r0, lsl sp │ │ │ │ - subseq r8, ip, ip, asr #25 │ │ │ │ + rsbeq pc, lr, r0, ror #10 │ │ │ │ + subseq r8, ip, r0, lsr #26 │ │ │ │ + ldrsbeq r8, [ip], #-204 @ 0xffffff34 │ │ │ │ rsbseq r7, r4, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2473c0 │ │ │ │ ldr lr, [pc, #548] @ 2473c4 │ │ │ │ @@ -103492,15 +103492,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #488] @ 2473d4 │ │ │ │ ldr r3, [pc, #488] @ 2473d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -103551,21 +103551,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2473f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r0, r8 │ │ │ │ bl 246940 │ │ │ │ ldr r2, [pc, #252] @ 2473f4 │ │ │ │ ldr r3, [pc, #204] @ 2473c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -103573,74 +103573,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2473bc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6ecce0 │ │ │ │ + b 6eccf0 │ │ │ │ ldr r3, [pc, #188] @ 2473ec │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 247398 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2473f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r4, #0 │ │ │ │ bne 24720c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 247274 │ │ │ │ b 2472e8 │ │ │ │ ldr r0, [pc, #92] @ 2473fc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 247380 │ │ │ │ ldr r0, [pc, #76] @ 247400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2472e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, lr, r8, asr #8 │ │ │ │ + rsbeq pc, lr, r8, asr r4 @ │ │ │ │ rsbseq r4, ip, ip, asr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq r8, [ip], #-184 @ 0xffffff48 │ │ │ │ - subseq r8, ip, r0, lsl #24 │ │ │ │ + subseq r8, ip, r8, asr #23 │ │ │ │ + subseq r8, ip, r0, lsl ip │ │ │ │ rsbseq r4, ip, r8, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, ip, r0, ror #3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, ip, r4, lsr #24 │ │ │ │ + subseq r8, ip, r4, lsr ip │ │ │ │ ldrsheq r4, [ip], #-12 @ │ │ │ │ - subseq r8, ip, r4, asr #22 │ │ │ │ - subseq r8, ip, r8, asr #22 │ │ │ │ - subseq r8, ip, r4, ror fp │ │ │ │ + subseq r8, ip, r4, asr fp │ │ │ │ + subseq r8, ip, r8, asr fp │ │ │ │ + subseq r8, ip, r4, lsl #23 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 247414 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r6, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 247528 │ │ │ │ ldr r2, [pc, #248] @ 24752c │ │ │ │ @@ -103648,44 +103648,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #216] @ 247534 │ │ │ │ ldr r3, [pc, #216] @ 247538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 24753c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 247540 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 247544 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r3, [pc, #184] @ 247548 │ │ │ │ ldr r2, [pc, #184] @ 24754c │ │ │ │ ldr r1, [pc, #184] @ 247550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r3, [pc, #164] @ 247554 │ │ │ │ ldr r2, [pc, #164] @ 247558 │ │ │ │ ldr r1, [pc, #164] @ 24755c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r0, [pc, #144] @ 247560 │ │ │ │ ldr r3, [pc, #144] @ 247564 │ │ │ │ ldr ip, [pc, #144] @ 247568 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 24756c │ │ │ │ ldr r1, [pc, #140] @ 247570 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103693,42 +103693,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58e2dc │ │ │ │ + bl 58e2ec │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq pc, lr, r4, ror r2 @ │ │ │ │ - subseq r4, ip, ip, ror #18 │ │ │ │ - subseq r4, ip, r4, asr #18 │ │ │ │ + rsbeq pc, lr, r4, lsl #5 │ │ │ │ + subseq r4, ip, ip, ror r9 │ │ │ │ + subseq r4, ip, r4, asr r9 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - ldrsheq r8, [ip], #-192 @ 0xffffff40 │ │ │ │ + subseq r8, ip, r0, lsl #26 │ │ │ │ rsbseq r3, ip, r4, lsl #31 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - subseq r8, ip, r4, asr #25 │ │ │ │ + ldrsbeq r8, [ip], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - rsbeq r8, r8, ip, ror #8 │ │ │ │ + rsbeq r8, r8, ip, ror r4 │ │ │ │ andeq r2, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - subseq r8, ip, ip, ror ip │ │ │ │ - subseq r8, ip, r4, lsl #25 │ │ │ │ + subseq r8, ip, ip, lsl #25 │ │ │ │ + @ instruction: 0x005c8c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 247668 │ │ │ │ mov r5, r0 │ │ │ │ @@ -103807,15 +103807,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -103894,27 +103894,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 247bbc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 247a04 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 247bc0 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ ldr r2, [pc, #864] @ 247bc4 │ │ │ │ ldr r3, [pc, #812] @ 247b94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -103933,15 +103933,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc554 │ │ │ │ + bl 7cc564 │ │ │ │ b 24785c │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 247934 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -103990,15 +103990,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 247bcc │ │ │ │ ldr r2, [pc, #568] @ 247bd0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 24785c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 247bd4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 1e24e8 <__ioctl_time64@plt> │ │ │ │ @@ -104012,24 +104012,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 247be4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e1f6c │ │ │ │ b 24785c │ │ │ │ ldr r1, [pc, #464] @ 247be8 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7e1cf0 │ │ │ │ + bl 7e1d00 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 247aac │ │ │ │ ldr r3, [pc, #424] @ 247bec │ │ │ │ mov r0, #0 │ │ │ │ @@ -104048,15 +104048,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 247bf0 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 247bf4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 247a04 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 247ab8 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2477a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -104094,66 +104094,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 247a04 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 247c0c │ │ │ │ ldr r2, [pc, #176] @ 247c10 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 247c14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 247a04 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, lr, ip, lsl r0 @ │ │ │ │ + rsbeq pc, lr, ip, lsr #32 │ │ │ │ rsbseq r3, ip, ip, asr sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq r8, [ip], #-168 @ 0xffffff58 │ │ │ │ - ldrsbeq r8, [ip], #-168 @ 0xffffff58 │ │ │ │ + subseq r8, ip, r8, ror #21 │ │ │ │ + subseq r8, ip, r8, ror #21 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - @ instruction: 0x006eee9c │ │ │ │ - subseq r8, ip, r4, asr #20 │ │ │ │ - subseq r8, ip, r4, ror #18 │ │ │ │ + rsbeq lr, lr, ip, lsr #29 │ │ │ │ + subseq r8, ip, r4, asr sl │ │ │ │ + subseq r8, ip, r4, ror r9 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - subseq r8, ip, r8, lsl #19 │ │ │ │ + @ instruction: 0x005c8998 │ │ │ │ @ instruction: 0x007c3b90 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - subseq r8, ip, r4, lsl r8 │ │ │ │ + subseq r8, ip, r4, lsr #16 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - rsbeq lr, lr, r4, asr #25 │ │ │ │ - @ instruction: 0x005c8890 │ │ │ │ - subseq r8, ip, ip, lsl #15 │ │ │ │ + ldrdeq lr, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + subseq r8, ip, r0, lsr #17 │ │ │ │ + @ instruction: 0x005c879c │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq r1, sp, r8, lsl #25 │ │ │ │ - subseq r8, ip, r8, ror #14 │ │ │ │ + subseq r8, ip, r8, ror r7 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - rsbeq lr, lr, ip, ror fp │ │ │ │ + rsbeq lr, lr, ip, lsl #23 │ │ │ │ + subseq r8, ip, r4, ror #13 │ │ │ │ + subseq r8, ip, r8, asr r6 │ │ │ │ + rsbeq lr, lr, r4, asr fp │ │ │ │ ldrsbeq r8, [ip], #-100 @ 0xffffff9c │ │ │ │ - subseq r8, ip, r8, asr #12 │ │ │ │ - rsbeq lr, lr, r4, asr #22 │ │ │ │ - subseq r8, ip, r4, asr #13 │ │ │ │ - subseq r8, ip, r0, lsl r6 │ │ │ │ + subseq r8, ip, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2480f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -104281,15 +104281,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7e1cf0 │ │ │ │ + bl 7e1d00 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1e1f6c │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 247fa4 │ │ │ │ @@ -104460,20 +104460,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 23d5c0 │ │ │ │ b 247c44 │ │ │ │ ldrheq r3, [ip], #-116 @ 0xffffff8c @ │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - strdeq lr, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq lr, lr, r0, asr r9 │ │ │ │ + rsbeq lr, lr, ip, lsl #20 │ │ │ │ + rsbeq lr, lr, r0, ror #18 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - rsbeq lr, lr, r8, lsr #17 │ │ │ │ - subseq r8, ip, ip, lsl #9 │ │ │ │ - rsbeq lr, lr, r2, asr #15 │ │ │ │ + strheq lr, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x005c849c │ │ │ │ + ldrdeq lr, [lr], #-114 @ 0xffffff8e @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 248180 │ │ │ │ mov r4, r1 │ │ │ │ @@ -104482,53 +104482,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, lr, r0, ror r5 │ │ │ │ - subseq r8, ip, r0, asr #32 │ │ │ │ + rsbeq lr, lr, r0, lsl #11 │ │ │ │ subseq r8, ip, r0, asr r0 │ │ │ │ + subseq r8, ip, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2481e8 │ │ │ │ ldr r2, [pc, #68] @ 2481ec │ │ │ │ ldr r1, [pc, #68] @ 2481f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq lr, lr, r4, lsl #10 │ │ │ │ - ldrsbeq r7, [ip], #-244 @ 0xffffff0c │ │ │ │ + rsbeq lr, lr, r4, lsl r5 │ │ │ │ subseq r7, ip, r4, ror #31 │ │ │ │ + ldrsheq r7, [ip], #-244 @ 0xffffff0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 248258 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 24825c │ │ │ │ @@ -104536,53 +104536,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x006ee498 │ │ │ │ - subseq r7, ip, r8, ror #30 │ │ │ │ + rsbeq lr, lr, r8, lsr #9 │ │ │ │ subseq r7, ip, r8, ror pc │ │ │ │ + subseq r7, ip, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2482c0 │ │ │ │ ldr r2, [pc, #68] @ 2482c4 │ │ │ │ ldr r1, [pc, #68] @ 2482c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq lr, lr, ip, lsr #8 │ │ │ │ - ldrsheq r7, [ip], #-236 @ 0xffffff14 │ │ │ │ + rsbeq lr, lr, ip, lsr r4 │ │ │ │ subseq r7, ip, ip, lsl #30 │ │ │ │ + subseq r7, ip, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 248330 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 248334 │ │ │ │ @@ -104590,90 +104590,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, lr, r0, asr #7 │ │ │ │ - @ instruction: 0x005c7e90 │ │ │ │ + ldrdeq lr, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ subseq r7, ip, r0, lsr #29 │ │ │ │ + ldrheq r7, [ip], #-224 @ 0xffffff20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 248398 │ │ │ │ ldr r2, [pc, #68] @ 24839c │ │ │ │ ldr r1, [pc, #68] @ 2483a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq lr, lr, r4, asr r3 │ │ │ │ - subseq r7, ip, r4, lsr #28 │ │ │ │ + rsbeq lr, lr, r4, ror #6 │ │ │ │ subseq r7, ip, r4, lsr lr │ │ │ │ + subseq r7, ip, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2483f0 │ │ │ │ ldr r2, [pc, #52] @ 2483f4 │ │ │ │ ldr r1, [pc, #52] @ 2483f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq lr, lr, ip, ror #5 │ │ │ │ - ldrheq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ + strdeq lr, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ subseq r7, ip, ip, asr #27 │ │ │ │ + ldrsbeq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2484a8 │ │ │ │ ldr r2, [pc, #148] @ 2484ac │ │ │ │ ldr r1, [pc, #148] @ 2484b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 248488 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104683,28 +104683,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 7e1cf0 │ │ │ │ + bl 7e1d00 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e1f6c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r3, [pc, #20] @ 2484b4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 248460 │ │ │ │ - @ instruction: 0x006ee294 │ │ │ │ - subseq r7, ip, r0, ror #26 │ │ │ │ + rsbeq lr, lr, r4, lsr #5 │ │ │ │ subseq r7, ip, r0, ror sp │ │ │ │ + subseq r7, ip, r0, lsl #27 │ │ │ │ rsbseq r1, sp, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 24857c │ │ │ │ ldr r6, [pc, #172] @ 248580 │ │ │ │ @@ -104715,15 +104715,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24853c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -104738,27 +104738,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 248588 │ │ │ │ ldr r2, [pc, #68] @ 24858c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq lr, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r7, ip, r4, lsr #25 │ │ │ │ - subseq r7, ip, r8, lsr #25 │ │ │ │ - subseq r7, ip, r0, ror #26 │ │ │ │ + rsbeq lr, lr, ip, ror #3 │ │ │ │ + ldrheq r7, [ip], #-196 @ 0xffffff3c │ │ │ │ + ldrheq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ + subseq r7, ip, r0, ror sp │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 00248590 : │ │ │ │ ldr r3, [pc, #176] @ 248648 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104792,27 +104792,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e18dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 248658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r1, sp, r8, asr #2 │ │ │ │ addeq r2, r7, ip, ror #23 │ │ │ │ - subseq r7, ip, r8, ror #25 │ │ │ │ + ldrsheq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ addeq r2, r7, r8, lsr #23 │ │ │ │ - subseq r7, ip, ip, lsr #25 │ │ │ │ + ldrheq r7, [ip], #-204 @ 0xffffff34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 248708 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2486c8 │ │ │ │ @@ -104980,36 +104980,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 24896c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq sp, lr, r8, asr #31 │ │ │ │ - rsbeq r5, r9, r0, lsr sp │ │ │ │ - rsbeq ip, r4, r4, ror r9 │ │ │ │ + ldrdeq sp, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, r9, r0, asr #26 │ │ │ │ + rsbeq ip, r4, r4, lsl #19 │ │ │ │ + subseq r7, ip, ip, ror fp │ │ │ │ subseq r7, ip, ip, ror #22 │ │ │ │ - subseq r7, ip, ip, asr fp │ │ │ │ - subseq r7, ip, r0, asr fp │ │ │ │ - subseq r7, ip, r4, asr #22 │ │ │ │ - rsbeq r9, r2, ip, lsl #25 │ │ │ │ - rsbeq sp, lr, sp, lsr #30 │ │ │ │ - rsbeq ip, r4, r4, lsl #18 │ │ │ │ - subseq r0, sp, r4, asr #7 │ │ │ │ - rsbeq lr, r2, r4, lsl #18 │ │ │ │ - @ instruction: 0x005c7a94 │ │ │ │ - ldrheq r7, [ip], #-160 @ 0xffffff60 │ │ │ │ - subseq r7, ip, ip, lsr #21 │ │ │ │ - ldrsheq r7, [ip], #-172 @ 0xffffff54 │ │ │ │ - ldrsheq r7, [ip], #-172 @ 0xffffff54 │ │ │ │ + subseq r7, ip, r0, ror #22 │ │ │ │ + subseq r7, ip, r4, asr fp │ │ │ │ + @ instruction: 0x00629c9c │ │ │ │ + rsbeq sp, lr, sp, lsr pc │ │ │ │ + rsbeq ip, r4, r4, lsl r9 │ │ │ │ + ldrsbeq r0, [sp], #-52 @ 0xffffffcc │ │ │ │ + rsbeq lr, r2, r4, lsl r9 │ │ │ │ + subseq r7, ip, r4, lsr #21 │ │ │ │ subseq r7, ip, r0, asr #21 │ │ │ │ - @ instruction: 0x005c7a98 │ │ │ │ - subseq r7, ip, r0, ror sl │ │ │ │ - subseq r7, ip, r8, asr #20 │ │ │ │ - subseq r7, ip, ip, lsr #21 │ │ │ │ + ldrheq r7, [ip], #-172 @ 0xffffff54 │ │ │ │ + subseq r7, ip, ip, lsl #22 │ │ │ │ + subseq r7, ip, ip, lsl #22 │ │ │ │ + ldrsbeq r7, [ip], #-160 @ 0xffffff60 │ │ │ │ + subseq r7, ip, r8, lsr #21 │ │ │ │ + subseq r7, ip, r0, lsl #21 │ │ │ │ + subseq r7, ip, r8, asr sl │ │ │ │ + ldrheq r7, [ip], #-172 @ 0xffffff54 │ │ │ │ ldr ip, [pc, #656] @ 248c08 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 248990 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -105168,16 +105168,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - strheq sp, [lr], #-218 @ 0xffffff26 @ │ │ │ │ - rsbeq sp, lr, r1, asr #25 │ │ │ │ + rsbeq sp, lr, sl, asr #27 │ │ │ │ + ldrdeq sp, [lr], #-193 @ 0xffffff3f @ │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -105194,26 +105194,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 248d34 │ │ │ │ ldr r2, [pc, #216] @ 248d3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr ip, [pc, #196] @ 248d40 │ │ │ │ ldr r3, [pc, #196] @ 248d44 │ │ │ │ ldr r1, [pc, #196] @ 248d48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -105246,17 +105246,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 248cec │ │ │ │ bl 1e3424 │ │ │ │ ldrheq r2, [ip], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, ip, asr #5 │ │ │ │ - subseq r7, ip, ip, asr #14 │ │ │ │ - rsbeq sp, lr, r8, lsl #27 │ │ │ │ - subseq r7, ip, r4, lsr r7 │ │ │ │ + subseq r7, ip, ip, asr r7 │ │ │ │ + @ instruction: 0x006edd98 │ │ │ │ + subseq r7, ip, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 248e5c │ │ │ │ mov r9, r3 │ │ │ │ @@ -105267,33 +105267,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d9d68 │ │ │ │ + bl 5d9d78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 248de0 │ │ │ │ mov r0, #28 │ │ │ │ bl 1e1240 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248c18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 248e24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 79a444 │ │ │ │ + bl 79a454 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 248e64 │ │ │ │ ldr r3, [pc, #112] @ 248e60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -105411,50 +105411,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 24905c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 248f0c │ │ │ │ ldr r0, [pc, #64] @ 249060 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 248f0c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, ip, r0, ror r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, ip, ip, lsr r5 │ │ │ │ rsbseq r2, ip, r0, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, ip, r4, ror #7 │ │ │ │ - subseq r7, ip, r8, ror #8 │ │ │ │ + ldrsheq r7, [ip], #-52 @ 0xffffffcc │ │ │ │ + subseq r7, ip, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2491a8 │ │ │ │ @@ -105478,22 +105478,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 249174 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d9d68 │ │ │ │ + bl 5d9d78 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 249100 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 248c18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ mov r0, r4 │ │ │ │ bl 248740 │ │ │ │ bl 1e37a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 24915c │ │ │ │ @@ -105510,38 +105510,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 79a2d4 │ │ │ │ + bl 79a2e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r5, #0 │ │ │ │ b 24911c │ │ │ │ ldr r3, [pc, #56] @ 2491b4 │ │ │ │ ldr r0, [pc, #56] @ 2491b8 │ │ │ │ ldr r1, [pc, #56] @ 2491bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 249100 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, ip, r0, ror r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r2, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sp, lr, r8, lsl #17 │ │ │ │ - @ instruction: 0x005c7398 │ │ │ │ - subseq r7, ip, r4, lsr r2 │ │ │ │ + @ instruction: 0x006ed898 │ │ │ │ + subseq r7, ip, r8, lsr #7 │ │ │ │ + subseq r7, ip, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -105569,20 +105569,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 249204 │ │ │ │ ldr r1, [pc, #188] @ 249300 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldr r1, [pc, #172] @ 249304 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2492c0 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 249298 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -105599,107 +105599,107 @@ │ │ │ │ b 249210 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 249310 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 249210 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r3, [pc, #68] @ 249314 │ │ │ │ ldr ip, [pc, #68] @ 249318 │ │ │ │ ldr r1, [pc, #68] @ 24931c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 249320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r0, #0 │ │ │ │ b 249214 │ │ │ │ - ldrsheq r7, [ip], #-36 @ 0xffffffdc │ │ │ │ - ldrsheq r7, [ip], #-36 @ 0xffffffdc │ │ │ │ + subseq r7, ip, r4, lsl #6 │ │ │ │ + subseq r7, ip, r4, lsl #6 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbeq sp, lr, r4, lsr r7 │ │ │ │ - subseq r7, ip, r4, lsl #5 │ │ │ │ - subseq r7, ip, r0, ror #1 │ │ │ │ + rsbeq sp, lr, r4, asr #14 │ │ │ │ + @ instruction: 0x005c7294 │ │ │ │ + ldrsheq r7, [ip], #-0 │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 24939c │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f04 │ │ │ │ ldr r1, [pc, #216] @ 24942c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 5e3f74 │ │ │ │ + bl 5e3f84 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5e42a4 │ │ │ │ + bl 5e42b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 249410 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 24935c │ │ │ │ ldr r1, [pc, #164] @ 249430 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e47a8 │ │ │ │ + bl 5e47b8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2493f8 │ │ │ │ - bl 5e3ef4 │ │ │ │ + bl 5e3f04 │ │ │ │ ldr r1, [pc, #132] @ 249434 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 5e3f74 │ │ │ │ + bl 5e3f84 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5e42a4 │ │ │ │ + bl 5e42b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 249410 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2493b8 │ │ │ │ ldr r1, [pc, #80] @ 249438 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5e47a8 │ │ │ │ + bl 5e47b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r7, ip, r8, lsr #4 │ │ │ │ + subseq r7, ip, r8, lsr r2 │ │ │ │ andeq sl, r0, r4, lsl r6 │ │ │ │ - ldrsbeq r7, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subseq r7, ip, r8, ror #3 │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -105784,15 +105784,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 249844 │ │ │ │ movne r5, #0 │ │ │ │ - bl 7bdea4 │ │ │ │ + bl 7bdeb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2497f8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -105817,15 +105817,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2494ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ b 2494ec │ │ │ │ cmp r6, #0 │ │ │ │ beq 2497c8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e18c4 │ │ │ │ @@ -105862,15 +105862,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 249854 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 249858 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r5, #0 │ │ │ │ b 249628 │ │ │ │ cmn r7, #1 │ │ │ │ beq 249798 │ │ │ │ ldr r0, [pc, #352] @ 24985c │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -105894,146 +105894,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 24986c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2496e4 │ │ │ │ ldr r1, [pc, #256] @ 249870 │ │ │ │ ldr r3, [pc, #256] @ 249874 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 249878 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 24987c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2496e4 │ │ │ │ ldr r1, [pc, #224] @ 249880 │ │ │ │ ldr r3, [pc, #224] @ 249884 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 249888 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 24988c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2496e4 │ │ │ │ ldr r1, [pc, #192] @ 249890 │ │ │ │ ldr r3, [pc, #192] @ 249894 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 249898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 24989c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2496e4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2498a0 │ │ │ │ ldr r2, [pc, #156] @ 2498a4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2498a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2498ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2496e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007c1f94 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, ip, r8, ror #1 │ │ │ │ + ldrsheq r7, [ip], #-8 │ │ │ │ rsbseq r1, ip, r0, lsl #30 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbeq r3, r5, ip, asr #2 │ │ │ │ - ldrsbeq r6, [ip], #-236 @ 0xffffff14 │ │ │ │ - rsbeq sp, lr, r0, asr #6 │ │ │ │ - subseq r6, ip, r4, ror #25 │ │ │ │ + rsbeq r3, r5, ip, asr r1 │ │ │ │ + subseq r6, ip, ip, ror #29 │ │ │ │ + rsbeq sp, lr, r0, asr r3 │ │ │ │ + ldrsheq r6, [ip], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - rsbeq r3, r5, r8, lsr #32 │ │ │ │ - rsbeq sp, lr, r4, asr #5 │ │ │ │ - ldrsheq r6, [ip], #-232 @ 0xffffff18 │ │ │ │ - subseq r6, ip, r4, ror #24 │ │ │ │ + rsbeq r3, r5, r8, lsr r0 │ │ │ │ + ldrdeq sp, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + subseq r6, ip, r8, lsl #30 │ │ │ │ + subseq r6, ip, r4, ror ip │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - subseq r6, ip, ip, ror #28 │ │ │ │ - @ instruction: 0x006ed290 │ │ │ │ - subseq r6, ip, r4, lsr ip │ │ │ │ + subseq r6, ip, ip, ror lr │ │ │ │ + rsbeq sp, lr, r0, lsr #5 │ │ │ │ + subseq r6, ip, r4, asr #24 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ - subseq r6, ip, r8, asr lr │ │ │ │ - rsbeq sp, lr, r0, ror #4 │ │ │ │ - subseq r6, ip, r4, lsl #24 │ │ │ │ + subseq r6, ip, r8, ror #28 │ │ │ │ + rsbeq sp, lr, r0, ror r2 │ │ │ │ + subseq r6, ip, r4, lsl ip │ │ │ │ andeq r0, r0, lr, asr #29 │ │ │ │ - ldrsheq r6, [ip], #-212 @ 0xffffff2c │ │ │ │ - rsbeq sp, lr, r0, lsr r2 │ │ │ │ - ldrsbeq r6, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq r6, ip, r4, lsl #28 │ │ │ │ + rsbeq sp, lr, r0, asr #4 │ │ │ │ + subseq r6, ip, r4, ror #23 │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - strdeq sp, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r6, ip, r0, lsl lr │ │ │ │ - @ instruction: 0x005c6b9c │ │ │ │ + rsbeq sp, lr, ip, lsl #4 │ │ │ │ + subseq r6, ip, r0, lsr #28 │ │ │ │ + subseq r6, ip, ip, lsr #23 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2498dc │ │ │ │ - bl 5e4cc0 │ │ │ │ + bl 5e4cd0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2498fc │ │ │ │ - bl 5e4cc0 │ │ │ │ + bl 5e4cd0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 24992c │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249944 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 1e154c │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2499a0 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249978 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -106044,15 +106044,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 23a978 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 249960 │ │ │ │ ldr r0, [pc, #4] @ 2499bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7ce338 │ │ │ │ + b 7ce348 │ │ │ │ rsbseq pc, ip, r4, asr sp @ │ │ │ │ ldr r1, [pc, #76] @ 249a14 │ │ │ │ ldr r2, [pc, #76] @ 249a18 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -106069,17 +106069,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 249a28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbeq sp, lr, r0, lsl r0 │ │ │ │ - ldrheq r6, [ip], #-156 @ 0xffffff64 │ │ │ │ - subseq r6, ip, ip, asr #24 │ │ │ │ + rsbeq sp, lr, r0, lsr #32 │ │ │ │ + subseq r6, ip, ip, asr #19 │ │ │ │ + subseq r6, ip, ip, asr ip │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 249c48 │ │ │ │ ldr r3, [pc, #516] @ 249c4c │ │ │ │ @@ -106135,15 +106135,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 249b4c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ bl 265a24 │ │ │ │ ldr r3, [pc, #312] @ 249c6c │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 235f84 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -106191,49 +106191,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 249c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r8] │ │ │ │ b 249af0 │ │ │ │ ldr r0, [pc, #88] @ 249c8c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r8] │ │ │ │ b 249af0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [ip], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ rsbseq r1, ip, r4, lsl #19 │ │ │ │ rsbseq pc, ip, r0, lsl #25 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, r4, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq r4, [r4], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq r1, sl, r4, asr #30 │ │ │ │ rsbseq r1, ip, r0, lsr #17 │ │ │ │ - subseq r6, ip, r0, lsl fp │ │ │ │ + subseq r6, ip, r0, lsr #22 │ │ │ │ rsbseq r4, r4, r8, lsl #14 │ │ │ │ andeq r2, r0, r8, lsr r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, ip, r0, asr sl │ │ │ │ - subseq r6, ip, ip, asr sl │ │ │ │ + subseq r6, ip, r0, ror #20 │ │ │ │ + subseq r6, ip, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 249de4 │ │ │ │ ldr r3, [pc, #316] @ 249de8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106251,15 +106251,15 @@ │ │ │ │ b 249d34 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249cfc │ │ │ │ - bl 5f66a4 │ │ │ │ + bl 5f66b4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 249d1c │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249d1c │ │ │ │ @@ -106277,28 +106277,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 1e1240 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5d9d78 │ │ │ │ + bl 5d9d88 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 249d7c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 248c18 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 249cdc │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r0, r5 │ │ │ │ - bl 79a330 │ │ │ │ + bl 79a340 │ │ │ │ mov r5, #0 │ │ │ │ b 249d1c │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 249dec │ │ │ │ ldr r3, [pc, #60] @ 249de8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -106374,15 +106374,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 7ca5c8 │ │ │ │ + bl 7ca5d8 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 249ed0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -106505,15 +106505,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 24a150 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e184c │ │ │ │ + bl 5e185c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 24a224 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 24a218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106562,41 +106562,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 24a234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a0a4 │ │ │ │ ldr r0, [pc, #56] @ 24a238 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a0a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, ip, r8, lsl #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, ip, r8, ror #6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq r1, [ip], #-36 @ 0xffffffdc @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, ip, r4, asr #9 │ │ │ │ - subseq r6, ip, r8, lsl #10 │ │ │ │ + ldrsbeq r6, [ip], #-68 @ 0xffffffbc │ │ │ │ + subseq r6, ip, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 24a470 │ │ │ │ mov r4, r2 │ │ │ │ @@ -106613,28 +106613,28 @@ │ │ │ │ beq 24a318 │ │ │ │ cmn r3, #2 │ │ │ │ beq 24a2cc │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 24a3ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 24a47c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 24a3b8 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a2cc │ │ │ │ mov r0, r6 │ │ │ │ bl 24a054 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ ldr r2, [pc, #420] @ 24a480 │ │ │ │ ldr r3, [pc, #404] @ 24a474 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106671,23 +106671,23 @@ │ │ │ │ beq 24a454 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 24a490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a2b8 │ │ │ │ ldr r8, [pc, #224] @ 24a494 │ │ │ │ add r8, pc, r8 │ │ │ │ b 24a2a4 │ │ │ │ ldr r3, [pc, #216] @ 24a498 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -106706,52 +106706,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 24a49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a2b8 │ │ │ │ ldr r0, [pc, #96] @ 24a4a0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a2b8 │ │ │ │ ldr r0, [pc, #72] @ 24a4a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a2b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007c1198 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, ip, r4, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r1, ip, r8, lsl r1 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq r6, [ip], #-60 @ 0xffffffc4 │ │ │ │ - subseq r6, ip, r4, lsr #7 │ │ │ │ + subseq r6, ip, ip, asr #7 │ │ │ │ + ldrheq r6, [ip], #-52 @ 0xffffffcc │ │ │ │ muleq r0, r0, r9 │ │ │ │ - @ instruction: 0x005c639c │ │ │ │ - ldrsbeq r6, [ip], #-52 @ 0xffffffcc │ │ │ │ - subseq r6, ip, ip, lsr r3 │ │ │ │ + subseq r6, ip, ip, lsr #7 │ │ │ │ + subseq r6, ip, r4, ror #7 │ │ │ │ + subseq r6, ip, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 24a6f4 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -106773,33 +106773,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 24a700 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 24a5b0 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a56c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ea7d4 │ │ │ │ + bl 7ea7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24a56c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 24a5a8 │ │ │ │ ldr r2, [pc, #436] @ 24a704 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 24a708 │ │ │ │ ldr r3, [pc, #384] @ 24a6f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -106807,15 +106807,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 24a6f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7ea99c │ │ │ │ + b 7ea9ac │ │ │ │ bl 1e18a0 │ │ │ │ b 24a548 │ │ │ │ ldr r2, [pc, #340] @ 24a70c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 24a644 │ │ │ │ @@ -106871,48 +106871,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 24a724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a5c4 │ │ │ │ ldr r0, [pc, #76] @ 24a728 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a5c4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, ip, ip, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, ip, r0, lsl pc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ rsbseq r0, ip, r0, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r0, ip, ip, lsl lr │ │ │ │ rsbseq r0, ip, r8, ror #27 │ │ │ │ andeq r4, r0, r0, ror r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005c6198 │ │ │ │ - subseq r6, ip, ip, ror #3 │ │ │ │ + subseq r6, ip, r8, lsr #3 │ │ │ │ + ldrsheq r6, [ip], #-28 @ 0xffffffe4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 24aa38 │ │ │ │ @@ -106934,29 +106934,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a870 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e16e0 │ │ │ │ + bl 5e16f0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 24a8a4 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 24a7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a960 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 7ea9ec │ │ │ │ + bl 7ea9fc │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 24a7f4 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 24a8b8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -106967,15 +106967,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 24aa44 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 24aa48 │ │ │ │ ldr r3, [pc, #516] @ 24aa3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -106993,15 +106993,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 24a78c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e16e0 │ │ │ │ + bl 5e16f0 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 24a7ac │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -107032,24 +107032,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 24aa5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 24a7f4 │ │ │ │ bl 1e18a0 │ │ │ │ b 24a808 │ │ │ │ ldr r3, [pc, #228] @ 24aa4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -107075,53 +107075,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 24aa64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a7c4 │ │ │ │ ldr r0, [pc, #96] @ 24aa68 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24a7c4 │ │ │ │ ldr r0, [pc, #80] @ 24aa6c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 24a7f4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, ip, r4, lsr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x007c0c90 │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ rsbseq r0, ip, r0, asr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr #20 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005c6090 │ │ │ │ + subseq r6, ip, r0, lsr #1 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ - subseq r5, ip, r0, lsr pc │ │ │ │ - subseq r5, ip, ip, ror pc │ │ │ │ - subseq r6, ip, r4, lsr #32 │ │ │ │ + subseq r5, ip, r0, asr #30 │ │ │ │ + subseq r5, ip, ip, lsl #31 │ │ │ │ + subseq r6, ip, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 24aad8 │ │ │ │ ldr ip, [pc, #80] @ 24aadc │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -107142,17 +107142,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24aaec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbeq fp, lr, ip, asr #30 │ │ │ │ - ldrsheq r5, [ip], #-136 @ 0xffffff78 │ │ │ │ - subseq r5, ip, r8, lsl #23 │ │ │ │ + rsbeq fp, lr, ip, asr pc │ │ │ │ + subseq r5, ip, r8, lsl #18 │ │ │ │ + @ instruction: 0x005c5b98 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 24ae3c │ │ │ │ ldr r3, [pc, #820] @ 24ae40 │ │ │ │ @@ -107364,17 +107364,17 @@ │ │ │ │ rsbseq r0, ip, ip, ror #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ rsbseq r0, ip, ip, lsl r6 │ │ │ │ - rsbeq fp, lr, r8, ror #23 │ │ │ │ - @ instruction: 0x005c5594 │ │ │ │ - subseq r5, ip, r4, lsr #16 │ │ │ │ + strdeq fp, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + subseq r5, ip, r4, lsr #11 │ │ │ │ + subseq r5, ip, r4, lsr r8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 24b944 │ │ │ │ @@ -107406,28 +107406,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 24b950 │ │ │ │ bl 23df84 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24af68 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 24b954 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 24b958 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 23df3c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -107923,23 +107923,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 24ba04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b12c │ │ │ │ bl 23df3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 24b0a8 │ │ │ │ ldr r3, [pc, #536] @ 24b968 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -107963,22 +107963,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 24ba0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b1e0 │ │ │ │ ldr r2, [pc, #560] @ 24ba10 │ │ │ │ ldr r3, [pc, #356] @ 24b948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -108004,23 +108004,23 @@ │ │ │ │ beq 24b930 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 24ba14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b1e0 │ │ │ │ ldr r3, [pc, #368] @ 24b9f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24b12c │ │ │ │ ldr r3, [pc, #352] @ 24b9fc │ │ │ │ @@ -108036,49 +108036,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 24ba18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b12c │ │ │ │ ldr r0, [pc, #280] @ 24ba1c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b12c │ │ │ │ ldr r0, [pc, #264] @ 24ba20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b12c │ │ │ │ ldr r0, [pc, #252] @ 24ba24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b1e0 │ │ │ │ ldr r0, [pc, #240] @ 24ba28 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24b1e0 │ │ │ │ rsbseq r0, ip, ip, ror #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, ip, ip, lsr r5 │ │ │ │ - subseq r1, ip, ip, asr #13 │ │ │ │ - subseq r1, ip, ip, lsr r3 │ │ │ │ - rsbeq fp, lr, ip, ror #21 │ │ │ │ + ldrsbeq r1, [ip], #-108 @ 0xffffff94 │ │ │ │ + subseq r1, ip, ip, asr #6 │ │ │ │ + strdeq fp, [lr], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq r0, ip, r4, lsl #9 │ │ │ │ - rsbeq fp, lr, lr, ror #14 │ │ │ │ + rsbeq fp, lr, lr, ror r7 │ │ │ │ @ instruction: 0x007c0390 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r0, ip, ip, lsl #5 │ │ │ │ rsbseq r0, ip, r0, ror #3 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ ldrheq r0, [ip], #-20 @ 0xffffffec @ │ │ │ │ rsbseq r0, ip, r8, lsl #3 │ │ │ │ @@ -108111,24 +108111,24 @@ │ │ │ │ ldrsheq pc, [fp], #-220 @ 0xffffff24 @ │ │ │ │ ldrsbeq pc, [fp], #-208 @ 0xffffff30 @ │ │ │ │ rsbseq pc, fp, r4, lsr #27 │ │ │ │ rsbseq pc, fp, r8, ror sp @ │ │ │ │ andeq r4, r0, r0, asr #9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq r5, [ip], #-60 @ 0xffffffc4 │ │ │ │ + subseq r5, ip, ip, asr #7 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ - ldrsbeq r5, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subseq r5, ip, ip, ror #5 │ │ │ │ rsbseq pc, fp, r4, lsl ip @ │ │ │ │ - subseq r5, ip, r4, lsr r2 │ │ │ │ - ldrsheq r5, [ip], #-28 @ 0xffffffe4 │ │ │ │ + subseq r5, ip, r4, asr #4 │ │ │ │ + subseq r5, ip, ip, lsl #4 │ │ │ │ + subseq r5, ip, r0, lsr #4 │ │ │ │ subseq r5, ip, r0, lsl r2 │ │ │ │ - subseq r5, ip, r0, lsl #4 │ │ │ │ - subseq r5, ip, ip, lsr #3 │ │ │ │ - @ instruction: 0x005c5198 │ │ │ │ + ldrheq r5, [ip], #-28 @ 0xffffffe4 │ │ │ │ + subseq r5, ip, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 24bbe8 │ │ │ │ @@ -108159,15 +108159,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 23a244 │ │ │ │ ldr r3, [pc, #316] @ 24bbf4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #296] @ 24bbf8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 24bb40 │ │ │ │ ldr r2, [pc, #276] @ 24bbfc │ │ │ │ @@ -108212,45 +108212,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 24bc0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24bae0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 24bc10 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24bae0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, fp, r4, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x007bf994 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq pc, fp, ip, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, ip, r8, ror pc │ │ │ │ - subseq r4, ip, r8, lsr #31 │ │ │ │ + subseq r4, ip, r8, lsl #31 │ │ │ │ + ldrheq r4, [ip], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 0024bc14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -108271,15 +108271,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24bca0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108290,46 +108290,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 249c90 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5d9d68 │ │ │ │ + bl 5d9d78 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 24bd38 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 24bd8c │ │ │ │ bls 24bd50 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 24bdb4 │ │ │ │ ldr r3, [pc, #200] @ 24bdc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r1, [pc, #184] @ 24bdc4 │ │ │ │ ldr r3, [pc, #184] @ 24bdc8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 24bdcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 24bdd0 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ mov r0, r4 │ │ │ │ - bl 79a3e8 │ │ │ │ + bl 79a3f8 │ │ │ │ mov r4, #0 │ │ │ │ b 24bc80 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 1e37a8 │ │ │ │ @@ -108353,17 +108353,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 24bd6c │ │ │ │ bl 1e3424 │ │ │ │ rsbseq sp, ip, ip, asr #21 │ │ │ │ ldrheq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, ip, asr #5 │ │ │ │ - subseq r4, ip, r0, asr #13 │ │ │ │ - strdeq sl, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - subseq r4, ip, r0, lsr #13 │ │ │ │ + ldrsbeq r4, [ip], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq sl, lr, r4, lsl #26 │ │ │ │ + ldrheq r4, [ip], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 0024bdd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108399,23 +108399,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 248970 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24bea4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 58d8e4 │ │ │ │ + bl 58d8f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24bea4 │ │ │ │ ldr r2, [pc, #280] @ 24bfa0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 24bee8 │ │ │ │ @@ -108472,17 +108472,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ rsbseq sp, ip, ip, lsl r9 │ │ │ │ - rsbeq sl, lr, r8, lsl #24 │ │ │ │ - rsbeq r9, r3, ip, ror #17 │ │ │ │ - subseq sp, fp, ip, asr sp │ │ │ │ + rsbeq sl, lr, r8, lsl ip │ │ │ │ + strdeq r9, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + subseq sp, fp, ip, ror #26 │ │ │ │ │ │ │ │ 0024bfa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 24c118 │ │ │ │ @@ -108504,24 +108504,24 @@ │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 24bfdc │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 24c070 │ │ │ │ ldr r5, [pc, #264] @ 24c11c │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 24c120 │ │ │ │ ldr r1, [pc, #256] @ 24c124 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c0e8 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -108538,15 +108538,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 24c134 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108556,42 +108556,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 24c144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 24c09c │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr ip, [pc, #84] @ 24c148 │ │ │ │ ldr r1, [pc, #84] @ 24c14c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 24c150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 24c09c │ │ │ │ rsbseq sp, ip, ip, asr #14 │ │ │ │ - strdeq sl, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq pc, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq pc, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x006ea990 │ │ │ │ - subseq r4, ip, r0, asr fp │ │ │ │ - subseq r4, ip, r8, lsr r3 │ │ │ │ + rsbeq sl, lr, r8, lsl #20 │ │ │ │ + subseq pc, fp, ip, ror #27 │ │ │ │ + subseq pc, fp, r4, lsl #28 │ │ │ │ + rsbeq sl, lr, r0, lsr #19 │ │ │ │ + subseq r4, ip, r0, ror #22 │ │ │ │ + subseq r4, ip, r8, asr #6 │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - rsbeq sl, lr, r4, asr #18 │ │ │ │ - ldrsheq r4, [ip], #-160 @ 0xffffff60 │ │ │ │ - ldrsheq r4, [ip], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq sl, lr, r4, asr r9 │ │ │ │ + subseq r4, ip, r0, lsl #22 │ │ │ │ + subseq r4, ip, r0, lsl #6 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - ldrsheq r4, [ip], #-164 @ 0xffffff5c │ │ │ │ - subseq r4, ip, r4, asr #5 │ │ │ │ + subseq r4, ip, r4, lsl #22 │ │ │ │ + ldrsbeq r4, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 0024c154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -108720,17 +108720,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq pc, fp, r0, lsl #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq pc, fp, r4, lsl r1 @ │ │ │ │ - ldrdeq sl, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq r4, ip, ip, ror r0 │ │ │ │ - subseq r4, ip, ip, lsl #6 │ │ │ │ + rsbeq sl, lr, r0, ror #13 │ │ │ │ + subseq r4, ip, ip, lsl #1 │ │ │ │ + subseq r4, ip, ip, lsl r3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 0024c378 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 1e112c │ │ │ │ │ │ │ │ @@ -108901,17 +108901,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrsbeq lr, [fp], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq lr, fp, r4, asr #28 │ │ │ │ - rsbeq sl, lr, r4, lsl r4 │ │ │ │ - subseq r3, ip, r0, asr #27 │ │ │ │ - subseq r4, ip, r0, asr r0 │ │ │ │ + rsbeq sl, lr, r4, lsr #8 │ │ │ │ + ldrsbeq r3, [ip], #-208 @ 0xffffff30 │ │ │ │ + subseq r4, ip, r0, rrx │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 0024c634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109035,15 +109035,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2634e0 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 26352c │ │ │ │ - @ instruction: 0x006ea198 │ │ │ │ + rsbeq sl, lr, r8, lsr #3 │ │ │ │ │ │ │ │ 0024c830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 24cb1c │ │ │ │ @@ -109078,23 +109078,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c8dc │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 249064 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 24c8dc │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 7a3898 │ │ │ │ + bl 7a38a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 79a2d4 │ │ │ │ + bl 79a2e4 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 79a330 │ │ │ │ + bl 79a340 │ │ │ │ mov r0, r6 │ │ │ │ bl 256400 │ │ │ │ mov r0, r6 │ │ │ │ bl 25bb04 │ │ │ │ mov r0, r6 │ │ │ │ bl 263578 │ │ │ │ mov r0, r6 │ │ │ │ @@ -109133,43 +109133,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24ca74 │ │ │ │ ldr r1, [pc, #400] @ 24cb34 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c9c4 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 234218 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c3fe8 │ │ │ │ + bl 7c3ff8 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24c9dc │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 1e154c │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 24c9e8 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 1e154c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -109208,44 +109208,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 24cb48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24c880 │ │ │ │ ldr r0, [pc, #68] @ 24cb4c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24c880 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, fp, ip, lsr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, fp, ip, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r4, ip, r4, lsl r4 │ │ │ │ - subseq r4, ip, r4, lsl r3 │ │ │ │ + subseq r4, ip, r4, lsr #8 │ │ │ │ + subseq r4, ip, r4, lsr #6 │ │ │ │ rsbseq lr, fp, ip, lsr #19 │ │ │ │ andeq r1, r0, r0, lsl fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, ip, r0, lsr #2 │ │ │ │ - subseq r4, ip, r4, ror #2 │ │ │ │ + subseq r4, ip, r0, lsr r1 │ │ │ │ + subseq r4, ip, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 24db08 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109359,15 +109359,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7cb0e8 │ │ │ │ + bl 7cb0f8 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 24cfe8 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 24db24 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 1e1360 │ │ │ │ @@ -109525,26 +109525,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cb0e8 │ │ │ │ + bl 7cb0f8 │ │ │ │ cmp r4, r0 │ │ │ │ bne 24cde4 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 23f4b4 │ │ │ │ ldr r1, [pc, #2880] @ 24db30 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 24d4ac │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 24d080 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -109693,15 +109693,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cb0e8 │ │ │ │ + bl 7cb0f8 │ │ │ │ cmp r4, r0 │ │ │ │ beq 24d3b0 │ │ │ │ ldr r6, [pc, #2216] @ 24db28 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -109710,22 +109710,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7cb224 │ │ │ │ + bl 7cb234 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca7e8 │ │ │ │ + bl 7ca7f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 24d3e4 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -109735,15 +109735,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 24d324 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 7ca7e8 │ │ │ │ + bl 7ca7f8 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 24d334 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 24d308 │ │ │ │ @@ -109827,23 +109827,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 24db48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24d074 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 24db4c │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -110001,39 +110001,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 807864 │ │ │ │ + bl 807874 │ │ │ │ ldr r3, [pc, #1040] @ 24db58 │ │ │ │ mov r2, #0 │ │ │ │ - bl 807b30 │ │ │ │ + bl 807b40 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 807864 │ │ │ │ + bl 807874 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 807510 │ │ │ │ + bl 807520 │ │ │ │ ldr r3, [pc, #980] @ 24db5c │ │ │ │ mov r2, #0 │ │ │ │ - bl 807b30 │ │ │ │ + bl 807b40 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 24db60 │ │ │ │ - bl 807b30 │ │ │ │ + bl 807b40 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 24d9e8 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -110142,15 +110142,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 7ca5c8 │ │ │ │ + bl 7ca5d8 │ │ │ │ cmp r5, sl │ │ │ │ bne 24d960 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 24d92c │ │ │ │ @@ -110207,82 +110207,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 24db6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24d074 │ │ │ │ ldr r0, [pc, #196] @ 24db70 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24d074 │ │ │ │ ldr r0, [pc, #168] @ 24db74 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24d074 │ │ │ │ ldr r3, [pc, #140] @ 24db78 │ │ │ │ ldr r1, [pc, #140] @ 24db7c │ │ │ │ ldr r0, [pc, #140] @ 24db80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 24db84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq lr, fp, ip, lsl #17 │ │ │ │ rsbseq lr, fp, r4, ror r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - ldrsheq r4, [ip], #-4 │ │ │ │ + subseq r4, ip, r4, lsl #2 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ rsbseq lr, fp, r8, ror r4 │ │ │ │ - subseq r3, ip, r8, asr #25 │ │ │ │ + ldrsbeq r3, [ip], #-200 @ 0xffffff38 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq lr, [fp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r3, r0, r0, ror #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r3, ip, r8, lsr r8 │ │ │ │ + subseq r3, ip, r8, asr #16 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ rsbseq sp, fp, r8, lsl #30 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r8, asr r1 │ │ │ │ - subseq r3, ip, r4, lsr #6 │ │ │ │ - subseq r3, ip, r4, ror r3 │ │ │ │ - subseq r3, ip, ip, ror r2 │ │ │ │ - rsbeq r8, lr, ip, lsl pc │ │ │ │ - subseq r2, ip, r8, asr #17 │ │ │ │ - subseq r3, ip, ip, asr #3 │ │ │ │ + subseq r3, ip, r4, lsr r3 │ │ │ │ + subseq r3, ip, r4, lsl #7 │ │ │ │ + subseq r3, ip, ip, lsl #5 │ │ │ │ + rsbeq r8, lr, ip, lsr #30 │ │ │ │ + ldrsbeq r2, [ip], #-136 @ 0xffffff78 │ │ │ │ + ldrsbeq r3, [ip], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 0024db88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -110342,24 +110342,24 @@ │ │ │ │ beq 24dc7c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24dd44 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ea7e4 │ │ │ │ + bl 7ea7f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e15f8 │ │ │ │ + bl 5e1608 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 24de50 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -110381,15 +110381,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 24de60 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 24dcd8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7ea9ec │ │ │ │ + bl 7ea9fc │ │ │ │ b 24dcd8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24dc20 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a054 │ │ │ │ b 24dc20 │ │ │ │ @@ -110428,21 +110428,21 @@ │ │ │ │ bne 24de6c │ │ │ │ ldr r2, [pc, #280] @ 24dee8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 24deec │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ b 24dc00 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24de30 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24de30 │ │ │ │ @@ -110493,24 +110493,24 @@ │ │ │ │ rsbseq sp, fp, r8, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, r8, lsl r8 │ │ │ │ rsbseq sp, fp, ip, asr #15 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r2, ip, r0, lsr #30 │ │ │ │ + subseq r2, ip, r0, lsr pc │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - subseq r2, ip, r8, asr #29 │ │ │ │ - rsbeq r8, lr, r0, lsl #23 │ │ │ │ - subseq r2, ip, ip, lsr #10 │ │ │ │ - ldrheq r2, [ip], #-124 @ 0xffffff84 │ │ │ │ + ldrsbeq r2, [ip], #-232 @ 0xffffff18 │ │ │ │ + @ instruction: 0x006e8b90 │ │ │ │ + subseq r2, ip, ip, lsr r5 │ │ │ │ + subseq r2, ip, ip, asr #15 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - rsbeq r8, lr, ip, asr fp │ │ │ │ - subseq r2, ip, r8, lsl #10 │ │ │ │ - @ instruction: 0x005c2798 │ │ │ │ + rsbeq r8, lr, ip, ror #22 │ │ │ │ + subseq r2, ip, r8, lsl r5 │ │ │ │ + subseq r2, ip, r8, lsr #15 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 0024df10 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 24df30 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -110553,15 +110553,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 5e16e0 │ │ │ │ + bl 5e16f0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 24e008 │ │ │ │ ldr r2, [pc, #92] @ 24e02c │ │ │ │ ldr r3, [pc, #84] @ 24e028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110610,15 +110610,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 5e15f8 │ │ │ │ + bl 5e1608 │ │ │ │ cmp r0, #0 │ │ │ │ ble 24e0dc │ │ │ │ ldr r2, [pc, #92] @ 24e100 │ │ │ │ ldr r3, [pc, #84] @ 24e0fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110669,17 +110669,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24e180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strheq r8, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - subseq r2, ip, r4, ror #4 │ │ │ │ - ldrsheq r2, [ip], #-68 @ 0xffffffbc │ │ │ │ + rsbeq r8, lr, r8, asr #17 │ │ │ │ + subseq r2, ip, r4, ror r2 │ │ │ │ + subseq r2, ip, r4, lsl #10 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 0024e184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110736,17 +110736,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, r8, asr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrsheq sp, [fp], #-16 @ │ │ │ │ - rsbeq r8, lr, r0, asr #15 │ │ │ │ - subseq r2, ip, ip, ror #2 │ │ │ │ - ldrsheq r2, [ip], #-60 @ 0xffffffc4 │ │ │ │ + ldrdeq r8, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r2, ip, ip, ror r1 │ │ │ │ + subseq r2, ip, ip, lsl #8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 0024e288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110803,17 +110803,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, r4, asr #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, ip, ror #1 │ │ │ │ - strheq r8, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r2, ip, r8, rrx │ │ │ │ - ldrsheq r2, [ip], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r8, lr, ip, asr #13 │ │ │ │ + subseq r2, ip, r8, ror r0 │ │ │ │ + subseq r2, ip, r8, lsl #6 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -110950,15 +110950,15 @@ │ │ │ │ bne 24e788 │ │ │ │ ldr r1, [pc, #536] @ 24e7d0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ ldr r3, [pc, #488] @ 24e7bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 24e7d4 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111044,15 +111044,15 @@ │ │ │ │ bne 24e788 │ │ │ │ ldr r1, [pc, #176] @ 24e7e0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ ldr r2, [pc, #152] @ 24e7e4 │ │ │ │ ldr r3, [pc, #100] @ 24e7b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111076,27 +111076,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, r0, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, fp, r0, lsr #32 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r2, ip, ip, lsr #17 │ │ │ │ + ldrheq r2, [ip], #-140 @ 0xffffff74 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq ip, fp, r0, ror #28 │ │ │ │ - subseq r2, ip, r0, lsl #14 │ │ │ │ - ldrsbeq r2, [ip], #-100 @ 0xffffff9c │ │ │ │ + subseq r2, ip, r0, lsl r7 │ │ │ │ + subseq r2, ip, r4, ror #13 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ rsbseq ip, fp, r8, ror #25 │ │ │ │ - subseq r2, ip, r8, lsl #11 │ │ │ │ + @ instruction: 0x005c2598 │ │ │ │ rsbseq ip, fp, r8, lsr #25 │ │ │ │ - rsbeq r8, lr, r4, ror r2 │ │ │ │ - subseq r1, ip, r0, lsr #24 │ │ │ │ - ldrheq r1, [ip], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r8, lr, r4, lsl #5 │ │ │ │ + subseq r1, ip, r0, lsr ip │ │ │ │ + subseq r1, ip, r0, asr #29 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -111191,17 +111191,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, r8, lsr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq ip, fp, r4, ror #21 │ │ │ │ - strheq r8, [lr], #-4 @ │ │ │ │ - subseq r1, ip, r0, ror #20 │ │ │ │ - ldrsheq r1, [ip], #-192 @ 0xffffff40 │ │ │ │ + rsbeq r8, lr, r4, asr #1 │ │ │ │ + subseq r1, ip, r0, ror sl │ │ │ │ + subseq r1, ip, r0, lsl #26 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 0024e994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111234,17 +111234,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24ea34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbeq r8, lr, r4 │ │ │ │ - ldrheq r1, [ip], #-144 @ 0xffffff70 │ │ │ │ - subseq r1, ip, r0, asr #24 │ │ │ │ + rsbeq r8, lr, r4, lsl r0 │ │ │ │ + subseq r1, ip, r0, asr #19 │ │ │ │ + subseq r1, ip, r0, asr ip │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 0024ea38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111276,15 +111276,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 24eb1c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24eaf0 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24eaf0 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -111296,16 +111296,16 @@ │ │ │ │ bl 1e18a0 │ │ │ │ b 24eaac │ │ │ │ mov r0, r4 │ │ │ │ bl 2686b4 │ │ │ │ b 24ea94 │ │ │ │ rsbseq ip, fp, r4, lsr #19 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r2, ip, r8, asr #4 │ │ │ │ - ldrsheq r2, [ip], #-28 @ 0xffffffe4 │ │ │ │ + subseq r2, ip, r8, asr r2 │ │ │ │ + subseq r2, ip, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 24ef64 │ │ │ │ @@ -111468,15 +111468,15 @@ │ │ │ │ bl 24ea38 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 24ee20 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ee6c │ │ │ │ - bl 5f66a4 │ │ │ │ + bl 5f66b4 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 24edf8 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -111487,17 +111487,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 24ee20 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 249064 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 24ee20 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 7a3684 │ │ │ │ + bl 7a3694 │ │ │ │ mov r0, r4 │ │ │ │ - bl 79a2d4 │ │ │ │ + bl 79a2e4 │ │ │ │ ldr r3, [pc, #348] @ 24ef84 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 24ebc8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -111578,28 +111578,28 @@ │ │ │ │ ldrheq ip, [fp], #-128 @ 0xffffff80 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, fp, ip, ror #16 │ │ │ │ rsbseq ip, fp, r4, lsr #16 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, r8, ror #14 │ │ │ │ - subseq r2, ip, ip, lsl #4 │ │ │ │ + subseq r2, ip, ip, lsl r2 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbeq r1, r4, r8, lsr pc │ │ │ │ - rsbeq r7, lr, r8, lsl #22 │ │ │ │ - ldrheq r1, [ip], #-68 @ 0xffffffbc │ │ │ │ - ldrsbeq r1, [ip], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r1, r4, r8, asr #30 │ │ │ │ + rsbeq r7, lr, r8, lsl fp │ │ │ │ + subseq r1, ip, r4, asr #9 │ │ │ │ + subseq r1, ip, ip, ror #31 │ │ │ │ muleq r0, r5, sl │ │ │ │ - rsbeq r7, lr, r4, ror #21 │ │ │ │ - @ instruction: 0x005c1490 │ │ │ │ - subseq r1, ip, r0, lsr #14 │ │ │ │ + strdeq r7, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + subseq r1, ip, r0, lsr #9 │ │ │ │ + subseq r1, ip, r0, lsr r7 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - rsbeq r7, lr, r0, asr #21 │ │ │ │ - subseq r1, ip, ip, ror #8 │ │ │ │ - subseq r1, ip, r4, lsr pc │ │ │ │ + ldrdeq r7, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + subseq r1, ip, ip, ror r4 │ │ │ │ + subseq r1, ip, r4, asr #30 │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -111716,15 +111716,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 24c154 │ │ │ │ ldr r1, [pc, #96] @ 24f200 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r8 │ │ │ │ bl 24ea38 │ │ │ │ b 24f028 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 24f204 │ │ │ │ ldr r1, [pc, #64] @ 24f208 │ │ │ │ ldr r0, [pc, #64] @ 24f20c │ │ │ │ @@ -111735,21 +111735,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, ip, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, fp, r4, ror #7 │ │ │ │ rsbseq ip, fp, r4, asr #7 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r1, ip, ip, lsr #24 │ │ │ │ + subseq r1, ip, ip, lsr ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r1, ip, r4, lsl fp │ │ │ │ - rsbeq r7, lr, r4, asr #16 │ │ │ │ - ldrsheq r1, [ip], #-16 │ │ │ │ - subseq r1, ip, r0, lsl #9 │ │ │ │ + subseq r1, ip, r4, lsr #22 │ │ │ │ + rsbeq r7, lr, r4, asr r8 │ │ │ │ + subseq r1, ip, r0, lsl #4 │ │ │ │ + @ instruction: 0x005c1490 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 24f3f4 │ │ │ │ @@ -111839,15 +111839,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4a8 │ │ │ │ ldr r1, [pc, #132] @ 24f410 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #116] @ 24f414 │ │ │ │ ldr r3, [pc, #84] @ 24f3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111867,22 +111867,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, r4, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq ip, [fp], #-16 @ │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r1, ip, ip, asr #20 │ │ │ │ + subseq r1, ip, ip, asr sl │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r1, ip, ip, lsr #18 │ │ │ │ + subseq r1, ip, ip, lsr r9 │ │ │ │ rsbseq ip, fp, r4, asr r0 │ │ │ │ - rsbeq r7, lr, r0, lsr r6 │ │ │ │ - ldrsbeq r0, [ip], #-252 @ 0xffffff04 │ │ │ │ - subseq r1, ip, ip, ror #4 │ │ │ │ + rsbeq r7, lr, r0, asr #12 │ │ │ │ + subseq r0, ip, ip, ror #31 │ │ │ │ + subseq r1, ip, ip, ror r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 24f5bc │ │ │ │ ldr r2, [pc, #380] @ 24f5c0 │ │ │ │ @@ -111958,43 +111958,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 24f5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24f47c │ │ │ │ ldr r0, [pc, #56] @ 24f5e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24f47c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [fp], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x007bbf94 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq fp, fp, ip, lsr #30 │ │ │ │ andeq r4, r0, r0, asr r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, ip, r4, asr #19 │ │ │ │ - subseq r1, ip, r8, ror #19 │ │ │ │ + ldrsbeq r1, [ip], #-148 @ 0xffffff6c │ │ │ │ + ldrsheq r1, [ip], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 24f7a0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -112074,15 +112074,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4a8 │ │ │ │ ldr r1, [pc, #132] @ 24f7bc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #116] @ 24f7c0 │ │ │ │ ldr r3, [pc, #84] @ 24f7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112102,22 +112102,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrsheq fp, [fp], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r1, ip, r8, ror r6 │ │ │ │ + subseq r1, ip, r8, lsl #13 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r1, ip, r0, lsl #11 │ │ │ │ + @ instruction: 0x005c1590 │ │ │ │ rsbseq fp, fp, r8, lsr #25 │ │ │ │ - rsbeq r7, lr, r4, lsl #5 │ │ │ │ - subseq r0, ip, r0, lsr ip │ │ │ │ - subseq r0, ip, r0, asr #29 │ │ │ │ + @ instruction: 0x006e7294 │ │ │ │ + subseq r0, ip, r0, asr #24 │ │ │ │ + ldrsbeq r0, [ip], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 24fb50 │ │ │ │ @@ -112215,15 +112215,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4a8 │ │ │ │ ldr r1, [pc, #516] @ 24fb70 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #500] @ 24fb74 │ │ │ │ ldr r3, [pc, #464] @ 24fb54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112255,23 +112255,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 24fb84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24f964 │ │ │ │ ldr r3, [pc, #324] @ 24fb88 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f844 │ │ │ │ ldr r3, [pc, #292] @ 24fb7c │ │ │ │ @@ -112288,40 +112288,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 24fb8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24f844 │ │ │ │ ldr r0, [pc, #192] @ 24fb90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24f844 │ │ │ │ ldr r0, [pc, #164] @ 24fb94 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24f964 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 24fb98 │ │ │ │ ldr r1, [pc, #136] @ 24fb9c │ │ │ │ ldr r0, [pc, #136] @ 24fba0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 24fba4 │ │ │ │ @@ -112341,32 +112341,32 @@ │ │ │ │ rsbseq fp, fp, r0, lsl #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq fp, fp, ip, asr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r1, ip, ip, asr r4 │ │ │ │ - subseq r1, ip, ip, asr #6 │ │ │ │ + subseq r1, ip, ip, ror #8 │ │ │ │ + subseq r1, ip, ip, asr r3 │ │ │ │ rsbseq fp, fp, r4, ror sl │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, ip, ip, asr #12 │ │ │ │ + subseq r1, ip, ip, asr r6 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - subseq r1, ip, r8, lsl #10 │ │ │ │ - subseq r1, ip, r8, asr r5 │ │ │ │ - subseq r1, ip, r4, ror #11 │ │ │ │ - strdeq r6, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r0, ip, r4, lsr #17 │ │ │ │ - subseq r0, ip, r4, lsr fp │ │ │ │ + subseq r1, ip, r8, lsl r5 │ │ │ │ + subseq r1, ip, r8, ror #10 │ │ │ │ + ldrsheq r1, [ip], #-84 @ 0xffffffac │ │ │ │ + rsbeq r6, lr, r8, lsl #30 │ │ │ │ + ldrheq r0, [ip], #-132 @ 0xffffff7c │ │ │ │ + subseq r0, ip, r4, asr #22 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - ldrdeq r6, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r0, ip, r0, lsl #17 │ │ │ │ - subseq r0, ip, r0, lsl fp │ │ │ │ + rsbeq r6, lr, r4, ror #29 │ │ │ │ + @ instruction: 0x005c0890 │ │ │ │ + subseq r0, ip, r0, lsr #22 │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 25001c │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -112446,15 +112446,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4a8 │ │ │ │ ldr r1, [pc, #820] @ 25003c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #804] @ 250040 │ │ │ │ ldr r3, [pc, #768] @ 250020 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112537,15 +112537,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4a8 │ │ │ │ ldr r1, [pc, #472] @ 25004c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #456] @ 250050 │ │ │ │ ldr r3, [pc, #404] @ 250020 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112570,22 +112570,22 @@ │ │ │ │ beq 24ffa4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 250060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24fd9c │ │ │ │ ldr r3, [pc, #312] @ 250064 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24fc34 │ │ │ │ ldr r3, [pc, #280] @ 250058 │ │ │ │ @@ -112602,34 +112602,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 250068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24fc34 │ │ │ │ ldr r0, [pc, #192] @ 25006c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24fd9c │ │ │ │ ldr r0, [pc, #172] @ 250070 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 24fc34 │ │ │ │ ldr r3, [pc, #152] @ 250074 │ │ │ │ ldr r1, [pc, #152] @ 250078 │ │ │ │ ldr r0, [pc, #152] @ 25007c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 250080 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -112648,36 +112648,36 @@ │ │ │ │ rsbseq fp, fp, ip, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq fp, fp, ip, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r1, ip, r8, rrx │ │ │ │ - ldrheq r0, [ip], #-240 @ 0xffffff10 │ │ │ │ + subseq r1, ip, r8, ror r0 │ │ │ │ + subseq r0, ip, r0, asr #31 │ │ │ │ ldrsbeq fp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ rsbseq fp, fp, r4, lsr #13 │ │ │ │ - subseq r0, ip, r0, lsl #30 │ │ │ │ - subseq r0, ip, r4, asr #28 │ │ │ │ + subseq r0, ip, r0, lsl pc │ │ │ │ + subseq r0, ip, r4, asr lr │ │ │ │ rsbseq fp, fp, ip, ror #10 │ │ │ │ andeq r3, r0, ip, lsl r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, ip, r8, lsr #5 │ │ │ │ + ldrheq r1, [ip], #-40 @ 0xffffffd8 │ │ │ │ @ instruction: 0x00004bbc │ │ │ │ - @ instruction: 0x005c1194 │ │ │ │ - subseq r1, ip, r8, ror #4 │ │ │ │ - ldrheq r1, [ip], #-24 @ 0xffffffe8 │ │ │ │ - rsbeq r6, lr, ip, lsr #20 │ │ │ │ - ldrsbeq r0, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subseq r0, ip, r8, ror #12 │ │ │ │ + subseq r1, ip, r4, lsr #3 │ │ │ │ + subseq r1, ip, r8, ror r2 │ │ │ │ + subseq r1, ip, r8, asr #3 │ │ │ │ + rsbeq r6, lr, ip, lsr sl │ │ │ │ + subseq r0, ip, r8, ror #7 │ │ │ │ + subseq r0, ip, r8, ror r6 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - rsbeq r6, lr, r8, lsl #20 │ │ │ │ - ldrheq r0, [ip], #-52 @ 0xffffffcc │ │ │ │ - subseq r0, ip, r4, asr #12 │ │ │ │ + rsbeq r6, lr, r8, lsl sl │ │ │ │ + subseq r0, ip, r4, asr #7 │ │ │ │ + subseq r0, ip, r4, asr r6 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 250518 │ │ │ │ ldr r2, [pc, #1132] @ 25051c │ │ │ │ @@ -112890,15 +112890,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a4a8 │ │ │ │ ldr r1, [pc, #324] @ 25053c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #308] @ 250540 │ │ │ │ ldr r3, [pc, #268] @ 25051c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112930,33 +112930,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 250550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2500ec │ │ │ │ ldr r0, [pc, #128] @ 250554 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2500ec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 250558 │ │ │ │ ldr r1, [pc, #92] @ 25055c │ │ │ │ ldr r0, [pc, #92] @ 250560 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 250564 │ │ │ │ @@ -112965,28 +112965,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq fp, fp, r8, asr #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, fp, r8, lsr #6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - ldrheq r0, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq r0, ip, r4, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - subseq r0, ip, r0, asr #17 │ │ │ │ + ldrsbeq r0, [ip], #-128 @ 0xffffff80 │ │ │ │ rsbseq sl, fp, r8, ror #31 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005c0d9c │ │ │ │ - ldrsheq r0, [ip], #-208 @ 0xffffff30 │ │ │ │ - rsbeq r6, lr, ip, lsl #10 │ │ │ │ - ldrheq pc, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r0, ip, r8, asr #2 │ │ │ │ + subseq r0, ip, ip, lsr #27 │ │ │ │ + subseq r0, ip, r0, lsl #28 │ │ │ │ + rsbeq r6, lr, ip, lsl r5 │ │ │ │ + subseq pc, fp, r8, asr #29 │ │ │ │ + subseq r0, ip, r8, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -113094,15 +113094,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 24c154 │ │ │ │ ldr r1, [pc, #540] @ 250944 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #524] @ 250948 │ │ │ │ ldr r3, [pc, #488] @ 250928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113155,24 +113155,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 25095c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 250630 │ │ │ │ ldr r2, [pc, #264] @ 250960 │ │ │ │ ldr r3, [pc, #204] @ 250928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -113189,15 +113189,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 250964 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 250630 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 250968 │ │ │ │ ldr r1, [pc, #168] @ 25096c │ │ │ │ ldr r0, [pc, #168] @ 250970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 250974 │ │ │ │ @@ -113224,36 +113224,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sl, fp, r8, asr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, fp, r8, asr #28 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r0, ip, r0, ror r6 │ │ │ │ + subseq r0, ip, r0, lsl #13 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x005c0590 │ │ │ │ + subseq r0, ip, r0, lsr #11 │ │ │ │ ldrheq sl, [fp], #-200 @ 0xffffff38 @ │ │ │ │ rsbseq sl, fp, r4, lsl #25 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, ip, r4, lsr #22 │ │ │ │ + subseq r0, ip, r4, lsr fp │ │ │ │ @ instruction: 0x007bab9c │ │ │ │ - subseq r0, ip, r8, lsr #22 │ │ │ │ - rsbeq r6, lr, r8, asr #2 │ │ │ │ - ldrsheq pc, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r0, ip, ip, lsl r6 │ │ │ │ + subseq r0, ip, r8, lsr fp │ │ │ │ + rsbeq r6, lr, r8, asr r1 │ │ │ │ + subseq pc, fp, r4, lsl #22 │ │ │ │ + subseq r0, ip, ip, lsr #12 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbeq r6, lr, r4, lsr #2 │ │ │ │ - ldrsbeq pc, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r0, ip, r0, asr #20 │ │ │ │ - rsbeq r6, lr, r0, lsl #2 │ │ │ │ - subseq pc, fp, ip, lsr #21 │ │ │ │ - subseq pc, fp, ip, lsr sp @ │ │ │ │ + rsbeq r6, lr, r4, lsr r1 │ │ │ │ + subseq pc, fp, r4, ror #21 │ │ │ │ + subseq r0, ip, r0, asr sl │ │ │ │ + rsbeq r6, lr, r0, lsl r1 │ │ │ │ + ldrheq pc, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + subseq pc, fp, ip, asr #26 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 25189c │ │ │ │ @@ -113302,15 +113302,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 250f48 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 251c34 │ │ │ │ ldr r0, [pc, #3644] @ 2518ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 25120c │ │ │ │ cmp r7, #1 │ │ │ │ beq 251c2c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251714 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -113344,15 +113344,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 251f60 │ │ │ │ ldr r0, [pc, #3480] @ 2518b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 250f48 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2516b0 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -113433,26 +113433,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 808824 │ │ │ │ + bl 808834 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 808824 │ │ │ │ + bl 808834 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -113765,15 +113765,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 24c154 │ │ │ │ ldr r1, [pc, #1856] @ 2518e4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ bl 24ea38 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 250ea4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2511e0 │ │ │ │ @@ -114090,15 +114090,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2511b8 │ │ │ │ mov r0, #8 │ │ │ │ b 250f68 │ │ │ │ ldr r0, [pc, #580] @ 251904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250f48 │ │ │ │ b 251218 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -114212,77 +114212,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 257680 │ │ │ │ b 250da8 │ │ │ │ rsbseq sl, fp, r4, asr #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, fp, ip, lsr #20 │ │ │ │ - rsbeq r5, lr, r2, ror #29 │ │ │ │ - ldrheq r0, [ip], #-168 @ 0xffffff58 │ │ │ │ - subseq r0, ip, r4, lsl #23 │ │ │ │ + strdeq r5, [lr], #-226 @ 0xffffff1e @ │ │ │ │ + subseq r0, ip, r8, asr #21 │ │ │ │ + @ instruction: 0x005c0b94 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - rsbeq r5, lr, r0, asr #20 │ │ │ │ - strdeq r5, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r5, lr, r0, asr sl │ │ │ │ + rsbeq r5, lr, ip, lsl #22 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ rsbseq sl, fp, r4, lsl #9 │ │ │ │ - subseq pc, fp, r0, lsr #24 │ │ │ │ + subseq pc, fp, r0, lsr ip @ │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - subseq pc, fp, r8, lsl fp @ │ │ │ │ + subseq pc, fp, r8, lsr #22 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ rsbseq r8, ip, r4, asr r3 │ │ │ │ - subseq pc, fp, ip, asr r7 @ │ │ │ │ + subseq pc, fp, ip, ror #14 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - subseq pc, fp, r4, asr r6 @ │ │ │ │ + subseq pc, fp, r4, ror #12 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - subseq pc, fp, r0, asr #28 │ │ │ │ + subseq pc, fp, r0, asr lr @ │ │ │ │ andeq r3, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - ldrsheq pc, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + subseq pc, fp, r4, lsl #6 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq pc, fp, r4, ror #1 │ │ │ │ - @ instruction: 0x005bf89c │ │ │ │ - subseq pc, fp, r0, asr r8 @ │ │ │ │ - subseq pc, fp, r0, asr #15 │ │ │ │ - subseq pc, fp, r8, asr #18 │ │ │ │ + ldrsheq pc, [fp], #-4 @ │ │ │ │ + subseq pc, fp, ip, lsr #17 │ │ │ │ + subseq pc, fp, r0, ror #16 │ │ │ │ + ldrsbeq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + subseq pc, fp, r8, asr r9 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, lr, r8, asr #24 │ │ │ │ + rsbeq r4, lr, r8, asr ip │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsr #16 │ │ │ │ - ldrsheq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + subseq pc, fp, ip, lsl #18 │ │ │ │ andeq r3, r0, r4, lsr #30 │ │ │ │ - subseq pc, fp, r8, lsl #18 │ │ │ │ + subseq pc, fp, r8, lsl r9 @ │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - subseq pc, fp, r0, lsl #14 │ │ │ │ + subseq pc, fp, r0, lsl r7 @ │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - subseq pc, fp, ip, lsl #10 │ │ │ │ + subseq pc, fp, ip, lsl r5 @ │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ - subseq pc, fp, r4, lsr r5 @ │ │ │ │ + subseq pc, fp, r4, asr #10 │ │ │ │ andeq r3, r0, r4, lsr #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, fp, r8, lsl #11 │ │ │ │ - subseq pc, fp, r8, ror #14 │ │ │ │ - subseq pc, fp, r4, lsl r4 @ │ │ │ │ - subseq pc, fp, r0, lsr #12 │ │ │ │ - subseq pc, fp, ip, ror #8 │ │ │ │ - subseq pc, fp, ip, lsr #10 │ │ │ │ - strdeq r4, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - subseq lr, fp, r4, lsr #3 │ │ │ │ - subseq lr, fp, r4, lsr r4 │ │ │ │ + @ instruction: 0x005bf598 │ │ │ │ + subseq pc, fp, r8, ror r7 @ │ │ │ │ + subseq pc, fp, r4, lsr #8 │ │ │ │ + subseq pc, fp, r0, lsr r6 @ │ │ │ │ + subseq pc, fp, ip, ror r4 @ │ │ │ │ + subseq pc, fp, ip, lsr r5 @ │ │ │ │ + rsbeq r4, lr, r8, lsl #16 │ │ │ │ + ldrheq lr, [fp], #-20 @ 0xffffffec │ │ │ │ + subseq lr, fp, r4, asr #8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 251910 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 251914 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -114417,33 +114417,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 251ab8 │ │ │ │ ldr r1, [pc, #-692] @ 251920 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 250d7c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 250094 │ │ │ │ b 250f48 │ │ │ │ mov r0, #4 │ │ │ │ b 250f68 │ │ │ │ ldr r0, [pc, #-740] @ 251924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250f48 │ │ │ │ b 251218 │ │ │ │ ldr r0, [pc, #-764] @ 251928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 25120c │ │ │ │ mov r0, #2 │ │ │ │ b 250f68 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 251f58 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -114451,24 +114451,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24f5e4 │ │ │ │ b 250f48 │ │ │ │ ldr r0, [pc, #-820] @ 25192c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 250f48 │ │ │ │ b 251218 │ │ │ │ ldr r0, [pc, #-852] @ 251930 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250f48 │ │ │ │ b 251218 │ │ │ │ mov ip, r9 │ │ │ │ b 250d00 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -114487,15 +114487,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 23a244 │ │ │ │ ldr r3, [pc, #-948] @ 251934 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #-960] @ 251940 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 251fbc │ │ │ │ mov r3, r7 │ │ │ │ @@ -114574,25 +114574,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 251948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 250f48 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 251d8c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 251d8c │ │ │ │ @@ -114624,26 +114624,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 251950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2512b0 │ │ │ │ mov r0, #3 │ │ │ │ bl 449ee4 │ │ │ │ b 250f48 │ │ │ │ bl 44a650 │ │ │ │ b 250f48 │ │ │ │ ldr r2, [pc, #-1556] @ 251954 │ │ │ │ @@ -114663,15 +114663,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 42807c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 250f48 │ │ │ │ ldr r0, [pc, #-1620] @ 251960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 250f48 │ │ │ │ ldr r3, [pc, #-1632] @ 251964 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251d10 │ │ │ │ ldr r3, [pc, #-1632] @ 251978 │ │ │ │ @@ -114689,25 +114689,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 251968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 251d10 │ │ │ │ ldr r3, [pc, #-1768] @ 25196c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 250af0 │ │ │ │ ldr r3, [pc, #-1776] @ 251978 │ │ │ │ @@ -114724,22 +114724,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 251970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 250af4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 251974 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251d3c │ │ │ │ @@ -114757,68 +114757,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 251980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 251d3c │ │ │ │ ldr r0, [pc, #-2004] @ 251984 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2512b0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 251988 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 251d10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 808824 │ │ │ │ + bl 808834 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 250cec │ │ │ │ ldr r0, [pc, #-2096] @ 25198c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 250f48 │ │ │ │ ldr r0, [pc, #-2128] @ 251990 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 250af0 │ │ │ │ ldr r0, [pc, #-2148] @ 251994 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 251d3c │ │ │ │ ldr r3, [pc, #-2168] @ 251998 │ │ │ │ ldr r1, [pc, #-2168] @ 25199c │ │ │ │ ldr r0, [pc, #-2168] @ 2519a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2519a4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114939,18 +114939,18 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r9, fp, ip, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r9, fp, r4, lsl r1 │ │ │ │ ldrsbeq r9, [fp], #-0 @ │ │ │ │ - rsbeq r4, lr, ip, asr r6 │ │ │ │ - rsbeq r4, lr, r8, lsr r6 │ │ │ │ - subseq sp, fp, r4, ror #31 │ │ │ │ - subseq lr, fp, r4, ror r2 │ │ │ │ + rsbeq r4, lr, ip, ror #12 │ │ │ │ + rsbeq r4, lr, r8, asr #12 │ │ │ │ + ldrsheq sp, [fp], #-244 @ 0xffffff0c │ │ │ │ + subseq lr, fp, r4, lsl #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 252a9c │ │ │ │ ldr r3, [pc, #1644] @ 252aa0 │ │ │ │ @@ -114989,15 +114989,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 25249c │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -115030,15 +115030,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 252520 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -115142,15 +115142,15 @@ │ │ │ │ bl 24c154 │ │ │ │ mov r0, r4 │ │ │ │ bl 24aaf0 │ │ │ │ ldr r1, [pc, #936] @ 252ad0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ bl 24ea38 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25275c │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -115293,23 +115293,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 252aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2525f0 │ │ │ │ ldr r3, [pc, #308] @ 252af0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25285c │ │ │ │ ldr r3, [pc, #276] @ 252ae4 │ │ │ │ @@ -115325,78 +115325,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 252af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 25285c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 252af8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2525f0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 252afc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 25285c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 252b00 │ │ │ │ ldr r1, [pc, #128] @ 252b04 │ │ │ │ ldr r0, [pc, #128] @ 252b08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 252b0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, fp, r4, asr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, fp, r8, lsr #31 │ │ │ │ - subseq lr, fp, r0, lsr r8 │ │ │ │ + subseq lr, fp, r0, asr #16 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x005be79c │ │ │ │ + subseq lr, fp, ip, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq lr, fp, r8, ror r6 │ │ │ │ + subseq lr, fp, r8, lsl #13 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - @ instruction: 0x005be590 │ │ │ │ + subseq lr, fp, r0, lsr #11 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ rsbseq r8, fp, r0, ror #22 │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, fp, r4, lsr #32 │ │ │ │ + subseq pc, fp, r4, lsr r0 @ │ │ │ │ andeq r2, r0, r8, lsl #10 │ │ │ │ - subseq lr, fp, r0, lsl #30 │ │ │ │ - subseq lr, fp, r0, ror #31 │ │ │ │ - subseq lr, fp, ip, lsl pc │ │ │ │ - rsbeq r3, lr, r8, lsl #31 │ │ │ │ - subseq sp, fp, r4, lsr r9 │ │ │ │ - subseq sp, fp, r4, asr #23 │ │ │ │ + subseq lr, fp, r0, lsl pc │ │ │ │ + ldrsheq lr, [fp], #-240 @ 0xffffff10 │ │ │ │ + subseq lr, fp, ip, lsr #30 │ │ │ │ + @ instruction: 0x006e3f98 │ │ │ │ + subseq sp, fp, r4, asr #18 │ │ │ │ + ldrsbeq sp, [fp], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 253204 │ │ │ │ ldr r3, [pc, #1756] @ 253208 │ │ │ │ @@ -115472,22 +115472,22 @@ │ │ │ │ bne 252bf0 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5ee0d4 │ │ │ │ + bl 5ee0e4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 252d5c │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 5ee8e0 │ │ │ │ + bl 5ee8f0 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 252e3c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 1e2f98 │ │ │ │ @@ -115505,15 +115505,15 @@ │ │ │ │ bl 24ea38 │ │ │ │ ldr r3, [pc, #1352] @ 253214 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 5ee928 │ │ │ │ + bl 5ee938 │ │ │ │ ldr r2, [pc, #1328] @ 253218 │ │ │ │ ldr r3, [pc, #1308] @ 253208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115528,34 +115528,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 252f64 │ │ │ │ mov r0, r5 │ │ │ │ bl 252244 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ee928 │ │ │ │ + bl 5ee938 │ │ │ │ b 252ce0 │ │ │ │ ldr r3, [pc, #1224] @ 253210 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 252ee4 │ │ │ │ mov r9, #0 │ │ │ │ b 252d2c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [pc, #1184] @ 253210 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 252ffc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ b 252d54 │ │ │ │ ldr r3, [pc, #1148] @ 253210 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 252d54 │ │ │ │ ldr r3, [pc, #1140] @ 25321c │ │ │ │ @@ -115577,40 +115577,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #1056] @ 253228 │ │ │ │ ldr r3, [pc, #1056] @ 25322c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 253230 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252d54 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [pc, #964] @ 253210 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 25308c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ b 252d2c │ │ │ │ ldr r3, [pc, #964] @ 253234 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252cb0 │ │ │ │ ldr r3, [pc, #924] @ 253220 │ │ │ │ @@ -115626,22 +115626,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 253238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252cb0 │ │ │ │ ldr r3, [pc, #816] @ 25321c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252d54 │ │ │ │ ldr r3, [pc, #800] @ 253220 │ │ │ │ @@ -115658,15 +115658,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #752] @ 25323c │ │ │ │ ldr r3, [pc, #752] @ 253240 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 253244 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -115689,29 +115689,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #640] @ 253248 │ │ │ │ ldr r2, [pc, #640] @ 25324c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 253250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252d2c │ │ │ │ ldr r3, [pc, #536] @ 25321c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252d80 │ │ │ │ ldr r3, [pc, #520] @ 253220 │ │ │ │ @@ -115727,27 +115727,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #500] @ 253254 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 253258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252d80 │ │ │ │ ldr r3, [pc, #392] @ 25321c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252e5c │ │ │ │ ldr r3, [pc, #376] @ 253220 │ │ │ │ @@ -115763,124 +115763,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #364] @ 25325c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 253260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252e5c │ │ │ │ ldr r0, [pc, #320] @ 253264 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252cb0 │ │ │ │ ldr r1, [pc, #300] @ 253268 │ │ │ │ ldr r3, [pc, #300] @ 25326c │ │ │ │ ldr r0, [pc, #300] @ 253270 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252d2c │ │ │ │ ldr r0, [pc, #268] @ 253274 │ │ │ │ ldr r3, [pc, #268] @ 253278 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 25327c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252d54 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 253280 │ │ │ │ ldr r0, [pc, #232] @ 253284 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252e5c │ │ │ │ ldr r0, [pc, #208] @ 253288 │ │ │ │ ldr r3, [pc, #208] @ 25328c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 253290 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252d54 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 253294 │ │ │ │ ldr r0, [pc, #172] @ 253298 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 252d80 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, fp, ip, asr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, fp, r0, ror r8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ rsbseq r8, fp, ip, lsl #14 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq ip, r3, r8, ror sp │ │ │ │ - subseq lr, fp, r0, asr #25 │ │ │ │ - subseq lr, fp, r8, asr ip │ │ │ │ + rsbeq ip, r3, r8, lsl #27 │ │ │ │ + ldrsbeq lr, [fp], #-192 @ 0xffffff40 │ │ │ │ + subseq lr, fp, r8, ror #24 │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - subseq lr, fp, r8, asr #25 │ │ │ │ - rsbeq ip, r3, r4, lsr ip │ │ │ │ - subseq lr, fp, r0, ror #23 │ │ │ │ - subseq lr, fp, r4, lsl fp │ │ │ │ - strheq ip, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq lr, [fp], #-180 @ 0xffffff4c │ │ │ │ - subseq lr, fp, r0, lsl #21 │ │ │ │ - subseq lr, fp, r4, ror #21 │ │ │ │ - ldrsheq lr, [fp], #-144 @ 0xffffff70 │ │ │ │ - subseq lr, fp, ip, ror #20 │ │ │ │ - subseq lr, fp, r0, ror #18 │ │ │ │ - subseq lr, fp, r0, asr #21 │ │ │ │ - rsbeq ip, r3, r0, asr #20 │ │ │ │ - subseq lr, fp, r8, lsr sl │ │ │ │ - @ instruction: 0x005be990 │ │ │ │ - rsbeq ip, r3, r8, lsl sl │ │ │ │ - ldrheq lr, [fp], #-156 @ 0xffffff64 │ │ │ │ - subseq lr, fp, r0, ror #18 │ │ │ │ - subseq lr, fp, r4, asr #19 │ │ │ │ - subseq lr, fp, r0, asr #18 │ │ │ │ - rsbeq ip, r3, r8, asr #19 │ │ │ │ - subseq lr, fp, r8, lsl #18 │ │ │ │ - subseq lr, fp, r0, lsl r9 │ │ │ │ - subseq lr, fp, ip, asr r9 │ │ │ │ - subseq lr, fp, ip, ror #17 │ │ │ │ + ldrsbeq lr, [fp], #-200 @ 0xffffff38 │ │ │ │ + rsbeq ip, r3, r4, asr #24 │ │ │ │ + ldrsheq lr, [fp], #-176 @ 0xffffff50 │ │ │ │ + subseq lr, fp, r4, lsr #22 │ │ │ │ + rsbeq ip, r3, r8, asr #23 │ │ │ │ + subseq lr, fp, r4, asr #23 │ │ │ │ + @ instruction: 0x005bea90 │ │ │ │ + ldrsheq lr, [fp], #-164 @ 0xffffff5c │ │ │ │ + subseq lr, fp, r0, lsl #20 │ │ │ │ + subseq lr, fp, ip, ror sl │ │ │ │ + subseq lr, fp, r0, ror r9 │ │ │ │ + ldrsbeq lr, [fp], #-160 @ 0xffffff60 │ │ │ │ + rsbeq ip, r3, r0, asr sl │ │ │ │ + subseq lr, fp, r8, asr #20 │ │ │ │ + subseq lr, fp, r0, lsr #19 │ │ │ │ + rsbeq ip, r3, r8, lsr #20 │ │ │ │ + subseq lr, fp, ip, asr #19 │ │ │ │ + subseq lr, fp, r0, ror r9 │ │ │ │ + ldrsbeq lr, [fp], #-148 @ 0xffffff6c │ │ │ │ + subseq lr, fp, r0, asr r9 │ │ │ │ + ldrdeq ip, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + subseq lr, fp, r8, lsl r9 │ │ │ │ + subseq lr, fp, r0, lsr #18 │ │ │ │ + subseq lr, fp, ip, ror #18 │ │ │ │ + ldrsheq lr, [fp], #-140 @ 0xffffff74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 253730 │ │ │ │ @@ -115918,97 +115918,97 @@ │ │ │ │ bl 1e1240 │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ ldr r3, [pc, #1000] @ 253744 │ │ │ │ ldr r2, [pc, #1000] @ 253748 │ │ │ │ ldr r1, [pc, #1000] @ 25374c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ ldr r1, [pc, #960] @ 253750 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r1, [pc, #940] @ 253754 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r1, [pc, #924] @ 253758 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 25375c │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 253760 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 253764 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 253768 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 25376c │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r1, [pc, #808] @ 253770 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 253774 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 253778 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 25377c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2537dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -116026,15 +116026,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2365fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e17c8 │ │ │ │ + bl 5e17d8 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2538a8 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 25388c │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -116047,56 +116047,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e1240 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 5d9d78 │ │ │ │ + bl 5d9d88 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2535a0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 248c18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2535d0 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 79a330 │ │ │ │ + bl 79a340 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2535fc │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 249064 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2535fc │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 7a3470 │ │ │ │ + bl 7a3480 │ │ │ │ mov r0, r6 │ │ │ │ - bl 79a2d4 │ │ │ │ + bl 79a2e4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 248660 │ │ │ │ ldr r2, [pc, #372] @ 253784 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -116104,22 +116104,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ ldr r2, [pc, #324] @ 253788 │ │ │ │ ldr r0, [pc, #324] @ 25378c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -116171,51 +116171,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r8, fp, r4, lsr r1 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ rsbseq r8, fp, r8, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r3, lr, ip, lsr #13 │ │ │ │ - @ instruction: 0x005b9a94 │ │ │ │ - subseq r9, fp, r8, lsr #21 │ │ │ │ + strheq r3, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r9, fp, r4, lsr #21 │ │ │ │ + ldrheq r9, [fp], #-168 @ 0xffffff58 │ │ │ │ + subseq lr, fp, r0, lsr #18 │ │ │ │ + subseq lr, fp, r8, lsl r9 │ │ │ │ + subseq lr, fp, r4, lsl r9 │ │ │ │ subseq lr, fp, r0, lsl r9 │ │ │ │ subseq lr, fp, r8, lsl #18 │ │ │ │ subseq lr, fp, r4, lsl #18 │ │ │ │ + subseq lr, fp, r4, lsl #18 │ │ │ │ + subseq lr, fp, r0, lsl #18 │ │ │ │ subseq lr, fp, r0, lsl #18 │ │ │ │ - ldrsheq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ - ldrsheq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ ldrsheq lr, [fp], #-132 @ 0xffffff7c │ │ │ │ - ldrsheq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ - ldrsheq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ - subseq lr, fp, r4, ror #17 │ │ │ │ - ldrsbeq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ - ldrsbeq lr, [fp], #-128 @ 0xffffff80 │ │ │ │ + subseq lr, fp, r8, ror #17 │ │ │ │ + subseq lr, fp, r0, ror #17 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - subseq lr, fp, ip, lsr #14 │ │ │ │ + subseq lr, fp, ip, lsr r7 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ rsbseq r7, fp, ip, lsl #26 │ │ │ │ andeq r2, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq lr, fp, r4, lsr r5 │ │ │ │ + subseq lr, fp, r4, asr #10 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ rsbseq r7, fp, ip, lsr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, ip, ror #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, fp, r0, asr #5 │ │ │ │ - ldrsheq lr, [fp], #-32 @ 0xffffffe0 │ │ │ │ - rsbeq r3, lr, r4, ror r0 │ │ │ │ - subseq ip, fp, r0, lsr #20 │ │ │ │ - ldrheq ip, [fp], #-192 @ 0xffffff40 │ │ │ │ + ldrsbeq lr, [fp], #-32 @ 0xffffffe0 │ │ │ │ + subseq lr, fp, r0, lsl #6 │ │ │ │ + rsbeq r3, lr, r4, lsl #1 │ │ │ │ + subseq ip, fp, r0, lsr sl │ │ │ │ + subseq ip, fp, r0, asr #25 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2534ac │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -116224,15 +116224,15 @@ │ │ │ │ b 2534b4 │ │ │ │ ldr r2, [pc, #-116] @ 253794 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ b 253558 │ │ │ │ ldr r1, [pc, #-144] @ 253798 │ │ │ │ ldr r3, [pc, #-144] @ 25379c │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 25398c │ │ │ │ @@ -116258,15 +116258,15 @@ │ │ │ │ bl 23dcec │ │ │ │ b 253694 │ │ │ │ ldr r2, [pc, #-232] @ 2537ac │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ b 253558 │ │ │ │ bl 1e18a0 │ │ │ │ b 253510 │ │ │ │ ldr r2, [pc, #-264] @ 2537b0 │ │ │ │ ldr r3, [pc, #-264] @ 2537b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116301,28 +116301,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2537c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 253314 │ │ │ │ ldr r0, [pc, #-432] @ 2537c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 25330c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2537cc │ │ │ │ ldr r1, [pc, #-456] @ 2537d0 │ │ │ │ ldr r0, [pc, #-456] @ 2537d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2537d8 │ │ │ │ @@ -116346,53 +116346,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 253a70 │ │ │ │ ldr r1, [pc, #108] @ 253a88 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e11b4 │ │ │ │ + bl 5e11c4 │ │ │ │ ldr ip, [pc, #100] @ 253a8c │ │ │ │ ldr r2, [pc, #100] @ 253a90 │ │ │ │ ldr r1, [pc, #100] @ 253a94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e1f74 │ │ │ │ + bl 5e1f84 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 25329c │ │ │ │ ldr r1, [pc, #32] @ 253a98 │ │ │ │ add r1, pc, r1 │ │ │ │ b 253a1c │ │ │ │ - rsbeq r3, lr, r4, lsr r0 │ │ │ │ - subseq r9, fp, r0, lsr #8 │ │ │ │ - subseq r9, fp, ip, lsl #8 │ │ │ │ - subseq lr, fp, r8, lsl #7 │ │ │ │ - rsbeq r2, lr, r0, ror #31 │ │ │ │ - subseq r9, fp, r8, asr #7 │ │ │ │ - ldrsbeq r9, [fp], #-52 @ 0xffffffcc │ │ │ │ - subseq lr, fp, ip, lsl r3 │ │ │ │ + rsbeq r3, lr, r4, asr #32 │ │ │ │ + subseq r9, fp, r0, lsr r4 │ │ │ │ + subseq r9, fp, ip, lsl r4 │ │ │ │ + @ instruction: 0x005be398 │ │ │ │ + strdeq r2, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r9, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subseq r9, fp, r4, ror #7 │ │ │ │ + subseq lr, fp, ip, lsr #6 │ │ │ │ │ │ │ │ 00253a9c : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -116436,15 +116436,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 7f9494 │ │ │ │ + bl 7f94a4 │ │ │ │ ldr r6, [pc, #436] @ 253d10 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 253bf8 │ │ │ │ ldr r1, [pc, #424] @ 253d14 │ │ │ │ ldr r3, [pc, #424] @ 253d18 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -116480,23 +116480,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [pc, #280] @ 253d24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 253c30 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r0, r4 │ │ │ │ bl 252244 │ │ │ │ b 253bb4 │ │ │ │ ldr r3, [pc, #240] @ 253d28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -116514,35 +116514,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #160] @ 253d34 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 253d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 253c1c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 253d3c │ │ │ │ ldr r0, [pc, #116] @ 253d40 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 253c1c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 253d44 │ │ │ │ ldr r1, [pc, #88] @ 253d48 │ │ │ │ ldr r0, [pc, #88] @ 253d4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 253d50 │ │ │ │ @@ -116557,21 +116557,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ rsbseq r7, fp, r8, lsr r8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, fp, r8, lsl r1 │ │ │ │ - subseq sp, fp, r0, asr #27 │ │ │ │ - subseq lr, fp, r4, ror #1 │ │ │ │ - subseq sp, fp, ip, lsl #28 │ │ │ │ - rsbeq r2, lr, ip, lsl sp │ │ │ │ - subseq ip, fp, r8, asr #13 │ │ │ │ - subseq ip, fp, r8, asr r9 │ │ │ │ + subseq lr, fp, r8, lsr #2 │ │ │ │ + ldrsbeq sp, [fp], #-208 @ 0xffffff30 │ │ │ │ + ldrsheq lr, [fp], #-4 │ │ │ │ + subseq sp, fp, ip, lsl lr │ │ │ │ + rsbeq r2, lr, ip, lsr #26 │ │ │ │ + ldrsbeq ip, [fp], #-104 @ 0xffffff98 │ │ │ │ + subseq ip, fp, r8, ror #18 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2541f4 │ │ │ │ ldr ip, [pc, #1160] @ 2541f8 │ │ │ │ @@ -116748,22 +116748,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 254228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 253f48 │ │ │ │ ldr r3, [pc, #460] @ 25422c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253f64 │ │ │ │ @@ -116780,28 +116780,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #372] @ 254230 │ │ │ │ ldr r3, [pc, #372] @ 254234 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 254238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 253f64 │ │ │ │ ldr r3, [pc, #328] @ 25423c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253fc0 │ │ │ │ ldr r3, [pc, #280] @ 254220 │ │ │ │ @@ -116818,85 +116818,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 254240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 253fc0 │ │ │ │ ldr r0, [pc, #208] @ 254244 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 253f48 │ │ │ │ ldr r0, [pc, #184] @ 254248 │ │ │ │ ldr r3, [pc, #184] @ 25424c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 254250 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 253f64 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 254254 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 253fc0 │ │ │ │ ldr r3, [pc, #128] @ 254258 │ │ │ │ ldr r1, [pc, #128] @ 25425c │ │ │ │ ldr r0, [pc, #128] @ 254260 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 254264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, fp, r4, lsl #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, fp, ip, lsl r0 │ │ │ │ + subseq lr, fp, ip, lsr #32 │ │ │ │ rsbseq r7, fp, r8, lsr r6 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq r7, fp, ip, ror #10 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ andeq r3, r0, ip, lsl #26 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, fp, ip, lsl #27 │ │ │ │ + @ instruction: 0x005bdd9c │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq fp, r3, r4, asr #21 │ │ │ │ - @ instruction: 0x005bdd98 │ │ │ │ - @ instruction: 0x005bd990 │ │ │ │ + ldrdeq fp, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + subseq sp, fp, r8, lsr #27 │ │ │ │ + subseq sp, fp, r0, lsr #19 │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - subseq sp, fp, r0, asr #20 │ │ │ │ - subseq sp, fp, r8, lsr #25 │ │ │ │ - strdeq fp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - ldrheq sp, [fp], #-204 @ 0xffffff34 │ │ │ │ - subseq sp, fp, r8, lsr r9 │ │ │ │ - subseq sp, fp, r8, lsr #20 │ │ │ │ - rsbeq r2, lr, r0, lsr r8 │ │ │ │ - ldrsbeq ip, [fp], #-28 @ 0xffffffe4 │ │ │ │ - subseq ip, fp, ip, ror #8 │ │ │ │ + subseq sp, fp, r0, asr sl │ │ │ │ + ldrheq sp, [fp], #-200 @ 0xffffff38 │ │ │ │ + rsbeq fp, r3, r0, lsl #20 │ │ │ │ + subseq sp, fp, ip, asr #25 │ │ │ │ + subseq sp, fp, r8, asr #18 │ │ │ │ + subseq sp, fp, r8, lsr sl │ │ │ │ + rsbeq r2, lr, r0, asr #16 │ │ │ │ + subseq ip, fp, ip, ror #3 │ │ │ │ + subseq ip, fp, ip, ror r4 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 254688 │ │ │ │ ldr r3, [pc, #1032] @ 25468c │ │ │ │ @@ -116986,24 +116986,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2546b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2542cc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 24e288 │ │ │ │ mov r0, r4 │ │ │ │ bl 24ea38 │ │ │ │ b 25436c │ │ │ │ @@ -117025,22 +117025,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2546b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2546bc │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2544c8 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -117067,28 +117067,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #396] @ 2546c4 │ │ │ │ ldr r3, [pc, #396] @ 2546c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2546cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2542cc │ │ │ │ ldr r3, [pc, #352] @ 2546d0 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2544d4 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -117096,15 +117096,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2546d4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2542cc │ │ │ │ ldr r3, [pc, #296] @ 2546d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 254378 │ │ │ │ ldr r3, [pc, #228] @ 2546a8 │ │ │ │ @@ -117121,74 +117121,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2546dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 254378 │ │ │ │ ldr r0, [pc, #176] @ 2546e0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2544a4 │ │ │ │ ldr r0, [pc, #156] @ 2546e4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 254378 │ │ │ │ ldr r0, [pc, #136] @ 2546e8 │ │ │ │ ldr r3, [pc, #136] @ 2546ec │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2546f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2542cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, fp, r4, ror r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, fp, r0, asr r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r7, fp, r8, lsl r1 │ │ │ │ - @ instruction: 0x006e2696 │ │ │ │ + rsbeq r2, lr, r6, lsr #13 │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r4, r0, r0, lsl #19 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, fp, r4, ror sl │ │ │ │ + subseq sp, fp, r4, lsl #21 │ │ │ │ andeq r3, r0, ip, lsl #26 │ │ │ │ - subseq sp, fp, r8, lsr r9 │ │ │ │ - rsbeq r2, lr, lr, lsl r5 │ │ │ │ + subseq sp, fp, r8, asr #18 │ │ │ │ + rsbeq r2, lr, lr, lsr #10 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq fp, r3, r8, asr #12 │ │ │ │ - subseq sp, fp, ip, ror #19 │ │ │ │ - subseq sp, fp, r4, lsl r5 │ │ │ │ - rsbeq r2, lr, r2, ror r4 │ │ │ │ - subseq sp, fp, r4, asr #18 │ │ │ │ + rsbeq fp, r3, r8, asr r6 │ │ │ │ + ldrsheq sp, [fp], #-156 @ 0xffffff64 │ │ │ │ + subseq sp, fp, r4, lsr #10 │ │ │ │ + rsbeq r2, lr, r2, lsl #9 │ │ │ │ + subseq sp, fp, r4, asr r9 │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - subseq sp, fp, r4, lsl #11 │ │ │ │ - subseq sp, fp, ip, ror #15 │ │ │ │ - subseq sp, fp, r0, lsr #11 │ │ │ │ - rsbeq fp, r3, r0, lsr #10 │ │ │ │ - ldrheq sp, [fp], #-140 @ 0xffffff74 │ │ │ │ - subseq sp, fp, r8, ror #8 │ │ │ │ + @ instruction: 0x005bd594 │ │ │ │ + ldrsheq sp, [fp], #-124 @ 0xffffff84 │ │ │ │ + ldrheq sp, [fp], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq fp, r3, r0, lsr r5 │ │ │ │ + subseq sp, fp, ip, asr #17 │ │ │ │ + subseq sp, fp, r8, ror r4 │ │ │ │ │ │ │ │ 002546f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -117279,35 +117279,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 807510 │ │ │ │ + bl 807520 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 254838 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 254804 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2548d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8077e0 │ │ │ │ + bl 8077f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 807b30 │ │ │ │ + bl 807b40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -117359,20 +117359,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2549bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq sp, fp, r8, asr #8 │ │ │ │ + subseq sp, fp, r8, asr r4 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - rsbeq r2, lr, r8, lsl #1 │ │ │ │ - subseq fp, fp, r4, lsr sl │ │ │ │ - subseq fp, fp, r4, asr #25 │ │ │ │ + @ instruction: 0x006e2098 │ │ │ │ + subseq fp, fp, r4, asr #20 │ │ │ │ + ldrsbeq fp, [fp], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002549c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -117451,22 +117451,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 254b08 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 254ab0 │ │ │ │ ldr r0, [pc, #28] @ 254b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f2d04 │ │ │ │ + bl 6f2d14 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x007c4c98 │ │ │ │ - subseq sp, fp, r0, asr #8 │ │ │ │ + subseq sp, fp, r0, asr r4 │ │ │ │ │ │ │ │ 00254b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 254bc4 │ │ │ │ @@ -117523,17 +117523,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 254c44 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 254c28 │ │ │ │ - bl 5e4cc0 │ │ │ │ + bl 5e4cd0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249324 │ │ │ │ @@ -117551,21 +117551,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 254c9c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 254ca0 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ b 254c44 │ │ │ │ rsbseq r4, ip, r8, lsr #22 │ │ │ │ - subseq fp, fp, r0, asr pc │ │ │ │ - @ instruction: 0x006e1d9c │ │ │ │ - subseq fp, fp, r0, asr #14 │ │ │ │ + subseq fp, fp, r0, ror #30 │ │ │ │ + rsbeq r1, lr, ip, lsr #27 │ │ │ │ + subseq fp, fp, r0, asr r7 │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 00254ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -117597,25 +117597,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254d04 │ │ │ │ ldr r0, [pc, #3816] @ 255c18 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d09f0 │ │ │ │ + bl 7d0a00 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2498b0 │ │ │ │ cmp fp, #0 │ │ │ │ beq 25511c │ │ │ │ ldr r1, [pc, #3784] @ 255c1c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ ldr r1, [pc, #3768] @ 255c20 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -117628,68 +117628,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 255c24 │ │ │ │ ldr r9, [pc, #3716] @ 255c28 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ ldr r1, [pc, #3624] @ 255c2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2556d8 │ │ │ │ ldr r1, [pc, #3596] @ 255c30 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 255024 │ │ │ │ ldr r1, [pc, #3572] @ 255c34 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ cmp r0, r6 │ │ │ │ beq 254e60 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5f718c │ │ │ │ + bl 5f719c │ │ │ │ cmp r0, r6 │ │ │ │ beq 255760 │ │ │ │ ldr r2, [pc, #3536] @ 255c38 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 7d0014 │ │ │ │ + bl 7d0024 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -117713,15 +117713,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7d0038 │ │ │ │ + bl 7d0048 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 254ea8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -117731,15 +117731,15 @@ │ │ │ │ beq 255838 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 255c3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 7d0014 │ │ │ │ + bl 7d0024 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -117779,49 +117779,49 @@ │ │ │ │ bne 255824 │ │ │ │ mov r0, #8 │ │ │ │ bl 1e1240 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7d0038 │ │ │ │ + bl 7d0048 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254f70 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 255c40 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255668 │ │ │ │ ldr r1, [pc, #3072] @ 255c44 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255160 │ │ │ │ ldr r3, [pc, #3052] @ 255c48 │ │ │ │ ldr r2, [pc, #3052] @ 255c4c │ │ │ │ ldr r1, [pc, #3052] @ 255c50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 255c54 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2498b0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 255098 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77f9c0 │ │ │ │ + bl 77f9d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25511c │ │ │ │ ldr r2, [pc, #2988] @ 255c58 │ │ │ │ ldr r3, [pc, #2912] @ 255c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -117829,32 +117829,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 25572c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 77f9c0 │ │ │ │ + b 77f9d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7d09f0 │ │ │ │ + bl 7d0a00 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 254d3c │ │ │ │ ldr r3, [pc, #2916] @ 255c5c │ │ │ │ ldr ip, [pc, #2916] @ 255c60 │ │ │ │ ldr r1, [pc, #2916] @ 255c64 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 255c68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #2888] @ 255c6c │ │ │ │ ldr r3, [pc, #2792] @ 255c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117866,93 +117866,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 5f11c0 │ │ │ │ + bl 5f11d0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 255080 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 5ee0bc │ │ │ │ + bl 5ee0cc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2557f4 │ │ │ │ ldr r1, [pc, #2776] @ 255c70 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ ldr r1, [pc, #2760] @ 255c74 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 255c78 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ ldr r1, [pc, #2732] @ 255c7c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255240 │ │ │ │ - bl 58d5f8 │ │ │ │ + bl 58d608 │ │ │ │ mov r1, r5 │ │ │ │ - bl 58d2ac │ │ │ │ + bl 58d2bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 25584c │ │ │ │ mov r1, r6 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 255880 │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 5f2428 │ │ │ │ + bl 5f2438 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255080 │ │ │ │ ldr r1, [pc, #2616] @ 255c80 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 25526c │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2558b4 │ │ │ │ ldr r1, [pc, #2576] @ 255c84 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2557c4 │ │ │ │ ldr r1, [pc, #2540] @ 255c88 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255758 │ │ │ │ ldr r1, [pc, #2520] @ 255c8c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255844 │ │ │ │ @@ -117971,37 +117971,37 @@ │ │ │ │ bne 255a48 │ │ │ │ ldr r1, [pc, #2460] @ 255c98 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ ldr r1, [pc, #2436] @ 255c9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ ldr r1, [pc, #2412] @ 255ca0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 255ca4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 255384 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -118053,34 +118053,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2558f8 │ │ │ │ ldr r1, [pc, #2160] @ 255cb8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255910 │ │ │ │ mov r1, sl │ │ │ │ bl 4293c8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 255080 │ │ │ │ ldr r1, [pc, #2112] @ 255cbc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 25595c │ │ │ │ ldr r1, [pc, #2092] @ 255cc0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 237804 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -118111,104 +118111,104 @@ │ │ │ │ beq 25591c │ │ │ │ cmp r7, #0 │ │ │ │ bne 255b48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255bd8 │ │ │ │ - bl 5d9d88 │ │ │ │ + bl 5d9d98 │ │ │ │ ldr r3, [pc, #1916] @ 255cc4 │ │ │ │ ldr r2, [pc, #1916] @ 255cc8 │ │ │ │ ldr r1, [pc, #1916] @ 255ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #1884] @ 255cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e11b4 │ │ │ │ + bl 5e11c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5da0e4 │ │ │ │ + bl 5da0f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 255bc4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 25329c │ │ │ │ mov r0, r5 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r1, [pc, #1820] @ 255cd4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25562c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25562c │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 25562c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5d9d68 │ │ │ │ + bl 5d9d78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 255950 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255618 │ │ │ │ ldr r0, [pc, #1740] @ 255cd8 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f2d04 │ │ │ │ + bl 6f2d14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ cmp r7, #0 │ │ │ │ beq 25562c │ │ │ │ mov r0, r7 │ │ │ │ - bl 77f9c0 │ │ │ │ + bl 77f9d0 │ │ │ │ ldr r2, [pc, #1704] @ 255cdc │ │ │ │ ldr r3, [pc, #1496] @ 255c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2550c8 │ │ │ │ b 25572c │ │ │ │ ldr r0, [pc, #1668] @ 255ce0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d09f0 │ │ │ │ + bl 7d0a00 │ │ │ │ b 2550f0 │ │ │ │ ldr r1, [pc, #1652] @ 255ce4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7d023c │ │ │ │ + bl 7d024c │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 25517c │ │ │ │ b 255190 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 255730 │ │ │ │ - bl 77f9c0 │ │ │ │ + bl 77f9d0 │ │ │ │ ldr r2, [pc, #1596] @ 255ce8 │ │ │ │ ldr r3, [pc, #1376] @ 255c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118220,20 +118220,20 @@ │ │ │ │ b 2498b0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 255024 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255694 │ │ │ │ - bl 77f9c0 │ │ │ │ + bl 77f9d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2556a4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 77f9c0 │ │ │ │ + bl 77f9d0 │ │ │ │ ldr r2, [pc, #1500] @ 255cec │ │ │ │ ldr r3, [pc, #1276] @ 255c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118258,52 +118258,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 255cfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 255d00 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #1392] @ 255d04 │ │ │ │ ldr r3, [pc, #1144] @ 255c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2556c8 │ │ │ │ b 25572c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7d09f0 │ │ │ │ + bl 7d0a00 │ │ │ │ b 2550f0 │ │ │ │ ldr r3, [pc, #1340] @ 255d08 │ │ │ │ ldr r2, [pc, #1340] @ 255d0c │ │ │ │ ldr r1, [pc, #1340] @ 255d10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 255d14 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 255080 │ │ │ │ ldr r3, [pc, #1308] @ 255d18 │ │ │ │ ldr r2, [pc, #1308] @ 255d1c │ │ │ │ ldr r1, [pc, #1308] @ 255d20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 255d24 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 255080 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 254ff4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -118318,40 +118318,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 255d30 │ │ │ │ ldr r2, [pc, #1228] @ 255d34 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 255080 │ │ │ │ ldr r3, [pc, #1200] @ 255d38 │ │ │ │ ldr r1, [pc, #1200] @ 255d3c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 255d40 │ │ │ │ ldr r2, [pc, #1192] @ 255d44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 255080 │ │ │ │ ldr r3, [pc, #1164] @ 255d48 │ │ │ │ ldr r2, [pc, #1164] @ 255d4c │ │ │ │ ldr r1, [pc, #1164] @ 255d50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 255d54 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 255080 │ │ │ │ mov r0, sl │ │ │ │ bl 268580 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255430 │ │ │ │ b 255080 │ │ │ │ ldr r0, [pc, #1112] @ 255d58 │ │ │ │ @@ -118369,25 +118369,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 249324 │ │ │ │ cmn r0, #1 │ │ │ │ beq 255b2c │ │ │ │ ldr r1, [pc, #1052] @ 255d5c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255b10 │ │ │ │ cmp r7, #0 │ │ │ │ bne 255624 │ │ │ │ b 25562c │ │ │ │ bl 237624 │ │ │ │ mov r5, r0 │ │ │ │ b 2554cc │ │ │ │ mov r0, sl │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 255080 │ │ │ │ ldr r3, [pc, #996] @ 255d60 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2553e8 │ │ │ │ ldr r3, [pc, #980] @ 255d64 │ │ │ │ @@ -118408,26 +118408,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 255d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2553e8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 25511c │ │ │ │ ldr r2, [pc, #844] @ 255d70 │ │ │ │ ldr r3, [pc, #488] @ 255c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118444,15 +118444,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 255d80 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 255080 │ │ │ │ ldr r3, [pc, #736] @ 255d60 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 255428 │ │ │ │ @@ -118473,192 +118473,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 255d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 255428 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 255950 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 255950 │ │ │ │ b 2555e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2498b0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2550a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77f9c0 │ │ │ │ + bl 77f9d0 │ │ │ │ b 2550a4 │ │ │ │ ldr r3, [pc, #568] @ 255d88 │ │ │ │ ldr r2, [pc, #568] @ 255d8c │ │ │ │ ldr r1, [pc, #568] @ 255d90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 255d94 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2498b0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77f9c0 │ │ │ │ + bl 77f9d0 │ │ │ │ b 2550a4 │ │ │ │ ldr r0, [pc, #520] @ 255d98 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2553e8 │ │ │ │ ldr r0, [pc, #496] @ 255d9c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 255428 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r0, r4 │ │ │ │ bl 2498b0 │ │ │ │ b 2550a4 │ │ │ │ ldr r3, [pc, #448] @ 255da0 │ │ │ │ ldr r2, [pc, #448] @ 255da4 │ │ │ │ ldr r1, [pc, #448] @ 255da8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 255dac │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 255bcc │ │ │ │ rsbseq r6, fp, r8, lsr r7 │ │ │ │ rsbseq r6, fp, r4, lsr #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, ip, ip, lsr #20 │ │ │ │ ldrsbeq r4, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - subseq sp, fp, r8, ror #10 │ │ │ │ - rsbeq r4, r5, r8, lsl #27 │ │ │ │ - subseq sp, fp, r0, lsl r2 │ │ │ │ - subseq sp, fp, r4, lsl r2 │ │ │ │ - strdeq r0, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsbeq r3, [ip], #-208 @ 0xffffff30 │ │ │ │ - subseq sp, fp, r0, lsl #3 │ │ │ │ - rsbeq r0, r4, r8, ror r2 │ │ │ │ - subseq sp, fp, r0, lsl #1 │ │ │ │ - ldrsbeq ip, [fp], #-240 @ 0xffffff10 │ │ │ │ - rsbeq ip, r5, r8, lsr r6 │ │ │ │ - rsbeq r1, lr, r8, lsr #19 │ │ │ │ - subseq ip, fp, ip, lsr #31 │ │ │ │ - subseq fp, fp, r8, asr #6 │ │ │ │ + subseq sp, fp, r8, ror r5 │ │ │ │ + @ instruction: 0x00654d98 │ │ │ │ + subseq sp, fp, r0, lsr #4 │ │ │ │ + subseq sp, fp, r4, lsr #4 │ │ │ │ + rsbeq r0, r4, r0, lsl #6 │ │ │ │ + subseq r3, ip, r0, ror #27 │ │ │ │ + @ instruction: 0x005bd190 │ │ │ │ + rsbeq r0, r4, r8, lsl #5 │ │ │ │ + @ instruction: 0x005bd090 │ │ │ │ + subseq ip, fp, r0, ror #31 │ │ │ │ + rsbeq ip, r5, r8, asr #12 │ │ │ │ + strheq r1, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq ip, [fp], #-252 @ 0xffffff04 │ │ │ │ + subseq fp, fp, r8, asr r3 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ rsbseq r6, fp, r8, asr #6 │ │ │ │ - rsbeq r1, lr, r0, lsl r9 │ │ │ │ - @ instruction: 0x005bce98 │ │ │ │ - ldrheq fp, [fp], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r1, lr, r0, lsr #18 │ │ │ │ + subseq ip, fp, r8, lsr #29 │ │ │ │ + subseq fp, fp, r8, asr #5 │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ ldrsbeq r6, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsbeq ip, [fp], #-232 @ 0xffffff18 │ │ │ │ - ldrsbeq ip, [fp], #-224 @ 0xffffff20 │ │ │ │ - subseq r6, fp, r8, ror #24 │ │ │ │ - rsbeq pc, r3, ip, asr #30 │ │ │ │ - subseq ip, fp, r8, asr #28 │ │ │ │ - subseq ip, fp, r0, lsr #29 │ │ │ │ - subseq r4, ip, ip, asr #24 │ │ │ │ + subseq ip, fp, r8, ror #29 │ │ │ │ + subseq ip, fp, r0, ror #29 │ │ │ │ + subseq r6, fp, r8, ror ip │ │ │ │ + rsbeq pc, r3, ip, asr pc @ │ │ │ │ + subseq ip, fp, r8, asr lr │ │ │ │ + ldrheq ip, [fp], #-224 @ 0xffffff20 │ │ │ │ + subseq r4, ip, ip, asr ip │ │ │ │ + ldrheq ip, [fp], #-228 @ 0xffffff1c │ │ │ │ subseq ip, fp, r4, lsr #29 │ │ │ │ - @ instruction: 0x005bce94 │ │ │ │ - subseq ip, fp, ip, lsl #29 │ │ │ │ - rsbeq r1, r4, r4, lsr sl │ │ │ │ - subseq ip, fp, r0, lsl #29 │ │ │ │ - subseq ip, fp, ip, ror #28 │ │ │ │ - subseq ip, fp, r0, ror #28 │ │ │ │ + @ instruction: 0x005bce9c │ │ │ │ + rsbeq r1, r4, r4, asr #20 │ │ │ │ + @ instruction: 0x005bce90 │ │ │ │ + subseq ip, fp, ip, ror lr │ │ │ │ + subseq ip, fp, r0, ror lr │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - subseq ip, fp, r0, lsl lr │ │ │ │ - subseq r9, fp, r4, lsl #30 │ │ │ │ - rsbeq ip, r8, r0, lsr r4 │ │ │ │ - rsbeq r1, lr, r0, asr #9 │ │ │ │ - subseq r7, fp, r8, lsr #17 │ │ │ │ - ldrheq r7, [fp], #-140 @ 0xffffff74 │ │ │ │ - subseq ip, fp, r8, asr #26 │ │ │ │ - rsbeq r4, r5, r4, asr #10 │ │ │ │ - ldrheq ip, [fp], #-200 @ 0xffffff38 │ │ │ │ + subseq ip, fp, r0, lsr #28 │ │ │ │ + subseq r9, fp, r4, lsl pc │ │ │ │ + rsbeq ip, r8, r0, asr #8 │ │ │ │ + ldrdeq r1, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq r7, [fp], #-136 @ 0xffffff78 │ │ │ │ + subseq r7, fp, ip, asr #17 │ │ │ │ + subseq ip, fp, r8, asr sp │ │ │ │ + rsbeq r4, r5, r4, asr r5 │ │ │ │ + subseq ip, fp, r8, asr #25 │ │ │ │ rsbseq r5, fp, r0, asr #27 │ │ │ │ rsbseq r4, ip, ip, lsr #1 │ │ │ │ - rsbeq ip, r5, ip │ │ │ │ + rsbeq ip, r5, ip, lsl r0 │ │ │ │ rsbseq r5, fp, r8, asr #26 │ │ │ │ rsbseq r5, fp, r4, ror #25 │ │ │ │ ldrheq r5, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - subseq ip, fp, r4, ror #16 │ │ │ │ - @ instruction: 0x006e1298 │ │ │ │ - subseq sl, fp, ip, lsr ip │ │ │ │ + subseq ip, fp, r4, ror r8 │ │ │ │ + rsbeq r1, lr, r8, lsr #5 │ │ │ │ + subseq sl, fp, ip, asr #24 │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ rsbseq r5, fp, r0, ror #24 │ │ │ │ - rsbeq r1, lr, r8, lsr r2 │ │ │ │ - subseq ip, fp, r0, asr r9 │ │ │ │ - ldrsbeq sl, [fp], #-184 @ 0xffffff48 │ │ │ │ + rsbeq r1, lr, r8, asr #4 │ │ │ │ + subseq ip, fp, r0, ror #18 │ │ │ │ + subseq sl, fp, r8, ror #23 │ │ │ │ andeq r1, r0, lr, lsl r0 │ │ │ │ - rsbeq r1, lr, r8, lsl #4 │ │ │ │ - subseq ip, fp, r0, asr #16 │ │ │ │ - subseq sl, fp, r8, lsr #23 │ │ │ │ + rsbeq r1, lr, r8, lsl r2 │ │ │ │ + subseq ip, fp, r0, asr r8 │ │ │ │ + ldrheq sl, [fp], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - subseq ip, fp, r8, asr #16 │ │ │ │ - subseq sl, fp, r0, asr fp │ │ │ │ - rsbeq r1, lr, r8, lsr #3 │ │ │ │ + subseq ip, fp, r8, asr r8 │ │ │ │ + subseq sl, fp, r0, ror #22 │ │ │ │ + strheq r1, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r1, r0, r2 │ │ │ │ - subseq ip, fp, r4, lsr r8 │ │ │ │ - subseq sl, fp, ip, lsl fp │ │ │ │ - rsbeq r1, lr, r4, ror r1 │ │ │ │ + subseq ip, fp, r4, asr #16 │ │ │ │ + subseq sl, fp, ip, lsr #22 │ │ │ │ + rsbeq r1, lr, r4, lsl #3 │ │ │ │ andeq r1, r0, sl │ │ │ │ - rsbeq r1, lr, r8, asr #2 │ │ │ │ - subseq ip, fp, r8, lsr #16 │ │ │ │ - subseq sl, fp, r8, ror #21 │ │ │ │ + rsbeq r1, lr, r8, asr r1 │ │ │ │ + subseq ip, fp, r8, lsr r8 │ │ │ │ + ldrsheq sl, [fp], #-168 @ 0xffffff58 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - strheq r4, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, r5, ip, asr #3 │ │ │ │ @ instruction: 0x00004bb4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq ip, [fp], #-120 @ 0xffffff88 │ │ │ │ + subseq ip, fp, r8, asr #15 │ │ │ │ ldrsbeq r5, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - strheq r0, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - subseq ip, fp, r8, lsr #14 │ │ │ │ - subseq sl, fp, r4, asr r9 │ │ │ │ + rsbeq r0, lr, r4, asr #31 │ │ │ │ + subseq ip, fp, r8, lsr r7 │ │ │ │ + subseq sl, fp, r4, ror #18 │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - ldrheq ip, [fp], #-108 @ 0xffffff94 │ │ │ │ - strheq r0, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - subseq ip, fp, r0, lsl r7 │ │ │ │ - subseq sl, fp, ip, asr r8 │ │ │ │ + subseq ip, fp, ip, asr #13 │ │ │ │ + rsbeq r0, lr, r4, asr #29 │ │ │ │ + subseq ip, fp, r0, lsr #14 │ │ │ │ + subseq sl, fp, ip, ror #16 │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - subseq ip, fp, r4, lsl #13 │ │ │ │ - subseq ip, fp, r0, ror #12 │ │ │ │ - rsbeq r0, lr, r4, lsr #28 │ │ │ │ - subseq ip, fp, r8, lsr #13 │ │ │ │ - subseq sl, fp, r4, asr #15 │ │ │ │ + @ instruction: 0x005bc694 │ │ │ │ + subseq ip, fp, r0, ror r6 │ │ │ │ + rsbeq r0, lr, r4, lsr lr │ │ │ │ + ldrheq ip, [fp], #-104 @ 0xffffff98 │ │ │ │ + ldrsbeq sl, [fp], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 00255db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -118680,73 +118680,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255dec │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d9f5c │ │ │ │ + bl 5d9f6c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255e84 │ │ │ │ ldr r3, [pc, #120] @ 255ea4 │ │ │ │ ldr r2, [pc, #120] @ 255ea8 │ │ │ │ ldr r1, [pc, #120] @ 255eac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #92] @ 255eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e11b4 │ │ │ │ + bl 5e11c4 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 25329c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 589d8c │ │ │ │ + b 589d9c │ │ │ │ cmp r4, #0 │ │ │ │ bne 255e10 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ rsbseq r3, ip, r0, asr #18 │ │ │ │ - ldrdeq r0, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - subseq r6, fp, r4, asr #31 │ │ │ │ + rsbeq r0, lr, ip, ror #23 │ │ │ │ ldrsbeq r6, [fp], #-244 @ 0xffffff0c │ │ │ │ - subseq fp, fp, r0, asr pc │ │ │ │ + subseq r6, fp, r4, ror #31 │ │ │ │ + subseq fp, fp, r0, ror #30 │ │ │ │ │ │ │ │ 00255eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 255f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7ce070 │ │ │ │ + bl 7ce080 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 255f24 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 255f24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d1304 │ │ │ │ + bl 7d1314 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118756,16 +118756,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 255f44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 255ef0 │ │ │ │ - rsbeq pc, r3, r4, lsr #4 │ │ │ │ - ldrsbeq r5, [fp], #-144 @ 0xffffff70 │ │ │ │ + rsbeq pc, r3, r4, lsr r2 @ │ │ │ │ + subseq r5, fp, r0, ror #19 │ │ │ │ │ │ │ │ 00255f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -118777,15 +118777,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7d0f0c │ │ │ │ + bl 7d0f1c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 256038 │ │ │ │ ldr r3, [pc, #348] @ 2560fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 255fbc │ │ │ │ @@ -118823,15 +118823,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 256104 │ │ │ │ ldr r9, [pc, #196] @ 256108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7ce070 │ │ │ │ + bl 7ce080 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 1e39b8 │ │ │ │ ldr r1, [pc, #168] @ 25610c │ │ │ │ mov r2, #8 │ │ │ │ @@ -118844,44 +118844,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e12b8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7d09f0 │ │ │ │ + bl 7d0a00 │ │ │ │ cmp r0, #0 │ │ │ │ bne 256074 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7d0f14 │ │ │ │ + bl 7d0f24 │ │ │ │ cmp r5, #0 │ │ │ │ bne 255f98 │ │ │ │ ldr r3, [pc, #80] @ 256110 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 255fd4 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 249a2c │ │ │ │ b 255fd4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ mvn r0, #0 │ │ │ │ b 255ff8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, fp, r8, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, ip, ip, ror #14 │ │ │ │ ldrsheq r5, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - strheq pc, [r3], #-0 @ │ │ │ │ - subseq ip, fp, r0, lsr #5 │ │ │ │ - subseq ip, fp, r0, lsl #5 │ │ │ │ + rsbeq pc, r3, r0, asr #1 │ │ │ │ + ldrheq ip, [fp], #-32 @ 0xffffffe0 │ │ │ │ + @ instruction: 0x005bc290 │ │ │ │ rsbseq r3, ip, ip, asr #12 │ │ │ │ │ │ │ │ 00256114 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 1e1240 │ │ │ │ @@ -118908,15 +118908,15 @@ │ │ │ │ bl 24c154 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 24e184 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -118994,15 +118994,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -119064,18 +119064,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e0fa0 │ │ │ │ b 2563a0 │ │ │ │ ldrsheq r5, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - subseq ip, fp, r8, lsr #1 │ │ │ │ + ldrheq ip, [fp], #-8 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x005bbf90 │ │ │ │ - subseq fp, fp, r4, lsr #30 │ │ │ │ + subseq fp, fp, r0, lsr #31 │ │ │ │ + subseq fp, fp, r4, lsr pc │ │ │ │ │ │ │ │ 00256400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -119083,15 +119083,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 256430 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 1e3520 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ea804 │ │ │ │ + b 7ea814 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -119611,17 +119611,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007b4f90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, fp, r0, ror #24 │ │ │ │ - strheq pc, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - subseq fp, fp, r8, ror #13 │ │ │ │ - subseq fp, fp, r4, lsl #14 │ │ │ │ + rsbeq pc, sp, r0, asr #31 │ │ │ │ + ldrsheq fp, [fp], #-104 @ 0xffffff98 │ │ │ │ + subseq fp, fp, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -120157,17 +120157,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r4, fp, r8, asr #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, fp, r0, lsl r4 │ │ │ │ - rsbeq pc, sp, ip, lsr #14 │ │ │ │ - subseq sl, fp, r4, ror #28 │ │ │ │ - subseq sl, fp, r0, lsl #29 │ │ │ │ + rsbeq pc, sp, ip, lsr r7 @ │ │ │ │ + subseq sl, fp, r4, ror lr │ │ │ │ + @ instruction: 0x005bae90 │ │ │ │ │ │ │ │ 00257508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -120360,25 +120360,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -120410,15 +120410,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 1e39b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 25790c │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120432,15 +120432,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -120755,15 +120755,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 257b74 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e3bb0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 25807c │ │ │ │ bl 23f350 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 1e1360 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120783,15 +120783,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 1e2e00 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e3bb0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 25807c │ │ │ │ bl 23f350 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 1e1360 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120845,15 +120845,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 24e104 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 258080 │ │ │ │ ldr r3, [pc, #156] @ 25805c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -120891,17 +120891,17 @@ │ │ │ │ bl 1e10cc │ │ │ │ mvn r0, #0 │ │ │ │ b 257fb4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, fp, r4, ror #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - rsbeq lr, sp, r4, ror pc │ │ │ │ + rsbeq lr, sp, r4, lsl #31 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - subseq r7, fp, r4, asr #20 │ │ │ │ + subseq r7, fp, r4, asr sl │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ rsbseq r3, fp, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -120911,15 +120911,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 1e130c │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 1e2020 │ │ │ │ @@ -121030,15 +121030,15 @@ │ │ │ │ beq 2583c0 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 258364 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -121074,15 +121074,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 24e104 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121157,18 +121157,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e0fa0 │ │ │ │ b 258454 │ │ │ │ rsbseq r3, fp, ip, asr #3 │ │ │ │ andeq r1, r0, r0, lsl #14 │ │ │ │ andeq r2, r0, r4, lsr fp │ │ │ │ - subseq r9, fp, r4, lsl #30 │ │ │ │ + subseq r9, fp, r4, lsl pc │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r9, fp, r8, asr pc │ │ │ │ - subseq r9, fp, r8, lsl #29 │ │ │ │ + subseq r9, fp, r8, ror #30 │ │ │ │ + @ instruction: 0x005b9e98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 258754 │ │ │ │ @@ -121288,15 +121288,15 @@ │ │ │ │ bgt 25856c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 25870c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 25870c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -121315,15 +121315,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2586e4 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ b 258710 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 258760 │ │ │ │ ldr r3, [pc, #60] @ 258758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121492,15 +121492,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 258a38 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121518,15 +121518,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 258a14 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ b 258a3c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 258a88 │ │ │ │ ldr r3, [pc, #60] @ 258a84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121694,15 +121694,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 258d60 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121720,15 +121720,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 258d3c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ b 258d64 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 258db0 │ │ │ │ ldr r3, [pc, #60] @ 258dac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121875,32 +121875,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x006ddd94 │ │ │ │ - rsbeq sp, sp, ip, asr sp │ │ │ │ - rsbeq sp, sp, r4, lsr #26 │ │ │ │ - rsbeq sp, sp, ip, ror #25 │ │ │ │ - rsbeq sp, sp, ip, lsr #25 │ │ │ │ + rsbeq sp, sp, r4, lsr #27 │ │ │ │ + rsbeq sp, sp, ip, ror #26 │ │ │ │ + rsbeq sp, sp, r4, lsr sp │ │ │ │ + strdeq sp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + strheq sp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -122115,15 +122115,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 25920c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, fp, ip, ror #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, sp, r0, lsl fp │ │ │ │ + rsbeq sp, sp, r0, lsr #22 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ rsbseq r2, fp, r8, lsr #2 │ │ │ │ rsbseq r2, fp, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -122187,15 +122187,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq sp, sp, r0, asr #16 │ │ │ │ + rsbeq sp, sp, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 259740 │ │ │ │ mov r7, r3 │ │ │ │ @@ -122243,15 +122243,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 25971c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2f20 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2ee4 │ │ │ │ @@ -122327,15 +122327,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 24e104 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 259758 │ │ │ │ ldr r3, [pc, #92] @ 259744 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -122865,15 +122865,15 @@ │ │ │ │ b 259ea0 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 259dcc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, fp, ip, ror #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006dd390 │ │ │ │ + rsbeq sp, sp, r0, lsr #7 │ │ │ │ rsbseq r1, fp, r0, ror #16 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -122884,15 +122884,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 25ae6c │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25a738 │ │ │ │ @@ -122938,25 +122938,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 25ae70 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ cmp r0, #1 │ │ │ │ ble 25a2d4 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -123082,20 +123082,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 807e4c │ │ │ │ + bl 807e5c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 807e24 │ │ │ │ + bl 807e34 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25a3f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 25a04c │ │ │ │ @@ -123275,15 +123275,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 25ac20 │ │ │ │ @@ -123384,15 +123384,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 25ae8c │ │ │ │ bl 1e39b8 │ │ │ │ ldr r3, [pc, #1860] @ 25ae90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 7c5704 │ │ │ │ + bl 7c5714 │ │ │ │ b 259fa8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 25a1a8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 25a0f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 25a364 │ │ │ │ @@ -123435,15 +123435,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 25a7e4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 25bdcc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 809a70 │ │ │ │ + bl 809a80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 25a844 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 25a960 │ │ │ │ @@ -123655,15 +123655,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 25a664 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -123838,26 +123838,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 25a13c │ │ │ │ mov ip, #0 │ │ │ │ b 25a3bc │ │ │ │ rsbseq r1, fp, r4, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - ldrdeq ip, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq ip, sp, ip, asr #19 │ │ │ │ + rsbeq ip, sp, r8, ror #23 │ │ │ │ + ldrdeq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ ldrsheq r1, [fp], #-8 @ │ │ │ │ - rsbeq ip, sp, r8, ror #15 │ │ │ │ + strdeq ip, [sp], #-120 @ 0xffffff88 @ │ │ │ │ rsbseq r0, fp, r8, ror #30 │ │ │ │ - rsbeq ip, sp, r8, ror #14 │ │ │ │ - rsbeq ip, sp, r4, ror #13 │ │ │ │ + rsbeq ip, sp, r8, ror r7 │ │ │ │ + strdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ ldrheq r0, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x006dc29c │ │ │ │ - rsbeq ip, sp, r0, ror #4 │ │ │ │ + rsbeq ip, sp, ip, lsr #5 │ │ │ │ + rsbeq ip, sp, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -123879,15 +123879,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 25af70 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 25af50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123955,15 +123955,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq fp, sp, r8, asr sp │ │ │ │ + rsbeq fp, sp, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -124001,15 +124001,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 25bac0 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 807e10 │ │ │ │ + bl 807e20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25ba54 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 25b98c │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -124019,15 +124019,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 25bac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 25baac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -124626,16 +124626,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 25b3c8 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 25b290 │ │ │ │ - rsbeq fp, sp, r8, asr fp │ │ │ │ - rsbeq fp, sp, r4, lsl fp │ │ │ │ + rsbeq fp, sp, r8, ror #22 │ │ │ │ + rsbeq fp, sp, r4, lsr #22 │ │ │ │ │ │ │ │ 0025bac8 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -124670,28 +124670,28 @@ │ │ │ │ bl 1e3520 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 25bb20 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 7ea804 │ │ │ │ + b 7ea814 │ │ │ │ │ │ │ │ 0025bb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -124943,21 +124943,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -125072,15 +125072,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq sl, sp, r8, lsr #29 │ │ │ │ + strheq sl, [sp], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -125382,19 +125382,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq pc, sl, r8, ror #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, sl, r0, lsl #1 │ │ │ │ - rsbeq sl, sp, r8, lsl #22 │ │ │ │ + rsbeq sl, sp, r8, lsl fp │ │ │ │ rsbseq lr, sl, ip, asr #28 │ │ │ │ - rsbeq sl, sp, r4, lsr #19 │ │ │ │ - ldrheq r5, [fp], #-208 @ 0xffffff30 │ │ │ │ - subseq r5, fp, r4, asr #27 │ │ │ │ + strheq sl, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + subseq r5, fp, r0, asr #27 │ │ │ │ + ldrsbeq r5, [fp], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -125625,15 +125625,15 @@ │ │ │ │ bhi 25c89c │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -125650,15 +125650,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 25cb0c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -126489,20 +126489,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrsheq lr, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x006d9b98 │ │ │ │ + rsbeq r9, sp, r8, lsr #23 │ │ │ │ rsbseq sp, sl, ip, lsl #29 │ │ │ │ rsbseq sp, sl, r4, asr #28 │ │ │ │ - rsbeq r9, sp, r4, asr r8 │ │ │ │ - subseq r4, fp, r0, ror #24 │ │ │ │ - subseq r4, fp, r4, ror ip │ │ │ │ + rsbeq r9, sp, r4, ror #16 │ │ │ │ + subseq r4, fp, r0, ror ip │ │ │ │ + subseq r4, fp, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -126855,19 +126855,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sp, sl, r0, lsr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r9, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, sp, r4, ror #11 │ │ │ │ rsbseq sp, sl, r4, lsr #18 │ │ │ │ - @ instruction: 0x006d929c │ │ │ │ - subseq r4, fp, r8, lsr #13 │ │ │ │ - ldrheq r4, [fp], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r9, sp, ip, lsr #5 │ │ │ │ + ldrheq r4, [fp], #-104 @ 0xffffff98 │ │ │ │ + subseq r4, fp, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127218,19 +127218,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq sp, sl, ip, ror r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, sp, r4, lsr #32 │ │ │ │ + rsbeq r9, sp, r4, lsr r0 │ │ │ │ rsbseq sp, sl, r4, ror r3 │ │ │ │ - strdeq r8, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsheq r4, [fp], #-12 │ │ │ │ - subseq r4, fp, r0, lsl r1 │ │ │ │ + rsbeq r8, sp, r0, lsl #26 │ │ │ │ + subseq r4, fp, ip, lsl #2 │ │ │ │ + subseq r4, fp, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -127966,20 +127966,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq ip, sl, r8, ror #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, sp, r4, lsl #9 │ │ │ │ + @ instruction: 0x006d8494 │ │ │ │ rsbseq ip, sl, r8, ror r7 │ │ │ │ rsbseq ip, sl, r0, lsr r7 │ │ │ │ - rsbeq r8, sp, r0, asr #2 │ │ │ │ - subseq r3, fp, ip, asr #10 │ │ │ │ - subseq r3, fp, r0, ror #10 │ │ │ │ + rsbeq r8, sp, r0, asr r1 │ │ │ │ + subseq r3, fp, ip, asr r5 │ │ │ │ + subseq r3, fp, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128332,19 +128332,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq ip, sl, ip, lsl r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r0, asr #29 │ │ │ │ + ldrdeq r7, [sp], #-224 @ 0xffffff20 @ │ │ │ │ rsbseq ip, sl, r0, lsl r2 │ │ │ │ - rsbeq r7, sp, r8, lsl #23 │ │ │ │ - @ instruction: 0x005b2f94 │ │ │ │ - subseq r2, fp, r8, lsr #31 │ │ │ │ + @ instruction: 0x006d7b98 │ │ │ │ + subseq r2, fp, r4, lsr #31 │ │ │ │ + ldrheq r2, [fp], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128695,19 +128695,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq fp, sl, r8, ror #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sp, r0, lsl r9 │ │ │ │ + rsbeq r7, sp, r0, lsr #18 │ │ │ │ rsbseq fp, sl, r0, ror #24 │ │ │ │ - ldrdeq r7, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r2, fp, r8, ror #19 │ │ │ │ - ldrsheq r2, [fp], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r7, sp, ip, ror #11 │ │ │ │ + ldrsheq r2, [fp], #-152 @ 0xffffff68 │ │ │ │ + subseq r2, fp, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -129453,20 +129453,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrheq fp, [sl], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r6, sp, r0, lsr #26 │ │ │ │ + rsbeq r6, sp, r0, lsr sp │ │ │ │ rsbseq fp, sl, r4, lsl #1 │ │ │ │ rsbseq fp, sl, r4, lsr r0 │ │ │ │ - rsbeq r6, sp, r4, lsl #20 │ │ │ │ - subseq r1, fp, r0, lsl lr │ │ │ │ - subseq r1, fp, r4, lsr #28 │ │ │ │ + rsbeq r6, sp, r4, lsl sl │ │ │ │ + subseq r1, fp, r0, lsr #28 │ │ │ │ + subseq r1, fp, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -130212,20 +130212,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrsbeq sl, [sl], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r6, sp, r4, asr #2 │ │ │ │ + rsbeq r6, sp, r4, asr r1 │ │ │ │ rsbseq sl, sl, r8, lsr #9 │ │ │ │ rsbseq sl, sl, r8, asr r4 │ │ │ │ - rsbeq r5, sp, r8, lsr #28 │ │ │ │ - subseq r1, fp, r4, lsr r2 │ │ │ │ - subseq r1, fp, r8, asr #4 │ │ │ │ + rsbeq r5, sp, r8, lsr lr │ │ │ │ + subseq r1, fp, r4, asr #4 │ │ │ │ + subseq r1, fp, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -130982,20 +130982,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrsheq sl, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, sp, ip, lsr r5 │ │ │ │ + rsbeq r5, sp, ip, asr #10 │ │ │ │ rsbseq r9, sl, r0, lsr #17 │ │ │ │ rsbseq r9, sl, r0, asr r8 │ │ │ │ - rsbeq r5, sp, r0, lsr #4 │ │ │ │ - subseq r0, fp, ip, lsr #12 │ │ │ │ - subseq r0, fp, r0, asr #12 │ │ │ │ + rsbeq r5, sp, r0, lsr r2 │ │ │ │ + subseq r0, fp, ip, lsr r6 │ │ │ │ + subseq r0, fp, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -131752,20 +131752,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrsheq r9, [sl], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, sp, r4, lsr r9 │ │ │ │ + rsbeq r4, sp, r4, asr #18 │ │ │ │ @ instruction: 0x007a8c98 │ │ │ │ rsbseq r8, sl, r8, asr #24 │ │ │ │ - rsbeq r4, sp, r8, lsl r6 │ │ │ │ - subseq pc, sl, r4, lsr #20 │ │ │ │ - subseq pc, sl, r8, lsr sl @ │ │ │ │ + rsbeq r4, sp, r8, lsr #12 │ │ │ │ + subseq pc, sl, r4, lsr sl @ │ │ │ │ + subseq pc, sl, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -131780,15 +131780,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 262e70 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -131861,15 +131861,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 262be0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2634c4 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -131894,15 +131894,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 263490 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -132461,19 +132461,19 @@ │ │ │ │ bl 1e0fa0 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 262c5c │ │ │ │ ldrsheq r8, [sl], #-148 @ 0xffffff6c @ │ │ │ │ andeq r1, r0, r0, lsl #14 │ │ │ │ andeq r2, r0, r4, lsr fp │ │ │ │ - subseq pc, sl, r8, asr #14 │ │ │ │ + subseq pc, sl, r8, asr r7 @ │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq lr, sl, r4, lsl #31 │ │ │ │ - subseq lr, sl, ip, asr lr │ │ │ │ + @ instruction: 0x005aef94 │ │ │ │ + subseq lr, sl, ip, ror #28 │ │ │ │ │ │ │ │ 002634e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -132523,22 +132523,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2635a8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 1e3520 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 7ea804 │ │ │ │ + b 7ea814 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 263874 │ │ │ │ ldr r3, [pc, #656] @ 263878 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -132626,22 +132626,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 263898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 263780 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2636cc │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -132667,66 +132667,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #168] @ 2638a0 │ │ │ │ ldr r3, [pc, #168] @ 2638a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2638a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263634 │ │ │ │ ldr r0, [pc, #124] @ 2638ac │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263768 │ │ │ │ ldr r0, [pc, #100] @ 2638b0 │ │ │ │ ldr r3, [pc, #100] @ 2638b4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2638b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263634 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r0, lsl lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r7, [sl], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x007a7d9c │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq lr, [sl], #-200 @ 0xffffff38 │ │ │ │ + subseq lr, sl, r8, asr #25 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq ip, r2, r8, lsl #7 │ │ │ │ - ldrsbeq lr, [sl], #-200 @ 0xffffff38 │ │ │ │ - subseq lr, sl, r4, asr r2 │ │ │ │ - subseq lr, sl, r8, asr #24 │ │ │ │ - rsbeq ip, r2, r4, lsr r3 │ │ │ │ - subseq lr, sl, ip, ror ip │ │ │ │ - subseq lr, sl, ip, ror r2 │ │ │ │ + @ instruction: 0x0062c398 │ │ │ │ + subseq lr, sl, r8, ror #25 │ │ │ │ + subseq lr, sl, r4, ror #4 │ │ │ │ + subseq lr, sl, r8, asr ip │ │ │ │ + rsbeq ip, r2, r4, asr #6 │ │ │ │ + subseq lr, sl, ip, lsl #25 │ │ │ │ + subseq lr, sl, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 263d98 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -132803,55 +132803,55 @@ │ │ │ │ bne 263ab4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 5dcd58 │ │ │ │ + bl 5dcd68 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 263bc4 │ │ │ │ ldr fp, [pc, #916] @ 263db4 │ │ │ │ ldr r9, [pc, #916] @ 263db8 │ │ │ │ ldr sl, [pc, #916] @ 263dbc │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #884] @ 263dc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e11b4 │ │ │ │ + bl 5e11c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 263bf4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dd4f0 │ │ │ │ + bl 5dd500 │ │ │ │ ldr r1, [pc, #816] @ 263dc4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5dd238 │ │ │ │ + bl 5dd248 │ │ │ │ b 26394c │ │ │ │ bl 1e18a0 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2639f4 │ │ │ │ ldr r3, [pc, #768] @ 263dc8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -132860,22 +132860,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 263dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2639cc │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -132898,38 +132898,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #576] @ 263dd4 │ │ │ │ ldr r3, [pc, #576] @ 263dd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 263ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263930 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 263cc4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r0, r4 │ │ │ │ bl 24df60 │ │ │ │ b 26394c │ │ │ │ ldr r3, [pc, #484] @ 263de0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -132947,43 +132947,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #396] @ 263de4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 263de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263a84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 263dec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263b10 │ │ │ │ ldr r0, [pc, #336] @ 263df0 │ │ │ │ ldr r3, [pc, #336] @ 263df4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 263df8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263930 │ │ │ │ ldr r3, [pc, #260] @ 263dd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 263be0 │ │ │ │ ldr r3, [pc, #208] @ 263db0 │ │ │ │ @@ -132999,76 +132999,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #212] @ 263dfc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 263e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263be0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 263e04 │ │ │ │ ldr r0, [pc, #168] @ 263e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263a84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 263e0c │ │ │ │ ldr r0, [pc, #144] @ 263e10 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263be0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r4, lsl fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, sl, ip, ror #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r7, sl, r0, lsr #21 │ │ │ │ andeq r3, r0, r8, asr r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - ldrsbeq r9, [sl], #-52 @ 0xffffffcc │ │ │ │ - ldrsheq r9, [sl], #-48 @ 0xffffffd0 │ │ │ │ - ldrdeq r3, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - subseq lr, sl, r0, lsl #23 │ │ │ │ + subseq r9, sl, r4, ror #7 │ │ │ │ + subseq r9, sl, r0, lsl #8 │ │ │ │ + rsbeq r3, sp, r0, ror #21 │ │ │ │ + @ instruction: 0x005aeb90 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, sl, r0, ror #19 │ │ │ │ + ldrsheq lr, [sl], #-144 @ 0xffffff70 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq fp, r2, ip, ror #31 │ │ │ │ - ldrsheq lr, [sl], #-156 @ 0xffffff64 │ │ │ │ - ldrheq sp, [sl], #-232 @ 0xffffff18 │ │ │ │ + strdeq fp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + subseq lr, sl, ip, lsl #20 │ │ │ │ + subseq sp, sl, r8, asr #29 │ │ │ │ andeq r2, r0, r8, lsl #25 │ │ │ │ - rsbeq lr, r0, r4, lsl r8 │ │ │ │ - subseq lr, sl, r4, ror #18 │ │ │ │ - ldrheq lr, [sl], #-136 @ 0xffffff78 │ │ │ │ - rsbeq fp, r2, r0, ror #29 │ │ │ │ - subseq lr, sl, r8, ror #17 │ │ │ │ - subseq sp, sl, r8, lsr #28 │ │ │ │ - subseq lr, sl, ip, lsl #17 │ │ │ │ - subseq sp, sl, ip, lsr #26 │ │ │ │ - rsbeq lr, r0, r0, lsl r7 │ │ │ │ + rsbeq lr, r0, r4, lsr #16 │ │ │ │ + subseq lr, sl, r4, ror r9 │ │ │ │ subseq lr, sl, r8, asr #17 │ │ │ │ - subseq lr, sl, r8, lsr r8 │ │ │ │ - subseq sp, sl, r8, asr sp │ │ │ │ + strdeq fp, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsheq lr, [sl], #-136 @ 0xffffff78 │ │ │ │ + subseq sp, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x005ae89c │ │ │ │ + subseq sp, sl, ip, lsr sp │ │ │ │ + rsbeq lr, r0, r0, lsr #14 │ │ │ │ + ldrsbeq lr, [sl], #-136 @ 0xffffff78 │ │ │ │ + subseq lr, sl, r8, asr #16 │ │ │ │ + subseq sp, sl, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 26415c │ │ │ │ ldr r3, [pc, #816] @ 264160 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -133077,15 +133077,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 5e59dc │ │ │ │ + bl 5e59ec │ │ │ │ ldr r5, [pc, #772] @ 264164 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 263ed4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 263ecc │ │ │ │ @@ -133094,15 +133094,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 26416c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -133112,25 +133112,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 1e18a0 │ │ │ │ b 263e74 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [pc, #644] @ 264170 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 263fe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24df60 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ ldr r2, [pc, #608] @ 264174 │ │ │ │ ldr r3, [pc, #584] @ 264160 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133198,26 +133198,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #324] @ 264188 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 26418c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263efc │ │ │ │ ldr r3, [pc, #264] @ 26417c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 263f94 │ │ │ │ ldr r3, [pc, #248] @ 264180 │ │ │ │ @@ -133234,72 +133234,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #188] @ 264190 │ │ │ │ ldr r2, [pc, #188] @ 264194 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 264198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263f94 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 26419c │ │ │ │ ldr r0, [pc, #136] @ 2641a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263efc │ │ │ │ ldr r1, [pc, #112] @ 2641a4 │ │ │ │ ldr r3, [pc, #112] @ 2641a8 │ │ │ │ ldr r0, [pc, #112] @ 2641ac │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 263f94 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r8, asr #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x007a7598 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, sp, r0, asr r6 │ │ │ │ + rsbeq r3, sp, r0, ror #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r7, sl, r0, ror #9 │ │ │ │ - rsbeq r3, sp, r0, lsr r5 │ │ │ │ + rsbeq r3, sp, r0, asr #10 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, sl, r4, lsr #12 │ │ │ │ - subseq sp, sl, r0, lsl sl │ │ │ │ - rsbeq fp, r2, ip, lsr #21 │ │ │ │ - subseq lr, sl, r8, lsr #11 │ │ │ │ - subseq sp, sl, r4, ror r9 │ │ │ │ - subseq lr, sl, r4, asr r5 │ │ │ │ - subseq sp, sl, r0, asr #19 │ │ │ │ - rsbeq fp, r2, r8, asr #20 │ │ │ │ - subseq lr, sl, r0, asr #10 │ │ │ │ - @ instruction: 0x005ad998 │ │ │ │ + subseq lr, sl, r4, lsr r6 │ │ │ │ + subseq sp, sl, r0, lsr #20 │ │ │ │ + strheq fp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq lr, [sl], #-88 @ 0xffffffa8 │ │ │ │ + subseq sp, sl, r4, lsl #19 │ │ │ │ + subseq lr, sl, r4, ror #10 │ │ │ │ + ldrsbeq sp, [sl], #-144 @ 0xffffff70 │ │ │ │ + rsbeq fp, r2, r8, asr sl │ │ │ │ + subseq lr, sl, r0, asr r5 │ │ │ │ + subseq sp, sl, r8, lsr #19 │ │ │ │ │ │ │ │ 002641b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -133327,28 +133327,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5e59dc │ │ │ │ + bl 5e59ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2642bc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2642b4 │ │ │ │ ldr r2, [pc, #136] @ 2642dc │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2642e0 │ │ │ │ ldr r3, [pc, #92] @ 2642d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -133364,15 +133364,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e18a0 │ │ │ │ b 26424c │ │ │ │ mov r0, r4 │ │ │ │ bl 24df60 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ b 264270 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r8, ror #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ rsbseq r7, sl, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -133387,23 +133387,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e59dc │ │ │ │ + bl 5e59ec │ │ │ │ ldr r5, [pc, #176] @ 2643e0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 26438c │ │ │ │ bl 24df60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ ldr r2, [pc, #148] @ 2643e4 │ │ │ │ ldr r3, [pc, #136] @ 2643dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133426,15 +133426,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 264348 │ │ │ │ bl 1e18a0 │ │ │ │ b 26439c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [sl], #-8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @@ -133461,51 +133461,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 264528 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 26451c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e0af0 │ │ │ │ + bl 5e0b00 │ │ │ │ ldr r9, [pc, #420] @ 2645f4 │ │ │ │ ldr r7, [pc, #420] @ 2645f8 │ │ │ │ ldr sl, [pc, #420] @ 2645fc │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #384] @ 264600 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e11b4 │ │ │ │ + bl 5e11c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #344] @ 264604 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 264538 │ │ │ │ ldr r1, [pc, #320] @ 264608 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e0cf0 │ │ │ │ + bl 5e0d00 │ │ │ │ ldr r2, [pc, #300] @ 26460c │ │ │ │ ldr r3, [pc, #264] @ 2645ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133544,53 +133544,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #128] @ 26461c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 264620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2644c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 264624 │ │ │ │ ldr r0, [pc, #84] @ 264628 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2644c0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sl, r8, ror #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r6, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - subseq r8, sl, r4, lsr #19 │ │ │ │ - subseq r8, sl, r0, asr #19 │ │ │ │ - rsbeq r3, sp, ip, asr #1 │ │ │ │ - subseq lr, sl, r0, lsr #4 │ │ │ │ + ldrheq r8, [sl], #-148 @ 0xffffff6c │ │ │ │ + ldrsbeq r8, [sl], #-144 @ 0xffffff70 │ │ │ │ + ldrdeq r3, [sp], #-12 @ │ │ │ │ + subseq lr, sl, r0, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ rsbseq r6, sl, r4, lsl pc │ │ │ │ andeq r2, r0, r8, lsl #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq sl, r3, r8, lsl #15 │ │ │ │ - subseq lr, sl, r0, lsr #32 │ │ │ │ - rsbeq sl, r3, r4, asr r7 │ │ │ │ - subseq lr, sl, r0, asr r0 │ │ │ │ + @ instruction: 0x0063a798 │ │ │ │ + subseq lr, sl, r0, lsr r0 │ │ │ │ + rsbeq sl, r3, r4, ror #14 │ │ │ │ + subseq lr, sl, r0, rrx │ │ │ │ │ │ │ │ 0026462c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -133615,57 +133615,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 5dcd58 │ │ │ │ + bl 5dcd68 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 264794 │ │ │ │ ldr fp, [pc, #440] @ 264870 │ │ │ │ ldr r8, [pc, #440] @ 264874 │ │ │ │ ldr sl, [pc, #440] @ 264878 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #408] @ 26487c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e11b4 │ │ │ │ + bl 5e11c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #368] @ 264880 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2647b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd4f0 │ │ │ │ + bl 5dd500 │ │ │ │ ldr r1, [pc, #336] @ 264884 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5dd238 │ │ │ │ + bl 5dd248 │ │ │ │ ldr r2, [pc, #304] @ 264888 │ │ │ │ ldr r3, [pc, #268] @ 264868 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133676,15 +133676,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r0, r4 │ │ │ │ bl 24df60 │ │ │ │ b 264750 │ │ │ │ bl 1e18a0 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 264680 │ │ │ │ ldr r3, [pc, #208] @ 26488c │ │ │ │ @@ -133705,53 +133705,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #128] @ 264898 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 26489c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 264724 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2648a0 │ │ │ │ ldr r0, [pc, #84] @ 2648a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 264724 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sl, r8, lsr #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x007a6d90 │ │ │ │ - subseq r8, sl, ip, lsr r7 │ │ │ │ - subseq r8, sl, r8, asr r7 │ │ │ │ - rsbeq r2, sp, r4, ror #28 │ │ │ │ - ldrsbeq sp, [sl], #-244 @ 0xffffff0c │ │ │ │ + subseq r8, sl, ip, asr #14 │ │ │ │ + subseq r8, sl, r8, ror #14 │ │ │ │ + rsbeq r2, sp, r4, ror lr │ │ │ │ + subseq sp, sl, r4, ror #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0x007a6c9c │ │ │ │ andeq r2, r0, r8, lsl #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq sp, r0, r4, asr ip │ │ │ │ - subseq sp, sl, r4, lsr #27 │ │ │ │ - rsbeq sp, r0, r0, lsr #24 │ │ │ │ - ldrsbeq sp, [sl], #-216 @ 0xffffff28 │ │ │ │ + rsbeq sp, r0, r4, ror #24 │ │ │ │ + ldrheq sp, [sl], #-212 @ 0xffffff2c │ │ │ │ + rsbeq sp, r0, r0, lsr ip │ │ │ │ + subseq sp, sl, r8, ror #27 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -133809,15 +133809,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 264960 │ │ │ │ ldr r5, [pc, #1400] @ 264f18 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 265318 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 264f1c │ │ │ │ ldr r3, [pc, #1364] @ 264f20 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -133841,15 +133841,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 264aec │ │ │ │ ldr r1, [pc, #1284] @ 264f28 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 264f2c │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -133864,17 +133864,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7c4af0 │ │ │ │ + bl 7c4b00 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 264f34 │ │ │ │ ldr r3, [pc, #1104] @ 264efc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -133890,34 +133890,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7ea7d4 │ │ │ │ + bl 7ea7e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2650f4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 264f38 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 264f3c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7ea5c8 │ │ │ │ + bl 7ea5d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -134053,15 +134053,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134070,15 +134070,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 264f44 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 264c98 │ │ │ │ mov r6, r3 │ │ │ │ b 264998 │ │ │ │ ldr r1, [pc, #368] @ 264f48 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -134095,15 +134095,15 @@ │ │ │ │ bne 2651d4 │ │ │ │ ldr r0, [pc, #312] @ 264f4c │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 264d0c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -134127,20 +134127,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 264f50 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -134153,47 +134153,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r6, sl, ip, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ ldrsbeq r6, [sl], #-164 @ 0xffffff5c @ │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x005add90 │ │ │ │ - subseq sp, sl, r0, ror sp │ │ │ │ + subseq sp, sl, r0, lsr #27 │ │ │ │ + subseq sp, sl, r0, lsl #27 │ │ │ │ andeq r1, r0, r4, asr #16 │ │ │ │ - subseq sp, sl, r8, lsr #26 │ │ │ │ + subseq sp, sl, r8, lsr sp │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq ip, sl, r8, asr #5 │ │ │ │ - @ instruction: 0x005ac294 │ │ │ │ - subseq sp, sl, r8, lsl #25 │ │ │ │ - subseq sp, sl, r4, asr ip │ │ │ │ + ldrsbeq ip, [sl], #-40 @ 0xffffffd8 │ │ │ │ + subseq ip, sl, r4, lsr #5 │ │ │ │ + @ instruction: 0x005adc98 │ │ │ │ + subseq sp, sl, r4, ror #24 │ │ │ │ rsbseq r6, sl, ip, asr #18 │ │ │ │ - subseq ip, sl, r8, lsr #3 │ │ │ │ - subseq sp, sl, r0, asr #23 │ │ │ │ + ldrheq ip, [sl], #-24 @ 0xffffffe8 │ │ │ │ + ldrsbeq sp, [sl], #-176 @ 0xffffff50 │ │ │ │ andeq r2, r0, r8, ror ip │ │ │ │ - ldrheq sp, [sl], #-160 @ 0xffffff60 │ │ │ │ + subseq sp, sl, r0, asr #21 │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ - subseq sp, sl, r8, asr #18 │ │ │ │ - subseq fp, sl, r4, lsr #28 │ │ │ │ - subseq fp, sl, r4, ror #25 │ │ │ │ - subseq fp, sl, r8, lsl ip │ │ │ │ + subseq sp, sl, r8, asr r9 │ │ │ │ + subseq fp, sl, r4, lsr lr │ │ │ │ + ldrsheq fp, [sl], #-196 @ 0xffffff3c │ │ │ │ + subseq fp, sl, r8, lsr #24 │ │ │ │ andeq r1, r0, r4, ror #25 │ │ │ │ - ldrsheq sp, [sl], #-84 @ 0xffffffac │ │ │ │ - subseq sp, sl, ip, asr #9 │ │ │ │ - subseq sp, sl, ip, ror #12 │ │ │ │ + subseq sp, sl, r4, lsl #12 │ │ │ │ + ldrsbeq sp, [sl], #-76 @ 0xffffffb4 │ │ │ │ + subseq sp, sl, ip, ror r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r4, lsl #17 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, sl, r0, lsl r6 │ │ │ │ - subseq sp, sl, r0, ror #9 │ │ │ │ - subseq sp, sl, ip, lsl #12 │ │ │ │ - rsbeq r2, sp, r4, asr #3 │ │ │ │ - subseq sp, sl, r4, ror #6 │ │ │ │ + subseq sp, sl, r0, lsr #12 │ │ │ │ + ldrsheq sp, [sl], #-64 @ 0xffffffc0 │ │ │ │ + subseq sp, sl, ip, lsl r6 │ │ │ │ + ldrdeq r2, [sp], #-20 @ 0xffffffec @ │ │ │ │ + subseq sp, sl, r4, ror r3 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -134207,15 +134207,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 264f54 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -134231,46 +134231,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2650b0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 7eac3c │ │ │ │ + bl 7eac4c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 7e06b0 │ │ │ │ + bl 7e06c0 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 264f58 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ b 264a30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ea7f8 │ │ │ │ + bl 7ea808 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 7ea804 │ │ │ │ + bl 7ea814 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -134283,15 +134283,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7eaa30 │ │ │ │ + bl 7eaa40 │ │ │ │ b 264b04 │ │ │ │ ldr r1, [pc, #-456] @ 264f5c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 264c78 │ │ │ │ ldr r1, [pc, #-452] @ 264f74 │ │ │ │ @@ -134311,15 +134311,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134328,29 +134328,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 264f60 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 264c78 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134359,23 +134359,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 264f64 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 264e28 │ │ │ │ ldr r0, [pc, #-748] @ 264f68 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 264c98 │ │ │ │ ldr r3, [pc, #-776] @ 264f6c │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 264fb8 │ │ │ │ ldr r3, [pc, #-792] @ 264f70 │ │ │ │ @@ -134398,45 +134398,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 264f7c │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 264fc4 │ │ │ │ mvn r0, #0 │ │ │ │ b 264aa0 │ │ │ │ ldr r0, [pc, #-936] @ 264f80 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 264c78 │ │ │ │ ldr r0, [pc, #-968] @ 264f84 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 264fc4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 264f88 │ │ │ │ ldr r0, [pc, #-996] @ 264f8c │ │ │ │ ldr r2, [pc, #-996] @ 264f90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -134444,26 +134444,26 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 7c5b48 │ │ │ │ + bl 7c5b58 │ │ │ │ mov r0, r4 │ │ │ │ bl 2648a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 26539c │ │ │ │ ldr r5, [pc, #48] @ 2653e4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7c4a44 │ │ │ │ + bl 7c4a54 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 7c3fe8 │ │ │ │ + bl 7c3ff8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -134501,15 +134501,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -134523,18 +134523,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r5, sl, r4, ror #31 │ │ │ │ addeq r5, r5, r8, ror #26 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq sp, sl, ip, ror r2 │ │ │ │ - @ instruction: 0x006d2094 │ │ │ │ - subseq sp, sl, r4, lsr #4 │ │ │ │ - subseq fp, sl, ip, lsr #3 │ │ │ │ + subseq sp, sl, ip, lsl #5 │ │ │ │ + rsbeq r2, sp, r4, lsr #1 │ │ │ │ + subseq sp, sl, r4, lsr r2 │ │ │ │ + ldrheq fp, [sl], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ 002654dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -134586,15 +134586,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [pc, #280] @ 2656e4 │ │ │ │ ldr r3, [pc, #244] @ 2656c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -134627,52 +134627,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2656f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 265548 │ │ │ │ ldr r0, [pc, #88] @ 2656f8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 265548 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [sl], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, sl, r4, asr #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq r5, r5, r8, asr #24 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq sp, sl, ip, asr #2 │ │ │ │ - subseq sp, sl, r0, lsr r1 │ │ │ │ + subseq sp, sl, ip, asr r1 │ │ │ │ + subseq sp, sl, r0, asr #2 │ │ │ │ strdeq r5, [r5], r0 │ │ │ │ rsbseq r5, sl, r8, lsr #28 │ │ │ │ andeq r2, r0, r0, lsl #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, sl, r4, lsl #6 │ │ │ │ - subseq sp, sl, r4, asr #6 │ │ │ │ + subseq sp, sl, r4, lsl r3 │ │ │ │ + subseq sp, sl, r4, asr r3 │ │ │ │ │ │ │ │ 002656fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2657ac │ │ │ │ @@ -134698,33 +134698,33 @@ │ │ │ │ beq 265780 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 7c4af0 │ │ │ │ + bl 7c4b00 │ │ │ │ b 265788 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [pc, #44] @ 2657bc │ │ │ │ ldr r1, [pc, #44] @ 2657c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ ldrsbeq r5, [sl], #-204 @ 0xffffff34 @ │ │ │ │ addeq r5, r5, ip, ror sl │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq ip, sl, ip, lsl #31 │ │ │ │ + @ instruction: 0x005acf9c │ │ │ │ addeq r5, r5, r8, lsl #20 │ │ │ │ - subseq ip, sl, ip, lsr #30 │ │ │ │ + subseq ip, sl, ip, lsr pc │ │ │ │ │ │ │ │ 002657c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 265904 │ │ │ │ @@ -134747,20 +134747,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 265840 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ea7d4 │ │ │ │ + bl 7ea7e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2658bc │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7eac3c │ │ │ │ + bl 7eac4c │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -134769,49 +134769,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2658a0 │ │ │ │ ldr r1, [pc, #140] @ 265910 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24ea38 │ │ │ │ ldr r1, [pc, #108] @ 265914 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c4484 │ │ │ │ + b 7c4494 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2658fc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 265840 │ │ │ │ ldr r2, [pc, #60] @ 265918 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 265840 │ │ │ │ bl 1e18a0 │ │ │ │ b 2658c8 │ │ │ │ rsbseq r5, sl, r8, lsl ip │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - ldrheq fp, [sl], #-76 @ 0xffffffb4 │ │ │ │ - subseq fp, sl, r4, lsr r4 │ │ │ │ - subseq fp, sl, r0, lsl r4 │ │ │ │ + subseq fp, sl, ip, asr #9 │ │ │ │ + subseq fp, sl, r4, asr #8 │ │ │ │ + subseq fp, sl, r0, lsr #8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ │ │ │ │ 0026591c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -134861,26 +134861,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 26599c │ │ │ │ ldr r1, [pc, #52] @ 265a20 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2657c4 │ │ │ │ ldrheq r5, [sl], #-172 @ 0xffffff54 @ │ │ │ │ addeq r5, r5, ip, asr r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq ip, sl, r0, ror sp │ │ │ │ + subseq ip, sl, r0, lsl #27 │ │ │ │ addeq r5, r5, ip, lsl r8 │ │ │ │ - subseq ip, sl, r8, asr #26 │ │ │ │ + subseq ip, sl, r8, asr sp │ │ │ │ andeq r1, r0, r4, asr #16 │ │ │ │ - ldrsbeq ip, [sl], #-204 @ 0xffffff34 │ │ │ │ + subseq ip, sl, ip, ror #25 │ │ │ │ │ │ │ │ 00265a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 265ad4 │ │ │ │ @@ -134895,41 +134895,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 1e1240 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c493c │ │ │ │ + bl 7c494c │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ ldr r2, [pc, #80] @ 265ad8 │ │ │ │ ldr r1, [pc, #80] @ 265adc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7c5728 │ │ │ │ + bl 7c5738 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r5, r5, ip, asr r7 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0x005acf90 │ │ │ │ + subseq ip, sl, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 265d48 │ │ │ │ mov r6, r0 │ │ │ │ @@ -135029,15 +135029,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 24e104 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r6 │ │ │ │ bl 24ea38 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #184] @ 265d60 │ │ │ │ ldr r3, [pc, #160] @ 265d4c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135079,17 +135079,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 265bc4 │ │ │ │ ldrsheq r5, [sl], #-128 @ 0xffffff80 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r5, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - subseq ip, sl, r8, ror #14 │ │ │ │ + subseq ip, sl, r8, ror r7 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq fp, sl, ip, lsr #1 │ │ │ │ + ldrheq fp, [sl], #-12 │ │ │ │ rsbseq r5, sl, ip, asr #14 │ │ │ │ rsbseq r5, sl, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 265e34 │ │ │ │ @@ -135131,22 +135131,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24e288 │ │ │ │ ldr r1, [pc, #36] @ 265e40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24ea38 │ │ │ │ rsbseq r5, sl, r4, ror r6 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq sl, sl, r0, lsl pc │ │ │ │ - @ instruction: 0x005aae9c │ │ │ │ + subseq sl, sl, r0, lsr #30 │ │ │ │ + subseq sl, sl, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 265ee0 │ │ │ │ ldr r3, [pc, #132] @ 265ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135477,15 +135477,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 23460c │ │ │ │ b 266218 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007a5394 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, sl, r8, lsl #6 │ │ │ │ - ldrheq ip, [sl], #-16 │ │ │ │ + subseq ip, sl, r0, asr #3 │ │ │ │ rsbseq r5, sl, r4, asr #3 │ │ │ │ rsbseq r5, sl, ip, lsr r1 │ │ │ │ rsbseq r5, sl, r4, ror #1 │ │ │ │ │ │ │ │ 00266394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -135581,15 +135581,15 @@ │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, sl, r4, ror #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r4, [sl], #-248 @ 0xffffff08 @ │ │ │ │ blne 266514 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbeq lr, r2, r8, lsr #24 │ │ │ │ + rsbeq lr, r2, r8, lsr ip │ │ │ │ rsbseq r4, sl, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -135662,40 +135662,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2666b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2665e4 │ │ │ │ ldr r0, [pc, #56] @ 2666bc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2665e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [sl], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, sl, r0, lsr #29 │ │ │ │ rsbseq r4, sl, ip, ror lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x000024b0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, sl, r8, asr #7 │ │ │ │ - subseq ip, sl, r0, lsl #8 │ │ │ │ + ldrsbeq ip, [sl], #-56 @ 0xffffffc8 │ │ │ │ + subseq ip, sl, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -135794,29 +135794,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 266988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266728 │ │ │ │ ldr r0, [pc, #244] @ 26698c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266728 │ │ │ │ ldr r3, [pc, #224] @ 266990 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2667f8 │ │ │ │ ldr r3, [pc, #188] @ 266980 │ │ │ │ @@ -135833,54 +135833,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #132] @ 266994 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 266998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2667f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 26699c │ │ │ │ ldr r0, [pc, #84] @ 2669a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2667f8 │ │ │ │ rsbseq r4, sl, r8, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, sl, r4, ror #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ rsbseq r4, sl, r0, ror ip │ │ │ │ @ instruction: 0x000015bc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, sl, r0, asr #4 │ │ │ │ - subseq ip, sl, ip, ror r2 │ │ │ │ + subseq ip, sl, r0, asr r2 │ │ │ │ + subseq ip, sl, ip, lsl #5 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - subseq ip, sl, r8, asr #4 │ │ │ │ - subseq fp, sl, r0, asr #2 │ │ │ │ - subseq ip, sl, r0, lsl r2 │ │ │ │ - subseq fp, sl, ip, lsl #3 │ │ │ │ + subseq ip, sl, r8, asr r2 │ │ │ │ + subseq fp, sl, r0, asr r1 │ │ │ │ + subseq ip, sl, r0, lsr #4 │ │ │ │ + @ instruction: 0x005ab19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 266c0c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135956,28 +135956,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #308] @ 266c30 │ │ │ │ ldr r3, [pc, #308] @ 266c34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 266c38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266a6c │ │ │ │ ldr r3, [pc, #240] @ 266c24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 266a6c │ │ │ │ ldr r3, [pc, #224] @ 266c28 │ │ │ │ @@ -135995,15 +135995,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #164] @ 266c3c │ │ │ │ ldr r3, [pc, #164] @ 266c40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 266c44 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136014,48 +136014,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 266c50 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266a6c │ │ │ │ ldr r0, [pc, #108] @ 266c54 │ │ │ │ ldr r3, [pc, #108] @ 266c58 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 266c5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266a6c │ │ │ │ rsbseq r4, sl, ip, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, sl, r8, lsl #20 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ ldrsbeq r4, [sl], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq r9, r2, r4, lsl #1 │ │ │ │ - subseq ip, sl, r0, ror r0 │ │ │ │ - subseq sl, sl, r4, ror #30 │ │ │ │ - rsbeq r8, r2, r8, ror #31 │ │ │ │ - subseq fp, sl, ip, ror #31 │ │ │ │ - subseq sl, sl, r8, asr #29 │ │ │ │ - rsbeq r8, r2, r4, asr #31 │ │ │ │ - subseq fp, sl, r8, lsr #31 │ │ │ │ - subseq sl, sl, ip, lsl #30 │ │ │ │ - @ instruction: 0x00628f98 │ │ │ │ - @ instruction: 0x005abf94 │ │ │ │ - subseq sl, sl, r0, ror #29 │ │ │ │ + @ instruction: 0x00629094 │ │ │ │ + subseq ip, sl, r0, lsl #1 │ │ │ │ + subseq sl, sl, r4, ror pc │ │ │ │ + strdeq r8, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsheq fp, [sl], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq sl, [sl], #-232 @ 0xffffff18 │ │ │ │ + ldrdeq r8, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq fp, [sl], #-248 @ 0xffffff08 │ │ │ │ + subseq sl, sl, ip, lsl pc │ │ │ │ + rsbeq r8, r2, r8, lsr #31 │ │ │ │ + subseq fp, sl, r4, lsr #31 │ │ │ │ + ldrsheq sl, [sl], #-224 @ 0xffffff20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2671fc │ │ │ │ @@ -136091,15 +136091,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 266d30 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 5f7d94 │ │ │ │ + bl 5f7da4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 266f2c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 266eb0 │ │ │ │ @@ -136139,23 +136139,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 26721c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 266d04 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -136179,24 +136179,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 267224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266d30 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 266d04 │ │ │ │ b 266e14 │ │ │ │ @@ -136217,46 +136217,46 @@ │ │ │ │ beq 266f70 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 267228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266d2c │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2670f4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mvn r4, #0 │ │ │ │ b 266d30 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 26722c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266df0 │ │ │ │ ldr r0, [pc, #696] @ 267230 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266d2c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e2314 │ │ │ │ ldr r3, [pc, #616] @ 267208 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -136282,33 +136282,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #548] @ 267238 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 26723c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266f50 │ │ │ │ ldr r0, [pc, #504] @ 267240 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266d30 │ │ │ │ ldr r3, [pc, #424] @ 267208 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 266f50 │ │ │ │ ldr r3, [pc, #448] @ 267234 │ │ │ │ @@ -136331,15 +136331,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #364] @ 267244 │ │ │ │ ldr r3, [pc, #364] @ 267248 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 26724c │ │ │ │ @@ -136363,88 +136363,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #248] @ 267250 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 267254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266f48 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 267258 │ │ │ │ ldr r0, [pc, #200] @ 26725c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266f48 │ │ │ │ ldr r3, [pc, #172] @ 267260 │ │ │ │ ldr r0, [pc, #172] @ 267264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266f50 │ │ │ │ ldr ip, [pc, #144] @ 267268 │ │ │ │ ldr r3, [pc, #144] @ 26726c │ │ │ │ ldr r0, [pc, #144] @ 267270 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 266f50 │ │ │ │ rsbseq r4, sl, r4, ror r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, sl, ip, lsr r7 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq r4, [sl], #-108 @ 0xffffff94 @ │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, sl, ip, ror #27 │ │ │ │ + ldrsheq fp, [sl], #-220 @ 0xffffff24 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ - ldrsbeq fp, [sl], #-220 @ 0xffffff24 │ │ │ │ - subseq fp, sl, r8, asr #26 │ │ │ │ - subseq fp, sl, r0, asr #25 │ │ │ │ - subseq fp, sl, ip, lsr sp │ │ │ │ + subseq fp, sl, ip, ror #27 │ │ │ │ + subseq fp, sl, r8, asr sp │ │ │ │ + ldrsbeq fp, [sl], #-192 @ 0xffffff40 │ │ │ │ + subseq fp, sl, ip, asr #26 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - subseq fp, sl, ip, lsl #23 │ │ │ │ - subseq sl, sl, r0, asr sl │ │ │ │ - subseq fp, sl, ip, ror #24 │ │ │ │ - rsbeq r8, r2, r8, lsr #21 │ │ │ │ - subseq fp, sl, r0, ror #21 │ │ │ │ - subseq sl, sl, r4, lsl #19 │ │ │ │ @ instruction: 0x005abb9c │ │ │ │ - ldrsheq sl, [sl], #-136 @ 0xffffff78 │ │ │ │ - subseq fp, sl, r4, ror #22 │ │ │ │ - subseq sl, sl, ip, asr #18 │ │ │ │ + subseq sl, sl, r0, ror #20 │ │ │ │ + subseq fp, sl, ip, ror ip │ │ │ │ + strheq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq fp, [sl], #-160 @ 0xffffff60 │ │ │ │ + @ instruction: 0x005aa994 │ │ │ │ + subseq fp, sl, ip, lsr #23 │ │ │ │ + subseq sl, sl, r8, lsl #18 │ │ │ │ + subseq fp, sl, r4, ror fp │ │ │ │ + subseq sl, sl, ip, asr r9 │ │ │ │ + ldrsheq fp, [sl], #-156 @ 0xffffff64 │ │ │ │ + subseq sl, sl, r8, lsr r9 │ │ │ │ + strheq r8, [r2], #-148 @ 0xffffff6c @ │ │ │ │ subseq fp, sl, ip, ror #19 │ │ │ │ - subseq sl, sl, r8, lsr #18 │ │ │ │ - rsbeq r8, r2, r4, lsr #19 │ │ │ │ - ldrsbeq fp, [sl], #-156 @ 0xffffff64 │ │ │ │ - ldrsheq sl, [sl], #-140 @ 0xffffff74 │ │ │ │ + subseq sl, sl, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 267944 │ │ │ │ ldr r3, [pc, #1716] @ 267948 │ │ │ │ @@ -136571,26 +136571,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 267968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267314 │ │ │ │ ldr r3, [pc, #1188] @ 26796c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2673a0 │ │ │ │ ldr r3, [pc, #1156] @ 267960 │ │ │ │ @@ -136607,23 +136607,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 267970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2673a0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2675e8 │ │ │ │ ldr r3, [pc, #1052] @ 267974 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -136644,28 +136644,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #956] @ 267978 │ │ │ │ ldr r3, [pc, #956] @ 26797c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 267980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e288 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e288 │ │ │ │ ldr r1, [pc, #892] @ 267984 │ │ │ │ @@ -136683,21 +136683,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 267988 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267314 │ │ │ │ ldr r0, [pc, #816] @ 26798c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2673a0 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e18e8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -136731,29 +136731,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #632] @ 267990 │ │ │ │ ldr r2, [pc, #632] @ 267994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 267998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267688 │ │ │ │ ldr r3, [pc, #508] @ 267950 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2677fc │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -136776,27 +136776,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #464] @ 26799c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2679a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267688 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 267974 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267760 │ │ │ │ @@ -136815,110 +136815,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #316] @ 2679a4 │ │ │ │ ldr r2, [pc, #316] @ 2679a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2679ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267688 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2679b0 │ │ │ │ ldr r0, [pc, #264] @ 2679b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267688 │ │ │ │ ldr r0, [pc, #240] @ 2679b8 │ │ │ │ ldr r3, [pc, #240] @ 2679bc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2679c0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2675e8 │ │ │ │ ldr r1, [pc, #208] @ 2679c4 │ │ │ │ ldr r3, [pc, #208] @ 2679c8 │ │ │ │ ldr r0, [pc, #208] @ 2679cc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267688 │ │ │ │ ldr r1, [pc, #176] @ 2679d0 │ │ │ │ ldr r3, [pc, #176] @ 2679d4 │ │ │ │ ldr r0, [pc, #176] @ 2679d8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267688 │ │ │ │ rsbseq r4, sl, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, sl, r4, asr #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, sl, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, r0, lsr r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005ab890 │ │ │ │ + subseq fp, sl, r0, lsr #17 │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - subseq sl, sl, r8, ror #12 │ │ │ │ + subseq sl, sl, r8, ror r6 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq r8, r2, r4, asr #11 │ │ │ │ - ldrheq fp, [sl], #-128 @ 0xffffff80 │ │ │ │ - @ instruction: 0x005aa490 │ │ │ │ - subseq fp, sl, ip, ror r8 │ │ │ │ - subseq fp, sl, ip, lsl #15 │ │ │ │ - subseq sl, sl, ip, lsl #11 │ │ │ │ - rsbeq r8, r2, r8, ror #8 │ │ │ │ - subseq fp, sl, r0, asr #14 │ │ │ │ - subseq sl, sl, r0, lsr r3 │ │ │ │ - subseq fp, sl, r8, ror r6 │ │ │ │ - subseq sl, sl, r4, lsl #5 │ │ │ │ - subseq fp, sl, r0, lsr #9 │ │ │ │ - ldrheq fp, [sl], #-76 @ 0xffffffb4 │ │ │ │ - subseq sl, sl, r0, ror #3 │ │ │ │ - @ instruction: 0x005ab59c │ │ │ │ - subseq sl, sl, r0, lsr r2 │ │ │ │ - strheq r8, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x005ab59c │ │ │ │ - subseq sl, sl, r0, lsl #4 │ │ │ │ - rsbeq r8, r2, r8, lsl #5 │ │ │ │ - subseq fp, sl, ip, asr r5 │ │ │ │ - ldrsbeq sl, [sl], #-24 @ 0xffffffe8 │ │ │ │ - subseq fp, sl, r4, ror #7 │ │ │ │ - ldrsheq fp, [sl], #-60 @ 0xffffffc4 │ │ │ │ - subseq sl, sl, ip, lsr #3 │ │ │ │ + ldrdeq r8, [r2], #-84 @ 0xffffffac @ │ │ │ │ + subseq fp, sl, r0, asr #17 │ │ │ │ + subseq sl, sl, r0, lsr #9 │ │ │ │ + subseq fp, sl, ip, lsl #17 │ │ │ │ + @ instruction: 0x005ab79c │ │ │ │ + @ instruction: 0x005aa59c │ │ │ │ + rsbeq r8, r2, r8, ror r4 │ │ │ │ + subseq fp, sl, r0, asr r7 │ │ │ │ + subseq sl, sl, r0, asr #6 │ │ │ │ + subseq fp, sl, r8, lsl #13 │ │ │ │ + @ instruction: 0x005aa294 │ │ │ │ + ldrheq fp, [sl], #-64 @ 0xffffffc0 │ │ │ │ + subseq fp, sl, ip, asr #9 │ │ │ │ + ldrsheq sl, [sl], #-16 │ │ │ │ + subseq fp, sl, ip, lsr #11 │ │ │ │ + subseq sl, sl, r0, asr #4 │ │ │ │ + rsbeq r8, r2, r8, asr #5 │ │ │ │ + subseq fp, sl, ip, lsr #11 │ │ │ │ + subseq sl, sl, r0, lsl r2 │ │ │ │ + @ instruction: 0x00628298 │ │ │ │ + subseq fp, sl, ip, ror #10 │ │ │ │ + subseq sl, sl, r8, ror #3 │ │ │ │ + ldrsheq fp, [sl], #-52 @ 0xffffffcc │ │ │ │ + subseq fp, sl, ip, lsl #8 │ │ │ │ + ldrheq sl, [sl], #-28 @ 0xffffffe4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 267bb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137003,57 +137003,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #136] @ 267be0 │ │ │ │ ldr r3, [pc, #136] @ 267be4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 267be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267adc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 267bec │ │ │ │ ldr r3, [pc, #88] @ 267bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 267bf4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267adc │ │ │ │ ldrsheq r3, [sl], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r3, [sl], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0x007a399c │ │ │ │ rsbseq r3, sl, ip, asr r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq r8, r2, r8, lsr #32 │ │ │ │ - subseq fp, sl, r0, asr #6 │ │ │ │ - ldrsheq r9, [sl], #-228 @ 0xffffff1c │ │ │ │ - rsbeq r7, r2, ip, ror #31 │ │ │ │ - ldrsheq fp, [sl], #-44 @ 0xffffffd4 │ │ │ │ - subseq r9, sl, r4, lsr pc │ │ │ │ + rsbeq r8, r2, r8, lsr r0 │ │ │ │ + subseq fp, sl, r0, asr r3 │ │ │ │ + subseq r9, sl, r4, lsl #30 │ │ │ │ + strdeq r7, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + subseq fp, sl, ip, lsl #6 │ │ │ │ + subseq r9, sl, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2682cc │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -137182,26 +137182,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2682f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267c90 │ │ │ │ ldr r3, [pc, #1184] @ 2682f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267d1c │ │ │ │ ldr r3, [pc, #1152] @ 2682e8 │ │ │ │ @@ -137218,22 +137218,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2682f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267d1c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267f70 │ │ │ │ ldr r3, [pc, #1052] @ 2682fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -137254,28 +137254,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #956] @ 268300 │ │ │ │ ldr r3, [pc, #956] @ 268304 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 268308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e288 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e288 │ │ │ │ ldr r1, [pc, #892] @ 26830c │ │ │ │ @@ -137293,21 +137293,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 268310 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267c90 │ │ │ │ ldr r0, [pc, #816] @ 268314 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267d1c │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e18e8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137341,29 +137341,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #632] @ 268318 │ │ │ │ ldr r2, [pc, #632] @ 26831c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 268320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268010 │ │ │ │ ldr r2, [pc, #508] @ 2682d8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 268184 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -137386,27 +137386,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #464] @ 268324 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 268328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268010 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2682fc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2680e8 │ │ │ │ @@ -137425,110 +137425,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #316] @ 26832c │ │ │ │ ldr r2, [pc, #316] @ 268330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 268334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268010 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 268338 │ │ │ │ ldr r0, [pc, #264] @ 26833c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268010 │ │ │ │ ldr r0, [pc, #240] @ 268340 │ │ │ │ ldr r3, [pc, #240] @ 268344 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 268348 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 267f70 │ │ │ │ ldr r1, [pc, #208] @ 26834c │ │ │ │ ldr r3, [pc, #208] @ 268350 │ │ │ │ ldr r0, [pc, #208] @ 268354 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268010 │ │ │ │ ldr r1, [pc, #176] @ 268358 │ │ │ │ ldr r3, [pc, #176] @ 26835c │ │ │ │ ldr r0, [pc, #176] @ 268360 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268010 │ │ │ │ ldrsbeq r3, [sl], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r3, [sl], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, sl, r8, lsr #13 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000043b8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, sl, r8, ror r0 │ │ │ │ + subseq fp, sl, r8, lsl #1 │ │ │ │ andeq r2, r0, ip, ror #31 │ │ │ │ - subseq r9, sl, r0, ror #25 │ │ │ │ + ldrsheq r9, [sl], #-192 @ 0xffffff40 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq r7, r2, ip, lsr ip │ │ │ │ - subseq sl, sl, r8, lsr #30 │ │ │ │ - subseq r9, sl, r8, lsl #22 │ │ │ │ - ldrsheq sl, [sl], #-228 @ 0xffffff1c │ │ │ │ - subseq sl, sl, r4, ror pc │ │ │ │ - subseq r9, sl, r4, lsl #24 │ │ │ │ - rsbeq r7, r2, r0, ror #21 │ │ │ │ - ldrheq sl, [sl], #-216 @ 0xffffff28 │ │ │ │ - subseq r9, sl, r8, lsr #19 │ │ │ │ - subseq sl, sl, r0, ror #28 │ │ │ │ - ldrsheq r9, [sl], #-140 @ 0xffffff74 │ │ │ │ - subseq sl, sl, r8, lsl fp │ │ │ │ - subseq sl, sl, r4, lsr fp │ │ │ │ - subseq r9, sl, r8, asr r8 │ │ │ │ - subseq sl, sl, r4, lsl #27 │ │ │ │ - subseq r9, sl, r8, lsr #17 │ │ │ │ - rsbeq r7, r2, r0, lsr r9 │ │ │ │ - subseq sl, sl, r4, lsl ip │ │ │ │ - subseq r9, sl, r8, ror r8 │ │ │ │ - rsbeq r7, r2, r0, lsl #18 │ │ │ │ - ldrsbeq sl, [sl], #-180 @ 0xffffff4c │ │ │ │ - subseq r9, sl, r0, asr r8 │ │ │ │ - subseq sl, sl, ip, asr sl │ │ │ │ - subseq sl, sl, r4, ror sl │ │ │ │ - subseq r9, sl, r4, lsr #16 │ │ │ │ + rsbeq r7, r2, ip, asr #24 │ │ │ │ + subseq sl, sl, r8, lsr pc │ │ │ │ + subseq r9, sl, r8, lsl fp │ │ │ │ + subseq sl, sl, r4, lsl #30 │ │ │ │ + subseq sl, sl, r4, lsl #31 │ │ │ │ + subseq r9, sl, r4, lsl ip │ │ │ │ + strdeq r7, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + subseq sl, sl, r8, asr #27 │ │ │ │ + ldrheq r9, [sl], #-152 @ 0xffffff68 │ │ │ │ + subseq sl, sl, r0, ror lr │ │ │ │ + subseq r9, sl, ip, lsl #18 │ │ │ │ + subseq sl, sl, r8, lsr #22 │ │ │ │ + subseq sl, sl, r4, asr #22 │ │ │ │ + subseq r9, sl, r8, ror #16 │ │ │ │ + @ instruction: 0x005aad94 │ │ │ │ + ldrheq r9, [sl], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r7, r2, r0, asr #18 │ │ │ │ + subseq sl, sl, r4, lsr #24 │ │ │ │ + subseq r9, sl, r8, lsl #17 │ │ │ │ + rsbeq r7, r2, r0, lsl r9 │ │ │ │ + subseq sl, sl, r4, ror #23 │ │ │ │ + subseq r9, sl, r0, ror #16 │ │ │ │ + subseq sl, sl, ip, ror #20 │ │ │ │ + subseq sl, sl, r4, lsl #21 │ │ │ │ + subseq r9, sl, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 268540 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137613,57 +137613,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #136] @ 268568 │ │ │ │ ldr r3, [pc, #136] @ 26856c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 268570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268464 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 268574 │ │ │ │ ldr r3, [pc, #88] @ 268578 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 26857c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268464 │ │ │ │ rsbseq r3, sl, ip, rrx │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, sl, r8, asr #32 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ rsbseq r3, sl, r4, lsl r0 │ │ │ │ ldrsbeq r2, [sl], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - rsbeq r7, r2, r0, lsr #13 │ │ │ │ - subseq sl, sl, r8, ror #21 │ │ │ │ - subseq r9, sl, ip, ror #10 │ │ │ │ - rsbeq r7, r2, r4, ror #12 │ │ │ │ - subseq sl, sl, r4, lsr #21 │ │ │ │ - subseq r9, sl, ip, lsr #11 │ │ │ │ + strheq r7, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq sl, [sl], #-168 @ 0xffffff58 │ │ │ │ + subseq r9, sl, ip, ror r5 │ │ │ │ + rsbeq r7, r2, r4, ror r6 │ │ │ │ + ldrheq sl, [sl], #-164 @ 0xffffff5c │ │ │ │ + ldrheq r9, [sl], #-92 @ 0xffffffa4 │ │ │ │ │ │ │ │ 00268580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 268624 │ │ │ │ @@ -137691,26 +137691,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, r2, r0, ror #28 │ │ │ │ - subseq sl, sl, r0, lsl sl │ │ │ │ - rsbeq lr, ip, ip, ror #30 │ │ │ │ - ldrsheq sl, [sl], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r0, r2, r0, ror lr │ │ │ │ + subseq sl, sl, r0, lsr #20 │ │ │ │ + rsbeq lr, ip, ip, ror pc │ │ │ │ + subseq sl, sl, r0, lsl #20 │ │ │ │ │ │ │ │ 00268634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -137787,15 +137787,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1a40 │ │ │ │ + bl 5e1a50 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 268a24 │ │ │ │ ldr r3, [pc, #656] @ 268a18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -137818,15 +137818,15 @@ │ │ │ │ bhi 2687e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 268940 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 7ea9ec │ │ │ │ + bl 7ea9fc │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 26880c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 26889c │ │ │ │ mov r2, #0 │ │ │ │ @@ -137890,24 +137890,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 268a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 26880c │ │ │ │ ldr r2, [pc, #228] @ 268a2c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2687e8 │ │ │ │ @@ -137930,54 +137930,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 268a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2687e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 268a48 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 26880c │ │ │ │ ldr r0, [pc, #76] @ 268a4c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2687e8 │ │ │ │ rsbseq r2, sl, r4, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, sl, ip, lsl #26 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ rsbseq r2, sl, r0, ror ip │ │ │ │ rsbseq r2, sl, ip, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr #20 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, sl, r8, lsr #1 │ │ │ │ + ldrheq r8, [sl], #-8 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ - subseq r7, sl, ip, asr pc │ │ │ │ - subseq r8, sl, r4, rrx │ │ │ │ - subseq r7, sl, r0, lsl #31 │ │ │ │ + subseq r7, sl, ip, ror #30 │ │ │ │ + subseq r8, sl, r4, ror r0 │ │ │ │ + @ instruction: 0x005a7f90 │ │ │ │ │ │ │ │ 00268a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -138036,19 +138036,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 1e2a1c │ │ │ │ cmp r0, r6 │ │ │ │ bne 268b6c │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ea7b4 │ │ │ │ + bl 7ea7c4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 7ea99c │ │ │ │ + bl 7ea9ac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 268ad0 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24df10 │ │ │ │ b 268ad0 │ │ │ │ @@ -138080,44 +138080,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5d9d68 │ │ │ │ + bl 5d9d78 │ │ │ │ ldr r8, [pc, #2736] @ 2696b4 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 268e48 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268c30 │ │ │ │ ldr r0, [pc, #2712] @ 2696b8 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 5d9d78 │ │ │ │ + bl 5d9d88 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 268f2c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268e3c │ │ │ │ ldr r0, [pc, #2656] @ 2696bc │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2696c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -138141,15 +138141,15 @@ │ │ │ │ bne 268ce4 │ │ │ │ ldr r3, [pc, #2536] @ 2696c4 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 269034 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 5d9d68 │ │ │ │ + bl 5d9d78 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 268d08 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -138158,15 +138158,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5d9d68 │ │ │ │ + bl 5d9d78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 268d48 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 268f74 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -138225,29 +138225,29 @@ │ │ │ │ bl 24ea38 │ │ │ │ ldr r1, [pc, #2220] @ 2696d8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 24e030 │ │ │ │ b 268e80 │ │ │ │ - bl 77f964 │ │ │ │ + bl 77f974 │ │ │ │ mov r9, #0 │ │ │ │ b 268c70 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [pc, #2164] @ 2696d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 26912c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r0, r6 │ │ │ │ bl 24df60 │ │ │ │ ldr r2, [pc, #2132] @ 2696dc │ │ │ │ ldr r3, [pc, #2084] @ 2696b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -138288,15 +138288,15 @@ │ │ │ │ bne 2692f0 │ │ │ │ mov r0, fp │ │ │ │ bl 1e364c │ │ │ │ b 268eec │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [pc, #1936] @ 2696d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 269438 │ │ │ │ mov r0, r4 │ │ │ │ @@ -138337,33 +138337,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #1764] @ 2696ec │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2696f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5f6618 │ │ │ │ + bl 5f6628 │ │ │ │ cmp r0, #0 │ │ │ │ blt 269380 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -138399,27 +138399,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #1524] @ 2696f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2696f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ ldr r3, [pc, #1452] @ 2696e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268e70 │ │ │ │ ldr r3, [pc, #1436] @ 2696e4 │ │ │ │ @@ -138435,27 +138435,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #1388] @ 2696fc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 269700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268e70 │ │ │ │ ldr r3, [pc, #1344] @ 269704 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2694c8 │ │ │ │ ldr r3, [pc, #1292] @ 2696e4 │ │ │ │ @@ -138471,23 +138471,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 269708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268de8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -138510,29 +138510,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #1104] @ 26970c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 269710 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 269714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ ldr r3, [pc, #1000] @ 2696e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268f20 │ │ │ │ ldr r3, [pc, #984] @ 2696e4 │ │ │ │ @@ -138548,31 +138548,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #964] @ 269718 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 26971c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7cbfd8 │ │ │ │ + bl 7cbfe8 │ │ │ │ ldr r3, [pc, #832] @ 2696d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 268f20 │ │ │ │ ldr r3, [pc, #820] @ 2696e0 │ │ │ │ @@ -138594,27 +138594,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #788] @ 269720 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 269724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ ldr r3, [pc, #672] @ 2696e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268f54 │ │ │ │ ldr r3, [pc, #656] @ 2696e4 │ │ │ │ @@ -138630,27 +138630,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #652] @ 269728 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 26972c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f54 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268de8 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 269258 │ │ │ │ ldr r3, [pc, #508] @ 2696e0 │ │ │ │ @@ -138670,162 +138670,162 @@ │ │ │ │ beq 2695ec │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #500] @ 269730 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 269734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268eec │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 269738 │ │ │ │ ldr r0, [pc, #452] @ 26973c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268e70 │ │ │ │ ldr r0, [pc, #428] @ 269740 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 269238 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 269744 │ │ │ │ ldr r0, [pc, #404] @ 269748 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f54 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 26974c │ │ │ │ ldr r0, [pc, #376] @ 269750 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 269754 │ │ │ │ ldr r0, [pc, #348] @ 269758 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268eec │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 26975c │ │ │ │ ldr r0, [pc, #320] @ 269760 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ ldr r3, [pc, #296] @ 269764 │ │ │ │ ldr r0, [pc, #296] @ 269768 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 26976c │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 269770 │ │ │ │ ldr r0, [pc, #256] @ 269774 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 269778 │ │ │ │ ldr r0, [pc, #228] @ 26977c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 268f20 │ │ │ │ rsbseq r2, sl, r8, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r2, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsheq sl, [sl], #-60 @ 0xffffffc4 │ │ │ │ - subseq sl, sl, r0, asr #7 │ │ │ │ - rsbeq ip, r2, r0, ror #8 │ │ │ │ + subseq sl, sl, ip, lsl #8 │ │ │ │ + ldrsbeq sl, [sl], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq ip, r2, r0, ror r4 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbeq r6, r2, r4, ror #27 │ │ │ │ - rsbeq r1, r3, r8, ror #18 │ │ │ │ + strdeq r6, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r1, r3, r8, ror r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ rsbseq r2, sl, ip, ror #10 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, sl, r4, asr #1 │ │ │ │ - subseq r8, sl, r8, asr #20 │ │ │ │ - subseq r9, sl, ip, lsl #31 │ │ │ │ - subseq r8, sl, r0, asr r9 │ │ │ │ - @ instruction: 0x005a9e94 │ │ │ │ - subseq r8, sl, r0, asr #17 │ │ │ │ + ldrsbeq sl, [sl], #-4 │ │ │ │ + subseq r8, sl, r8, asr sl │ │ │ │ + @ instruction: 0x005a9f9c │ │ │ │ + subseq r8, sl, r0, ror #18 │ │ │ │ + subseq r9, sl, r4, lsr #29 │ │ │ │ + ldrsbeq r8, [sl], #-128 @ 0xffffff80 │ │ │ │ andeq r3, r0, r4, lsr fp │ │ │ │ - ldrheq r9, [sl], #-232 @ 0xffffff18 │ │ │ │ - rsbeq r6, r2, r4, asr #17 │ │ │ │ - ldrheq r9, [sl], #-224 @ 0xffffff20 │ │ │ │ - subseq r8, sl, ip, lsl #15 │ │ │ │ - subseq r9, sl, r8, asr sp │ │ │ │ - ldrsheq r8, [sl], #-108 @ 0xffffff94 │ │ │ │ - subseq r9, sl, r4, ror #24 │ │ │ │ - subseq r8, sl, r4, asr #12 │ │ │ │ - subseq r9, sl, r0, lsr #23 │ │ │ │ - ldrheq r8, [sl], #-84 @ 0xffffffac │ │ │ │ - subseq r9, sl, r8, lsl fp │ │ │ │ + subseq r9, sl, r8, asr #29 │ │ │ │ + ldrdeq r6, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + subseq r9, sl, r0, asr #29 │ │ │ │ + @ instruction: 0x005a879c │ │ │ │ + subseq r9, sl, r8, ror #26 │ │ │ │ + subseq r8, sl, ip, lsl #14 │ │ │ │ + subseq r9, sl, r4, ror ip │ │ │ │ + subseq r8, sl, r4, asr r6 │ │ │ │ + ldrheq r9, [sl], #-176 @ 0xffffff50 │ │ │ │ + subseq r8, sl, r4, asr #11 │ │ │ │ + subseq r9, sl, r8, lsr #22 │ │ │ │ + subseq r8, sl, r4, lsr #10 │ │ │ │ + subseq r9, sl, r0, asr #21 │ │ │ │ + subseq r8, sl, r0, ror r5 │ │ │ │ + ldrheq r9, [sl], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x005a9a9c │ │ │ │ + subseq r8, sl, r8, lsr r5 │ │ │ │ + subseq r9, sl, r4, ror #21 │ │ │ │ subseq r8, sl, r4, lsl r5 │ │ │ │ - ldrheq r9, [sl], #-160 @ 0xffffff60 │ │ │ │ - subseq r8, sl, r0, ror #10 │ │ │ │ - subseq r9, sl, r4, lsr #23 │ │ │ │ - subseq r9, sl, ip, lsl #21 │ │ │ │ - subseq r8, sl, r8, lsr #10 │ │ │ │ - ldrsbeq r9, [sl], #-164 @ 0xffffff5c │ │ │ │ - subseq r8, sl, r4, lsl #10 │ │ │ │ - subseq r9, sl, ip, asr sl │ │ │ │ - subseq r8, sl, r0, ror #9 │ │ │ │ - subseq r9, sl, ip, lsr #21 │ │ │ │ - ldrheq r8, [sl], #-76 @ 0xffffffb4 │ │ │ │ - rsbeq r6, r2, r4, asr #10 │ │ │ │ - @ instruction: 0x005a8490 │ │ │ │ - subseq r9, sl, r0, lsr fp │ │ │ │ - ldrsheq r9, [sl], #-156 @ 0xffffff64 │ │ │ │ - subseq r8, sl, r8, ror #8 │ │ │ │ - ldrsheq r9, [sl], #-148 @ 0xffffff6c │ │ │ │ - subseq r8, sl, r4, asr #8 │ │ │ │ + subseq r9, sl, ip, ror #20 │ │ │ │ + ldrsheq r8, [sl], #-64 @ 0xffffffc0 │ │ │ │ + ldrheq r9, [sl], #-172 @ 0xffffff54 │ │ │ │ + subseq r8, sl, ip, asr #9 │ │ │ │ + rsbeq r6, r2, r4, asr r5 │ │ │ │ + subseq r8, sl, r0, lsr #9 │ │ │ │ + subseq r9, sl, r0, asr #22 │ │ │ │ + subseq r9, sl, ip, lsl #20 │ │ │ │ + subseq r8, sl, r8, ror r4 │ │ │ │ + subseq r9, sl, r4, lsl #20 │ │ │ │ + subseq r8, sl, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -138868,15 +138868,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 269854 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26984c │ │ │ │ pop {r4, lr} │ │ │ │ - b 7bc394 │ │ │ │ + b 7bc3a4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e3550 │ │ │ │ bl 1e3274 │ │ │ │ b 26983c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -138974,18 +138974,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2698c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, sl, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, sl, r4, lsr #22 │ │ │ │ + subseq r9, sl, r8, lsl #17 │ │ │ │ subseq r9, sl, r8, ror r8 │ │ │ │ - subseq r9, sl, r8, ror #16 │ │ │ │ + subseq r9, sl, r4, ror #16 │ │ │ │ subseq r9, sl, r4, asr r8 │ │ │ │ - subseq r9, sl, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 269b98 │ │ │ │ ldr r3, [pc, #380] @ 269b9c │ │ │ │ @@ -139083,18 +139083,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 269a48 │ │ │ │ b 269a78 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [sl], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, sl, r4, ror r9 │ │ │ │ - subseq r9, sl, r0, ror #13 │ │ │ │ - ldrheq r9, [sl], #-96 @ 0xffffffa0 │ │ │ │ - subseq r9, sl, r0, lsl #13 │ │ │ │ - subseq r9, sl, r0, lsr #12 │ │ │ │ + ldrsheq r9, [sl], #-96 @ 0xffffffa0 │ │ │ │ + subseq r9, sl, r0, asr #13 │ │ │ │ + @ instruction: 0x005a9690 │ │ │ │ + subseq r9, sl, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -139179,25 +139179,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 26a0dc │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ ldr r1, [pc, #944] @ 26a0e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ ldr r1, [pc, #928] @ 26a0e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 26a014 │ │ │ │ ldr r1, [pc, #900] @ 26a0e8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ @@ -139235,32 +139235,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 269f04 │ │ │ │ ldr r1, [pc, #764] @ 26a0f4 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ ldr r7, [pc, #744] @ 26a0f8 │ │ │ │ ldr r1, [pc, #744] @ 26a0fc │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d024c │ │ │ │ + bl 7d025c │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #684] @ 26a100 │ │ │ │ ldr r3, [pc, #632] @ 26a0d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -139302,33 +139302,33 @@ │ │ │ │ bne 269d88 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 269dc0 │ │ │ │ ldr r1, [pc, #516] @ 26a110 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cfec0 │ │ │ │ + bl 7cfed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 269fa8 │ │ │ │ ldr r1, [pc, #496] @ 26a114 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cfec0 │ │ │ │ + bl 7cfed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 269e34 │ │ │ │ ldr ip, [pc, #476] @ 26a118 │ │ │ │ ldr r3, [pc, #476] @ 26a11c │ │ │ │ ldr r1, [pc, #476] @ 26a120 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r6, #0 │ │ │ │ b 269e40 │ │ │ │ ldr r1, [pc, #440] @ 26a124 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -139349,125 +139349,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 26a134 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 26a138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 269f5c │ │ │ │ ldr r1, [pc, #352] @ 26a13c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbd78 │ │ │ │ + bl 7cbd88 │ │ │ │ b 269f5c │ │ │ │ ldr ip, [pc, #336] @ 26a140 │ │ │ │ ldr r3, [pc, #336] @ 26a144 │ │ │ │ ldr r1, [pc, #336] @ 26a148 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 26a14c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 269f5c │ │ │ │ ldr r0, [pc, #308] @ 26a150 │ │ │ │ ldr r3, [pc, #308] @ 26a154 │ │ │ │ ldr r1, [pc, #308] @ 26a158 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [pc, #280] @ 26a15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ b 269f5c │ │ │ │ ldr r1, [pc, #264] @ 26a160 │ │ │ │ ldr r3, [pc, #264] @ 26a164 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 26a168 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 26a16c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [pc, #240] @ 26a170 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ b 269f5c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 26a174 │ │ │ │ ldr r3, [pc, #220] @ 26a178 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 26a17c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 26a180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [pc, #196] @ 26a184 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ b 269f5c │ │ │ │ rsbseq r1, sl, r4, lsr #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r1, [sl], #-104 @ 0xffffff98 @ │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - subseq r9, sl, ip, asr #9 │ │ │ │ - @ instruction: 0x00607494 │ │ │ │ - ldrheq r9, [sl], #-68 @ 0xffffffbc │ │ │ │ - subseq r9, sl, r0, lsr #10 │ │ │ │ + ldrsbeq r9, [sl], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r7, r0, r4, lsr #9 │ │ │ │ + subseq r9, sl, r4, asr #9 │ │ │ │ + subseq r9, sl, r0, lsr r5 │ │ │ │ + subseq r9, sl, ip, asr r5 │ │ │ │ subseq r9, sl, ip, asr #10 │ │ │ │ - subseq r9, sl, ip, lsr r5 │ │ │ │ - subseq r9, sl, r0, ror r5 │ │ │ │ + subseq r9, sl, r0, lsl #11 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq r9, sl, r0, ror #10 │ │ │ │ + subseq r9, sl, r0, ror r5 │ │ │ │ rsbseq r1, sl, r0, lsr #11 │ │ │ │ + subseq r9, sl, r8, lsl #8 │ │ │ │ ldrsheq r9, [sl], #-56 @ 0xffffffc8 │ │ │ │ - subseq r9, sl, r8, ror #7 │ │ │ │ - subseq lr, sl, r8, lsr #26 │ │ │ │ + subseq lr, sl, r8, lsr sp │ │ │ │ + subseq r9, sl, r0, ror r4 │ │ │ │ subseq r9, sl, r0, ror #8 │ │ │ │ - subseq r9, sl, r0, asr r4 │ │ │ │ - subseq r9, sl, ip, ror #8 │ │ │ │ - rsbeq sp, ip, ip, lsr #12 │ │ │ │ - ldrheq r9, [sl], #-40 @ 0xffffffd8 │ │ │ │ - subseq r9, sl, r0, lsl #7 │ │ │ │ - subseq r9, sl, ip, lsl r3 │ │ │ │ - subseq r9, sl, r8, asr #7 │ │ │ │ - strheq sp, [ip], #-84 @ 0xffffffac @ │ │ │ │ - subseq r9, sl, r0, asr #4 │ │ │ │ + subseq r9, sl, ip, ror r4 │ │ │ │ + rsbeq sp, ip, ip, lsr r6 │ │ │ │ + subseq r9, sl, r8, asr #5 │ │ │ │ + @ instruction: 0x005a9390 │ │ │ │ + subseq r9, sl, ip, lsr #6 │ │ │ │ + ldrsbeq r9, [sl], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq sp, ip, r4, asr #11 │ │ │ │ + subseq r9, sl, r0, asr r2 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - subseq r9, sl, ip, ror #6 │ │ │ │ - subseq sp, pc, r4, lsr r7 @ │ │ │ │ - rsbeq sp, ip, r4, ror r5 │ │ │ │ - subseq r9, sl, r0, lsl #4 │ │ │ │ + subseq r9, sl, ip, ror r3 │ │ │ │ + subseq sp, pc, r4, asr #14 │ │ │ │ + rsbeq sp, ip, r4, lsl #11 │ │ │ │ + subseq r9, sl, r0, lsl r2 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - ldrsheq r9, [sl], #-20 @ 0xffffffec │ │ │ │ - rsbeq sp, ip, r8, asr #10 │ │ │ │ - ldrsbeq r9, [sl], #-16 │ │ │ │ - ldrsheq r9, [sl], #-16 │ │ │ │ - @ instruction: 0x005a929c │ │ │ │ - rsbeq sp, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0x005a9190 │ │ │ │ + subseq r9, sl, r4, lsl #4 │ │ │ │ + rsbeq sp, ip, r8, asr r5 │ │ │ │ + subseq r9, sl, r0, ror #3 │ │ │ │ + subseq r9, sl, r0, lsl #4 │ │ │ │ + subseq r9, sl, ip, lsr #5 │ │ │ │ + rsbeq sp, ip, r4, lsl r5 │ │ │ │ + subseq r9, sl, r0, lsr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x005a9294 │ │ │ │ - subseq r9, sl, ip, lsl r2 │ │ │ │ - rsbeq sp, ip, r4, asr #9 │ │ │ │ - subseq r9, sl, r0, asr r1 │ │ │ │ + subseq r9, sl, r4, lsr #5 │ │ │ │ + subseq r9, sl, ip, lsr #4 │ │ │ │ + ldrdeq sp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r9, sl, r0, ror #2 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - subseq r9, sl, r4, ror r1 │ │ │ │ + subseq r9, sl, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 26a3ac │ │ │ │ ldr r3, [pc, #524] @ 26a3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -139572,15 +139572,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 26a3e8 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ mvn r0, #0 │ │ │ │ b 26a274 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 26a3ec │ │ │ │ ldr r3, [pc, #132] @ 26a3f0 │ │ │ │ @@ -139592,15 +139592,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e1f6c │ │ │ │ b 26a34c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, sl, r4, asr r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, sl, r4, lsr #4 │ │ │ │ @@ -139609,21 +139609,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r3, r0, ip, lsl #14 │ │ │ │ rsbseq r1, sl, r8, ror r1 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, lsr #3 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq r9, sl, r0, ror #1 │ │ │ │ - rsbeq sp, ip, r8, asr #4 │ │ │ │ - subseq r8, sl, ip, asr #29 │ │ │ │ + ldrsheq r9, [sl], #-0 │ │ │ │ + rsbeq sp, ip, r8, asr r2 │ │ │ │ + ldrsbeq r8, [sl], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - subseq r9, sl, r4, lsr #1 │ │ │ │ - strdeq sp, [ip], #-20 @ 0xffffffec @ │ │ │ │ - subseq r8, sl, ip, ror lr │ │ │ │ + ldrheq r9, [sl], #-4 │ │ │ │ + rsbeq sp, ip, r4, lsl #4 │ │ │ │ + subseq r8, sl, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -139777,27 +139777,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 26a6ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r9, sl, r8 │ │ │ │ - ldrsbeq r8, [sl], #-248 @ 0xffffff08 │ │ │ │ - strdeq sp, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r3, r4, lsr #11 │ │ │ │ - subseq r1, fp, r0, asr r0 │ │ │ │ - subseq r8, sl, ip, asr #28 │ │ │ │ - rsbeq ip, ip, r0, lsr pc │ │ │ │ - ldrheq r8, [sl], #-184 @ 0xffffff48 │ │ │ │ - subseq r8, sl, r0, lsl lr │ │ │ │ + subseq r9, sl, r8, lsl r0 │ │ │ │ + subseq r8, sl, r8, ror #31 │ │ │ │ + rsbeq sp, r3, r4, lsl #12 │ │ │ │ + strheq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + subseq r1, fp, r0, rrx │ │ │ │ + subseq r8, sl, ip, asr lr │ │ │ │ + rsbeq ip, ip, r0, asr #30 │ │ │ │ + subseq r8, sl, r8, asr #23 │ │ │ │ + subseq r8, sl, r0, lsr #28 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - rsbeq ip, ip, ip, lsl #30 │ │ │ │ - @ instruction: 0x005a8b98 │ │ │ │ - ldrsheq r8, [sl], #-208 @ 0xffffff30 │ │ │ │ + rsbeq ip, ip, ip, lsl pc │ │ │ │ + subseq r8, sl, r8, lsr #23 │ │ │ │ + subseq r8, sl, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 26a764 │ │ │ │ ldr r9, [pc, #156] @ 26a768 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -139835,16 +139835,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subseq r8, sl, r8, ror #26 │ │ │ │ subseq r8, sl, r8, ror sp │ │ │ │ + subseq r8, sl, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139911,16 +139911,16 @@ │ │ │ │ bl 1e1f6c │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 26a798 │ │ │ │ b 26a81c │ │ │ │ - @ instruction: 0x005a8c90 │ │ │ │ - ldrsbeq r8, [sl], #-180 @ 0xffffff4c │ │ │ │ + subseq r8, sl, r0, lsr #25 │ │ │ │ + subseq r8, sl, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 26aa18 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -140000,29 +140000,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 269780 │ │ │ │ b 26a900 │ │ │ │ ldr r1, [pc, #64] @ 26aa30 │ │ │ │ ldr r0, [pc, #64] @ 26aa34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd404 │ │ │ │ + bl 7cd414 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1f6c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 26a900 │ │ │ │ bl 1e3df4 │ │ │ │ rsbseq r0, sl, r8, lsr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ rsbseq r0, sl, r8, ror #21 │ │ │ │ - subseq r8, sl, r8, lsl #21 │ │ │ │ + @ instruction: 0x005a8a98 │ │ │ │ addeq r0, r5, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -140305,38 +140305,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26af1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007a0998 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r8, sl, r8, lsl #19 │ │ │ │ - subseq r8, sl, r0, lsl #20 │ │ │ │ - subseq r8, sl, r8, lsl #20 │ │ │ │ - subseq r8, sl, r8, ror #19 │ │ │ │ - ldrheq r8, [sl], #-156 @ 0xffffff64 │ │ │ │ - rsbeq r5, r8, r0, ror r0 │ │ │ │ + rsbeq r7, r2, r0, ror #31 │ │ │ │ + @ instruction: 0x005a8998 │ │ │ │ + subseq r8, sl, r0, lsl sl │ │ │ │ + subseq r8, sl, r8, lsl sl │ │ │ │ + ldrsheq r8, [sl], #-152 @ 0xffffff68 │ │ │ │ + subseq r8, sl, ip, asr #19 │ │ │ │ + rsbeq r5, r8, r0, lsl #1 │ │ │ │ + subseq r8, sl, r0, lsr #17 │ │ │ │ @ instruction: 0x005a8890 │ │ │ │ subseq r8, sl, r0, lsl #17 │ │ │ │ subseq r8, sl, r0, ror r8 │ │ │ │ - subseq r8, sl, r0, ror #16 │ │ │ │ rsbseq r0, sl, ip, asr #13 │ │ │ │ - ldrdeq r4, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x005a869c │ │ │ │ - subseq r8, sl, r0, ror r6 │ │ │ │ - subseq r8, sl, r4, asr #12 │ │ │ │ - rsbeq r7, r2, ip, ror ip │ │ │ │ - rsbeq r4, r8, r0, asr #28 │ │ │ │ - strdeq ip, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r8, sl, r4, lsl #7 │ │ │ │ - @ instruction: 0x005a869c │ │ │ │ - ldrdeq ip, [ip], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r8, sl, ip, asr r3 │ │ │ │ - subseq r8, sl, r4, lsl #13 │ │ │ │ + rsbeq r4, r8, r4, ror #29 │ │ │ │ + subseq r8, sl, ip, lsr #13 │ │ │ │ + subseq r8, sl, r0, lsl #13 │ │ │ │ + subseq r8, sl, r4, asr r6 │ │ │ │ + rsbeq r7, r2, ip, lsl #25 │ │ │ │ + rsbeq r4, r8, r0, asr lr │ │ │ │ + rsbeq ip, ip, r8, lsl #14 │ │ │ │ + @ instruction: 0x005a8394 │ │ │ │ + subseq r8, sl, ip, lsr #13 │ │ │ │ + rsbeq ip, ip, r4, ror #13 │ │ │ │ + subseq r8, sl, ip, ror #6 │ │ │ │ + @ instruction: 0x005a8694 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 26b090 │ │ │ │ @@ -140426,15 +140426,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 26afb4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r0, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ rsbseq r0, sl, r4, lsr r4 │ │ │ │ - subseq r8, sl, r8, lsr r5 │ │ │ │ + subseq r8, sl, r8, asr #10 │ │ │ │ │ │ │ │ 0026b0a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -140513,15 +140513,15 @@ │ │ │ │ beq 26b264 │ │ │ │ mov r5, r8 │ │ │ │ b 26b11c │ │ │ │ ldr r1, [pc, #360] @ 26b354 │ │ │ │ ldr r0, [pc, #360] @ 26b358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd404 │ │ │ │ + bl 7cd414 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1f6c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -140601,23 +140601,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e3df4 │ │ │ │ rsbseq r0, sl, r0, lsr r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r8, sl, ip, lsl #5 │ │ │ │ + @ instruction: 0x005a829c │ │ │ │ addeq pc, r4, ip, lsr #31 │ │ │ │ rsbseq r0, sl, r8, asr #3 │ │ │ │ - rsbeq ip, ip, r4, ror #4 │ │ │ │ - ldrsheq r7, [sl], #-224 @ 0xffffff20 │ │ │ │ - subseq r8, sl, ip, lsl #5 │ │ │ │ - rsbeq ip, ip, r0, asr #4 │ │ │ │ - subseq r7, sl, ip, asr #29 │ │ │ │ - subseq r8, sl, r4, asr r2 │ │ │ │ + rsbeq ip, ip, r4, ror r2 │ │ │ │ + subseq r7, sl, r0, lsl #30 │ │ │ │ + @ instruction: 0x005a829c │ │ │ │ + rsbeq ip, ip, r0, asr r2 │ │ │ │ + ldrsbeq r7, [sl], #-236 @ 0xffffff14 │ │ │ │ + subseq r8, sl, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -140793,16 +140793,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x005a7e9c │ │ │ │ - subseq r7, sl, ip, ror #28 │ │ │ │ + subseq r7, sl, ip, lsr #29 │ │ │ │ + subseq r7, sl, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -140961,18 +140961,18 @@ │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1f6c │ │ │ │ str r5, [r4] │ │ │ │ b 26b6e8 │ │ │ │ - @ instruction: 0x005a7d98 │ │ │ │ - @ instruction: 0x005a7d90 │ │ │ │ - subseq r7, sl, r8, ror ip │ │ │ │ - subseq r7, sl, ip, lsr #24 │ │ │ │ + subseq r7, sl, r8, lsr #27 │ │ │ │ + subseq r7, sl, r0, lsr #27 │ │ │ │ + subseq r7, sl, r8, lsl #25 │ │ │ │ + subseq r7, sl, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 26ba28 │ │ │ │ ldr r3, [pc, #264] @ 26ba2c │ │ │ │ @@ -141168,16 +141168,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e3be0 │ │ │ │ str r8, [r4] │ │ │ │ b 26bb08 │ │ │ │ bl 26aa38 │ │ │ │ mov r5, r0 │ │ │ │ b 26bb98 │ │ │ │ - subseq r7, sl, r4, asr #19 │ │ │ │ - @ instruction: 0x005a7990 │ │ │ │ + ldrsbeq r7, [sl], #-148 @ 0xffffff6c │ │ │ │ + subseq r7, sl, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 26c034 │ │ │ │ mov r4, r3 │ │ │ │ @@ -141403,15 +141403,15 @@ │ │ │ │ beq 26bdd4 │ │ │ │ b 26bf5c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 26c048 │ │ │ │ ldr r0, [pc, #116] @ 26c04c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd404 │ │ │ │ + bl 7cd414 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1f6c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -141427,20 +141427,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 26c050 │ │ │ │ ldr r0, [pc, #40] @ 26c054 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 26bfdc │ │ │ │ @ instruction: 0x0079f79c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x005a7798 │ │ │ │ + subseq r7, sl, r8, lsr #15 │ │ │ │ rsbseq pc, r9, r4, lsr r7 @ │ │ │ │ - subseq r7, sl, r0, asr #14 │ │ │ │ - subseq r7, sl, r4, lsr #9 │ │ │ │ + subseq r7, sl, r0, asr r7 │ │ │ │ + ldrheq r7, [sl], #-68 @ 0xffffffbc │ │ │ │ addeq pc, r4, r4, asr #3 │ │ │ │ - subseq r7, sl, r0, asr r4 │ │ │ │ + subseq r7, sl, r0, ror #8 │ │ │ │ addeq pc, r4, r0, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -141630,18 +141630,18 @@ │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e1f6c │ │ │ │ str r5, [r4] │ │ │ │ b 26c144 │ │ │ │ - subseq r7, sl, r8, lsl #6 │ │ │ │ - subseq r7, sl, r4, asr #5 │ │ │ │ - subseq r7, sl, r0, lsl #4 │ │ │ │ - ldrheq r7, [sl], #-24 @ 0xffffffe8 │ │ │ │ + subseq r7, sl, r8, lsl r3 │ │ │ │ + ldrsbeq r7, [sl], #-36 @ 0xffffffdc │ │ │ │ + subseq r7, sl, r0, lsl r2 │ │ │ │ + subseq r7, sl, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 26c6c8 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -141828,15 +141828,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 26c5cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 26c6e0 │ │ │ │ ldr r0, [pc, #104] @ 26c6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd404 │ │ │ │ + bl 7cd414 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1f6c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -141848,19 +141848,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 26c494 │ │ │ │ bl 1e3df4 │ │ │ │ rsbseq pc, r9, r4, asr r0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, sl, ip, asr r0 │ │ │ │ + subseq r7, sl, ip, rrx │ │ │ │ ldrsheq lr, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r7, sl, r4 │ │ │ │ + subseq r7, sl, r4, lsl r0 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - subseq r6, sl, r0, lsl #28 │ │ │ │ + subseq r6, sl, r0, lsl lr │ │ │ │ addeq lr, r4, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 26c82c │ │ │ │ @@ -142113,16 +142113,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e3be0 │ │ │ │ str r8, [r4] │ │ │ │ b 26c9c0 │ │ │ │ bl 26aa38 │ │ │ │ mov r5, r0 │ │ │ │ b 26ca58 │ │ │ │ - subseq r6, sl, ip, lsl #22 │ │ │ │ - ldrsbeq r6, [sl], #-168 @ 0xffffff58 │ │ │ │ + subseq r6, sl, ip, lsl fp │ │ │ │ + subseq r6, sl, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -142577,47 +142577,47 @@ │ │ │ │ b 26d090 │ │ │ │ mov r6, r0 │ │ │ │ b 26cf24 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r9, ip, ror #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq lr, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r6, sl, ip, lsl r2 │ │ │ │ - ldrsheq r6, [sl], #-20 @ 0xffffffec │ │ │ │ - ldrsbeq r6, [sl], #-24 @ 0xffffffe8 │ │ │ │ - subseq r6, sl, r0, asr #3 │ │ │ │ - rsbeq r5, r2, ip, lsl #20 │ │ │ │ - subseq r6, sl, r4, asr #7 │ │ │ │ - subseq r6, sl, r4, asr #8 │ │ │ │ - subseq r6, sl, ip, asr #8 │ │ │ │ - subseq r6, sl, ip, lsr #8 │ │ │ │ - subseq r6, sl, ip, lsl #8 │ │ │ │ - subseq r6, sl, r8, ror #4 │ │ │ │ - rsbeq r5, r2, r0, lsr #17 │ │ │ │ + subseq r6, sl, ip, lsr #4 │ │ │ │ + subseq r6, sl, r4, lsl #4 │ │ │ │ + subseq r6, sl, r8, ror #3 │ │ │ │ + ldrsbeq r6, [sl], #-16 │ │ │ │ + rsbeq r5, r2, ip, lsl sl │ │ │ │ + ldrsbeq r6, [sl], #-52 @ 0xffffffcc │ │ │ │ + subseq r6, sl, r4, asr r4 │ │ │ │ + subseq r6, sl, ip, asr r4 │ │ │ │ + subseq r6, sl, ip, lsr r4 │ │ │ │ + subseq r6, sl, ip, lsl r4 │ │ │ │ + subseq r6, sl, r8, ror r2 │ │ │ │ + strheq r5, [r2], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 0026d264 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 26b0a4 │ │ │ │ ldr r2, [pc, #4] @ 26d27c │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f4a4 │ │ │ │ - subseq r6, sl, ip, lsr r3 │ │ │ │ + subseq r6, sl, ip, asr #6 │ │ │ │ ldr r2, [pc, #4] @ 26d28c │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f4a4 │ │ │ │ - subseq r6, sl, r0, asr r3 │ │ │ │ + subseq r6, sl, r0, ror #6 │ │ │ │ ldr r2, [pc, #4] @ 26d29c │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f3e0 │ │ │ │ - subseq r6, sl, ip, lsl r3 │ │ │ │ + subseq r6, sl, ip, lsr #6 │ │ │ │ ldr r2, [pc, #4] @ 26d2ac │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f3e0 │ │ │ │ - subseq r6, sl, r0, lsr r3 │ │ │ │ + subseq r6, sl, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 26d30c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 26f570 │ │ │ │ @@ -142633,15 +142633,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sl, r0, lsl r3 │ │ │ │ + subseq r6, sl, r0, lsr #6 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 26d360 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -142671,15 +142671,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sl, r4, lsr #5 │ │ │ │ + ldrheq r6, [sl], #-36 @ 0xffffffdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 26d404 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 26f570 │ │ │ │ @@ -142695,15 +142695,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [sl], #-20 @ 0xffffffec │ │ │ │ + subseq r6, sl, r4, lsl #4 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 26d458 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -142733,15 +142733,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sl, r8, lsl #3 │ │ │ │ + @ instruction: 0x005a6198 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -142811,28 +142811,28 @@ │ │ │ │ addeq sp, r4, r4, lsr ip │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 26d5d8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c4484 │ │ │ │ - subseq ip, r9, r4, lsl #24 │ │ │ │ + b 7c4494 │ │ │ │ + subseq ip, r9, r4, lsl ip │ │ │ │ ldr r3, [pc, #28] @ 26d600 │ │ │ │ ldr r2, [pc, #28] @ 26d604 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 26d608 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq sp, r9, r0, lsl lr │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - ldrsbeq ip, [r9], #-188 @ 0xffffff44 │ │ │ │ + subseq ip, r9, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -142890,18 +142890,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -143266,51 +143266,51 @@ │ │ │ │ beq 26ddb0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 26de54 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 26dddc │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 26dd1c │ │ │ │ ldr r3, [pc, #384] @ 26de90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 26dd40 │ │ │ │ b 26dd54 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26dd54 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26dd30 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26de80 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 26dd94 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [r5] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 26de60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 26ddec │ │ │ │ @@ -143363,15 +143363,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 26dce8 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 26de9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 26dd94 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3e34 │ │ │ │ rsbseq sp, r9, r0, ror #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r9, r8, asr #14 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ @@ -143494,41 +143494,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r9, [pc, #408] @ 26e224 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 26e0b4 │ │ │ │ ldr r3, [pc, #384] @ 26e228 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26e0e8 │ │ │ │ mov r3, #0 │ │ │ │ b 26e0d8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26e0e8 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 26e0c8 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 26e220 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -143564,27 +143564,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str sl, [fp] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 26e10c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 26e22c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 26e10c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -143602,17 +143602,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e3e34 │ │ │ │ rsbseq sp, r9, ip, ror #6 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r1, r0, r4, ror sl │ │ │ │ - rsbeq r9, ip, r0, lsl #8 │ │ │ │ - subseq r5, sl, r0, asr #8 │ │ │ │ - subseq r5, sl, r8, lsr #8 │ │ │ │ + rsbeq r9, ip, r0, lsl r4 │ │ │ │ + subseq r5, sl, r0, asr r4 │ │ │ │ + subseq r5, sl, r8, lsr r4 │ │ │ │ │ │ │ │ 0026e23c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -143705,18 +143705,18 @@ │ │ │ │ b 26e37c │ │ │ │ mvn r5, #10 │ │ │ │ b 26e37c │ │ │ │ addeq ip, r4, r8, asr #30 │ │ │ │ @ instruction: 0x0079d194 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ strdeq ip, [r4], r0 │ │ │ │ - subseq fp, r9, ip, lsl pc │ │ │ │ + subseq fp, r9, ip, lsr #30 │ │ │ │ umulleq ip, r4, ip, lr │ │ │ │ - subseq r5, sl, ip, asr r3 │ │ │ │ - subseq sp, sl, r8, lsr #5 │ │ │ │ + subseq r5, sl, ip, ror #6 │ │ │ │ + ldrheq sp, [sl], #-40 @ 0xffffffd8 │ │ │ │ addeq ip, r4, r0, lsr lr │ │ │ │ rsbseq fp, sl, r8, asr #12 │ │ │ │ │ │ │ │ 0026e3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -143785,18 +143785,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 26e580 │ │ │ │ @@ -143816,15 +143816,15 @@ │ │ │ │ b 26e534 │ │ │ │ mvn r4, #10 │ │ │ │ b 26e534 │ │ │ │ addeq ip, r4, r8, lsr #27 │ │ │ │ ldrsheq ip, [r9], #-244 @ 0xffffff0c @ │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ addeq ip, r4, r4, asr sp │ │ │ │ - subseq fp, r9, r0, lsl #27 │ │ │ │ + @ instruction: 0x0059bd90 │ │ │ │ addeq ip, r4, r8, asr #25 │ │ │ │ addeq ip, r4, r8, ror ip │ │ │ │ @ instruction: 0x007ab494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -143840,15 +143840,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 26e8b4 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 26d6bc │ │ │ │ @@ -144023,50 +144023,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq ip, r9, r0, asr lr │ │ │ │ strdeq ip, [r4], r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, sl, ip, lsr #8 │ │ │ │ - subseq r5, sl, r8, lsr #1 │ │ │ │ - ldrsheq ip, [sl], #-252 @ 0xffffff04 │ │ │ │ + ldrheq r5, [sl], #-8 │ │ │ │ + subseq sp, sl, ip │ │ │ │ ldrsbeq ip, [r9], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, r4, lsr #15 │ │ │ │ - subseq r5, sl, r8, asr #32 │ │ │ │ - ldrsheq r4, [sl], #-248 @ 0xffffff08 │ │ │ │ + subseq r5, sl, r8, asr r0 │ │ │ │ + subseq r5, sl, r8 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - subseq r3, fp, ip, asr #12 │ │ │ │ + subseq r3, fp, ip, asr r6 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - ldrheq r4, [sl], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0x005a4f98 │ │ │ │ - subseq r4, sl, r4, lsl #31 │ │ │ │ + subseq r4, sl, r0, asr #31 │ │ │ │ + subseq r4, sl, r8, lsr #31 │ │ │ │ + @ instruction: 0x005a4f94 │ │ │ │ rsbseq ip, r9, r8, ror #24 │ │ │ │ - rsbeq r8, ip, r8, lsr #28 │ │ │ │ - subseq r4, sl, r0, asr lr │ │ │ │ - subseq r4, sl, ip, lsl #24 │ │ │ │ + rsbeq r8, ip, r8, lsr lr │ │ │ │ + subseq r4, sl, r0, ror #28 │ │ │ │ + subseq r4, sl, ip, lsl ip │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - rsbeq r8, ip, r4, lsl #28 │ │ │ │ - subseq r4, sl, ip, lsr #28 │ │ │ │ - subseq r4, sl, r8, ror #23 │ │ │ │ + rsbeq r8, ip, r4, lsl lr │ │ │ │ + subseq r4, sl, ip, lsr lr │ │ │ │ + ldrsheq r4, [sl], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - rsbeq r8, ip, r0, ror #27 │ │ │ │ - subseq r4, sl, r8, lsl #28 │ │ │ │ - subseq r4, sl, r4, asr #23 │ │ │ │ + strdeq r8, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + subseq r4, sl, r8, lsl lr │ │ │ │ + ldrsbeq r4, [sl], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - strheq r8, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r4, sl, r4, ror #27 │ │ │ │ - subseq r4, sl, r0, lsr #23 │ │ │ │ + rsbeq r8, ip, ip, asr #27 │ │ │ │ + ldrsheq r4, [sl], #-212 @ 0xffffff2c │ │ │ │ + ldrheq r4, [sl], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - @ instruction: 0x006c8d98 │ │ │ │ - subseq r4, sl, r0, asr #27 │ │ │ │ - subseq r4, sl, ip, ror fp │ │ │ │ + rsbeq r8, ip, r8, lsr #27 │ │ │ │ + ldrsbeq r4, [sl], #-208 @ 0xffffff30 │ │ │ │ + subseq r4, sl, ip, lsl #23 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - rsbeq r8, ip, r4, ror sp │ │ │ │ - @ instruction: 0x005a4d9c │ │ │ │ - subseq r4, sl, r8, asr fp │ │ │ │ + rsbeq r8, ip, r4, lsl #27 │ │ │ │ + subseq r4, sl, ip, lsr #27 │ │ │ │ + subseq r4, sl, r8, ror #22 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0026e948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -144248,51 +144248,51 @@ │ │ │ │ bne 26ea8c │ │ │ │ ldr ip, [pc, #156] @ 26ecbc │ │ │ │ add ip, pc, ip │ │ │ │ b 26ea94 │ │ │ │ ldr r0, [pc, #148] @ 26ecc0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 26e97c │ │ │ │ - subseq r4, sl, r0, asr sp │ │ │ │ + subseq r4, sl, r0, ror #26 │ │ │ │ + subseq r4, sl, r4, ror #26 │ │ │ │ + subseq r4, sl, ip, asr sp │ │ │ │ subseq r4, sl, r4, asr sp │ │ │ │ subseq r4, sl, ip, asr #26 │ │ │ │ - subseq r4, sl, r4, asr #26 │ │ │ │ - subseq r4, sl, ip, lsr sp │ │ │ │ - subseq r4, sl, r0, lsr sp │ │ │ │ - subseq r4, sl, r4, lsr #26 │ │ │ │ - subseq r4, sl, ip, lsl sp │ │ │ │ + subseq r4, sl, r0, asr #26 │ │ │ │ + subseq r4, sl, r4, lsr sp │ │ │ │ + subseq r4, sl, ip, lsr #26 │ │ │ │ + subseq r4, sl, r0, lsr #26 │ │ │ │ + subseq r4, sl, r8, lsl sp │ │ │ │ + subseq r4, sl, r4, lsl sp │ │ │ │ subseq r4, sl, r0, lsl sp │ │ │ │ - subseq r4, sl, r8, lsl #26 │ │ │ │ - subseq r4, sl, r4, lsl #26 │ │ │ │ - subseq r4, sl, r0, lsl #26 │ │ │ │ - ldrsheq r4, [sl], #-204 @ 0xffffff34 │ │ │ │ + subseq r4, sl, ip, lsl #26 │ │ │ │ andseq r1, r0, r0 │ │ │ │ - ldrsheq r4, [sl], #-196 @ 0xffffff3c │ │ │ │ - rsbeq r1, r2, r0, lsl r1 │ │ │ │ + subseq r4, sl, r4, lsl #26 │ │ │ │ + rsbeq r1, r2, r0, lsr #2 │ │ │ │ subeq r4, r0, r0 │ │ │ │ - subseq r4, sl, r4, ror #25 │ │ │ │ - subseq r4, sl, r0, ror #25 │ │ │ │ - ldrsbeq r4, [sl], #-176 @ 0xffffff50 │ │ │ │ + ldrsheq r4, [sl], #-196 @ 0xffffff3c │ │ │ │ + ldrsheq r4, [sl], #-192 @ 0xffffff40 │ │ │ │ + subseq r4, sl, r0, ror #23 │ │ │ │ + rsbeq r1, r2, r8, ror r0 │ │ │ │ rsbeq r1, r2, r8, rrx │ │ │ │ rsbeq r1, r2, r8, asr r0 │ │ │ │ rsbeq r1, r2, r8, asr #32 │ │ │ │ - rsbeq r1, r2, r8, lsr r0 │ │ │ │ - rsbeq r1, r2, r4, lsr #32 │ │ │ │ - rsbeq r1, r2, r0, lsl r0 │ │ │ │ - strdeq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r2, r4, lsr r0 │ │ │ │ + rsbeq r1, r2, r0, lsr #32 │ │ │ │ + rsbeq r1, r2, ip │ │ │ │ + strdeq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ rsbeq r0, r2, r8, ror #31 │ │ │ │ ldrdeq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ rsbeq r0, r2, r8, asr #31 │ │ │ │ strheq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r0, r2, r8, lsr #31 │ │ │ │ - @ instruction: 0x00620f94 │ │ │ │ - subseq r4, sl, r4, ror #22 │ │ │ │ - rsbeq r0, r2, r0, ror pc │ │ │ │ - rsbeq r0, r2, r4, ror #30 │ │ │ │ - subseq r4, sl, r8, lsr #21 │ │ │ │ + rsbeq r0, r2, r4, lsr #31 │ │ │ │ + subseq r4, sl, r4, ror fp │ │ │ │ + rsbeq r0, r2, r0, lsl #31 │ │ │ │ + rsbeq r0, r2, r4, ror pc │ │ │ │ + ldrheq r4, [sl], #-168 @ 0xffffff58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -144332,16 +144332,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 26ed50 │ │ │ │ - @ instruction: 0x005a4a90 │ │ │ │ - subseq r4, sl, ip, ror sl │ │ │ │ + subseq r4, sl, r0, lsr #21 │ │ │ │ + subseq r4, sl, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 26ee04 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144365,15 +144365,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq r4, [sl], #-144 @ 0xffffff70 │ │ │ │ + subseq r4, sl, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 26ee84 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144397,15 +144397,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r4, sl, r0, asr r9 │ │ │ │ + subseq r4, sl, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 26eefc │ │ │ │ mov r4, r2 │ │ │ │ @@ -144427,15 +144427,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r4, [sl], #-136 @ 0xffffff78 │ │ │ │ + subseq r4, sl, r8, ror #17 │ │ │ │ │ │ │ │ 0026ef00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -145015,15 +145015,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r9, r4, ror #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, ip, r8, lsl #30 │ │ │ │ + rsbeq r7, ip, r8, lsl pc │ │ │ │ rsbseq fp, r9, r4, lsl #25 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -145256,17 +145256,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26fb80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26fb84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r7, ip, ip, asr #21 │ │ │ │ - subseq r3, sl, ip, asr #24 │ │ │ │ - subseq r3, sl, r8, asr ip │ │ │ │ + ldrdeq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + subseq r3, sl, ip, asr ip │ │ │ │ + subseq r3, sl, r8, ror #24 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 26fc8c │ │ │ │ @@ -145298,23 +145298,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 7efbcc │ │ │ │ + bl 7efbdc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7efe08 │ │ │ │ + bl 7efe18 │ │ │ │ ldr r2, [pc, #72] @ 26fc94 │ │ │ │ ldr r3, [pc, #64] @ 26fc90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -145446,17 +145446,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26fe78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r3, sl, r8, asr r9 │ │ │ │ - subseq r3, sl, r4, ror r9 │ │ │ │ + rsbeq r7, ip, r4, ror #15 │ │ │ │ + subseq r3, sl, r8, ror #18 │ │ │ │ + subseq r3, sl, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 270034 │ │ │ │ @@ -145744,30 +145744,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 270324 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 42ff6c │ │ │ │ b 27022c │ │ │ │ - rsbeq r7, r3, ip, asr #17 │ │ │ │ - subseq r3, sl, r4, lsl r5 │ │ │ │ - subseq r3, sl, ip, ror #9 │ │ │ │ - ldrsheq r3, [sl], #-68 @ 0xffffffbc │ │ │ │ + ldrdeq r7, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + subseq r3, sl, r4, lsr #10 │ │ │ │ + ldrsheq r3, [sl], #-76 @ 0xffffffb4 │ │ │ │ + subseq r3, sl, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 807850 │ │ │ │ + bl 807860 │ │ │ │ bl 1e2aac │ │ │ │ - bl 807e98 │ │ │ │ + bl 807ea8 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2704cc │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -145884,21 +145884,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 1e3094 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2705b0 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2705c8 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -145911,31 +145911,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2705f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 7e2cb0 │ │ │ │ + bl 7e2cc0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 27055c │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7e2cb0 │ │ │ │ + bl 7e2cc0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x006c7094 │ │ │ │ - subseq r3, sl, r4, lsl r2 │ │ │ │ - subseq r3, sl, r0, lsr #4 │ │ │ │ + rsbeq r7, ip, r4, lsr #1 │ │ │ │ + subseq r3, sl, r4, lsr #4 │ │ │ │ + subseq r3, sl, r0, lsr r2 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2706d0 │ │ │ │ @@ -145960,15 +145960,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 270688 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 270688 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2706d8 │ │ │ │ ldr r3, [pc, #64] @ 2706d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -146019,15 +146019,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 270c88 │ │ │ │ ldr r0, [pc, #1400] @ 270cd0 │ │ │ │ ldr r1, [pc, #1400] @ 270cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 7cd4fc │ │ │ │ + bl 7cd50c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e2020 │ │ │ │ @@ -146077,15 +146077,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 7d6ff8 │ │ │ │ + bl 7d7008 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 270b24 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -146139,15 +146139,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d6ff8 │ │ │ │ + bl 7d7008 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 27098c │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -146187,23 +146187,23 @@ │ │ │ │ bl 270328 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 7d7000 │ │ │ │ + bl 7d7010 │ │ │ │ b 270950 │ │ │ │ ldr r3, [pc, #740] @ 270cf8 │ │ │ │ ldr r1, [pc, #740] @ 270cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7cd4fc │ │ │ │ + bl 7cd50c │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 270ce0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 270ce4 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -146253,15 +146253,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 7d6ff8 │ │ │ │ + bl 7d7008 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 270b98 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 270784 │ │ │ │ mov r0, #16 │ │ │ │ bl 1e1240 │ │ │ │ @@ -146278,15 +146278,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 7d7000 │ │ │ │ + bl 7d7010 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -146346,50 +146346,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7d7000 │ │ │ │ + bl 7d7010 │ │ │ │ b 270b18 │ │ │ │ ldr r0, [pc, #116] @ 270d04 │ │ │ │ ldr r1, [pc, #116] @ 270d08 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 7cd404 │ │ │ │ + bl 7cd414 │ │ │ │ mvn r0, #18 │ │ │ │ b 2707d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 270d0c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cd404 │ │ │ │ + bl 7cd414 │ │ │ │ mvn r0, #22 │ │ │ │ b 2707d0 │ │ │ │ ldrsheq sl, [r9], #-192 @ 0xffffff40 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ addeq sl, r4, ip, ror #20 │ │ │ │ - ldrsbeq r3, [sl], #-20 @ 0xffffffec │ │ │ │ + subseq r3, sl, r4, ror #3 │ │ │ │ rsbseq sl, r9, ip, lsl ip │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x0084a7b0 │ │ │ │ - ldrsheq r2, [sl], #-208 @ 0xffffff30 │ │ │ │ + subseq r2, sl, r0, lsl #28 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ addeq sl, r4, r4, lsr r5 │ │ │ │ - ldrsheq r2, [sl], #-180 @ 0xffffff4c │ │ │ │ - subseq r2, sl, r8, lsl #23 │ │ │ │ + subseq r2, sl, r4, lsl #24 │ │ │ │ + @ instruction: 0x005a2b98 │ │ │ │ │ │ │ │ 00270d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -146691,16 +146691,16 @@ │ │ │ │ b 270fac │ │ │ │ mvn r6, #1 │ │ │ │ b 270fc0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r9, r8, asr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r9, ip, lsr #8 │ │ │ │ - @ instruction: 0x0060a29c │ │ │ │ - rsbeq r6, r3, r8, ror #19 │ │ │ │ + rsbeq sl, r0, ip, lsr #5 │ │ │ │ + strdeq r6, [r3], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 002711bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146829,30 +146829,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2714a4 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2714d0 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 271360 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 27151c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 271520 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2714fc │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -146867,15 +146867,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 27141c │ │ │ │ mov r5, r1 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r2, [pc, #188] @ 271524 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -146907,24 +146907,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2713b8 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ b 271494 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r9, r4, ror #2 │ │ │ │ rsbseq sl, r9, r8, asr #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq sl, [r9], #-4 @ │ │ │ │ addeq r9, r4, r0, ror lr │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r2, sl, r4, asr #12 │ │ │ │ + subseq r2, sl, r4, asr r6 │ │ │ │ addeq r9, r4, r0, ror #26 │ │ │ │ │ │ │ │ 00271528 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -146993,17 +146993,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 271650 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r6, ip, r8 │ │ │ │ - subseq r2, sl, ip, lsl #8 │ │ │ │ - subseq r2, sl, r4, lsl #3 │ │ │ │ + rsbeq r6, ip, r8, lsl r0 │ │ │ │ + subseq r2, sl, ip, lsl r4 │ │ │ │ + @ instruction: 0x005a2194 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2719c0 │ │ │ │ ldr r3, [pc, #852] @ 2719c4 │ │ │ │ @@ -147085,15 +147085,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 7e2b40 │ │ │ │ + bl 7e2b50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 271810 │ │ │ │ ldr r2, [pc, #532] @ 2719dc │ │ │ │ ldr r3, [pc, #504] @ 2719c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -147157,22 +147157,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2719f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 27176c │ │ │ │ ldr r3, [pc, #240] @ 2719f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27186c │ │ │ │ @@ -147190,57 +147190,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2719f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 27186c │ │ │ │ ldr r0, [pc, #116] @ 2719fc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 27176c │ │ │ │ ldr r0, [pc, #88] @ 271a00 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 27186c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, r8, lsl #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r9, r4, asr sp │ │ │ │ - rsbeq r3, r5, r4, lsl #18 │ │ │ │ - rsbeq fp, r0, r0, asr #3 │ │ │ │ + rsbeq r3, r5, r4, lsl r9 │ │ │ │ + ldrdeq fp, [r0], #-16 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r2, sl, r8, ror #6 │ │ │ │ + subseq r2, sl, r8, ror r3 │ │ │ │ rsbseq r9, r9, ip, lsr #24 │ │ │ │ ldrsbeq r9, [r9], #-188 @ 0xffffff44 @ │ │ │ │ andeq r4, r0, ip, lsl #15 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x005a219c │ │ │ │ + subseq r2, sl, ip, lsr #3 │ │ │ │ andeq r3, r0, r4, ror #2 │ │ │ │ + subseq r2, sl, r4, ror #1 │ │ │ │ + subseq r2, sl, r8, lsr r1 │ │ │ │ ldrsbeq r2, [sl], #-4 │ │ │ │ - subseq r2, sl, r8, lsr #2 │ │ │ │ - subseq r2, sl, r4, asr #1 │ │ │ │ mvn r1, #29 │ │ │ │ b 271654 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 271654 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147531,30 +147531,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 271fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 271ae4 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 271f54 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -147571,42 +147571,42 @@ │ │ │ │ b 271bd8 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 271ce0 │ │ │ │ b 271d50 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 271f28 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 271f00 │ │ │ │ ldr r0, [pc, #76] @ 271fb8 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 271ae4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, r4, asr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r2, sl, ip, asr #32 │ │ │ │ + subseq r2, sl, ip, asr r0 │ │ │ │ rsbseq r9, r9, r4, lsr r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r9, r9, r8, asr #15 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, r0, lsr #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, sl, r0, lsl #24 │ │ │ │ - subseq r1, sl, r0, asr #23 │ │ │ │ + subseq r1, sl, r0, lsl ip │ │ │ │ + ldrsbeq r1, [sl], #-176 @ 0xffffff50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 27235c │ │ │ │ ldr r3, [pc, #900] @ 272360 │ │ │ │ @@ -147756,25 +147756,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 272384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 272060 │ │ │ │ ldr r3, [pc, #284] @ 272388 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 272190 │ │ │ │ @@ -147799,61 +147799,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 27238c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 272190 │ │ │ │ ldr r0, [pc, #116] @ 272390 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 272060 │ │ │ │ ldr r0, [pc, #92] @ 272394 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 272190 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, r8, lsl r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, r0, r4, asr #17 │ │ │ │ + ldrdeq sl, [r0], #-132 @ 0xffffff7c @ │ │ │ │ ldrheq r9, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r9, r9, r4, lsl #6 │ │ │ │ - subseq r1, sl, r0, ror #20 │ │ │ │ + subseq r1, sl, r0, ror sl │ │ │ │ andeq r4, r0, ip, lsr #17 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, sl, r4, lsr #18 │ │ │ │ + subseq r1, sl, r4, lsr r9 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subseq r1, sl, r0, asr #17 │ │ │ │ - subseq r1, sl, r4, lsl #17 │ │ │ │ - ldrsbeq r1, [sl], #-140 @ 0xffffff74 │ │ │ │ + ldrsbeq r1, [sl], #-128 @ 0xffffff80 │ │ │ │ + @ instruction: 0x005a1894 │ │ │ │ + subseq r1, sl, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2725a8 │ │ │ │ ldr r1, [pc, #504] @ 2725ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -147957,46 +147957,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2725cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 272410 │ │ │ │ ldr r0, [pc, #68] @ 2725d0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 272410 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, r4, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, r0, ip, lsl r5 │ │ │ │ + rsbeq sl, r0, ip, lsr #10 │ │ │ │ rsbseq r9, r9, r8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r9, ip, lsr pc │ │ │ │ andeq r3, r0, r4, lsr lr │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq r1, [sl], #-108 @ 0xffffff94 │ │ │ │ - subseq r1, sl, r4, lsl r7 │ │ │ │ + subseq r1, sl, ip, lsl #14 │ │ │ │ + subseq r1, sl, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 27279c │ │ │ │ ldr r1, [pc, #432] @ 2727a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -148082,46 +148082,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2727c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 272650 │ │ │ │ ldr r0, [pc, #68] @ 2727c4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 272650 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r9, r8, lsl #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq sl, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq sl, r0, r8, ror #5 │ │ │ │ rsbseq r8, r9, r8, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r9, r8, asr #26 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, sl, ip, asr r5 │ │ │ │ subseq r1, sl, ip, ror #10 │ │ │ │ + subseq r1, sl, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 272cdc │ │ │ │ @@ -148188,15 +148188,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 272ad4 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 271654 │ │ │ │ ldr r2, [pc, #1000] @ 272cf0 │ │ │ │ ldr r3, [pc, #980] @ 272ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148214,15 +148214,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2728dc │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 27299c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -148232,21 +148232,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 272a00 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7efe08 │ │ │ │ + bl 7efe18 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 27c0b4 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -148254,15 +148254,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2729f0 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2729bc │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 2728e0 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 272cf4 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -148296,26 +148296,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 272d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2729f4 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -148400,69 +148400,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 272d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2728b0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 272d14 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2728b0 │ │ │ │ mvn r4, #27 │ │ │ │ b 2728e0 │ │ │ │ ldr r0, [pc, #84] @ 272d18 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2729f4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r9, r8, lsl #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r1, sl, r4, lsl #10 │ │ │ │ + subseq r1, sl, r4, lsl r5 │ │ │ │ @ instruction: 0x00798b90 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r9, ip, ror #21 │ │ │ │ - ldrdeq r9, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, r0, ip, ror #29 │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r1, [sl], #-36 @ 0xffffffdc │ │ │ │ - ldrdeq r9, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + subseq r1, sl, r4, ror #5 │ │ │ │ + rsbeq r9, r0, r0, ror #27 │ │ │ │ andeq r3, r0, r4, lsl #8 │ │ │ │ - subseq r1, sl, r0, lsr #1 │ │ │ │ - subseq r1, sl, r0, asr #1 │ │ │ │ - subseq r1, sl, r4, lsl r1 │ │ │ │ + ldrheq r1, [sl], #-0 │ │ │ │ + ldrsbeq r1, [sl], #-0 │ │ │ │ + subseq r1, sl, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 273590 │ │ │ │ ldr r1, [pc, #2140] @ 273594 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -148581,15 +148581,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 42f4dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 272dfc │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 273370 │ │ │ │ @@ -148682,15 +148682,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2733b0 │ │ │ │ ldr r1, [pc, #1308] @ 2735bc │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 1e154c │ │ │ │ cmp r4, #0 │ │ │ │ blt 272e0c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 272e0c │ │ │ │ @@ -148728,15 +148728,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2731c4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ cmp r4, #0 │ │ │ │ blt 273484 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 42ff30 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 42ff30 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -148751,18 +148751,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 272fd0 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e2cbc │ │ │ │ + bl 7e2ccc │ │ │ │ b 273004 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e31d8 │ │ │ │ + bl 7e31e8 │ │ │ │ b 273164 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -148777,35 +148777,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 26fb88 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ b 273258 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2733bc │ │ │ │ mov r0, sl │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7efe08 │ │ │ │ + bl 7efe18 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27c1a0 │ │ │ │ @@ -148813,17 +148813,17 @@ │ │ │ │ bge 27322c │ │ │ │ cmn r4, #4 │ │ │ │ bne 2732b0 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 273278 │ │ │ │ mov r0, sl │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 272dfc │ │ │ │ ldr r3, [pc, #760] @ 2735c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 272dc0 │ │ │ │ ldr r3, [pc, #744] @ 2735c8 │ │ │ │ @@ -148845,47 +148845,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2735d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 272dc0 │ │ │ │ ldr r0, [pc, #604] @ 2735d4 │ │ │ │ ldr r1, [pc, #604] @ 2735d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 7cd4fc │ │ │ │ + bl 7cd50c │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 272e0c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 272eac │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e31d8 │ │ │ │ + bl 7e31e8 │ │ │ │ b 2730ac │ │ │ │ ldr r2, [pc, #536] @ 2735dc │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 26f8a4 │ │ │ │ @@ -148917,25 +148917,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2735e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 272e0c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27afdc │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -148954,15 +148954,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 273580 │ │ │ │ ldr r1, [pc, #264] @ 2735e8 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27afdc │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 42ff30 │ │ │ │ @@ -148981,54 +148981,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2735ec │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 272dc0 │ │ │ │ ldr r0, [pc, #136] @ 2735f0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 272e0c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e31d8 │ │ │ │ + bl 7e31e8 │ │ │ │ b 2734ec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r9, r0, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r0, sl, r0, lsr #31 │ │ │ │ + ldrheq r0, [sl], #-240 @ 0xffffff10 │ │ │ │ rsbseq r8, r9, ip, asr r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r9, r8, asr #11 │ │ │ │ - rsbeq r9, r0, r4, lsr sl │ │ │ │ - subseq r0, sl, r0, asr #30 │ │ │ │ - rsbeq r1, r4, r8, lsr #27 │ │ │ │ - subseq r0, sl, r8, lsr #30 │ │ │ │ + rsbeq r9, r0, r4, asr #20 │ │ │ │ + subseq r0, sl, r0, asr pc │ │ │ │ + strheq r1, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + subseq r0, sl, r8, lsr pc │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r0, sl, r8, asr #28 │ │ │ │ - rsbeq r9, r0, ip, lsl r8 │ │ │ │ + subseq r0, sl, r8, asr lr │ │ │ │ + rsbeq r9, r0, ip, lsr #16 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq r0, [sl], #-160 @ 0xffffff60 │ │ │ │ + subseq r0, sl, r0, asr #21 │ │ │ │ addeq r7, r4, ip, asr #28 │ │ │ │ - subseq r0, sl, r0, lsl fp │ │ │ │ - rsbeq r9, r0, r8, lsr #10 │ │ │ │ + subseq r0, sl, r0, lsr #22 │ │ │ │ + rsbeq r9, r0, r8, lsr r5 │ │ │ │ andeq r2, r0, ip, lsr #12 │ │ │ │ - subseq r0, sl, r0, lsl #21 │ │ │ │ - subseq r0, sl, r8, lsl #20 │ │ │ │ - subseq r0, sl, r4, lsl #18 │ │ │ │ - subseq r0, sl, r8, asr #19 │ │ │ │ + @ instruction: 0x005a0a90 │ │ │ │ + subseq r0, sl, r8, lsl sl │ │ │ │ + subseq r0, sl, r4, lsl r9 │ │ │ │ + ldrsbeq r0, [sl], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 273f1c │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -149269,15 +149269,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -149285,15 +149285,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 273f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2736fc │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -149429,15 +149429,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 273f4c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2736fc │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 26f6b0 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -149518,40 +149518,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2738c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 2738c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 273890 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 273abc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 273a88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 273bd0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 273b9c │ │ │ │ ldr r3, [pc, #300] @ 273f58 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27392c │ │ │ │ ldr r3, [pc, #252] @ 273f3c │ │ │ │ @@ -149574,65 +149574,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 273f5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 27392c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 273d90 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 273f60 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 27392c │ │ │ │ ldrsbeq r7, [r9], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq r0, [sl], #-132 @ 0xffffff7c │ │ │ │ + subseq r0, sl, r4, ror #17 │ │ │ │ rsbseq r7, r9, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq r7, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq r0, [sl], #-104 @ 0xffffff98 │ │ │ │ + subseq r0, sl, r8, lsl #14 │ │ │ │ andeq r2, r0, r8, ror #17 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, sl, r0, ror #10 │ │ │ │ - ldrsbeq pc, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - subseq r0, sl, ip, ror #6 │ │ │ │ + subseq r0, sl, r0, ror r5 │ │ │ │ + subseq pc, r9, r4, ror #23 │ │ │ │ + subseq r0, sl, ip, ror r3 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ - subseq r0, sl, r0, lsr r1 │ │ │ │ - subseq r0, sl, r4, asr #2 │ │ │ │ + subseq r0, sl, r0, asr #2 │ │ │ │ + subseq r0, sl, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 274d80 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -149814,30 +149814,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 1e37d8 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #2872] @ 274d9c │ │ │ │ ldr r2, [pc, #2872] @ 274da0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 274488 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -149954,15 +149954,15 @@ │ │ │ │ b 2741f4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 27412c │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -150009,34 +150009,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #2112] @ 274db0 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 274db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 274144 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ cmp r7, #0 │ │ │ │ bne 274490 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2747a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -150149,15 +150149,15 @@ │ │ │ │ bne 274678 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2746f0 │ │ │ │ b 274678 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ cmp sl, #0 │ │ │ │ beq 27448c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ mvn r4, #3 │ │ │ │ b 27449c │ │ │ │ @@ -150183,15 +150183,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #1424] @ 274db8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -150199,15 +150199,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 274dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2741f4 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ @@ -150341,25 +150341,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 274dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2749bc │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2704d4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 274b30 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -150445,28 +150445,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 274dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2741f4 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2749ac │ │ │ │ ldr r0, [pc, #336] @ 274ddc │ │ │ │ @@ -150475,96 +150475,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 274de0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 274144 │ │ │ │ ldr r0, [pc, #296] @ 274de4 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 274de8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov fp, r4 │ │ │ │ b 274860 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2748bc │ │ │ │ b 274490 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 274924 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 2748ec │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2745c4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 274dec │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2749bc │ │ │ │ ldr r0, [pc, #144] @ 274df0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2741f4 │ │ │ │ rsbseq r7, r9, r8, ror r4 │ │ │ │ rsbseq r7, r9, r4, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x005a0098 │ │ │ │ - rsbeq r0, r5, r0, asr #30 │ │ │ │ + subseq r0, sl, r8, lsr #1 │ │ │ │ + rsbeq r0, r5, r0, asr pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r7, r9, r0, ror r2 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrheq pc, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + subseq pc, r9, ip, asr #15 │ │ │ │ andeq r1, r0, r0, ror r5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r9, r0, asr #24 │ │ │ │ - subseq pc, r9, r0, lsr #22 │ │ │ │ - rsbeq fp, r1, r8, asr r3 │ │ │ │ - subseq pc, r9, r4, asr r8 @ │ │ │ │ - rsbeq fp, r7, r8, asr #6 │ │ │ │ - ldrheq sl, [fp], #-212 @ 0xffffff2c │ │ │ │ - rsbeq fp, r7, ip, ror r2 │ │ │ │ + subseq pc, r9, r0, asr ip @ │ │ │ │ + subseq pc, r9, r0, lsr fp @ │ │ │ │ + rsbeq fp, r1, r8, ror #6 │ │ │ │ + subseq pc, r9, r4, ror #16 │ │ │ │ + rsbeq fp, r7, r8, asr r3 │ │ │ │ + subseq sl, fp, r4, asr #27 │ │ │ │ + rsbeq fp, r7, ip, lsl #5 │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ - subseq pc, r9, r4, lsl #13 │ │ │ │ - subseq pc, r9, r4, lsl #10 │ │ │ │ - subseq pc, r9, r8, asr #8 │ │ │ │ - subseq pc, r9, r4, lsr #10 │ │ │ │ - subseq pc, r9, ip, asr r4 @ │ │ │ │ - rsbeq sl, r1, r4, asr #29 │ │ │ │ - subseq pc, r9, ip, lsr #8 │ │ │ │ - subseq pc, r9, r0, lsr r4 @ │ │ │ │ - @ instruction: 0x0059f398 │ │ │ │ + @ instruction: 0x0059f694 │ │ │ │ + subseq pc, r9, r4, lsl r5 @ │ │ │ │ + subseq pc, r9, r8, asr r4 @ │ │ │ │ + subseq pc, r9, r4, lsr r5 @ │ │ │ │ + subseq pc, r9, ip, ror #8 │ │ │ │ + ldrdeq sl, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + subseq pc, r9, ip, lsr r4 @ │ │ │ │ + subseq pc, r9, r0, asr #8 │ │ │ │ + subseq pc, r9, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2752fc │ │ │ │ @@ -150726,15 +150726,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 47776c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2751cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -150768,15 +150768,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -150785,15 +150785,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 275334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 274ee4 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 1e32ec │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -150843,70 +150843,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 275340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 274fb0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 275344 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 274ee4 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 275348 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 274fb0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r6, [r9], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq pc, r9, r8, lsr #6 │ │ │ │ + subseq pc, r9, r8, lsr r3 @ │ │ │ │ rsbseq r6, r9, r8, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r4, ror #18 │ │ │ │ - subseq sl, fp, r8, lsr #15 │ │ │ │ + rsbeq pc, r3, r4, ror r9 @ │ │ │ │ + ldrheq sl, [fp], #-120 @ 0xffffff88 │ │ │ │ rsbseq r6, r9, r4, lsl r4 │ │ │ │ - rsbeq r2, ip, ip, lsr #11 │ │ │ │ - subseq pc, r9, r4, asr #3 │ │ │ │ - subseq lr, r9, r8, lsr #14 │ │ │ │ + strheq r2, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq pc, [r9], #-20 @ 0xffffffec @ │ │ │ │ + subseq lr, r9, r8, lsr r7 │ │ │ │ andeq r1, r0, r8, lsr r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r9, ip, lsr r0 @ │ │ │ │ - subseq r7, r9, r4, asr #13 │ │ │ │ + subseq pc, r9, ip, asr #32 │ │ │ │ + ldrsbeq r7, [r9], #-100 @ 0xffffff9c │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - subseq pc, r9, ip │ │ │ │ - subseq lr, r9, r4, asr #30 │ │ │ │ - subseq pc, r9, r0 │ │ │ │ + subseq pc, r9, ip, lsl r0 @ │ │ │ │ + subseq lr, r9, r4, asr pc │ │ │ │ + subseq pc, r9, r0, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 275690 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 275694 │ │ │ │ @@ -151000,22 +151000,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 275424 │ │ │ │ ldr r0, [pc, #472] @ 2756b4 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 275468 │ │ │ │ ldr r0, [pc, #456] @ 2756b8 │ │ │ │ ldr r1, [pc, #456] @ 2756bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cd4fc │ │ │ │ + bl 7cd50c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 275438 │ │ │ │ ldr r1, [pc, #432] @ 2756c0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 42ff6c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -151044,26 +151044,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2756d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2753d4 │ │ │ │ ldr r3, [pc, #264] @ 2756d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 275468 │ │ │ │ ldr r3, [pc, #232] @ 2756c8 │ │ │ │ @@ -151083,60 +151083,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2756d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 275468 │ │ │ │ ldr r0, [pc, #132] @ 2756dc │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2753d4 │ │ │ │ ldr r0, [pc, #108] @ 2756e0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 275468 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r9, r8, lsl #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x005abb98 │ │ │ │ + subseq fp, sl, r8, lsr #23 │ │ │ │ rsbseq r6, r9, r0, asr #32 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ + subseq lr, r9, r4, asr #31 │ │ │ │ ldrheq lr, [r9], #-244 @ 0xffffff0c │ │ │ │ - subseq lr, r9, r4, lsr #31 │ │ │ │ - subseq fp, sl, ip, ror #21 │ │ │ │ + ldrsheq fp, [sl], #-172 @ 0xffffff54 │ │ │ │ rsbseq r5, r9, r0, ror pc │ │ │ │ - ldrsbeq lr, [r9], #-228 @ 0xffffff1c │ │ │ │ + subseq lr, r9, r4, ror #29 │ │ │ │ ldrdeq r5, [r4], r4 │ │ │ │ - subseq lr, r9, r8, lsl #30 │ │ │ │ - rsbeq r8, r6, r8, lsl #31 │ │ │ │ + subseq lr, r9, r8, lsl pc │ │ │ │ + @ instruction: 0x00668f98 │ │ │ │ andeq r2, r0, ip, ror #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r9, r4, ror sp │ │ │ │ + subseq lr, r9, r4, lsl #27 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - subseq lr, r9, r4, ror lr │ │ │ │ - subseq lr, r9, r8, lsl #26 │ │ │ │ - subseq lr, r9, r0, lsl #29 │ │ │ │ + subseq lr, r9, r4, lsl #29 │ │ │ │ + subseq lr, r9, r8, lsl sp │ │ │ │ + @ instruction: 0x0059ee90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2758d4 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2758d8 │ │ │ │ @@ -151255,15 +151255,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 275778 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [r9], #-192 @ 0xffffff40 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, r9, r4, ror #27 │ │ │ │ + ldrsheq lr, [r9], #-212 @ 0xffffff2c │ │ │ │ rsbseq r5, r9, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -151440,28 +151440,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26fc98 │ │ │ │ cmp r9, #0 │ │ │ │ beq 275b24 │ │ │ │ b 275b18 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 275a98 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 26fc98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 26fc98 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 275990 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 275b30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -151556,26 +151556,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26fc98 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27598c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27598c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27598c │ │ │ │ b 275d88 │ │ │ │ ldrsbeq r5, [r9], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq lr, [r9], #-184 @ 0xffffff48 │ │ │ │ + subseq lr, r9, r8, ror #23 │ │ │ │ rsbseq r5, r9, r0, asr #20 │ │ │ │ - rsbeq r5, r0, r4, asr r6 │ │ │ │ + rsbeq r5, r0, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2761bc │ │ │ │ ldr r3, [pc, #992] @ 2761c0 │ │ │ │ @@ -151725,28 +151725,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2761e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ b 275ea0 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 275f34 │ │ │ │ @@ -151782,15 +151782,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -151799,53 +151799,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2761ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 275e90 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2761f0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 275e90 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2761f4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 27606c │ │ │ │ rsbseq r5, r9, r4, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, r9, r4, lsl #14 │ │ │ │ + subseq lr, r9, r4, lsl r7 │ │ │ │ rsbseq r5, r9, r8, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, r9, r8, lsr r5 │ │ │ │ - subseq r9, fp, r4, lsl #15 │ │ │ │ + @ instruction: 0x005b9794 │ │ │ │ andeq r4, r0, r4, lsl #21 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r9, r0, ror #10 │ │ │ │ + subseq lr, r9, r0, ror r5 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrsheq lr, [r9], #-48 @ 0xffffffd0 │ │ │ │ - subseq lr, r9, r8, lsl #8 │ │ │ │ - subseq lr, r9, r4, ror r4 │ │ │ │ + subseq lr, r9, r0, lsl #8 │ │ │ │ + subseq lr, r9, r8, lsl r4 │ │ │ │ + subseq lr, r9, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 276474 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 276478 │ │ │ │ @@ -151974,48 +151974,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 276498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 276290 │ │ │ │ ldr r0, [pc, #76] @ 27649c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 276290 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, r9, ip, lsl r4 │ │ │ │ + subseq lr, r9, ip, lsr #8 │ │ │ │ rsbseq r5, r9, r8, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, r9, r8, lsr r1 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r9, r4, lsr r2 │ │ │ │ - subseq lr, r9, r0, asr r2 │ │ │ │ + subseq lr, r9, r4, asr #4 │ │ │ │ + subseq lr, r9, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 276830 │ │ │ │ ldr r3, [pc, #888] @ 276834 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -152147,15 +152147,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -152163,15 +152163,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 276858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 27656c │ │ │ │ ldr r3, [pc, #316] @ 27685c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2765ec │ │ │ │ @@ -152197,68 +152197,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 276860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2765ec │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 276864 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 27656c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 276868 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2765ec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r8, lsr pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq lr, [r9], #-28 @ 0xffffffe4 │ │ │ │ + subseq lr, r9, ip, asr #3 │ │ │ │ ldrheq r4, [r9], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq lr, r9, r0, asr #3 │ │ │ │ + ldrsbeq lr, [r9], #-16 │ │ │ │ rsbseq r4, r9, r0, ror #27 │ │ │ │ andeq r4, r0, ip, asr #10 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r9, r0, ror #31 │ │ │ │ + ldrsheq sp, [r9], #-240 @ 0xffffff10 │ │ │ │ andeq r4, r0, r8, lsr r8 │ │ │ │ - ldrheq sp, [r9], #-252 @ 0xffffff04 │ │ │ │ - subseq sp, r9, r4, asr #30 │ │ │ │ - subseq sp, r9, r4, asr #31 │ │ │ │ + subseq sp, r9, ip, asr #31 │ │ │ │ + subseq sp, r9, r4, asr pc │ │ │ │ + ldrsbeq sp, [r9], #-244 @ 0xffffff0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 276bac │ │ │ │ ldr r3, [pc, #808] @ 276bb0 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -152389,30 +152389,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 276bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 27693c │ │ │ │ ldr r3, [pc, #248] @ 276bd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 276a04 │ │ │ │ ldr r3, [pc, #216] @ 276bcc │ │ │ │ @@ -152431,57 +152431,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 276bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 276a04 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 276be0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 27693c │ │ │ │ ldr r0, [pc, #76] @ 276be4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 276a04 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, ip, ror #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r9, r0, lsr pc │ │ │ │ + subseq sp, r9, r0, asr #30 │ │ │ │ ldrsbeq r4, [r9], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, r9, ip, lsl #21 │ │ │ │ - ldrheq r8, [ip], #-56 @ 0xffffffc8 │ │ │ │ + subseq r8, ip, r8, asr #7 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r9, r8, ror #26 │ │ │ │ + subseq sp, r9, r8, ror sp │ │ │ │ andeq r3, r0, r4, lsl #5 │ │ │ │ - subseq sp, r9, r8, ror #26 │ │ │ │ - ldrsheq sp, [r9], #-204 @ 0xffffff34 │ │ │ │ - subseq sp, r9, ip, asr sp │ │ │ │ + subseq sp, r9, r8, ror sp │ │ │ │ + subseq sp, r9, ip, lsl #26 │ │ │ │ + subseq sp, r9, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 276db4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 276db8 │ │ │ │ @@ -152567,47 +152567,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 276dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 276c6c │ │ │ │ ldr r0, [pc, #72] @ 276ddc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 276c6c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [r9], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r6, r9, r0, asr #23 │ │ │ │ + ldrsbeq r6, [r9], #-176 @ 0xffffff50 │ │ │ │ rsbseq r4, r9, ip, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, r9, r8, lsr r7 │ │ │ │ andeq r1, r0, ip, lsl r2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r9, r8, lsr #23 │ │ │ │ - subseq sp, r9, r4, asr #23 │ │ │ │ + ldrheq sp, [r9], #-184 @ 0xffffff48 │ │ │ │ + ldrsbeq sp, [r9], #-180 @ 0xffffff4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -152751,15 +152751,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 276f90 │ │ │ │ ldr r0, [pc, #796] @ 27734c │ │ │ │ ldr r1, [pc, #796] @ 277350 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 7cd4fc │ │ │ │ + bl 7cd50c │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 271654 │ │ │ │ @@ -152782,22 +152782,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 277358 │ │ │ │ ldr r1, [pc, #688] @ 27735c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 7cd4fc │ │ │ │ + bl 7cd50c │ │ │ │ b 276e90 │ │ │ │ ldr r0, [pc, #664] @ 277360 │ │ │ │ ldr r1, [pc, #664] @ 277364 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 7cd4fc │ │ │ │ + bl 7cd50c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 26fc98 │ │ │ │ b 277050 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -152854,25 +152854,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 277378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 277044 │ │ │ │ ldr r3, [pc, #364] @ 27737c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 276e80 │ │ │ │ ldr r3, [pc, #332] @ 277370 │ │ │ │ @@ -152894,28 +152894,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 277380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 276e80 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -152926,51 +152926,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2770f4 │ │ │ │ ldr r0, [pc, #152] @ 277384 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 276e80 │ │ │ │ mov r6, r4 │ │ │ │ b 27713c │ │ │ │ ldr r0, [pc, #116] @ 277388 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 277044 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, ip, ror #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq ip, [r9], #-236 @ 0xffffff14 │ │ │ │ + subseq ip, r9, ip, ror #29 │ │ │ │ @ instruction: 0x0079459c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r0, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - subseq sp, r9, ip, ror #22 │ │ │ │ + rsbeq r0, r3, r4, asr #23 │ │ │ │ + subseq sp, r9, ip, ror fp │ │ │ │ umulleq r4, r4, r4, r1 @ │ │ │ │ - subseq sp, r9, r0, lsl sl │ │ │ │ + subseq sp, r9, r0, lsr #20 │ │ │ │ @ instruction: 0x00794390 │ │ │ │ addeq r4, r4, ip, lsl r1 │ │ │ │ - subseq sp, r9, r4, ror #18 │ │ │ │ + subseq sp, r9, r4, ror r9 │ │ │ │ strdeq r4, [r4], ip │ │ │ │ - subseq sp, r9, ip, lsr #19 │ │ │ │ - rsbeq r5, r0, r8, lsr #15 │ │ │ │ + ldrheq sp, [r9], #-156 @ 0xffffff64 │ │ │ │ + strheq r5, [r0], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, r4, ror r2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq sp, [r9], #-132 @ 0xffffff7c │ │ │ │ + subseq sp, r9, r4, ror #17 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ - subseq sp, r9, r4, ror #13 │ │ │ │ - subseq sp, r9, r4, ror #13 │ │ │ │ - ldrsheq sp, [r9], #-120 @ 0xffffff88 │ │ │ │ + ldrsheq sp, [r9], #-100 @ 0xffffff9c │ │ │ │ + ldrsheq sp, [r9], #-100 @ 0xffffff9c │ │ │ │ + subseq sp, r9, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 277620 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -153100,53 +153100,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 277644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 277438 │ │ │ │ ldr r0, [pc, #76] @ 277648 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 277438 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r0, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r9, r4, ror #14 │ │ │ │ + subseq sp, r9, r4, ror r7 │ │ │ │ rsbseq r3, r9, r0, ror #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r9, r8, ror pc │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r9, r0, ror r5 │ │ │ │ - @ instruction: 0x0059d59c │ │ │ │ + subseq sp, r9, r0, lsl #11 │ │ │ │ + subseq sp, r9, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 277b38 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 277b3c │ │ │ │ @@ -153360,28 +153360,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 277b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2776ec │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 1e32ec │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -153415,69 +153415,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 277b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ b 277808 │ │ │ │ ldr r0, [pc, #140] @ 277b70 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2776ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 277b74 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ b 277808 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, r8, lsl #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq ip, [r9], #-240 @ 0xffffff10 │ │ │ │ + subseq ip, r9, r0, ror #31 │ │ │ │ rsbseq r3, r9, r0, lsr sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00668294 │ │ │ │ + rsbeq r8, r6, r4, lsr #5 │ │ │ │ rsbseq r3, r9, r4, asr #23 │ │ │ │ - rsbeq r8, r6, ip, ror #2 │ │ │ │ + rsbeq r8, r6, ip, ror r1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq sp, [r9], #-24 @ 0xffffffe8 │ │ │ │ + subseq sp, r9, r8, lsl #4 │ │ │ │ andeq r3, r0, r0, lsl r4 │ │ │ │ - subseq sp, r9, r0, lsr #3 │ │ │ │ - subseq sp, r9, r0, asr #2 │ │ │ │ - subseq sp, r9, r8, lsl #3 │ │ │ │ + ldrheq sp, [r9], #-16 │ │ │ │ + subseq sp, r9, r0, asr r1 │ │ │ │ + @ instruction: 0x0059d198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 277f9c │ │ │ │ ldr r3, [pc, #1032] @ 277fa0 │ │ │ │ @@ -153654,15 +153654,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -153676,15 +153676,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 277fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 277c0c │ │ │ │ ldr r3, [pc, #256] @ 277fc4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 277d04 │ │ │ │ @@ -153703,60 +153703,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 277fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 277d04 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 277fcc │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 277c0c │ │ │ │ ldr r0, [pc, #72] @ 277fd0 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 277d04 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, ip, asr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r9, r0, lsl #2 │ │ │ │ + subseq sp, r9, r0, lsl r1 │ │ │ │ rsbseq r3, r9, ip, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r9, ip, asr #13 │ │ │ │ andeq r2, r0, r8, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r9, r8, lsr #28 │ │ │ │ + subseq ip, r9, r8, lsr lr │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ - subseq ip, r9, r4, lsl #29 │ │ │ │ - subseq ip, r9, r0, ror #27 │ │ │ │ - subseq ip, r9, r0, ror #28 │ │ │ │ + @ instruction: 0x0059ce94 │ │ │ │ + ldrsheq ip, [r9], #-208 @ 0xffffff30 │ │ │ │ + subseq ip, r9, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 278488 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 27848c │ │ │ │ @@ -153874,15 +153874,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2781d8 │ │ │ │ mov r0, sl │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -153972,28 +153972,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2784b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2780e4 │ │ │ │ ldr r3, [pc, #292] @ 2784b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 278090 │ │ │ │ @@ -154015,65 +154015,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2784bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 278090 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2784c0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 278090 │ │ │ │ ldr r0, [pc, #96] @ 2784c4 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2780e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ ldrsheq r3, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq ip, [r9], #-212 @ 0xffffff2c │ │ │ │ + subseq ip, r9, r4, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq r3, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq r4, sp, r4, lsr #3 │ │ │ │ + ldrheq r4, [sp], #-20 @ 0xffffffec │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r9, r8, lsl #22 │ │ │ │ + subseq ip, r9, r8, lsl fp │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ - subseq ip, r9, r8, ror #19 │ │ │ │ - subseq ip, r9, r8, lsl #20 │ │ │ │ - subseq ip, r9, ip, ror sl │ │ │ │ + ldrsheq ip, [r9], #-152 @ 0xffffff68 │ │ │ │ + subseq ip, r9, r8, lsl sl │ │ │ │ + subseq ip, r9, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 278770 │ │ │ │ ldr r3, [pc, #656] @ 278774 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154175,23 +154175,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 278798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 27854c │ │ │ │ ldr r3, [pc, #236] @ 27879c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2785b8 │ │ │ │ @@ -154211,54 +154211,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2787a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2785b8 │ │ │ │ ldr r0, [pc, #108] @ 2787a4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 27854c │ │ │ │ ldr r0, [pc, #80] @ 2787a8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2785b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r9, r4, lsl pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, r0, r8, ror #7 │ │ │ │ + strdeq r4, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ rsbseq r2, r9, ip, asr #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r4, ror sl │ │ │ │ + rsbeq ip, r4, r4, lsl #21 │ │ │ │ rsbseq r2, r9, r4, lsl lr │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r9, r4, lsr #17 │ │ │ │ + ldrheq ip, [r9], #-132 @ 0xffffff7c │ │ │ │ andeq r4, r0, r8, lsl r5 │ │ │ │ - subseq ip, r9, ip, ror #16 │ │ │ │ - subseq ip, r9, ip, lsr #16 │ │ │ │ - subseq ip, r9, r8, ror #16 │ │ │ │ + subseq ip, r9, ip, ror r8 │ │ │ │ + subseq ip, r9, ip, lsr r8 │ │ │ │ + subseq ip, r9, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 278994 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 278998 │ │ │ │ @@ -154366,24 +154366,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 278980 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 278908 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 278940 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 278964 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r9, r8, lsr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq fp, r9, r8, asr lr │ │ │ │ + subseq fp, r9, r8, ror #28 │ │ │ │ @ instruction: 0x00792b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 278de4 │ │ │ │ @@ -154554,27 +154554,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 278e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fc98 │ │ │ │ b 278a9c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 278b30 │ │ │ │ @@ -154611,15 +154611,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -154628,52 +154628,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 278e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 278a88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 278e20 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 278a88 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 278e24 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 278c9c │ │ │ │ rsbseq r2, r9, r0, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq ip, [r9], #-80 @ 0xffffffb0 │ │ │ │ + subseq ip, r9, r0, asr #11 │ │ │ │ rsbseq r2, r9, ip, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r9, ip, lsr r9 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - subseq r6, fp, r4, asr fp │ │ │ │ + subseq r6, fp, r4, ror #22 │ │ │ │ andeq r2, r0, r8, lsr #32 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r9, ip, ror #7 │ │ │ │ + ldrsheq ip, [r9], #-60 @ 0xffffffc4 │ │ │ │ andeq r3, r0, ip, lsr r1 │ │ │ │ - subseq ip, r9, r0, ror r2 │ │ │ │ - @ instruction: 0x0059c298 │ │ │ │ - ldrsheq ip, [r9], #-44 @ 0xffffffd4 │ │ │ │ + subseq ip, r9, r0, lsl #5 │ │ │ │ + subseq ip, r9, r8, lsr #5 │ │ │ │ + subseq ip, r9, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 279230 │ │ │ │ ldr r3, [pc, #1004] @ 279234 │ │ │ │ @@ -154827,26 +154827,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 279258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26fc98 │ │ │ │ b 278f10 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 278fac │ │ │ │ @@ -154882,15 +154882,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -154899,54 +154899,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 279260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 278f00 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 279264 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 278f00 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 279268 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2790dc │ │ │ │ rsbseq r2, r9, ip, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r9, r0, ror r2 │ │ │ │ + subseq ip, r9, r0, lsl #5 │ │ │ │ rsbseq r2, r9, ip, lsl r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r9, r0, asr #9 │ │ │ │ - subseq r6, fp, r0, lsl r7 │ │ │ │ + subseq r6, fp, r0, lsr #14 │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq ip, [r9], #-0 │ │ │ │ + subseq ip, r9, r0, ror #1 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - subseq fp, r9, r4, asr pc │ │ │ │ - subseq fp, r9, r4, ror pc │ │ │ │ - ldrsbeq fp, [r9], #-244 @ 0xffffff0c │ │ │ │ + subseq fp, r9, r4, ror #30 │ │ │ │ + subseq fp, r9, r4, lsl #31 │ │ │ │ + subseq fp, r9, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2796cc │ │ │ │ ldr r3, [pc, #1092] @ 2796d0 │ │ │ │ @@ -155088,15 +155088,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -155105,15 +155105,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2796f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 279344 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 26f6f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -155184,64 +155184,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2796fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 279410 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 279700 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 279344 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 279704 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 279410 │ │ │ │ rsbseq r2, r9, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq fp, r9, r4, asr pc │ │ │ │ + subseq fp, r9, r4, ror #30 │ │ │ │ ldrsbeq r2, [r9], #-4 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r9, r0, lsl #1 │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r9, r8, asr #26 │ │ │ │ - subseq sl, r9, ip, asr #20 │ │ │ │ + subseq fp, r9, r8, asr sp │ │ │ │ + subseq sl, r9, ip, asr sl │ │ │ │ andeq r3, r0, r4 │ │ │ │ - subseq fp, r9, r4, ror #24 │ │ │ │ - subseq fp, r9, r8, lsl #24 │ │ │ │ - subseq fp, r9, ip, ror #24 │ │ │ │ + subseq fp, r9, r4, ror ip │ │ │ │ + subseq fp, r9, r8, lsl ip │ │ │ │ + subseq fp, r9, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 279bf8 │ │ │ │ ldr r3, [pc, #1236] @ 279bfc │ │ │ │ @@ -155418,27 +155418,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 279c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 27980c │ │ │ │ ldr r2, [pc, #512] @ 279c28 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -155486,28 +155486,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 279c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2797e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26f6f4 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2798d8 │ │ │ │ @@ -155538,44 +155538,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 279c38 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 27980c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 279c3c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2797e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r9, ip, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, r9, r8, ror ip │ │ │ │ - rsbeq r6, r6, r8, ror #6 │ │ │ │ + rsbeq r6, r6, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r1, r9, r0, asr #23 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrheq sl, [r9], #-100 @ 0xffffff9c │ │ │ │ + subseq sl, r9, r4, asr #13 │ │ │ │ muleq r0, r4, sp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r9, r8, asr #19 │ │ │ │ - ldrheq r3, [r9], #-220 @ 0xffffff24 │ │ │ │ + ldrsbeq fp, [r9], #-152 @ 0xffffff68 │ │ │ │ + subseq r3, r9, ip, asr #27 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - subseq fp, r9, r0, asr r8 │ │ │ │ - subseq sl, r9, r4, lsl #9 │ │ │ │ - subseq fp, r9, r8, ror r8 │ │ │ │ - subseq fp, r9, ip, asr #15 │ │ │ │ + subseq fp, r9, r0, ror #16 │ │ │ │ + @ instruction: 0x0059a494 │ │ │ │ + subseq fp, r9, r8, lsl #17 │ │ │ │ + ldrsbeq fp, [r9], #-124 @ 0xffffff84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 279df8 │ │ │ │ ldr r3, [pc, #412] @ 279dfc │ │ │ │ @@ -155612,15 +155612,15 @@ │ │ │ │ bl 27c41c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 279d98 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 279e04 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -155633,25 +155633,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -155680,16 +155680,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00791794 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, r0, r8, asr ip │ │ │ │ - subseq fp, r9, r0, lsl #15 │ │ │ │ + rsbeq r2, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x0059b790 │ │ │ │ rsbseq r1, r9, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 27a05c │ │ │ │ ldr r1, [pc, #568] @ 27a060 │ │ │ │ @@ -155733,17 +155733,17 @@ │ │ │ │ bne 279ea4 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 7e29b8 │ │ │ │ + bl 7e29c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e2b40 │ │ │ │ + bl 7e2b50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 279f38 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 271654 │ │ │ │ ldr r2, [pc, #372] @ 27a070 │ │ │ │ ldr r3, [pc, #352] @ 27a060 │ │ │ │ @@ -155781,15 +155781,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 279eec │ │ │ │ ldr r0, [pc, #224] @ 27a074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ mov r1, #7 │ │ │ │ b 279eec │ │ │ │ ldr r2, [pc, #208] @ 27a078 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 279e8c │ │ │ │ @@ -155808,49 +155808,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 27a084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 279e8c │ │ │ │ ldr r0, [pc, #72] @ 27a088 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 279e8c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, r7, ip, lsr #28 │ │ │ │ + rsbeq r5, r7, ip, lsr lr │ │ │ │ @ instruction: 0x00791590 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq r1, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq fp, r9, ip, asr r5 │ │ │ │ + subseq fp, r9, ip, ror #10 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r9, ip, ror #8 │ │ │ │ - subseq fp, r9, r0, lsl #9 │ │ │ │ + subseq fp, r9, ip, ror r4 │ │ │ │ + @ instruction: 0x0059b490 │ │ │ │ │ │ │ │ 0027a08c : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0027a098 : │ │ │ │ @@ -155901,20 +155901,20 @@ │ │ │ │ bne 27a160 │ │ │ │ ldr r5, [pc, #168] @ 27a1fc │ │ │ │ add r5, pc, r5 │ │ │ │ b 27a160 │ │ │ │ ldr r5, [pc, #160] @ 27a200 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 7e29a0 │ │ │ │ + bl 7e29b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e2058 │ │ │ │ + bl 7e2068 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e26a8 │ │ │ │ + b 7e26b8 │ │ │ │ ldr r5, [pc, #128] @ 27a204 │ │ │ │ add r5, pc, r5 │ │ │ │ b 27a160 │ │ │ │ ldr r3, [pc, #120] @ 27a208 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -155986,41 +155986,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 27a348 │ │ │ │ ldr r1, [pc, #192] @ 27a368 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d7540 │ │ │ │ + bl 7d7550 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d6c50 │ │ │ │ + bl 7d6c60 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 27a35c │ │ │ │ ldr r1, [pc, #148] @ 27a36c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d7540 │ │ │ │ + bl 7d7550 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d6c50 │ │ │ │ + bl 7d6c60 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27a31c │ │ │ │ ldr r1, [pc, #104] @ 27a370 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d7540 │ │ │ │ + bl 7d7550 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d6c50 │ │ │ │ + bl 7d6c60 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -156136,15 +156136,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2a58 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e368c │ │ │ │ + bl 7e369c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 27a7a8 │ │ │ │ @@ -156174,29 +156174,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 27a840 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7d6b4c │ │ │ │ + bl 7d6b5c │ │ │ │ ldr r1, [pc, #672] @ 27a844 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 7d6b4c │ │ │ │ + bl 7d6b5c │ │ │ │ ldr r1, [pc, #648] @ 27a848 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 7d6b4c │ │ │ │ + bl 7d6b5c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -156210,15 +156210,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #536] @ 27a84c │ │ │ │ ldr r3, [pc, #504] @ 27a830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -156240,15 +156240,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 27a85c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27a224 │ │ │ │ mov r7, #1 │ │ │ │ b 27a60c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e18dc │ │ │ │ @@ -156259,15 +156259,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 27a86c │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 27a6a4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 27a7f8 │ │ │ │ ldr r3, [pc, #360] @ 27a870 │ │ │ │ ldr r2, [pc, #360] @ 27a874 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -156275,64 +156275,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 27a87c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 27a6a4 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 27a880 │ │ │ │ ldr r2, [pc, #316] @ 27a884 │ │ │ │ ldr r1, [pc, #316] @ 27a888 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 27a88c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 27a6a4 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 27a890 │ │ │ │ ldr r2, [pc, #276] @ 27a894 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 27a898 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 27a89c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 27a6a4 │ │ │ │ ldr r1, [pc, #240] @ 27a8a0 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbd78 │ │ │ │ + bl 7cbd88 │ │ │ │ b 27a6a4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 27a8a4 │ │ │ │ ldr r2, [pc, #216] @ 27a8a8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 27a8ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 27a8b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 27a6a4 │ │ │ │ ldr r1, [pc, #180] @ 27a8b4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 27a700 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 27a8b8 │ │ │ │ ldr r1, [pc, #168] @ 27a8bc │ │ │ │ @@ -156343,48 +156343,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r1, r9, r8, rrx │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, r9, ip, lsr r0 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq sl, r3, r4, asr #6 │ │ │ │ + rsbeq sl, r3, r4, asr r3 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ rsbseq r0, r9, r0, asr #27 │ │ │ │ - rsbeq ip, fp, r4, lsr #31 │ │ │ │ - subseq sl, r9, ip, lsr #31 │ │ │ │ - subseq r9, r9, r8, lsl r1 │ │ │ │ + strheq ip, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq sl, [r9], #-252 @ 0xffffff04 │ │ │ │ + subseq r9, r9, r8, lsr #2 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - rsbeq ip, fp, ip, asr pc │ │ │ │ - subseq sl, r9, r0, lsr #30 │ │ │ │ - ldrsbeq r9, [r9], #-8 │ │ │ │ + rsbeq ip, fp, ip, ror #30 │ │ │ │ + subseq sl, r9, r0, lsr pc │ │ │ │ + subseq r9, r9, r8, ror #1 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - rsbeq ip, fp, r8, lsl pc │ │ │ │ - subseq sl, r9, r0, lsr #28 │ │ │ │ - subseq r9, r9, ip, lsl #1 │ │ │ │ + rsbeq ip, fp, r8, lsr #30 │ │ │ │ + subseq sl, r9, r0, lsr lr │ │ │ │ + @ instruction: 0x0059909c │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - rsbeq ip, fp, r0, ror #29 │ │ │ │ - subseq sl, r9, r8, asr #28 │ │ │ │ - subseq r9, r9, r0, asr r0 │ │ │ │ + strdeq ip, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + subseq sl, r9, r8, asr lr │ │ │ │ + subseq r9, r9, r0, rrx │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - rsbeq ip, fp, r4, lsr #29 │ │ │ │ - subseq sl, r9, ip, lsl #29 │ │ │ │ - subseq r9, r9, r8, lsl r0 │ │ │ │ + strheq ip, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x0059ae9c │ │ │ │ + subseq r9, r9, r8, lsr #32 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - subseq sl, r9, ip, lsl lr │ │ │ │ - rsbeq ip, fp, r4, asr lr │ │ │ │ - @ instruction: 0x0059ad90 │ │ │ │ - subseq r8, r9, r8, asr #31 │ │ │ │ + subseq sl, r9, ip, lsr #28 │ │ │ │ + rsbeq ip, fp, r4, ror #28 │ │ │ │ + subseq sl, r9, r0, lsr #27 │ │ │ │ + ldrsbeq r8, [r9], #-248 @ 0xffffff08 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - subseq r2, r9, ip, lsl #1 │ │ │ │ - rsbeq ip, fp, r8, lsl lr │ │ │ │ - @ instruction: 0x00598f98 │ │ │ │ - subseq sl, r9, r0, lsl #26 │ │ │ │ + @ instruction: 0x0059209c │ │ │ │ + rsbeq ip, fp, r8, lsr #28 │ │ │ │ + subseq r8, r9, r8, lsr #31 │ │ │ │ + subseq sl, r9, r0, lsl sp │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 0027a8c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -156402,31 +156402,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 1e3034 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 27a938 │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bfac4 │ │ │ │ + bl 7bfad4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27a920 │ │ │ │ ldr r0, [pc, #128] @ 27a9c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e2058 │ │ │ │ - bl 7e26a8 │ │ │ │ + bl 7e2068 │ │ │ │ + bl 7e26b8 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27a970 │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bfac4 │ │ │ │ + bl 7bfad4 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27a958 │ │ │ │ ldr r2, [pc, #76] @ 27a9c4 │ │ │ │ ldr r3, [pc, #64] @ 27a9bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -156459,43 +156459,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 27aaa8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #172] @ 27aab4 │ │ │ │ ldr r2, [pc, #172] @ 27aab8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 27aa8c │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -156506,15 +156506,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27aa6c │ │ │ │ mvn r4, #3 │ │ │ │ b 27aa70 │ │ │ │ rsbseq r0, r9, ip, lsl #20 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r9, r9, r4, lsl r0 │ │ │ │ + subseq r9, r9, r4, lsr #32 │ │ │ │ │ │ │ │ 0027aabc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -156534,28 +156534,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 27aebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #960] @ 27aeec │ │ │ │ ldr r2, [pc, #960] @ 27aef0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -156708,22 +156708,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 27ae70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 27af00 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c4484 │ │ │ │ + bl 7c4494 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 270e08 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r2, [pc, #260] @ 27af04 │ │ │ │ ldr r3, [pc, #224] @ 27aee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -156748,19 +156748,19 @@ │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 27acb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 7e31d8 │ │ │ │ + bl 7e31e8 │ │ │ │ b 27addc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 7e2cbc │ │ │ │ + bl 7e2ccc │ │ │ │ b 27abcc │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 27ad9c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -156778,19 +156778,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 27ad9c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r9, r4, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, r9, ip, ror #17 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrsheq r8, [r9], #-228 @ 0xffffff1c │ │ │ │ + subseq r8, r9, r4, lsl #30 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r9, r9, ip, lsr #6 │ │ │ │ - strheq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r9, r9, r4, lsl r1 │ │ │ │ + subseq r9, r9, ip, lsr r3 │ │ │ │ + rsbeq ip, r2, ip, asr #29 │ │ │ │ + subseq r9, r9, r4, lsr #2 │ │ │ │ ldrsheq r0, [r9], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 0027af08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156798,55 +156798,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 27afd0 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 27afc4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #144] @ 27afd4 │ │ │ │ ldr r2, [pc, #144] @ 27afd8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 27afa4 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 27afa8 │ │ │ │ rsbseq r0, r9, ip, asr #9 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrsbeq r8, [r9], #-164 @ 0xffffff5c │ │ │ │ + subseq r8, r9, r4, ror #21 │ │ │ │ │ │ │ │ 0027afdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -156862,42 +156862,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #92] @ 27b098 │ │ │ │ ldr r2, [pc, #92] @ 27b09c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7e2708 │ │ │ │ + b 7e2718 │ │ │ │ ldrsheq r0, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrsbeq r8, [r9], #-156 @ 0xffffff64 │ │ │ │ + subseq r8, r9, ip, ror #19 │ │ │ │ │ │ │ │ 0027b0a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -156911,40 +156911,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #84] @ 27b14c │ │ │ │ ldr r2, [pc, #84] @ 27b150 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e2708 │ │ │ │ + b 7e2718 │ │ │ │ rsbseq r0, r9, r4, lsr r3 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r8, r9, r0, lsr #18 │ │ │ │ + subseq r8, r9, r0, lsr r9 │ │ │ │ │ │ │ │ 0027b154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -156982,43 +156982,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 27b330 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #348] @ 27b368 │ │ │ │ ldr r2, [pc, #348] @ 27b36c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27b2c4 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b320 │ │ │ │ ldr r2, [pc, #228] @ 27b370 │ │ │ │ ldr r3, [pc, #208] @ 27b360 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157050,38 +157050,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b340 │ │ │ │ mov r0, r6 │ │ │ │ bl 270e08 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27b284 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27b284 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27b200 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27b308 │ │ │ │ mvn r4, #3 │ │ │ │ b 27b284 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r9, r0, lsl #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, r9, r0, lsr r2 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r8, r9, r0, lsl r8 │ │ │ │ + subseq r8, r9, r0, lsr #16 │ │ │ │ rsbseq r0, r9, r8, ror #2 │ │ │ │ │ │ │ │ 0027b374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157093,37 +157093,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 27b4e4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 27b4b4 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r2, [pc, #304] @ 27b4f0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 27b4f4 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 27b464 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b4c4 │ │ │ │ ldr r3, [pc, #212] @ 27b4f8 │ │ │ │ ldr r2, [pc, #212] @ 27b4fc │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -157139,15 +157139,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b4d4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 27b41c │ │ │ │ mov r0, r6 │ │ │ │ @@ -157159,28 +157159,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 271274 │ │ │ │ b 27b444 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27b3b4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27b41c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27b480 │ │ │ │ mvn r6, #3 │ │ │ │ b 27b448 │ │ │ │ rsbseq r0, r9, r0, rrx │ │ │ │ - subseq r8, r9, r0, ror #12 │ │ │ │ + subseq r8, r9, r0, ror r6 │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ │ │ │ │ 0027b500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -157190,40 +157190,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 27b5d8 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27b5d0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r2, [pc, #160] @ 27b5dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 27b5e0 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27b594 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ cmp r4, #0 │ │ │ │ bne 27b5b4 │ │ │ │ ldr r3, [pc, #60] @ 27b5e4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -157233,15 +157233,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b5b4 │ │ │ │ ldrsbeq pc, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r8, r9, r8, ror #9 │ │ │ │ + ldrsheq r8, [r9], #-72 @ 0xffffffb8 │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ │ │ │ │ 0027b5e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157259,76 +157259,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 27b6a8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27b6e4 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #228] @ 27b72c │ │ │ │ ldr r2, [pc, #228] @ 27b730 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b6c4 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b6f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27b6a8 │ │ │ │ b 27b6f4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27b63c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b6a8 │ │ │ │ rsbseq pc, r8, ip, ror #27 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrsbeq r8, [r9], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, r9, r4, ror #7 │ │ │ │ │ │ │ │ 0027b734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -157339,71 +157339,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27b844 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27b808 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #208] @ 27b850 │ │ │ │ ldr r2, [pc, #208] @ 27b854 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27b7dc │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b818 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27b774 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b7ec │ │ │ │ rsbseq pc, r8, r0, lsr #25 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - @ instruction: 0x0059829c │ │ │ │ + subseq r8, r9, ip, lsr #5 │ │ │ │ │ │ │ │ 0027b858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -157412,49 +157412,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 27b94c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #188] @ 27b958 │ │ │ │ ldr r2, [pc, #188] @ 27b95c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b910 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 27b8f4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27b734 │ │ │ │ @@ -157463,15 +157463,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 27b8f4 │ │ │ │ mvn r4, #3 │ │ │ │ b 27b8f4 │ │ │ │ rsbseq pc, r8, r0, lsl #23 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r8, r9, ip, ror r1 │ │ │ │ + subseq r8, r9, ip, lsl #3 │ │ │ │ │ │ │ │ 0027b960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -157483,38 +157483,38 @@ │ │ │ │ bne 27bad8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 27bab8 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r2, [pc, #308] @ 27bae4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 27bae8 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 27ba68 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27ba58 │ │ │ │ ldr r3, [pc, #212] @ 27baec │ │ │ │ ldr r2, [pc, #212] @ 27baf0 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -157530,19 +157530,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27ba10 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27bac8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 27ba10 │ │ │ │ mov r0, r6 │ │ │ │ @@ -157554,24 +157554,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 271274 │ │ │ │ b 27ba38 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27b9a4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27ba84 │ │ │ │ mvn r6, #3 │ │ │ │ b 27ba3c │ │ │ │ rsbseq pc, r8, r8, ror sl @ │ │ │ │ - subseq r8, r9, r0, ror r0 │ │ │ │ + subseq r8, r9, r0, lsl #1 │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ │ │ │ │ 0027baf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -157616,28 +157616,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 27bd3c │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r2, [pc, #508] @ 27bdb8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 27bdbc │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -157647,15 +157647,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 27bcb0 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27bd2c │ │ │ │ cmp r7, #0 │ │ │ │ bne 27bc70 │ │ │ │ ldr r3, [pc, #368] @ 27bdc0 │ │ │ │ @@ -157707,54 +157707,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 270e08 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27bc40 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27bc40 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e396c │ │ │ │ + bl 7e397c │ │ │ │ b 27bbb0 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 270e08 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27bc70 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27bc70 │ │ │ │ mov r0, r6 │ │ │ │ bl 271274 │ │ │ │ b 27bc70 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2711bc │ │ │ │ b 27bd14 │ │ │ │ mvn r7, #3 │ │ │ │ b 27bc70 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r8, ip, lsr #17 │ │ │ │ - subseq r7, r9, r4, ror #28 │ │ │ │ + subseq r7, r9, r4, ror lr │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ rsbseq pc, r8, ip, ror r7 @ │ │ │ │ │ │ │ │ 0027bdcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -157765,40 +157765,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 27bea4 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27be9c │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r2, [pc, #160] @ 27bea8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 27beac │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27be60 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ cmp r4, #0 │ │ │ │ bne 27be80 │ │ │ │ ldr r3, [pc, #60] @ 27beb0 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -157808,15 +157808,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27be80 │ │ │ │ rsbseq pc, r8, r8, lsl #12 │ │ │ │ - subseq r7, r9, ip, lsl ip │ │ │ │ + subseq r7, r9, ip, lsr #24 │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ │ │ │ │ 0027beb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157826,54 +157826,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27bf74 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #140] @ 27bf80 │ │ │ │ ldr r2, [pc, #140] @ 27bf84 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27bf54 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27bf58 │ │ │ │ rsbseq pc, r8, r0, lsr #10 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, r4, lsr #22 │ │ │ │ + subseq r7, r9, r4, lsr fp │ │ │ │ │ │ │ │ 0027bf88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -157885,72 +157885,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27c0a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27c064 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #212] @ 27c0ac │ │ │ │ ldr r2, [pc, #212] @ 27c0b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c038 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c074 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27bfcc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c048 │ │ │ │ rsbseq pc, r8, ip, asr #8 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, r4, asr #20 │ │ │ │ + subseq r7, r9, r4, asr sl │ │ │ │ │ │ │ │ 0027c0b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -157962,56 +157962,56 @@ │ │ │ │ bne 27c18c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 42f284 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #148] @ 27c198 │ │ │ │ ldr r2, [pc, #148] @ 27c19c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c16c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c170 │ │ │ │ rsbseq pc, r8, ip, lsl r3 @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, r4, lsl r9 │ │ │ │ + subseq r7, r9, r4, lsr #18 │ │ │ │ │ │ │ │ 0027c1a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -158023,56 +158023,56 @@ │ │ │ │ bne 27c278 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 42f284 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #148] @ 27c284 │ │ │ │ ldr r2, [pc, #148] @ 27c288 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c258 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c25c │ │ │ │ rsbseq pc, r8, r0, lsr r2 @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, r8, lsr #16 │ │ │ │ + subseq r7, r9, r8, lsr r8 │ │ │ │ │ │ │ │ 0027c28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -158083,31 +158083,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27c408 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 27c3e0 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #316] @ 27c414 │ │ │ │ ldr r2, [pc, #316] @ 27c418 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 1e39b8 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -158118,15 +158118,15 @@ │ │ │ │ blt 27c384 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 27c3f0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c3b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -158136,45 +158136,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 27c368 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27c2cc │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r9 │ │ │ │ bl 1e39b8 │ │ │ │ mov r2, r0 │ │ │ │ b 27c31c │ │ │ │ mvn r4, #3 │ │ │ │ b 27c368 │ │ │ │ rsbseq pc, r8, r8, asr #2 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, r4, asr #14 │ │ │ │ + subseq r7, r9, r4, asr r7 │ │ │ │ │ │ │ │ 0027c41c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -158185,71 +158185,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27c52c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27c4f0 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #208] @ 27c538 │ │ │ │ ldr r2, [pc, #208] @ 27c53c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c4c4 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c500 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27c45c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c4d4 │ │ │ │ ldrheq lr, [r8], #-248 @ 0xffffff08 @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrheq r7, [r9], #-84 @ 0xffffffac │ │ │ │ + subseq r7, r9, r4, asr #11 │ │ │ │ │ │ │ │ 0027c540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -158278,41 +158278,41 @@ │ │ │ │ bne 27c6a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 270dc4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c680 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #228] @ 27c6b8 │ │ │ │ ldr r2, [pc, #228] @ 27c6bc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c630 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c690 │ │ │ │ ldr r2, [pc, #120] @ 27c6c0 │ │ │ │ ldr r3, [pc, #100] @ 27c6b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158326,28 +158326,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27c5c8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27c640 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c640 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0078ee94 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r8, r0, asr lr │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, r8, asr #8 │ │ │ │ + subseq r7, r9, r8, asr r4 │ │ │ │ rsbseq lr, r8, ip, lsr #27 │ │ │ │ │ │ │ │ 0027c6c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158359,71 +158359,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27c7d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27c798 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #208] @ 27c7e0 │ │ │ │ ldr r2, [pc, #208] @ 27c7e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c76c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c7a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27c704 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c77c │ │ │ │ rsbseq lr, r8, r0, lsl sp │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, ip, lsl #6 │ │ │ │ + subseq r7, r9, ip, lsl r3 │ │ │ │ │ │ │ │ 0027c7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -158454,41 +158454,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 270dc4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 27c930 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #228] @ 27c968 │ │ │ │ ldr r2, [pc, #228] @ 27c96c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c8e0 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c940 │ │ │ │ ldr r2, [pc, #120] @ 27c970 │ │ │ │ ldr r3, [pc, #100] @ 27c960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158502,28 +158502,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27c878 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27c8f0 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c8f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, ip, ror #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r8, r0, asr #23 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - @ instruction: 0x00597198 │ │ │ │ + subseq r7, r9, r8, lsr #3 │ │ │ │ ldrsheq lr, [r8], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 0027c974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158536,72 +158536,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27ca8c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27ca50 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #212] @ 27ca98 │ │ │ │ ldr r2, [pc, #212] @ 27ca9c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27ca24 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27ca60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27c9b8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27ca34 │ │ │ │ rsbseq lr, r8, r0, ror #20 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r7, r9, r8, asr r0 │ │ │ │ + subseq r7, r9, r8, rrx │ │ │ │ │ │ │ │ 0027caa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -158641,43 +158641,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cc84 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #348] @ 27ccbc │ │ │ │ ldr r2, [pc, #348] @ 27ccc0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27cc18 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27cc74 │ │ │ │ ldr r2, [pc, #228] @ 27ccc4 │ │ │ │ ldr r3, [pc, #208] @ 27ccb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158709,38 +158709,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27cc94 │ │ │ │ mov r0, r6 │ │ │ │ bl 270e08 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27cbd8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27cbd8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27cb54 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27cc5c │ │ │ │ mvn r4, #3 │ │ │ │ b 27cbd8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, r4, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r8, r4, ror #17 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrheq r6, [r9], #-236 @ 0xffffff14 │ │ │ │ + subseq r6, r9, ip, asr #29 │ │ │ │ rsbseq lr, r8, r4, lsl r8 │ │ │ │ │ │ │ │ 0027ccc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -158751,69 +158751,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27cdcc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 27cd90 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr ip, [pc, #200] @ 27cdd8 │ │ │ │ ldr r2, [pc, #200] @ 27cddc │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cd64 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cda0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27cd04 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cd74 │ │ │ │ rsbseq lr, r8, ip, lsl #14 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, ip, lsl #26 │ │ │ │ + subseq r6, r9, ip, lsl sp │ │ │ │ │ │ │ │ 0027cde0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -158825,72 +158825,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27cef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27cebc │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #212] @ 27cf04 │ │ │ │ ldr r2, [pc, #212] @ 27cf08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27ce90 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cecc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27ce24 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cea0 │ │ │ │ ldrsheq lr, [r8], #-84 @ 0xffffffac @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, ip, ror #23 │ │ │ │ + ldrsheq r6, [r9], #-188 @ 0xffffff44 │ │ │ │ │ │ │ │ 0027cf0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -158898,53 +158898,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 27cfc8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #136] @ 27cfd4 │ │ │ │ ldr r2, [pc, #136] @ 27cfd8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cfa8 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cfac │ │ │ │ rsbseq lr, r8, r8, asr #9 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, ip, asr #21 │ │ │ │ + ldrsbeq r6, [r9], #-172 @ 0xffffff54 │ │ │ │ │ │ │ │ 0027cfdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -158953,29 +158953,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 27d0ac │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #152] @ 27d0b8 │ │ │ │ ldr r2, [pc, #152] @ 27d0bc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -158983,27 +158983,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d08c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d090 │ │ │ │ ldrsheq lr, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrsheq r6, [r9], #-152 @ 0xffffff68 │ │ │ │ + subseq r6, r9, r8, lsl #20 │ │ │ │ │ │ │ │ 0027d0c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159042,44 +159042,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 27d2a4 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #356] @ 27d2e0 │ │ │ │ ldr r2, [pc, #356] @ 27d2e4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27d238 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27d294 │ │ │ │ ldr r2, [pc, #232] @ 27d2e8 │ │ │ │ ldr r3, [pc, #208] @ 27d2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159111,39 +159111,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27d2b4 │ │ │ │ mov r0, r6 │ │ │ │ bl 270e08 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27d1f8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ b 27d1f8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27d170 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27d27c │ │ │ │ mvn r4, #3 │ │ │ │ b 27d1f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, r4, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r8, r4, asr #5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, r0, lsr #17 │ │ │ │ + ldrheq r6, [r9], #-128 @ 0xffffff80 │ │ │ │ ldrsheq lr, [r8], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 0027d2ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -159169,42 +159169,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 27d420 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #188] @ 27d42c │ │ │ │ ldr r2, [pc, #188] @ 27d430 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d3d0 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -159220,34 +159220,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d330 │ │ │ │ rsbseq lr, r8, r4, ror #1 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, r8, lsr #13 │ │ │ │ - b 7e26a8 │ │ │ │ + ldrheq r6, [r9], #-104 @ 0xffffff98 │ │ │ │ + b 7e26b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 7e26a8 │ │ │ │ + bl 7e26b8 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0027d45c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 27d478 │ │ │ │ ldr r0, [pc, #16] @ 27d47c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 7e4abc │ │ │ │ + b 7e4acc │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0027d480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159261,72 +159261,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27d598 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27d55c │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #212] @ 27d5a4 │ │ │ │ ldr r2, [pc, #212] @ 27d5a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d530 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d56c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27d4c4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d540 │ │ │ │ rsbseq sp, r8, r4, asr pc │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, ip, asr #10 │ │ │ │ + subseq r6, r9, ip, asr r5 │ │ │ │ │ │ │ │ 0027d5ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -159338,74 +159338,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 27d6cc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27d690 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #220] @ 27d6d8 │ │ │ │ ldr r2, [pc, #220] @ 27d6dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d664 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d6a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27d5f0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d674 │ │ │ │ rsbseq sp, r8, r8, lsr #28 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, r0, lsr #8 │ │ │ │ + subseq r6, r9, r0, lsr r4 │ │ │ │ │ │ │ │ 0027d6e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -159417,29 +159417,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 27d808 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27d7cc │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #228] @ 27d814 │ │ │ │ ldr r2, [pc, #228] @ 27d818 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -159448,45 +159448,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d7a0 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d7dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27d724 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d7b0 │ │ │ │ ldrsheq sp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r6, r9, ip, ror #5 │ │ │ │ + ldrsheq r6, [r9], #-44 @ 0xffffffd4 │ │ │ │ │ │ │ │ 0027d81c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159497,71 +159497,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27d92c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27d8f0 │ │ │ │ - bl 7e41e8 │ │ │ │ + bl 7e41f8 │ │ │ │ ldr r3, [pc, #208] @ 27d938 │ │ │ │ ldr r2, [pc, #208] @ 27d93c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e06b0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e06c0 │ │ │ │ + bl 7e2718 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d8c4 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e2708 │ │ │ │ + bl 7e2718 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d900 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e36dc │ │ │ │ + bl 7e36ec │ │ │ │ b 27d85c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e3834 │ │ │ │ + bl 7e3844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d8d4 │ │ │ │ ldrheq sp, [r8], #-184 @ 0xffffff48 @ │ │ │ │ muleq r0, r8, r5 │ │ │ │ - ldrheq r6, [r9], #-20 @ 0xffffffec │ │ │ │ + subseq r6, r9, r4, asr #3 │ │ │ │ │ │ │ │ 0027d940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -159583,15 +159583,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r7, r9, ip, lsl sp │ │ │ │ + subseq r7, r9, ip, lsr #26 │ │ │ │ │ │ │ │ 0027d9b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -159612,15 +159612,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r7, r9, ip, lsr #25 │ │ │ │ + ldrheq r7, [r9], #-204 @ 0xffffff34 │ │ │ │ │ │ │ │ 0027da1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -159639,15 +159639,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r7, r9, r0, asr #24 │ │ │ │ + subseq r7, r9, r0, asr ip │ │ │ │ │ │ │ │ 0027da80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -159672,15 +159672,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r7, [r9], #-180 @ 0xffffff4c │ │ │ │ + subseq r7, r9, r4, ror #23 │ │ │ │ │ │ │ │ 0027dafc : │ │ │ │ b 1e2d40 │ │ │ │ │ │ │ │ 0027db00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -159691,16 +159691,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r9, fp, r8, ror #23 │ │ │ │ - subseq r7, r9, r8, ror #22 │ │ │ │ + strdeq r9, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + subseq r7, r9, r8, ror fp │ │ │ │ │ │ │ │ 0027db3c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0027db44 : │ │ │ │ bx lr │ │ │ │ @@ -159776,68 +159776,68 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 27dc08 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r1, r1, ip, lsl #29 │ │ │ │ │ │ │ │ 0027dc0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 27dcb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 27dcbc │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #132] @ 27dcc0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27dc98 │ │ │ │ ldr r2, [pc, #92] @ 27dcc4 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00597a90 │ │ │ │ - ldrdeq r9, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - subseq r7, r9, ip, asr sl │ │ │ │ - subseq r7, r9, r8, ror #20 │ │ │ │ + subseq r7, r9, r0, lsr #21 │ │ │ │ + rsbeq r9, fp, ip, ror #21 │ │ │ │ + subseq r7, r9, ip, ror #20 │ │ │ │ + subseq r7, r9, r8, ror sl │ │ │ │ │ │ │ │ 0027dcc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -159852,59 +159852,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 27ddc0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #160] @ 27ddc4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 27dd90 │ │ │ │ ldr sl, [pc, #136] @ 27ddc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 27dd90 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27dd00 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r9, fp, r4, lsr #20 │ │ │ │ - subseq fp, r8, ip, ror #29 │ │ │ │ - rsbeq r7, r0, ip, ror #19 │ │ │ │ - ldrsbeq r7, [r9], #-156 @ 0xffffff64 │ │ │ │ - ldrsbeq r7, [r9], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r9, fp, r4, lsr sl │ │ │ │ + ldrsheq fp, [r8], #-236 @ 0xffffff14 │ │ │ │ + strdeq r7, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r7, r9, ip, ror #19 │ │ │ │ + subseq r7, r9, r0, ror #19 │ │ │ │ │ │ │ │ 0027ddcc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0027ddd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159926,35 +159926,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 58d6c4 │ │ │ │ + bl 58d6d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 27ded4 │ │ │ │ ldr r4, [pc, #212] @ 27df18 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #208] @ 27df1c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #184] @ 27df20 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 27df24 │ │ │ │ ldr r3, [pc, #112] @ 27df0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159977,28 +159977,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 27de90 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r8, r8, lsl #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, r9, r4, asr #17 │ │ │ │ - rsbeq r1, r1, r0, ror #26 │ │ │ │ - rsbeq r9, fp, r4, lsr r9 │ │ │ │ - subseq r7, r9, r0, asr r8 │ │ │ │ - subseq r7, r9, ip, asr #17 │ │ │ │ + ldrsbeq r7, [r9], #-132 @ 0xffffff7c │ │ │ │ + rsbeq r1, r1, r0, ror sp │ │ │ │ + rsbeq r9, fp, r4, asr #18 │ │ │ │ + subseq r7, r9, r0, ror #16 │ │ │ │ + ldrsbeq r7, [r9], #-140 @ 0xffffff74 │ │ │ │ rsbseq sp, r8, ip, asr r5 │ │ │ │ - @ instruction: 0x006b9898 │ │ │ │ - subseq r7, r9, r4, ror r8 │ │ │ │ - subseq r7, r9, r4, asr r8 │ │ │ │ + rsbeq r9, fp, r8, lsr #17 │ │ │ │ + subseq r7, r9, r4, lsl #17 │ │ │ │ + subseq r7, r9, r4, ror #16 │ │ │ │ │ │ │ │ 0027df34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 27dfb4 │ │ │ │ @@ -160026,17 +160026,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27dfc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ umulleq sp, r3, ip, r2 │ │ │ │ - rsbeq r9, fp, r4, lsl r8 │ │ │ │ - subseq r7, r9, r0, ror #15 │ │ │ │ + rsbeq r9, fp, r4, lsr #16 │ │ │ │ ldrsheq r7, [r9], #-112 @ 0xffffff90 │ │ │ │ + subseq r7, r9, r0, lsl #16 │ │ │ │ │ │ │ │ 0027dfc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 27e040 │ │ │ │ @@ -160063,17 +160063,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ addeq sp, r3, ip, lsl #4 │ │ │ │ - rsbeq r9, fp, ip, lsl #15 │ │ │ │ - subseq r7, r9, r8, asr r7 │ │ │ │ + @ instruction: 0x006b979c │ │ │ │ subseq r7, r9, r8, ror #14 │ │ │ │ + subseq r7, r9, r8, ror r7 │ │ │ │ │ │ │ │ 0027e050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 27e0f4 │ │ │ │ @@ -160110,17 +160110,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 27e100 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 1e1a5c │ │ │ │ addeq sp, r3, r0, lsl #3 │ │ │ │ - subseq r7, r9, r8, asr #14 │ │ │ │ - subseq r7, r9, r4, asr #14 │ │ │ │ - subseq r7, r9, ip, lsl #14 │ │ │ │ + subseq r7, r9, r8, asr r7 │ │ │ │ + subseq r7, r9, r4, asr r7 │ │ │ │ + subseq r7, r9, ip, lsl r7 │ │ │ │ │ │ │ │ 0027e104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 27e1b8 │ │ │ │ @@ -160151,27 +160151,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 27e1c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ bl 27e050 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [pc, #24] @ 27e1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ addeq sp, r3, ip, asr #1 │ │ │ │ addeq sp, r3, r0, lsl #1 │ │ │ │ - ldrsheq r7, [r9], #-100 @ 0xffffff9c │ │ │ │ - ldrheq r7, [r9], #-104 @ 0xffffff98 │ │ │ │ + subseq r7, r9, r4, lsl #14 │ │ │ │ + subseq r7, r9, r8, asr #13 │ │ │ │ │ │ │ │ 0027e1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 27e3a4 │ │ │ │ @@ -160180,23 +160180,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 58d6c4 │ │ │ │ + bl 58d6d4 │ │ │ │ ldr r1, [pc, #420] @ 27e3b0 │ │ │ │ ldr r7, [pc, #420] @ 27e3b4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d6c4 │ │ │ │ + bl 58d6d4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 27e330 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 27e2c0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -160206,49 +160206,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 27e3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 27e3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 27e304 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r3, [pc, #320] @ 27e3c8 │ │ │ │ ldr r1, [pc, #320] @ 27e3cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580644 │ │ │ │ + bl 580654 │ │ │ │ ldr r3, [pc, #300] @ 27e3d0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 582474 │ │ │ │ + b 582484 │ │ │ │ cmp r6, #0 │ │ │ │ beq 27e350 │ │ │ │ ldr r3, [pc, #260] @ 27e3d4 │ │ │ │ ldr r2, [pc, #260] @ 27e3d8 │ │ │ │ ldr r1, [pc, #260] @ 27e3dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 27e3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 27e27c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27e380 │ │ │ │ @@ -160267,53 +160267,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 27e3e4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [pc, #120] @ 27e3e8 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r3, [pc, #100] @ 27e3ec │ │ │ │ ldr r1, [pc, #100] @ 27e3f0 │ │ │ │ ldr r0, [pc, #100] @ 27e3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0061199c │ │ │ │ + rsbeq r1, r1, ip, lsr #19 │ │ │ │ strdeq ip, [r3], ip @ │ │ │ │ - ldrheq r7, [r9], #-100 @ 0xffffff9c │ │ │ │ - subseq sl, sl, r4, ror #24 │ │ │ │ + subseq r7, r9, r4, asr #13 │ │ │ │ + subseq sl, sl, r4, ror ip │ │ │ │ rsbseq sp, r8, r0, ror #3 │ │ │ │ - rsbeq r9, fp, r4, ror #10 │ │ │ │ - subseq fp, r8, r8, lsl #19 │ │ │ │ - subseq r6, ip, r0, lsr #17 │ │ │ │ + rsbeq r9, fp, r4, ror r5 │ │ │ │ + @ instruction: 0x0058b998 │ │ │ │ + ldrheq r6, [ip], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ addeq ip, r3, ip, asr pc │ │ │ │ - subseq r3, r9, r8, asr #31 │ │ │ │ + ldrsbeq r3, [r9], #-248 @ 0xffffff08 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq r9, fp, r0, ror #9 │ │ │ │ - subseq fp, r8, r0, lsl #18 │ │ │ │ - subseq r6, ip, r8, lsl r8 │ │ │ │ + strdeq r9, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq fp, r8, r0, lsl r9 │ │ │ │ + subseq r6, ip, r8, lsr #16 │ │ │ │ addeq ip, r3, ip, asr #29 │ │ │ │ - subseq r7, r9, r0, asr r5 │ │ │ │ - subseq r7, r9, r8, asr r5 │ │ │ │ - rsbeq r9, fp, r8, lsr #8 │ │ │ │ - ldrsheq r7, [r9], #-52 @ 0xffffffcc │ │ │ │ - subseq r7, r9, r4, asr r5 │ │ │ │ + subseq r7, r9, r0, ror #10 │ │ │ │ + subseq r7, r9, r8, ror #10 │ │ │ │ + rsbeq r9, fp, r8, lsr r4 │ │ │ │ + subseq r7, r9, r4, lsl #8 │ │ │ │ + subseq r7, r9, r4, ror #10 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -160322,15 +160322,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 27e460 │ │ │ │ cmp r5, #2 │ │ │ │ beq 27e520 │ │ │ │ cmp r5, #4 │ │ │ │ beq 27e49c │ │ │ │ @@ -160520,39 +160520,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r9, fp, r8, ror r3 │ │ │ │ + rsbeq r9, fp, r8, lsl #7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - rsbeq r9, fp, r5, lsl #6 │ │ │ │ + rsbeq r9, fp, r5, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 27e7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ ldr r3, [pc, #32] @ 27e7a8 │ │ │ │ ldr r1, [pc, #32] @ 27e7ac │ │ │ │ ldr r0, [pc, #32] @ 27e7b0 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 27dfc4 │ │ │ │ rsbseq r1, r1, ip, ror #6 │ │ │ │ - subseq r7, r9, r0, ror #2 │ │ │ │ - subseq r7, r9, r4, ror #2 │ │ │ │ - subseq r7, r9, ip, ror r1 │ │ │ │ + subseq r7, r9, r0, ror r1 │ │ │ │ + subseq r7, r9, r4, ror r1 │ │ │ │ + subseq r7, r9, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 27e970 │ │ │ │ mov r3, r2 │ │ │ │ @@ -160658,15 +160658,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 27e8b0 │ │ │ │ b 27e91c │ │ │ │ rsbseq ip, r8, ip, lsl ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, fp, r0, rrx │ │ │ │ + rsbeq r9, fp, r0, ror r0 │ │ │ │ rsbseq ip, r8, ip, lsl #23 │ │ │ │ rsbseq ip, r8, r4, lsl #22 │ │ │ │ ldrsbeq ip, [r8], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160768,20 +160768,20 @@ │ │ │ │ bl 424ff8 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 27ea28 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r8, r0, asr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subseq r6, r9, ip, lsl pc │ │ │ │ + subseq r6, r9, ip, lsr #30 │ │ │ │ rsbseq ip, r8, r4, asr #19 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - subseq r6, r9, r0, ror lr │ │ │ │ + subseq r6, r9, r0, lsl #29 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - subseq r6, r9, r8, asr #28 │ │ │ │ + subseq r6, r9, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -160817,25 +160817,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 27eca4 │ │ │ │ ldr r1, [pc, #192] @ 27eca8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #172] @ 27ecac │ │ │ │ ldr r1, [pc, #172] @ 27ecb0 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #140] @ 27ecb4 │ │ │ │ ldr r1, [pc, #140] @ 27ecb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 27ecbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -160853,29 +160853,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 27eccc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r1, [pc, #64] @ 27ecd0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582a10 │ │ │ │ - rsbeq r8, fp, r0, lsl #25 │ │ │ │ - subseq fp, r8, r0 │ │ │ │ - rsbeq r6, r0, r8, lsl #22 │ │ │ │ - subseq r6, r9, r0, lsr sp │ │ │ │ - subseq r0, r9, r0, lsr ip │ │ │ │ + b 582a20 │ │ │ │ + @ instruction: 0x006b8c90 │ │ │ │ + subseq fp, r8, r0, lsl r0 │ │ │ │ + rsbeq r6, r0, r8, lsl fp │ │ │ │ + subseq r6, r9, r0, asr #26 │ │ │ │ + subseq r0, r9, r0, asr #24 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - subseq r6, r9, r0, asr #25 │ │ │ │ + ldrsbeq r6, [r9], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ rsbseq r0, r1, r8, lsl #29 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ rsbseq ip, r6, ip, asr #28 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -160884,15 +160884,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 27ed28 │ │ │ │ cmp r6, #2 │ │ │ │ beq 27ed68 │ │ │ │ cmp r6, #4 │ │ │ │ beq 27ed44 │ │ │ │ @@ -160947,16 +160947,16 @@ │ │ │ │ b 4277d0 │ │ │ │ ldr r1, [pc, #16] @ 27edfc │ │ │ │ ldr r0, [pc, #16] @ 27ee00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 423adc │ │ │ │ - subseq r6, r9, r8, ror #22 │ │ │ │ - subseq r6, r9, r4, lsr #22 │ │ │ │ + subseq r6, r9, r8, ror fp │ │ │ │ + subseq r6, r9, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -161013,29 +161013,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 27efac │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -161067,15 +161067,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -161384,15 +161384,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -161400,15 +161400,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 27f488 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -161492,30 +161492,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 42717c │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f760 │ │ │ │ @@ -161778,16 +161778,16 @@ │ │ │ │ bl 1e3034 │ │ │ │ b 27f9e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r8, r8, asr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, r8, r0, asr #21 │ │ │ │ ldrheq fp, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - subseq r5, r9, ip, lsl pc │ │ │ │ - subseq r5, r9, ip, lsr #29 │ │ │ │ + subseq r5, r9, ip, lsr #30 │ │ │ │ + ldrheq r5, [r9], #-236 @ 0xffffff14 │ │ │ │ rsbseq fp, r8, r0, asr r9 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 27f788 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 27f788 │ │ │ │ @@ -161862,15 +161862,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 426aa8 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -161878,17 +161878,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 426aa8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 428048 │ │ │ │ - rsbeq r7, fp, r4, lsr #24 │ │ │ │ - subseq r5, r9, ip, ror sp │ │ │ │ - subseq r5, r9, ip, lsr #25 │ │ │ │ + rsbeq r7, fp, r4, lsr ip │ │ │ │ + subseq r5, r9, ip, lsl #27 │ │ │ │ + ldrheq r5, [r9], #-204 @ 0xffffff34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 27fdb8 │ │ │ │ ldr r3, [pc, #268] @ 27fdbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -161976,32 +161976,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 27ee04 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 27ee04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 27ee04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27fc94 │ │ │ │ - rsbeq r7, fp, ip, asr sl │ │ │ │ - ldrheq r5, [r9], #-180 @ 0xffffff4c │ │ │ │ - subseq r5, r9, r4, ror #21 │ │ │ │ + rsbeq r7, fp, ip, ror #20 │ │ │ │ + subseq r5, r9, r4, asr #23 │ │ │ │ + ldrsheq r5, [r9], #-164 @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 27ffec │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 27fff0 │ │ │ │ @@ -162009,15 +162009,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 27fff8 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 427f94 │ │ │ │ @@ -162060,27 +162060,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #152] @ 280004 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -162091,27 +162091,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 28000c │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27fdd8 │ │ │ │ - ldrdeq r7, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - subseq r5, r9, r0, lsr fp │ │ │ │ - subseq r5, r9, r4, ror #20 │ │ │ │ - subseq r5, r9, r8, ror #20 │ │ │ │ + rsbeq r7, fp, r8, ror #19 │ │ │ │ + subseq r5, r9, r0, asr #22 │ │ │ │ + subseq r5, r9, r4, ror sl │ │ │ │ + subseq r5, r9, r8, ror sl │ │ │ │ rsbseq pc, r0, ip, lsr #23 │ │ │ │ - subseq r5, r9, r8, lsl #21 │ │ │ │ - subseq r5, r9, r4, ror #20 │ │ │ │ - subseq r9, r8, ip, lsl ip │ │ │ │ - rsbeq r5, r0, r8, lsr #14 │ │ │ │ + @ instruction: 0x00595a98 │ │ │ │ + subseq r5, r9, r4, ror sl │ │ │ │ + subseq r9, r8, ip, lsr #24 │ │ │ │ + rsbeq r5, r0, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 280140 │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 280144 │ │ │ │ @@ -162204,15 +162204,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2801cc │ │ │ │ cmp r5, #2 │ │ │ │ beq 28021c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -162517,20 +162517,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ ldrsheq sl, [r8], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ rsbseq sl, r8, r4, lsr #31 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - subseq r5, r9, ip, lsr r4 │ │ │ │ + subseq r5, r9, ip, asr #8 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - subseq r5, r9, r8, ror #7 │ │ │ │ + ldrsheq r5, [r9], #-56 @ 0xffffffc8 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - ldrheq r5, [r9], #-52 @ 0xffffffcc │ │ │ │ + subseq r5, r9, r4, asr #7 │ │ │ │ rsbseq sl, r8, r4, lsr lr │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ ldrsheq sl, [r8], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 2806ec │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -162543,33 +162543,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq r7, fp, ip, asr r2 │ │ │ │ + rsbeq r7, fp, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 280758 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 28075c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 28075c │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162578,28 +162578,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2807a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ ldr r3, [pc, #32] @ 2807a4 │ │ │ │ ldr r1, [pc, #32] @ 2807a8 │ │ │ │ ldr r0, [pc, #32] @ 2807ac │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 27dfc4 │ │ │ │ rsbseq pc, r0, ip, ror #8 │ │ │ │ - subseq r5, r9, r4, ror #5 │ │ │ │ - subseq r5, r9, r8, ror #5 │ │ │ │ - ldrsheq r5, [r9], #-44 @ 0xffffffd4 │ │ │ │ + ldrsheq r5, [r9], #-36 @ 0xffffffdc │ │ │ │ + ldrsheq r5, [r9], #-40 @ 0xffffffd8 │ │ │ │ + subseq r5, r9, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -162832,28 +162832,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 280c50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 28097c │ │ │ │ ldr r3, [pc, #156] @ 280c54 │ │ │ │ ldr r2, [pc, #156] @ 280c58 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -162867,39 +162867,39 @@ │ │ │ │ b 2809e8 │ │ │ │ ldr r0, [pc, #112] @ 280c5c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 28097c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0078ab94 │ │ │ │ rsbseq sl, r8, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r0, r8, asr #6 │ │ │ │ - subseq r5, r9, r8, lsl #4 │ │ │ │ - ldrsheq r5, [r9], #-16 │ │ │ │ - ldrsbeq r5, [r9], #-28 @ 0xffffffe4 │ │ │ │ - @ instruction: 0x005be594 │ │ │ │ + subseq r5, r9, r8, lsl r2 │ │ │ │ + subseq r5, r9, r0, lsl #4 │ │ │ │ + subseq r5, r9, ip, ror #3 │ │ │ │ + subseq lr, fp, r4, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r5, r9, r4, ror #1 │ │ │ │ + ldrsheq r5, [r9], #-4 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ rsbseq sl, r8, r4, asr #19 │ │ │ │ - ldrheq r4, [r9], #-248 @ 0xffffff08 │ │ │ │ + subseq r4, r9, r8, asr #31 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r4, asr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r9, r4, lsr #30 │ │ │ │ + subseq r4, r9, r4, lsr pc │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - subseq r4, r9, r0, ror pc │ │ │ │ - subseq r4, r9, r8, lsl pc │ │ │ │ + subseq r4, r9, r0, lsl #31 │ │ │ │ + subseq r4, r9, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -163033,24 +163033,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 281178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 280d88 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 281168 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -163099,24 +163099,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 281180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 280d88 │ │ │ │ ldr r3, [pc, #432] @ 281184 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -163172,69 +163172,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 28118c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 280ee4 │ │ │ │ ldr r0, [pc, #156] @ 281190 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 280d88 │ │ │ │ ldr r0, [pc, #128] @ 281194 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 280ee4 │ │ │ │ ldr r0, [pc, #104] @ 281198 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 280d88 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r8, r0, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r8, ip, lsr #13 │ │ │ │ - rsbeq r6, fp, r4, lsr #22 │ │ │ │ + rsbeq r6, fp, r4, lsr fp │ │ │ │ rsbseq sl, r8, r4, ror #12 │ │ │ │ - ldrdeq r6, [fp], #-166 @ 0xffffff5a @ │ │ │ │ + rsbeq r6, fp, r6, ror #21 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r9, r4, lsl sp │ │ │ │ + subseq r4, r9, r4, lsr #26 │ │ │ │ andeq r2, r0, r4, lsr #21 │ │ │ │ - subseq r4, r9, r8, lsl #23 │ │ │ │ + @ instruction: 0x00594b98 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r4, lsl #18 │ │ │ │ - subseq r4, r9, r4, ror #22 │ │ │ │ - subseq r4, r9, r8, lsl fp │ │ │ │ - subseq r4, r9, r4, ror #22 │ │ │ │ - subseq r4, r9, ip, asr sl │ │ │ │ + subseq r4, r9, r4, ror fp │ │ │ │ + subseq r4, r9, r8, lsr #22 │ │ │ │ + subseq r4, r9, r4, ror fp │ │ │ │ + subseq r4, r9, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 281298 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 28129c │ │ │ │ @@ -163242,15 +163242,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #192] @ 2812a4 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -163280,28 +163280,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 3548d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2807b0 │ │ │ │ - rsbeq r6, fp, r8, asr r7 │ │ │ │ - ldrsbeq r4, [r9], #-172 @ 0xffffff54 │ │ │ │ - subseq r4, r9, r4, lsr #17 │ │ │ │ - subseq r4, r9, ip, lsr #17 │ │ │ │ + rsbeq r6, fp, r8, ror #14 │ │ │ │ + subseq r4, r9, ip, ror #21 │ │ │ │ + ldrheq r4, [r9], #-132 @ 0xffffff7c │ │ │ │ + ldrheq r4, [r9], #-140 @ 0xffffff74 │ │ │ │ rsbseq lr, r0, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 281398 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -163310,25 +163310,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 28139c │ │ │ │ ldr r1, [pc, #196] @ 2813a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #176] @ 2813a4 │ │ │ │ ldr r1, [pc, #176] @ 2813a8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #144] @ 2813ac │ │ │ │ ldr r2, [pc, #144] @ 2813b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 2813b4 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 2813b8 │ │ │ │ @@ -163346,34 +163346,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r1, [pc, #72] @ 2813cc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r6, fp, r0, asr r6 │ │ │ │ - subseq r8, r8, ip, lsl #18 │ │ │ │ - rsbeq r4, r0, r4, lsl r4 │ │ │ │ - subseq r4, r9, ip, lsr r6 │ │ │ │ - subseq lr, r8, ip, lsr r5 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r6, fp, r0, ror #12 │ │ │ │ + subseq r8, r8, ip, lsl r9 │ │ │ │ + rsbeq r4, r0, r4, lsr #8 │ │ │ │ + subseq r4, r9, ip, asr #12 │ │ │ │ + subseq lr, r8, ip, asr #10 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ rsbseq lr, r0, ip, lsl #17 │ │ │ │ - subseq r4, r9, r8, lsl r7 │ │ │ │ + subseq r4, r9, r8, lsr #14 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ @ instruction: 0x0076ab94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -163474,29 +163474,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 42717c │ │ │ │ cmp r0, #0 │ │ │ │ bne 281534 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -163576,15 +163576,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -163592,15 +163592,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 281788 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -163660,23 +163660,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2819b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2817b8 │ │ │ │ ldr r3, [pc, #292] @ 2819b4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 281674 │ │ │ │ @@ -163699,64 +163699,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2819b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 281674 │ │ │ │ mov r9, r4 │ │ │ │ b 2815dc │ │ │ │ ldr r0, [pc, #112] @ 2819bc │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 281674 │ │ │ │ ldr r0, [pc, #72] @ 2819c0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2817b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [r8], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r9, [r8], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r9, r8, r8, ror sp │ │ │ │ - subseq r4, r9, ip, asr #10 │ │ │ │ subseq r4, r9, ip, asr r5 │ │ │ │ + subseq r4, r9, ip, ror #10 │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r9, ip, lsr r4 │ │ │ │ + subseq r4, r9, ip, asr #8 │ │ │ │ andeq r4, r0, r0, asr r6 │ │ │ │ - subseq r4, r9, r4, lsl r4 │ │ │ │ - subseq r4, r9, r0, ror #8 │ │ │ │ - subseq r4, r9, ip, ror r3 │ │ │ │ + subseq r4, r9, r4, lsr #8 │ │ │ │ + subseq r4, r9, r0, ror r4 │ │ │ │ + subseq r4, r9, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 281b50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 281b54 │ │ │ │ @@ -163877,36 +163877,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2807b0 │ │ │ │ - rsbeq r5, fp, ip, ror #26 │ │ │ │ - ldrsheq r4, [r9], #-0 │ │ │ │ - ldrheq r3, [r9], #-232 @ 0xffffff18 │ │ │ │ + rsbeq r5, fp, ip, ror sp │ │ │ │ + subseq r4, r9, r0, lsl #2 │ │ │ │ + subseq r3, r9, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 281c58 │ │ │ │ ldr r2, [pc, #96] @ 281c5c │ │ │ │ ldr r1, [pc, #96] @ 281c60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 424ff8 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -163914,17 +163914,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 426aa8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 428048 │ │ │ │ - rsbeq r5, fp, r8, lsl sp │ │ │ │ - @ instruction: 0x0059409c │ │ │ │ - subseq r3, r9, ip, asr lr │ │ │ │ + rsbeq r5, fp, r8, lsr #26 │ │ │ │ + subseq r4, r9, ip, lsr #1 │ │ │ │ + subseq r3, r9, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 28222c │ │ │ │ @@ -164026,24 +164026,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 28225c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 281d18 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -164112,23 +164112,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 28226c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 281d18 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 282014 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -164226,23 +164226,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 28227c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 281d18 │ │ │ │ cmp ip, #0 │ │ │ │ beq 281fc0 │ │ │ │ b 282078 │ │ │ │ ldr r2, [pc, #268] @ 282280 │ │ │ │ ldr r3, [pc, #184] @ 282230 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -164254,15 +164254,15 @@ │ │ │ │ bne 2820a4 │ │ │ │ ldr r0, [pc, #236] @ 282284 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r2, [pc, #212] @ 282288 │ │ │ │ ldr r3, [pc, #120] @ 282230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -164271,15 +164271,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 28228c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r2, [pc, #152] @ 282290 │ │ │ │ ldr r3, [pc, #52] @ 282230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -164290,128 +164290,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 2821e4 │ │ │ │ rsbseq r9, r8, ip, ror #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r8, r8, asr r7 │ │ │ │ - rsbeq r5, fp, r4, lsl ip │ │ │ │ + rsbeq r5, fp, r4, lsr #24 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsbeq r9, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x006b5b9d │ │ │ │ + rsbeq r5, fp, sp, lsr #23 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r4, asr fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r9, r8, asr #1 │ │ │ │ + ldrsbeq r4, [r9], #-8 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - subseq r3, r9, ip, lsl #29 │ │ │ │ + @ instruction: 0x00593e9c │ │ │ │ rsbseq r9, r8, r0, lsl r4 │ │ │ │ rsbseq r9, r8, r4, ror r3 │ │ │ │ @ instruction: 0x00002db4 │ │ │ │ - subseq r3, r9, r8, asr #26 │ │ │ │ + subseq r3, r9, r8, asr sp │ │ │ │ rsbseq r9, r8, r0, lsl #5 │ │ │ │ - subseq r3, r9, ip, lsr sp │ │ │ │ + subseq r3, r9, ip, asr #26 │ │ │ │ rsbseq r9, r8, r0, asr #4 │ │ │ │ - subseq r3, r9, ip, ror #26 │ │ │ │ + subseq r3, r9, ip, ror sp │ │ │ │ ldrsheq r9, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r3, r9, r4, asr #24 │ │ │ │ + subseq r3, r9, r4, asr ip │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 282314 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ ldr r2, [pc, #28] @ 282318 │ │ │ │ ldr r1, [pc, #28] @ 28231c │ │ │ │ ldr r0, [pc, #28] @ 282320 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27df34 │ │ │ │ rsbseq sp, r0, r4, asr #20 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - ldrheq r3, [r9], #-204 @ 0xffffff34 │ │ │ │ - subseq r3, r9, r8, asr #25 │ │ │ │ + subseq r3, r9, ip, asr #25 │ │ │ │ + ldrsbeq r3, [r9], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2823ec │ │ │ │ ldr r2, [pc, #176] @ 2823f0 │ │ │ │ ldr r1, [pc, #176] @ 2823f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 2823f8 │ │ │ │ ldr r1, [pc, #144] @ 2823fc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #112] @ 282400 │ │ │ │ ldr r2, [pc, #112] @ 282404 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 282408 │ │ │ │ ldr ip, [pc, #108] @ 28240c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 282410 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #76] @ 282414 │ │ │ │ ldr r1, [pc, #76] @ 282418 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r5, fp, ip, lsl #12 │ │ │ │ - @ instruction: 0x00587898 │ │ │ │ - rsbeq r3, r0, r4, lsr #7 │ │ │ │ - subseq r3, r9, r8, asr #11 │ │ │ │ - subseq sp, r8, r8, asr #9 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r5, fp, ip, lsl r6 │ │ │ │ + subseq r7, r8, r8, lsr #17 │ │ │ │ + strheq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r3, [r9], #-88 @ 0xffffffa8 │ │ │ │ + ldrsbeq sp, [r8], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ rsbseq sp, r0, r4, asr #18 │ │ │ │ rsbseq r9, r6, r8, lsl #29 │ │ │ │ @@ -164544,47 +164544,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 282564 │ │ │ │ rsbseq r8, r8, ip, lsl #31 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r3, r9, r0, lsl #22 │ │ │ │ - ldrsbeq r3, [r9], #-164 @ 0xffffff5c │ │ │ │ - rsbeq r5, fp, ip, lsr #8 │ │ │ │ - subseq r3, r9, ip, lsr #21 │ │ │ │ - rsbeq r5, fp, r4, asr #7 │ │ │ │ - subseq r3, r9, ip, ror #20 │ │ │ │ - subseq r3, r9, r4, asr #20 │ │ │ │ - subseq r3, r9, ip, lsl sl │ │ │ │ - ldrsheq r3, [r9], #-148 @ 0xffffff6c │ │ │ │ - rsbeq r5, fp, r0, asr #6 │ │ │ │ - subseq r3, r9, r0, asr #19 │ │ │ │ + subseq r3, r9, r0, lsl fp │ │ │ │ + subseq r3, r9, r4, ror #21 │ │ │ │ + rsbeq r5, fp, ip, lsr r4 │ │ │ │ + ldrheq r3, [r9], #-172 @ 0xffffff54 │ │ │ │ + ldrdeq r5, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + subseq r3, r9, ip, ror sl │ │ │ │ + subseq r3, r9, r4, asr sl │ │ │ │ + subseq r3, r9, ip, lsr #20 │ │ │ │ + subseq r3, r9, r4, lsl #20 │ │ │ │ + rsbeq r5, fp, r0, asr r3 │ │ │ │ + ldrsbeq r3, [r9], #-144 @ 0xffffff70 │ │ │ │ b 28241c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164609,20 +164609,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2827c0 │ │ │ │ @@ -164643,61 +164643,61 @@ │ │ │ │ bne 282938 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2827bc │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 282980 │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 2829b8 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ ldr r2, [pc, #460] @ 2829bc │ │ │ │ ldr r3, [pc, #460] @ 2829c0 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 2829c4 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ ldr ip, [pc, #308] @ 2829c8 │ │ │ │ ldr r2, [pc, #308] @ 2829cc │ │ │ │ @@ -164705,24 +164705,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #276] @ 2829d4 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r2, [pc, #244] @ 2829d8 │ │ │ │ ldr r3, [pc, #244] @ 2829dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 2829e0 │ │ │ │ @@ -164744,18 +164744,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2827a4 │ │ │ │ ldr r1, [pc, #152] @ 2829e4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 2828f4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2829e8 │ │ │ │ ldr r2, [pc, #120] @ 2829ec │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -164765,36 +164765,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 2829f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 2829fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, fp, r4, ror #4 │ │ │ │ + rsbeq r5, fp, r4, ror r2 │ │ │ │ ldrsheq r8, [r8], #-196 @ 0xffffff3c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, r9, ip, ror #17 │ │ │ │ - ldrsheq r3, [r9], #-132 @ 0xffffff7c │ │ │ │ - ldrsbeq r3, [r9], #-136 @ 0xffffff78 │ │ │ │ + ldrsheq r3, [r9], #-140 @ 0xffffff74 │ │ │ │ + subseq r3, r9, r4, lsl #18 │ │ │ │ + subseq r3, r9, r8, ror #17 │ │ │ │ rsbseq sp, r0, ip, lsl #10 │ │ │ │ - subseq r3, r9, r8, asr #17 │ │ │ │ - subseq r3, r9, r0, lsl #17 │ │ │ │ - strheq r5, [fp], #-8 @ │ │ │ │ - subseq r7, r8, r4, asr #6 │ │ │ │ - rsbeq r2, r0, r0, asr lr │ │ │ │ - subseq r3, r9, r0, lsr #16 │ │ │ │ + ldrsbeq r3, [r9], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0x00593890 │ │ │ │ + rsbeq r5, fp, r8, asr #1 │ │ │ │ + subseq r7, r8, r4, asr r3 │ │ │ │ + rsbeq r2, r0, r0, ror #28 │ │ │ │ + subseq r3, r9, r0, lsr r8 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ ldrsheq r8, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsheq r3, [r9], #-104 @ 0xffffff98 │ │ │ │ - ldrheq r3, [r9], #-108 @ 0xffffff94 │ │ │ │ + subseq r3, r9, r8, lsl #14 │ │ │ │ + subseq r3, r9, ip, asr #13 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - rsbeq r4, fp, r4, asr #31 │ │ │ │ - subseq r3, r9, ip, ror #12 │ │ │ │ - ldrsheq r3, [r9], #-100 @ 0xffffff9c │ │ │ │ + ldrdeq r4, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + subseq r3, r9, ip, ror r6 │ │ │ │ + subseq r3, r9, r4, lsl #14 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 28241c │ │ │ │ b 28241c │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -164811,42 +164811,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 582340 │ │ │ │ - rsbeq r4, fp, r0, lsl pc │ │ │ │ - @ instruction: 0x00587198 │ │ │ │ - rsbeq r2, r0, r4, lsr #25 │ │ │ │ + b 582350 │ │ │ │ + rsbeq r4, fp, r0, lsr #30 │ │ │ │ + subseq r7, r8, r8, lsr #3 │ │ │ │ + strheq r2, [r0], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 282ac0 │ │ │ │ ldr r2, [pc, #48] @ 282ac4 │ │ │ │ ldr r1, [pc, #48] @ 282ac8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 34d3d4 │ │ │ │ - strheq r4, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r3, r9, r0, ror #10 │ │ │ │ - subseq r3, r9, r4, ror r5 │ │ │ │ + rsbeq r4, fp, ip, asr #29 │ │ │ │ + subseq r3, r9, r0, ror r5 │ │ │ │ + subseq r3, r9, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 282de8 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -164997,15 +164997,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 282c80 │ │ │ │ ldr r0, [pc, #212] @ 282e10 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 282c6c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -165042,26 +165042,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, r8, r0, lsl #18 │ │ │ │ @ instruction: 0x0070d39c │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r3, r9, r0, ror #7 │ │ │ │ - ldrheq r3, [r9], #-72 @ 0xffffffb8 │ │ │ │ - subseq r3, r9, r8, asr #6 │ │ │ │ - subseq r3, r9, ip, asr #8 │ │ │ │ - ldrsheq r3, [r9], #-40 @ 0xffffffd8 │ │ │ │ - subseq r3, r9, ip, lsr #8 │ │ │ │ - subseq r3, r9, ip, asr #7 │ │ │ │ - subseq r3, r9, r4, ror r2 │ │ │ │ - subseq r3, r9, r0, lsl #7 │ │ │ │ - rsbeq r4, fp, r0, lsl #23 │ │ │ │ - subseq r3, r9, r8, lsr #4 │ │ │ │ - subseq r3, r9, r8, lsl #7 │ │ │ │ + ldrsheq r3, [r9], #-48 @ 0xffffffd0 │ │ │ │ + subseq r3, r9, r8, asr #9 │ │ │ │ + subseq r3, r9, r8, asr r3 │ │ │ │ + subseq r3, r9, ip, asr r4 │ │ │ │ + subseq r3, r9, r8, lsl #6 │ │ │ │ + subseq r3, r9, ip, lsr r4 │ │ │ │ + ldrsbeq r3, [r9], #-60 @ 0xffffffc4 │ │ │ │ + subseq r3, r9, r4, lsl #5 │ │ │ │ + @ instruction: 0x00593390 │ │ │ │ + @ instruction: 0x006b4b90 │ │ │ │ + subseq r3, r9, r8, lsr r2 │ │ │ │ + @ instruction: 0x00593398 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 282ee8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -165074,49 +165074,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 282ef4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #116] @ 282ef8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 282efc │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #96] @ 282f00 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 580644 │ │ │ │ + bl 580654 │ │ │ │ ldr r3, [pc, #80] @ 282f04 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r3, r9, ip, ror r2 │ │ │ │ - strdeq r4, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r6, r8, r8, ror sp │ │ │ │ - rsbeq r2, r0, r4, lsl #17 │ │ │ │ + subseq r3, r9, ip, lsl #5 │ │ │ │ + rsbeq r4, fp, r0, lsl #22 │ │ │ │ + subseq r6, r8, r8, lsl #27 │ │ │ │ + @ instruction: 0x00602894 │ │ │ │ rsbseq r8, r8, r4, ror r5 │ │ │ │ - subseq r3, r9, r8, ror #5 │ │ │ │ - ldrheq pc, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r3, [r9], #-40 @ 0xffffffd8 │ │ │ │ + subseq pc, r8, r8, asr #7 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 2831c8 │ │ │ │ @@ -165289,37 +165289,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 282fb8 │ │ │ │ rsbseq r8, r8, r8, asr #9 │ │ │ │ rsbseq ip, r0, r8, ror #30 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - ldrsbeq r2, [r9], #-252 @ 0xffffff04 │ │ │ │ - subseq r3, r9, ip, asr #2 │ │ │ │ - subseq r2, r9, r8, lsr #30 │ │ │ │ - subseq r3, r9, ip, lsr #32 │ │ │ │ - ldrsbeq r2, [r9], #-232 @ 0xffffff18 │ │ │ │ - subseq r2, r9, ip, lsr #31 │ │ │ │ - subseq r2, r9, r0, ror lr │ │ │ │ - subseq r2, r9, ip, ror pc │ │ │ │ + subseq r2, r9, ip, ror #31 │ │ │ │ + subseq r3, r9, ip, asr r1 │ │ │ │ + subseq r2, r9, r8, lsr pc │ │ │ │ + subseq r3, r9, ip, lsr r0 │ │ │ │ + subseq r2, r9, r8, ror #29 │ │ │ │ + ldrheq r2, [r9], #-252 @ 0xffffff04 │ │ │ │ + subseq r2, r9, r0, lsl #29 │ │ │ │ + subseq r2, r9, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 2832ec │ │ │ │ ldr r2, [pc, #224] @ 2832f0 │ │ │ │ ldr r1, [pc, #224] @ 2832f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #192] @ 2832f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -165328,15 +165328,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 283244 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2832dc │ │ │ │ ldr r6, [pc, #108] @ 2832fc │ │ │ │ ldr r8, [pc, #108] @ 283300 │ │ │ │ @@ -165346,48 +165346,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2832a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 28241c │ │ │ │ - rsbeq r4, fp, r0, asr #14 │ │ │ │ - ldrsbeq r2, [r9], #-220 @ 0xffffff24 │ │ │ │ - ldrsheq r2, [r9], #-208 @ 0xffffff30 │ │ │ │ + rsbeq r4, fp, r0, asr r7 │ │ │ │ + subseq r2, r9, ip, ror #27 │ │ │ │ + subseq r2, r9, r0, lsl #28 │ │ │ │ rsbseq ip, r0, r4, ror ip │ │ │ │ - strheq r4, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r2, r9, r4, lsl #30 │ │ │ │ - subseq r2, r9, r8, lsl pc │ │ │ │ + rsbeq r4, fp, ip, asr #13 │ │ │ │ + subseq r2, r9, r4, lsl pc │ │ │ │ + subseq r2, r9, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 28338c │ │ │ │ ldr r2, [pc, #108] @ 283390 │ │ │ │ ldr r1, [pc, #108] @ 283394 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #80] @ 283398 │ │ │ │ ldr r1, [pc, #80] @ 28339c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 2833a0 │ │ │ │ @@ -165398,47 +165398,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r4, fp, r8, lsr #12 │ │ │ │ - ldrheq r6, [r8], #-132 @ 0xffffff7c │ │ │ │ - rsbeq r2, r0, r0, asr #7 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r4, fp, r8, lsr r6 │ │ │ │ + subseq r6, r8, r4, asr #17 │ │ │ │ + ldrdeq r2, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ rsbseq r8, r6, ip, lsl #30 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - subseq r2, r9, r0, ror sp │ │ │ │ + subseq r2, r9, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 283454 │ │ │ │ ldr r2, [pc, #148] @ 283458 │ │ │ │ ldr r1, [pc, #148] @ 28345c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #116] @ 283460 │ │ │ │ ldr r1, [pc, #116] @ 283464 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #84] @ 283468 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 28346c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165449,46 +165449,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, fp, r8, lsl #11 │ │ │ │ - subseq r6, r8, r4, lsl r8 │ │ │ │ - rsbeq r2, r0, r0, lsr #6 │ │ │ │ - subseq r2, r9, r4, asr #10 │ │ │ │ - subseq ip, r8, r4, asr #8 │ │ │ │ + @ instruction: 0x006b4598 │ │ │ │ + subseq r6, r8, r4, lsr #16 │ │ │ │ + rsbeq r2, r0, r0, lsr r3 │ │ │ │ + subseq r2, r9, r4, asr r5 │ │ │ │ + subseq ip, r8, r4, asr r4 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - @ instruction: 0x00592d9c │ │ │ │ + subseq r2, r9, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 28351c │ │ │ │ ldr r2, [pc, #148] @ 283520 │ │ │ │ ldr r1, [pc, #148] @ 283524 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #116] @ 283528 │ │ │ │ ldr r1, [pc, #116] @ 28352c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #84] @ 283530 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 283534 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165499,21 +165499,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, fp, r0, asr #9 │ │ │ │ - subseq r6, r8, ip, asr #14 │ │ │ │ - rsbeq r2, r0, r8, asr r2 │ │ │ │ - subseq r2, r9, ip, ror r4 │ │ │ │ - subseq ip, r8, ip, ror r3 │ │ │ │ + ldrdeq r4, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq r6, r8, ip, asr r7 │ │ │ │ + rsbeq r2, r0, r8, ror #4 │ │ │ │ + subseq r2, r9, ip, lsl #9 │ │ │ │ + subseq ip, r8, ip, lsl #7 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - ldrsheq r2, [r9], #-200 @ 0xffffff38 │ │ │ │ + subseq r2, r9, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 2837a4 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -165579,30 +165579,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -165664,16 +165664,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r8, r0, lsr #29 │ │ │ │ @ instruction: 0x00787e90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r2, r9, ip, lsl sl │ │ │ │ - subseq r2, r9, ip, lsl ip │ │ │ │ + subseq r2, r9, ip, lsr #20 │ │ │ │ + subseq r2, r9, ip, lsr #24 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ rsbseq r7, r8, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -165723,17 +165723,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 2837e8 │ │ │ │ rsbseq r7, r8, r4, lsl ip │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0x00592794 │ │ │ │ - ldrdeq r4, [fp], #-8 @ │ │ │ │ - subseq r3, sp, r8, lsr lr │ │ │ │ + subseq r2, r9, r4, lsr #15 │ │ │ │ + rsbeq r4, fp, r8, ror #1 │ │ │ │ + subseq r3, sp, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -165748,23 +165748,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 283974 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283944 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -165775,17 +165775,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r4, fp, r0, lsl #1 │ │ │ │ - subseq r2, r9, r0, asr #17 │ │ │ │ - subseq r2, r9, r8, asr #17 │ │ │ │ + @ instruction: 0x006b4090 │ │ │ │ + ldrsbeq r2, [r9], #-128 @ 0xffffff80 │ │ │ │ + ldrsbeq r2, [r9], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -165896,20 +165896,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 283a48 │ │ │ │ rsbseq r7, r8, ip, lsr sl │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r2, r9, r4, ror r5 │ │ │ │ - subseq r2, r9, r0, lsl #15 │ │ │ │ - subseq r2, r9, r8, lsr #10 │ │ │ │ - subseq r2, r9, ip, ror #14 │ │ │ │ - subseq r2, r9, r8, ror #9 │ │ │ │ - subseq r2, r9, r0, lsl #14 │ │ │ │ + subseq r2, r9, r4, lsl #11 │ │ │ │ + @ instruction: 0x00592790 │ │ │ │ + subseq r2, r9, r8, lsr r5 │ │ │ │ + subseq r2, r9, ip, ror r7 │ │ │ │ + ldrsheq r2, [r9], #-72 @ 0xffffffb8 │ │ │ │ + subseq r2, r9, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 283c08 │ │ │ │ ldr r6, [pc, #136] @ 283c0c │ │ │ │ ldr r5, [pc, #136] @ 283c10 │ │ │ │ @@ -165918,23 +165918,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 283be8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -165942,17 +165942,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r3, fp, ip, asr #27 │ │ │ │ - subseq r2, r9, ip, lsl #12 │ │ │ │ - subseq r2, r9, r0, lsr #12 │ │ │ │ + ldrdeq r3, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r2, r9, ip, lsl r6 │ │ │ │ + subseq r2, r9, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -165980,15 +165980,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -166063,15 +166063,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -166080,15 +166080,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -166209,47 +166209,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 283ec0 │ │ │ │ b 283f74 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r7, [r8], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, r8, r8, lsl #15 │ │ │ │ - strdeq r3, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - subseq r2, r9, r4, asr r4 │ │ │ │ - subseq r2, r9, r0, lsr #10 │ │ │ │ + rsbeq r3, fp, r4, lsl #26 │ │ │ │ + subseq r2, r9, r4, ror #8 │ │ │ │ + subseq r2, r9, r0, lsr r5 │ │ │ │ rsbseq r7, r8, ip, lsl #14 │ │ │ │ - ldrheq r2, [r9], #-40 @ 0xffffffd8 │ │ │ │ - subseq r2, r9, r4, lsr #10 │ │ │ │ + subseq r2, r9, r8, asr #5 │ │ │ │ + subseq r2, r9, r4, lsr r5 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r2, r9, ip, rrx │ │ │ │ - ldrsheq r2, [r9], #-32 @ 0xffffffe0 │ │ │ │ + subseq r2, r9, ip, ror r0 │ │ │ │ + subseq r2, r9, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 2841d0 │ │ │ │ ldr r5, [pc, #256] @ 2841d4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -166260,33 +166260,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r9, [pc, #208] @ 2841dc │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 284184 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -166303,30 +166303,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r3, fp, r0, lsl #17 │ │ │ │ - ldrheq r2, [r9], #-12 │ │ │ │ - ldrsheq r1, [r9], #-240 @ 0xffffff10 │ │ │ │ - subseq r2, r9, r8, lsr #1 │ │ │ │ - strheq r3, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - subseq r2, r9, r0, lsl r1 │ │ │ │ - subseq r1, r9, r8, ror #28 │ │ │ │ + @ instruction: 0x006b3890 │ │ │ │ + subseq r2, r9, ip, asr #1 │ │ │ │ + subseq r2, r9, r0 │ │ │ │ + ldrheq r2, [r9], #-8 │ │ │ │ + rsbeq r3, fp, ip, asr #15 │ │ │ │ + subseq r2, r9, r0, lsr #2 │ │ │ │ + subseq r1, r9, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 284724 │ │ │ │ @@ -166350,15 +166350,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 28454c │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -166392,15 +166392,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -166415,29 +166415,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -166446,15 +166446,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 284404 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 284668 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -166656,34 +166656,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 28241c │ │ │ │ ldrsbeq r7, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ ldrsbeq r7, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, fp, r4, lsl r7 │ │ │ │ - subseq r1, r9, r4, asr #30 │ │ │ │ - subseq r1, r9, r0, lsl #29 │ │ │ │ + rsbeq r3, fp, r4, lsr #14 │ │ │ │ + subseq r1, r9, r4, asr pc │ │ │ │ + @ instruction: 0x00591e90 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r1, r9, r8, asr #23 │ │ │ │ - rsbeq r3, fp, r4, lsl #10 │ │ │ │ - ldrheq r1, [r9], #-228 @ 0xffffff1c │ │ │ │ + ldrsbeq r1, [r9], #-184 @ 0xffffff48 │ │ │ │ + rsbeq r3, fp, r4, lsl r5 │ │ │ │ + subseq r1, r9, r4, asr #29 │ │ │ │ rsbseq r6, r8, r8, asr pc │ │ │ │ - ldrsheq r1, [r9], #-172 @ 0xffffff54 │ │ │ │ + subseq r1, r9, ip, lsl #22 │ │ │ │ rsbseq r6, r8, r4, ror #29 │ │ │ │ - ldrheq r1, [r9], #-208 @ 0xffffff30 │ │ │ │ - subseq r1, r9, r8, ror #20 │ │ │ │ - subseq r1, r9, r0, lsl sp │ │ │ │ - subseq r1, r9, ip, lsl #20 │ │ │ │ - rsbeq r3, fp, r8, asr #6 │ │ │ │ - subseq r1, r9, r4, asr #26 │ │ │ │ + subseq r1, r9, r0, asr #27 │ │ │ │ + subseq r1, r9, r8, ror sl │ │ │ │ + subseq r1, r9, r0, lsr #26 │ │ │ │ + subseq r1, r9, ip, lsl sl │ │ │ │ + rsbeq r3, fp, r8, asr r3 │ │ │ │ + subseq r1, r9, r4, asr sp │ │ │ │ rsbseq r6, r8, ip, lsr #27 │ │ │ │ - subseq r1, r9, r4, asr r9 │ │ │ │ - @ instruction: 0x006b3294 │ │ │ │ - subseq r1, r9, r4, ror ip │ │ │ │ + subseq r1, r9, r4, ror #18 │ │ │ │ + rsbeq r3, fp, r4, lsr #5 │ │ │ │ + subseq r1, r9, r4, lsl #25 │ │ │ │ ldrsheq r6, [r8], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 284920 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -166713,27 +166713,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 284864 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 2847f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -166781,24 +166781,24 @@ │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 284944 │ │ │ │ ldr r2, [pc, #48] @ 284948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2848c4 │ │ │ │ rsbseq r6, r8, r4, asr ip │ │ │ │ - rsbeq r3, fp, ip, ror r1 │ │ │ │ - subseq r1, r9, r0, asr #19 │ │ │ │ - ldrsbeq r1, [r9], #-148 @ 0xffffff6c │ │ │ │ + rsbeq r3, fp, ip, lsl #3 │ │ │ │ + ldrsbeq r1, [r9], #-144 @ 0xffffff70 │ │ │ │ + subseq r1, r9, r4, ror #19 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r1, r9, r0, asr r7 │ │ │ │ - @ instruction: 0x006b3094 │ │ │ │ - subseq r1, r9, r8, ror #21 │ │ │ │ - ldrsheq r1, [r9], #-104 @ 0xffffff98 │ │ │ │ - rsbeq r3, fp, ip, lsr r0 │ │ │ │ - subseq r1, r9, r4, ror #20 │ │ │ │ + subseq r1, r9, r0, ror #14 │ │ │ │ + rsbeq r3, fp, r4, lsr #1 │ │ │ │ + ldrsheq r1, [r9], #-168 @ 0xffffff58 │ │ │ │ + subseq r1, r9, r8, lsl #14 │ │ │ │ + rsbeq r3, fp, ip, asr #32 │ │ │ │ + subseq r1, r9, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 284c90 │ │ │ │ tst r2, #1 │ │ │ │ @@ -166846,30 +166846,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 284abc │ │ │ │ ldr r2, [pc, #544] @ 284ca0 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -167003,31 +167003,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 284af4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, r8, lsl #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r8, r4, ror sl │ │ │ │ - rsbeq r2, fp, r4, lsr #31 │ │ │ │ + strheq r2, [fp], #-244 @ 0xffffff0c @ │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r1, r9, ip, ror #10 │ │ │ │ - subseq r1, r9, ip, ror r9 │ │ │ │ + subseq r1, r9, ip, ror r5 │ │ │ │ + subseq r1, r9, ip, lsl #19 │ │ │ │ ldrsheq r6, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - subseq r1, r9, r8, lsl #9 │ │ │ │ - rsbeq r2, fp, ip, asr #27 │ │ │ │ - subseq r1, r9, r8, asr r8 │ │ │ │ - subseq r1, r9, r8, lsr r4 │ │ │ │ - rsbeq r2, fp, ip, ror sp │ │ │ │ - subseq r1, r9, ip, lsr #16 │ │ │ │ - ldrsheq r1, [r9], #-52 @ 0xffffffcc │ │ │ │ - rsbeq r2, fp, r4, lsr sp │ │ │ │ - subseq r1, r9, r8, lsr #15 │ │ │ │ - @ instruction: 0x0059139c │ │ │ │ - rsbeq r2, fp, r0, ror #25 │ │ │ │ - subseq r1, r9, r8, ror r7 │ │ │ │ + @ instruction: 0x00591498 │ │ │ │ + ldrdeq r2, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r1, r9, r8, ror #16 │ │ │ │ + subseq r1, r9, r8, asr #8 │ │ │ │ + rsbeq r2, fp, ip, lsl #27 │ │ │ │ + subseq r1, r9, ip, lsr r8 │ │ │ │ + subseq r1, r9, r4, lsl #8 │ │ │ │ + rsbeq r2, fp, r4, asr #26 │ │ │ │ + ldrheq r1, [r9], #-120 @ 0xffffff88 │ │ │ │ + subseq r1, r9, ip, lsr #7 │ │ │ │ + strdeq r2, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + subseq r1, r9, r8, lsl #15 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 28494c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167069,27 +167069,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 284dcc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r1, r9, r0, asr r3 │ │ │ │ + subseq r1, r9, r0, ror #6 │ │ │ │ │ │ │ │ 00284dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -167109,15 +167109,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 284e60 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 284e14 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -167127,17 +167127,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r2, fp, r4, asr fp │ │ │ │ - @ instruction: 0x00591398 │ │ │ │ - subseq r1, r9, ip, lsr #7 │ │ │ │ + rsbeq r2, fp, r4, ror #22 │ │ │ │ + subseq r1, r9, r8, lsr #7 │ │ │ │ + ldrheq r1, [r9], #-60 @ 0xffffffc4 │ │ │ │ │ │ │ │ 00284e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 284ef0 │ │ │ │ @@ -167150,25 +167150,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r2, fp, r4, lsr #21 │ │ │ │ - subseq r1, r9, r8, lsl r2 │ │ │ │ - ldrsbeq r1, [r9], #-40 @ 0xffffffd8 │ │ │ │ + strheq r2, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + subseq r1, r9, r8, lsr #4 │ │ │ │ + subseq r1, r9, r8, ror #5 │ │ │ │ │ │ │ │ 00284efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167183,49 +167183,49 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - rsbeq r2, fp, ip, lsr #20 │ │ │ │ - subseq r1, r9, r4, lsr #3 │ │ │ │ - subseq r1, r9, r4, ror #4 │ │ │ │ + rsbeq r2, fp, ip, lsr sl │ │ │ │ + ldrheq r1, [r9], #-20 @ 0xffffffec │ │ │ │ + subseq r1, r9, r4, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 284fd8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq lr, r0, r0, lsl #21 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167359,21 +167359,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 426b88 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 285184 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldr ip, [pc, #252] @ 285314 │ │ │ │ add ip, pc, ip │ │ │ │ b 2851d4 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldr ip, [pc, #232] @ 285318 │ │ │ │ add ip, pc, ip │ │ │ │ b 285158 │ │ │ │ ldr r2, [pc, #224] @ 28531c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -167399,31 +167399,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 28532c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28513c │ │ │ │ ldr r0, [pc, #84] @ 285330 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28513c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, r8, lsl #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r8, ip, ror #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -167431,16 +167431,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r4, r0, r4, asr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ ldrheq lr, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r1, r9, r4, lsr #15 │ │ │ │ - subseq r1, r9, r0, asr #15 │ │ │ │ + ldrheq r1, [r9], #-116 @ 0xffffff8c │ │ │ │ + ldrsbeq r1, [r9], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -167593,15 +167593,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 28550c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #400] @ 285750 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 28553c │ │ │ │ ldr r2, [pc, #388] @ 28575c │ │ │ │ @@ -167624,22 +167624,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 285768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28553c │ │ │ │ ldr r2, [pc, #272] @ 28576c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 285520 │ │ │ │ ldr r2, [pc, #240] @ 285760 │ │ │ │ @@ -167657,32 +167657,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 285770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 285520 │ │ │ │ ldr r8, [pc, #144] @ 285774 │ │ │ │ mvn r5, #0 │ │ │ │ b 28550c │ │ │ │ ldr r0, [pc, #136] @ 285778 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 285520 │ │ │ │ ldr r2, [pc, #116] @ 28577c │ │ │ │ ldr r3, [pc, #56] @ 285744 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -167690,58 +167690,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 28573c │ │ │ │ ldr r0, [pc, #84] @ 285780 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r8, ip, ror #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00785f9c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq r5, [r8], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, r9, r8, lsl #9 │ │ │ │ + @ instruction: 0x00591498 │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ - subseq r1, r9, r4, asr #8 │ │ │ │ + subseq r1, r9, r4, asr r4 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - subseq r1, r9, r0, asr r4 │ │ │ │ + subseq r1, r9, r0, ror #8 │ │ │ │ rsbseq r5, r8, ip, ror #25 │ │ │ │ - subseq r1, r9, ip, asr #7 │ │ │ │ + ldrsbeq r1, [r9], #-60 @ 0xffffffc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 285854 │ │ │ │ ldr r2, [pc, #184] @ 285858 │ │ │ │ ldr r1, [pc, #184] @ 28585c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #152] @ 285860 │ │ │ │ ldr r1, [pc, #152] @ 285864 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #120] @ 285868 │ │ │ │ ldr r2, [pc, #120] @ 28586c │ │ │ │ ldr r3, [pc, #120] @ 285870 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -167749,31 +167749,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 285874 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #72] @ 285878 │ │ │ │ ldr r1, [pc, #72] @ 28587c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r2, fp, r4, lsl r3 │ │ │ │ - subseq r4, r8, r8, lsr r4 │ │ │ │ - subseq pc, pc, r4, asr #30 │ │ │ │ - ldrsbeq r0, [r9], #-144 @ 0xffffff70 │ │ │ │ - subseq r0, r9, r4, ror #19 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r2, fp, r4, lsr #6 │ │ │ │ + subseq r4, r8, r8, asr #8 │ │ │ │ + subseq pc, pc, r4, asr pc @ │ │ │ │ + subseq r0, r9, r0, ror #19 │ │ │ │ + ldrsheq r0, [r9], #-148 @ 0xffffff6c │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ rsbseq lr, r0, r0, lsl #4 │ │ │ │ rsbseq r7, r6, r0, lsr r3 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -167852,28 +167852,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2859f8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 285aac │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 285b74 │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 7e5d98 │ │ │ │ + bl 7e5da8 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 285a3c │ │ │ │ ldr r2, [pc, #356] @ 285b78 │ │ │ │ ldr r3, [pc, #336] @ 285b68 │ │ │ │ @@ -167913,15 +167913,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ b 2859f8 │ │ │ │ ldr r2, [pc, #192] @ 285b84 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2859a0 │ │ │ │ ldr r2, [pc, #176] @ 285b88 │ │ │ │ @@ -167939,45 +167939,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 285b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2859a0 │ │ │ │ ldr r0, [pc, #72] @ 285b94 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2859a0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r8, r8, lsr #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r8, ip, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r5, r8, r0, ror #19 │ │ │ │ ldrheq r5, [r8], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq r5, r8, r0, lsl #19 │ │ │ │ andeq r3, r0, ip, ror #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, r9, ip, lsr #32 │ │ │ │ - subseq r1, r9, r8, asr #32 │ │ │ │ + subseq r1, r9, ip, lsr r0 │ │ │ │ + subseq r1, r9, r8, asr r0 │ │ │ │ ldr ip, [pc, #368] @ 285d10 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 285d14 │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -168066,15 +168066,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 285d28 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 285c1c │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - rsbeq r1, fp, ip, lsl #29 │ │ │ │ + @ instruction: 0x006b1e9c │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fed307d8 <__bss_end__@@Base+0xfe24fa5c> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -168141,17 +168141,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 285d5c │ │ │ │ rsbseq r5, r8, r4, lsr #13 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r0, r9, ip, ror #3 │ │ │ │ - @ instruction: 0x006b1c98 │ │ │ │ - @ instruction: 0x005d1890 │ │ │ │ + ldrsheq r0, [r9], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq r1, fp, r8, lsr #25 │ │ │ │ + subseq r1, sp, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 286554 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -168161,15 +168161,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 286560 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -168593,55 +168593,55 @@ │ │ │ │ b 2864d4 │ │ │ │ ldr lr, [pc, #140] @ 2865d0 │ │ │ │ add lr, pc, lr │ │ │ │ b 2864c4 │ │ │ │ ldr ip, [pc, #132] @ 2865d4 │ │ │ │ add ip, pc, ip │ │ │ │ b 2864b4 │ │ │ │ - rsbeq r1, fp, r4, asr #24 │ │ │ │ - subseq r0, r9, ip, asr #26 │ │ │ │ + rsbeq r1, fp, r4, asr ip │ │ │ │ subseq r0, r9, ip, asr sp │ │ │ │ + subseq r0, r9, ip, ror #26 │ │ │ │ rsbseq r5, r8, r4, lsr r5 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r0, r9, r4, ror r0 │ │ │ │ - subseq r0, r9, r8, lsl #25 │ │ │ │ - subseq r0, r9, r4, lsl r0 │ │ │ │ - subseq sp, lr, r0, lsr #4 │ │ │ │ - rsbeq r1, fp, ip, ror #20 │ │ │ │ - subseq pc, r8, r8, asr #31 │ │ │ │ - rsbeq r1, fp, r0, asr sl │ │ │ │ - subseq r0, r9, r4, lsl #23 │ │ │ │ - subseq pc, r8, r4, asr pc @ │ │ │ │ - subseq pc, r8, r0, ror sp @ │ │ │ │ - rsbeq r1, fp, r0, lsl r8 │ │ │ │ - ldrsbeq r0, [r9], #-152 @ 0xffffff68 │ │ │ │ - subseq pc, r8, r8, asr #25 │ │ │ │ - ldrsbeq r0, [r9], #-140 @ 0xffffff74 │ │ │ │ - subseq pc, r8, r0, lsl #23 │ │ │ │ - subseq sp, sl, r8, lsr #11 │ │ │ │ - strdeq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x005b8894 │ │ │ │ - strheq ip, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsbeq r0, [r9], #-108 @ 0xffffff94 │ │ │ │ - subseq r0, r9, ip, asr r7 │ │ │ │ - subseq r0, r9, r8, lsr #13 │ │ │ │ - rsbeq r9, r0, r8, asr r6 │ │ │ │ - @ instruction: 0x00590690 │ │ │ │ - subseq r0, r9, r4, lsl #13 │ │ │ │ - subseq r0, r9, r8, ror r6 │ │ │ │ + subseq r0, r9, r4, lsl #1 │ │ │ │ + @ instruction: 0x00590c98 │ │ │ │ + subseq r0, r9, r4, lsr #32 │ │ │ │ + subseq sp, lr, r0, lsr r2 │ │ │ │ + rsbeq r1, fp, ip, ror sl │ │ │ │ + ldrsbeq pc, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, fp, r0, ror #20 │ │ │ │ + @ instruction: 0x00590b94 │ │ │ │ + subseq pc, r8, r4, ror #30 │ │ │ │ + subseq pc, r8, r0, lsl #27 │ │ │ │ + rsbeq r1, fp, r0, lsr #16 │ │ │ │ + subseq r0, r9, r8, ror #19 │ │ │ │ + ldrsbeq pc, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + subseq r0, r9, ip, ror #17 │ │ │ │ + @ instruction: 0x0058fb90 │ │ │ │ + ldrheq sp, [sl], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq sl, r1, r0, lsl #12 │ │ │ │ + subseq r8, fp, r4, lsr #17 │ │ │ │ + rsbeq ip, r0, r8, asr #11 │ │ │ │ + subseq r0, r9, ip, ror #13 │ │ │ │ + subseq r0, r9, ip, ror #14 │ │ │ │ + ldrheq r0, [r9], #-104 @ 0xffffff98 │ │ │ │ + rsbeq r9, r0, r8, ror #12 │ │ │ │ + subseq r0, r9, r0, lsr #13 │ │ │ │ + @ instruction: 0x00590694 │ │ │ │ + subseq r0, r9, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -168659,22 +168659,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 286738 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -168732,28 +168732,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e5d98 │ │ │ │ + b 7e5da8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe938f90 <__bss_end__@@Base+0xfde58214> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -168770,22 +168770,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 2868ec │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -168842,15 +168842,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e5d98 │ │ │ │ + b 7e5da8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe939148 <__bss_end__@@Base+0xfde583cc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -168862,138 +168862,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #100] @ 2869f8 │ │ │ │ ldr r1, [pc, #100] @ 2869fc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #68] @ 286a00 │ │ │ │ ldr r3, [pc, #68] @ 286a04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, fp, r8, asr #2 │ │ │ │ - subseq r3, r8, ip, ror #4 │ │ │ │ - subseq lr, pc, r8, ror sp @ │ │ │ │ - subseq pc, r8, r4, lsl #16 │ │ │ │ - subseq pc, r8, r8, lsl r8 @ │ │ │ │ + rsbeq r1, fp, r8, asr r1 │ │ │ │ + subseq r3, r8, ip, ror r2 │ │ │ │ + subseq lr, pc, r8, lsl #27 │ │ │ │ + subseq pc, r8, r4, lsl r8 @ │ │ │ │ + subseq pc, r8, r8, lsr #16 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - ldrsheq r0, [r9], #-44 @ 0xffffffd4 │ │ │ │ + subseq r0, r9, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 286aa4 │ │ │ │ ldr r2, [pc, #132] @ 286aa8 │ │ │ │ ldr r1, [pc, #132] @ 286aac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #100] @ 286ab0 │ │ │ │ ldr r1, [pc, #100] @ 286ab4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #68] @ 286ab8 │ │ │ │ ldr r3, [pc, #68] @ 286abc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x006b1090 │ │ │ │ - ldrheq r3, [r8], #-20 @ 0xffffffec │ │ │ │ - subseq lr, pc, r0, asr #25 │ │ │ │ - subseq pc, r8, ip, asr #14 │ │ │ │ - subseq pc, r8, r0, ror #14 │ │ │ │ + rsbeq r1, fp, r0, lsr #1 │ │ │ │ + subseq r3, r8, r4, asr #3 │ │ │ │ + ldrsbeq lr, [pc], #-192 @ │ │ │ │ + subseq pc, r8, ip, asr r7 @ │ │ │ │ + subseq pc, r8, r0, ror r7 @ │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - subseq r0, r9, ip, ror #4 │ │ │ │ + subseq r0, r9, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 286b5c │ │ │ │ ldr r2, [pc, #132] @ 286b60 │ │ │ │ ldr r1, [pc, #132] @ 286b64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #100] @ 286b68 │ │ │ │ ldr r1, [pc, #100] @ 286b6c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #68] @ 286b70 │ │ │ │ ldr r3, [pc, #68] @ 286b74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r0, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsheq r3, [r8], #-12 │ │ │ │ - subseq lr, pc, r8, lsl #24 │ │ │ │ - @ instruction: 0x0058f694 │ │ │ │ - subseq pc, r8, r8, lsr #13 │ │ │ │ + rsbeq r0, fp, r8, ror #31 │ │ │ │ + subseq r3, r8, ip, lsl #2 │ │ │ │ + subseq lr, pc, r8, lsl ip @ │ │ │ │ + subseq pc, r8, r4, lsr #13 │ │ │ │ + ldrheq pc, [r8], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - subseq r0, r9, r4, ror #3 │ │ │ │ + ldrsheq r0, [r9], #-20 @ 0xffffffec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 286de8 │ │ │ │ @@ -169122,47 +169122,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 286e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 286cd8 │ │ │ │ ldr r5, [pc, #72] @ 286e14 │ │ │ │ mvn r4, #0 │ │ │ │ b 286cc4 │ │ │ │ ldr r0, [pc, #64] @ 286e18 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 286cd8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r8, ip, asr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, r8, r8, lsl r8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq r4, [r8], #-104 @ 0xffffff98 @ │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r8, ip, asr sp @ │ │ │ │ - @ instruction: 0xfff0bdc0 │ │ │ │ subseq pc, r8, ip, ror #26 │ │ │ │ + @ instruction: 0xfff0bdc0 │ │ │ │ + subseq pc, r8, ip, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 286ee8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -169172,15 +169172,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -169206,32 +169206,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r0, fp, r8, ror ip │ │ │ │ + rsbeq r0, fp, r8, lsl #25 │ │ │ │ + subseq pc, r8, r0, lsr #27 │ │ │ │ @ instruction: 0x0058fd90 │ │ │ │ - subseq pc, r8, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 286fd8 │ │ │ │ ldr r2, [pc, #204] @ 286fdc │ │ │ │ ldr r1, [pc, #204] @ 286fe0 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #172] @ 286fe4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 286f9c │ │ │ │ @@ -169266,36 +169266,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 286ff0 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 286f4c │ │ │ │ - rsbeq r0, fp, r8, lsr #23 │ │ │ │ - ldrheq pc, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - subseq pc, r8, r4, asr #25 │ │ │ │ + strheq r0, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + subseq pc, r8, r0, asr #25 │ │ │ │ + ldrsbeq pc, [r8], #-196 @ 0xffffff3c @ │ │ │ │ rsbseq r4, r8, r0, asr #9 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq pc, r8, r8, asr #32 │ │ │ │ - ldrsheq r0, [sp], #-100 @ 0xffffff9c │ │ │ │ + subseq pc, r8, r8, asr r0 @ │ │ │ │ + subseq r0, sp, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 287108 │ │ │ │ ldr r2, [pc, #252] @ 28710c │ │ │ │ ldr r1, [pc, #252] @ 287110 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #220] @ 287114 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2870cc │ │ │ │ @@ -169306,15 +169306,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28709c │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 287084 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 2870c4 │ │ │ │ @@ -169342,22 +169342,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 287124 │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 28704c │ │ │ │ - rsbeq r0, fp, r8, lsr #21 │ │ │ │ - ldrheq pc, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - subseq pc, r8, r4, asr #23 │ │ │ │ + strheq r0, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + subseq pc, r8, r0, asr #23 │ │ │ │ + ldrsbeq pc, [r8], #-180 @ 0xffffff4c @ │ │ │ │ rsbseq r4, r8, r0, asr #7 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq lr, r8, r8, lsl pc │ │ │ │ - subseq r0, sp, r4, asr #11 │ │ │ │ + subseq lr, r8, r8, lsr #30 │ │ │ │ + ldrsbeq r0, [sp], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 2873ac │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -169366,15 +169366,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 2873b4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 2873b8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 2873bc │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -169387,15 +169387,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 287344 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -169451,15 +169451,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -169483,15 +169483,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ b 2872c0 │ │ │ │ ldr r2, [pc, #128] @ 2873cc │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 2873d0 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -169511,28 +169511,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 2873e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2873e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r0, fp, r8, ror r9 │ │ │ │ - subseq pc, r8, r8, ror sl @ │ │ │ │ - subseq pc, r8, ip, lsl #21 │ │ │ │ + rsbeq r0, fp, r8, lsl #19 │ │ │ │ + subseq pc, r8, r8, lsl #21 │ │ │ │ + @ instruction: 0x0058fa9c │ │ │ │ rsbseq r4, r8, r0, lsl #5 │ │ │ │ - subseq lr, r8, r0, asr lr │ │ │ │ + subseq lr, r8, r0, ror #28 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq lr, r8, r0, lsr #25 │ │ │ │ - ldrsbeq pc, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r0, fp, r4, lsr #14 │ │ │ │ - subseq pc, r8, r4, lsr r8 @ │ │ │ │ - subseq pc, r8, ip, lsr #19 │ │ │ │ + ldrheq lr, [r8], #-192 @ 0xffffff40 │ │ │ │ + subseq pc, r8, r0, ror #19 │ │ │ │ + rsbeq r0, fp, r4, lsr r7 │ │ │ │ + subseq pc, r8, r4, asr #16 │ │ │ │ + ldrheq pc, [r8], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 28746c │ │ │ │ ldr r2, [pc, #108] @ 287470 │ │ │ │ @@ -169542,15 +169542,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28745c │ │ │ │ ldr r3, [pc, #52] @ 287478 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -169559,17 +169559,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 287128 │ │ │ │ ldr r3, [pc, #24] @ 28747c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 287448 │ │ │ │ - strheq r0, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - ldrheq pc, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r0, fp, r8, asr #13 │ │ │ │ subseq pc, r8, r8, asr #15 │ │ │ │ + ldrsbeq pc, [r8], #-120 @ 0xffffff88 @ │ │ │ │ ldrsheq ip, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ ldrsbeq ip, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 287504 │ │ │ │ @@ -169580,15 +169580,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2874f4 │ │ │ │ ldr r3, [pc, #52] @ 287510 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -169597,17 +169597,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 287128 │ │ │ │ ldr r3, [pc, #24] @ 287514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 2874e0 │ │ │ │ - rsbeq r0, fp, r0, lsr #12 │ │ │ │ - subseq pc, r8, r0, lsr #14 │ │ │ │ + rsbeq r0, fp, r0, lsr r6 │ │ │ │ subseq pc, r8, r0, lsr r7 @ │ │ │ │ + subseq pc, r8, r0, asr #14 │ │ │ │ rsbseq ip, r0, r8, asr r5 │ │ │ │ rsbseq ip, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 28759c │ │ │ │ @@ -169618,15 +169618,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28758c │ │ │ │ ldr r3, [pc, #52] @ 2875a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -169635,17 +169635,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 287128 │ │ │ │ ldr r3, [pc, #24] @ 2875ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 287578 │ │ │ │ - rsbeq r0, fp, r8, lsl #11 │ │ │ │ - subseq pc, r8, r8, lsl #13 │ │ │ │ + @ instruction: 0x006b0598 │ │ │ │ @ instruction: 0x0058f698 │ │ │ │ + subseq pc, r8, r8, lsr #13 │ │ │ │ rsbseq ip, r0, r0, asr #9 │ │ │ │ rsbseq ip, r0, r0, lsr #9 │ │ │ │ ldr r3, [pc, #248] @ 2876b0 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 287668 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 2875e8 │ │ │ │ @@ -169705,48 +169705,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 2876e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - rsbeq r0, fp, r8, ror #18 │ │ │ │ - ldrheq pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - subseq pc, r8, r4, asr #18 │ │ │ │ - subseq pc, r8, ip, lsl r9 @ │ │ │ │ - ldrsbeq pc, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - subseq pc, r8, r0, ror #17 │ │ │ │ - @ instruction: 0x0058f898 │ │ │ │ - subseq pc, r8, r0, asr #16 │ │ │ │ - ldrsheq pc, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, fp, r8, ror r9 │ │ │ │ + subseq pc, r8, r8, asr #17 │ │ │ │ + subseq pc, r8, r4, asr r9 @ │ │ │ │ + subseq pc, r8, ip, lsr #18 │ │ │ │ + subseq pc, r8, r4, ror #17 │ │ │ │ + ldrsheq pc, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + subseq pc, r8, r8, lsr #17 │ │ │ │ + subseq pc, r8, r0, asr r8 @ │ │ │ │ + subseq pc, r8, r4, lsl #18 │ │ │ │ + subseq pc, r8, ip, lsl #18 │ │ │ │ ldrsheq pc, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - subseq pc, r8, ip, ror #17 │ │ │ │ - subseq pc, r8, r8, lsr #16 │ │ │ │ + subseq pc, r8, r8, lsr r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2876f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a40 │ │ │ │ + b 588a50 │ │ │ │ rsbseq ip, r0, r0, lsr r9 │ │ │ │ ldr r1, [pc, #8] @ 287708 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c4484 │ │ │ │ - ldrsbeq r2, [r8], #-164 @ 0xffffff5c │ │ │ │ + b 7c4494 │ │ │ │ + subseq r2, r8, r4, ror #21 │ │ │ │ ldr r3, [pc, #28] @ 287730 │ │ │ │ ldr r2, [pc, #28] @ 287734 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 287738 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq r3, r8, r0, ror #25 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r2, r8, ip, lsr #21 │ │ │ │ + ldrheq r2, [r8], #-172 @ 0xffffff54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 2878ac │ │ │ │ mov r8, r3 │ │ │ │ @@ -169762,15 +169762,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 2878bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 2878c0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #288] @ 2878c4 │ │ │ │ ldr r3, [pc, #288] @ 2878c8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -169813,46 +169813,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2878dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2877c8 │ │ │ │ ldr r0, [pc, #76] @ 2878e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2877c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00783c98 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r0, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, fp, r0, ror #15 │ │ │ │ + subseq pc, r8, ip, lsr #16 │ │ │ │ subseq pc, r8, ip, lsl r8 @ │ │ │ │ - subseq pc, r8, ip, lsl #16 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ rsbseq r3, r8, r0, asr ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r8, r4, lsr #24 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r8, ip, lsr r7 @ │ │ │ │ - subseq pc, r8, r4, ror #14 │ │ │ │ + subseq pc, r8, ip, asr #14 │ │ │ │ + subseq pc, r8, r4, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 287a40 │ │ │ │ ldr r2, [pc, #324] @ 287a44 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -169887,15 +169887,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 287a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 287930 │ │ │ │ ldr r3, [pc, #192] @ 287a5c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 287944 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -169909,49 +169909,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 287a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 287944 │ │ │ │ ldr r2, [pc, #92] @ 287a68 │ │ │ │ ldr r3, [pc, #52] @ 287a44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 287a3c │ │ │ │ ldr r0, [pc, #60] @ 287a6c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r8], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, r8, r4, ror #21 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r8, r8, lsr #21 │ │ │ │ - ldrheq pc, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq pc, r8, r0, asr #13 │ │ │ │ andeq r4, r0, ip, lsr #16 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r8, ip, ror #12 │ │ │ │ - rsbseq r3, r8, r8, ror #19 │ │ │ │ subseq pc, r8, ip, ror r6 @ │ │ │ │ + rsbseq r3, r8, r8, ror #19 │ │ │ │ + subseq pc, r8, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 287c64 │ │ │ │ ldr r0, [pc, #476] @ 287c68 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -170004,21 +170004,21 @@ │ │ │ │ beq 287c30 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 287c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 287ac4 │ │ │ │ ldr r3, [pc, #256] @ 287c88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 287ac4 │ │ │ │ ldr r3, [pc, #224] @ 287c7c │ │ │ │ @@ -170034,36 +170034,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 287c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 287ac4 │ │ │ │ ldr r2, [pc, #144] @ 287c90 │ │ │ │ ldr r3, [pc, #100] @ 287c68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 287c60 │ │ │ │ ldr r0, [pc, #112] @ 287c94 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r2, [pc, #96] @ 287c98 │ │ │ │ ldr r3, [pc, #44] @ 287c68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170077,21 +170077,21 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, r8, ip, asr #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r8, r8, lsr #18 │ │ │ │ andeq r3, r0, r0, lsr #9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq pc, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq pc, r8, r8, ror #11 │ │ │ │ andeq r2, r0, r0, asr #29 │ │ │ │ - ldrsheq pc, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + subseq pc, r8, r4, lsl #10 │ │ │ │ ldrsheq r3, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsheq pc, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq pc, r8, ip, lsl #10 │ │ │ │ ldrheq r3, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - subseq pc, r8, r0, lsr r5 @ │ │ │ │ + subseq pc, r8, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 287e14 │ │ │ │ ldr lr, [pc, #348] @ 287e18 │ │ │ │ ldr ip, [pc, #348] @ 287e1c │ │ │ │ @@ -170107,15 +170107,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #288] @ 287e28 │ │ │ │ ldr r3, [pc, #288] @ 287e2c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -170156,48 +170156,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 287e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 287d20 │ │ │ │ ldr r0, [pc, #76] @ 287e44 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 287d20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006b0294 │ │ │ │ + rsbeq r0, fp, r4, lsr #5 │ │ │ │ rsbseq r3, r8, r0, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq pc, r8, ip, lsr #5 │ │ │ │ - subseq pc, r8, r0, asr #5 │ │ │ │ + ldrheq pc, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq pc, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq r3, r8, ip, ror #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r8, ip, asr #13 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq pc, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - subseq pc, r8, r0, lsl r4 @ │ │ │ │ + subseq pc, r8, r4, ror #7 │ │ │ │ + subseq pc, r8, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 288130 │ │ │ │ @@ -170345,15 +170345,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 287ed4 │ │ │ │ @@ -170378,30 +170378,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 288178 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq r3, r8, r0, ror r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r0, fp, sp, asr #32 │ │ │ │ + rsbeq r0, fp, sp, asr r0 │ │ │ │ andeq r8, r0, r1 │ │ │ │ rsbseq r3, r8, r0, ror #9 │ │ │ │ - rsbeq pc, sl, r4, ror #31 │ │ │ │ + strdeq pc, [sl], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - subseq pc, r8, r8, asr r2 @ │ │ │ │ + subseq pc, r8, r8, ror #4 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - subseq pc, r8, r0, lsl #4 │ │ │ │ - rsbeq pc, sl, r4, ror lr @ │ │ │ │ - subseq lr, r8, r8, lsr #29 │ │ │ │ + subseq pc, r8, r0, lsl r2 @ │ │ │ │ + rsbeq pc, sl, r4, lsl #29 │ │ │ │ + ldrheq lr, [r8], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - rsbeq pc, sl, ip, lsr lr @ │ │ │ │ - subseq lr, r8, r0, ror lr │ │ │ │ + rsbeq pc, sl, ip, asr #28 │ │ │ │ + subseq lr, r8, r0, lsl #29 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 288288 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -170410,34 +170410,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 28828c │ │ │ │ ldr r1, [pc, #228] @ 288290 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #208] @ 288294 │ │ │ │ ldr r1, [pc, #208] @ 288298 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 28829c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #144] @ 2882a0 │ │ │ │ ldr r2, [pc, #144] @ 2882a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -170462,19 +170462,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq pc, [sl], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r1, r8, ip, lsr sl │ │ │ │ - subseq sp, pc, r4, asr #10 │ │ │ │ - ldrheq pc, [r8], #-0 @ │ │ │ │ - subseq pc, r8, ip, asr #1 │ │ │ │ + rsbeq pc, sl, ip, asr #27 │ │ │ │ + subseq r1, r8, ip, asr #20 │ │ │ │ + subseq sp, pc, r4, asr r5 @ │ │ │ │ + subseq pc, r8, r0, asr #1 │ │ │ │ + ldrsbeq pc, [r8], #-12 @ │ │ │ │ @ instruction: 0x00764e94 │ │ │ │ rsbseq fp, r0, ip, lsl #28 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -170501,15 +170501,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 28849c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 288464 │ │ │ │ ldr r8, [pc, #356] @ 2884a0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -170533,34 +170533,34 @@ │ │ │ │ beq 288398 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 2883d4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 288348 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e2020 │ │ │ │ b 2883a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ ldr r2, [pc, #168] @ 2884a4 │ │ │ │ ldr r3, [pc, #144] @ 288490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170590,27 +170590,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, sl, ip, ror ip @ │ │ │ │ + rsbeq pc, sl, ip, lsl #25 │ │ │ │ rsbseq r3, r8, r8, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x0058ec98 │ │ │ │ - @ instruction: 0x0058ec98 │ │ │ │ + subseq lr, r8, r8, lsr #25 │ │ │ │ + subseq lr, r8, r8, lsr #25 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ ldrsheq r2, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq pc, sl, ip, lsl #22 │ │ │ │ - subseq lr, r8, r4, lsl #29 │ │ │ │ - subseq lr, r8, r0, asr #22 │ │ │ │ + rsbeq pc, sl, ip, lsl fp @ │ │ │ │ + @ instruction: 0x0058ee94 │ │ │ │ + subseq lr, r8, r0, asr fp │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - subseq lr, r8, r0, asr #28 │ │ │ │ + subseq lr, r8, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -170634,32 +170634,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 288608 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ ldr ip, [pc, #236] @ 288640 │ │ │ │ ldr r2, [pc, #236] @ 288644 │ │ │ │ ldr r1, [pc, #236] @ 288648 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 28861c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 28858c │ │ │ │ @@ -170700,17 +170700,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 2885ac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r8, r8, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq pc, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - subseq lr, r8, r4, lsl sp │ │ │ │ - subseq lr, r8, r0, lsr sp │ │ │ │ + rsbeq pc, sl, r8, lsl #20 │ │ │ │ + subseq lr, r8, r4, lsr #26 │ │ │ │ + subseq lr, r8, r0, asr #26 │ │ │ │ rsbseq r2, r8, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -170757,15 +170757,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 2887c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r0, [pc, #152] @ 2887c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -170775,45 +170775,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 2887d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #96] @ 2887d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 51ce70 │ │ │ │ + bl 51ce80 │ │ │ │ ldr r0, [pc, #88] @ 2887dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 2887e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 288728 │ │ │ │ ldr r0, [pc, #48] @ 2887e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 288728 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - subseq lr, r8, ip, lsl #24 │ │ │ │ + subseq lr, r8, ip, lsl ip │ │ │ │ andeq r8, r0, r2 │ │ │ │ - strdeq pc, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - subseq lr, r8, r0, lsr #22 │ │ │ │ - subseq lr, r8, r4, lsr fp │ │ │ │ - subseq lr, r8, ip, ror #22 │ │ │ │ + rsbeq pc, sl, ip, lsl #16 │ │ │ │ + subseq lr, r8, r0, lsr fp │ │ │ │ + subseq lr, r8, r4, asr #22 │ │ │ │ + subseq lr, r8, ip, ror fp │ │ │ │ andeq r8, r0, r1 │ │ │ │ - subseq lr, r8, ip, lsr #23 │ │ │ │ - subseq lr, r8, r4, asr fp │ │ │ │ + ldrheq lr, [r8], #-188 @ 0xffffff44 │ │ │ │ + subseq lr, r8, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 288990 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 288994 │ │ │ │ @@ -170830,15 +170830,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 28887c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -170846,33 +170846,33 @@ │ │ │ │ bhi 28887c │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288974 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ ldr ip, [pc, #240] @ 288998 │ │ │ │ ldr r2, [pc, #240] @ 28899c │ │ │ │ ldr r1, [pc, #240] @ 2889a0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 28895c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 2888e0 │ │ │ │ @@ -170914,17 +170914,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 1e2020 │ │ │ │ b 28888c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r2, [r8], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, sl, r4, lsr #13 │ │ │ │ - subseq lr, r8, r0, asr #19 │ │ │ │ - ldrsbeq lr, [r8], #-156 @ 0xffffff64 │ │ │ │ + strheq pc, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq lr, [r8], #-144 @ 0xffffff70 │ │ │ │ + subseq lr, r8, ip, ror #19 │ │ │ │ ldrsbeq r2, [r8], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 288aa4 │ │ │ │ ldr r7, [pc, #228] @ 288aa8 │ │ │ │ @@ -170933,15 +170933,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 288ab0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r8, [pc, #196] @ 288ab4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 288a84 │ │ │ │ ldr r3, [pc, #180] @ 288ab8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -170981,22 +170981,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 288ac4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq pc, sl, ip, lsl #11 │ │ │ │ - subseq lr, r8, r4, asr #11 │ │ │ │ - subseq lr, r8, ip, asr #11 │ │ │ │ + @ instruction: 0x006af59c │ │ │ │ + ldrsbeq lr, [r8], #-84 @ 0xffffffac │ │ │ │ + ldrsbeq lr, [r8], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ rsbseq r2, r8, r8, lsl #20 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - ldrheq r1, [r8], #-124 @ 0xffffff84 │ │ │ │ - subseq lr, r8, r0, ror #17 │ │ │ │ + subseq r1, r8, ip, asr #15 │ │ │ │ + ldrsheq lr, [r8], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 288be0 │ │ │ │ ldr r2, [pc, #256] @ 288be4 │ │ │ │ @@ -171011,15 +171011,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 288b4c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 51877c │ │ │ │ + bl 51878c │ │ │ │ cmp r0, #0 │ │ │ │ beq 288b4c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288b58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171030,15 +171030,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2876f8 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 288bbc │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -171062,15 +171062,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2887e8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 288b0c │ │ │ │ b 288b4c │ │ │ │ rsbseq r2, r8, r4, lsl r9 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - ldrsbeq r1, [r8], #-100 @ 0xffffff9c │ │ │ │ + subseq r1, r8, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 288fd0 │ │ │ │ @@ -171092,15 +171092,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 288d1c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 51877c │ │ │ │ + bl 51878c │ │ │ │ ldr r9, [pc, #888] @ 288fe4 │ │ │ │ ldr r8, [pc, #888] @ 288fe8 │ │ │ │ ldr sl, [pc, #888] @ 288fec │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -171167,29 +171167,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288f64 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ ldr r2, [pc, #588] @ 288ff4 │ │ │ │ ldr r1, [pc, #588] @ 288ff8 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 288f44 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 288dd4 │ │ │ │ @@ -171203,15 +171203,15 @@ │ │ │ │ bl 1e154c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 288d1c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 51877c │ │ │ │ + bl 51878c │ │ │ │ cmp r0, #0 │ │ │ │ bne 288c8c │ │ │ │ ldr r2, [pc, #460] @ 288ffc │ │ │ │ ldr r3, [pc, #416] @ 288fd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -171231,28 +171231,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288f98 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ ldr r1, [pc, #344] @ 289000 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 288f78 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 288ed0 │ │ │ │ @@ -171272,15 +171272,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 288cac │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -171316,26 +171316,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r2, r8, r4, ror #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r2, [r8], #-112 @ 0xffffff90 @ │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x00581590 │ │ │ │ - rsbeq pc, sl, r0, ror #5 │ │ │ │ - ldrdeq pc, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsheq lr, [r8], #-92 @ 0xffffffa4 │ │ │ │ + subseq r1, r8, r0, lsr #11 │ │ │ │ + strdeq pc, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq pc, sl, ip, ror #5 │ │ │ │ + subseq lr, r8, ip, lsl #12 │ │ │ │ ldrsbeq r2, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq lr, r8, ip, asr #9 │ │ │ │ - subseq lr, r8, r8, ror #9 │ │ │ │ + ldrsbeq lr, [r8], #-76 @ 0xffffffb4 │ │ │ │ + ldrsheq lr, [r8], #-72 @ 0xffffffb8 │ │ │ │ rsbseq r2, r8, r4, asr #11 │ │ │ │ - ldrsheq lr, [r8], #-52 @ 0xffffffcc │ │ │ │ - @ instruction: 0x006aef98 │ │ │ │ - ldrsbeq sp, [r8], #-240 @ 0xffffff10 │ │ │ │ - subseq lr, r8, r8, asr #7 │ │ │ │ + subseq lr, r8, r4, lsl #8 │ │ │ │ + rsbeq lr, sl, r8, lsr #31 │ │ │ │ + subseq sp, r8, r0, ror #31 │ │ │ │ + ldrsbeq lr, [r8], #-56 @ 0xffffffc8 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 289298 │ │ │ │ @@ -171361,15 +171361,15 @@ │ │ │ │ beq 289088 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 289104 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 289114 │ │ │ │ ldr r3, [pc, #504] @ 2892a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -171439,25 +171439,25 @@ │ │ │ │ b 2890c0 │ │ │ │ ldr r9, [pc, #260] @ 2892c0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 289130 │ │ │ │ ldr r0, [pc, #252] @ 2892c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 2890b8 │ │ │ │ bl 4277d0 │ │ │ │ b 2891ac │ │ │ │ ldr r1, [pc, #228] @ 2892c8 │ │ │ │ ldr r0, [pc, #228] @ 2892cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2890b8 │ │ │ │ ldr r3, [pc, #204] @ 2892d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289144 │ │ │ │ ldr r3, [pc, #140] @ 2892a4 │ │ │ │ @@ -171473,49 +171473,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2892d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289144 │ │ │ │ ldr r0, [pc, #88] @ 2892dc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289144 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r8, r0, asr #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, r8, r4, lsl #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r8, r0, r1 │ │ │ │ rsbseq r2, r8, ip, lsr #6 │ │ │ │ - subseq sp, r8, r4, lsr #28 │ │ │ │ + subseq sp, r8, r4, lsr lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r1, r8, r8, asr r0 │ │ │ │ - subseq sp, r8, r0, lsl #27 │ │ │ │ - ldrheq lr, [r8], #-36 @ 0xffffffdc │ │ │ │ - rsbeq lr, sl, ip, ror #26 │ │ │ │ - subseq lr, r8, ip, asr #3 │ │ │ │ + subseq r1, r8, r8, rrx │ │ │ │ + @ instruction: 0x0058dd90 │ │ │ │ + subseq lr, r8, r4, asr #5 │ │ │ │ + rsbeq lr, sl, ip, ror sp │ │ │ │ + ldrsbeq lr, [r8], #-28 @ 0xffffffe4 │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r8, r8, lsl #3 │ │ │ │ - ldrheq lr, [r8], #-28 @ 0xffffffe4 │ │ │ │ + @ instruction: 0x0058e198 │ │ │ │ + subseq lr, r8, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 2895a8 │ │ │ │ ldr lr, [pc, #688] @ 2895ac │ │ │ │ ldr ip, [pc, #688] @ 2895b0 │ │ │ │ @@ -171531,22 +171531,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 2895bc │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51877c │ │ │ │ + bl 51878c │ │ │ │ cmp r0, r4 │ │ │ │ bne 2893a4 │ │ │ │ ldr r2, [pc, #596] @ 2895c0 │ │ │ │ ldr r3, [pc, #576] @ 2895b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -171575,29 +171575,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51f228 │ │ │ │ + bl 51f238 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 289504 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 289414 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 2894f0 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #4 │ │ │ │ bne 2893c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 2893c4 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -171617,15 +171617,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 1e1240 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -171673,42 +171673,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2895dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2893b8 │ │ │ │ ldr r0, [pc, #68] @ 2895e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2893b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq lr, sl, r4, asr ip │ │ │ │ + rsbeq lr, sl, r4, ror #24 │ │ │ │ ldrsheq r2, [r8], #-0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r8, r0, ror ip │ │ │ │ - subseq sp, r8, r4, lsl #25 │ │ │ │ + subseq sp, r8, r0, lsl #25 │ │ │ │ + @ instruction: 0x0058dc94 │ │ │ │ rsbseq r2, r8, r8, lsr #1 │ │ │ │ rsbseq r2, r8, r8, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r0, r8, r4, asr sp │ │ │ │ + subseq r0, r8, r4, ror #26 │ │ │ │ andeq r4, r0, r8, lsl #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r8, ip, lsl #30 │ │ │ │ - subseq sp, r8, r0, asr #30 │ │ │ │ + subseq sp, r8, ip, lsl pc │ │ │ │ + subseq sp, r8, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 28a2c8 │ │ │ │ ldr r3, [pc, #3276] @ 28a2cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -171751,15 +171751,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 289720 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, r7 │ │ │ │ beq 289754 │ │ │ │ ldr r3, [pc, #3116] @ 28a2ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 289a4c │ │ │ │ @@ -171829,30 +171829,30 @@ │ │ │ │ beq 2897d8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 289a38 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ ldr r1, [pc, #2800] @ 28a2f8 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ b 2896cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -171945,15 +171945,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 289c48 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, r4 │ │ │ │ beq 289c58 │ │ │ │ ldr r3, [pc, #2340] @ 28a2ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 289d74 │ │ │ │ @@ -171988,15 +171988,15 @@ │ │ │ │ bl 1e2020 │ │ │ │ b 2897e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 28a308 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2896cc │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 289b30 │ │ │ │ ldr r3, [pc, #2160] @ 28a2ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -172032,26 +172032,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 28a318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289a88 │ │ │ │ ldr r0, [pc, #2020] @ 28a31c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 2899d4 │ │ │ │ ldr r3, [pc, #2004] @ 28a320 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289770 │ │ │ │ ldr r3, [pc, #1932] @ 28a2ec │ │ │ │ @@ -172070,49 +172070,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 28a324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289770 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, sl │ │ │ │ beq 289868 │ │ │ │ ldr r3, [pc, #1784] @ 28a2ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2899d4 │ │ │ │ ldr r1, [pc, #1824] @ 28a328 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 28a32c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2899d4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 28a300 │ │ │ │ bne 289954 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 28994c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -172129,29 +172129,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 2897b4 │ │ │ │ ldr r7, [pc, #1700] @ 28a330 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r3, [pc, #1684] @ 28a334 │ │ │ │ ldr r2, [pc, #1684] @ 28a338 │ │ │ │ ldr r1, [pc, #1684] @ 28a33c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 51ce70 │ │ │ │ + bl 51ce80 │ │ │ │ b 2899d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289eb0 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289e94 │ │ │ │ @@ -172175,32 +172175,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2876f8 │ │ │ │ b 2898f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 28a348 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289770 │ │ │ │ ldr r0, [pc, #1520] @ 28a34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289a88 │ │ │ │ ldr r0, [pc, #1508] @ 28a350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289ab4 │ │ │ │ ldr r1, [pc, #1496] @ 28a354 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 28a358 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2899d4 │ │ │ │ ldr r3, [pc, #1468] @ 28a35c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289c68 │ │ │ │ ldr r3, [pc, #1336] @ 28a2ec │ │ │ │ @@ -172216,22 +172216,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 28a360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289c68 │ │ │ │ ldr r3, [pc, #1352] @ 28a364 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289878 │ │ │ │ ldr r3, [pc, #1212] @ 28a2ec │ │ │ │ @@ -172247,30 +172247,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 28a368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 289878 │ │ │ │ ldr r7, [pc, #1232] @ 28a36c │ │ │ │ add r7, pc, r7 │ │ │ │ b 289cf4 │ │ │ │ ldr r0, [pc, #1224] @ 28a370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289a88 │ │ │ │ ldr r3, [pc, #1212] @ 28a374 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289ce0 │ │ │ │ ldr r3, [pc, #1056] @ 28a2ec │ │ │ │ @@ -172286,38 +172286,38 @@ │ │ │ │ beq 289f58 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 28a378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289ce0 │ │ │ │ ldr r0, [pc, #1096] @ 28a37c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289c68 │ │ │ │ ldr r0, [pc, #1080] @ 28a380 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 289878 │ │ │ │ ldr r0, [pc, #1060] @ 28a384 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 289ce0 │ │ │ │ ldr r2, [pc, #1044] @ 28a388 │ │ │ │ ldr r3, [pc, #852] @ 28a2cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -172353,44 +172353,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 28a058 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 28a068 │ │ │ │ ldr r3, [pc, #704] @ 28a2ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 28a200 │ │ │ │ ldr r1, [pc, #844] @ 28a38c │ │ │ │ ldr r0, [pc, #844] @ 28a390 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28a200 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2020 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 28a1d8 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e13f0 │ │ │ │ @@ -172462,28 +172462,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ mov r0, sl │ │ │ │ bl 1e154c │ │ │ │ b 2897b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 28a39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 28a300 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 1e154c │ │ │ │ b 2897b4 │ │ │ │ @@ -172506,90 +172506,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28a110 │ │ │ │ ldr r0, [pc, #260] @ 28a3a4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 28a204 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28a110 │ │ │ │ ldrsheq r1, [r8], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, r8, r8, ror #27 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subseq r0, r8, r8, lsl #23 │ │ │ │ + @ instruction: 0x00580b98 │ │ │ │ + rsbeq lr, sl, ip, ror #17 │ │ │ │ + subseq sp, r8, r0, lsl #24 │ │ │ │ ldrdeq lr, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq sp, [r8], #-176 @ 0xffffff50 │ │ │ │ - rsbeq lr, sl, ip, asr #17 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sl, r2, asr #15 │ │ │ │ - @ instruction: 0x0058da94 │ │ │ │ - subseq r0, r8, r8, lsr #18 │ │ │ │ + ldrdeq lr, [sl], #-114 @ 0xffffff8e @ │ │ │ │ + subseq sp, r8, r4, lsr #21 │ │ │ │ + subseq r0, r8, r8, lsr r9 │ │ │ │ andeq r8, r0, r1 │ │ │ │ rsbseq r1, r8, r8, ror #19 │ │ │ │ - subseq sp, r8, r8, asr r9 │ │ │ │ + subseq sp, r8, r8, ror #18 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, ip, lsl r8 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r8, r4, lsl #27 │ │ │ │ - ldrsheq sp, [r8], #-212 @ 0xffffff2c │ │ │ │ + @ instruction: 0x0058dd94 │ │ │ │ + subseq sp, r8, r4, lsl #28 │ │ │ │ andeq r4, r0, r8, lsr #10 │ │ │ │ - subseq sp, r8, r8, asr #18 │ │ │ │ - rsbeq lr, sl, r4, asr #6 │ │ │ │ - @ instruction: 0x0058d79c │ │ │ │ - subseq sp, r8, r8, asr fp │ │ │ │ - rsbeq lr, sl, ip, lsr #5 │ │ │ │ - subseq sp, r8, ip, asr #11 │ │ │ │ - subseq sp, r8, r8, ror #11 │ │ │ │ + subseq sp, r8, r8, asr r9 │ │ │ │ + rsbeq lr, sl, r4, asr r3 │ │ │ │ + subseq sp, r8, ip, lsr #15 │ │ │ │ + subseq sp, r8, r8, ror #22 │ │ │ │ + strheq lr, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq sp, [r8], #-92 @ 0xffffffa4 │ │ │ │ + ldrsheq sp, [r8], #-88 @ 0xffffffa8 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - ldrsbeq r0, [r8], #-64 @ 0xffffffc0 │ │ │ │ - subseq sp, r8, r8, lsl #16 │ │ │ │ - subseq sp, r8, r0, lsr r8 │ │ │ │ - subseq sp, r8, r8, lsl #22 │ │ │ │ - ldrdeq lr, [sl], #-16 @ │ │ │ │ - subseq sp, r8, r8, lsr #12 │ │ │ │ + subseq r0, r8, r0, ror #9 │ │ │ │ + subseq sp, r8, r8, lsl r8 │ │ │ │ + subseq sp, r8, r0, asr #16 │ │ │ │ + subseq sp, r8, r8, lsl fp │ │ │ │ + rsbeq lr, sl, r0, ror #3 │ │ │ │ + subseq sp, r8, r8, lsr r6 │ │ │ │ andeq r1, r0, ip, ror r5 │ │ │ │ - subseq sp, r8, r4, lsl #17 │ │ │ │ + @ instruction: 0x0058d894 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq sp, [r8], #-140 @ 0xffffff74 │ │ │ │ + subseq sp, r8, ip, asr #17 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - subseq sp, r8, ip, asr #20 │ │ │ │ + subseq sp, r8, ip, asr sl │ │ │ │ andeq r1, r0, r0, lsl #21 │ │ │ │ - subseq sp, r8, r0, ror #17 │ │ │ │ - ldrheq sp, [r8], #-120 @ 0xffffff88 │ │ │ │ - subseq sp, r8, r0, asr r8 │ │ │ │ - subseq sp, r8, r0, ror #17 │ │ │ │ + ldrsheq sp, [r8], #-128 @ 0xffffff80 │ │ │ │ + subseq sp, r8, r8, asr #15 │ │ │ │ + subseq sp, r8, r0, ror #16 │ │ │ │ + ldrsheq sp, [r8], #-128 @ 0xffffff80 │ │ │ │ rsbseq r1, r8, r0, lsl #9 │ │ │ │ - rsbeq sp, sl, r0, lsl pc │ │ │ │ - subseq sp, r8, r8, ror #6 │ │ │ │ - subseq sp, r8, r8, lsl #11 │ │ │ │ - subseq sp, r8, r4, lsr #10 │ │ │ │ - subseq sp, r8, r4, asr #7 │ │ │ │ + rsbeq sp, sl, r0, lsr #30 │ │ │ │ + subseq sp, r8, r8, ror r3 │ │ │ │ + @ instruction: 0x0058d598 │ │ │ │ + subseq sp, r8, r4, lsr r5 │ │ │ │ + ldrsbeq sp, [r8], #-52 @ 0xffffffcc │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - ldrsbeq sp, [r8], #-28 @ 0xffffffe4 │ │ │ │ + subseq sp, r8, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 28a6a0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -172604,27 +172604,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 28a6b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #680] @ 28a6b4 │ │ │ │ ldr r1, [pc, #680] @ 28a6b8 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 28a6bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 28a6c0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 4499dc │ │ │ │ ldr r3, [pc, #636] @ 28a6c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -172677,15 +172677,15 @@ │ │ │ │ bl 2876f8 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 28a5d0 │ │ │ │ cmp r5, #1 │ │ │ │ beq 28a5ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c3fe8 │ │ │ │ + bl 7c3ff8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -172698,36 +172698,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 428048 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 7c3fe8 │ │ │ │ + bl 7c3ff8 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 51b268 │ │ │ │ + bl 51b278 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 51b268 │ │ │ │ + bl 51b278 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 51b268 │ │ │ │ + bl 51b278 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 51b268 │ │ │ │ + bl 51b278 │ │ │ │ ldr r2, [pc, #308] @ 28a6d8 │ │ │ │ ldr r3, [pc, #256] @ 28a6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28a69c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 51bdec │ │ │ │ + b 51bdfc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 424ff8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 28a520 │ │ │ │ @@ -172757,49 +172757,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 28a6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28a454 │ │ │ │ ldr r0, [pc, #92] @ 28a6ec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28a454 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006adb90 │ │ │ │ + rsbeq sp, sl, r0, lsr #23 │ │ │ │ rsbseq r1, r8, r0, lsr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r8, ip, lsl #29 │ │ │ │ - subseq ip, r8, r4, lsr #29 │ │ │ │ - subseq ip, r8, ip, ror fp │ │ │ │ - @ instruction: 0x0058cb90 │ │ │ │ + @ instruction: 0x0058ce9c │ │ │ │ + ldrheq ip, [r8], #-228 @ 0xffffff1c │ │ │ │ + subseq ip, r8, ip, lsl #23 │ │ │ │ + subseq ip, r8, r0, lsr #23 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ ldrsbeq r0, [r8], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq pc, r7, ip, asr #26 │ │ │ │ + subseq pc, r7, ip, asr sp @ │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ rsbseq r0, r8, r0, asr lr │ │ │ │ andeq r4, r0, r4, ror #11 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq sp, [r8], #-40 @ 0xffffffd8 │ │ │ │ - ldrsheq sp, [r8], #-44 @ 0xffffffd4 │ │ │ │ + subseq sp, r8, r8, ror #5 │ │ │ │ + subseq sp, r8, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 28ab74 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 28ab78 │ │ │ │ @@ -172825,26 +172825,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 28ab90 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #1044] @ 28ab94 │ │ │ │ ldr r1, [pc, #1044] @ 28ab98 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #1008] @ 28ab9c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -172889,15 +172889,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 1e13f0 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 51be68 │ │ │ │ + bl 51be78 │ │ │ │ ldr r3, [pc, #808] @ 28aba8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 28abac │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -172905,37 +172905,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 51b1bc │ │ │ │ + bl 51b1cc │ │ │ │ ldr r2, [pc, #752] @ 28abb0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51b1bc │ │ │ │ + bl 51b1cc │ │ │ │ ldr r2, [pc, #732] @ 28abb4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51b1bc │ │ │ │ + bl 51b1cc │ │ │ │ ldr r2, [pc, #712] @ 28abb8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51b1bc │ │ │ │ + bl 51b1cc │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -172965,36 +172965,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 28abc8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r7 │ │ │ │ bl 28a3a8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 28a9fc │ │ │ │ ldr r3, [pc, #516] @ 28abcc │ │ │ │ ldr ip, [pc, #516] @ 28abd0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 28abd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 28abd8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #472] @ 28abdc │ │ │ │ ldr r3, [pc, #368] @ 28ab78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -173015,28 +173015,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 28abec │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28a9f0 │ │ │ │ ldr r3, [pc, #372] @ 28abf0 │ │ │ │ ldr ip, [pc, #372] @ 28abf4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 28abf8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 28abfc │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28a9f0 │ │ │ │ ldr r3, [pc, #336] @ 28ac00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 28a7d8 │ │ │ │ ldr r3, [pc, #320] @ 28ac04 │ │ │ │ @@ -173051,89 +173051,89 @@ │ │ │ │ beq 28ab5c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 28ac0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28a7d8 │ │ │ │ ldr r1, [pc, #232] @ 28ac10 │ │ │ │ ldr r3, [pc, #232] @ 28ac14 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 28ac18 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 28ac1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 28ac20 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28a9a8 │ │ │ │ ldr r0, [pc, #192] @ 28ac24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28a7d8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r8, r8, ror #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, r8, r8, asr #25 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq sp, sl, ip, lsl #16 │ │ │ │ - subseq ip, r8, r8, asr #16 │ │ │ │ - subseq ip, r8, r4, lsr r8 │ │ │ │ + rsbeq sp, sl, ip, lsl r8 │ │ │ │ + subseq ip, r8, r8, asr r8 │ │ │ │ + subseq ip, r8, r4, asr #16 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - subseq ip, r8, ip, ror #21 │ │ │ │ - subseq ip, r8, r8, lsl fp │ │ │ │ + ldrsheq ip, [r8], #-172 @ 0xffffff54 │ │ │ │ + subseq ip, r8, r8, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq sp, r8, r4, ror #4 │ │ │ │ + subseq sp, r8, r4, ror r2 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - rsbeq sp, sl, ip, asr #11 │ │ │ │ - ldrsheq sp, [r8], #-4 │ │ │ │ - ldrsheq ip, [r8], #-92 @ 0xffffffa4 │ │ │ │ + ldrdeq sp, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq sp, r8, r4, lsl #2 │ │ │ │ + subseq ip, r8, ip, lsl #12 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - rsbeq sp, sl, r0, lsl #11 │ │ │ │ - subseq sp, r8, r4, ror r0 │ │ │ │ - subseq ip, r8, ip, lsr #11 │ │ │ │ + @ instruction: 0x006ad590 │ │ │ │ + subseq sp, r8, r4, lsl #1 │ │ │ │ + ldrheq ip, [r8], #-92 @ 0xffffffa4 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ ldrsheq r0, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - strdeq sp, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrheq ip, [r8], #-252 @ 0xffffff04 │ │ │ │ - subseq ip, r8, ip, lsr #10 │ │ │ │ + rsbeq sp, sl, ip, lsl #10 │ │ │ │ + subseq ip, r8, ip, asr #31 │ │ │ │ + subseq ip, r8, ip, lsr r5 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - rsbeq sp, sl, r8, asr #9 │ │ │ │ - subseq ip, r8, r4, lsr #31 │ │ │ │ - ldrsheq ip, [r8], #-72 @ 0xffffffb8 │ │ │ │ + ldrdeq sp, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq ip, [r8], #-244 @ 0xffffff0c │ │ │ │ + subseq ip, r8, r8, lsl #10 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r8, r0, lsr #29 │ │ │ │ - subseq ip, r8, r8, asr r4 │ │ │ │ - rsbeq sp, sl, r4, lsl r4 │ │ │ │ - subseq ip, r8, r0, lsl #31 │ │ │ │ - subseq ip, r8, r0, asr #8 │ │ │ │ + ldrheq ip, [r8], #-224 @ 0xffffff20 │ │ │ │ + subseq ip, r8, r8, ror #8 │ │ │ │ + rsbeq sp, sl, r4, lsr #8 │ │ │ │ + @ instruction: 0x0058cf90 │ │ │ │ + subseq ip, r8, r0, asr r4 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - subseq ip, r8, r4, lsl #29 │ │ │ │ + @ instruction: 0x0058ce94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 28ae28 │ │ │ │ ldr ip, [pc, #488] @ 28ae2c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -173149,25 +173149,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 28ae38 │ │ │ │ ldr r3, [pc, #448] @ 28ae3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #432] @ 28ae40 │ │ │ │ ldr r3, [pc, #432] @ 28ae44 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 28ad8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 51877c │ │ │ │ + bl 51878c │ │ │ │ cmp r0, #0 │ │ │ │ bne 28acfc │ │ │ │ ldr r2, [pc, #392] @ 28ae48 │ │ │ │ ldr r3, [pc, #364] @ 28ae30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173181,15 +173181,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51f228 │ │ │ │ + bl 51f238 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28ad58 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 1e1240 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -173199,15 +173199,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 51f228 │ │ │ │ + bl 51f238 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 28ad18 │ │ │ │ ldr r2, [pc, #236] @ 28ae4c │ │ │ │ ldr r3, [pc, #204] @ 28ae30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173237,46 +173237,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 28ae5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28aca8 │ │ │ │ ldr r0, [pc, #76] @ 28ae60 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28aca8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sp, sl, r0, lsl r3 │ │ │ │ + rsbeq sp, sl, r0, lsr #6 │ │ │ │ rsbseq r0, r8, r4, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r8, r8, lsl r3 │ │ │ │ - subseq ip, r8, ip, lsr #6 │ │ │ │ + subseq ip, r8, r8, lsr #6 │ │ │ │ + subseq ip, r8, ip, lsr r3 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ rsbseq r0, r8, r4, ror #14 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r0, r8, r4, lsr r7 │ │ │ │ @ instruction: 0x00780694 │ │ │ │ andeq r1, r0, ip, asr fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r8, ip, ror #25 │ │ │ │ - subseq ip, r8, r4, lsr #26 │ │ │ │ + ldrsheq ip, [r8], #-204 @ 0xffffff34 │ │ │ │ + subseq ip, r8, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 28b110 │ │ │ │ ldr ip, [pc, #660] @ 28b114 │ │ │ │ mov r6, r1 │ │ │ │ @@ -173292,22 +173292,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 28b120 │ │ │ │ ldr r3, [pc, #620] @ 28b124 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 28b128 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51877c │ │ │ │ + bl 51878c │ │ │ │ cmp r0, r4 │ │ │ │ bne 28af2c │ │ │ │ ldr r2, [pc, #572] @ 28b12c │ │ │ │ ldr r3, [pc, #548] @ 28b118 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173337,29 +173337,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51f228 │ │ │ │ + bl 51f238 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28b06c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 28af9c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 28b058 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #4 │ │ │ │ bne 28af4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 28af4c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -173377,15 +173377,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 28b138 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 1e1240 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -173427,43 +173427,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 28b148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28af40 │ │ │ │ ldr r0, [pc, #72] @ 28b14c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28af40 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sp, [sl], #-0 @ │ │ │ │ + rsbeq sp, sl, r0, ror #1 │ │ │ │ rsbseq r0, r8, r8, ror #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq ip, [r8], #-12 │ │ │ │ - ldrsheq ip, [r8], #-0 │ │ │ │ + subseq ip, r8, ip, ror #1 │ │ │ │ + subseq ip, r8, r0, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ rsbseq r0, r8, r4, lsr #10 │ │ │ │ rsbseq r0, r8, r4, lsl #10 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - ldrsbeq pc, [r7], #-20 @ 0xffffffec @ │ │ │ │ + subseq pc, r7, r4, ror #3 │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r8, r8, lsl #21 │ │ │ │ - ldrheq ip, [r8], #-172 @ 0xffffff54 │ │ │ │ + @ instruction: 0x0058ca98 │ │ │ │ + subseq ip, r8, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 28b18c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4050f0 │ │ │ │ @@ -173473,70 +173473,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27df34 │ │ │ │ rsbseq r8, r0, r4, asr pc │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - subseq ip, r8, r8, lsl #21 │ │ │ │ - subseq r7, ip, r4, lsr r2 │ │ │ │ + @ instruction: 0x0058ca98 │ │ │ │ + subseq r7, ip, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 28b2b4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r7, [pc, #232] @ 28b2b8 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 28b294 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 28b2bc │ │ │ │ ldr r2, [pc, #216] @ 28b2c0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #192] @ 28b2c4 │ │ │ │ ldr r1, [pc, #192] @ 28b2c8 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #152] @ 28b2cc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580644 │ │ │ │ + bl 580654 │ │ │ │ ldr r1, [pc, #140] @ 28b2d0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 28b2d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #120] @ 28b2d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -173545,27 +173545,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 28b2e0 │ │ │ │ ldr r0, [pc, #64] @ 28b2e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq ip, r8, r4, ror #20 │ │ │ │ + subseq ip, r8, r4, ror sl │ │ │ │ rsbseq r0, r8, r8, lsr #4 │ │ │ │ - rsbeq ip, sl, r4, lsl #31 │ │ │ │ - subseq ip, r8, ip, lsr sl │ │ │ │ - ldrsbeq lr, [r7], #-156 @ 0xffffff64 │ │ │ │ - ldrsbeq sl, [pc], #-76 @ │ │ │ │ - subseq r7, r8, r4, lsr #32 │ │ │ │ - ldrheq r9, [fp], #-140 @ 0xffffff74 │ │ │ │ + @ instruction: 0x006acf94 │ │ │ │ + subseq ip, r8, ip, asr #20 │ │ │ │ + subseq lr, r7, ip, ror #19 │ │ │ │ + subseq sl, pc, ip, ror #9 │ │ │ │ + subseq r7, r8, r4, lsr r0 │ │ │ │ + subseq r9, fp, ip, asr #17 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq ip, sl, r8, asr #29 │ │ │ │ - subseq ip, r8, r8, lsl #19 │ │ │ │ - subseq ip, sp, r0, ror #15 │ │ │ │ + ldrdeq ip, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0058c998 │ │ │ │ + ldrsheq ip, [sp], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 28b3dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -173573,41 +173573,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 28b3e0 │ │ │ │ ldr r1, [pc, #204] @ 28b3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #184] @ 28b3e8 │ │ │ │ ldr r1, [pc, #184] @ 28b3ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #152] @ 28b3f0 │ │ │ │ ldr r1, [pc, #152] @ 28b3f4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #120] @ 28b3f8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 28b3fc │ │ │ │ ldr r3, [pc, #96] @ 28b400 │ │ │ │ ldr r0, [pc, #96] @ 28b404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -173619,23 +173619,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq ip, sl, r8, ror #28 │ │ │ │ - ldrsbeq lr, [r7], #-128 @ 0xffffff80 │ │ │ │ - ldrsbeq sl, [pc], #-56 @ │ │ │ │ - subseq ip, r8, r8, lsl r9 │ │ │ │ - subseq ip, r8, r8, lsr r9 │ │ │ │ - ldrsbeq sl, [r8], #-80 @ 0xffffffb0 │ │ │ │ - ldrsbeq r4, [r8], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq ip, sl, r8, ror lr │ │ │ │ + subseq lr, r7, r0, ror #17 │ │ │ │ + subseq sl, pc, r8, ror #7 │ │ │ │ + subseq ip, r8, r8, lsr #18 │ │ │ │ + subseq ip, r8, r8, asr #18 │ │ │ │ + subseq sl, r8, r0, ror #11 │ │ │ │ + subseq r4, r8, r0, ror #9 │ │ │ │ rsbseq r1, r6, r8, lsr lr │ │ │ │ - subseq ip, r8, r8, ror #16 │ │ │ │ + subseq ip, r8, r8, ror r8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 28b46c │ │ │ │ @@ -173645,28 +173645,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #40] @ 28b478 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 51bdf4 │ │ │ │ - rsbeq ip, sl, r4, asr #26 │ │ │ │ - ldrsheq ip, [r8], #-124 @ 0xffffff84 │ │ │ │ - subseq ip, r8, r4, ror #15 │ │ │ │ - subseq fp, r8, r8, asr fp │ │ │ │ + b 51be04 │ │ │ │ + rsbeq ip, sl, r4, asr sp │ │ │ │ + subseq ip, r8, ip, lsl #16 │ │ │ │ + ldrsheq ip, [r8], #-116 @ 0xffffff8c │ │ │ │ + subseq fp, r8, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 28b53c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -173675,52 +173675,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #128] @ 28b548 │ │ │ │ ldr r1, [pc, #128] @ 28b54c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 28b550 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 28b554 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 58234c │ │ │ │ - ldrdeq ip, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - subseq ip, r8, r0, lsl #15 │ │ │ │ - subseq ip, r8, r4, ror #14 │ │ │ │ - subseq lr, r7, r8, lsl r7 │ │ │ │ - subseq sl, pc, ip, lsl r2 @ │ │ │ │ - ldrsheq r9, [fp], #-84 @ 0xffffffac │ │ │ │ + b 58235c │ │ │ │ + rsbeq ip, sl, r4, ror #25 │ │ │ │ + @ instruction: 0x0058c790 │ │ │ │ + subseq ip, r8, r4, ror r7 │ │ │ │ + subseq lr, r7, r8, lsr #14 │ │ │ │ + subseq sl, pc, ip, lsr #4 │ │ │ │ + subseq r9, fp, r4, lsl #12 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0028b558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -173760,15 +173760,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 6df084 │ │ │ │ + bl 6df094 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 28b810 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 28b7a0 │ │ │ │ ldr r3, [pc, #600] @ 28b884 │ │ │ │ @@ -173776,15 +173776,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 28b854 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 28b5b0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -173818,68 +173818,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 6db54c │ │ │ │ + bl 6db55c │ │ │ │ cmp r0, #0 │ │ │ │ blt 28b734 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 28b684 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 6df284 │ │ │ │ + bl 6df294 │ │ │ │ cmp r0, #0 │ │ │ │ bge 28b684 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 583360 │ │ │ │ + bl 583370 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r3, [pc, #284] @ 28b888 │ │ │ │ ldr r1, [pc, #284] @ 28b88c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 28b890 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 28b5b8 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 583360 │ │ │ │ + bl 583370 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr r3, [pc, #196] @ 28b894 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 28b898 │ │ │ │ ldr r3, [pc, #180] @ 28b89c │ │ │ │ @@ -173888,31 +173888,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28b5b8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr ip, [pc, #128] @ 28b8a0 │ │ │ │ ldr r3, [pc, #128] @ 28b8a4 │ │ │ │ ldr r1, [pc, #128] @ 28b8a8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 28b5b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 28b8ac │ │ │ │ ldr r1, [pc, #80] @ 28b8b0 │ │ │ │ ldr r0, [pc, #80] @ 28b8b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -173920,26 +173920,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq pc, r7, ip, ror lr @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r7, ip, lsr #28 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - ldrheq ip, [r8], #-92 @ 0xffffffa4 │ │ │ │ - subseq ip, r8, ip, lsl #10 │ │ │ │ - rsbeq ip, sl, r4, asr sl │ │ │ │ - subseq ip, r8, ip, ror #9 │ │ │ │ - @ instruction: 0x0058c498 │ │ │ │ - rsbeq ip, sl, r8, ror #19 │ │ │ │ - subseq ip, r8, r4, ror r4 │ │ │ │ - rsbeq ip, sl, r4, lsr #19 │ │ │ │ - subseq ip, r8, r4, asr r4 │ │ │ │ - rsbeq ip, sl, r0, ror r9 │ │ │ │ - subseq ip, r8, r0, lsr #8 │ │ │ │ - subseq ip, r8, r0, lsr #9 │ │ │ │ + subseq ip, r8, ip, asr #11 │ │ │ │ + subseq ip, r8, ip, lsl r5 │ │ │ │ + rsbeq ip, sl, r4, ror #20 │ │ │ │ + ldrsheq ip, [r8], #-76 @ 0xffffffb4 │ │ │ │ + subseq ip, r8, r8, lsr #9 │ │ │ │ + strdeq ip, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + subseq ip, r8, r4, lsl #9 │ │ │ │ + strheq ip, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + subseq ip, r8, r4, ror #8 │ │ │ │ + rsbeq ip, sl, r0, lsl #19 │ │ │ │ + subseq ip, r8, r0, lsr r4 │ │ │ │ + ldrheq ip, [r8], #-64 @ 0xffffffc0 │ │ │ │ │ │ │ │ 0028b8b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 28bc1c │ │ │ │ @@ -173971,29 +173971,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 28bac8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 28bb34 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 28bb64 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 28bb98 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 28b990 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 28bbc8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 28bc24 │ │ │ │ ldr r3, [pc, #640] @ 28bc20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -174008,15 +174008,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 28bc18 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 649198 │ │ │ │ + bl 6491a8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28bb18 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ba18 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -174032,18 +174032,18 @@ │ │ │ │ bne 28b93c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 28b944 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 649198 │ │ │ │ + bl 6491a8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28bafc │ │ │ │ cmp r5, #0 │ │ │ │ bne 28ba78 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -174076,15 +174076,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ b 28b994 │ │ │ │ cmp r7, #0 │ │ │ │ bne 28bbf8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -174103,81 +174103,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28baf4 │ │ │ │ ldr r3, [pc, #212] @ 28bc40 │ │ │ │ ldr ip, [pc, #212] @ 28bc44 │ │ │ │ ldr lr, [pc, #212] @ 28bc48 │ │ │ │ ldr r1, [pc, #212] @ 28bc4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28baf4 │ │ │ │ ldr r3, [pc, #176] @ 28bc50 │ │ │ │ ldr ip, [pc, #176] @ 28bc54 │ │ │ │ ldr r1, [pc, #176] @ 28bc58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28baf4 │ │ │ │ ldr r3, [pc, #140] @ 28bc5c │ │ │ │ ldr ip, [pc, #140] @ 28bc60 │ │ │ │ ldr r1, [pc, #140] @ 28bc64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28baf4 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 28ba78 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 28ba78 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbseq pc, r7, ip, lsl fp @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r7, r8, asr sl @ │ │ │ │ - strdeq ip, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - subseq ip, r8, r0, lsl #5 │ │ │ │ - subseq ip, r8, r8, lsr #3 │ │ │ │ - rsbeq ip, sl, ip, lsl #13 │ │ │ │ - subseq ip, r8, r0, asr r2 │ │ │ │ - subseq ip, r8, ip, lsr r1 │ │ │ │ - rsbeq ip, sl, r8, asr r6 │ │ │ │ - subseq ip, r8, r4, asr r2 │ │ │ │ + rsbeq ip, sl, ip, lsl #14 │ │ │ │ + @ instruction: 0x0058c290 │ │ │ │ + ldrheq ip, [r8], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x006ac69c │ │ │ │ + subseq ip, r8, r0, ror #4 │ │ │ │ + subseq ip, r8, ip, asr #2 │ │ │ │ + rsbeq ip, sl, r8, ror #12 │ │ │ │ + subseq ip, r8, r4, ror #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subseq ip, r8, r8, lsl #2 │ │ │ │ - rsbeq ip, sl, r8, lsr #12 │ │ │ │ - subseq ip, r8, r4, asr r2 │ │ │ │ - ldrsbeq ip, [r8], #-8 │ │ │ │ - strdeq ip, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq ip, r8, ip, asr r2 │ │ │ │ - subseq ip, r8, r8, lsr #1 │ │ │ │ + subseq ip, r8, r8, lsl r1 │ │ │ │ + rsbeq ip, sl, r8, lsr r6 │ │ │ │ + subseq ip, r8, r4, ror #4 │ │ │ │ + subseq ip, r8, r8, ror #1 │ │ │ │ + rsbeq ip, sl, r8, lsl #12 │ │ │ │ + subseq ip, r8, ip, ror #4 │ │ │ │ + ldrheq ip, [r8], #-8 │ │ │ │ │ │ │ │ 0028bc68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -174197,67 +174197,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6455bc │ │ │ │ + bl 6455cc │ │ │ │ cmp r0, r5 │ │ │ │ blt 28bda8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 28bd68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 28bd00 │ │ │ │ cmp r3, r5 │ │ │ │ bne 28bdc8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6473ac │ │ │ │ + bl 6473bc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 28bd78 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 28bd94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6473b4 │ │ │ │ + bl 6473c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 647064 │ │ │ │ + bl 647074 │ │ │ │ mov r0, r6 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 63d464 │ │ │ │ + bl 63d474 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 28bd0c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6470e0 │ │ │ │ + bl 6470f0 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 28bd18 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6470e0 │ │ │ │ + bl 6470f0 │ │ │ │ mov r8, r0 │ │ │ │ b 28bd18 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -174323,27 +174323,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 28bf9c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28bef0 │ │ │ │ ldr r3, [pc, #212] @ 28bfa0 │ │ │ │ ldr r0, [pc, #212] @ 28bfa4 │ │ │ │ ldr r1, [pc, #212] @ 28bfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 28bfac │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -174374,27 +174374,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 28bfbc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 28bef0 │ │ │ │ - rsbeq ip, sl, ip, lsr #6 │ │ │ │ - subseq ip, r8, r0, lsl r0 │ │ │ │ - ldrsbeq fp, [r8], #-212 @ 0xffffff2c │ │ │ │ + rsbeq ip, sl, ip, lsr r3 │ │ │ │ + subseq ip, r8, r0, lsr #32 │ │ │ │ + subseq fp, r8, r4, ror #27 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - strdeq ip, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq fp, r8, r0, lsr #31 │ │ │ │ - subseq fp, r8, r0, lsr #27 │ │ │ │ + rsbeq ip, sl, ip, lsl #6 │ │ │ │ + ldrheq fp, [r8], #-240 @ 0xffffff10 │ │ │ │ + ldrheq fp, [r8], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - rsbeq ip, sl, r0, ror #4 │ │ │ │ - subseq fp, r8, r4, lsr #30 │ │ │ │ - subseq fp, r8, r4, lsl #26 │ │ │ │ + rsbeq ip, sl, r0, ror r2 │ │ │ │ + subseq fp, r8, r4, lsr pc │ │ │ │ + subseq fp, r8, r4, lsl sp │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0028bfc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174689,25 +174689,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 1e3034 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 6df284 │ │ │ │ + bl 6df294 │ │ │ │ ldr fp, [pc, #440] @ 28c650 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 28c520 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 28c520 │ │ │ │ @@ -174728,15 +174728,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 28c514 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [pc, #328] @ 28c654 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 28c564 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 28c4c8 │ │ │ │ @@ -174789,46 +174789,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 28c66c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28c590 │ │ │ │ ldr r0, [pc, #64] @ 28c670 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28c590 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq lr, [r7], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r7, r0, ror #30 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ rsbseq lr, r7, r8, asr #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsr #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq fp, [r8], #-132 @ 0xffffff7c │ │ │ │ - ldrsbeq fp, [r8], #-140 @ 0xffffff74 │ │ │ │ + subseq fp, r8, r4, asr #17 │ │ │ │ + subseq fp, r8, ip, ror #17 │ │ │ │ │ │ │ │ 0028c674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -174848,15 +174848,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 649248 │ │ │ │ + bl 649258 │ │ │ │ ldr r8, [pc, #800] @ 28ca04 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c77c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -174910,15 +174910,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 28c704 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -174978,32 +174978,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 28ca2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28c730 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -175046,31 +175046,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 28ca30 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28c730 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r7, r0, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r7, r4, lsl sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq lr, [r7], #-204 @ 0xffffff34 @ │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r4, lsl ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r8, r8, lsr r6 │ │ │ │ - @ instruction: 0x0058b598 │ │ │ │ + subseq fp, r8, r8, asr #12 │ │ │ │ + subseq fp, r8, r8, lsr #11 │ │ │ │ │ │ │ │ 0028ca34 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -175089,15 +175089,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq fp, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq fp, sl, r4, lsl #16 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -175105,15 +175105,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 28cad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r7, r0, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 28cb68 │ │ │ │ mov r4, r1 │ │ │ │ @@ -175123,15 +175123,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -175141,18 +175141,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 28cb5c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584e90 │ │ │ │ - rsbeq fp, sl, r8, ror #14 │ │ │ │ - subseq fp, r8, r4, lsr #9 │ │ │ │ - ldrheq fp, [r8], #-76 @ 0xffffffb4 │ │ │ │ + b 584ea0 │ │ │ │ + rsbeq fp, sl, r8, ror r7 │ │ │ │ + ldrheq fp, [r8], #-68 @ 0xffffffbc │ │ │ │ + subseq fp, r8, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 28cde0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 28cde4 │ │ │ │ @@ -175160,15 +175160,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 28cdec │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -175210,15 +175210,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 28cda8 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6e1e44 │ │ │ │ + bl 6e1e54 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 28ccac │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -175291,27 +175291,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 28cc98 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6e1e44 │ │ │ │ + bl 6e1e54 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 28ccac │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 28cc98 │ │ │ │ - ldrdeq fp, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq fp, r8, r0, lsr r4 │ │ │ │ - subseq fp, r8, r0, asr r4 │ │ │ │ - rsbeq fp, sl, r8, ror #12 │ │ │ │ + rsbeq fp, sl, r0, ror #13 │ │ │ │ + subseq fp, r8, r0, asr #8 │ │ │ │ + subseq fp, r8, r0, ror #8 │ │ │ │ + rsbeq fp, sl, r8, ror r6 │ │ │ │ bge fed378a4 <__bss_end__@@Base+0xfe256b28> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -175381,17 +175381,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 28cf30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bge fed379d4 <__bss_end__@@Base+0xfe256c58> │ │ │ │ - rsbeq fp, sl, ip, asr r3 │ │ │ │ - subseq fp, r8, r8, asr #1 │ │ │ │ - subseq fp, r8, r8, ror #1 │ │ │ │ + rsbeq fp, sl, ip, ror #6 │ │ │ │ + ldrsbeq fp, [r8], #-8 │ │ │ │ + ldrsheq fp, [r8], #-8 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 28d080 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -175400,25 +175400,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 28d084 │ │ │ │ ldr r1, [pc, #292] @ 28d088 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #272] @ 28d08c │ │ │ │ ldr r1, [pc, #272] @ 28d090 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #240] @ 28d094 │ │ │ │ ldr r1, [pc, #240] @ 28d098 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 28d09c │ │ │ │ @@ -175455,44 +175455,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #112] @ 28d0c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, sl, r8, lsl r3 │ │ │ │ - subseq ip, r7, r4, lsl #25 │ │ │ │ - subseq r8, pc, ip, lsl #15 │ │ │ │ - subseq fp, r8, ip, lsr #32 │ │ │ │ - subseq fp, r8, r4, asr #32 │ │ │ │ + rsbeq fp, sl, r8, lsr #6 │ │ │ │ + @ instruction: 0x0057cc94 │ │ │ │ + @ instruction: 0x005f879c │ │ │ │ + subseq fp, r8, ip, lsr r0 │ │ │ │ + subseq fp, r8, r4, asr r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrsheq sl, [r8], #-240 @ 0xffffff10 │ │ │ │ + subseq fp, r8, r0 │ │ │ │ ldrsbeq r0, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0x00707090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 28d1ec │ │ │ │ @@ -175578,28 +175578,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq fp, sl, r8, asr #32 │ │ │ │ - subseq sl, r8, r0, asr #27 │ │ │ │ - subseq sl, r8, ip, lsr #27 │ │ │ │ + rsbeq fp, sl, r8, asr r0 │ │ │ │ + ldrsbeq sl, [r8], #-208 @ 0xffffff30 │ │ │ │ + ldrheq sl, [r8], #-220 @ 0xffffff24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 28d2dc │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -175608,28 +175608,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq sl, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - subseq sl, r8, r8, asr #26 │ │ │ │ - subseq sl, r8, r4, lsr sp │ │ │ │ + rsbeq sl, sl, r0, ror #31 │ │ │ │ + subseq sl, r8, r8, asr sp │ │ │ │ + subseq sl, r8, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 28d37c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 28d380 │ │ │ │ @@ -175637,15 +175637,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 28d350 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -175659,32 +175659,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, sl, ip, asr pc │ │ │ │ - subseq sl, r8, r4, asr #25 │ │ │ │ - ldrsbeq sl, [r8], #-200 @ 0xffffff38 │ │ │ │ + rsbeq sl, sl, ip, ror #30 │ │ │ │ + ldrsbeq sl, [r8], #-196 @ 0xffffff3c │ │ │ │ + subseq sl, r8, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 28d464 │ │ │ │ ldr r2, [pc, #196] @ 28d468 │ │ │ │ ldr r1, [pc, #196] @ 28d46c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r9, [pc, #164] @ 28d470 │ │ │ │ ldr r8, [pc, #164] @ 28d474 │ │ │ │ ldr r7, [pc, #164] @ 28d478 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -175692,42 +175692,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 28d3f8 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 28d444 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 6e2080 │ │ │ │ + bl 6e2090 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d3ec │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ cmp r4, r6 │ │ │ │ bne 28d3f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq sl, sl, r0, asr #29 │ │ │ │ - subseq sl, r8, r8, lsr #24 │ │ │ │ - subseq sl, r8, ip, lsr ip │ │ │ │ + ldrdeq sl, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + subseq sl, r8, r8, lsr ip │ │ │ │ + subseq sl, r8, ip, asr #24 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -175746,15 +175746,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 28d7a8 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 28d7ac │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -175775,15 +175775,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 28d648 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 6e18bc │ │ │ │ + bl 6e18cc │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 28d69c │ │ │ │ mov r5, r1 │ │ │ │ b 28d694 │ │ │ │ tst r5, #1 │ │ │ │ @@ -175922,21 +175922,21 @@ │ │ │ │ b 28d6e4 │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 28d6e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, sl, ip, asr #27 │ │ │ │ + ldrdeq sl, [sl], #-220 @ 0xffffff24 @ │ │ │ │ rsbseq sp, r7, ip, asr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sl, r8, ip, lsl fp │ │ │ │ - subseq sl, r8, r8, lsl #22 │ │ │ │ - rsbeq sl, sl, fp, asr sp │ │ │ │ - rsbeq sl, sl, sl, asr #24 │ │ │ │ + subseq sl, r8, ip, lsr #22 │ │ │ │ + subseq sl, r8, r8, lsl fp │ │ │ │ + rsbeq sl, sl, fp, ror #26 │ │ │ │ + rsbeq sl, sl, sl, asr ip │ │ │ │ rsbseq sp, r7, r4, lsr #27 │ │ │ │ rsbseq sp, r7, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 28d7fc │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -175976,32 +175976,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 7e5fa0 │ │ │ │ + b 7e5fb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -176012,60 +176012,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 28d904 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ tst r1, #1 │ │ │ │ bne 28d934 │ │ │ │ tst r1, #2 │ │ │ │ beq 28d990 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d990 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d954 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 28d90c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 28d97c │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 28d90c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ tst r1, #8 │ │ │ │ beq 28d9a4 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 28d8f4 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 28da8c │ │ │ │ @@ -176077,30 +176077,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 6e1b00 │ │ │ │ + bl 6e1b10 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 6e1b00 │ │ │ │ + bl 6e1b10 │ │ │ │ ldr r2, [pc, #72] @ 28da94 │ │ │ │ ldr r3, [pc, #64] @ 28da90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -176149,47 +176149,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 28dc00 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 808184 │ │ │ │ + bl 808194 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 80818c │ │ │ │ + bl 80819c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8083d0 │ │ │ │ + bl 8083e0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 808664 │ │ │ │ + bl 808674 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 28dcdc │ │ │ │ - bl 8083d0 │ │ │ │ + bl 8083e0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 808990 │ │ │ │ + bl 8089a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 80818c │ │ │ │ + bl 80819c │ │ │ │ mov r1, r9 │ │ │ │ - bl 808238 │ │ │ │ - bl 808990 │ │ │ │ + bl 808248 │ │ │ │ + bl 8089a0 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 6e1b00 │ │ │ │ + bl 6e1b10 │ │ │ │ ldr r3, [pc, #304] @ 28dce0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28dc18 │ │ │ │ ldr r2, [pc, #288] @ 28dce4 │ │ │ │ ldr r3, [pc, #268] @ 28dcd4 │ │ │ │ @@ -176232,51 +176232,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 28dcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28dbbc │ │ │ │ ldr r0, [pc, #80] @ 28dd00 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28dbbc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r7, r4, asr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r7, ip, lsr #18 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sp, r7, r0, lsr r8 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r2, r0, r8, ror lr │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r8, r8, lsl #9 │ │ │ │ - subseq sl, r8, r4, asr #9 │ │ │ │ + @ instruction: 0x0058a498 │ │ │ │ + ldrsbeq sl, [r8], #-68 @ 0xffffffbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 28de4c │ │ │ │ ldr r2, [pc, #304] @ 28de50 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -176285,19 +176285,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 6e1b00 │ │ │ │ + bl 6e1b10 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 28ddd4 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -176343,29 +176343,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 28ddbc │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #32] @ 28de58 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ b 28ddd4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r7, r8, lsl r6 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 28de68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r6, r0, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -176383,29 +176383,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, r4 │ │ │ │ bl 28dd04 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176439,21 +176439,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ mov r0, r4 │ │ │ │ bl 28da98 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e1b00 │ │ │ │ + bl 6e1b10 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 28dd04 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -176475,15 +176475,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e18a0 │ │ │ │ ldr r2, [pc, #80] @ 28e080 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e2768 │ │ │ │ + bl 6e2778 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -176506,32 +176506,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 28e0fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr lr, [pc, #60] @ 28e100 │ │ │ │ ldr ip, [pc, #60] @ 28e104 │ │ │ │ ldr r1, [pc, #60] @ 28e108 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - rsbeq sl, sl, r8, lsr #4 │ │ │ │ - subseq fp, r7, r8, lsr fp │ │ │ │ - subseq r7, pc, r4, asr #12 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq sl, sl, r8, lsr r2 │ │ │ │ + subseq fp, r7, r8, asr #22 │ │ │ │ + subseq r7, pc, r4, asr r6 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ rsbseq pc, r5, r4, asr #12 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 28e144 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -176566,26 +176566,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbbb8 │ │ │ │ + bl 7cbbc8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 28e1d0 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28d8cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb694 │ │ │ │ + bl 7cb6a4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 28e1bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 28e2ec │ │ │ │ @@ -176594,40 +176594,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr ip, [pc, #196] @ 28e2f8 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr r1, [pc, #152] @ 28e2fc │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ ldr r0, [pc, #120] @ 28e300 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 2a68f0 │ │ │ │ ldr r0, [pc, #104] @ 28e304 │ │ │ │ ldr r3, [pc, #104] @ 28e308 │ │ │ │ @@ -176636,28 +176636,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 7cb644 │ │ │ │ + bl 7cb654 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 7cb644 │ │ │ │ + bl 7cb654 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28de6c │ │ │ │ - ldrdeq sl, [sl], #-0 @ │ │ │ │ - subseq sl, r8, r0, lsr r0 │ │ │ │ - ldrsbeq r8, [sp], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq sl, sl, r0, ror #1 │ │ │ │ + subseq sl, r8, r0, asr #32 │ │ │ │ + subseq r8, sp, r0, ror #7 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -176671,46 +176671,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 6e262c │ │ │ │ + bl 6e263c │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 28e37c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 28e398 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7cb68c │ │ │ │ + bl 7cb69c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7cb68c │ │ │ │ + bl 7cb69c │ │ │ │ ldr r0, [pc, #28] @ 28e3cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a6ab0 │ │ │ │ - @ instruction: 0x006a9f9c │ │ │ │ - subseq r9, r8, r0, lsl #30 │ │ │ │ - subseq r8, sp, r0, lsr #5 │ │ │ │ + rsbeq r9, sl, ip, lsr #31 │ │ │ │ + subseq r9, r8, r0, lsl pc │ │ │ │ + ldrheq r8, [sp], #-32 @ 0xffffffe0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -176728,41 +176728,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 28e47c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 28d8cc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 28e41c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 7cbbb8 │ │ │ │ + bl 7cbbc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e468 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb694 │ │ │ │ + bl 7cb6a4 │ │ │ │ b 28e474 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -176813,15 +176813,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 28e514 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e18a0 │ │ │ │ + bl 6e18b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28e5a8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 28e524 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -176833,15 +176833,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e6c0 │ │ │ │ ldr r2, [pc, #356] @ 28e72c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e2768 │ │ │ │ + bl 6e2778 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 28e524 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -176849,19 +176849,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e69c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 28e558 │ │ │ │ tst r3, #32 │ │ │ │ @@ -176871,15 +176871,15 @@ │ │ │ │ bne 28e568 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 28d8cc │ │ │ │ b 28e568 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176920,26 +176920,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r9, sl, r4, lsr #24 │ │ │ │ - subseq r9, r8, ip, lsr #23 │ │ │ │ - ldrsheq r9, [r8], #-180 @ 0xffffff4c │ │ │ │ - rsbeq r9, sl, r0, lsl #24 │ │ │ │ - subseq r9, r8, r8, lsl #23 │ │ │ │ - ldrsheq r9, [r8], #-176 @ 0xffffff50 │ │ │ │ - ldrdeq r9, [sl], #-188 @ 0xffffff44 @ │ │ │ │ - subseq r9, r8, r4, ror #22 │ │ │ │ - @ instruction: 0x00589b90 │ │ │ │ - strheq r9, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r9, r8, r0, asr #22 │ │ │ │ + rsbeq r9, sl, r4, lsr ip │ │ │ │ + ldrheq r9, [r8], #-188 @ 0xffffff44 │ │ │ │ + subseq r9, r8, r4, lsl #24 │ │ │ │ + rsbeq r9, sl, r0, lsl ip │ │ │ │ + @ instruction: 0x00589b98 │ │ │ │ + subseq r9, r8, r0, lsl #24 │ │ │ │ + rsbeq r9, sl, ip, ror #23 │ │ │ │ + subseq r9, r8, r4, ror fp │ │ │ │ + subseq r9, r8, r0, lsr #23 │ │ │ │ + rsbeq r9, sl, r8, asr #23 │ │ │ │ subseq r9, r8, r0, asr fp │ │ │ │ + subseq r9, r8, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -176980,15 +176980,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e90c │ │ │ │ ldr r2, [pc, #284] @ 28e930 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 6e2768 │ │ │ │ + bl 6e2778 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -177017,29 +177017,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e828 │ │ │ │ ldr r0, [pc, #128] @ 28e934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 28e8f0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e880 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e880 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e880 │ │ │ │ ldr r0, [pc, #76] @ 28e938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -177049,19 +177049,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 28e948 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - subseq r9, r8, r8, ror #20 │ │ │ │ - ldrsheq r9, [r8], #-144 @ 0xffffff70 │ │ │ │ - strheq r9, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - subseq r9, r8, r8, lsr r9 │ │ │ │ - subseq r9, r8, r0, lsr #19 │ │ │ │ + subseq r9, r8, r8, ror sl │ │ │ │ + subseq r9, r8, r0, lsl #20 │ │ │ │ + rsbeq r9, sl, r4, asr #19 │ │ │ │ + subseq r9, r8, r8, asr #18 │ │ │ │ + ldrheq r9, [r8], #-144 @ 0xffffff70 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -177212,15 +177212,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 28ea08 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 6e1b00 │ │ │ │ + bl 6e1b10 │ │ │ │ b 28ea08 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 28ea08 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -177230,15 +177230,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ea08 │ │ │ │ mov r0, r6 │ │ │ │ bl 28d9b8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #756] @ 28ef08 │ │ │ │ ldr r3, [pc, #724] @ 28eeec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -177247,24 +177247,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ b 28eafc │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 28edd4 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -177310,22 +177310,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 28ef1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28e9d4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 28eaa0 │ │ │ │ tst r3, #15 │ │ │ │ beq 28ea08 │ │ │ │ b 28eab0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -177343,15 +177343,15 @@ │ │ │ │ b 28eb50 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ b 28eb04 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 28ef20 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -177380,68 +177380,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 28ee0c │ │ │ │ b 28ead4 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cbbb8 │ │ │ │ + bl 7cbbc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28eeb8 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb694 │ │ │ │ + bl 7cb6a4 │ │ │ │ b 28ec94 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 28eab0 │ │ │ │ b 28ea9c │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 28eb50 │ │ │ │ ldr r0, [pc, #128] @ 28ef28 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28e9d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ b 28ee6c │ │ │ │ ldr r3, [pc, #96] @ 28ef2c │ │ │ │ ldr r1, [pc, #96] @ 28ef30 │ │ │ │ ldr r0, [pc, #96] @ 28ef34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 28ef38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq ip, r7, r0, lsl #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r7, r4, asr #20 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r9, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, sl, r0, ror #17 │ │ │ │ rsbseq ip, r7, r4, ror #19 │ │ │ │ rsbseq ip, r7, ip, lsr r9 │ │ │ │ @ instruction: 0x0077c89c │ │ │ │ rsbseq ip, r7, r0, ror #15 │ │ │ │ rsbseq ip, r7, r0, lsr r7 │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r8, r0, lsl r6 │ │ │ │ + subseq r9, r8, r0, lsr #12 │ │ │ │ rsbseq ip, r7, r4, lsl #12 │ │ │ │ ldrheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r9, r8, r0, lsl #10 │ │ │ │ - strdeq r9, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r9, r8, r0, lsl #7 │ │ │ │ - subseq r9, r8, ip, ror r4 │ │ │ │ + subseq r9, r8, r0, lsl r5 │ │ │ │ + rsbeq r9, sl, ip, lsl #8 │ │ │ │ + @ instruction: 0x00589390 │ │ │ │ + subseq r9, r8, ip, lsl #9 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -177558,15 +177558,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 28d8cc │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 28efdc │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 6e1e44 │ │ │ │ + bl 6e1e54 │ │ │ │ b 28efdc │ │ │ │ ldr r3, [pc, #412] @ 28f2d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28eff0 │ │ │ │ ldr r3, [pc, #396] @ 28f2d8 │ │ │ │ @@ -177582,22 +177582,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 28f2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28eff0 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 28f1dc │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -177611,15 +177611,15 @@ │ │ │ │ bl 28dd04 │ │ │ │ b 28f1b8 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 28efdc │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 28f280 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f24c │ │ │ │ @@ -177629,31 +177629,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 28f110 │ │ │ │ ldr r0, [pc, #168] @ 28f2e4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 28eff0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ b 28f228 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 28f210 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 28f2e8 │ │ │ │ ldr r1, [pc, #72] @ 28f2ec │ │ │ │ ldr r0, [pc, #72] @ 28f2f0 │ │ │ │ @@ -177662,50 +177662,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0077c490 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r7, r8, asr r4 │ │ │ │ - rsbeq r9, sl, r7, lsl #6 │ │ │ │ + rsbeq r9, sl, r7, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq ip, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r8, r4, lsr r2 │ │ │ │ - ldrsbeq r9, [r8], #-16 │ │ │ │ - rsbeq r9, sl, r8, lsr #32 │ │ │ │ - subseq r8, r8, ip, lsr #31 │ │ │ │ - subseq r9, r8, r8, lsr #1 │ │ │ │ + subseq r9, r8, r4, asr #4 │ │ │ │ + subseq r9, r8, r0, ror #3 │ │ │ │ + rsbeq r9, sl, r8, lsr r0 │ │ │ │ + ldrheq r8, [r8], #-252 @ 0xffffff04 │ │ │ │ + ldrheq r9, [r8], #-8 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 28f308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a40 │ │ │ │ + b 588a50 │ │ │ │ ldrsbeq r5, [r0], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 28f394 │ │ │ │ ldr r2, [pc, #112] @ 28f398 │ │ │ │ ldr r1, [pc, #112] @ 28f39c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #84] @ 28f3a0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #68] @ 28f3a4 │ │ │ │ ldr r2, [pc, #68] @ 28f3a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -177713,17 +177713,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r9, sl, r8, lsl r0 │ │ │ │ - subseq sl, r7, ip, lsr #17 │ │ │ │ - ldrheq r6, [pc], #-56 @ │ │ │ │ + rsbeq r9, sl, r8, lsr #32 │ │ │ │ + ldrheq sl, [r7], #-140 @ 0xffffff74 │ │ │ │ + subseq r6, pc, r8, asr #7 │ │ │ │ rsbseq lr, r5, ip, ror sl │ │ │ │ rsbseq r5, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177735,15 +177735,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 28f43c │ │ │ │ ldr r1, [pc, #96] @ 28f440 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #76] @ 28f444 │ │ │ │ ldr r2, [pc, #76] @ 28f448 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -177754,17 +177754,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - rsbeq r8, sl, r0, lsl #31 │ │ │ │ - @ instruction: 0x00589198 │ │ │ │ - ldrheq r9, [r8], #-16 │ │ │ │ + @ instruction: 0x006a8f90 │ │ │ │ + subseq r9, r8, r8, lsr #3 │ │ │ │ + subseq r9, r8, r0, asr #3 │ │ │ │ ldrsheq fp, [r7], #-252 @ 0xffffff04 @ │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 28f4ec │ │ │ │ @@ -177776,15 +177776,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 28f4f0 │ │ │ │ ldr r1, [pc, #116] @ 28f4f4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #92] @ 28f4f8 │ │ │ │ ldr r2, [pc, #92] @ 28f4fc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -177799,17 +177799,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - rsbeq r8, sl, r0, ror #29 │ │ │ │ - ldrsheq r9, [r8], #-8 │ │ │ │ - subseq r9, r8, r4, lsl r1 │ │ │ │ + strdeq r8, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + subseq r9, r8, r8, lsl #2 │ │ │ │ + subseq r9, r8, r4, lsr #2 │ │ │ │ rsbseq fp, r7, r8, asr pc │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 28f594 │ │ │ │ @@ -177819,42 +177819,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 28f598 │ │ │ │ ldr r1, [pc, #108] @ 28f59c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #88] @ 28f5a0 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58c974 │ │ │ │ + bl 58c984 │ │ │ │ ldr r2, [pc, #56] @ 28f5a4 │ │ │ │ ldr r1, [pc, #56] @ 28f5a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580eb0 │ │ │ │ - rsbeq r8, sl, ip, lsr #28 │ │ │ │ - subseq r9, r8, ip, asr #32 │ │ │ │ - subseq r9, r8, r4, rrx │ │ │ │ - @ instruction: 0x005d7098 │ │ │ │ - subseq sl, r7, r8, ror r6 │ │ │ │ - subseq r6, pc, r4, lsl #3 │ │ │ │ + b 580ec0 │ │ │ │ + rsbeq r8, sl, ip, lsr lr │ │ │ │ + subseq r9, r8, ip, asr r0 │ │ │ │ + subseq r9, r8, r4, ror r0 │ │ │ │ + subseq r7, sp, r8, lsr #1 │ │ │ │ + subseq sl, r7, r8, lsl #13 │ │ │ │ + @ instruction: 0x005f6194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 28f6f8 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177863,28 +177863,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #268] @ 28f704 │ │ │ │ ldr r1, [pc, #268] @ 28f708 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f64c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -177911,42 +177911,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r6 │ │ │ │ bl 2a78ec │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2a77ec │ │ │ │ - rsbeq r8, sl, r0, lsl #27 │ │ │ │ - subseq r8, r8, r0, lsr #31 │ │ │ │ - ldrheq r8, [r8], #-252 @ 0xffffff04 │ │ │ │ - subseq sl, r7, r8, ror #11 │ │ │ │ - ldrsheq r6, [pc], #-4 @ │ │ │ │ + @ instruction: 0x006a8d90 │ │ │ │ + ldrheq r8, [r8], #-240 @ 0xffffff10 │ │ │ │ + subseq r8, r8, ip, asr #31 │ │ │ │ + ldrsheq sl, [r7], #-88 @ 0xffffffa8 │ │ │ │ + subseq r6, pc, r4, lsl #2 │ │ │ │ rsbseq r4, r0, r4, lsl #27 │ │ │ │ - subseq r6, sp, r0, asr pc │ │ │ │ - subseq r8, r8, ip, lsl #30 │ │ │ │ - subseq r8, r8, r0, lsr #30 │ │ │ │ + subseq r6, sp, r0, ror #30 │ │ │ │ + subseq r8, r8, ip, lsl pc │ │ │ │ + subseq r8, r8, r0, lsr pc │ │ │ │ │ │ │ │ 0028f71c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 28f914 │ │ │ │ @@ -177954,143 +177954,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 28f918 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r2, [pc, #448] @ 28f91c │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #424] @ 28f920 │ │ │ │ ldr r6, [pc, #424] @ 28f924 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 28f928 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 28f92c │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580498 │ │ │ │ + bl 5804a8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #340] @ 28f930 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580548 │ │ │ │ + bl 580558 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #304] @ 28f934 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2a6498 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 5822d4 │ │ │ │ + bl 5822e4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #232] @ 28f938 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 28f93c │ │ │ │ ldr r6, [pc, #228] @ 28f940 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580498 │ │ │ │ + bl 5804a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #184] @ 28f944 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2a7da4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 2a752c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a7970 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq r8, r8, r4, ror #28 │ │ │ │ - strdeq r8, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r8, r8, r4, lsl lr │ │ │ │ - subseq sl, r7, r8, ror #8 │ │ │ │ - subseq r5, pc, r4, ror pc @ │ │ │ │ + subseq r8, r8, r4, ror lr │ │ │ │ + rsbeq r8, sl, r8, lsl #24 │ │ │ │ + subseq r8, r8, r4, lsr #28 │ │ │ │ + subseq sl, r7, r8, ror r4 │ │ │ │ + subseq r5, pc, r4, lsl #31 │ │ │ │ rsbseq fp, r7, r8, asr ip │ │ │ │ - subseq r8, r8, r8, lsl lr │ │ │ │ - subseq r8, r8, ip, asr ip │ │ │ │ - strdeq r0, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - subseq r8, r8, ip, asr #26 │ │ │ │ - subseq r9, r8, r0, lsl r8 │ │ │ │ - subseq r8, r8, r0, ror #26 │ │ │ │ + subseq r8, r8, r8, lsr #28 │ │ │ │ + subseq r8, r8, ip, ror #24 │ │ │ │ + rsbeq r1, r0, ip │ │ │ │ + subseq r8, r8, ip, asr sp │ │ │ │ + subseq r9, r8, r0, lsr #16 │ │ │ │ + subseq r8, r8, r0, ror sp │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ ldr r0, [pc, #4] @ 28f954 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r4, r0, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 28fa54 │ │ │ │ @@ -178101,18 +178101,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ ldr r7, [pc, #172] @ 28fa60 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f9dc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -178139,27 +178139,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3548d0 │ │ │ │ - strdeq r8, [sl], #-152 @ 0xffffff68 @ │ │ │ │ - subseq sl, r7, ip, asr r2 │ │ │ │ - subseq r5, pc, r4, ror #26 │ │ │ │ + rsbeq r8, sl, r8, lsl #20 │ │ │ │ + subseq sl, r7, ip, ror #4 │ │ │ │ + subseq r5, pc, r4, ror sp @ │ │ │ │ rsbseq fp, r7, r4, asr #20 │ │ │ │ - ldrsbeq r6, [sp], #-188 @ 0xffffff44 │ │ │ │ + subseq r6, sp, ip, ror #23 │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 28fb50 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178168,25 +178168,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 28fb54 │ │ │ │ ldr r1, [pc, #188] @ 28fb58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #168] @ 28fb5c │ │ │ │ ldr r1, [pc, #168] @ 28fb60 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #136] @ 28fb64 │ │ │ │ ldr r3, [pc, #136] @ 28fb68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -178198,31 +178198,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 28fb74 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r8, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - subseq sl, r7, ip, asr #2 │ │ │ │ - subseq r5, pc, r4, asr ip @ │ │ │ │ - subseq r5, r8, ip, ror lr │ │ │ │ - subseq pc, r7, ip, ror sp @ │ │ │ │ + rsbeq r8, sl, r4, lsl #18 │ │ │ │ + subseq sl, r7, ip, asr r1 │ │ │ │ + subseq r5, pc, r4, ror #24 │ │ │ │ + subseq r5, r8, ip, lsl #29 │ │ │ │ + subseq pc, r7, ip, lsl #27 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ ldrsheq r4, [r0], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ rsbseq lr, r5, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -178235,23 +178235,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 5824b0 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 5824c0 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 585198 │ │ │ │ - rsbeq r8, sl, r0, ror #15 │ │ │ │ - subseq sl, r7, r4, asr #32 │ │ │ │ - subseq r5, pc, r0, asr fp @ │ │ │ │ + b 5851a8 │ │ │ │ + strdeq r8, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + subseq sl, r7, r4, asr r0 │ │ │ │ + subseq r5, pc, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 28fc68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -178259,52 +178259,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 28fc6c │ │ │ │ ldr r1, [pc, #104] @ 28fc70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #84] @ 28fc74 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c974 │ │ │ │ + bl 58c984 │ │ │ │ ldr r2, [pc, #56] @ 28fc78 │ │ │ │ ldr r1, [pc, #56] @ 28fc7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580eb0 │ │ │ │ - rsbeq r8, sl, r8, lsl #15 │ │ │ │ - ldrsbeq r8, [r8], #-148 @ 0xffffff6c │ │ │ │ + b 580ec0 │ │ │ │ + @ instruction: 0x006a8798 │ │ │ │ subseq r8, r8, r4, ror #19 │ │ │ │ - subseq r6, sp, r0, asr #19 │ │ │ │ - subseq r9, r7, r4, lsr #31 │ │ │ │ - ldrheq r5, [pc], #-160 @ │ │ │ │ + ldrsheq r8, [r8], #-148 @ 0xffffff6c │ │ │ │ + ldrsbeq r6, [sp], #-144 @ 0xffffff70 │ │ │ │ + ldrheq r9, [r7], #-244 @ 0xffffff0c │ │ │ │ + subseq r5, pc, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 28fcac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r4, r0, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 28fd94 │ │ │ │ ldr r2, [pc, #204] @ 28fd98 │ │ │ │ @@ -178312,25 +178312,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #172] @ 28fda0 │ │ │ │ ldr r1, [pc, #172] @ 28fda4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #140] @ 28fda8 │ │ │ │ ldr r2, [pc, #140] @ 28fdac │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 28fdb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -178343,31 +178343,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r8, sl, r0, ror #13 │ │ │ │ - subseq r9, r7, ip, lsl #30 │ │ │ │ - subseq r5, pc, r8, lsl sl @ │ │ │ │ - subseq r5, r8, ip, lsr ip │ │ │ │ - subseq pc, r7, ip, lsr fp @ │ │ │ │ + strdeq r8, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq r9, r7, ip, lsl pc │ │ │ │ + subseq r5, pc, r8, lsr #20 │ │ │ │ + subseq r5, r8, ip, asr #24 │ │ │ │ + subseq pc, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ rsbseq r4, r0, r0, lsl r8 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ rsbseq lr, r5, ip, lsl r2 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -178394,16 +178394,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - @ instruction: 0x006a859c │ │ │ │ - subseq r8, r8, r8, ror #15 │ │ │ │ + rsbeq r8, sl, ip, lsr #11 │ │ │ │ + ldrsheq r8, [r8], #-120 @ 0xffffff88 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -178426,19 +178426,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 5824b0 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 5824c0 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 28fe9c │ │ │ │ @@ -178446,35 +178446,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r8, sl, ip, lsr r5 │ │ │ │ - subseq r9, r7, r4, ror #26 │ │ │ │ - subseq r5, pc, r0, ror r8 @ │ │ │ │ + rsbeq r8, sl, ip, asr #10 │ │ │ │ + subseq r9, r7, r4, ror sp │ │ │ │ + subseq r5, pc, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #500] @ 290128 │ │ │ │ ldr r2, [pc, #500] @ 29012c │ │ │ │ ldr r1, [pc, #500] @ 290130 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr fp, [pc, #472] @ 290134 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 290100 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -178491,15 +178491,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3548d0 │ │ │ │ ldr r3, [pc, #360] @ 29013c │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -178522,18 +178522,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ cmp r0, #0 │ │ │ │ beq 290114 │ │ │ │ ldr r0, [pc, #248] @ 290148 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -178550,21 +178550,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -178584,23 +178584,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 28ff7c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 28fe38 │ │ │ │ bl 28fdf8 │ │ │ │ - rsbeq r8, sl, r8, ror r4 │ │ │ │ - ldrsheq r5, [r8], #-144 @ 0xffffff70 │ │ │ │ - ldrsheq pc, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r8, sl, r8, lsl #9 │ │ │ │ + subseq r5, r8, r0, lsl #20 │ │ │ │ + subseq pc, r7, r0, lsl #18 │ │ │ │ @ instruction: 0x0077b49c │ │ │ │ - subseq r8, r8, ip, ror r6 │ │ │ │ - ldrdeq r8, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq r9, [r7], #-188 @ 0xffffff44 │ │ │ │ - ldrsheq r5, [pc], #-108 @ │ │ │ │ - ldrsbeq r8, [r8], #-84 @ 0xffffffac │ │ │ │ + subseq r8, r8, ip, lsl #13 │ │ │ │ + rsbeq r8, sl, ip, ror #7 │ │ │ │ + subseq r9, r7, ip, lsl #24 │ │ │ │ + subseq r5, pc, ip, lsl #14 │ │ │ │ + subseq r8, r8, r4, ror #11 │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 290238 │ │ │ │ ldr r2, [pc, #208] @ 29023c │ │ │ │ @@ -178608,25 +178608,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #176] @ 290244 │ │ │ │ ldr r1, [pc, #176] @ 290248 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 29024c │ │ │ │ ldr r3, [pc, #144] @ 290250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 290254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178640,31 +178640,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r8, sl, r0, asr #4 │ │ │ │ - subseq r9, r7, ip, ror #20 │ │ │ │ - subseq r5, pc, r8, ror r5 @ │ │ │ │ - @ instruction: 0x0058579c │ │ │ │ - @ instruction: 0x0057f69c │ │ │ │ + rsbeq r8, sl, r0, asr r2 │ │ │ │ + subseq r9, r7, ip, ror sl │ │ │ │ + subseq r5, pc, r8, lsl #11 │ │ │ │ + subseq r5, r8, ip, lsr #15 │ │ │ │ + subseq pc, r7, ip, lsr #13 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ rsbseq r4, r0, r4, ror r3 │ │ │ │ rsbseq sp, r5, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -178679,23 +178679,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 290360 │ │ │ │ cmp r8, #4 │ │ │ │ bne 290368 │ │ │ │ ldr fp, [pc, #148] @ 290378 │ │ │ │ ldr sl, [pc, #148] @ 29037c │ │ │ │ @@ -178706,22 +178706,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 584eb8 │ │ │ │ + bl 584ec8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 58c974 │ │ │ │ + bl 58c984 │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 290300 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -178729,31 +178729,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 2902dc │ │ │ │ bl 28fdf8 │ │ │ │ - rsbeq r8, sl, r4, lsr r1 │ │ │ │ - subseq r5, r8, ip, lsr #13 │ │ │ │ - subseq pc, r7, ip, lsr #11 │ │ │ │ + rsbeq r8, sl, r4, asr #2 │ │ │ │ + ldrheq r5, [r8], #-108 @ 0xffffff94 │ │ │ │ + ldrheq pc, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - subseq r8, r8, r4, asr #6 │ │ │ │ - subseq r6, sp, r8, ror #5 │ │ │ │ + subseq r8, r8, r4, asr r3 │ │ │ │ + ldrsheq r6, [sp], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2903b0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r4, r0, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 290480 │ │ │ │ ldr r2, [pc, #180] @ 290484 │ │ │ │ @@ -178761,25 +178761,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #148] @ 29048c │ │ │ │ ldr r1, [pc, #148] @ 290490 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #116] @ 290494 │ │ │ │ ldr r1, [pc, #116] @ 290498 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 29049c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -178797,20 +178797,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r8, sl, r8, asr #32 │ │ │ │ - subseq r9, r7, r8, lsl #16 │ │ │ │ - subseq r5, pc, r4, lsl r3 @ │ │ │ │ - subseq r8, r8, ip, ror r2 │ │ │ │ - @ instruction: 0x0058829c │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r8, sl, r8, asr r0 │ │ │ │ + subseq r9, r7, r8, lsl r8 │ │ │ │ + subseq r5, pc, r4, lsr #6 │ │ │ │ + subseq r8, r8, ip, lsl #5 │ │ │ │ + subseq r8, r8, ip, lsr #5 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ rsbseq sp, r5, ip, ror #26 │ │ │ │ @@ -178833,15 +178833,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #416] @ 2906b8 │ │ │ │ ldr r3, [pc, #416] @ 2906bc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -178861,15 +178861,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2906a0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0f3c │ │ │ │ + b 4f0f4c │ │ │ │ ldr r2, [pc, #316] @ 2906c4 │ │ │ │ ldr r3, [pc, #288] @ 2906ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178890,15 +178890,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2906a0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0ed0 │ │ │ │ + b 4f0ee0 │ │ │ │ bl 1e18a0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 29054c │ │ │ │ ldr r3, [pc, #192] @ 2906cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -178918,46 +178918,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2906d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 290530 │ │ │ │ ldr r0, [pc, #76] @ 2906dc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 290530 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r7, sl, r0, asr pc │ │ │ │ + rsbeq r7, sl, r0, ror #30 │ │ │ │ rsbseq sl, r7, r0, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r8, r8, r4, lsl #3 │ │ │ │ - subseq r8, r8, r4, lsr #3 │ │ │ │ + @ instruction: 0x00588194 │ │ │ │ + ldrheq r8, [r8], #-20 @ 0xffffffec │ │ │ │ ldrsbeq sl, [r7], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sl, r7, r0, lsr #29 │ │ │ │ rsbseq sl, r7, ip, ror #28 │ │ │ │ rsbseq sl, r7, ip, lsr #28 │ │ │ │ andeq r4, r0, ip, lsr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, r8, r4, lsr r0 │ │ │ │ - subseq r8, r8, r8, asr r0 │ │ │ │ + subseq r8, r8, r4, asr #32 │ │ │ │ + subseq r8, r8, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 2908f8 │ │ │ │ ldr r3, [pc, #508] @ 2908fc │ │ │ │ @@ -178974,21 +178974,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 290908 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r8, [pc, #448] @ 29090c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6e2080 │ │ │ │ + bl 6e2090 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2907a8 │ │ │ │ ldr r2, [pc, #420] @ 290910 │ │ │ │ ldr r3, [pc, #396] @ 2908fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -179003,52 +179003,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6e18a0 │ │ │ │ + bl 6e18b0 │ │ │ │ ldr r3, [pc, #340] @ 290914 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 290854 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 290764 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #300] @ 290918 │ │ │ │ ldr r2, [pc, #300] @ 29091c │ │ │ │ ldr r1, [pc, #300] @ 290920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 290764 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4f1290 │ │ │ │ + bl 4f12a0 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 290764 │ │ │ │ ldr r2, [pc, #232] @ 290924 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 6e2768 │ │ │ │ + bl 6e2778 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 290764 │ │ │ │ ldr r3, [pc, #204] @ 290928 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2907d0 │ │ │ │ @@ -179066,120 +179066,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 290934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2907d0 │ │ │ │ ldr r0, [pc, #88] @ 290938 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2907d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sl, [r7], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, sl, r0, lsl #26 │ │ │ │ - subseq r8, r8, r4 │ │ │ │ - subseq r7, r8, ip, ror #31 │ │ │ │ + rsbeq r7, sl, r0, lsl sp │ │ │ │ + subseq r8, r8, r4, lsl r0 │ │ │ │ + ldrsheq r7, [r8], #-252 @ 0xffffff04 │ │ │ │ rsbseq sl, r7, ip, lsr #25 │ │ │ │ rsbseq sl, r7, r8, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sl, ip, lsr #24 │ │ │ │ - subseq r7, r8, ip, ror lr │ │ │ │ - @ instruction: 0x00587e98 │ │ │ │ + rsbeq r7, sl, ip, lsr ip │ │ │ │ + subseq r7, r8, ip, lsl #29 │ │ │ │ + subseq r7, r8, r8, lsr #29 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, r8, r8, ror lr │ │ │ │ - subseq r7, r8, ip, lsr #29 │ │ │ │ + subseq r7, r8, r8, lsl #29 │ │ │ │ + ldrheq r7, [r8], #-236 @ 0xffffff14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2909a0 │ │ │ │ ldr r2, [pc, #76] @ 2909a4 │ │ │ │ ldr r1, [pc, #76] @ 2909a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r7, sl, r4, asr #21 │ │ │ │ - subseq r7, r8, r4, lsl sp │ │ │ │ - subseq r7, r8, r4, lsr sp │ │ │ │ + ldrdeq r7, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + subseq r7, r8, r4, lsr #26 │ │ │ │ + subseq r7, r8, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2909f8 │ │ │ │ ldr r2, [pc, #52] @ 2909fc │ │ │ │ ldr r1, [pc, #52] @ 290a00 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6e1e44 │ │ │ │ - rsbeq r7, sl, r4, asr sl │ │ │ │ - subseq r7, r8, r4, asr #26 │ │ │ │ - subseq r7, r8, ip, asr sp │ │ │ │ + b 6e1e54 │ │ │ │ + rsbeq r7, sl, r4, ror #20 │ │ │ │ + subseq r7, r8, r4, asr sp │ │ │ │ + subseq r7, r8, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 290a4c │ │ │ │ ldr r2, [pc, #48] @ 290a50 │ │ │ │ ldr r1, [pc, #48] @ 290a54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 4f113c │ │ │ │ - strdeq r7, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r7, r8, ip, asr #24 │ │ │ │ - subseq r7, r8, ip, ror #24 │ │ │ │ + b 4f114c │ │ │ │ + rsbeq r7, sl, ip, lsl #20 │ │ │ │ + subseq r7, r8, ip, asr ip │ │ │ │ + subseq r7, r8, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 290ac8 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 290acc │ │ │ │ @@ -179189,60 +179189,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 4f1290 │ │ │ │ + bl 4f12a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, sl, r4, lsr #19 │ │ │ │ - subseq r7, r8, r8, lsl #24 │ │ │ │ - ldrsheq r7, [r8], #-176 @ 0xffffff50 │ │ │ │ + strheq r7, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + subseq r7, r8, r8, lsl ip │ │ │ │ + subseq r7, r8, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 290b48 │ │ │ │ ldr r2, [pc, #92] @ 290b4c │ │ │ │ ldr r1, [pc, #92] @ 290b50 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 290b3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e18a0 │ │ │ │ - rsbeq r7, sl, ip, lsr #18 │ │ │ │ - subseq r7, r8, ip, lsl ip │ │ │ │ - subseq r7, r8, r4, lsr ip │ │ │ │ + rsbeq r7, sl, ip, lsr r9 │ │ │ │ + subseq r7, r8, ip, lsr #24 │ │ │ │ + subseq r7, r8, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 290cb0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179258,15 +179258,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #264] @ 290cc4 │ │ │ │ ldr r3, [pc, #264] @ 290cc8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -179281,15 +179281,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 290cac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f1000 │ │ │ │ + b 4f1010 │ │ │ │ ldr r3, [pc, #184] @ 290cd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 290bd4 │ │ │ │ ldr r3, [pc, #168] @ 290cd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -179305,44 +179305,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 290cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 290bd4 │ │ │ │ ldr r0, [pc, #68] @ 290ce0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 290bd4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strheq r7, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r7, sl, r0, asr #17 │ │ │ │ rsbseq sl, r7, r4, ror r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, r8, r0, lsl #22 │ │ │ │ - ldrsbeq r7, [r8], #-168 @ 0xffffff58 │ │ │ │ + subseq r7, r8, r0, lsl fp │ │ │ │ + subseq r7, r8, r8, ror #21 │ │ │ │ rsbseq sl, r7, r8, lsr r8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sl, r7, r8, lsl r8 │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, r8, r0, asr #22 │ │ │ │ - subseq r7, r8, r0, ror #22 │ │ │ │ + subseq r7, r8, r0, asr fp │ │ │ │ + subseq r7, r8, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 290ddc │ │ │ │ ldr r2, [pc, #224] @ 290de0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -179351,67 +179351,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #184] @ 290de8 │ │ │ │ ldr r1, [pc, #184] @ 290dec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #136] @ 290df0 │ │ │ │ ldr r1, [pc, #136] @ 290df4 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 290dc8 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 290da8 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7321d0 │ │ │ │ + b 7321e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 6e23c0 │ │ │ │ + bl 6e23d0 │ │ │ │ b 290d88 │ │ │ │ - rsbeq r7, sl, r0, lsr #14 │ │ │ │ - subseq r7, r8, r8, lsl #20 │ │ │ │ - subseq r7, r8, r0, lsr #20 │ │ │ │ - ldrheq r8, [r7], #-228 @ 0xffffff1c │ │ │ │ - subseq r4, pc, r0, asr #19 │ │ │ │ - subseq r7, r8, ip, lsl #18 │ │ │ │ - subseq r7, r8, ip, lsr #18 │ │ │ │ + rsbeq r7, sl, r0, lsr r7 │ │ │ │ + subseq r7, r8, r8, lsl sl │ │ │ │ + subseq r7, r8, r0, lsr sl │ │ │ │ + subseq r8, r7, r4, asr #29 │ │ │ │ + ldrsbeq r4, [pc], #-144 @ │ │ │ │ + subseq r7, r8, ip, lsl r9 │ │ │ │ + subseq r7, r8, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 290f54 │ │ │ │ ldr r7, [pc, #324] @ 290f58 │ │ │ │ ldr r6, [pc, #324] @ 290f5c │ │ │ │ @@ -179422,21 +179422,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 5895d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 290ecc │ │ │ │ ldr r1, [pc, #240] @ 290f60 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -179445,15 +179445,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 290f68 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 290f14 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179471,37 +179471,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 290f78 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 290eac │ │ │ │ bl 1e18a0 │ │ │ │ ldr r2, [pc, #92] @ 290f7c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6e2768 │ │ │ │ + bl 6e2778 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r7, sl, r8, lsl #12 │ │ │ │ - subseq r7, r8, r8, asr r8 │ │ │ │ - subseq r7, r8, r8, ror r8 │ │ │ │ + rsbeq r7, sl, r8, lsl r6 │ │ │ │ + subseq r7, r8, r8, ror #16 │ │ │ │ + subseq r7, r8, r8, lsl #17 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -179520,45 +179520,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr fp, [pc, #368] @ 291144 │ │ │ │ ldr r1, [pc, #368] @ 291148 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 291038 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2910f8 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e2080 │ │ │ │ + bl 6e2090 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2910d8 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 2910a0 │ │ │ │ ldr r1, [pc, #236] @ 29114c │ │ │ │ mov r2, #1 │ │ │ │ @@ -179569,33 +179569,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 291154 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4f0ed0 │ │ │ │ + b 4f0ee0 │ │ │ │ ldr ip, [pc, #176] @ 291158 │ │ │ │ ldr r3, [pc, #176] @ 29115c │ │ │ │ ldr r1, [pc, #176] @ 291160 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 291164 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -179603,36 +179603,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 291168 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r7, sl, r0, lsl #9 │ │ │ │ - ldrsbeq r7, [r8], #-96 @ 0xffffffa0 │ │ │ │ - ldrsheq r7, [r8], #-104 @ 0xffffff98 │ │ │ │ - subseq r7, r8, r4, asr #14 │ │ │ │ - subseq r7, r8, ip, asr r7 │ │ │ │ + @ instruction: 0x006a7490 │ │ │ │ + subseq r7, r8, r0, ror #13 │ │ │ │ + subseq r7, r8, r8, lsl #14 │ │ │ │ + subseq r7, r8, r4, asr r7 │ │ │ │ + subseq r7, r8, ip, ror #14 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - subseq r7, r8, ip, lsr #14 │ │ │ │ + subseq r7, r8, ip, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 2912a8 │ │ │ │ ldr r2, [pc, #292] @ 2912ac │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179641,33 +179641,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6e2080 │ │ │ │ + bl 6e2090 │ │ │ │ cmp r0, #0 │ │ │ │ beq 291244 │ │ │ │ cmp r4, #0 │ │ │ │ beq 291264 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #212] @ 2912b4 │ │ │ │ ldr r1, [pc, #212] @ 2912b8 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 291210 │ │ │ │ ldr r3, [pc, #172] @ 2912bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179678,15 +179678,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 2912c8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -179695,35 +179695,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x006a7298 │ │ │ │ - subseq r7, r8, r0, lsl #11 │ │ │ │ - @ instruction: 0x00587598 │ │ │ │ - @ instruction: 0x00587490 │ │ │ │ - ldrheq r7, [r8], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r7, sl, r8, lsr #5 │ │ │ │ + @ instruction: 0x00587590 │ │ │ │ + subseq r7, r8, r8, lsr #11 │ │ │ │ + subseq r7, r8, r0, lsr #9 │ │ │ │ + subseq r7, r8, r0, asr #9 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [pc, #4] @ 2912d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r3, r0, ip, ror #6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2912ec │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a6ab0 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -179744,15 +179744,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #1044] @ 291768 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -179844,15 +179844,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -179867,15 +179867,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ ldr r3, [pc, #588] @ 291790 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -179890,15 +179890,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -179927,28 +179927,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ ldr r3, [pc, #376] @ 2917ac │ │ │ │ ldr ip, [pc, #376] @ 2917b0 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 2917b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 291498 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -179960,28 +179960,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 2917bc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ ldr r3, [pc, #264] @ 2917c0 │ │ │ │ ldr ip, [pc, #264] @ 2917c4 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 2917c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -180000,110 +180000,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 2917d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291444 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006a7194 │ │ │ │ + rsbeq r7, sl, r4, lsr #3 │ │ │ │ rsbseq sl, r7, r4, ror #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, r8, r4, lsl #11 │ │ │ │ - subseq r7, r8, r4, ror #10 │ │ │ │ + @ instruction: 0x00587594 │ │ │ │ + subseq r7, r8, r4, ror r5 │ │ │ │ rsbseq sl, r7, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ rsbseq r9, r7, r8, lsr #31 │ │ │ │ - rsbeq r6, sl, r8, ror #31 │ │ │ │ - subseq r7, r8, r8, lsr #8 │ │ │ │ - subseq r7, r8, r4, lsl #8 │ │ │ │ - rsbeq r6, sl, ip, lsl #31 │ │ │ │ - subseq r7, r8, ip, lsl #8 │ │ │ │ - subseq r7, r8, r8, lsr #7 │ │ │ │ + strdeq r6, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + subseq r7, r8, r8, lsr r4 │ │ │ │ + subseq r7, r8, r4, lsl r4 │ │ │ │ + @ instruction: 0x006a6f9c │ │ │ │ + subseq r7, r8, ip, lsl r4 │ │ │ │ + ldrheq r7, [r8], #-56 @ 0xffffffc8 │ │ │ │ andeq r1, r0, r0, ror r7 │ │ │ │ - rsbeq r6, sl, r0, lsr pc │ │ │ │ - ldrsheq r7, [r8], #-52 @ 0xffffffcc │ │ │ │ - subseq r7, r8, ip, asr #6 │ │ │ │ - @ instruction: 0x006a6e9c │ │ │ │ - subseq r7, r8, ip, lsl #7 │ │ │ │ - ldrheq r7, [r8], #-40 @ 0xffffffd8 │ │ │ │ - rsbeq r6, sl, r8, ror #28 │ │ │ │ + rsbeq r6, sl, r0, asr #30 │ │ │ │ subseq r7, r8, r4, lsl #8 │ │ │ │ - subseq r7, r8, r4, lsl #5 │ │ │ │ - subseq r7, r8, ip, lsr #6 │ │ │ │ - subseq r7, r8, r4, lsr r2 │ │ │ │ - rsbeq r6, sl, r4, ror #27 │ │ │ │ - subseq r7, r8, r8, asr r3 │ │ │ │ - subseq r7, r8, r0, lsl #4 │ │ │ │ + subseq r7, r8, ip, asr r3 │ │ │ │ + rsbeq r6, sl, ip, lsr #29 │ │ │ │ + @ instruction: 0x0058739c │ │ │ │ subseq r7, r8, r8, asr #5 │ │ │ │ - @ instruction: 0x00587194 │ │ │ │ + rsbeq r6, sl, r8, ror lr │ │ │ │ + subseq r7, r8, r4, lsl r4 │ │ │ │ + @ instruction: 0x00587294 │ │ │ │ + subseq r7, r8, ip, lsr r3 │ │ │ │ + subseq r7, r8, r4, asr #4 │ │ │ │ + strdeq r6, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r7, r8, r8, ror #6 │ │ │ │ + subseq r7, r8, r0, lsl r2 │ │ │ │ + ldrsbeq r7, [r8], #-40 @ 0xffffffd8 │ │ │ │ + subseq r7, r8, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 291874 │ │ │ │ ldr r2, [pc, #136] @ 291878 │ │ │ │ ldr r1, [pc, #136] @ 29187c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #104] @ 291880 │ │ │ │ ldr r3, [pc, #104] @ 291884 │ │ │ │ ldr r1, [pc, #104] @ 291888 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 29188c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r6, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - subseq r8, r7, r4, ror #7 │ │ │ │ - ldrsheq r3, [pc], #-224 @ │ │ │ │ + rsbeq r6, sl, r8, asr #25 │ │ │ │ + ldrsheq r8, [r7], #-52 @ 0xffffffcc │ │ │ │ + subseq r3, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ ldrsbeq ip, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r7, r8, r8, lsl r2 │ │ │ │ + subseq r7, r8, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 2919c4 │ │ │ │ ldr r2, [pc, #284] @ 2919c8 │ │ │ │ ldr r1, [pc, #284] @ 2919cc │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 291980 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 291960 │ │ │ │ @@ -180120,28 +180120,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -180159,23 +180159,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 2919d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq r6, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r6, r8, r4, ror #31 │ │ │ │ - subseq r7, r8, r4 │ │ │ │ - strdeq r6, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - subseq r6, r8, r8, lsl pc │ │ │ │ - ldrheq r7, [r8], #-12 │ │ │ │ + rsbeq r6, sl, r8, lsl #24 │ │ │ │ + ldrsheq r6, [r8], #-244 @ 0xffffff0c │ │ │ │ + subseq r7, r8, r4, lsl r0 │ │ │ │ + rsbeq r6, sl, ip, lsl #22 │ │ │ │ + subseq r6, r8, r8, lsr #30 │ │ │ │ + subseq r7, r8, ip, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 2919e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ @ instruction: 0x00702c90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 291e24 │ │ │ │ ldr lr, [pc, #1056] @ 291e28 │ │ │ │ @@ -180190,15 +180190,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #1004] @ 291e38 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 291c48 │ │ │ │ @@ -180216,24 +180216,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 294e4c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 291d14 │ │ │ │ ldr r9, [pc, #916] @ 291e40 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 291e44 │ │ │ │ ldr r1, [pc, #908] @ 291e48 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 291e4c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -180302,15 +180302,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 291e64 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #604] @ 291e68 │ │ │ │ ldr r3, [pc, #540] @ 291e2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -180337,15 +180337,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 291e70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 291a74 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 291bd4 │ │ │ │ @@ -180369,168 +180369,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291bd4 │ │ │ │ ldr r3, [pc, #360] @ 291e84 │ │ │ │ ldr ip, [pc, #360] @ 291e88 │ │ │ │ ldr r1, [pc, #360] @ 291e8c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291c04 │ │ │ │ ldr r3, [pc, #320] @ 291e90 │ │ │ │ ldr ip, [pc, #320] @ 291e94 │ │ │ │ ldr r1, [pc, #320] @ 291e98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291c04 │ │ │ │ ldr ip, [pc, #284] @ 291e9c │ │ │ │ ldr r1, [pc, #284] @ 291ea0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291bd4 │ │ │ │ ldr ip, [pc, #252] @ 291ea4 │ │ │ │ ldr r1, [pc, #252] @ 291ea8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291bd4 │ │ │ │ ldr ip, [pc, #216] @ 291eac │ │ │ │ ldr r1, [pc, #216] @ 291eb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291c04 │ │ │ │ ldr ip, [pc, #184] @ 291eb4 │ │ │ │ ldr r1, [pc, #184] @ 291eb8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 291bd4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, sl, r4, ror #21 │ │ │ │ + strdeq r6, [sl], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq r9, r7, r8, ror #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x00587090 │ │ │ │ - subseq r7, r8, r4, lsr #1 │ │ │ │ + subseq r7, r8, r0, lsr #1 │ │ │ │ + ldrheq r7, [r8], #-4 │ │ │ │ rsbseq r9, r7, ip, lsr #19 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ - rsbeq r6, sl, ip, asr #20 │ │ │ │ - subseq r8, r7, ip, lsl #2 │ │ │ │ - subseq r8, r7, r0, ror #12 │ │ │ │ - ldrsbeq r7, [r8], #-0 │ │ │ │ - subseq r3, r9, ip, lsl r2 │ │ │ │ + rsbeq r6, sl, ip, asr sl │ │ │ │ + subseq r8, r7, ip, lsl r1 │ │ │ │ + subseq r8, r7, r0, ror r6 │ │ │ │ + subseq r7, r8, r0, ror #1 │ │ │ │ + subseq r3, r9, ip, lsr #4 │ │ │ │ ldrsbeq r8, [r8], #-0 @ │ │ │ │ - subseq r7, r8, r0, ror r0 │ │ │ │ - subseq r7, r8, r4, rrx │ │ │ │ - subseq r6, r8, r0, lsl pc │ │ │ │ - ldrsheq r6, [r8], #-228 @ 0xffffff1c │ │ │ │ + subseq r7, r8, r0, lsl #1 │ │ │ │ + subseq r7, r8, r4, ror r0 │ │ │ │ + subseq r6, r8, r0, lsr #30 │ │ │ │ + subseq r6, r8, r4, lsl #30 │ │ │ │ rsbseq r9, r7, r8, ror #15 │ │ │ │ - subseq r6, r8, r0, lsl pc │ │ │ │ - subseq r6, r8, r0, ror #28 │ │ │ │ + subseq r6, r8, r0, lsr #30 │ │ │ │ + subseq r6, r8, r0, ror lr │ │ │ │ @ instruction: 0x00787f98 │ │ │ │ - subseq r6, r8, r4, lsr pc │ │ │ │ - subseq r6, r8, r8, lsl #30 │ │ │ │ - subseq r6, r8, ip, ror #27 │ │ │ │ - ldrdeq r6, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r6, r8, r0, lsr #26 │ │ │ │ - ldrheq r6, [r8], #-216 @ 0xffffff28 │ │ │ │ - rsbeq r6, sl, r0, lsr #15 │ │ │ │ - subseq r6, r8, r4, lsl #28 │ │ │ │ - subseq r6, r8, r4, lsl #27 │ │ │ │ - subseq r6, r8, r4, asr #28 │ │ │ │ - subseq r6, r8, ip, asr sp │ │ │ │ - subseq r6, r8, r0, asr lr │ │ │ │ - subseq r6, r8, r4, lsr sp │ │ │ │ - subseq r6, r8, r8, asr sp │ │ │ │ - subseq r6, r8, r8, lsl #26 │ │ │ │ - subseq r6, r8, r8, lsl lr │ │ │ │ - subseq r6, r8, r0, ror #25 │ │ │ │ + subseq r6, r8, r4, asr #30 │ │ │ │ + subseq r6, r8, r8, lsl pc │ │ │ │ + ldrsheq r6, [r8], #-220 @ 0xffffff24 │ │ │ │ + rsbeq r6, sl, r4, ror #15 │ │ │ │ + subseq r6, r8, r0, lsr sp │ │ │ │ + subseq r6, r8, r8, asr #27 │ │ │ │ + strheq r6, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r6, r8, r4, lsl lr │ │ │ │ + @ instruction: 0x00586d94 │ │ │ │ + subseq r6, r8, r4, asr lr │ │ │ │ + subseq r6, r8, ip, ror #26 │ │ │ │ + subseq r6, r8, r0, ror #28 │ │ │ │ + subseq r6, r8, r4, asr #26 │ │ │ │ + subseq r6, r8, r8, ror #26 │ │ │ │ + subseq r6, r8, r8, lsl sp │ │ │ │ + subseq r6, r8, r8, lsr #28 │ │ │ │ + ldrsheq r6, [r8], #-192 @ 0xffffff40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 291f50 │ │ │ │ ldr r2, [pc, #124] @ 291f54 │ │ │ │ ldr r1, [pc, #124] @ 291f58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #92] @ 291f5c │ │ │ │ ldr r1, [pc, #92] @ 291f60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 291f64 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r6, sl, r0, lsr #12 │ │ │ │ - ldrsheq r7, [r7], #-204 @ 0xffffff34 │ │ │ │ - subseq r3, pc, r8, lsl #16 │ │ │ │ + rsbeq r6, sl, r0, lsr r6 │ │ │ │ + subseq r7, r7, ip, lsl #26 │ │ │ │ + subseq r3, pc, r8, lsl r8 @ │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ rsbseq ip, r5, ip, asr #8 │ │ │ │ - subseq r6, r8, ip, lsl #26 │ │ │ │ + subseq r6, r8, ip, lsl sp │ │ │ │ ldr r0, [pc, #4] @ 291f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r2, r0, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 29202c │ │ │ │ ldr r2, [pc, #156] @ 292030 │ │ │ │ @@ -180539,15 +180539,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 291fe0 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -180561,63 +180561,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r6, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r6, r8, r0, ror #25 │ │ │ │ - ldrsheq r6, [r8], #-204 @ 0xffffff34 │ │ │ │ - ldrsbeq r6, [r8], #-204 @ 0xffffff34 │ │ │ │ - ldrheq r6, [r8], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r6, sl, r8, asr #11 │ │ │ │ + ldrsheq r6, [r8], #-192 @ 0xffffff40 │ │ │ │ + subseq r6, r8, ip, lsl #26 │ │ │ │ + subseq r6, r8, ip, ror #25 │ │ │ │ + subseq r6, r8, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2920c4 │ │ │ │ ldr r2, [pc, #108] @ 2920c8 │ │ │ │ ldr r1, [pc, #108] @ 2920cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #76] @ 2920d0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #60] @ 2920d4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r6, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r7, r7, r4, ror fp │ │ │ │ - subseq r3, pc, r0, lsl #13 │ │ │ │ + rsbeq r6, sl, r8, lsl #10 │ │ │ │ + subseq r7, r7, r4, lsl #23 │ │ │ │ + @ instruction: 0x005f3690 │ │ │ │ rsbseq ip, r5, ip, lsl #7 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 29212c │ │ │ │ @@ -180626,24 +180626,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #28] @ 292138 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 292bfc │ │ │ │ - rsbeq r6, sl, r0, ror #8 │ │ │ │ - subseq r7, r7, r4, ror #21 │ │ │ │ - ldrsheq r3, [pc], #-80 @ │ │ │ │ + rsbeq r6, sl, r0, ror r4 │ │ │ │ + ldrsheq r7, [r7], #-164 @ 0xffffff5c │ │ │ │ + subseq r3, pc, r0, lsl #12 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 2921cc │ │ │ │ ldr r1, [pc, #120] @ 2921d0 │ │ │ │ @@ -180651,39 +180651,39 @@ │ │ │ │ ldr r2, [pc, #116] @ 2921d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2921ac │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 292190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r6, [sl], #-52 @ 0xffffffcc @ │ │ │ │ - subseq r6, r8, ip, lsr fp │ │ │ │ - subseq r6, r8, r8, lsl fp │ │ │ │ + rsbeq r6, sl, r4, lsl #8 │ │ │ │ + subseq r6, r8, ip, asr #22 │ │ │ │ + subseq r6, r8, r8, lsr #22 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mvn r3, #0 │ │ │ │ @@ -180728,17 +180728,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 56ce78 │ │ │ │ + bl 56ce88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 566168 │ │ │ │ + bl 566178 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00779194 │ │ │ │ @@ -180783,26 +180783,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 292398 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r6, [r8], #-148 @ 0xffffff6c │ │ │ │ - rsbeq r6, sl, ip, lsr #4 │ │ │ │ - subseq r6, r8, r0, lsr #19 │ │ │ │ + subseq r6, r8, r4, ror #19 │ │ │ │ + rsbeq r6, sl, ip, lsr r2 │ │ │ │ + ldrheq r6, [r8], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 0029239c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -180916,17 +180916,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 292570 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r6, sl, ip, lsr r0 │ │ │ │ - ldrheq r6, [r8], #-116 @ 0xffffff8c │ │ │ │ - subseq r6, r8, r0, lsl #16 │ │ │ │ + rsbeq r6, sl, ip, asr #32 │ │ │ │ + subseq r6, r8, r4, asr #15 │ │ │ │ + subseq r6, r8, r0, lsl r8 │ │ │ │ │ │ │ │ 00292574 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29258c │ │ │ │ @@ -180989,15 +180989,15 @@ │ │ │ │ 0029264c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 292664 │ │ │ │ bx r3 │ │ │ │ - b 536878 │ │ │ │ + b 536888 │ │ │ │ │ │ │ │ 00292668 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 292680 │ │ │ │ @@ -181015,24 +181015,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 2926d8 │ │ │ │ ldr r2, [pc, #48] @ 2926dc │ │ │ │ ldr r1, [pc, #48] @ 2926e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r1, [pc, #28] @ 2926e4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 580c6c │ │ │ │ + b 580c7c │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - subseq r6, r8, r8, asr #13 │ │ │ │ + ldrsbeq r6, [r8], #-104 @ 0xffffff98 │ │ │ │ rsbseq fp, r5, r8, ror sp │ │ │ │ │ │ │ │ 002926e8 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -181051,28 +181051,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r5, sl, r4, ror #28 │ │ │ │ - subseq r6, r8, r0, ror #12 │ │ │ │ - ldrsbeq r6, [r8], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq r5, sl, r4, ror lr │ │ │ │ + subseq r6, r8, r0, ror r6 │ │ │ │ + subseq r6, r8, r8, ror #11 │ │ │ │ │ │ │ │ 00292750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 589bfc │ │ │ │ + b 589c0c │ │ │ │ │ │ │ │ 00292774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 29283c │ │ │ │ @@ -181082,16 +181082,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 581bc0 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 581bd0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 292814 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2927f4 │ │ │ │ @@ -181117,17 +181117,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 48ba64 │ │ │ │ b 2927c0 │ │ │ │ - strdeq r5, [sl], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r7, r7, r4, asr #8 │ │ │ │ - subseq r2, pc, r8, asr pc @ │ │ │ │ + rsbeq r5, sl, ip, lsl #28 │ │ │ │ + subseq r7, r7, r4, asr r4 │ │ │ │ + subseq r2, pc, r8, ror #30 │ │ │ │ ldrheq r1, [r0], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 0029284c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181147,16 +181147,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 581bc0 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 581bd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2928dc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -181165,93 +181165,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 292900 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 48bd50 │ │ │ │ - strdeq r5, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r7, r7, ip, asr #6 │ │ │ │ - subseq r2, pc, r8, asr lr @ │ │ │ │ + rsbeq r5, sl, ip, lsl #26 │ │ │ │ + subseq r7, r7, ip, asr r3 │ │ │ │ + subseq r2, pc, r8, ror #28 │ │ │ │ ldrsheq r1, [r0], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #4] @ 292910 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbseq r1, r0, r8, ror lr │ │ │ │ │ │ │ │ 00292914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #56] @ 292978 │ │ │ │ ldr r2, [pc, #56] @ 29297c │ │ │ │ ldr r1, [pc, #56] @ 292980 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x006a5c9c │ │ │ │ - ldrsheq r6, [r8], #-64 @ 0xffffffc0 │ │ │ │ - subseq r6, r8, ip, lsl #10 │ │ │ │ + rsbeq r5, sl, ip, lsr #25 │ │ │ │ + subseq r6, r8, r0, lsl #10 │ │ │ │ + subseq r6, r8, ip, lsl r5 │ │ │ │ │ │ │ │ 00292984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 292a14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2929f8 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #84] @ 292a18 │ │ │ │ ldr r2, [pc, #84] @ 292a1c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq r6, [r8], #-76 @ 0xffffffb4 │ │ │ │ - rsbeq r5, sl, ip, lsl ip │ │ │ │ - subseq r6, r8, r8, ror #8 │ │ │ │ + subseq r6, r8, ip, asr #9 │ │ │ │ + rsbeq r5, sl, ip, lsr #24 │ │ │ │ + subseq r6, r8, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -181312,15 +181312,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 292bc4 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 584f98 │ │ │ │ + bl 584fa8 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 292bb8 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 292b94 │ │ │ │ @@ -181332,15 +181332,15 @@ │ │ │ │ bl 1e12b8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58cc14 │ │ │ │ + bl 58cc24 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 292b50 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -181360,19 +181360,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 292bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r6, r8, r4, lsl #7 │ │ │ │ - subseq r6, r8, r0, ror #5 │ │ │ │ - rsbeq r5, sl, ip, lsr #20 │ │ │ │ - @ instruction: 0x00586298 │ │ │ │ - ldrsbeq r6, [r8], #-36 @ 0xffffffdc │ │ │ │ + @ instruction: 0x00586394 │ │ │ │ + ldrsheq r6, [r8], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r5, sl, ip, lsr sl │ │ │ │ + subseq r6, r8, r8, lsr #5 │ │ │ │ + subseq r6, r8, r4, ror #5 │ │ │ │ │ │ │ │ 00292bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -181438,15 +181438,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ mov r0, sl │ │ │ │ bl 1e154c │ │ │ │ cmp r7, r4 │ │ │ │ bne 292cd8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -181469,22 +181469,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, r7, r0, lsl #15 │ │ │ │ - subseq r6, r8, r4, asr #4 │ │ │ │ + subseq r6, r8, r4, asr r2 │ │ │ │ andeq r4, r0, r8, lsl r7 │ │ │ │ - subseq r6, r8, ip, lsl #4 │ │ │ │ - rsbeq r4, r0, r0, lsl #16 │ │ │ │ - subseq r6, r8, ip, ror r1 │ │ │ │ - rsbeq r5, sl, ip, lsl #17 │ │ │ │ - ldrsheq r6, [r8], #-8 │ │ │ │ - subseq r6, r8, r4, ror r1 │ │ │ │ + subseq r6, r8, ip, lsl r2 │ │ │ │ + rsbeq r4, r0, r0, lsl r8 │ │ │ │ + subseq r6, r8, ip, lsl #3 │ │ │ │ + @ instruction: 0x006a589c │ │ │ │ + subseq r6, r8, r8, lsl #2 │ │ │ │ + subseq r6, r8, r4, lsl #3 │ │ │ │ │ │ │ │ 00292dac : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 292c44 │ │ │ │ │ │ │ │ 00292db8 : │ │ │ │ @@ -181554,36 +181554,36 @@ │ │ │ │ beq 292ee0 │ │ │ │ ldr r3, [pc, #88] @ 292f08 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 58cfe8 │ │ │ │ + bl 58cff8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r1, [pc, #48] @ 292f0c │ │ │ │ add r1, pc, r1 │ │ │ │ b 292e84 │ │ │ │ ldr r0, [pc, #40] @ 292f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 582b40 │ │ │ │ + bl 582b50 │ │ │ │ ldr r1, [pc, #32] @ 292f14 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58cc14 │ │ │ │ + bl 58cc24 │ │ │ │ b 292ea8 │ │ │ │ rsbseq r8, r7, r0, lsl #11 │ │ │ │ - subseq r6, r8, r4, lsl #1 │ │ │ │ + @ instruction: 0x00586094 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - subseq r6, r8, r0 │ │ │ │ - subseq r6, r8, r0, lsr r0 │ │ │ │ - subseq r6, r8, ip, lsr #32 │ │ │ │ + subseq r6, r8, r0, lsl r0 │ │ │ │ + subseq r6, r8, r0, asr #32 │ │ │ │ + subseq r6, r8, ip, lsr r0 │ │ │ │ │ │ │ │ 00292f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181592,29 +181592,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 292f84 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58d8e4 │ │ │ │ + bl 58d8f4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 292f88 │ │ │ │ add r1, pc, r1 │ │ │ │ b 292f34 │ │ │ │ - ldrsbeq r5, [r8], #-244 @ 0xffffff0c │ │ │ │ - subseq r5, r8, ip, asr pc │ │ │ │ + subseq r5, r8, r4, ror #31 │ │ │ │ + subseq r5, r8, ip, ror #30 │ │ │ │ │ │ │ │ 00292f8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -181627,22 +181627,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d8e4 │ │ │ │ + bl 58d8f4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 292ff4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cfe8 │ │ │ │ + bl 58cff8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 292e58 │ │ │ │ @@ -181652,16 +181652,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 29303c │ │ │ │ add r1, pc, r1 │ │ │ │ b 292fb4 │ │ │ │ - subseq r5, r8, r0, asr pc │ │ │ │ - subseq r5, r8, r8, lsr #29 │ │ │ │ + subseq r5, r8, r0, ror #30 │ │ │ │ + ldrheq r5, [r8], #-232 @ 0xffffff18 │ │ │ │ │ │ │ │ 00293040 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 292e58 │ │ │ │ │ │ │ │ @@ -181691,15 +181691,15 @@ │ │ │ │ bl 1e12b8 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58e974 │ │ │ │ + bl 58e984 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 293094 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -181717,15 +181717,15 @@ │ │ │ │ bl 1e12b8 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58e974 │ │ │ │ + bl 58e984 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 2930fc │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -181747,42 +181747,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subseq r5, r8, r4, lsl lr │ │ │ │ - subseq r5, r8, r0, lsl #29 │ │ │ │ - subseq r5, r8, r8, ror #27 │ │ │ │ - subseq r5, r8, r8, lsl lr │ │ │ │ + subseq r5, r8, r4, lsr #28 │ │ │ │ + @ instruction: 0x00585e90 │ │ │ │ + ldrsheq r5, [r8], #-216 @ 0xffffff28 │ │ │ │ + subseq r5, r8, r8, lsr #28 │ │ │ │ ldr r0, [pc, #4] @ 2931c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrsheq r1, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 002931c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #96] @ 293250 │ │ │ │ ldr r2, [pc, #96] @ 293254 │ │ │ │ ldr r1, [pc, #96] @ 293258 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 293230 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181792,37 +181792,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, sl, r0, ror #8 │ │ │ │ - subseq r5, r8, r8, lsr sp │ │ │ │ - subseq r5, r8, ip, asr #26 │ │ │ │ + rsbeq r5, sl, r0, ror r4 │ │ │ │ + subseq r5, r8, r8, asr #26 │ │ │ │ + subseq r5, r8, ip, asr sp │ │ │ │ │ │ │ │ 0029325c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #96] @ 2932e8 │ │ │ │ ldr r2, [pc, #96] @ 2932ec │ │ │ │ ldr r1, [pc, #96] @ 2932f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2932c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181832,37 +181832,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, sl, r8, asr #7 │ │ │ │ - subseq r5, r8, r0, lsr #25 │ │ │ │ - ldrheq r5, [r8], #-196 @ 0xffffff3c │ │ │ │ + ldrdeq r5, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq r5, [r8], #-192 @ 0xffffff40 │ │ │ │ + subseq r5, r8, r4, asr #25 │ │ │ │ │ │ │ │ 002932f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #96] @ 293380 │ │ │ │ ldr r2, [pc, #96] @ 293384 │ │ │ │ ldr r1, [pc, #96] @ 293388 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 293360 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181872,37 +181872,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, sl, r0, lsr r3 │ │ │ │ - subseq r5, r8, r8, lsl #24 │ │ │ │ - subseq r5, r8, ip, lsl ip │ │ │ │ + rsbeq r5, sl, r0, asr #6 │ │ │ │ + subseq r5, r8, r8, lsl ip │ │ │ │ + subseq r5, r8, ip, lsr #24 │ │ │ │ │ │ │ │ 0029338c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #96] @ 293418 │ │ │ │ ldr r2, [pc, #96] @ 29341c │ │ │ │ ldr r1, [pc, #96] @ 293420 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2933f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181912,17 +181912,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x006a5298 │ │ │ │ - subseq r5, r8, r0, ror fp │ │ │ │ - subseq r5, r8, r4, lsl #23 │ │ │ │ + rsbeq r5, sl, r8, lsr #5 │ │ │ │ + subseq r5, r8, r0, lsl #23 │ │ │ │ + @ instruction: 0x00585b94 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2934bc │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -181960,16 +181960,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2934dc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq ip, pc, r8, ror #13 │ │ │ │ - subseq ip, pc, r0, asr #13 │ │ │ │ + ldrsheq ip, [pc], #-104 @ │ │ │ │ + ldrsbeq ip, [pc], #-96 @ │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 293508 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182027,16 +182027,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2935e8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq ip, [pc], #-92 @ │ │ │ │ - ldrheq ip, [pc], #-84 @ │ │ │ │ + subseq ip, pc, ip, ror #11 │ │ │ │ + subseq ip, pc, r4, asr #11 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -182364,15 +182364,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b59c │ │ │ │ umulleq r7, r2, r8, r8 │ │ │ │ ldrsbeq r7, [r7], #-156 @ 0xffffff64 @ │ │ │ │ rsbseq r6, r8, r8, lsr #4 │ │ │ │ @ instruction: 0x00786198 │ │ │ │ andeq r2, r0, r4, ror #3 │ │ │ │ - subseq r5, r8, r0, asr r4 │ │ │ │ + subseq r5, r8, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -182394,22 +182394,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 293c28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 53caf0 │ │ │ │ + bl 53cb00 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 542b24 │ │ │ │ + bl 542b34 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 4928d4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ mov r5, r0 │ │ │ │ bl 468750 │ │ │ │ cmp r0, #0 │ │ │ │ beq 293bf0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182510,15 +182510,15 @@ │ │ │ │ bne 293eb0 │ │ │ │ cmp ip, #0 │ │ │ │ beq 293d2c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 293f08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 1e2020 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -182527,15 +182527,15 @@ │ │ │ │ bl 1e3034 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 293ee4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 54fa38 │ │ │ │ + bl 54fa48 │ │ │ │ ldr r3, [pc, #556] @ 293fec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 293d2c │ │ │ │ ldr r3, [pc, #540] @ 293ff0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -182561,26 +182561,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 293ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 293d2c │ │ │ │ ldr r2, [pc, #392] @ 294000 │ │ │ │ ldr r3, [pc, #360] @ 293fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -182626,15 +182626,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 54f68c │ │ │ │ + bl 54f69c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -182646,15 +182646,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 54f29c │ │ │ │ + bl 54f2ac │ │ │ │ b 293d9c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1e154c │ │ │ │ b 293efc │ │ │ │ mov r0, ip │ │ │ │ bl 1e154c │ │ │ │ b 293ed8 │ │ │ │ @@ -182662,28 +182662,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 293d2c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r8, ip, ror #30 │ │ │ │ ldrsheq r7, [r7], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, r7, r4, ror #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r8, r0, lsr #2 │ │ │ │ + subseq r5, r8, r0, lsr r1 │ │ │ │ rsbseq r7, r7, ip, ror r5 │ │ │ │ - subseq r5, r8, r0 │ │ │ │ + subseq r5, r8, r0, lsl r0 │ │ │ │ │ │ │ │ 00294008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182778,22 +182778,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 2941a4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq r4, sl, r0, ror r5 │ │ │ │ - ldrsbeq r4, [r8], #-236 @ 0xffffff14 │ │ │ │ - ldrsbeq r4, [r8], #-232 @ 0xffffff18 │ │ │ │ - ldrsbeq r4, [r8], #-236 @ 0xffffff14 │ │ │ │ - subseq r4, r8, r4, lsr pc │ │ │ │ - subseq r4, r8, r0, lsl #30 │ │ │ │ - subseq r4, r8, r4, asr #29 │ │ │ │ - subseq r4, r8, ip, lsr #30 │ │ │ │ + rsbeq r4, sl, r0, lsl #11 │ │ │ │ + subseq r4, r8, ip, ror #29 │ │ │ │ + subseq r4, r8, r8, ror #29 │ │ │ │ + subseq r4, r8, ip, ror #29 │ │ │ │ + subseq r4, r8, r4, asr #30 │ │ │ │ + subseq r4, r8, r0, lsl pc │ │ │ │ + ldrsbeq r4, [r8], #-228 @ 0xffffff1c │ │ │ │ + subseq r4, r8, ip, lsr pc │ │ │ │ │ │ │ │ 002941a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -182836,15 +182836,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 29440c │ │ │ │ ldr r2, [pc, #432] @ 294410 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1f6c │ │ │ │ ldr r2, [pc, #408] @ 294414 │ │ │ │ ldr r3, [pc, #384] @ 294400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -182869,15 +182869,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 29426c │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 294244 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 294244 │ │ │ │ @@ -182914,57 +182914,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 294274 │ │ │ │ ldr r2, [pc, #128] @ 294430 │ │ │ │ ldr r3, [pc, #128] @ 294434 │ │ │ │ ldr r1, [pc, #128] @ 294438 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 29443c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 29426c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 294440 │ │ │ │ ldr r3, [pc, #96] @ 294444 │ │ │ │ ldr r1, [pc, #96] @ 294448 │ │ │ │ ldr r2, [pc, #96] @ 29444c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2942d8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r7, ip, lsr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq r4, [r8], #-224 @ 0xffffff20 │ │ │ │ - rsbeq r4, sl, r0, lsr #8 │ │ │ │ - subseq r4, r8, r4, asr lr │ │ │ │ + subseq r4, r8, r0, asr #29 │ │ │ │ + rsbeq r4, sl, r0, lsr r4 │ │ │ │ + subseq r4, r8, r4, ror #28 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ rsbseq r7, r7, r8, ror r1 │ │ │ │ - subseq r4, r8, ip, lsl lr │ │ │ │ - strheq r4, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r4, r8, r8, ror #27 │ │ │ │ - subseq r4, r8, r4, asr sp │ │ │ │ - strdeq r4, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r4, r8, ip, lsr #26 │ │ │ │ - subseq r4, r8, r8, asr sp │ │ │ │ - rsbeq r4, sl, r0, asr #5 │ │ │ │ - ldrsheq r4, [r8], #-192 @ 0xffffff40 │ │ │ │ + subseq r4, r8, ip, lsr #28 │ │ │ │ + rsbeq r4, sl, r0, asr #7 │ │ │ │ + ldrsheq r4, [r8], #-216 @ 0xffffff28 │ │ │ │ + subseq r4, r8, r4, ror #26 │ │ │ │ + rsbeq r4, sl, r4, lsl #6 │ │ │ │ + subseq r4, r8, ip, lsr sp │ │ │ │ + subseq r4, r8, r8, ror #26 │ │ │ │ + ldrdeq r4, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq r4, r8, r0, lsl #26 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - ldrsheq r4, [r8], #-204 @ 0xffffff34 │ │ │ │ - @ instruction: 0x006a4290 │ │ │ │ - subseq r4, r8, r8, asr #25 │ │ │ │ + subseq r4, r8, ip, lsl #26 │ │ │ │ + rsbeq r4, sl, r0, lsr #5 │ │ │ │ + ldrsbeq r4, [r8], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 00294450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183101,21 +183101,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 1e32bc <__printf_chk@plt> │ │ │ │ b 294624 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, r4, lsl #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - subseq sp, r7, r8, lsr #27 │ │ │ │ + ldrheq sp, [r7], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ rsbseq r6, r7, r0, asr #28 │ │ │ │ - subseq r4, r8, r4, ror #22 │ │ │ │ - ldrsheq r4, [r8], #-160 @ 0xffffff60 │ │ │ │ - subseq r4, r8, ip, lsl fp │ │ │ │ - ldrsbeq r4, [r8], #-168 @ 0xffffff58 │ │ │ │ + subseq r4, r8, r4, ror fp │ │ │ │ + subseq r4, r8, r0, lsl #22 │ │ │ │ + subseq r4, r8, ip, lsr #22 │ │ │ │ + subseq r4, r8, r8, ror #21 │ │ │ │ │ │ │ │ 002946a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -183207,15 +183207,15 @@ │ │ │ │ b 294778 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, r4, lsr sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r6, [r7], #-192 @ 0xffffff40 @ │ │ │ │ rsbseq r6, r7, r4, ror #24 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - ldrheq r4, [r8], #-156 @ 0xffffff64 │ │ │ │ + subseq r4, r8, ip, asr #19 │ │ │ │ │ │ │ │ 00294828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 294a58 │ │ │ │ @@ -183354,19 +183354,19 @@ │ │ │ │ bl 1e154c │ │ │ │ b 2949f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [r7], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00776b9c │ │ │ │ rsbseq r6, r7, r8, ror #22 │ │ │ │ - subseq r4, r8, ip, lsr #17 │ │ │ │ + ldrheq r4, [r8], #-140 @ 0xffffff74 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r4, r8, ip, asr #16 │ │ │ │ - subseq r4, r8, r8, ror #15 │ │ │ │ - subseq r4, r8, ip, lsl r8 │ │ │ │ + subseq r4, r8, ip, asr r8 │ │ │ │ + ldrsheq r4, [r8], #-120 @ 0xffffff88 │ │ │ │ + subseq r4, r8, ip, lsr #16 │ │ │ │ │ │ │ │ 00294a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -183384,26 +183384,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 294e10 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 582ae0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 582af0 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #812] @ 294e14 │ │ │ │ ldr r2, [pc, #812] @ 294e18 │ │ │ │ ldr r1, [pc, #812] @ 294e1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -183591,28 +183591,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 293c6c │ │ │ │ b 294dc0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, r0, asr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r7, ip, lsr #18 │ │ │ │ - @ instruction: 0x006a3b90 │ │ │ │ - ldrsbeq r5, [r7], #-8 │ │ │ │ - subseq r5, r7, r4, lsr #12 │ │ │ │ + rsbeq r3, sl, r0, lsr #23 │ │ │ │ + subseq r5, r7, r8, ror #1 │ │ │ │ + subseq r5, r7, r4, lsr r6 │ │ │ │ addeq r6, r2, ip, asr #13 │ │ │ │ - rsbeq r7, r0, r0, ror #29 │ │ │ │ - subseq r4, r8, ip, lsr #13 │ │ │ │ + strdeq r7, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq r4, [r8], #-108 @ 0xffffff94 │ │ │ │ addeq r6, r2, r0, lsr #12 │ │ │ │ - subseq r4, r8, r8, asr #12 │ │ │ │ + subseq r4, r8, r8, asr r6 │ │ │ │ rsbseq r6, r7, r4, lsl #14 │ │ │ │ addeq r6, r2, r0, ror #10 │ │ │ │ - subseq r4, r8, r0, lsl #11 │ │ │ │ + @ instruction: 0x00584590 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - ldrsbeq r4, [r8], #-72 @ 0xffffffb8 │ │ │ │ - ldrsheq r4, [r8], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, r8, r8, ror #9 │ │ │ │ + subseq r4, r8, r0, lsl #10 │ │ │ │ │ │ │ │ 00294e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183691,15 +183691,15 @@ │ │ │ │ bl 1e3760 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1f6c │ │ │ │ cmp r4, #0 │ │ │ │ blt 294fdc │ │ │ │ mov r0, r6 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 294fdc │ │ │ │ cmp r4, #0 │ │ │ │ bne 295010 │ │ │ │ mov r0, r4 │ │ │ │ @@ -183718,15 +183718,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 53f8d8 │ │ │ │ + bl 53f8e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 294f54 │ │ │ │ b 294fdc │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -183821,25 +183821,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 582ae0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 582af0 │ │ │ │ + bl 5895d8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 295370 │ │ │ │ ldr r1, [pc, #464] @ 295374 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 1e1240 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e37a8 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -183941,25 +183941,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, r4, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, sl, r8, ror #9 │ │ │ │ - subseq r4, r7, r8, lsr #20 │ │ │ │ - subseq r4, r7, r4, ror pc │ │ │ │ + strdeq r3, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq r4, r7, r8, lsr sl │ │ │ │ + subseq r4, r7, r4, lsl #31 │ │ │ │ addeq r6, r2, r4, ror r0 │ │ │ │ - subseq r4, r8, r4, asr #1 │ │ │ │ + ldrsbeq r4, [r8], #-4 │ │ │ │ strdeq r5, [r2], r4 │ │ │ │ rsbseq r6, r7, r4, lsr #2 │ │ │ │ - subseq r3, r8, r0, ror #31 │ │ │ │ + ldrsheq r3, [r8], #-240 @ 0xffffff10 │ │ │ │ addeq r5, r2, r4, lsl #31 │ │ │ │ - subseq r3, r8, r4, asr #31 │ │ │ │ - subseq r3, r8, ip, ror #26 │ │ │ │ + ldrsbeq r3, [r8], #-244 @ 0xffffff0c │ │ │ │ + subseq r3, r8, ip, ror sp │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0029539c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -183998,15 +183998,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x005b4d90 │ │ │ │ + subseq r4, fp, r0, lsr #27 │ │ │ │ │ │ │ │ 0029544c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -184527,20 +184527,20 @@ │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r7], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r7, r0, lsl #23 │ │ │ │ rsbseq r5, r7, r0, asr #22 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r3, r8, r8, asr r9 │ │ │ │ - subseq r3, r8, ip, asr #18 │ │ │ │ - subseq r3, r8, r8, asr r8 │ │ │ │ - ldrsbeq r3, [r8], #-120 @ 0xffffff88 │ │ │ │ + subseq r3, r8, r8, ror #18 │ │ │ │ + subseq r3, r8, ip, asr r9 │ │ │ │ + subseq r3, r8, r8, ror #16 │ │ │ │ + subseq r3, r8, r8, ror #15 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - ldrsheq r3, [r8], #-104 @ 0xffffff98 │ │ │ │ + subseq r3, r8, r8, lsl #14 │ │ │ │ │ │ │ │ 00295c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -185319,15 +185319,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 54efc0 │ │ │ │ + bl 54efd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 296ccc │ │ │ │ cmp r7, fp │ │ │ │ bcc 296c7c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -185538,20 +185538,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 296928 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 296c04 │ │ │ │ b 29693c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -185578,15 +185578,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 54f29c │ │ │ │ + bl 54f2ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 2968c8 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 1e3a18 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 1e154c │ │ │ │ @@ -185685,29 +185685,29 @@ │ │ │ │ rsbseq r5, r7, r8, ror #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r7, r0, asr #9 │ │ │ │ rsbseq r5, r7, ip, lsr #8 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r3, r0, r4, ror #23 │ │ │ │ - subseq r2, r8, r0, lsl #30 │ │ │ │ - subseq r2, r8, r8, lsr #29 │ │ │ │ - rsbeq r1, sl, r4, lsl sp │ │ │ │ - subseq r2, r8, r8, asr #21 │ │ │ │ - subseq r2, r8, r4, lsl #22 │ │ │ │ + subseq r2, r8, r0, lsl pc │ │ │ │ + ldrheq r2, [r8], #-232 @ 0xffffff18 │ │ │ │ + rsbeq r1, sl, r4, lsr #26 │ │ │ │ + ldrsbeq r2, [r8], #-168 @ 0xffffff58 │ │ │ │ + subseq r2, r8, r4, lsl fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, ror #3 │ │ │ │ - subseq r2, r8, ip, asr #3 │ │ │ │ + ldrsbeq r2, [r8], #-28 @ 0xffffffe4 │ │ │ │ bge fed4193c <__bss_end__@@Base+0xfe260bc0> │ │ │ │ bge fed41944 <__bss_end__@@Base+0xfe260bc8> │ │ │ │ - ldrdeq r0, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r1, r8, r8, lsl #25 │ │ │ │ - subseq r1, r8, r4, asr #25 │ │ │ │ + rsbeq r0, sl, r4, ror #29 │ │ │ │ + @ instruction: 0x00581c98 │ │ │ │ + ldrsbeq r1, [r8], #-196 @ 0xffffff3c │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - ldrheq r1, [r8], #-160 @ 0xffffff60 │ │ │ │ + subseq r1, r8, r0, asr #21 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 29703c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 296eac │ │ │ │ @@ -186189,15 +186189,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 54efc0 │ │ │ │ + bl 54efd0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 297c34 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 297bd4 │ │ │ │ @@ -186514,23 +186514,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 2976d8 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -186564,15 +186564,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 54f29c │ │ │ │ + bl 54f2ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 29766c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 1e3a18 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 1e154c │ │ │ │ @@ -186958,19 +186958,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 1e2dac │ │ │ │ mvn fp, #0 │ │ │ │ b 295fc0 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r3, r0, r4, ror #23 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - rsbeq r0, sl, r4, asr #9 │ │ │ │ - subseq r1, r8, r4, ror r2 │ │ │ │ + ldrdeq r0, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r1, r8, r4, lsl #5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - rsbeq r0, sl, r4, ror #8 │ │ │ │ - subseq r1, r8, r0, lsl r2 │ │ │ │ + rsbeq r0, sl, r4, ror r4 │ │ │ │ + subseq r1, r8, r0, lsr #4 │ │ │ │ │ │ │ │ 00298264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -187061,15 +187061,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r1, r8, ip, ror #1 │ │ │ │ + ldrsheq r1, [r8], #-12 │ │ │ │ │ │ │ │ 002983d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -187087,15 +187087,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00581094 │ │ │ │ + subseq r1, r8, r4, lsr #1 │ │ │ │ │ │ │ │ 00298438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 2986b8 │ │ │ │ @@ -187128,29 +187128,29 @@ │ │ │ │ bne 2984a0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 298584 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 543f2c │ │ │ │ + bl 543f3c │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 298504 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 53d480 │ │ │ │ + bl 53d490 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2984ac │ │ │ │ cmp r9, #0 │ │ │ │ bne 2986ac │ │ │ │ ldr r0, [pc, #412] @ 2986c4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -187179,15 +187179,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 29859c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2985ac │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 2984c4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -187203,49 +187203,49 @@ │ │ │ │ beq 298694 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2986a0 │ │ │ │ ldr r0, [pc, #216] @ 2986d0 │ │ │ │ ldr r9, [pc, #216] @ 2986d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cca10 │ │ │ │ + bl 7cca20 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 7cca10 │ │ │ │ + bl 7cca20 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 7cca10 │ │ │ │ + bl 7cca20 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 2984c4 │ │ │ │ mov r9, #1 │ │ │ │ b 29859c │ │ │ │ ldr r0, [pc, #96] @ 2986d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r0, [pc, #88] @ 2986dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cca10 │ │ │ │ + bl 7cca20 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2985e4 │ │ │ │ ldr r1, [pc, #68] @ 2986e0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2985f0 │ │ │ │ ldr r1, [pc, #60] @ 2986e4 │ │ │ │ @@ -187256,20 +187256,20 @@ │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r7, r0, lsr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r1, [r8], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ addeq r2, r2, ip, ror #26 │ │ │ │ rsbseq r2, r7, r8, lsr #29 │ │ │ │ - subseq r1, r8, r8 │ │ │ │ - subseq r1, r8, ip, lsr #32 │ │ │ │ - subseq r0, r8, r8, lsr lr │ │ │ │ - subseq r0, r8, r0, asr lr │ │ │ │ - subseq r0, r8, r8, lsl #28 │ │ │ │ - ldrsheq r0, [r8], #-220 @ 0xffffff24 │ │ │ │ + subseq r1, r8, r8, lsl r0 │ │ │ │ + subseq r1, r8, ip, lsr r0 │ │ │ │ + subseq r0, r8, r8, asr #28 │ │ │ │ + subseq r0, r8, r0, ror #28 │ │ │ │ + subseq r0, r8, r8, lsl lr │ │ │ │ + subseq r0, r8, ip, lsl #28 │ │ │ │ │ │ │ │ 002986e8 : │ │ │ │ ldr r3, [pc, #16] @ 298700 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187736,15 +187736,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 298a0c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r7, r4, ror #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r1, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ rsbseq r2, r7, ip, lsl #21 │ │ │ │ - rsbeq pc, r9, sl, asr #25 │ │ │ │ + ldrdeq pc, [r9], #-202 @ 0xffffff36 @ │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ ldrsbeq r2, [r7], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00298e38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -188172,17 +188172,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2994e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2994e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq pc, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r0, r8, r0, lsr #3 │ │ │ │ - ldrheq r0, [r8], #-20 @ 0xffffffec │ │ │ │ + rsbeq pc, r9, ip, asr #3 │ │ │ │ + ldrheq r0, [r8], #-16 │ │ │ │ + subseq r0, r8, r4, asr #3 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 002994e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -188228,15 +188228,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 2996a4 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -188253,55 +188253,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 54af78 │ │ │ │ + bl 54af88 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 299648 │ │ │ │ ldr r1, [pc, #196] @ 2996f4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 53bad0 │ │ │ │ + bl 53bae0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2996c0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 29956c │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [r6] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 29956c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 2996f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 29956c │ │ │ │ ldr r3, [pc, #80] @ 2996fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ b 2995cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 299700 │ │ │ │ ldr r1, [pc, #56] @ 299704 │ │ │ │ ldr r0, [pc, #56] @ 299708 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -188312,17 +188312,17 @@ │ │ │ │ rsbseq r1, r7, ip, ror #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00771e94 │ │ │ │ rsbseq r1, r7, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r4, ror sl │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ - strheq lr, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r9, r7, ip, lsr #30 │ │ │ │ - subseq r9, r7, r0, asr #30 │ │ │ │ + rsbeq lr, r9, r0, asr #31 │ │ │ │ + subseq r9, r7, ip, lsr pc │ │ │ │ + subseq r9, r7, r0, asr pc │ │ │ │ │ │ │ │ 0029970c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 299844 │ │ │ │ @@ -188338,15 +188338,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 29984c │ │ │ │ ldr r8, [pc, #256] @ 299850 │ │ │ │ ldr r6, [pc, #256] @ 299854 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 29978c │ │ │ │ - bl 53d520 │ │ │ │ + bl 53d530 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1cc0 │ │ │ │ @@ -188366,15 +188366,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 1e1cc0 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 29978c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7b3200 │ │ │ │ + bl 7b3210 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2997ec │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e10fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -188395,21 +188395,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1cc0 │ │ │ │ b 299780 │ │ │ │ - subseq r6, pc, ip, asr r4 @ │ │ │ │ + subseq r6, pc, ip, ror #8 │ │ │ │ rsbseq r0, r8, ip, lsr #10 │ │ │ │ - subseq pc, r7, r0, lsl #31 │ │ │ │ - subseq pc, r7, r0, asr pc @ │ │ │ │ - subseq pc, r7, r0, lsr pc @ │ │ │ │ - subseq fp, pc, ip, lsr #10 │ │ │ │ - subseq sp, r8, r4, lsr #28 │ │ │ │ + @ instruction: 0x0057ff90 │ │ │ │ + subseq pc, r7, r0, ror #30 │ │ │ │ + subseq pc, r7, r0, asr #30 │ │ │ │ + subseq fp, pc, ip, lsr r5 @ │ │ │ │ + subseq sp, r8, r4, lsr lr │ │ │ │ │ │ │ │ 00299860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -188479,40 +188479,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 2999e8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 5610f8 │ │ │ │ + bl 561108 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 299978 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 745a80 │ │ │ │ - subseq pc, r7, r8, lsl #27 │ │ │ │ - @ instruction: 0x0057fd94 │ │ │ │ + b 745a90 │ │ │ │ + @ instruction: 0x0057fd98 │ │ │ │ + subseq pc, r7, r4, lsr #27 │ │ │ │ │ │ │ │ 002999ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 299cc8 │ │ │ │ @@ -188550,15 +188550,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 299cd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ cmp r7, #0 │ │ │ │ beq 299cb8 │ │ │ │ ldr r9, [pc, #556] @ 299cd8 │ │ │ │ ldr r8, [pc, #556] @ 299cdc │ │ │ │ ldr sl, [pc, #556] @ 299ce0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -188592,129 +188592,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 299cb8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 299b78 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 299ce4 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299ac4 │ │ │ │ ldr r1, [pc, #328] @ 299ce8 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299ad0 │ │ │ │ ldr r1, [pc, #300] @ 299cec │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299adc │ │ │ │ ldr r1, [pc, #272] @ 299cf0 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299ae8 │ │ │ │ ldr r1, [pc, #244] @ 299cf4 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299af4 │ │ │ │ ldr r1, [pc, #216] @ 299cf8 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299b00 │ │ │ │ ldr r1, [pc, #188] @ 299cfc │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299b0c │ │ │ │ ldr r1, [pc, #160] @ 299d00 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299b18 │ │ │ │ ldr r1, [pc, #132] @ 299d04 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299b24 │ │ │ │ ldr r1, [pc, #104] @ 299d08 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 299b30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7463d8 │ │ │ │ + bl 7463e8 │ │ │ │ b 299a48 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r7], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, r7, r4, lsr #19 │ │ │ │ - subseq pc, r7, r4, lsl #25 │ │ │ │ - subseq pc, r7, ip, ror ip @ │ │ │ │ - subseq pc, r7, r8, lsl #25 │ │ │ │ - @ instruction: 0x0057fc9c │ │ │ │ - subseq pc, r7, r8, ror #23 │ │ │ │ + @ instruction: 0x0057fc94 │ │ │ │ + subseq pc, r7, ip, lsl #25 │ │ │ │ + @ instruction: 0x0057fc98 │ │ │ │ + subseq pc, r7, ip, lsr #25 │ │ │ │ + ldrsheq pc, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsheq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + subseq pc, r7, ip, ror #23 │ │ │ │ subseq pc, r7, r4, ror #23 │ │ │ │ ldrsbeq pc, [r7], #-188 @ 0xffffff44 @ │ │ │ │ ldrsbeq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - subseq pc, r7, ip, asr #23 │ │ │ │ - subseq pc, r7, r4, asr #23 │ │ │ │ + subseq pc, r7, r8, asr #23 │ │ │ │ + subseq pc, r7, r0, asr #23 │ │ │ │ ldrheq pc, [r7], #-184 @ 0xffffff48 @ │ │ │ │ ldrheq pc, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - subseq pc, r7, r8, lsr #23 │ │ │ │ - subseq pc, r7, r0, lsr #23 │ │ │ │ │ │ │ │ 00299d0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 299fbc │ │ │ │ @@ -188748,101 +188748,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 299eb8 │ │ │ │ ldr r2, [pc, #572] @ 299fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 299fdc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299f20 │ │ │ │ ldr r2, [pc, #540] @ 299fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 299fe4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299f38 │ │ │ │ ldr r2, [pc, #508] @ 299fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 299fec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299f2c │ │ │ │ ldr r2, [pc, #476] @ 299ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 299ff4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 299e5c │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299f44 │ │ │ │ ldr r2, [pc, #432] @ 299ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 299ffc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r1, [pc, #400] @ 29a000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aab80 │ │ │ │ + bl 7aab90 │ │ │ │ ldr r1, [pc, #372] @ 29a004 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e154c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aad90 │ │ │ │ + bl 7aada0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 299f50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 7b30bc │ │ │ │ + bl 7b30cc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6f69b8 │ │ │ │ + bl 6f69c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 299d94 │ │ │ │ ldr r2, [pc, #236] @ 29a008 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299d9c │ │ │ │ @@ -188857,17 +188857,17 @@ │ │ │ │ b 299dec │ │ │ │ ldr r2, [pc, #204] @ 29a018 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299e48 │ │ │ │ ldr r1, [pc, #196] @ 29a01c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7462c4 │ │ │ │ + bl 7462d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #164] @ 29a020 │ │ │ │ ldr r3, [pc, #64] @ 299fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188885,99 +188885,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0077169c │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - ldrsbeq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ subseq pc, r7, r0, ror #21 │ │ │ │ + ldrsheq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ andeq r1, r0, r0, lsr #22 │ │ │ │ - rsbeq r6, r1, r4, lsr #17 │ │ │ │ - ldrsbeq pc, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r6, r1, ip, ror r8 │ │ │ │ - subseq pc, r7, r0, asr #21 │ │ │ │ - rsbeq r6, r1, r4, asr r8 │ │ │ │ - subseq pc, r7, r4, lsr #21 │ │ │ │ - rsbeq r6, r1, ip, lsr #16 │ │ │ │ - subseq pc, r7, ip, lsl #21 │ │ │ │ - strdeq r6, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - subseq pc, r7, r8, ror #20 │ │ │ │ - subseq pc, r7, ip, asr sl @ │ │ │ │ - subseq pc, r7, r8, asr #20 │ │ │ │ - subseq r5, r7, r4, lsr r3 │ │ │ │ - subseq r5, r7, r8, lsr #6 │ │ │ │ - subseq r5, r7, ip, lsl r3 │ │ │ │ - subseq r5, r7, r0, lsl r3 │ │ │ │ - subseq r5, r7, r4, lsl #6 │ │ │ │ - rsbeq r4, r5, r0, lsr #10 │ │ │ │ + strheq r6, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + subseq pc, r7, r8, ror #21 │ │ │ │ + rsbeq r6, r1, ip, lsl #17 │ │ │ │ + ldrsbeq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r1, r4, ror #16 │ │ │ │ + ldrheq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r6, r1, ip, lsr r8 │ │ │ │ + @ instruction: 0x0057fa9c │ │ │ │ + rsbeq r6, r1, r8, lsl #16 │ │ │ │ + subseq pc, r7, r8, ror sl @ │ │ │ │ + subseq pc, r7, ip, ror #20 │ │ │ │ + subseq pc, r7, r8, asr sl @ │ │ │ │ + subseq r5, r7, r4, asr #6 │ │ │ │ + subseq r5, r7, r8, lsr r3 │ │ │ │ + subseq r5, r7, ip, lsr #6 │ │ │ │ + subseq r5, r7, r0, lsr #6 │ │ │ │ + subseq r5, r7, r4, lsl r3 │ │ │ │ + rsbeq r4, r5, r0, lsr r5 │ │ │ │ rsbseq r1, r7, r8, ror r4 │ │ │ │ │ │ │ │ 0029a024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 29bc90 │ │ │ │ ldr r1, [pc, #112] @ 29a0b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29a09c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29a090 │ │ │ │ ldr r2, [pc, #72] @ 29a0bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 29a0c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 745dbc │ │ │ │ + b 745dcc │ │ │ │ ldr r2, [pc, #44] @ 29a0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 29a074 │ │ │ │ ldr r1, [pc, #36] @ 29a0c8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 745dbc │ │ │ │ - subseq pc, r7, r8, lsr #17 │ │ │ │ - subseq r7, r7, r8, ror r5 │ │ │ │ - subseq sp, fp, ip, lsr r6 │ │ │ │ - rsbeq sl, r2, r0, ror #3 │ │ │ │ - subseq pc, r7, r8, asr r8 @ │ │ │ │ + b 745dcc │ │ │ │ + ldrheq pc, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + subseq r7, r7, r8, lsl #11 │ │ │ │ + subseq sp, fp, ip, asr #12 │ │ │ │ + strdeq sl, [r2], #-16 @ │ │ │ │ + subseq pc, r7, r8, ror #16 │ │ │ │ │ │ │ │ 0029a0cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 29bcfc │ │ │ │ ldr r1, [pc, #28] @ 29a10c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 745d04 │ │ │ │ - subseq sp, fp, ip, asr #11 │ │ │ │ + b 745d14 │ │ │ │ + ldrsbeq sp, [fp], #-92 @ 0xffffffa4 │ │ │ │ │ │ │ │ 0029a110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 29a1dc │ │ │ │ @@ -189002,17 +189002,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 29a1e4 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r0, r5 │ │ │ │ - bl 746434 │ │ │ │ + bl 746444 │ │ │ │ ldr r2, [pc, #76] @ 29a1e8 │ │ │ │ ldr r3, [pc, #64] @ 29a1e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -189025,15 +189025,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, ip, asr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq pc, r7, r8, lsl #15 │ │ │ │ + @ instruction: 0x0057f798 │ │ │ │ rsbseq r1, r7, r8, asr r2 │ │ │ │ │ │ │ │ 0029a1ec : │ │ │ │ mov r0, #0 │ │ │ │ b 29bd5c │ │ │ │ │ │ │ │ 0029a1f4 : │ │ │ │ @@ -189054,31 +189054,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b5394 │ │ │ │ + bl 7b53a4 │ │ │ │ ldr r1, [pc, #232] @ 29a334 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #212] @ 29a338 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5394 │ │ │ │ + bl 7b53a4 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5610f8 │ │ │ │ + bl 561108 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 29a310 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -189109,24 +189109,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 29a340 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 29a2cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r0, ror #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq r1, [pc], #-140 @ │ │ │ │ - subseq sp, ip, r8, lsl #9 │ │ │ │ - subseq ip, sp, r8, asr #18 │ │ │ │ + subseq r1, pc, ip, ror #17 │ │ │ │ + @ instruction: 0x005cd498 │ │ │ │ + subseq ip, sp, r8, asr r9 │ │ │ │ rsbseq r1, r7, r0, lsr #2 │ │ │ │ - subseq pc, r7, ip, lsl #12 │ │ │ │ + subseq pc, r7, ip, lsl r6 @ │ │ │ │ │ │ │ │ 0029a344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 29a424 │ │ │ │ @@ -189138,25 +189138,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b5394 │ │ │ │ + bl 7b53a4 │ │ │ │ ldr r1, [pc, #156] @ 29a430 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #140] @ 29a434 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b5394 │ │ │ │ + bl 7b53a4 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 43d2a0 │ │ │ │ @@ -189179,17 +189179,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00771098 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x005f1794 │ │ │ │ - subseq sp, ip, r4, asr #6 │ │ │ │ - subseq ip, sp, r4, lsl #16 │ │ │ │ + subseq r1, pc, r4, lsr #15 │ │ │ │ + subseq sp, ip, r4, asr r3 │ │ │ │ + subseq ip, sp, r4, lsl r8 │ │ │ │ rsbseq r1, r7, r0, lsl r0 │ │ │ │ │ │ │ │ 0029a43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189288,15 +189288,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 29a638 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b5394 │ │ │ │ + bl 7b53a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 43a090 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4508 │ │ │ │ @@ -189316,15 +189316,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, ip, asr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, pc, r4, asr #2 │ │ │ │ + subseq ip, pc, r4, asr r1 @ │ │ │ │ rsbseq r0, r7, r4, lsl #28 │ │ │ │ │ │ │ │ 0029a640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -189362,71 +189362,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 29ab10 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29aab0 │ │ │ │ ldr r1, [pc, #1040] @ 29ab14 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #1028] @ 29ab18 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #1012] @ 29ab1c │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #996] @ 29ab20 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #980] @ 29ab24 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #964] @ 29ab28 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 29aa74 │ │ │ │ ldr r2, [pc, #936] @ 29ab2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 29ab30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 29aa68 │ │ │ │ ldr r2, [pc, #908] @ 29ab34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 29ab38 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 29a6b0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 746a50 │ │ │ │ + bl 746a60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #860] @ 29ab3c │ │ │ │ ldr r3, [pc, #792] @ 29aafc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -189445,166 +189445,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 29ab10 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29aa98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29aa80 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 29a7b8 │ │ │ │ ldr r1, [pc, #700] @ 29ab40 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 29a7b8 │ │ │ │ ldr r2, [pc, #632] @ 29ab10 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29aaa4 │ │ │ │ ldr r1, [pc, #640] @ 29ab44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #628] @ 29ab48 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #612] @ 29ab4c │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #596] @ 29ab50 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #580] @ 29ab54 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #564] @ 29ab58 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #548] @ 29ab5c │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #532] @ 29ab60 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 29a7b8 │ │ │ │ ldr r2, [pc, #428] @ 29ab10 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29aabc │ │ │ │ ldr r1, [pc, #468] @ 29ab64 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #456] @ 29ab68 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #440] @ 29ab6c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #424] @ 29ab70 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 29a7b8 │ │ │ │ ldr r2, [pc, #304] @ 29ab10 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29aac8 │ │ │ │ ldr r1, [pc, #360] @ 29ab74 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #348] @ 29ab78 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #332] @ 29ab7c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #316] @ 29ab80 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #300] @ 29ab84 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 29a7b8 │ │ │ │ ldr r2, [pc, #280] @ 29ab88 │ │ │ │ add r2, pc, r2 │ │ │ │ b 29a7a8 │ │ │ │ ldr r2, [pc, #272] @ 29ab8c │ │ │ │ add r2, pc, r2 │ │ │ │ b 29a784 │ │ │ │ ldr r1, [pc, #264] @ 29ab90 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 29a860 │ │ │ │ ldr r3, [pc, #244] @ 29ab94 │ │ │ │ add r3, pc, r3 │ │ │ │ b 29a848 │ │ │ │ ldr r3, [pc, #236] @ 29ab98 │ │ │ │ add r3, pc, r3 │ │ │ │ b 29a8bc │ │ │ │ @@ -189625,57 +189625,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ @ instruction: 0x00770d9c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, r7, ip, ror #26 │ │ │ │ - rsbeq lr, r9, r0, rrx │ │ │ │ - @ instruction: 0x0057f294 │ │ │ │ - subseq pc, r7, ip, asr #6 │ │ │ │ + rsbeq lr, r9, r0, ror r0 │ │ │ │ + subseq pc, r7, r4, lsr #5 │ │ │ │ + subseq pc, r7, ip, asr r3 @ │ │ │ │ andeq r3, r0, r4, lsr #12 │ │ │ │ - subseq pc, r7, r4, lsr r2 @ │ │ │ │ + subseq pc, r7, r4, asr #4 │ │ │ │ + subseq pc, r7, r0, asr r2 @ │ │ │ │ + subseq pc, r7, ip, asr #4 │ │ │ │ + subseq pc, r7, r8, asr #4 │ │ │ │ + subseq pc, r7, r4, asr #4 │ │ │ │ subseq pc, r7, r0, asr #4 │ │ │ │ - subseq pc, r7, ip, lsr r2 @ │ │ │ │ - subseq pc, r7, r8, lsr r2 @ │ │ │ │ - subseq pc, r7, r4, lsr r2 @ │ │ │ │ - subseq pc, r7, r0, lsr r2 @ │ │ │ │ - strheq r5, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r1, ip, asr #29 │ │ │ │ + subseq pc, r7, r8, lsr #4 │ │ │ │ + rsbeq r5, r1, r8, lsr #29 │ │ │ │ subseq pc, r7, r8, lsl r2 @ │ │ │ │ - @ instruction: 0x00615e98 │ │ │ │ - subseq pc, r7, r8, lsl #4 │ │ │ │ rsbseq r0, r7, r4, lsl ip │ │ │ │ - subseq pc, r7, r0, lsl r1 @ │ │ │ │ - subseq pc, r7, r4, ror r0 @ │ │ │ │ - ldrsheq pc, [r7], #-8 @ │ │ │ │ - subseq pc, r7, ip, lsl #1 │ │ │ │ + subseq pc, r7, r0, lsr #2 │ │ │ │ + subseq pc, r7, r4, lsl #1 │ │ │ │ + subseq pc, r7, r8, lsl #2 │ │ │ │ + @ instruction: 0x0057f09c │ │ │ │ + ldrsheq pc, [r7], #-4 @ │ │ │ │ + subseq pc, r7, r4, lsl #1 │ │ │ │ subseq pc, r7, r4, ror #1 │ │ │ │ - subseq pc, r7, r4, ror r0 @ │ │ │ │ - ldrsbeq pc, [r7], #-4 @ │ │ │ │ - ldrsbeq pc, [r7], #-4 @ │ │ │ │ - subseq pc, r7, r8, asr #32 │ │ │ │ - subseq lr, r7, r8, lsr #31 │ │ │ │ - subseq pc, r7, ip, lsr #32 │ │ │ │ - ldrsbeq lr, [r7], #-240 @ 0xffffff10 │ │ │ │ - subseq lr, r7, ip, asr #31 │ │ │ │ - subseq lr, r7, ip, lsr #30 │ │ │ │ - ldrheq lr, [r7], #-240 @ 0xffffff10 │ │ │ │ - subseq lr, r7, r4, asr pc │ │ │ │ - subseq lr, r7, r0, lsr pc │ │ │ │ + subseq pc, r7, r4, ror #1 │ │ │ │ + subseq pc, r7, r8, asr r0 @ │ │ │ │ + ldrheq lr, [r7], #-248 @ 0xffffff08 │ │ │ │ + subseq pc, r7, ip, lsr r0 @ │ │ │ │ + subseq lr, r7, r0, ror #31 │ │ │ │ + ldrsbeq lr, [r7], #-252 @ 0xffffff04 │ │ │ │ subseq lr, r7, ip, lsr pc │ │ │ │ - subseq r4, r7, r0, ror #15 │ │ │ │ - ldrsbeq r4, [r7], #-116 @ 0xffffff8c │ │ │ │ + subseq lr, r7, r0, asr #31 │ │ │ │ + subseq lr, r7, r4, ror #30 │ │ │ │ + subseq lr, r7, r0, asr #30 │ │ │ │ + subseq lr, r7, ip, asr #30 │ │ │ │ + ldrsheq r4, [r7], #-112 @ 0xffffff90 │ │ │ │ + subseq r4, r7, r4, ror #15 │ │ │ │ + subseq lr, r7, r4, asr pc │ │ │ │ + ldrsheq r5, [pc], #-4 @ │ │ │ │ + subseq r5, pc, r8, ror #1 │ │ │ │ + ldrsbeq r5, [pc], #-12 @ │ │ │ │ + ldrsbeq r5, [pc], #-0 @ │ │ │ │ + subseq r5, pc, r4, asr #1 │ │ │ │ + rsbeq sp, r9, r0, lsr ip │ │ │ │ subseq lr, r7, r4, asr #30 │ │ │ │ - subseq r5, pc, r4, ror #1 │ │ │ │ - ldrsbeq r5, [pc], #-8 @ │ │ │ │ - subseq r5, pc, ip, asr #1 │ │ │ │ - subseq r5, pc, r0, asr #1 │ │ │ │ - ldrheq r5, [pc], #-4 @ │ │ │ │ - rsbeq sp, r9, r0, lsr #24 │ │ │ │ - subseq lr, r7, r4, lsr pc │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0029abb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189694,20 +189694,20 @@ │ │ │ │ bl 29bfcc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29ac14 │ │ │ │ ldr r1, [pc, #112] @ 29ac78 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4508 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745d60 │ │ │ │ + bl 745d70 │ │ │ │ ldr r2, [pc, #76] @ 29ac7c │ │ │ │ ldr r3, [pc, #64] @ 29ac74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -189720,15 +189720,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r8, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq ip, [fp], #-160 @ 0xffffff60 │ │ │ │ + subseq ip, fp, r0, asr #21 │ │ │ │ rsbseq r0, r7, r4, asr #15 │ │ │ │ │ │ │ │ 0029ac80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189747,20 +189747,20 @@ │ │ │ │ bl 29bdfc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29acf4 │ │ │ │ ldr r1, [pc, #148] @ 29ad68 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ad44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7464ec │ │ │ │ + bl 7464fc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #100] @ 29ad6c │ │ │ │ ldr r3, [pc, #88] @ 29ad64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -189777,22 +189777,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 29ad70 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 29acec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, ip, asr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, r7, r8, ror #26 │ │ │ │ + subseq lr, r7, r8, ror sp │ │ │ │ rsbseq r0, r7, ip, ror #13 │ │ │ │ - subseq lr, r7, r4, lsl #26 │ │ │ │ + subseq lr, r7, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 29afa8 │ │ │ │ @@ -189803,94 +189803,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 29afb0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldr r6, [pc, #492] @ 29afb4 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29af34 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ bl 1e37a8 │ │ │ │ ldr r3, [pc, #456] @ 29afb8 │ │ │ │ ldr r1, [pc, #456] @ 29afbc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 58c0dc │ │ │ │ + bl 58c0ec │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 29afc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58b8bc │ │ │ │ + bl 58b8cc │ │ │ │ ldr r1, [pc, #412] @ 29afc4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b8bc │ │ │ │ + bl 58b8cc │ │ │ │ ldr r1, [pc, #392] @ 29afc8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b8bc │ │ │ │ + bl 58b8cc │ │ │ │ ldr r1, [pc, #372] @ 29afcc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b8bc │ │ │ │ + bl 58b8cc │ │ │ │ ldr r1, [pc, #352] @ 29afd0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b8bc │ │ │ │ + bl 58b8cc │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 29aea0 │ │ │ │ mov r0, sp │ │ │ │ - bl 7cc884 │ │ │ │ + bl 7cc894 │ │ │ │ ldr r2, [pc, #300] @ 29afd4 │ │ │ │ ldr r1, [pc, #300] @ 29afd8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c254 │ │ │ │ + bl 58c264 │ │ │ │ ldr r1, [pc, #280] @ 29afdc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58fdec │ │ │ │ + bl 58fdfc │ │ │ │ mov r4, r0 │ │ │ │ - bl 7b02a4 │ │ │ │ + bl 7b02b4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6f69b8 │ │ │ │ + bl 6f69c8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7aad90 │ │ │ │ + bl 7aada0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29af20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29af88 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189915,43 +189915,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b723c │ │ │ │ + bl 7b724c │ │ │ │ b 29af20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 29afe4 │ │ │ │ ldr r1, [pc, #84] @ 29afe8 │ │ │ │ ldr r0, [pc, #84] @ 29afec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r0, r7, ip, asr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, r7, r0, asr #25 │ │ │ │ + ldrsbeq lr, [r7], #-192 @ 0xffffff40 │ │ │ │ rsbseq r0, r7, r0, lsr r6 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - subseq r0, pc, r8, lsl sp @ │ │ │ │ - @ instruction: 0x0057f09c │ │ │ │ - subseq fp, sp, ip, lsl ip │ │ │ │ - subseq fp, ip, r8, asr #4 │ │ │ │ - @ instruction: 0x0057f090 │ │ │ │ - subseq sl, r9, ip, lsr r0 │ │ │ │ - subseq lr, r7, ip, asr #23 │ │ │ │ - subseq fp, pc, ip, lsl r2 @ │ │ │ │ - subseq lr, r7, r4, asr #23 │ │ │ │ + subseq r0, pc, r8, lsr #26 │ │ │ │ + subseq pc, r7, ip, lsr #1 │ │ │ │ + subseq fp, sp, ip, lsr #24 │ │ │ │ + subseq fp, ip, r8, asr r2 │ │ │ │ + subseq pc, r7, r0, lsr #1 │ │ │ │ + subseq sl, r9, ip, asr #32 │ │ │ │ + ldrsbeq lr, [r7], #-188 @ 0xffffff44 │ │ │ │ + subseq fp, pc, ip, lsr #4 │ │ │ │ + ldrsbeq lr, [r7], #-180 @ 0xffffff4c │ │ │ │ ldrheq r0, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sp, r9, ip, lsl #15 │ │ │ │ - subseq r0, r7, r0, ror sp │ │ │ │ - subseq r0, r7, r8, lsl #27 │ │ │ │ + @ instruction: 0x0069d79c │ │ │ │ + subseq r0, r7, r0, lsl #27 │ │ │ │ + @ instruction: 0x00570d98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 29b1ac │ │ │ │ ldr r4, [pc, #420] @ 29b1b0 │ │ │ │ ldr r3, [pc, #420] @ 29b1b4 │ │ │ │ @@ -189961,37 +189961,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b0cc │ │ │ │ ldr r7, [pc, #368] @ 29b1b8 │ │ │ │ ldr r2, [pc, #368] @ 29b1bc │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 29b1c0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #324] @ 29b1c4 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 29b110 │ │ │ │ mov r0, r8 │ │ │ │ @@ -190017,23 +190017,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r1, [pc, #172] @ 29b1cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1cc0 │ │ │ │ b 29b0cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r1, [pc, #144] @ 29b1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1cc0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -190056,57 +190056,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 1e1cc0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 29b164 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r8, ror #7 │ │ │ │ - subseq lr, r7, r0, lsl #21 │ │ │ │ + @ instruction: 0x0057ea90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq sp, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - subseq lr, r7, r8, asr #20 │ │ │ │ + rsbeq sp, r9, r8, ror #13 │ │ │ │ + subseq lr, r7, r8, asr sl │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - subseq lr, r7, r4, lsr sl │ │ │ │ + subseq lr, r7, r4, asr #20 │ │ │ │ rsbseq r0, r7, r0, lsr #6 │ │ │ │ - ldrsbeq lr, [r7], #-156 @ 0xffffff64 │ │ │ │ - @ instruction: 0x0057e998 │ │ │ │ - @ instruction: 0x0057e990 │ │ │ │ + subseq lr, r7, ip, ror #19 │ │ │ │ + subseq lr, r7, r8, lsr #19 │ │ │ │ + subseq lr, r7, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 29b2b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b274 │ │ │ │ ldr r5, [pc, #164] @ 29b2b8 │ │ │ │ ldr r2, [pc, #164] @ 29b2bc │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #116] @ 29b2c0 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29b294 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190114,26 +190114,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r1, [pc, #32] @ 29b2c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1cc0 │ │ │ │ b 29b274 │ │ │ │ - subseq lr, r7, r4, lsr #17 │ │ │ │ - rsbeq sp, r9, ip, lsl #10 │ │ │ │ - subseq lr, r7, r0, lsl #17 │ │ │ │ - subseq lr, r7, ip, ror #16 │ │ │ │ - subseq lr, r7, r0, lsl #17 │ │ │ │ + ldrheq lr, [r7], #-132 @ 0xffffff7c │ │ │ │ + rsbeq sp, r9, ip, lsl r5 │ │ │ │ + @ instruction: 0x0057e890 │ │ │ │ + subseq lr, r7, ip, ror r8 │ │ │ │ + @ instruction: 0x0057e890 │ │ │ │ │ │ │ │ 0029b2c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 29b4b0 │ │ │ │ @@ -190146,46 +190146,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 29b4c4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 536880 │ │ │ │ + bl 536890 │ │ │ │ ldr ip, [pc, #348] @ 29b4c8 │ │ │ │ ldr r3, [pc, #348] @ 29b4cc │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7aa410 │ │ │ │ + bl 7aa420 │ │ │ │ ldr r3, [pc, #312] @ 29b4d0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 29b468 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -190194,15 +190194,15 @@ │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 58cebc │ │ │ │ + bl 58cecc │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -190252,17 +190252,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r4, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, r9, r8, lsr #8 │ │ │ │ - subseq lr, r6, r4, asr #17 │ │ │ │ - subseq lr, r6, r0, lsl lr │ │ │ │ + rsbeq sp, r9, r8, lsr r4 │ │ │ │ + ldrsbeq lr, [r6], #-132 @ 0xffffff7c │ │ │ │ + subseq lr, r6, r0, lsr #28 │ │ │ │ rsbseq r0, r7, r0, asr #1 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r1, r0, r0, ror r7 │ │ │ │ rsbseq pc, r6, r4, lsl #31 │ │ │ │ │ │ │ │ 0029b4d8 : │ │ │ │ @@ -190271,15 +190271,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 29b6f0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 589a14 │ │ │ │ + bl 589a24 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 29b6e8 │ │ │ │ ldr r9, [pc, #484] @ 29b6f4 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -190325,15 +190325,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 58a7c4 │ │ │ │ + bl 58a7d4 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 29b5f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ @@ -190396,16 +190396,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 29b6c0 │ │ │ │ - subseq lr, r6, r8, lsr #24 │ │ │ │ - subseq lr, r7, r8, asr #12 │ │ │ │ + subseq lr, r6, r8, lsr ip │ │ │ │ + subseq lr, r7, r8, asr r6 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0029b6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -190426,26 +190426,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 1e1240 │ │ │ │ ldr r5, [pc, #88] @ 29b7ac │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 536880 │ │ │ │ + bl 536890 │ │ │ │ ldr ip, [pc, #76] @ 29b7b0 │ │ │ │ ldr r3, [pc, #76] @ 29b7b4 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7aa410 │ │ │ │ + bl 7aa420 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -190464,29 +190464,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 29b888 │ │ │ │ ldr r4, [pc, #180] @ 29b88c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29b840 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29f288 │ │ │ │ @@ -190494,52 +190494,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 29b894 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq ip, r9, r8, asr #30 │ │ │ │ - subseq lr, r6, ip, ror #7 │ │ │ │ - subseq lr, r6, r0, asr #18 │ │ │ │ - subseq lr, r7, r8, lsl r3 │ │ │ │ - subseq lr, r7, ip, asr #4 │ │ │ │ + rsbeq ip, r9, r8, asr pc │ │ │ │ + ldrsheq lr, [r6], #-60 @ 0xffffffc4 │ │ │ │ + subseq lr, r6, r0, asr r9 │ │ │ │ + subseq lr, r7, r8, lsr #6 │ │ │ │ + subseq lr, r7, ip, asr r2 │ │ │ │ │ │ │ │ 0029b898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5833cc │ │ │ │ + bl 5833dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29b904 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ ldr ip, [pc, #128] @ 29b950 │ │ │ │ ldr r2, [pc, #128] @ 29b954 │ │ │ │ ldr r1, [pc, #128] @ 29b958 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a21bc │ │ │ │ ldr r3, [pc, #80] @ 29b95c │ │ │ │ ldr ip, [pc, #80] @ 29b960 │ │ │ │ @@ -190547,50 +190547,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq ip, r9, ip, asr #28 │ │ │ │ - ldrsheq lr, [r6], #-32 @ 0xffffffe0 │ │ │ │ - subseq lr, r6, r8, lsr r8 │ │ │ │ - rsbeq ip, r9, ip, lsl #28 │ │ │ │ - subseq lr, r7, ip, ror r2 │ │ │ │ - subseq lr, r7, r4, lsl #3 │ │ │ │ + rsbeq ip, r9, ip, asr lr │ │ │ │ + subseq lr, r6, r0, lsl #6 │ │ │ │ + subseq lr, r6, r8, asr #16 │ │ │ │ + rsbeq ip, r9, ip, lsl lr │ │ │ │ + subseq lr, r7, ip, lsl #5 │ │ │ │ + @ instruction: 0x0057e194 │ │ │ │ │ │ │ │ 0029b968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 29b9fc │ │ │ │ ldr r3, [pc, #124] @ 29ba00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58d5f8 │ │ │ │ + bl 58d608 │ │ │ │ ldr r1, [pc, #96] @ 29ba04 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5899fc │ │ │ │ + bl 589a0c │ │ │ │ ldr r2, [pc, #76] @ 29ba08 │ │ │ │ ldr r3, [pc, #64] @ 29ba00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -190618,25 +190618,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 29bc5c │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e19e4 │ │ │ │ ldr r4, [pc, #556] @ 29bc60 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ ldr ip, [pc, #544] @ 29bc64 │ │ │ │ ldr r2, [pc, #544] @ 29bc68 │ │ │ │ ldr r1, [pc, #544] @ 29bc6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 29bc48 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 29bc70 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -190726,19 +190726,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 29bb04 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 745a80 │ │ │ │ + bl 745a90 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7b3200 │ │ │ │ + bl 7b3210 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29bc14 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e10fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -190755,27 +190755,27 @@ │ │ │ │ bl 1e1cc0 │ │ │ │ b 29bb50 │ │ │ │ ldr r1, [pc, #60] @ 29bc8c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1cc0 │ │ │ │ b 29bbf4 │ │ │ │ - subseq r4, pc, ip, asr r1 @ │ │ │ │ + subseq r4, pc, ip, ror #2 │ │ │ │ rsbseq pc, r6, r4, asr #19 │ │ │ │ - ldrdeq ip, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - subseq lr, r6, ip, ror r1 │ │ │ │ - subseq lr, r6, r4, asr #13 │ │ │ │ - subseq lr, r7, r0, asr r1 │ │ │ │ + rsbeq ip, r9, r8, ror #25 │ │ │ │ + subseq lr, r6, ip, lsl #3 │ │ │ │ + ldrsbeq lr, [r6], #-100 @ 0xffffff9c │ │ │ │ + subseq lr, r7, r0, ror #2 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - subseq lr, r7, r8, lsl #2 │ │ │ │ - subseq lr, r7, r8, lsl #2 │ │ │ │ - rsbeq r2, r5, r4, lsl #19 │ │ │ │ - subseq lr, r7, r4, ror r0 │ │ │ │ - subseq lr, r7, r8, asr r0 │ │ │ │ - subseq sp, r7, r0, lsl #31 │ │ │ │ + subseq lr, r7, r8, lsl r1 │ │ │ │ + subseq lr, r7, r8, lsl r1 │ │ │ │ + @ instruction: 0x00652994 │ │ │ │ + subseq lr, r7, r4, lsl #1 │ │ │ │ + subseq lr, r7, r8, rrx │ │ │ │ + @ instruction: 0x0057df90 │ │ │ │ │ │ │ │ 0029bc90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -190785,26 +190785,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 29bcf8 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 561ff0 │ │ │ │ + bl 562000 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq pc, r6, r4, asr #14 │ │ │ │ andeq r1, r0, r4, asr #14 │ │ │ │ - ldrheq r9, [ip], #-128 @ 0xffffff80 │ │ │ │ + subseq r9, ip, r0, asr #17 │ │ │ │ │ │ │ │ 0029bcfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -190813,15 +190813,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 29bd54 │ │ │ │ ldr r3, [pc, #52] @ 29bd58 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7d3024 │ │ │ │ + bl 7d3034 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -190856,50 +190856,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq ip, r9, r0, ror r9 │ │ │ │ - subseq sp, r7, ip, ror lr │ │ │ │ - subseq sp, r7, r8, ror #25 │ │ │ │ + rsbeq ip, r9, r0, lsl #19 │ │ │ │ + subseq sp, r7, ip, lsl #29 │ │ │ │ + ldrsheq sp, [r7], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 0029bdf8 : │ │ │ │ b 2f744c │ │ │ │ │ │ │ │ 0029bdfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 1e1240 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ ldr ip, [pc, #104] @ 29be90 │ │ │ │ ldr r2, [pc, #104] @ 29be94 │ │ │ │ ldr r1, [pc, #104] @ 29be98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 2f7454 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -190910,26 +190910,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq ip, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - @ instruction: 0x0056dd94 │ │ │ │ - subseq lr, r6, r0, ror #5 │ │ │ │ + rsbeq ip, r9, r4, lsl #18 │ │ │ │ + subseq sp, r6, r4, lsr #27 │ │ │ │ + ldrsheq lr, [r6], #-32 @ 0xffffffe0 │ │ │ │ │ │ │ │ 0029be9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 54c4fc │ │ │ │ + bl 54c50c │ │ │ │ mov r4, r0 │ │ │ │ - bl 7b3200 │ │ │ │ + bl 7b3210 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bed0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e10fc │ │ │ │ mov r0, r5 │ │ │ │ @@ -190943,65 +190943,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 29bf50 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e19e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c564 │ │ │ │ + bl 58c574 │ │ │ │ ldr r1, [pc, #68] @ 29bf54 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589a08 │ │ │ │ + bl 589a18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b3200 │ │ │ │ + bl 7b3210 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bf38 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e10fc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r3, pc, r8, lsl #25 │ │ │ │ + @ instruction: 0x005f3c98 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0029bf58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 29bfc4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e19e4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c564 │ │ │ │ + bl 58c574 │ │ │ │ ldr r1, [pc, #68] @ 29bfc8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589a08 │ │ │ │ + bl 589a18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b3200 │ │ │ │ + bl 7b3210 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bfac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e10fc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r3, pc, r4, lsl ip @ │ │ │ │ + subseq r3, pc, r4, lsr #24 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0029bfcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -191009,32 +191009,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 29c09c │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 58d6c4 │ │ │ │ + bl 58d6d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29c068 │ │ │ │ ldr ip, [pc, #144] @ 29c0a0 │ │ │ │ ldr r2, [pc, #144] @ 29c0a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 1e1240 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 7d3024 │ │ │ │ + bl 7d3034 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -191046,28 +191046,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 29c0b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 29c0b4 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 29c048 │ │ │ │ - subseq sp, r7, r4, ror ip │ │ │ │ - subseq r3, pc, ip, lsl #23 │ │ │ │ - rsbeq ip, r9, r0, lsl r7 │ │ │ │ - subseq sp, r7, r0, ror ip │ │ │ │ - ldrsheq sp, [r7], #-180 @ 0xffffff4c │ │ │ │ - rsbeq ip, r9, r4, lsr #13 │ │ │ │ - subseq sp, r7, r0, lsl sl │ │ │ │ + subseq sp, r7, r4, lsl #25 │ │ │ │ + @ instruction: 0x005f3b9c │ │ │ │ + rsbeq ip, r9, r0, lsr #14 │ │ │ │ + subseq sp, r7, r0, lsl #25 │ │ │ │ + subseq sp, r7, r4, lsl #24 │ │ │ │ + strheq ip, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + subseq sp, r7, r0, lsr #20 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29c0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r8, pc, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 29c68c │ │ │ │ ldr r2, [pc, #1448] @ 29c690 │ │ │ │ @@ -191075,15 +191075,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 29c698 │ │ │ │ ldr r9, [pc, #1412] @ 29c69c │ │ │ │ ldr r2, [pc, #1412] @ 29c6a0 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -191101,524 +191101,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 29c6b0 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #1340] @ 29c6b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 29c6b8 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1324] @ 29c6bc │ │ │ │ ldr r2, [pc, #1324] @ 29c6c0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #1300] @ 29c6c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 29c6c8 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1284] @ 29c6cc │ │ │ │ ldr r2, [pc, #1284] @ 29c6d0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #1260] @ 29c6d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 29c6d8 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1244] @ 29c6dc │ │ │ │ ldr r2, [pc, #1244] @ 29c6e0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #1220] @ 29c6e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 29c6e8 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1204] @ 29c6ec │ │ │ │ ldr r2, [pc, #1204] @ 29c6f0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #1180] @ 29c6f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 29c6f8 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1164] @ 29c6fc │ │ │ │ ldr r2, [pc, #1164] @ 29c700 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #1140] @ 29c704 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1124] @ 29c708 │ │ │ │ ldr r2, [pc, #1124] @ 29c70c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 29c710 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ ldr r2, [pc, #1084] @ 29c714 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1068] @ 29c718 │ │ │ │ ldr r6, [pc, #1068] @ 29c71c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 29c720 │ │ │ │ ldr r3, [pc, #1060] @ 29c724 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ ldr r2, [pc, #1028] @ 29c728 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #1012] @ 29c72c │ │ │ │ ldr r6, [pc, #1012] @ 29c730 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 29c734 │ │ │ │ ldr r3, [pc, #1004] @ 29c738 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ ldr r2, [pc, #972] @ 29c73c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #956] @ 29c740 │ │ │ │ ldr r6, [pc, #956] @ 29c744 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 29c748 │ │ │ │ ldr r3, [pc, #948] @ 29c74c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ ldr r2, [pc, #916] @ 29c750 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 29c754 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #900] @ 29c758 │ │ │ │ ldr r2, [pc, #900] @ 29c75c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #876] @ 29c760 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 29c764 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #860] @ 29c768 │ │ │ │ ldr r2, [pc, #860] @ 29c76c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r2, [pc, #836] @ 29c770 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 29c774 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #820] @ 29c778 │ │ │ │ ldr r2, [pc, #820] @ 29c77c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r2, [pc, #796] @ 29c780 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 29c784 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #780] @ 29c788 │ │ │ │ ldr r2, [pc, #780] @ 29c78c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r2, [pc, #756] @ 29c790 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 29c794 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #740] @ 29c798 │ │ │ │ ldr r2, [pc, #740] @ 29c79c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r2, [pc, #716] @ 29c7a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 29c7a4 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #700] @ 29c7a8 │ │ │ │ ldr r2, [pc, #700] @ 29c7ac │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r2, [pc, #676] @ 29c7b0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 29c7b4 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #660] @ 29c7b8 │ │ │ │ ldr r2, [pc, #660] @ 29c7bc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #636] @ 29c7c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 29c7c4 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #620] @ 29c7c8 │ │ │ │ ldr r2, [pc, #620] @ 29c7cc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58e168 │ │ │ │ + bl 58e178 │ │ │ │ ldr r2, [pc, #596] @ 29c7d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r6, [pc, #580] @ 29c7d4 │ │ │ │ ldr r3, [pc, #580] @ 29c7d8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 58cc44 │ │ │ │ + bl 58cc54 │ │ │ │ ldr r2, [pc, #548] @ 29c7dc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 29c7e0 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r3, [pc, #532] @ 29c7e4 │ │ │ │ ldr r2, [pc, #532] @ 29c7e8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #508] @ 29c7ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r6, [pc, #492] @ 29c7f0 │ │ │ │ ldr r0, [pc, #492] @ 29c7f4 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cc44 │ │ │ │ + bl 58cc54 │ │ │ │ ldr r2, [pc, #456] @ 29c7f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58ead4 │ │ │ │ + bl 58eae4 │ │ │ │ ldr r6, [pc, #440] @ 29c7fc │ │ │ │ ldr r0, [pc, #440] @ 29c800 │ │ │ │ ldr r3, [pc, #440] @ 29c804 │ │ │ │ ldr r2, [pc, #440] @ 29c808 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ ldr r2, [pc, #404] @ 29c80c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 58ead4 │ │ │ │ - rsbeq ip, r9, r4, lsr #14 │ │ │ │ - ldrsbeq sp, [r6], #-168 @ 0xffffff58 │ │ │ │ - subseq lr, r6, r4, lsr #32 │ │ │ │ - subseq r5, sp, r8, ror pc │ │ │ │ + b 58eae4 │ │ │ │ + rsbeq ip, r9, r4, lsr r7 │ │ │ │ + subseq sp, r6, r8, ror #21 │ │ │ │ + subseq lr, r6, r4, lsr r0 │ │ │ │ + subseq r5, sp, r8, lsl #31 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - subseq sp, r7, r8, lsr ip │ │ │ │ + subseq sp, r7, r8, asr #24 │ │ │ │ ldrheq pc, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - subseq sp, r7, r8, lsr #22 │ │ │ │ - subseq sp, r7, ip, lsr #22 │ │ │ │ + subseq sp, r7, r8, lsr fp │ │ │ │ + subseq sp, r7, ip, lsr fp │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - subseq sp, r7, r0, lsl fp │ │ │ │ - ldrheq ip, [r7], #-164 @ 0xffffff5c │ │ │ │ + subseq sp, r7, r0, lsr #22 │ │ │ │ + subseq ip, r7, r4, asr #21 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - subseq sp, r7, r8, ror #21 │ │ │ │ - subseq r9, pc, r8, lsr #15 │ │ │ │ + ldrsheq sp, [r7], #-168 @ 0xffffff58 │ │ │ │ + ldrheq r9, [pc], #-120 @ │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - subseq sp, r7, ip, asr #21 │ │ │ │ - ldrsheq sp, [r7], #-168 @ 0xffffff58 │ │ │ │ + ldrsbeq sp, [r7], #-172 @ 0xffffff54 │ │ │ │ + subseq sp, r7, r8, lsl #22 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - ldrheq sp, [r7], #-160 @ 0xffffff60 │ │ │ │ - ldrheq sp, [r7], #-172 @ 0xffffff54 │ │ │ │ + subseq sp, r7, r0, asr #21 │ │ │ │ + subseq sp, r7, ip, asr #21 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - subseq sp, r7, r0, lsr #21 │ │ │ │ + ldrheq sp, [r7], #-160 @ 0xffffff60 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - @ instruction: 0x0057da9c │ │ │ │ + subseq sp, r7, ip, lsr #21 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x0057da98 │ │ │ │ + subseq sp, r7, r8, lsr #21 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - subseq sp, r7, r0, lsr #21 │ │ │ │ - subseq sp, r7, r0, lsl #21 │ │ │ │ + ldrheq sp, [r7], #-160 @ 0xffffff60 │ │ │ │ + @ instruction: 0x0057da90 │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - subseq sp, r6, r8, asr #21 │ │ │ │ + ldrsbeq sp, [r6], #-168 @ 0xffffff58 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - subseq sp, r7, r4, ror sl │ │ │ │ - subseq sp, r7, ip, asr #20 │ │ │ │ + subseq sp, r7, r4, lsl #21 │ │ │ │ + subseq sp, r7, ip, asr sl │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - subseq sp, r7, r4, asr sl │ │ │ │ + subseq sp, r7, r4, ror #20 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - subseq sp, r7, ip, asr sl │ │ │ │ - rsbeq r5, r0, r4, lsl #10 │ │ │ │ + subseq sp, r7, ip, ror #20 │ │ │ │ + rsbeq r5, r0, r4, lsl r5 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subseq sp, r7, r0, asr #20 │ │ │ │ - subseq sp, r7, r0, ror #20 │ │ │ │ + subseq sp, r7, r0, asr sl │ │ │ │ + subseq sp, r7, r0, ror sl │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - subseq sp, r7, ip, asr #20 │ │ │ │ - subseq sp, r7, r0, ror sl │ │ │ │ + subseq sp, r7, ip, asr sl │ │ │ │ + subseq sp, r7, r0, lsl #21 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - subseq sp, r7, ip, asr sl │ │ │ │ subseq sp, r7, ip, ror #20 │ │ │ │ + subseq sp, r7, ip, ror sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ - subseq sp, r7, r4, asr sl │ │ │ │ subseq sp, r7, r4, ror #20 │ │ │ │ + subseq sp, r7, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - subseq sp, r7, r0, asr sl │ │ │ │ - subseq sl, pc, r0, asr #31 │ │ │ │ + subseq sp, r7, r0, ror #20 │ │ │ │ + ldrsbeq sl, [pc], #-240 @ │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - subseq sp, r7, r0, asr sl │ │ │ │ subseq sp, r7, r0, ror #20 │ │ │ │ + subseq sp, r7, r0, ror sl │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - subseq sp, r7, r8, asr #20 │ │ │ │ - subseq sp, r7, r4, ror #20 │ │ │ │ + subseq sp, r7, r8, asr sl │ │ │ │ + subseq sp, r7, r4, ror sl │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - subseq sp, r7, ip, asr #20 │ │ │ │ - subseq sp, r7, r8, asr #20 │ │ │ │ + subseq sp, r7, ip, asr sl │ │ │ │ + subseq sp, r7, r8, asr sl │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - subseq sp, r7, r4, lsr sl │ │ │ │ - subseq sp, r7, r0, asr sl │ │ │ │ + subseq sp, r7, r4, asr #20 │ │ │ │ + subseq sp, r7, r0, ror #20 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - subseq sp, r7, r0, asr #20 │ │ │ │ - subseq sp, r7, r8, asr sl │ │ │ │ + subseq sp, r7, r0, asr sl │ │ │ │ + subseq sp, r7, r8, ror #20 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq sp, r7, r8, asr #20 │ │ │ │ - subseq sp, r7, r4, ror #8 │ │ │ │ + subseq sp, r7, r8, asr sl │ │ │ │ + subseq sp, r7, r4, ror r4 │ │ │ │ andeq r4, r0, r8, lsl r7 │ │ │ │ - subseq sp, r7, ip, lsr #20 │ │ │ │ - subseq r6, r9, r0, ror r5 │ │ │ │ + subseq sp, r7, ip, lsr sl │ │ │ │ + subseq r6, r9, r0, lsl #11 │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - subseq sp, r7, ip, lsr sl │ │ │ │ - subseq sp, r7, ip, lsr sl │ │ │ │ + subseq sp, r7, ip, asr #20 │ │ │ │ + subseq sp, r7, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 58d5f8 │ │ │ │ + bl 58d608 │ │ │ │ mov r1, r4 │ │ │ │ - bl 58d2ac │ │ │ │ + bl 58d2bc │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 29c860 │ │ │ │ ldr r1, [pc, #100] @ 29c8b0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58cfe8 │ │ │ │ + b 58cff8 │ │ │ │ ldr r3, [pc, #76] @ 29c8b4 │ │ │ │ ldr ip, [pc, #76] @ 29c8b8 │ │ │ │ ldr r1, [pc, #76] @ 29c8bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0057d794 │ │ │ │ - rsbeq fp, r9, r0, lsr #31 │ │ │ │ - subseq sp, r7, r8, ror r8 │ │ │ │ - subseq sp, r7, ip, asr r8 │ │ │ │ + subseq sp, r7, r4, lsr #15 │ │ │ │ + strheq fp, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + subseq sp, r7, r8, lsl #17 │ │ │ │ + subseq sp, r7, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 29ca18 │ │ │ │ ldr r2, [pc, #320] @ 29ca1c │ │ │ │ ldr r1, [pc, #320] @ 29ca20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895d0 │ │ │ │ + bl 5895e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c95c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895e0 │ │ │ │ + bl 5895f0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 29c9d0 │ │ │ │ bl 1e2878 │ │ │ │ cmp r0, #7 │ │ │ │ bls 29c9f4 │ │ │ │ ldr r1, [pc, #164] @ 29ca24 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -191656,41 +191656,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 29ca34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 29ca38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq fp, r9, r0, lsr pc │ │ │ │ - subseq sp, r6, r8, ror #5 │ │ │ │ - subseq sp, r6, r4, lsr r8 │ │ │ │ - subseq lr, r7, r8, lsl #25 │ │ │ │ - subseq lr, r7, r4, lsr ip │ │ │ │ - rsbeq fp, r9, r0, lsl lr │ │ │ │ - subseq sp, r7, r8, asr #13 │ │ │ │ - subseq sp, r7, r0, lsl #14 │ │ │ │ + rsbeq fp, r9, r0, asr #30 │ │ │ │ + ldrsheq sp, [r6], #-40 @ 0xffffffd8 │ │ │ │ + subseq sp, r6, r4, asr #16 │ │ │ │ + @ instruction: 0x0057ec98 │ │ │ │ + subseq lr, r7, r4, asr #24 │ │ │ │ + rsbeq fp, r9, r0, lsr #28 │ │ │ │ + ldrsbeq sp, [r7], #-104 @ 0xffffff98 │ │ │ │ + subseq sp, r7, r0, lsl r7 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #184] @ 29cb1c │ │ │ │ ldr r2, [pc, #184] @ 29cb20 │ │ │ │ ldr r1, [pc, #184] @ 29cb24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1e154c │ │ │ │ @@ -191721,17 +191721,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, r9, r8, lsr #27 │ │ │ │ - subseq sp, r6, ip, asr r1 │ │ │ │ - subseq sp, r6, r4, lsr #13 │ │ │ │ + strheq fp, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + subseq sp, r6, ip, ror #2 │ │ │ │ + ldrheq sp, [r6], #-100 @ 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cb8c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cb90 │ │ │ │ @@ -191739,27 +191739,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, r8, asr #25 │ │ │ │ - subseq sp, r6, r8, ror r0 │ │ │ │ - subseq sp, r6, r4, asr #11 │ │ │ │ + ldrdeq fp, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + subseq sp, r6, r8, lsl #1 │ │ │ │ + ldrsbeq sp, [r6], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cbfc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cc00 │ │ │ │ @@ -191767,53 +191767,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, r8, asr ip │ │ │ │ - subseq sp, r6, r8 │ │ │ │ - subseq sp, r6, r4, asr r5 │ │ │ │ + rsbeq fp, r9, r8, ror #24 │ │ │ │ + subseq sp, r6, r8, lsl r0 │ │ │ │ + subseq sp, r6, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cc64 │ │ │ │ ldr r2, [pc, #68] @ 29cc68 │ │ │ │ ldr r1, [pc, #68] @ 29cc6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r9, ip, ror #23 │ │ │ │ - @ instruction: 0x0056cf9c │ │ │ │ - subseq sp, r6, r8, ror #9 │ │ │ │ + strdeq fp, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + subseq ip, r6, ip, lsr #31 │ │ │ │ + ldrsheq sp, [r6], #-72 @ 0xffffffb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29ccd4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29ccd8 │ │ │ │ @@ -191821,79 +191821,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, r0, lsl #23 │ │ │ │ - subseq ip, r6, r0, lsr pc │ │ │ │ - subseq sp, r6, ip, ror r4 │ │ │ │ + @ instruction: 0x0069bb90 │ │ │ │ + subseq ip, r6, r0, asr #30 │ │ │ │ + subseq sp, r6, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cd3c │ │ │ │ ldr r2, [pc, #68] @ 29cd40 │ │ │ │ ldr r1, [pc, #68] @ 29cd44 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r9, r4, lsl fp │ │ │ │ - subseq ip, r6, r4, asr #29 │ │ │ │ - subseq sp, r6, r0, lsl r4 │ │ │ │ + rsbeq fp, r9, r4, lsr #22 │ │ │ │ + ldrsbeq ip, [r6], #-228 @ 0xffffff1c │ │ │ │ + subseq sp, r6, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cda4 │ │ │ │ ldr r2, [pc, #68] @ 29cda8 │ │ │ │ ldr r1, [pc, #68] @ 29cdac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r9, ip, lsr #21 │ │ │ │ - subseq ip, r6, ip, asr lr │ │ │ │ - subseq sp, r6, r8, lsr #7 │ │ │ │ + strheq fp, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + subseq ip, r6, ip, ror #28 │ │ │ │ + ldrheq sp, [r6], #-56 @ 0xffffffc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29ce14 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29ce18 │ │ │ │ @@ -191901,79 +191901,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, r0, asr #20 │ │ │ │ - ldrsheq ip, [r6], #-208 @ 0xffffff30 │ │ │ │ - subseq sp, r6, ip, lsr r3 │ │ │ │ + rsbeq fp, r9, r0, asr sl │ │ │ │ + subseq ip, r6, r0, lsl #28 │ │ │ │ + subseq sp, r6, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29ce7c │ │ │ │ ldr r2, [pc, #68] @ 29ce80 │ │ │ │ ldr r1, [pc, #68] @ 29ce84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq fp, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - subseq ip, r6, r4, lsl #27 │ │ │ │ - ldrsbeq sp, [r6], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq fp, r9, r4, ror #19 │ │ │ │ + @ instruction: 0x0056cd94 │ │ │ │ + subseq sp, r6, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cee4 │ │ │ │ ldr r2, [pc, #68] @ 29cee8 │ │ │ │ ldr r1, [pc, #68] @ 29ceec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r9, ip, ror #18 │ │ │ │ - subseq ip, r6, ip, lsl sp │ │ │ │ - subseq sp, r6, r8, ror #4 │ │ │ │ + rsbeq fp, r9, ip, ror r9 │ │ │ │ + subseq ip, r6, ip, lsr #26 │ │ │ │ + subseq sp, r6, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cf54 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cf58 │ │ │ │ @@ -191981,160 +191981,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, r0, lsl #18 │ │ │ │ - ldrheq ip, [r6], #-192 @ 0xffffff40 │ │ │ │ - ldrsheq sp, [r6], #-28 @ 0xffffffe4 │ │ │ │ + rsbeq fp, r9, r0, lsl r9 │ │ │ │ + subseq ip, r6, r0, asr #25 │ │ │ │ + subseq sp, r6, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cfbc │ │ │ │ ldr r2, [pc, #68] @ 29cfc0 │ │ │ │ ldr r1, [pc, #68] @ 29cfc4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0069b894 │ │ │ │ - subseq ip, r6, r4, asr #24 │ │ │ │ - @ instruction: 0x0056d190 │ │ │ │ + rsbeq fp, r9, r4, lsr #17 │ │ │ │ + subseq ip, r6, r4, asr ip │ │ │ │ + subseq sp, r6, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #332] @ 29d140 │ │ │ │ ldr r2, [pc, #332] @ 29d144 │ │ │ │ ldr r1, [pc, #332] @ 29d148 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 29d0d0 │ │ │ │ ldr r0, [pc, #292] @ 29d14c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r1, [pc, #284] @ 29d150 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58b654 │ │ │ │ + bl 58b664 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29d070 │ │ │ │ ldr r1, [pc, #256] @ 29d154 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 58ba04 │ │ │ │ + bl 58ba14 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 29d098 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 58d5f8 │ │ │ │ + bl 58d608 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 58cc14 │ │ │ │ + bl 58cc24 │ │ │ │ ldr r1, [pc, #168] @ 29d158 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58b810 │ │ │ │ + bl 58b820 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d0e4 │ │ │ │ mov r4, #0 │ │ │ │ b 29d070 │ │ │ │ ldr r0, [pc, #132] @ 29d15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ mov r5, r0 │ │ │ │ b 29d04c │ │ │ │ ldr r2, [pc, #116] @ 29d160 │ │ │ │ ldr r1, [pc, #116] @ 29d164 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 29d168 │ │ │ │ ldr r3, [pc, #104] @ 29d16c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 58ec38 │ │ │ │ + bl 58ec48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d0c8 │ │ │ │ ldr r1, [pc, #72] @ 29d170 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58cfe8 │ │ │ │ + bl 58cff8 │ │ │ │ mov r4, r0 │ │ │ │ b 29d070 │ │ │ │ - rsbeq fp, r9, r8, lsl r8 │ │ │ │ - subseq ip, r6, ip, asr #23 │ │ │ │ - subseq sp, r6, r8, lsl r1 │ │ │ │ - subseq sp, r7, r8, lsl r1 │ │ │ │ - subseq sp, r7, ip, lsl r1 │ │ │ │ - ldrheq lr, [lr], #-164 @ 0xffffff5c │ │ │ │ - ldrheq sp, [r7], #-12 │ │ │ │ - subseq sp, r7, r8, lsl #1 │ │ │ │ - rsbeq fp, r9, r4, lsr #14 │ │ │ │ - subseq lr, r6, r4, lsl #25 │ │ │ │ - ldrsbeq ip, [r7], #-240 @ 0xffffff10 │ │ │ │ + rsbeq fp, r9, r8, lsr #16 │ │ │ │ + ldrsbeq ip, [r6], #-188 @ 0xffffff44 │ │ │ │ + subseq sp, r6, r8, lsr #2 │ │ │ │ + subseq sp, r7, r8, lsr #2 │ │ │ │ + subseq sp, r7, ip, lsr #2 │ │ │ │ + subseq lr, lr, r4, asr #21 │ │ │ │ + subseq sp, r7, ip, asr #1 │ │ │ │ + @ instruction: 0x0057d098 │ │ │ │ + rsbeq fp, r9, r4, lsr r7 │ │ │ │ + @ instruction: 0x0056ec94 │ │ │ │ + subseq ip, r7, r0, ror #31 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - subseq ip, r7, r0, asr #18 │ │ │ │ + subseq ip, r7, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 29d1dc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 29d1e0 │ │ │ │ @@ -192142,55 +192142,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, ip, ror r6 │ │ │ │ - subseq ip, r6, ip, lsr #20 │ │ │ │ - subseq ip, r6, r8, ror pc │ │ │ │ + rsbeq fp, r9, ip, lsl #13 │ │ │ │ + subseq ip, r6, ip, lsr sl │ │ │ │ + subseq ip, r6, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 29d248 │ │ │ │ ldr r2, [pc, #72] @ 29d24c │ │ │ │ ldr r1, [pc, #72] @ 29d250 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r9, ip, lsl #12 │ │ │ │ - ldrheq ip, [r6], #-156 @ 0xffffff64 │ │ │ │ - subseq ip, r6, r8, lsl #30 │ │ │ │ + rsbeq fp, r9, ip, lsl r6 │ │ │ │ + subseq ip, r6, ip, asr #19 │ │ │ │ + subseq ip, r6, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 29d2bc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 29d2c0 │ │ │ │ @@ -192198,55 +192198,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0069b59c │ │ │ │ - subseq ip, r6, ip, asr #18 │ │ │ │ - @ instruction: 0x0056ce98 │ │ │ │ + rsbeq fp, r9, ip, lsr #11 │ │ │ │ + subseq ip, r6, ip, asr r9 │ │ │ │ + subseq ip, r6, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 29d328 │ │ │ │ ldr r2, [pc, #72] @ 29d32c │ │ │ │ ldr r1, [pc, #72] @ 29d330 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r9, ip, lsr #10 │ │ │ │ - ldrsbeq ip, [r6], #-140 @ 0xffffff74 │ │ │ │ - subseq ip, r6, r8, lsr #28 │ │ │ │ + rsbeq fp, r9, ip, lsr r5 │ │ │ │ + subseq ip, r6, ip, ror #17 │ │ │ │ + subseq ip, r6, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 29d3a0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 29d3a4 │ │ │ │ @@ -192254,29 +192254,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq fp, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq ip, r6, ip, ror #16 │ │ │ │ - ldrheq ip, [r6], #-216 @ 0xffffff28 │ │ │ │ + rsbeq fp, r9, ip, asr #9 │ │ │ │ + subseq ip, r6, ip, ror r8 │ │ │ │ + subseq ip, r6, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 29d47c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192292,26 +192292,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #124] @ 29d490 │ │ │ │ ldr r3, [pc, #124] @ 29d494 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74db0c │ │ │ │ + bl 74db1c │ │ │ │ ldr r2, [pc, #88] @ 29d498 │ │ │ │ ldr r3, [pc, #64] @ 29d484 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192321,19 +192321,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, r9, ip, asr #8 │ │ │ │ + rsbeq fp, r9, ip, asr r4 │ │ │ │ rsbseq lr, r6, ip, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r6, ip, lsr #26 │ │ │ │ - ldrsbeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ + subseq ip, r6, ip, lsr sp │ │ │ │ + subseq ip, r6, r8, ror #15 │ │ │ │ rsbseq sp, r6, r0, ror #31 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ ldrheq sp, [r6], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192353,24 +192353,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ac504 │ │ │ │ + bl 7ac514 │ │ │ │ ldr r2, [pc, #80] @ 29d57c │ │ │ │ ldr r3, [pc, #64] @ 29d570 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192380,19 +192380,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, r9, ip, asr r3 │ │ │ │ + rsbeq fp, r9, ip, ror #6 │ │ │ │ rsbseq sp, r6, ip, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r6, ip, lsr ip │ │ │ │ - subseq ip, r6, r8, ror #13 │ │ │ │ + subseq ip, r6, ip, asr #24 │ │ │ │ + ldrsheq ip, [r6], #-104 @ 0xffffff98 │ │ │ │ rsbseq sp, r6, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 29d658 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -192410,24 +192410,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac504 │ │ │ │ + bl 7ac514 │ │ │ │ ldr r2, [pc, #92] @ 29d66c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 29d660 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -192440,19 +192440,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, r9, r8, ror r2 │ │ │ │ + rsbeq fp, r9, r8, lsl #5 │ │ │ │ rsbseq sp, r6, r8, asr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r6, r8, asr fp │ │ │ │ - subseq ip, r6, r4, lsl #12 │ │ │ │ + subseq ip, r6, r8, ror #22 │ │ │ │ + subseq ip, r6, r4, lsl r6 │ │ │ │ rsbseq sp, r6, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 29d758 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192470,31 +192470,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745770 │ │ │ │ + bl 745780 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d714 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1eb448 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 745228 │ │ │ │ + bl 745238 │ │ │ │ ldr r2, [pc, #80] @ 29d76c │ │ │ │ ldr r3, [pc, #64] @ 29d760 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192504,19 +192504,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x0069b198 │ │ │ │ rsbseq sp, r6, r8, asr sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r6, r8, ror #20 │ │ │ │ - subseq ip, r6, r4, lsl r5 │ │ │ │ + subseq ip, r6, r8, ror sl │ │ │ │ + subseq ip, r6, r4, lsr #10 │ │ │ │ ldrsbeq sp, [r6], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d7bc │ │ │ │ ldr r2, [pc, #52] @ 29d7c0 │ │ │ │ @@ -192524,221 +192524,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq fp, r9, r4, lsl #1 │ │ │ │ - subseq ip, r6, r4, lsr r4 │ │ │ │ - subseq ip, r6, r0, lsl #19 │ │ │ │ + @ instruction: 0x0069b094 │ │ │ │ + subseq ip, r6, r4, asr #8 │ │ │ │ + @ instruction: 0x0056c990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d814 │ │ │ │ ldr r2, [pc, #52] @ 29d818 │ │ │ │ ldr r1, [pc, #52] @ 29d81c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq fp, r9, ip, lsr #32 │ │ │ │ - ldrsbeq ip, [r6], #-60 @ 0xffffffc4 │ │ │ │ - subseq ip, r6, r8, lsr #18 │ │ │ │ + rsbeq fp, r9, ip, lsr r0 │ │ │ │ + subseq ip, r6, ip, ror #7 │ │ │ │ + subseq ip, r6, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d86c │ │ │ │ ldr r2, [pc, #52] @ 29d870 │ │ │ │ ldr r1, [pc, #52] @ 29d874 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - ldrdeq sl, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - subseq ip, r6, r4, lsl #7 │ │ │ │ - ldrsbeq ip, [r6], #-128 @ 0xffffff80 │ │ │ │ + rsbeq sl, r9, r4, ror #31 │ │ │ │ + @ instruction: 0x0056c394 │ │ │ │ + subseq ip, r6, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d8c4 │ │ │ │ ldr r2, [pc, #52] @ 29d8c8 │ │ │ │ ldr r1, [pc, #52] @ 29d8cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq sl, r9, ip, ror pc │ │ │ │ - subseq ip, r6, ip, lsr #6 │ │ │ │ - subseq ip, r6, r8, ror r8 │ │ │ │ + rsbeq sl, r9, ip, lsl #31 │ │ │ │ + subseq ip, r6, ip, lsr r3 │ │ │ │ + subseq ip, r6, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d91c │ │ │ │ ldr r2, [pc, #52] @ 29d920 │ │ │ │ ldr r1, [pc, #52] @ 29d924 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq sl, r9, r4, lsr #30 │ │ │ │ - ldrsbeq ip, [r6], #-36 @ 0xffffffdc │ │ │ │ - subseq ip, r6, r0, lsr #16 │ │ │ │ + rsbeq sl, r9, r4, lsr pc │ │ │ │ + subseq ip, r6, r4, ror #5 │ │ │ │ + subseq ip, r6, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d974 │ │ │ │ ldr r2, [pc, #52] @ 29d978 │ │ │ │ ldr r1, [pc, #52] @ 29d97c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq sl, r9, ip, asr #29 │ │ │ │ - subseq ip, r6, ip, ror r2 │ │ │ │ - subseq ip, r6, r8, asr #15 │ │ │ │ + ldrdeq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + subseq ip, r6, ip, lsl #5 │ │ │ │ + ldrsbeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d9cc │ │ │ │ ldr r2, [pc, #52] @ 29d9d0 │ │ │ │ ldr r1, [pc, #52] @ 29d9d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq sl, r9, r4, ror lr │ │ │ │ - subseq ip, r6, r4, lsr #4 │ │ │ │ - subseq ip, r6, r0, ror r7 │ │ │ │ + rsbeq sl, r9, r4, lsl #29 │ │ │ │ + subseq ip, r6, r4, lsr r2 │ │ │ │ + subseq ip, r6, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29da24 │ │ │ │ ldr r2, [pc, #52] @ 29da28 │ │ │ │ ldr r1, [pc, #52] @ 29da2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq sl, r9, ip, lsl lr │ │ │ │ - subseq ip, r6, ip, asr #3 │ │ │ │ - subseq ip, r6, r8, lsl r7 │ │ │ │ + rsbeq sl, r9, ip, lsr #28 │ │ │ │ + ldrsbeq ip, [r6], #-28 @ 0xffffffe4 │ │ │ │ + subseq ip, r6, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29da7c │ │ │ │ ldr r2, [pc, #52] @ 29da80 │ │ │ │ ldr r1, [pc, #52] @ 29da84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq sl, r9, r4, asr #27 │ │ │ │ - subseq ip, r6, r4, ror r1 │ │ │ │ - subseq ip, r6, r0, asr #13 │ │ │ │ + ldrdeq sl, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + subseq ip, r6, r4, lsl #3 │ │ │ │ + ldrsbeq ip, [r6], #-96 @ 0xffffffa0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29dad8 │ │ │ │ ldr r2, [pc, #56] @ 29dadc │ │ │ │ ldr r1, [pc, #56] @ 29dae0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - rsbeq sl, r9, ip, ror #26 │ │ │ │ - subseq ip, r6, ip, lsl r1 │ │ │ │ - subseq ip, r6, r8, ror #12 │ │ │ │ + rsbeq sl, r9, ip, ror sp │ │ │ │ + subseq ip, r6, ip, lsr #2 │ │ │ │ + subseq ip, r6, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 29dbe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192755,30 +192755,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df20 │ │ │ │ + bl 74df30 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29dbc4 │ │ │ │ cmp r1, #0 │ │ │ │ beq 29db84 │ │ │ │ mov r0, r1 │ │ │ │ - bl 746b08 │ │ │ │ + bl 746b18 │ │ │ │ ldr r2, [pc, #112] @ 29dbfc │ │ │ │ ldr r3, [pc, #96] @ 29dbf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192793,22 +192793,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 1eab24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29db84 │ │ │ │ - bl 746b08 │ │ │ │ + bl 746b18 │ │ │ │ b 29db84 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, r4, lsl sp │ │ │ │ + rsbeq sl, r9, r4, lsr #26 │ │ │ │ rsbseq sp, r6, r4, ror #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsheq ip, [r6], #-84 @ 0xffffffac │ │ │ │ - subseq ip, r6, r0, lsr #1 │ │ │ │ + subseq ip, r6, r4, lsl #12 │ │ │ │ + ldrheq ip, [r6], #-0 │ │ │ │ rsbseq sp, r6, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 29dd68 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -192825,15 +192825,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #276] @ 29dd7c │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -192874,15 +192874,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74e22c │ │ │ │ + bl 74e23c │ │ │ │ ldr r2, [pc, #88] @ 29dd84 │ │ │ │ ldr r3, [pc, #64] @ 29dd70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192892,19 +192892,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strdeq sl, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, r9, r8, lsl #24 │ │ │ │ rsbseq sp, r6, r8, asr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq ip, [r6], #-72 @ 0xffffffb8 │ │ │ │ - subseq fp, r6, r4, lsl #31 │ │ │ │ + subseq ip, r6, r8, ror #9 │ │ │ │ + @ instruction: 0x0056bf94 │ │ │ │ rsbseq sp, r6, ip, lsl #15 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ rsbseq sp, r6, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -192924,15 +192924,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -192950,17 +192950,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 29de04 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 745770 │ │ │ │ + bl 745780 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 745228 │ │ │ │ + bl 745238 │ │ │ │ ldr r2, [pc, #84] @ 29deb8 │ │ │ │ ldr r3, [pc, #68] @ 29deac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192971,19 +192971,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, r0, ror sl │ │ │ │ + rsbeq sl, r9, r0, lsl #21 │ │ │ │ rsbseq sp, r6, r0, asr #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r6, ip, asr #6 │ │ │ │ - ldrsheq fp, [r6], #-216 @ 0xffffff28 │ │ │ │ + subseq ip, r6, ip, asr r3 │ │ │ │ + subseq fp, r6, r8, lsl #28 │ │ │ │ @ instruction: 0x0076d590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 29df30 │ │ │ │ ldr r2, [pc, #92] @ 29df34 │ │ │ │ @@ -192991,32 +192991,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29df14 │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r8, lsr r9 │ │ │ │ - subseq fp, r6, r8, ror #25 │ │ │ │ - subseq ip, r6, r4, lsr r2 │ │ │ │ + rsbeq sl, r9, r8, asr #18 │ │ │ │ + ldrsheq fp, [r6], #-200 @ 0xffffff38 │ │ │ │ + subseq ip, r6, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29dfb4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29dfb8 │ │ │ │ @@ -193024,32 +193024,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq sl, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - subseq fp, r6, r4, ror #24 │ │ │ │ - ldrheq ip, [r6], #-16 │ │ │ │ + rsbeq sl, r9, r4, asr #17 │ │ │ │ + subseq fp, r6, r4, ror ip │ │ │ │ + subseq ip, r6, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e038 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e03c │ │ │ │ @@ -193057,32 +193057,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, r9, r0, lsr r8 │ │ │ │ - subseq fp, r6, r0, ror #23 │ │ │ │ - subseq ip, r6, ip, lsr #2 │ │ │ │ + rsbeq sl, r9, r0, asr #16 │ │ │ │ + ldrsheq fp, [r6], #-176 @ 0xffffff50 │ │ │ │ + subseq ip, r6, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e0bc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e0c0 │ │ │ │ @@ -193090,32 +193090,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, r9, ip, lsr #15 │ │ │ │ - subseq fp, r6, ip, asr fp │ │ │ │ - subseq ip, r6, r8, lsr #1 │ │ │ │ + strheq sl, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + subseq fp, r6, ip, ror #22 │ │ │ │ + ldrheq ip, [r6], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e140 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e144 │ │ │ │ @@ -193123,32 +193123,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, r9, r8, lsr #14 │ │ │ │ - ldrsbeq fp, [r6], #-168 @ 0xffffff58 │ │ │ │ - subseq ip, r6, r4, lsr #32 │ │ │ │ + rsbeq sl, r9, r8, lsr r7 │ │ │ │ + subseq fp, r6, r8, ror #21 │ │ │ │ + subseq ip, r6, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e1c4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e1c8 │ │ │ │ @@ -193156,32 +193156,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, r9, r4, lsr #13 │ │ │ │ - subseq fp, r6, r4, asr sl │ │ │ │ - subseq fp, r6, r0, lsr #31 │ │ │ │ + strheq sl, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + subseq fp, r6, r4, ror #20 │ │ │ │ + ldrheq fp, [r6], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e248 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e24c │ │ │ │ @@ -193189,32 +193189,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, r9, r0, lsr #12 │ │ │ │ - ldrsbeq fp, [r6], #-144 @ 0xffffff70 │ │ │ │ - subseq fp, r6, ip, lsl pc │ │ │ │ + rsbeq sl, r9, r0, lsr r6 │ │ │ │ + subseq fp, r6, r0, ror #19 │ │ │ │ + subseq fp, r6, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e2cc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e2d0 │ │ │ │ @@ -193222,32 +193222,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0069a59c │ │ │ │ - subseq fp, r6, ip, asr #18 │ │ │ │ - @ instruction: 0x0056be98 │ │ │ │ + rsbeq sl, r9, ip, lsr #11 │ │ │ │ + subseq fp, r6, ip, asr r9 │ │ │ │ + subseq fp, r6, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e350 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e354 │ │ │ │ @@ -193255,32 +193255,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, r9, r8, lsl r5 │ │ │ │ - subseq fp, r6, r8, asr #17 │ │ │ │ - subseq fp, r6, r4, lsl lr │ │ │ │ + rsbeq sl, r9, r8, lsr #10 │ │ │ │ + ldrsbeq fp, [r6], #-136 @ 0xffffff78 │ │ │ │ + subseq fp, r6, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 29e3ec │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -193289,15 +193289,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4293c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e3cc │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -193309,32 +193309,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0069a490 │ │ │ │ - subseq fp, r6, r8, lsl #27 │ │ │ │ - subseq fp, r6, ip, lsr r8 │ │ │ │ + rsbeq sl, r9, r0, lsr #9 │ │ │ │ + @ instruction: 0x0056bd98 │ │ │ │ + subseq fp, r6, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 29e4b0 │ │ │ │ ldr r2, [pc, #160] @ 29e4b4 │ │ │ │ ldr r1, [pc, #160] @ 29e4b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1e154c │ │ │ │ @@ -193358,17 +193358,17 @@ │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e154c │ │ │ │ - strdeq sl, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq fp, r6, ip, lsr #15 │ │ │ │ - ldrsheq fp, [r6], #-200 @ 0xffffff38 │ │ │ │ + rsbeq sl, r9, ip, lsl #8 │ │ │ │ + ldrheq fp, [r6], #-124 @ 0xffffff84 │ │ │ │ + subseq fp, r6, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 29e5c0 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -193377,15 +193377,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 29e5c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #196] @ 29e5cc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e570 │ │ │ │ @@ -193417,30 +193417,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq sl, r9, ip, lsr r3 │ │ │ │ - subseq fp, r6, ip, lsr #24 │ │ │ │ - subseq fp, r6, r0, ror #13 │ │ │ │ - subseq sp, sp, ip, asr #29 │ │ │ │ - subseq fp, r7, r4, lsr #26 │ │ │ │ - subseq fp, r7, r8, lsl ip │ │ │ │ - subseq fp, r7, ip, asr #22 │ │ │ │ + rsbeq sl, r9, ip, asr #6 │ │ │ │ + subseq fp, r6, ip, lsr ip │ │ │ │ + ldrsheq fp, [r6], #-96 @ 0xffffffa0 │ │ │ │ + ldrsbeq sp, [sp], #-236 @ 0xffffff14 │ │ │ │ + subseq fp, r7, r4, lsr sp │ │ │ │ + subseq fp, r7, r8, lsr #24 │ │ │ │ + subseq fp, r7, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 29e758 │ │ │ │ ldr ip, [pc, #356] @ 29e75c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193467,39 +193467,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74db0c │ │ │ │ + bl 74db1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e704 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e6d0 │ │ │ │ mov r1, r4 │ │ │ │ bl 43a46c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e6cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 746aac │ │ │ │ + bl 746abc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 29e710 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e6f4 │ │ │ │ mov r1, r4 │ │ │ │ bl 43a46c │ │ │ │ @@ -193509,15 +193509,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 29ca3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1e1f24 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #92] @ 29e774 │ │ │ │ ldr r3, [pc, #64] @ 29e75c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -193532,17 +193532,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r6, r0, lsl #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq ip, [r6], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - subseq fp, r6, ip, ror r5 │ │ │ │ - rsbeq sl, r9, r8, asr #3 │ │ │ │ - subseq fp, r6, r8, asr #21 │ │ │ │ + subseq fp, r6, ip, lsl #11 │ │ │ │ + ldrdeq sl, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq fp, [r6], #-168 @ 0xffffff58 │ │ │ │ ldrsbeq ip, [r6], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 29ea0c │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -193559,15 +193559,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -193683,15 +193683,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74df20 │ │ │ │ + bl 74df30 │ │ │ │ ldr r2, [pc, #88] @ 29ea28 │ │ │ │ ldr r3, [pc, #64] @ 29ea14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -193701,19 +193701,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, r0, lsl #1 │ │ │ │ + @ instruction: 0x0069a090 │ │ │ │ rsbseq ip, r6, r0, asr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq fp, r6, r0, ror #18 │ │ │ │ - subseq fp, r6, ip, lsl #8 │ │ │ │ + subseq fp, r6, r0, ror r9 │ │ │ │ + subseq fp, r6, ip, lsl r4 │ │ │ │ rsbseq ip, r6, ip, asr #23 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ rsbseq ip, r6, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -193733,24 +193733,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 29eca4 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e39b8 │ │ │ │ @@ -193776,20 +193776,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 29ecb4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e09c │ │ │ │ + bl 58e0ac │ │ │ │ ldr r2, [pc, #372] @ 29ecb8 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e900 │ │ │ │ + bl 58e910 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -193840,56 +193840,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 29ecc8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e09c │ │ │ │ + bl 58e0ac │ │ │ │ ldr r2, [pc, #136] @ 29eccc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 29ecd0 │ │ │ │ - bl 58e900 │ │ │ │ + bl 58e910 │ │ │ │ ldr r3, [pc, #120] @ 29ecd4 │ │ │ │ ldr r2, [pc, #120] @ 29ecd8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58df28 │ │ │ │ + bl 58df38 │ │ │ │ ldr r2, [pc, #96] @ 29ecdc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e900 │ │ │ │ + bl 58e910 │ │ │ │ b 29eaf4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, r9, ip, asr #27 │ │ │ │ + ldrdeq r9, [r9], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0x0076c99c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq fp, r6, r4, ror #2 │ │ │ │ - ldrheq fp, [r6], #-96 @ 0xffffffa0 │ │ │ │ + subseq fp, r6, r4, ror r1 │ │ │ │ + subseq fp, r6, r0, asr #13 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - subseq fp, r7, r4, lsr r7 │ │ │ │ + subseq fp, r7, r4, asr #14 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - subseq fp, r7, r8, lsl r7 │ │ │ │ + subseq fp, r7, r8, lsr #14 │ │ │ │ rsbseq ip, r6, r4, lsr #16 │ │ │ │ - subseq fp, r7, ip, lsr #11 │ │ │ │ + ldrheq fp, [r7], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - subseq fp, r7, ip, lsl #11 │ │ │ │ - subseq fp, r7, ip, lsr #11 │ │ │ │ + @ instruction: 0x0057b59c │ │ │ │ + ldrheq fp, [r7], #-92 @ 0xffffffa4 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - subseq fp, r7, r0, lsr #11 │ │ │ │ + ldrheq fp, [r7], #-80 @ 0xffffffb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 29f08c │ │ │ │ ldr ip, [pc, #916] @ 29f090 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193919,32 +193919,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74e22c │ │ │ │ + bl 74e23c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ee80 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 29f0a8 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -193985,18 +193985,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 29ee78 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 746b64 │ │ │ │ + bl 746b74 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #536] @ 29f0ac │ │ │ │ ldr r3, [pc, #504] @ 29f090 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -194048,15 +194048,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 29f0bc │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ee7c │ │ │ │ ldr r1, [pc, #308] @ 29f0c0 │ │ │ │ ldr r3, [pc, #308] @ 29f0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 29f0c8 │ │ │ │ @@ -194066,28 +194066,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 29f0cc │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ee7c │ │ │ │ ldr r3, [pc, #252] @ 29f0d0 │ │ │ │ ldr ip, [pc, #252] @ 29f0d4 │ │ │ │ ldr r1, [pc, #252] @ 29f0d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 29f0dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ee7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 29f0e0 │ │ │ │ ldr r1, [pc, #212] @ 29f0e4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -194096,15 +194096,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 29f0ec │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ee7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 29f0f0 │ │ │ │ ldr r1, [pc, #160] @ 29f0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -194113,46 +194113,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 29f0fc │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ee7c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [r6], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq ip, [r6], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq r9, r9, ip, asr #21 │ │ │ │ - subseq sl, r6, ip, ror lr │ │ │ │ - subseq fp, r6, r4, asr #7 │ │ │ │ + ldrdeq r9, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + subseq sl, r6, ip, lsl #29 │ │ │ │ + ldrsbeq fp, [r6], #-52 @ 0xffffffcc │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ rsbseq ip, r6, r0, ror #10 │ │ │ │ - subseq fp, r7, ip, asr r3 │ │ │ │ - strheq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - subseq fp, r7, r4, ror #2 │ │ │ │ + subseq fp, r7, ip, ror #6 │ │ │ │ + rsbeq r9, r9, ip, asr #17 │ │ │ │ + subseq fp, r7, r4, ror r1 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - subseq fp, r7, r0, lsr #6 │ │ │ │ - rsbeq r9, r9, r8, ror r8 │ │ │ │ - subseq fp, r7, ip, lsl r1 │ │ │ │ + subseq fp, r7, r0, lsr r3 │ │ │ │ + rsbeq r9, r9, r8, lsl #17 │ │ │ │ + subseq fp, r7, ip, lsr #2 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbeq r9, r9, r4, lsr r8 │ │ │ │ - ldrsheq fp, [r7], #-48 @ 0xffffffd0 │ │ │ │ - subseq fp, r7, r8, ror #1 │ │ │ │ + rsbeq r9, r9, r4, asr #16 │ │ │ │ + subseq fp, r7, r0, lsl #8 │ │ │ │ + ldrsheq fp, [r7], #-8 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - ldrsbeq fp, [r7], #-32 @ 0xffffffe0 │ │ │ │ - subseq fp, r7, ip, lsr #1 │ │ │ │ - strdeq r9, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + subseq fp, r7, r0, ror #5 │ │ │ │ + ldrheq fp, [r7], #-12 │ │ │ │ + rsbeq r9, r9, r4, lsl #16 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - ldrsheq fp, [r7], #-36 @ 0xffffffdc │ │ │ │ - subseq fp, r7, r8, rrx │ │ │ │ - strheq r9, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + subseq fp, r7, r4, lsl #6 │ │ │ │ + subseq fp, r7, r8, ror r0 │ │ │ │ + rsbeq r9, r9, r0, asr #15 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 0029f100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194180,27 +194180,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 29f1fc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f1e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ - bl 5895f0 │ │ │ │ + bl 5895c4 │ │ │ │ + bl 589600 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29f1e4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29f1a0 │ │ │ │ @@ -194213,31 +194213,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r9, r7, ip, asr #8 │ │ │ │ + subseq r9, r7, ip, asr r4 │ │ │ │ │ │ │ │ 0029f200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5895f0 │ │ │ │ + bl 589600 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29f270 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29f22c │ │ │ │ @@ -194258,25 +194258,25 @@ │ │ │ │ 0029f288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #300] @ 29f3d8 │ │ │ │ ldr r2, [pc, #300] @ 29f3dc │ │ │ │ ldr r1, [pc, #300] @ 29f3e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 29f3b4 │ │ │ │ @@ -194305,15 +194305,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 1e37d8 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f364 │ │ │ │ - bl 58cebc │ │ │ │ + bl 58cecc │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 1e39b8 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -194336,38 +194336,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r9, r9, r0, ror #10 │ │ │ │ - subseq sl, r6, r4, lsl r9 │ │ │ │ - subseq sl, r6, r0, ror #28 │ │ │ │ + rsbeq r9, r9, r0, ror r5 │ │ │ │ + subseq sl, r6, r4, lsr #18 │ │ │ │ + subseq sl, r6, r0, ror lr │ │ │ │ │ │ │ │ 0029f3e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 29fa44 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #1584] @ 29fa48 │ │ │ │ ldr r1, [pc, #1584] @ 29fa4c │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 29f9c4 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 29fa28 │ │ │ │ @@ -194583,40 +194583,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 29fa5c │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 29f74c │ │ │ │ ldr r3, [pc, #676] @ 29fa60 │ │ │ │ ldr ip, [pc, #676] @ 29fa64 │ │ │ │ ldr r1, [pc, #676] @ 29fa68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 29fa6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 29f74c │ │ │ │ ldr r3, [pc, #644] @ 29fa70 │ │ │ │ ldr ip, [pc, #644] @ 29fa74 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 29fa78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194628,15 +194628,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 29fa88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194648,15 +194648,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 29fa98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194668,15 +194668,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 29faa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194688,15 +194688,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194708,15 +194708,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 29fac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194725,80 +194725,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 29facc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 29fad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 29f74c │ │ │ │ ldr r3, [pc, #224] @ 29fad4 │ │ │ │ ldr r4, [pc, #224] @ 29fad8 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 29fadc │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 29fae0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 29f74c │ │ │ │ ldr r1, [pc, #180] @ 29fae4 │ │ │ │ ldr r0, [pc, #180] @ 29fae8 │ │ │ │ ldr r2, [pc, #180] @ 29faec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r9, r9, r8, lsl #8 │ │ │ │ - subseq sl, r6, ip, lsr #15 │ │ │ │ - ldrsheq sl, [r6], #-196 @ 0xffffff3c │ │ │ │ - rsbeq r9, r9, r4, lsl #1 │ │ │ │ - subseq sl, r7, r4, lsl #27 │ │ │ │ - subseq sl, r7, r0, lsr r9 │ │ │ │ + rsbeq r9, r9, r8, lsl r4 │ │ │ │ + ldrheq sl, [r6], #-124 @ 0xffffff84 │ │ │ │ + subseq sl, r6, r4, lsl #26 │ │ │ │ + @ instruction: 0x00699094 │ │ │ │ + @ instruction: 0x0057ad94 │ │ │ │ + subseq sl, r7, r0, asr #18 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbeq r9, r9, ip, asr #32 │ │ │ │ - subseq sl, r7, ip, ror #24 │ │ │ │ - subseq sl, r7, r4, lsl #18 │ │ │ │ + rsbeq r9, r9, ip, asr r0 │ │ │ │ + subseq sl, r7, ip, ror ip │ │ │ │ + subseq sl, r7, r4, lsl r9 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - rsbeq r9, r9, r8, lsl r0 │ │ │ │ - subseq sl, r7, r8, asr #24 │ │ │ │ - ldrsbeq sl, [r7], #-132 @ 0xffffff7c │ │ │ │ - rsbeq r8, r9, r8, asr #31 │ │ │ │ - subseq sl, r7, r4, lsl ip │ │ │ │ - subseq sl, r7, r0, lsl #17 │ │ │ │ + rsbeq r9, r9, r8, lsr #32 │ │ │ │ + subseq sl, r7, r8, asr ip │ │ │ │ + subseq sl, r7, r4, ror #17 │ │ │ │ + ldrdeq r8, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + subseq sl, r7, r4, lsr #24 │ │ │ │ + @ instruction: 0x0057a890 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbeq r8, r9, r8, ror pc │ │ │ │ - subseq sl, r7, r0, ror #23 │ │ │ │ - subseq sl, r7, r0, lsr r8 │ │ │ │ + rsbeq r8, r9, r8, lsl #31 │ │ │ │ + ldrsheq sl, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq sl, r7, r0, asr #16 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbeq r8, r9, r8, lsr #30 │ │ │ │ - subseq sl, r7, ip, lsr #23 │ │ │ │ - subseq sl, r7, r0, ror #15 │ │ │ │ + rsbeq r8, r9, r8, lsr pc │ │ │ │ + ldrheq sl, [r7], #-188 @ 0xffffff44 │ │ │ │ + ldrsheq sl, [r7], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - ldrdeq r8, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - subseq sl, r7, r8, ror fp │ │ │ │ - @ instruction: 0x0057a794 │ │ │ │ - rsbeq r8, r9, r8, lsl #29 │ │ │ │ - subseq sl, r7, r4, asr #22 │ │ │ │ - subseq sl, r7, r0, asr #14 │ │ │ │ + rsbeq r8, r9, r8, ror #29 │ │ │ │ + subseq sl, r7, r8, lsl #23 │ │ │ │ + subseq sl, r7, r4, lsr #15 │ │ │ │ + @ instruction: 0x00698e98 │ │ │ │ + subseq sl, r7, r4, asr fp │ │ │ │ + subseq sl, r7, r0, asr r7 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - subseq sl, r7, ip, lsl sl │ │ │ │ - ldrsheq sl, [r7], #-108 @ 0xffffff94 │ │ │ │ + subseq sl, r7, ip, lsr #20 │ │ │ │ + subseq sl, r7, ip, lsl #14 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbeq r8, r9, r0, lsl lr │ │ │ │ - subseq sl, r7, r4, ror #21 │ │ │ │ - subseq sl, r7, r0, asr #13 │ │ │ │ + rsbeq r8, r9, r0, lsr #28 │ │ │ │ + ldrsheq sl, [r7], #-164 @ 0xffffff5c │ │ │ │ + ldrsbeq sl, [r7], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - @ instruction: 0x0057a69c │ │ │ │ - subseq sl, r7, r0, ror #19 │ │ │ │ + subseq sl, r7, ip, lsr #13 │ │ │ │ + ldrsheq sl, [r7], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 0029faf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194806,25 +194806,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 29fb40 │ │ │ │ ldr r2, [pc, #52] @ 29fb44 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #28] @ 29fb48 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58ead4 │ │ │ │ - subseq r2, r7, ip, asr #14 │ │ │ │ + b 58eae4 │ │ │ │ + subseq r2, r7, ip, asr r7 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - subseq sl, r7, ip, lsl sl │ │ │ │ + subseq sl, r7, ip, lsr #20 │ │ │ │ │ │ │ │ 0029fb4c : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029fb54 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -194864,22 +194864,22 @@ │ │ │ │ bl 4928d4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 29fbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ - @ instruction: 0x0057a994 │ │ │ │ + subseq sl, r7, r4, lsr #19 │ │ │ │ │ │ │ │ 0029fbf8 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fc10 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -194918,23 +194918,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #2840] @ 2a07c4 │ │ │ │ ldr r1, [pc, #2840] @ 2a07c8 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 4cced8 │ │ │ │ ldr r3, [pc, #2804] @ 2a07cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -194948,15 +194948,15 @@ │ │ │ │ beq 29ff5c │ │ │ │ ldr r3, [pc, #2764] @ 2a07d4 │ │ │ │ ldr r1, [pc, #2764] @ 2a07d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 58c0dc │ │ │ │ + bl 58c0ec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 2a0008 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fd4c │ │ │ │ mov r0, r4 │ │ │ │ @@ -194969,42 +194969,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ffb8 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fe44 │ │ │ │ ldr r7, [pc, #2672] @ 2a07dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 2a07e0 │ │ │ │ ldr r1, [pc, #2660] @ 2a07e4 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5895f0 │ │ │ │ + bl 589600 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 29fdf4 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 29fdd4 │ │ │ │ b 2a0778 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a0550 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fdc4 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0550 │ │ │ │ ldr r5, [pc, #2540] @ 2a07e8 │ │ │ │ @@ -195013,77 +195013,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0794 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 29fe44 │ │ │ │ ldr r0, [pc, #2488] @ 2a07f4 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fec4 │ │ │ │ ldr r0, [pc, #2464] @ 2a07f8 │ │ │ │ ldr r2, [pc, #2464] @ 2a07fc │ │ │ │ ldr r1, [pc, #2464] @ 2a0800 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 2a0804 │ │ │ │ ldr r1, [pc, #2428] @ 2a0808 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 2a080c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 588aac │ │ │ │ + bl 588abc │ │ │ │ ldr r1, [pc, #2400] @ 2a0810 │ │ │ │ ldr r0, [pc, #2400] @ 2a0814 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 588aac │ │ │ │ + bl 588abc │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #2372] @ 2a0818 │ │ │ │ ldr r2, [pc, #2372] @ 2a081c │ │ │ │ ldr r1, [pc, #2372] @ 2a0820 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 2a0824 │ │ │ │ - bl 589320 │ │ │ │ - bl 5620f0 │ │ │ │ + bl 589330 │ │ │ │ + bl 562100 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 5833f0 │ │ │ │ + bl 583400 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #2312] @ 2a0828 │ │ │ │ ldr r3, [pc, #2192] @ 2a07b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195102,17 +195102,17 @@ │ │ │ │ beq 29fd28 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fd28 │ │ │ │ bl 2a1470 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fd28 │ │ │ │ - bl 58d5f8 │ │ │ │ + bl 58d608 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 58a9a4 │ │ │ │ + bl 58a9b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a063c │ │ │ │ ldr r3, [pc, #2192] @ 2a082c │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -195131,46 +195131,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 2a0834 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 2a0838 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 29ff18 │ │ │ │ ldr r3, [pc, #2092] @ 2a083c │ │ │ │ ldr ip, [pc, #2092] @ 2a0840 │ │ │ │ ldr r1, [pc, #2092] @ 2a0844 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 2a0848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 29fff8 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e19e4 │ │ │ │ ldr r7, [pc, #2052] @ 2a084c │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #2036] @ 2a0850 │ │ │ │ ldr r1, [pc, #2036] @ 2a0854 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -195333,25 +195333,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 1e10fc │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fd4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #1364] @ 2a087c │ │ │ │ ldr r2, [pc, #1364] @ 2a0880 │ │ │ │ ldr r1, [pc, #1364] @ 2a0884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 2a0878 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -195416,18 +195416,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1cc0 │ │ │ │ b 2a01bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 2a088c │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r0, [pc, #1052] @ 2a0890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ b 2a0300 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 2a02dc │ │ │ │ mov r1, #0 │ │ │ │ b 2a04b0 │ │ │ │ @@ -195446,15 +195446,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 2a0494 │ │ │ │ ldr r0, [pc, #952] @ 2a0894 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r1, [pc, #932] @ 2a0898 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1cc0 │ │ │ │ b 2a0284 │ │ │ │ @@ -195475,69 +195475,69 @@ │ │ │ │ b 2a0200 │ │ │ │ ldr r1, [pc, #868] @ 2a08a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1cc0 │ │ │ │ b 2a01d4 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 53630c │ │ │ │ + bl 53631c │ │ │ │ ldr r3, [pc, #844] @ 2a08ac │ │ │ │ ldr ip, [pc, #844] @ 2a08b0 │ │ │ │ ldr r1, [pc, #844] @ 2a08b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 2a08b8 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a0688 │ │ │ │ ldr r1, [pc, #792] @ 2a08bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0620 │ │ │ │ ldr sl, [pc, #764] @ 2a08c0 │ │ │ │ ldr r9, [pc, #764] @ 2a08c4 │ │ │ │ ldr r7, [pc, #764] @ 2a08c8 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 53630c │ │ │ │ + bl 53631c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a05d8 │ │ │ │ ldr r1, [pc, #676] @ 2a08cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ mov r0, fp │ │ │ │ bl 1e154c │ │ │ │ b 29fff8 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 2a08d0 │ │ │ │ ldr r2, [pc, #648] @ 2a08d4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -195545,29 +195545,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 2a08dc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [pc, #616] @ 2a08e0 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ b 29fff8 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 53630c │ │ │ │ + bl 53631c │ │ │ │ ldr r1, [pc, #588] @ 2a08e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ b 2a0630 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -195595,22 +195595,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 2a0418 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 2a08ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r1, [pc, #396] @ 2a08f0 │ │ │ │ ldr r0, [pc, #396] @ 2a08f4 │ │ │ │ ldr r2, [pc, #396] @ 2a08f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195630,113 +195630,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq fp, r6, r8, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, r6, r0, lsl #15 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq r8, r9, r4, ror fp │ │ │ │ - subseq r9, r6, ip, lsl pc │ │ │ │ - subseq sl, r6, r8, ror #8 │ │ │ │ + rsbeq r8, r9, r4, lsl #23 │ │ │ │ + subseq r9, r6, ip, lsr #30 │ │ │ │ + subseq sl, r6, r8, ror r4 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - ldrsheq fp, [lr], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r8, r9, r0, lsr #21 │ │ │ │ - subseq r9, r6, ip, asr #28 │ │ │ │ - @ instruction: 0x0056a398 │ │ │ │ - rsbeq r8, r9, r0, lsl sl │ │ │ │ - subseq r9, r6, r4, lsl lr │ │ │ │ - ldrheq ip, [sp], #-88 @ 0xffffffa8 │ │ │ │ - ldrheq sl, [r7], #-176 @ 0xffffff50 │ │ │ │ - strheq r8, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - subseq r9, r6, r8, ror #26 │ │ │ │ - ldrheq sl, [r6], #-36 @ 0xffffffdc │ │ │ │ - subseq r8, lr, r4, lsr #16 │ │ │ │ - subseq sl, r7, r0, lsl #23 │ │ │ │ - subseq r7, r7, ip, asr #27 │ │ │ │ - subseq sl, r7, r8, ror #22 │ │ │ │ - subseq r7, r7, r0, ror #7 │ │ │ │ - rsbeq r8, r9, r8, lsr r9 │ │ │ │ - subseq sl, r7, ip, ror #3 │ │ │ │ - @ instruction: 0x005f1c90 │ │ │ │ + subseq fp, lr, ip, lsl #28 │ │ │ │ + strheq r8, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + subseq r9, r6, ip, asr lr │ │ │ │ + subseq sl, r6, r8, lsr #7 │ │ │ │ + rsbeq r8, r9, r0, lsr #20 │ │ │ │ + subseq r9, r6, r4, lsr #28 │ │ │ │ + subseq ip, sp, r8, asr #11 │ │ │ │ + subseq sl, r7, r0, asr #23 │ │ │ │ + rsbeq r8, r9, r4, asr #19 │ │ │ │ + subseq r9, r6, r8, ror sp │ │ │ │ + subseq sl, r6, r4, asr #5 │ │ │ │ + subseq r8, lr, r4, lsr r8 │ │ │ │ + @ instruction: 0x0057ab90 │ │ │ │ + ldrsbeq r7, [r7], #-220 @ 0xffffff24 │ │ │ │ + subseq sl, r7, r8, ror fp │ │ │ │ + ldrsheq r7, [r7], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq r8, r9, r8, asr #18 │ │ │ │ + ldrsheq sl, [r7], #-28 @ 0xffffffe4 │ │ │ │ + subseq r1, pc, r0, lsr #25 │ │ │ │ muleq r0, r3, r6 │ │ │ │ ldrsbeq fp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ addeq fp, r1, r0, lsl r3 │ │ │ │ - subseq sl, r7, ip, asr #11 │ │ │ │ - subseq sl, r7, ip, ror #1 │ │ │ │ + ldrsbeq sl, [r7], #-92 @ 0xffffffa4 │ │ │ │ + ldrsheq sl, [r7], #-12 │ │ │ │ andeq r0, r0, fp, asr #12 │ │ │ │ - strdeq r8, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq sl, [r7], #-92 @ 0xffffffa4 │ │ │ │ - ldrheq sl, [r7], #-0 │ │ │ │ + rsbeq r8, r9, r8, lsl #16 │ │ │ │ + subseq sl, r7, ip, asr #11 │ │ │ │ + subseq sl, r7, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - rsbeq r8, r9, ip, asr #15 │ │ │ │ - subseq r9, r6, ip, ror #22 │ │ │ │ - ldrheq sl, [r6], #-8 │ │ │ │ - ldrheq sl, [r7], #-104 @ 0xffffff98 │ │ │ │ - @ instruction: 0x005efa94 │ │ │ │ - @ instruction: 0x00573f9c │ │ │ │ - subseq sl, r7, r4, ror #10 │ │ │ │ - subseq sl, r7, r8, asr #10 │ │ │ │ - subseq sl, r7, r0, lsr r5 │ │ │ │ - subseq sl, r7, r4, lsl r5 │ │ │ │ - ldrsheq sl, [r7], #-72 @ 0xffffffb8 │ │ │ │ + ldrdeq r8, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r9, r6, ip, ror fp │ │ │ │ + subseq sl, r6, r8, asr #1 │ │ │ │ + subseq sl, r7, r8, asr #13 │ │ │ │ + subseq pc, lr, r4, lsr #21 │ │ │ │ + subseq r3, r7, ip, lsr #31 │ │ │ │ + subseq sl, r7, r4, ror r5 │ │ │ │ + subseq sl, r7, r8, asr r5 │ │ │ │ + subseq sl, r7, r0, asr #10 │ │ │ │ + subseq sl, r7, r4, lsr #10 │ │ │ │ + subseq sl, r7, r8, lsl #10 │ │ │ │ andeq r3, r0, r4, lsr #15 │ │ │ │ - rsbeq r8, r9, r4, ror #9 │ │ │ │ - @ instruction: 0x00569898 │ │ │ │ - subseq r9, r6, r4, ror #27 │ │ │ │ - subseq sl, r7, r4, ror #5 │ │ │ │ - ldrheq sl, [r7], #-52 @ 0xffffffcc │ │ │ │ - ldrsbeq sl, [r7], #-52 @ 0xffffffcc │ │ │ │ - subseq sl, r7, r8, asr #5 │ │ │ │ - ldrheq r3, [r7], #-180 @ 0xffffff4c │ │ │ │ - subseq r3, r7, r0, lsr #23 │ │ │ │ - subseq r3, r7, ip, lsl #23 │ │ │ │ - subseq r3, r7, r8, ror fp │ │ │ │ - subseq r3, r7, r4, ror #22 │ │ │ │ - rsbeq r8, r9, r8, lsr #5 │ │ │ │ - subseq sl, r7, r0, lsr r4 │ │ │ │ - subseq r9, r7, ip, asr fp │ │ │ │ + strdeq r8, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r9, r6, r8, lsr #17 │ │ │ │ + ldrsheq r9, [r6], #-212 @ 0xffffff2c │ │ │ │ + ldrsheq sl, [r7], #-36 @ 0xffffffdc │ │ │ │ + subseq sl, r7, r4, asr #7 │ │ │ │ + subseq sl, r7, r4, ror #7 │ │ │ │ + ldrsbeq sl, [r7], #-40 @ 0xffffffd8 │ │ │ │ + subseq r3, r7, r4, asr #23 │ │ │ │ + ldrheq r3, [r7], #-176 @ 0xffffff50 │ │ │ │ + @ instruction: 0x00573b9c │ │ │ │ + subseq r3, r7, r8, lsl #23 │ │ │ │ + subseq r3, r7, r4, ror fp │ │ │ │ + strheq r8, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq sl, r7, r0, asr #8 │ │ │ │ + subseq r9, r7, ip, ror #22 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - subseq sl, r7, r4, lsr #8 │ │ │ │ - ldrheq pc, [lr], #-84 @ 0xffffffac @ │ │ │ │ - ldrsbeq r3, [r7], #-168 @ 0xffffff58 │ │ │ │ - subseq sl, sp, r4, lsl sp │ │ │ │ - rsbeq sp, r4, r0, asr lr │ │ │ │ - strheq r8, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r9, r7, r4, asr #31 │ │ │ │ - subseq r9, r7, r8, ror #20 │ │ │ │ + subseq sl, r7, r4, lsr r4 │ │ │ │ + subseq pc, lr, r4, asr #11 │ │ │ │ + subseq r3, r7, r8, ror #21 │ │ │ │ + subseq sl, sp, r4, lsr #26 │ │ │ │ + rsbeq sp, r4, r0, ror #28 │ │ │ │ + rsbeq r8, r9, ip, asr #3 │ │ │ │ + ldrsbeq r9, [r7], #-244 @ 0xffffff0c │ │ │ │ + subseq r9, r7, r8, ror sl │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - subseq sl, r7, r0 │ │ │ │ - subseq sl, r7, r8, lsl r3 │ │ │ │ - ldrheq sl, [r7], #-28 @ 0xffffffe4 │ │ │ │ - subseq sl, r7, r0, lsr #1 │ │ │ │ - subseq r9, r7, r8, ror #18 │ │ │ │ - subseq r9, r7, r4, lsr #31 │ │ │ │ + subseq sl, r7, r0, lsl r0 │ │ │ │ + subseq sl, r7, r8, lsr #6 │ │ │ │ + subseq sl, r7, ip, asr #3 │ │ │ │ + ldrheq sl, [r7], #-0 │ │ │ │ + subseq r9, r7, r8, ror r9 │ │ │ │ + ldrheq r9, [r7], #-244 @ 0xffffff0c │ │ │ │ muleq r0, r9, r5 │ │ │ │ - subseq r9, r7, ip, asr #18 │ │ │ │ - subseq sl, r7, ip, ror #3 │ │ │ │ + subseq r9, r7, ip, asr r9 │ │ │ │ + ldrsheq sl, [r7], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - subseq r9, r7, r0, lsr r9 │ │ │ │ - subseq sl, r7, ip, lsr r2 │ │ │ │ + subseq r9, r7, r0, asr #18 │ │ │ │ + subseq sl, r7, ip, asr #4 │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 002a0914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 2a0974 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 7ce950 │ │ │ │ + bl 7ce960 │ │ │ │ mov r0, #5 │ │ │ │ - bl 5833cc │ │ │ │ + bl 5833dc │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -195744,15 +195744,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ addeq sl, r1, r0, lsl #19 │ │ │ │ │ │ │ │ 002a0978 : │ │ │ │ - b 7ce980 │ │ │ │ + b 7ce990 │ │ │ │ │ │ │ │ 002a097c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 2a0a74 │ │ │ │ @@ -195777,22 +195777,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a68f0 │ │ │ │ ldr r4, [pc, #144] @ 2a0a84 │ │ │ │ mov r0, #5 │ │ │ │ - bl 5833f0 │ │ │ │ + bl 583400 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 5824e8 │ │ │ │ + bl 5824f8 │ │ │ │ bl 2a7e80 │ │ │ │ bl 2a6ca8 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0a40 │ │ │ │ ldr r3, [pc, #80] @ 2a0a7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -195824,58 +195824,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 2a0b44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2a0b08 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #128] @ 2a0b48 │ │ │ │ ldr r2, [pc, #128] @ 2a0b4c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a0b3c │ │ │ │ ldr r1, [pc, #64] @ 2a0b50 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5899fc │ │ │ │ + bl 589a0c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 2a0b20 │ │ │ │ - rsbeq r8, r4, ip, asr #11 │ │ │ │ - rsbeq r7, r9, r4, lsl pc │ │ │ │ - subseq sl, r7, r0, ror sl │ │ │ │ + ldrdeq r8, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, r9, r4, lsr #30 │ │ │ │ + subseq sl, r7, r0, lsl #21 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 2a0b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r3, pc, r4, asr #25 │ │ │ │ │ │ │ │ 002a0b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -195888,25 +195888,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 58c564 │ │ │ │ + bl 58c574 │ │ │ │ ldr r1, [pc, #160] @ 2a0c54 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5899fc │ │ │ │ + bl 589a0c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0c18 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #124] @ 2a0c58 │ │ │ │ ldr r3, [pc, #112] @ 2a0c50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195926,42 +195926,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a0bd4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r6, r4, ror r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ rsbseq sl, r6, r8, lsl r8 │ │ │ │ - strheq r7, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - subseq sl, r7, r0, asr #18 │ │ │ │ - subseq sl, r7, r8, lsr #18 │ │ │ │ + rsbeq r7, r9, r4, asr #27 │ │ │ │ + subseq sl, r7, r0, asr r9 │ │ │ │ + subseq sl, r7, r8, lsr r9 │ │ │ │ ldr r0, [pc, #4] @ 2a0c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r3, pc, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2a0d10 │ │ │ │ ldr r2, [pc, #128] @ 2a0d14 │ │ │ │ ldr r1, [pc, #128] @ 2a0d18 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #100] @ 2a0d1c │ │ │ │ ldr r1, [pc, #100] @ 2a0d20 │ │ │ │ ldr ip, [pc, #100] @ 2a0d24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -195978,20 +195978,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r7, r9, r8, ror #26 │ │ │ │ - subseq r8, r6, ip, lsr #30 │ │ │ │ - subseq r9, r6, r8, ror r4 │ │ │ │ + rsbeq r7, r9, r8, ror sp │ │ │ │ + subseq r8, r6, ip, lsr pc │ │ │ │ + subseq r9, r6, r8, lsl #9 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - subseq sl, r7, r4, asr #17 │ │ │ │ - subseq r4, pc, r0, lsl #1 │ │ │ │ + ldrsbeq sl, [r7], #-132 @ 0xffffff7c │ │ │ │ + @ instruction: 0x005f4090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -195999,42 +195999,42 @@ │ │ │ │ beq 2a0d58 │ │ │ │ bl 1ea454 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0db8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0d7c │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a0da4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 2a0dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [pc, #16] @ 2a0dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ - subseq sl, r7, r8, lsl #16 │ │ │ │ - ldrsbeq sl, [r7], #-120 @ 0xffffff88 │ │ │ │ + subseq sl, r7, r8, lsl r8 │ │ │ │ + subseq sl, r7, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 2a12fc │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -196048,24 +196048,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #1236] @ 2a1308 │ │ │ │ ldr r2, [pc, #1236] @ 2a130c │ │ │ │ ldr r1, [pc, #1236] @ 2a1310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -196133,15 +196133,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a0fe0 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a1238 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -196157,15 +196157,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #836] @ 2a132c │ │ │ │ ldr r3, [pc, #792] @ 2a1304 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196204,38 +196204,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1100 │ │ │ │ ldr r7, [pc, #680] @ 2a1338 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 58d6c4 │ │ │ │ + bl 58d6d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a127c │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ ldr r1, [pc, #644] @ 2a133c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c0dc │ │ │ │ + bl 58c0ec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 2a1340 │ │ │ │ ldr r2, [pc, #616] @ 2a1344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 2a1348 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -196246,28 +196246,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 2a0fe0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 2a0fe0 │ │ │ │ ldr r3, [pc, #508] @ 2a134c │ │ │ │ ldr ip, [pc, #508] @ 2a1350 │ │ │ │ ldr r1, [pc, #508] @ 2a1354 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a0fe0 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 2a11d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -196279,15 +196279,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a0fe0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a119c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -196305,118 +196305,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a1074 │ │ │ │ ldr r0, [pc, #320] @ 2a1368 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2a1074 │ │ │ │ ldr r3, [pc, #300] @ 2a136c │ │ │ │ ldr ip, [pc, #300] @ 2a1370 │ │ │ │ ldr r1, [pc, #300] @ 2a1374 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a0fe0 │ │ │ │ ldr r0, [pc, #264] @ 2a1378 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 2a0fe0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 2a137c │ │ │ │ ldr ip, [pc, #244] @ 2a1380 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 2a1384 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a0fe0 │ │ │ │ ldr r3, [pc, #204] @ 2a1388 │ │ │ │ ldr r0, [pc, #204] @ 2a138c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 2a1390 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [pc, #168] @ 2a1394 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ b 2a0fe0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r6, r4, lsl #12 │ │ │ │ ldrsheq sl, [r6], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, r9, r4, ror #23 │ │ │ │ - @ instruction: 0x00568d90 │ │ │ │ - ldrsbeq r9, [r6], #-40 @ 0xffffffd8 │ │ │ │ - strheq r7, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - subseq sl, r7, ip, asr #15 │ │ │ │ - subseq sl, r7, r4, lsr #13 │ │ │ │ - rsbeq r7, r9, r0, ror #20 │ │ │ │ - subseq sl, r7, r4, ror #12 │ │ │ │ - subseq sl, r7, ip, asr #12 │ │ │ │ + strdeq r7, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + subseq r8, r6, r0, lsr #27 │ │ │ │ + subseq r9, r6, r8, ror #5 │ │ │ │ + rsbeq r7, r9, ip, asr #21 │ │ │ │ + ldrsbeq sl, [r7], #-124 @ 0xffffff84 │ │ │ │ + ldrheq sl, [r7], #-100 @ 0xffffff9c │ │ │ │ + rsbeq r7, r9, r0, ror sl │ │ │ │ + subseq sl, r7, r4, ror r6 │ │ │ │ + subseq sl, r7, ip, asr r6 │ │ │ │ rsbseq sl, r6, ip, lsl #8 │ │ │ │ addeq sl, r1, ip, lsl #5 │ │ │ │ addeq sl, r1, r0, ror #4 │ │ │ │ - ldrsbeq r8, [r7], #-152 @ 0xffffff68 │ │ │ │ - subseq sl, lr, r0, asr sl │ │ │ │ - rsbeq r7, r9, r4, asr #18 │ │ │ │ - subseq sl, r7, ip, ror r7 │ │ │ │ + subseq r8, r7, r8, ror #19 │ │ │ │ + subseq sl, lr, r0, ror #20 │ │ │ │ + rsbeq r7, r9, r4, asr r9 │ │ │ │ + subseq sl, r7, ip, lsl #15 │ │ │ │ addeq sl, r1, ip, lsr #3 │ │ │ │ - rsbeq r7, r9, r4, asr #17 │ │ │ │ - ldrsheq sl, [r7], #-72 @ 0xffffffb8 │ │ │ │ - ldrheq sl, [r7], #-68 @ 0xffffffbc │ │ │ │ - rsbeq r7, r9, r0, ror r8 │ │ │ │ - ldrheq sl, [r7], #-84 @ 0xffffffac │ │ │ │ - subseq sl, r7, r0, ror #8 │ │ │ │ - andeq r3, r0, r4, lsr #15 │ │ │ │ - subseq sl, r7, r4, ror #11 │ │ │ │ - ldrdeq r7, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - subseq sl, r7, r4, lsr #8 │ │ │ │ - subseq sl, r7, r4, asr #7 │ │ │ │ - subseq sl, r7, r0, lsl #9 │ │ │ │ - rsbeq r7, r9, r8, lsl #15 │ │ │ │ + ldrdeq r7, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + subseq sl, r7, r8, lsl #10 │ │ │ │ + subseq sl, r7, r4, asr #9 │ │ │ │ + rsbeq r7, r9, r0, lsl #17 │ │ │ │ subseq sl, r7, r4, asr #11 │ │ │ │ - subseq sl, r7, r8, ror r3 │ │ │ │ - rsbeq r7, r9, r4, asr r7 │ │ │ │ - subseq sl, r7, r8, ror #9 │ │ │ │ - subseq sl, r7, r4, asr #6 │ │ │ │ - subseq sl, r7, r0, lsl #10 │ │ │ │ + subseq sl, r7, r0, ror r4 │ │ │ │ + andeq r3, r0, r4, lsr #15 │ │ │ │ + ldrsheq sl, [r7], #-84 @ 0xffffffac │ │ │ │ + rsbeq r7, r9, r4, ror #15 │ │ │ │ + subseq sl, r7, r4, lsr r4 │ │ │ │ + ldrsbeq sl, [r7], #-52 @ 0xffffffcc │ │ │ │ + @ instruction: 0x0057a490 │ │ │ │ + @ instruction: 0x00697798 │ │ │ │ + ldrsbeq sl, [r7], #-84 @ 0xffffffac │ │ │ │ + subseq sl, r7, r8, lsl #7 │ │ │ │ + rsbeq r7, r9, r4, ror #14 │ │ │ │ + ldrsheq sl, [r7], #-72 @ 0xffffffb8 │ │ │ │ + subseq sl, r7, r4, asr r3 │ │ │ │ + subseq sl, r7, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54c8ac │ │ │ │ + bl 54c8bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c894 │ │ │ │ + bl 54c8a4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a13e8 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -196429,21 +196429,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54c8ac │ │ │ │ + bl 54c8bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c894 │ │ │ │ + bl 54c8a4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a1454 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -196563,15 +196563,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 2a1ce4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1b48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -196608,29 +196608,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r3, [pc, #1548] @ 2a1cf4 │ │ │ │ ldr lr, [pc, #1548] @ 2a1cf8 │ │ │ │ ldr r1, [pc, #1548] @ 2a1cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #1508] @ 2a1d00 │ │ │ │ ldr r3, [pc, #1460] @ 2a1cd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196649,42 +196649,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r3, [pc, #1412] @ 2a1d10 │ │ │ │ ldr lr, [pc, #1412] @ 2a1d14 │ │ │ │ ldr r1, [pc, #1412] @ 2a1d18 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r3, [pc, #1372] @ 2a1d1c │ │ │ │ ldr ip, [pc, #1372] @ 2a1d20 │ │ │ │ ldr r1, [pc, #1372] @ 2a1d24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -196766,15 +196766,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 2a1d38 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -196818,15 +196818,15 @@ │ │ │ │ beq 2a19bc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8087fc │ │ │ │ + bl 80880c │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 2a1d3c │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -196890,54 +196890,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r3, [pc, #508] @ 2a1d4c │ │ │ │ ldr ip, [pc, #508] @ 2a1d50 │ │ │ │ ldr r1, [pc, #508] @ 2a1d54 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 2a1d58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 2a192c │ │ │ │ ldr r3, [pc, #464] @ 2a1d5c │ │ │ │ ldr ip, [pc, #464] @ 2a1d60 │ │ │ │ ldr r1, [pc, #464] @ 2a1d64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r3, [pc, #428] @ 2a1d68 │ │ │ │ ldr ip, [pc, #428] @ 2a1d6c │ │ │ │ ldr r1, [pc, #428] @ 2a1d70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 2a1d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r3, [pc, #396] @ 2a1d78 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 2a1d7c │ │ │ │ ldr r1, [pc, #384] @ 2a1d80 │ │ │ │ @@ -196945,15 +196945,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r2, [pc, #268] @ 2a1d38 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 2a1d84 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -196966,15 +196966,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 2a1d90 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 2a1d94 │ │ │ │ @@ -196987,69 +196987,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 2a1da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1714 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r6, r8, asr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, r9, r4, lsl r4 │ │ │ │ - subseq sl, r7, ip, lsr #7 │ │ │ │ - ldrsheq r9, [r7], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r7, r9, r4, lsr #8 │ │ │ │ + ldrheq sl, [r7], #-60 @ 0xffffffc4 │ │ │ │ + subseq sl, r7, r8 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r7, r9, r0, ror #6 │ │ │ │ - subseq sl, r7, ip, asr r4 │ │ │ │ - subseq r9, r7, r8, asr #30 │ │ │ │ - rsbeq r7, r9, r0, lsr r3 │ │ │ │ - @ instruction: 0x0057a198 │ │ │ │ - subseq r9, r7, r4, lsl pc │ │ │ │ + rsbeq r7, r9, r0, ror r3 │ │ │ │ + subseq sl, r7, ip, ror #8 │ │ │ │ + subseq r9, r7, r8, asr pc │ │ │ │ + rsbeq r7, r9, r0, asr #6 │ │ │ │ + subseq sl, r7, r8, lsr #3 │ │ │ │ + subseq r9, r7, r4, lsr #30 │ │ │ │ ldrsbeq r9, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r7, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq sl, r7, r8, asr #3 │ │ │ │ - subseq r9, r7, ip, lsr #29 │ │ │ │ - rsbeq r7, r9, r8, lsl #5 │ │ │ │ - subseq sl, r7, r8, asr r1 │ │ │ │ - subseq r9, r7, ip, ror lr │ │ │ │ - rsbeq r7, r9, r4, asr r2 │ │ │ │ - ldrsheq sl, [r7], #-4 │ │ │ │ - subseq r9, r7, ip, lsr lr │ │ │ │ + rsbeq r7, r9, r8, asr #5 │ │ │ │ + ldrsbeq sl, [r7], #-24 @ 0xffffffe8 │ │ │ │ + ldrheq r9, [r7], #-236 @ 0xffffff14 │ │ │ │ + @ instruction: 0x00697298 │ │ │ │ + subseq sl, r7, r8, ror #2 │ │ │ │ + subseq r9, r7, ip, lsl #29 │ │ │ │ + rsbeq r7, r9, r4, ror #4 │ │ │ │ + subseq sl, r7, r4, lsl #2 │ │ │ │ + subseq r9, r7, ip, asr #28 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq r6, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r9, r7, r4, lsr lr │ │ │ │ - subseq r9, r7, r8, ror #21 │ │ │ │ - rsbeq r6, r9, r4, asr #29 │ │ │ │ - subseq r9, r7, r0, lsr #30 │ │ │ │ - ldrheq r9, [r7], #-164 @ 0xffffff5c │ │ │ │ + rsbeq r6, r9, r4, lsl #30 │ │ │ │ + subseq r9, r7, r4, asr #28 │ │ │ │ + ldrsheq r9, [r7], #-168 @ 0xffffff58 │ │ │ │ + ldrdeq r6, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + subseq r9, r7, r0, lsr pc │ │ │ │ + subseq r9, r7, r4, asr #21 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbeq r6, r9, r8, lsl #29 │ │ │ │ - subseq r9, r7, r4, ror #27 │ │ │ │ - subseq r9, r7, ip, ror sl │ │ │ │ - rsbeq r6, r9, r8, asr lr │ │ │ │ - ldrsbeq r9, [r7], #-224 @ 0xffffff20 │ │ │ │ - subseq r9, r7, r8, asr #20 │ │ │ │ - andeq r0, r0, r3, asr #2 │ │ │ │ + @ instruction: 0x00696e98 │ │ │ │ + ldrsheq r9, [r7], #-212 @ 0xffffff2c │ │ │ │ + subseq r9, r7, ip, lsl #21 │ │ │ │ + rsbeq r6, r9, r8, ror #28 │ │ │ │ subseq r9, r7, r0, ror #29 │ │ │ │ - rsbeq r6, r9, r0, lsr #28 │ │ │ │ - subseq r9, r7, ip, lsl #20 │ │ │ │ - rsbeq r6, r9, ip, asr #27 │ │ │ │ - subseq r9, r7, r0, lsl pc │ │ │ │ - ldrheq r9, [r7], #-144 @ 0xffffff70 │ │ │ │ + subseq r9, r7, r8, asr sl │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + ldrsheq r9, [r7], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r6, r9, r0, lsr lr │ │ │ │ + subseq r9, r7, ip, lsl sl │ │ │ │ + ldrdeq r6, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r9, r7, r0, lsr #30 │ │ │ │ + subseq r9, r7, r0, asr #19 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - subseq r9, r7, r4, ror #26 │ │ │ │ - subseq r9, r7, r0, ror #18 │ │ │ │ - rsbeq r6, r9, r8, ror sp │ │ │ │ + subseq r9, r7, r4, ror sp │ │ │ │ + subseq r9, r7, r0, ror r9 │ │ │ │ + rsbeq r6, r9, r8, lsl #27 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002a1da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -197145,15 +197145,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 2a213c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 2a2140 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -197163,15 +197163,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 2a214c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 2a2150 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197182,15 +197182,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 2a2160 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197201,15 +197201,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 2a216c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 2a2170 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197225,15 +197225,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 2a2180 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1f38 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 2a2184 │ │ │ │ ldr r3, [pc, #248] @ 2a2188 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 2a218c │ │ │ │ @@ -197242,26 +197242,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1f38 │ │ │ │ ldr r1, [pc, #200] @ 2a2190 │ │ │ │ ldr r3, [pc, #200] @ 2a2194 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 2a2198 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2a219c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a1f38 │ │ │ │ ldr r3, [pc, #172] @ 2a21a0 │ │ │ │ ldr r1, [pc, #172] @ 2a21a4 │ │ │ │ ldr r0, [pc, #172] @ 2a21a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 2a21ac │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197273,48 +197273,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 2a21b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r9, r0, lsl #22 │ │ │ │ - subseq r9, r7, r0, ror #25 │ │ │ │ - subseq r9, r7, r8, ror #13 │ │ │ │ + rsbeq r6, r9, r0, lsl fp │ │ │ │ + ldrsheq r9, [r7], #-192 @ 0xffffff40 │ │ │ │ + ldrsheq r9, [r7], #-104 @ 0xffffff98 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - strheq r6, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r9, r7, ip, ror #24 │ │ │ │ - subseq r9, r7, r0, lsr #13 │ │ │ │ + rsbeq r6, r9, r4, asr #21 │ │ │ │ + subseq r9, r7, ip, ror ip │ │ │ │ + ldrheq r9, [r7], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbeq r6, r9, ip, ror #20 │ │ │ │ - subseq r9, r7, r0, asr #25 │ │ │ │ - subseq r9, r7, r4, asr r6 │ │ │ │ + rsbeq r6, r9, ip, ror sl │ │ │ │ + ldrsbeq r9, [r7], #-192 @ 0xffffff40 │ │ │ │ + subseq r9, r7, r4, ror #12 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbeq r6, r9, ip, lsl sl │ │ │ │ - subseq r9, r7, ip, lsl sp │ │ │ │ - subseq r9, r7, r8, lsl #12 │ │ │ │ + rsbeq r6, r9, ip, lsr #20 │ │ │ │ + subseq r9, r7, ip, lsr #26 │ │ │ │ + subseq r9, r7, r8, lsl r6 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - subseq r9, r7, r8, asr #26 │ │ │ │ - rsbeq r6, r9, ip, asr #19 │ │ │ │ - ldrheq r9, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq r9, r7, r8, asr sp │ │ │ │ + ldrdeq r6, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r9, r7, ip, asr #11 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - subseq r9, r7, r0, asr sp │ │ │ │ - rsbeq r6, r9, r4, lsl #19 │ │ │ │ - subseq r9, r7, r4, ror r5 │ │ │ │ - @ instruction: 0x00579c98 │ │ │ │ - rsbeq r6, r9, r8, asr #18 │ │ │ │ - subseq r9, r7, r4, lsr r5 │ │ │ │ + subseq r9, r7, r0, ror #26 │ │ │ │ + @ instruction: 0x00696994 │ │ │ │ + subseq r9, r7, r4, lsl #11 │ │ │ │ + subseq r9, r7, r8, lsr #25 │ │ │ │ + rsbeq r6, r9, r8, asr r9 │ │ │ │ + subseq r9, r7, r4, asr #10 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbeq r6, r9, r4, lsr #18 │ │ │ │ - subseq r9, r7, r4, lsl r5 │ │ │ │ - subseq r9, r7, r8, ror #23 │ │ │ │ + rsbeq r6, r9, r4, lsr r9 │ │ │ │ + subseq r9, r7, r4, lsr #10 │ │ │ │ + ldrsheq r9, [r7], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - rsbeq r6, r9, r0, lsl #18 │ │ │ │ - ldrsheq r9, [r7], #-68 @ 0xffffffbc │ │ │ │ - @ instruction: 0x00579b94 │ │ │ │ + rsbeq r6, r9, r0, lsl r9 │ │ │ │ + subseq r9, r7, r4, lsl #10 │ │ │ │ + subseq r9, r7, r4, lsr #23 │ │ │ │ │ │ │ │ 002a21bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -197408,15 +197408,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 2a2540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -197426,27 +197426,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ ldr r3, [pc, #432] @ 2a2550 │ │ │ │ ldr ip, [pc, #432] @ 2a2554 │ │ │ │ ldr r1, [pc, #432] @ 2a2558 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 2a255c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 2a2444 │ │ │ │ ldr r4, [pc, #392] @ 2a2560 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 2a2564 │ │ │ │ ldr ip, [pc, #388] @ 2a2568 │ │ │ │ @@ -197457,27 +197457,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ ldr r3, [pc, #340] @ 2a2570 │ │ │ │ ldr ip, [pc, #340] @ 2a2574 │ │ │ │ ldr r1, [pc, #340] @ 2a2578 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ ldr r4, [pc, #304] @ 2a257c │ │ │ │ add r4, pc, r4 │ │ │ │ b 2a23d8 │ │ │ │ ldr r3, [pc, #296] @ 2a2580 │ │ │ │ ldr r4, [pc, #296] @ 2a2584 │ │ │ │ ldr r1, [pc, #296] @ 2a2588 │ │ │ │ @@ -197486,92 +197486,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ ldr r3, [pc, #252] @ 2a258c │ │ │ │ ldr ip, [pc, #252] @ 2a2590 │ │ │ │ ldr r1, [pc, #252] @ 2a2594 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 2a2598 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ ldr r3, [pc, #212] @ 2a259c │ │ │ │ ldr ip, [pc, #212] @ 2a25a0 │ │ │ │ ldr r1, [pc, #212] @ 2a25a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 2a25a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ ldr r3, [pc, #180] @ 2a25ac │ │ │ │ ldr ip, [pc, #180] @ 2a25b0 │ │ │ │ ldr r1, [pc, #180] @ 2a25b4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a234c │ │ │ │ bl 1e3424 │ │ │ │ - rsbeq r6, r9, r8, lsr #16 │ │ │ │ - strdeq r6, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq r9, r7, ip, lsl #22 │ │ │ │ - ldrsbeq r9, [r7], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq r6, r9, r8, lsr r8 │ │ │ │ + rsbeq r6, r9, r0, lsl #14 │ │ │ │ + subseq r9, r7, ip, lsl fp │ │ │ │ + subseq r9, r7, ip, ror #5 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbeq r6, r9, r4, lsr #13 │ │ │ │ - ldrsheq r9, [r7], #-36 @ 0xffffffdc │ │ │ │ - @ instruction: 0x00579298 │ │ │ │ - rsbeq r6, r9, r4, ror r6 │ │ │ │ - subseq r9, r7, r4, asr #5 │ │ │ │ - subseq r9, r7, r4, ror #4 │ │ │ │ + strheq r6, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r9, r7, r4, lsl #6 │ │ │ │ + subseq r9, r7, r8, lsr #5 │ │ │ │ + rsbeq r6, r9, r4, lsl #13 │ │ │ │ + ldrsbeq r9, [r7], #-36 @ 0xffffffdc │ │ │ │ + subseq r9, r7, r4, ror r2 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - subseq r4, pc, r4, lsr r7 @ │ │ │ │ - rsbeq r6, r9, r0, lsr r6 │ │ │ │ - subseq r9, r7, r4, lsl #21 │ │ │ │ - subseq r9, r7, r8, lsl r2 │ │ │ │ - strdeq r6, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r9, r7, ip, ror sl │ │ │ │ - subseq r9, r7, ip, ror #3 │ │ │ │ - subseq r4, pc, ip, asr #13 │ │ │ │ - strheq r6, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r9, r7, r0, lsr #21 │ │ │ │ - subseq r9, r7, r0, lsr #3 │ │ │ │ - rsbeq r6, r9, r4, lsl #11 │ │ │ │ - ldrsheq r9, [r7], #-164 @ 0xffffff5c │ │ │ │ - subseq r9, r7, r8, ror #2 │ │ │ │ + subseq r4, pc, r4, asr #14 │ │ │ │ + rsbeq r6, r9, r0, asr #12 │ │ │ │ + @ instruction: 0x00579a94 │ │ │ │ + subseq r9, r7, r8, lsr #4 │ │ │ │ + rsbeq r6, r9, r8, lsl #12 │ │ │ │ + subseq r9, r7, ip, lsl #21 │ │ │ │ + ldrsheq r9, [r7], #-28 @ 0xffffffe4 │ │ │ │ + ldrsbeq r4, [pc], #-108 @ │ │ │ │ + rsbeq r6, r9, r8, asr #11 │ │ │ │ + ldrheq r9, [r7], #-160 @ 0xffffff60 │ │ │ │ + ldrheq r9, [r7], #-16 │ │ │ │ + @ instruction: 0x00696594 │ │ │ │ + subseq r9, r7, r4, lsl #22 │ │ │ │ + subseq r9, r7, r8, ror r1 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbeq r6, r9, ip, asr #10 │ │ │ │ - @ instruction: 0x00579a98 │ │ │ │ - subseq r9, r7, ip, lsr r1 │ │ │ │ + rsbeq r6, r9, ip, asr r5 │ │ │ │ + subseq r9, r7, r8, lsr #21 │ │ │ │ + subseq r9, r7, ip, asr #2 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbeq r6, r9, r8, lsl r5 │ │ │ │ - subseq r9, r7, r0, asr #20 │ │ │ │ - subseq r9, r7, r0, lsl #2 │ │ │ │ + rsbeq r6, r9, r8, lsr #10 │ │ │ │ + subseq r9, r7, r0, asr sl │ │ │ │ + subseq r9, r7, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 2a276c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -197589,36 +197589,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7a8a10 │ │ │ │ + bl 7a8a20 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74a6dc │ │ │ │ + bl 74a6ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aad90 │ │ │ │ + bl 7aada0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 2a2760 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 2a26c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2708 │ │ │ │ - bl 745e18 │ │ │ │ + bl 745e28 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2754 │ │ │ │ ldr r2, [pc, #248] @ 2a2780 │ │ │ │ ldr r3, [pc, #232] @ 2a2774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -197636,20 +197636,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a2664 │ │ │ │ ldr r1, [pc, #176] @ 2a2784 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cff28 │ │ │ │ + bl 7cff38 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7bde1c │ │ │ │ + bl 7bde2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2720 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2670 │ │ │ │ mov r1, r0 │ │ │ │ @@ -197665,31 +197665,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 2a26f8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ mvn r0, #0 │ │ │ │ b 2a2680 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, r9, ip, asr #8 │ │ │ │ + rsbeq r6, r9, ip, asr r4 │ │ │ │ rsbseq r8, r6, ip, lsl #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, r6, ip, lsl #22 │ │ │ │ - subseq r7, r6, r0, asr #11 │ │ │ │ + subseq r7, r6, ip, lsl fp │ │ │ │ + ldrsbeq r7, [r6], #-80 @ 0xffffffb0 │ │ │ │ rsbseq r8, r6, ip, ror #26 │ │ │ │ - subseq r3, r8, r4, asr #32 │ │ │ │ - ldrsbeq r9, [r7], #-132 @ 0xffffff7c │ │ │ │ - ldrsbeq r8, [r7], #-236 @ 0xffffff14 │ │ │ │ + subseq r3, r8, r4, asr r0 │ │ │ │ + subseq r9, r7, r4, ror #17 │ │ │ │ + subseq r8, r7, ip, ror #29 │ │ │ │ │ │ │ │ 002a2790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 2a2c60 │ │ │ │ @@ -197697,24 +197697,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #1176] @ 2a2c68 │ │ │ │ ldr r2, [pc, #1176] @ 2a2c6c │ │ │ │ ldr r1, [pc, #1176] @ 2a2c70 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 2a2c74 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2a285c │ │ │ │ @@ -197794,15 +197794,15 @@ │ │ │ │ bl 1e39b8 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a2b2c │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -197816,15 +197816,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 29fb7c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -197949,37 +197949,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2b2c │ │ │ │ b 2a29dc │ │ │ │ ldr r0, [pc, #216] @ 2a2c88 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [pc, #196] @ 2a2c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [pc, #180] @ 2a2c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 2a2c94 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [pc, #140] @ 2a2c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r3, [pc, #124] @ 2a2c9c │ │ │ │ ldr r1, [pc, #124] @ 2a2ca0 │ │ │ │ ldr r0, [pc, #124] @ 2a2ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a2ca8 │ │ │ │ @@ -197994,58 +197994,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 2a2cb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, r6, ip, asr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r6, r9, r8, asr #4 │ │ │ │ - ldrsheq r7, [r6], #-48 @ 0xffffffd0 │ │ │ │ - subseq r7, r6, ip, lsr r9 │ │ │ │ + rsbeq r6, r9, r8, asr r2 │ │ │ │ + subseq r7, r6, r0, lsl #8 │ │ │ │ + subseq r7, r6, ip, asr #18 │ │ │ │ ldrsheq r8, [r6], #-188 @ 0xffffff44 @ │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ addeq r8, r1, r4, asr sl │ │ │ │ @ instruction: 0x008189b4 │ │ │ │ rsbseq r8, r6, r0, asr #17 │ │ │ │ - subseq r9, r7, r4, ror r5 │ │ │ │ - subseq r9, r7, r0, lsl #9 │ │ │ │ - subseq r9, r7, r0, asr #11 │ │ │ │ - @ instruction: 0x0057949c │ │ │ │ - subseq r9, r7, ip, asr #9 │ │ │ │ - strdeq r5, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - subseq r8, r7, r8, ror #19 │ │ │ │ - ldrsheq r9, [r7], #-52 @ 0xffffffcc │ │ │ │ + subseq r9, r7, r4, lsl #11 │ │ │ │ + @ instruction: 0x00579490 │ │ │ │ + ldrsbeq r9, [r7], #-80 @ 0xffffffb0 │ │ │ │ + subseq r9, r7, ip, lsr #9 │ │ │ │ + ldrsbeq r9, [r7], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r5, r9, r8, lsl #28 │ │ │ │ + ldrsheq r8, [r7], #-152 @ 0xffffff68 │ │ │ │ + subseq r9, r7, r4, lsl #8 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - ldrdeq r5, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - subseq r8, r7, r4, asr #19 │ │ │ │ - subseq r9, r7, ip, lsl #8 │ │ │ │ + rsbeq r5, r9, r4, ror #27 │ │ │ │ + ldrsbeq r8, [r7], #-148 @ 0xffffff6c │ │ │ │ + subseq r9, r7, ip, lsl r4 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 002a2cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 2a2d0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7ce070 │ │ │ │ + bl 7ce080 │ │ │ │ ldr r4, [pc, #40] @ 2a2d10 │ │ │ │ ldr r3, [pc, #40] @ 2a2d14 │ │ │ │ ldr r1, [pc, #40] @ 2a2d18 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d18d8 │ │ │ │ - ldrsbeq r4, [pc], #-124 @ │ │ │ │ + b 7d18e8 │ │ │ │ + subseq r4, pc, ip, ror #15 │ │ │ │ rsbseq r8, r6, r8, lsl #14 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 002a2d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -198061,15 +198061,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 58bab4 │ │ │ │ + bl 58bac4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2a2dfc │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -198090,15 +198090,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 2a2e54 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198106,29 +198106,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2d88 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 58ba04 │ │ │ │ + bl 58ba14 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ rsbseq r8, r6, r0, asr #13 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - ldrsbeq r9, [r7], #-64 @ 0xffffffc0 │ │ │ │ - rsbeq r5, r9, r0, ror #24 │ │ │ │ - subseq r9, r7, r0, ror #8 │ │ │ │ - subseq r8, r7, r4, asr #16 │ │ │ │ + subseq r9, r7, r0, ror #9 │ │ │ │ + rsbeq r5, r9, r0, ror ip │ │ │ │ + subseq r9, r7, r0, ror r4 │ │ │ │ + subseq r8, r7, r4, asr r8 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002a2e58 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -198183,15 +198183,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2ec0 │ │ │ │ - bl 746a50 │ │ │ │ + bl 746a60 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 2a2fa0 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -198271,17 +198271,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 2a30b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r5, r9, r1, ror #22 │ │ │ │ - @ instruction: 0x00695994 │ │ │ │ - subseq r8, r7, r0, lsl #11 │ │ │ │ + rsbeq r5, r9, r1, ror fp │ │ │ │ + rsbeq r5, r9, r4, lsr #19 │ │ │ │ + @ instruction: 0x00578590 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 002a30b4 : │ │ │ │ ldr r2, [pc, #80] @ 2a310c │ │ │ │ ldr r3, [pc, #80] @ 2a3110 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198298,15 +198298,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2a3114 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 554d30 │ │ │ │ + b 554d40 │ │ │ │ rsbseq r8, r6, r8, lsr r3 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 002a3118 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -198324,15 +198324,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 2a316c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 554d30 │ │ │ │ + b 554d40 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 002a3170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -198492,74 +198492,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 2a33ac │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #68] @ 2a3440 │ │ │ │ ldr r2, [pc, #68] @ 2a3444 │ │ │ │ ldr r1, [pc, #68] @ 2a3448 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 2a344c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a33c0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2a3374 │ │ │ │ b 2a33c0 │ │ │ │ - rsbeq r4, r0, r4, lsl #15 │ │ │ │ - strheq r1, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r5, r9, ip, lsl r7 │ │ │ │ - ldrsbeq r6, [r6], #-124 @ 0xffffff84 │ │ │ │ - ldrsheq r1, [sl], #-104 @ 0xffffff98 │ │ │ │ + @ instruction: 0x00604794 │ │ │ │ + rsbeq r1, r1, ip, asr #9 │ │ │ │ + rsbeq r5, r9, ip, lsr #14 │ │ │ │ + subseq r6, r6, ip, ror #15 │ │ │ │ + subseq r1, sl, r8, lsl #14 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 002a3450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #88] @ 2a34cc │ │ │ │ ldr r2, [pc, #88] @ 2a34d0 │ │ │ │ ldr r1, [pc, #88] @ 2a34d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a34bc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5895b4 │ │ │ │ - rsbeq r5, r9, r4, lsr #13 │ │ │ │ - subseq r6, r6, r4, ror #14 │ │ │ │ - subseq r2, lr, r0, ror r2 │ │ │ │ + b 5895c4 │ │ │ │ + strheq r5, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r6, r6, r4, ror r7 │ │ │ │ + subseq r2, lr, r0, lsl #5 │ │ │ │ │ │ │ │ 002a34d8 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 292984 │ │ │ │ │ │ │ │ @@ -198614,40 +198614,40 @@ │ │ │ │ 002a35a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ ldr r7, [pc, #156] @ 2a3660 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3640 │ │ │ │ ldr r4, [pc, #132] @ 2a3664 │ │ │ │ ldr r2, [pc, #132] @ 2a3668 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3640 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -198656,54 +198656,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r6, r6, ip, asr fp │ │ │ │ - rsbeq r5, r9, r0, ror #10 │ │ │ │ - subseq r6, r6, r8, ror #11 │ │ │ │ + subseq r6, r6, ip, ror #22 │ │ │ │ + rsbeq r5, r9, r0, ror r5 │ │ │ │ + ldrsheq r6, [r6], #-88 @ 0xffffffa8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 2a37d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #316] @ 2a37dc │ │ │ │ ldr r1, [pc, #316] @ 2a37e0 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a37a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a3770 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a3720 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #252] @ 2a37e4 │ │ │ │ ldr r1, [pc, #252] @ 2a37e8 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3754 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -198715,72 +198715,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 2a35a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3754 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr ip, [pc, #104] @ 2a37f8 │ │ │ │ ldr r1, [pc, #104] @ 2a37fc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 2a37c4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr ip, [pc, #76] @ 2a3800 │ │ │ │ ldr r1, [pc, #76] @ 2a3804 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a3750 │ │ │ │ - strheq r5, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r6, r6, ip, lsr r5 │ │ │ │ - subseq r2, lr, r8, asr #32 │ │ │ │ - subseq r5, r7, r4, asr #16 │ │ │ │ - subseq r5, r7, r8, asr r8 │ │ │ │ - rsbeq r5, r9, r0, lsl r4 │ │ │ │ - subseq r8, r7, r8, asr #22 │ │ │ │ - subseq r8, r7, r0, lsl #22 │ │ │ │ - subseq r8, r7, r4, lsl fp │ │ │ │ - subseq r8, r7, r4, lsr #21 │ │ │ │ - @ instruction: 0x00578a9c │ │ │ │ - subseq r8, r7, r0, lsl #21 │ │ │ │ + rsbeq r5, r9, r0, asr #9 │ │ │ │ + subseq r6, r6, ip, asr #10 │ │ │ │ + subseq r2, lr, r8, asr r0 │ │ │ │ + subseq r5, r7, r4, asr r8 │ │ │ │ + subseq r5, r7, r8, ror #16 │ │ │ │ + rsbeq r5, r9, r0, lsr #8 │ │ │ │ + subseq r8, r7, r8, asr fp │ │ │ │ + subseq r8, r7, r0, lsl fp │ │ │ │ + subseq r8, r7, r4, lsr #22 │ │ │ │ + ldrheq r8, [r7], #-164 @ 0xffffff5c │ │ │ │ + subseq r8, r7, ip, lsr #21 │ │ │ │ + @ instruction: 0x00578a90 │ │ │ │ │ │ │ │ 002a3808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a366c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a3868 │ │ │ │ @@ -198792,56 +198792,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 2a38f0 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3848 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 2a38f4 │ │ │ │ ldr r5, [pc, #100] @ 2a38f8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3848 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - subseq r6, r6, ip, lsr #17 │ │ │ │ - strheq r5, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq r6, r6, r8, lsr r3 │ │ │ │ + ldrheq r6, [r6], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r5, r9, r0, asr #5 │ │ │ │ + subseq r6, r6, r8, asr #6 │ │ │ │ │ │ │ │ 002a38fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5829c4 │ │ │ │ + bl 5829d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3938 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198874,25 +198874,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a399c : │ │ │ │ mov r0, r1 │ │ │ │ - b 5824b0 │ │ │ │ + b 5824c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5808b8 │ │ │ │ + bl 5808c8 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 2a3a34 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -198910,15 +198910,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 2a3aac │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198930,29 +198930,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r8, r7, r0, lsl #18 │ │ │ │ - rsbeq r5, r9, r4, asr #3 │ │ │ │ - subseq r8, r7, ip, lsr #17 │ │ │ │ - subseq r8, r7, r4, asr #17 │ │ │ │ - rsbeq r5, r9, ip, ror r1 │ │ │ │ - subseq r8, r7, r8, ror #16 │ │ │ │ + subseq r8, r7, r0, lsl r9 │ │ │ │ + ldrdeq r5, [r9], #-20 @ 0xffffffec @ │ │ │ │ + ldrheq r8, [r7], #-140 @ 0xffffff74 │ │ │ │ + ldrsbeq r8, [r7], #-132 @ 0xffffff7c │ │ │ │ + rsbeq r5, r9, ip, lsl #3 │ │ │ │ + subseq r8, r7, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 2a3e10 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198973,27 +198973,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, sl │ │ │ │ bne 2a3bac │ │ │ │ ldr r2, [pc, #692] @ 2a3e24 │ │ │ │ ldr r3, [pc, #672] @ 2a3e14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199019,94 +199019,94 @@ │ │ │ │ bl 2a39a4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2a3b68 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 2a3c38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6489e4 │ │ │ │ + bl 6489f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 61a61c │ │ │ │ + bl 61a62c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a3b68 │ │ │ │ - bl 61c36c │ │ │ │ + bl 61c37c │ │ │ │ cmp r6, r0 │ │ │ │ beq 2a3c80 │ │ │ │ ldr ip, [pc, #528] @ 2a3e28 │ │ │ │ ldr r1, [pc, #528] @ 2a3e2c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a3b68 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 2a3c74 │ │ │ │ - bl 644cb4 │ │ │ │ + bl 644cc4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2a3c94 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6456c0 │ │ │ │ + bl 6456d0 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 2a3d74 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 1e154c │ │ │ │ b 2a3b68 │ │ │ │ bl 1e154c │ │ │ │ str sl, [r7] │ │ │ │ b 2a3b68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 645550 │ │ │ │ + bl 645560 │ │ │ │ b 2a3b68 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 61a61c │ │ │ │ + bl 61a62c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2a3d18 │ │ │ │ - bl 61c36c │ │ │ │ + bl 61c37c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3dd0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 6448c0 │ │ │ │ + bl 6448d0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6453b4 │ │ │ │ + bl 6453c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a3d0c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a3d1c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6456c0 │ │ │ │ + bl 6456d0 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 2a3d78 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 649940 │ │ │ │ + bl 649950 │ │ │ │ b 2a3c68 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r3, [pc, #260] @ 2a3e30 │ │ │ │ ldr r2, [pc, #260] @ 2a3e34 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -199115,21 +199115,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 2a3e38 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2a3d0c │ │ │ │ b 2a3c68 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 645160 │ │ │ │ + bl 645170 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3d98 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3dd8 │ │ │ │ ldr r3, [pc, #156] @ 2a3e3c │ │ │ │ @@ -199139,50 +199139,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r5, sl │ │ │ │ b 2a3d68 │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ b 2a3cb8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 2a3e48 │ │ │ │ ldr r2, [pc, #100] @ 2a3e4c │ │ │ │ ldr r1, [pc, #100] @ 2a3e50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a3dc8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r8, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r5, [r9], #-4 @ │ │ │ │ - subseq r1, lr, r0, ror #23 │ │ │ │ - ldrsbeq r6, [r6], #-4 │ │ │ │ + rsbeq r5, r9, r4, lsl #2 │ │ │ │ + ldrsheq r1, [lr], #-176 @ 0xffffff50 │ │ │ │ + subseq r6, r6, r4, ror #1 │ │ │ │ rsbseq r7, r6, r4, lsl #17 │ │ │ │ - subseq r8, r7, r0, asr #14 │ │ │ │ - ldrheq r8, [r7], #-108 @ 0xffffff94 │ │ │ │ - strheq r4, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r8, r7, ip, asr r6 │ │ │ │ - subseq r8, r7, r8, ror r5 │ │ │ │ - rsbeq r4, r9, r8, lsr lr │ │ │ │ - @ instruction: 0x00578698 │ │ │ │ - subseq r8, r7, r8, lsl r5 │ │ │ │ - strdeq r4, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - subseq r8, r7, ip, asr #11 │ │ │ │ - ldrsbeq r8, [r7], #-72 @ 0xffffffb8 │ │ │ │ + subseq r8, r7, r0, asr r7 │ │ │ │ + subseq r8, r7, ip, asr #13 │ │ │ │ + rsbeq r4, r9, r0, asr #29 │ │ │ │ + subseq r8, r7, ip, ror #12 │ │ │ │ + subseq r8, r7, r8, lsl #11 │ │ │ │ + rsbeq r4, r9, r8, asr #28 │ │ │ │ + subseq r8, r7, r8, lsr #13 │ │ │ │ + subseq r8, r7, r8, lsr #10 │ │ │ │ + rsbeq r4, r9, r8, lsl #28 │ │ │ │ + ldrsbeq r8, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq r8, r7, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -199227,35 +199227,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2a3fc4 │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3fd0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e37a8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #112] @ 2a3ff8 │ │ │ │ ldr r3, [pc, #104] @ 2a3ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199271,25 +199271,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 2a3ffc │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a3f54 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3f54 │ │ │ │ - bl 61a920 │ │ │ │ + bl 61a930 │ │ │ │ mov r7, r0 │ │ │ │ b 2a3f54 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, ip, ror #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, r6, ip, ror #8 │ │ │ │ - ldrheq fp, [lr], #-184 @ 0xffffff48 │ │ │ │ + subseq fp, lr, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 2a40ec │ │ │ │ mov r4, r1 │ │ │ │ @@ -199298,15 +199298,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a40dc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -199314,15 +199314,15 @@ │ │ │ │ bl 1e37a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #96] @ 2a40f4 │ │ │ │ ldr r3, [pc, #88] @ 2a40f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199344,16 +199344,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2a40fc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a4064 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, r6, r0, ror #6 │ │ │ │ - subseq fp, lr, ip, lsr #21 │ │ │ │ - subseq fp, lr, r0, lsr #21 │ │ │ │ + ldrheq fp, [lr], #-172 @ 0xffffff54 │ │ │ │ + ldrheq fp, [lr], #-160 @ 0xffffff60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 2a41d0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -199362,27 +199362,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a41c0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 1e37a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #84] @ 2a41d8 │ │ │ │ ldr r3, [pc, #76] @ 2a41d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199401,24 +199401,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 2a41dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a4154 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, r6, r0, ror r2 │ │ │ │ - ldrheq fp, [lr], #-156 @ 0xffffff64 │ │ │ │ + subseq fp, lr, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 6e262c │ │ │ │ + b 6e263c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 2a43d8 │ │ │ │ ldr ip, [pc, #444] @ 2a43dc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -199440,27 +199440,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, r8 │ │ │ │ bne 2a42f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #308] @ 2a43e8 │ │ │ │ ldr r3, [pc, #292] @ 2a43dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -199483,69 +199483,69 @@ │ │ │ │ bl 2a39a4 │ │ │ │ cmp r0, r8 │ │ │ │ beq 2a42a0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 2a439c │ │ │ │ - bl 6ee0b8 │ │ │ │ + bl 6ee0c8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a435c │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 6e20ac │ │ │ │ + bl 6e20bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a43a8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e154c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 2a42ac │ │ │ │ mov r0, r6 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r3, [pc, #128] @ 2a43ec │ │ │ │ ldr ip, [pc, #128] @ 2a43f0 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 2a43f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2a43f8 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a4344 │ │ │ │ bl 1e154c │ │ │ │ str r7, [r9] │ │ │ │ b 2a42a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r1, [pc, #68] @ 2a43fc │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cbd78 │ │ │ │ + bl 7cbd88 │ │ │ │ b 2a4344 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, r6, r8, lsr #3 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ rsbseq r7, r6, r0, asr #2 │ │ │ │ - rsbeq r4, r9, ip, ror #16 │ │ │ │ - subseq r8, r7, r8, lsl r0 │ │ │ │ - subseq r7, r7, r4, asr pc │ │ │ │ + rsbeq r4, r9, ip, ror r8 │ │ │ │ + subseq r8, r7, r8, lsr #32 │ │ │ │ + subseq r7, r7, r4, ror #30 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - ldrheq r8, [r7], #-8 │ │ │ │ + subseq r8, r7, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 2a4598 │ │ │ │ mov r4, r1 │ │ │ │ @@ -199555,24 +199555,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2a451c │ │ │ │ bl 1e1498 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -199597,15 +199597,15 @@ │ │ │ │ beq 2a4560 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 2a4568 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7bcdf4 │ │ │ │ + bl 7bce04 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a458c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 2a458c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -199633,15 +199633,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a44e0 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580354 │ │ │ │ + bl 580364 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e154c │ │ │ │ b 2a451c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 2a4568 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, ip, asr #31 │ │ │ │ @@ -199659,15 +199659,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 2a46b4 │ │ │ │ @@ -199691,15 +199691,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 1e2fa4 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r2, [pc, #72] @ 2a46b8 │ │ │ │ ldr r3, [pc, #60] @ 2a46b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -199711,15 +199711,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, ip, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x00577e94 │ │ │ │ + subseq r7, r7, r4, lsr #29 │ │ │ │ rsbseq r6, r6, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -199738,29 +199738,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e3034 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, r5 │ │ │ │ bne 2a47b4 │ │ │ │ ldr r2, [pc, #388] @ 2a48f0 │ │ │ │ ldr r3, [pc, #380] @ 2a48ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199825,15 +199825,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580354 │ │ │ │ + bl 580364 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 1e154c │ │ │ │ b 2a4764 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -199849,23 +199849,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 2a4900 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a4898 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, r8, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r6, r8, lsl #25 │ │ │ │ - subseq r7, r7, r8, lsl #24 │ │ │ │ - subseq r7, r7, r4, lsl #20 │ │ │ │ - rsbeq r4, r9, r0, lsr #6 │ │ │ │ + subseq r7, r7, r8, lsl ip │ │ │ │ + subseq r7, r7, r4, lsl sl │ │ │ │ + rsbeq r4, r9, r0, lsr r3 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 2a49d4 │ │ │ │ @@ -199875,23 +199875,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 2a4988 │ │ │ │ mov r1, r7 │ │ │ │ bl 4293c8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -199930,24 +199930,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ bl 4294dc │ │ │ │ bl 1e37a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #72] @ 2a4aa0 │ │ │ │ ldr r3, [pc, #64] @ 2a4a9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199979,15 +199979,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ ldr r3, [pc, #256] @ 2a4bf0 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -200016,15 +200016,15 @@ │ │ │ │ bl 1e2fa4 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 2a4bc4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r2, [pc, #116] @ 2a4bf8 │ │ │ │ ldr r3, [pc, #100] @ 2a4bec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200046,20 +200046,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r6, r6, ip, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, r7, r4, lsr sl │ │ │ │ - ldrheq r7, [r7], #-156 @ 0xffffff64 │ │ │ │ + subseq r7, r7, r4, asr #20 │ │ │ │ + subseq r7, r7, ip, asr #19 │ │ │ │ rsbseq r6, r6, r0, ror r8 │ │ │ │ - rsbeq r4, r9, r4, lsl r0 │ │ │ │ - subseq r7, r7, r4, lsl #14 │ │ │ │ - subseq r7, r7, r0, lsr r9 │ │ │ │ + rsbeq r4, r9, r4, lsr #32 │ │ │ │ + subseq r7, r7, r4, lsl r7 │ │ │ │ + subseq r7, r7, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 2a4d44 │ │ │ │ mov r4, r3 │ │ │ │ @@ -200069,25 +200069,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7adf08 │ │ │ │ + bl 7adf18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4c90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a4cd4 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 2a4d4c │ │ │ │ @@ -200104,50 +200104,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 2a4d50 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 2a4d54 │ │ │ │ ldr r1, [pc, #108] @ 2a4d58 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #84] @ 2a4d5c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 2a4c8c │ │ │ │ ldr ip, [pc, #64] @ 2a4d60 │ │ │ │ ldr r1, [pc, #64] @ 2a4d64 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 2a4d68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a4c90 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, ip, asr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r6, ip, asr r7 │ │ │ │ - rsbeq r3, r9, r8, lsl #30 │ │ │ │ - subseq r4, r6, r0, ror #29 │ │ │ │ - subseq r5, r6, ip, lsr #8 │ │ │ │ + rsbeq r3, r9, r8, lsl pc │ │ │ │ + ldrsheq r4, [r6], #-224 @ 0xffffff20 │ │ │ │ + subseq r5, r6, ip, lsr r4 │ │ │ │ + subseq r7, r7, r0, asr #16 │ │ │ │ subseq r7, r7, r0, lsr r8 │ │ │ │ - subseq r7, r7, r0, lsr #16 │ │ │ │ - ldrheq r7, [r7], #-80 @ 0xffffffb0 │ │ │ │ + subseq r7, r7, r0, asr #11 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 2a4e40 │ │ │ │ @@ -200157,30 +200157,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ad440 │ │ │ │ + bl 7ad450 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4df8 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7f0a64 │ │ │ │ + bl 7f0a74 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 2a4e48 │ │ │ │ ldr r3, [pc, #64] @ 2a4e44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -200213,28 +200213,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4f10 │ │ │ │ ldr r2, [pc, #536] @ 2a50ec │ │ │ │ ldr r3, [pc, #528] @ 2a50e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200251,15 +200251,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7bd1d0 │ │ │ │ + bl 7bd1e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a5008 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 2a4f78 │ │ │ │ ldr r3, [pc, #424] @ 2a50f0 │ │ │ │ @@ -200268,23 +200268,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 2a50fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1e154c │ │ │ │ b 2a4ecc │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7bd1d0 │ │ │ │ + bl 7bd1e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a5038 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 2a4f40 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -200318,82 +200318,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 2a5114 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 2a5118 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a4f6c │ │ │ │ ldr r3, [pc, #220] @ 2a511c │ │ │ │ ldr ip, [pc, #220] @ 2a5120 │ │ │ │ ldr r1, [pc, #220] @ 2a5124 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a4f6c │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 7bcc20 │ │ │ │ + bl 7bcc30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4f6c │ │ │ │ ldr r3, [pc, #152] @ 2a5128 │ │ │ │ ldr ip, [pc, #152] @ 2a512c │ │ │ │ ldr r1, [pc, #152] @ 2a5130 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a4f6c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2a5134 │ │ │ │ ldr r1, [pc, #108] @ 2a5138 │ │ │ │ ldr r0, [pc, #108] @ 2a513c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r6, r6, r4, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r6, r0, lsr #10 │ │ │ │ - @ instruction: 0x00693c98 │ │ │ │ - subseq r7, r7, r0, lsr r7 │ │ │ │ - subseq r7, r7, r0, lsl #7 │ │ │ │ + rsbeq r3, r9, r8, lsr #25 │ │ │ │ + subseq r7, r7, r0, asr #14 │ │ │ │ + @ instruction: 0x00577390 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - strdeq r3, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - subseq r7, r7, ip, ror #11 │ │ │ │ - subseq r7, r7, ip, lsr r6 │ │ │ │ - subseq r7, r7, r8, ror #10 │ │ │ │ - rsbeq r3, r9, r8, asr #23 │ │ │ │ - subseq r7, r7, ip, lsr #5 │ │ │ │ + rsbeq r3, r9, r4, lsl #24 │ │ │ │ + ldrsheq r7, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq r7, r7, ip, asr #12 │ │ │ │ + subseq r7, r7, r8, ror r5 │ │ │ │ + ldrdeq r3, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq r7, [r7], #-44 @ 0xffffffd4 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x00693b9c │ │ │ │ - subseq r7, r7, r8, ror #10 │ │ │ │ - subseq r7, r7, ip, lsl #5 │ │ │ │ - rsbeq r3, r9, ip, asr #22 │ │ │ │ - ldrheq r7, [r7], #-88 @ 0xffffffa8 │ │ │ │ - subseq r7, r7, ip, lsr r2 │ │ │ │ - rsbeq r3, r9, r8, lsl fp │ │ │ │ - subseq r7, r7, r0, lsl r5 │ │ │ │ - subseq r7, r7, r4, lsr #10 │ │ │ │ + rsbeq r3, r9, ip, lsr #23 │ │ │ │ + subseq r7, r7, r8, ror r5 │ │ │ │ + @ instruction: 0x0057729c │ │ │ │ + rsbeq r3, r9, ip, asr fp │ │ │ │ + subseq r7, r7, r8, asr #11 │ │ │ │ + subseq r7, r7, ip, asr #4 │ │ │ │ + rsbeq r3, r9, r8, lsr #22 │ │ │ │ + subseq r7, r7, r0, lsr #10 │ │ │ │ + subseq r7, r7, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 2a53d4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200406,27 +200406,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7abb78 │ │ │ │ + bl 7abb88 │ │ │ │ cmp r0, r4 │ │ │ │ beq 2a5228 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a5338 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -200440,18 +200440,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 7abe28 │ │ │ │ + bl 7abe38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #424] @ 2a53e8 │ │ │ │ ldr r3, [pc, #404] @ 2a53d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200469,15 +200469,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a521c │ │ │ │ ldr r1, [pc, #332] @ 2a53ec │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -200510,21 +200510,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 2a521c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 580354 │ │ │ │ + bl 580364 │ │ │ │ b 2a521c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ad0e4 │ │ │ │ + bl 7ad0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a521c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 2a521c │ │ │ │ @@ -200540,39 +200540,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a521c │ │ │ │ ldr r5, [pc, #76] @ 2a5404 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a51ec │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 2a531c │ │ │ │ ldr r5, [pc, #60] @ 2a5408 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a5370 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00766290 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r9, r8, ror #19 │ │ │ │ - subseq r7, r7, r8, ror #9 │ │ │ │ - subseq r7, r7, r8, asr #1 │ │ │ │ + strdeq r3, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq r7, [r7], #-72 @ 0xffffffb8 │ │ │ │ + ldrsbeq r7, [r7], #-8 │ │ │ │ ldrheq r6, [r6], #-20 @ 0xffffffec @ │ │ │ │ - subseq r7, r7, ip, lsl #8 │ │ │ │ - subseq r7, r7, r8, ror #7 │ │ │ │ - subseq r7, r7, ip, asr #6 │ │ │ │ - rsbeq r3, r9, r8, asr r8 │ │ │ │ - ldrsbeq sl, [r6], #-36 @ 0xffffffdc │ │ │ │ - subseq r6, r7, r8, lsr pc │ │ │ │ - subseq r7, pc, r8, ror #31 │ │ │ │ - ldrsbeq r7, [pc], #-244 @ │ │ │ │ + subseq r7, r7, ip, lsl r4 │ │ │ │ + ldrsheq r7, [r7], #-56 @ 0xffffffc8 │ │ │ │ + subseq r7, r7, ip, asr r3 │ │ │ │ + rsbeq r3, r9, r8, ror #16 │ │ │ │ + subseq sl, r6, r4, ror #5 │ │ │ │ + subseq r6, r7, r8, asr #30 │ │ │ │ + ldrsheq r7, [pc], #-248 @ │ │ │ │ + subseq r7, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 2a5604 │ │ │ │ mov r5, r1 │ │ │ │ @@ -200582,24 +200582,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2a54c4 │ │ │ │ ldr r2, [pc, #388] @ 2a560c │ │ │ │ ldr r3, [pc, #380] @ 2a5608 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200630,15 +200630,15 @@ │ │ │ │ beq 2a5520 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580354 │ │ │ │ + bl 580364 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e154c │ │ │ │ b 2a5480 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -200711,25 +200711,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7adf08 │ │ │ │ + bl 7adf18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a56b0 │ │ │ │ ldr r2, [pc, #176] @ 2a5740 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 2a5734 │ │ │ │ @@ -200770,15 +200770,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 2a56b0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbseq r5, r6, r4, asr #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r9, r0, lsr #10 │ │ │ │ + rsbeq r3, r9, r0, lsr r5 │ │ │ │ rsbseq r5, r6, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2a5854 │ │ │ │ @@ -200789,15 +200789,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 2a585c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -200809,15 +200809,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 7adf08 │ │ │ │ + bl 7adf18 │ │ │ │ ldr r2, [pc, #120] @ 2a5860 │ │ │ │ ldr r3, [pc, #108] @ 2a5858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200841,15 +200841,15 @@ │ │ │ │ b 2a57c0 │ │ │ │ mov ip, #4 │ │ │ │ b 2a57c0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbseq r5, r6, ip, lsl #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r9, sl, lsl r4 │ │ │ │ + rsbeq r3, r9, sl, lsr #8 │ │ │ │ rsbseq r5, r6, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 2a5998 │ │ │ │ @@ -200860,25 +200860,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7adf08 │ │ │ │ + bl 7adf18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5904 │ │ │ │ ldr r2, [pc, #188] @ 2a59a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 2a5994 │ │ │ │ @@ -200922,15 +200922,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 2a5904 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbseq r5, r6, r0, ror fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r3, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r3, r9, r8, ror #5 │ │ │ │ rsbseq r5, r6, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 2a5abc │ │ │ │ @@ -200941,15 +200941,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 2a5ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -200961,15 +200961,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 7adf08 │ │ │ │ + bl 7adf18 │ │ │ │ ldr r2, [pc, #128] @ 2a5ac8 │ │ │ │ ldr r3, [pc, #116] @ 2a5ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200995,15 +200995,15 @@ │ │ │ │ b 2a5a20 │ │ │ │ mov ip, #1 │ │ │ │ b 2a5a20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbseq r5, r6, ip, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r9, r7, asr #3 │ │ │ │ + ldrdeq r3, [r9], #-23 @ 0xffffffe9 @ │ │ │ │ rsbseq r5, r6, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 2a5be8 │ │ │ │ @@ -201014,35 +201014,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5b74 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 2a5bf0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5bb8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d30d8 │ │ │ │ + bl 7d30e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a5bc4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #120] @ 2a5bf4 │ │ │ │ ldr r3, [pc, #108] @ 2a5bec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201057,28 +201057,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 7d2dec │ │ │ │ + bl 7d2dfc │ │ │ │ b 2a5b6c │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580354 │ │ │ │ + bl 580364 │ │ │ │ b 2a5b6c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r6, r4, lsl #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq r6, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq r6, r7, r0, ror #23 │ │ │ │ rsbseq r5, r6, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 2a5cc0 │ │ │ │ @@ -201088,30 +201088,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e3034 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d2f4c │ │ │ │ + bl 7d2f5c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r2, [pc, #72] @ 2a5cc8 │ │ │ │ ldr r3, [pc, #64] @ 2a5cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201127,25 +201127,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r6], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r6, r4, ror r7 │ │ │ │ ldr r1, [pc, #4] @ 2a5cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58bcf8 │ │ │ │ - subseq r6, r7, r8, asr #20 │ │ │ │ + b 58bd08 │ │ │ │ + subseq r6, r7, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 787858 │ │ │ │ + bl 787868 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -201163,27 +201163,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 789cd8 │ │ │ │ + bl 789ce8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5da0 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 787858 │ │ │ │ + bl 787868 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 2a5df0 │ │ │ │ ldr r3, [pc, #64] @ 2a5dec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -201207,29 +201207,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 789cd8 │ │ │ │ + b 789ce8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 2a5ea4 │ │ │ │ ldr r2, [pc, #92] @ 2a5ec0 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -201250,16 +201250,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 2a5ec4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e2d28 │ │ │ │ - subseq r6, r7, r4, asr #17 │ │ │ │ - subseq r6, r7, r4, ror r8 │ │ │ │ + ldrsbeq r6, [r7], #-132 @ 0xffffff7c │ │ │ │ + subseq r6, r7, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 2a5f64 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 2a5f68 │ │ │ │ @@ -201268,40 +201268,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5f44 │ │ │ │ - bl 60a5f8 │ │ │ │ + bl 60a608 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 64a234 │ │ │ │ + b 64a244 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r2, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq pc, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq r3, [r6], #-192 @ 0xffffff40 │ │ │ │ + rsbeq r2, r9, ip, lsl #26 │ │ │ │ + subseq pc, sp, ip, lsl #16 │ │ │ │ + subseq r3, r6, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 2a60dc │ │ │ │ mov r5, r1 │ │ │ │ @@ -201310,15 +201310,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e3034 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -201357,15 +201357,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2fa4 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r2, [pc, #124] @ 2a60f4 │ │ │ │ ldr r3, [pc, #100] @ 2a60e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201387,22 +201387,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r5, r6, r0, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r2, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsbeq r6, [r7], #-80 @ 0xffffffb0 │ │ │ │ - subseq r6, r7, r0, lsr #12 │ │ │ │ - subseq r6, r7, r4, lsl r7 │ │ │ │ + rsbeq r2, r9, r8, ror #23 │ │ │ │ + subseq r6, r7, r0, ror #11 │ │ │ │ + subseq r6, r7, r0, lsr r6 │ │ │ │ + subseq r6, r7, r4, lsr #14 │ │ │ │ rsbseq r5, r6, ip, ror r3 │ │ │ │ - rsbeq r2, r9, r0, lsr #22 │ │ │ │ - subseq r6, r7, r8, lsl r5 │ │ │ │ - subseq r6, r7, ip, lsr #10 │ │ │ │ + rsbeq r2, r9, r0, lsr fp │ │ │ │ + subseq r6, r7, r8, lsr #10 │ │ │ │ + subseq r6, r7, ip, lsr r5 │ │ │ │ │ │ │ │ 002a6104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -201451,15 +201451,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -201469,22 +201469,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a61e0 │ │ │ │ - rsbeq r2, r9, ip, lsr #20 │ │ │ │ - ldrsbeq r6, [r7], #-80 @ 0xffffffb0 │ │ │ │ - subseq r6, r7, r8, lsl r1 │ │ │ │ - ldrdeq r2, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - subseq r6, r7, r4, asr r5 │ │ │ │ - subseq r6, r7, r8, asr #1 │ │ │ │ + rsbeq r2, r9, ip, lsr sl │ │ │ │ + subseq r6, r7, r0, ror #11 │ │ │ │ + subseq r6, r7, r8, lsr #2 │ │ │ │ + rsbeq r2, r9, r8, ror #19 │ │ │ │ + subseq r6, r7, r4, ror #10 │ │ │ │ + ldrsbeq r6, [r7], #-8 │ │ │ │ │ │ │ │ 002a6244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -201528,15 +201528,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2a6364 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 58b654 │ │ │ │ + bl 58b664 │ │ │ │ ldr r2, [pc, #84] @ 2a6368 │ │ │ │ ldr r3, [pc, #64] @ 2a6358 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201549,15 +201549,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00765190 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq r6, [r7], #-16 │ │ │ │ + subseq r6, r7, r0, ror #3 │ │ │ │ rsbseq r5, r6, r4, lsl #2 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ rsbseq r5, r6, r0, ror #1 │ │ │ │ │ │ │ │ 002a636c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -201566,80 +201566,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 2a63c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a63d0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58b654 │ │ │ │ + b 58b664 │ │ │ │ ldr r2, [pc, #40] @ 2a63f4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a63ac │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a63ac │ │ │ │ - bl 61a920 │ │ │ │ + bl 61a930 │ │ │ │ mov r2, r0 │ │ │ │ b 2a63ac │ │ │ │ - ldrheq r9, [lr], #-120 @ 0xffffff88 │ │ │ │ + subseq r9, lr, r8, asr #15 │ │ │ │ │ │ │ │ 002a63f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 2a648c │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 2a645c │ │ │ │ mov r0, r4 │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6468 │ │ │ │ ldr r3, [pc, #76] @ 2a6490 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58b654 │ │ │ │ + b 58b664 │ │ │ │ ldr r2, [pc, #48] @ 2a6494 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a643c │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a643c │ │ │ │ - bl 61a920 │ │ │ │ + bl 61a930 │ │ │ │ mov r2, r0 │ │ │ │ b 2a643c │ │ │ │ rsbseq r4, r6, r0, ror #31 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - subseq r9, lr, r0, lsr #14 │ │ │ │ + subseq r9, lr, r0, lsr r7 │ │ │ │ │ │ │ │ 002a6498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a6510 │ │ │ │ @@ -201651,33 +201651,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a64ec │ │ │ │ ldr r3, [pc, #68] @ 2a6514 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 58b654 │ │ │ │ + b 58b664 │ │ │ │ ldr r2, [pc, #48] @ 2a6518 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a64c8 │ │ │ │ ldr r3, [pc, #40] @ 2a651c │ │ │ │ ldr r1, [pc, #40] @ 2a6520 │ │ │ │ ldr r0, [pc, #40] @ 2a6524 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 2a6528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r4, r6, r0, asr #30 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - @ instruction: 0x005e969c │ │ │ │ - rsbeq r2, r9, ip, ror #13 │ │ │ │ - ldrsbeq r5, [r7], #-216 @ 0xffffff28 │ │ │ │ - subseq r6, r7, r0, asr #5 │ │ │ │ + subseq r9, lr, ip, lsr #13 │ │ │ │ + strdeq r2, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r5, r7, r8, ror #27 │ │ │ │ + ldrsbeq r6, [r7], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 002a652c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201690,22 +201690,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a6580 │ │ │ │ ldr r3, [pc, #36] @ 2a6588 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 58b654 │ │ │ │ + b 58b664 │ │ │ │ ldr r2, [pc, #16] @ 2a658c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a655c │ │ │ │ bl 1e3f34 │ │ │ │ rsbseq r4, r6, ip, lsr #29 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - subseq r9, lr, r8, lsl #12 │ │ │ │ + subseq r9, lr, r8, lsl r6 │ │ │ │ │ │ │ │ 002a6590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -201725,15 +201725,15 @@ │ │ │ │ beq 2a6680 │ │ │ │ ldr r3, [pc, #168] @ 2a668c │ │ │ │ ldr r1, [pc, #168] @ 2a6690 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 58b654 │ │ │ │ + bl 58b664 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 2a662c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -201743,94 +201743,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 2a6694 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 58a9a4 │ │ │ │ + bl 58a9b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6604 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580548 │ │ │ │ + bl 580558 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e3f34 │ │ │ │ - subseq r6, r7, ip, lsr #4 │ │ │ │ + subseq r6, r7, ip, lsr r2 │ │ │ │ rsbseq r4, r6, ip, lsr #28 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ - ldrsheq r6, [r7], #-24 @ 0xffffffe8 │ │ │ │ - subseq ip, r8, ip, lsl #3 │ │ │ │ + subseq r6, r7, r8, lsl #4 │ │ │ │ + @ instruction: 0x0058c19c │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a66a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq lr, lr, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2a671c │ │ │ │ ldr r2, [pc, #88] @ 2a6720 │ │ │ │ ldr r1, [pc, #88] @ 2a6724 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #60] @ 2a6728 │ │ │ │ ldr r3, [pc, #60] @ 2a672c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r9, r8, asr #12 │ │ │ │ - subseq r3, r6, r0, lsr r5 │ │ │ │ - subseq r3, r6, r8, asr #10 │ │ │ │ + rsbeq r2, r9, r8, asr r6 │ │ │ │ + subseq r3, r6, r0, asr #10 │ │ │ │ + subseq r3, r6, r8, asr r5 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 2a67e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldr ip, [pc, #136] @ 2a67e8 │ │ │ │ ldr r2, [pc, #136] @ 2a67ec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6794 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2a67b4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -201849,17 +201849,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ + subseq r6, r7, r8, lsr r6 │ │ │ │ + rsbeq r2, r9, r4, asr #11 │ │ │ │ subseq r6, r7, r8, lsr #12 │ │ │ │ - strheq r2, [r9], #-84 @ 0xffffffac @ │ │ │ │ - subseq r6, r7, r8, lsl r6 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2a6850 │ │ │ │ ldr r2, [pc, #68] @ 2a6854 │ │ │ │ @@ -201867,26 +201867,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r9, r4, lsl #10 │ │ │ │ - subseq r6, r7, r4, ror #10 │ │ │ │ - subseq r6, r7, r0, asr r5 │ │ │ │ + rsbeq r2, r9, r4, lsl r5 │ │ │ │ + subseq r6, r7, r4, ror r5 │ │ │ │ + subseq r6, r7, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 2a68e4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 2a68e8 │ │ │ │ @@ -201894,15 +201894,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #1 │ │ │ │ beq 2a68b8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -201913,133 +201913,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00692498 │ │ │ │ - ldrsheq r6, [r7], #-72 @ 0xffffffb8 │ │ │ │ - subseq r6, r7, r4, ror #9 │ │ │ │ + rsbeq r2, r9, r8, lsr #9 │ │ │ │ + subseq r6, r7, r8, lsl #10 │ │ │ │ + ldrsheq r6, [r7], #-68 @ 0xffffffbc │ │ │ │ │ │ │ │ 002a68f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 2a69b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r8, [pc, #148] @ 2a69b8 │ │ │ │ ldr r2, [pc, #148] @ 2a69bc │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 2a69c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 2a6974 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5836c0 │ │ │ │ + b 5836d0 │ │ │ │ ldr r6, [pc, #72] @ 2a69c4 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r2, [pc, #56] @ 2a69c8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5836c0 │ │ │ │ - subseq r6, r7, r8, ror #8 │ │ │ │ - strdeq r2, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r6, r7, ip, asr #8 │ │ │ │ + b 5836d0 │ │ │ │ + subseq r6, r7, r8, ror r4 │ │ │ │ + rsbeq r2, r9, r0, lsl #8 │ │ │ │ + subseq r6, r7, ip, asr r4 │ │ │ │ addeq r4, r1, r0, lsl #19 │ │ │ │ - subseq r6, r7, r4, lsl r4 │ │ │ │ - subseq r6, r7, r8, lsl r4 │ │ │ │ + subseq r6, r7, r4, lsr #8 │ │ │ │ + subseq r6, r7, r8, lsr #8 │ │ │ │ │ │ │ │ 002a69cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 2a6a98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r8, [pc, #156] @ 2a6a9c │ │ │ │ ldr r2, [pc, #156] @ 2a6aa0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 2a6aa4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 2a6a58 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5836c0 │ │ │ │ + b 5836d0 │ │ │ │ ldr r6, [pc, #72] @ 2a6aa8 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r2, [pc, #56] @ 2a6aac │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5836c0 │ │ │ │ - subseq r6, r7, ip, lsl #7 │ │ │ │ - rsbeq r2, r9, r4, lsl r3 │ │ │ │ - subseq r6, r7, r8, ror r3 │ │ │ │ + b 5836d0 │ │ │ │ + @ instruction: 0x0057639c │ │ │ │ + rsbeq r2, r9, r4, lsr #6 │ │ │ │ + subseq r6, r7, r8, lsl #7 │ │ │ │ addeq r4, r1, r4, lsr #17 │ │ │ │ - subseq r6, r7, r0, lsr r3 │ │ │ │ - subseq r6, r7, r4, lsr r3 │ │ │ │ + subseq r6, r7, r0, asr #6 │ │ │ │ + subseq r6, r7, r4, asr #6 │ │ │ │ │ │ │ │ 002a6ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 2a6c6c │ │ │ │ @@ -202055,24 +202055,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 2a6c28 │ │ │ │ ldr r7, [pc, #372] @ 2a6c78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 2a6c7c │ │ │ │ ldr r1, [pc, #360] @ 2a6c80 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #336] @ 2a6c84 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -202084,28 +202084,28 @@ │ │ │ │ beq 2a6bb0 │ │ │ │ ldr r5, [pc, #288] @ 2a6c88 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6bf4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 583728 │ │ │ │ + bl 583738 │ │ │ │ ldr r2, [pc, #264] @ 2a6c8c │ │ │ │ ldr r3, [pc, #236] @ 2a6c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2a6c68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 589d8c │ │ │ │ + b 589d9c │ │ │ │ ldr r2, [pc, #216] @ 2a6c90 │ │ │ │ ldr r3, [pc, #184] @ 2a6c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -202119,55 +202119,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 2a6c94 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r2, [pc, #136] @ 2a6c98 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r0, [r5] │ │ │ │ b 2a6b74 │ │ │ │ ldr r4, [pc, #108] @ 2a6c9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr r3, [pc, #96] @ 2a6ca0 │ │ │ │ ldr r2, [pc, #96] @ 2a6ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 2a6afc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r1], r4 @ │ │ │ │ rsbseq r4, r6, r4, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, r9, ip, lsl #4 │ │ │ │ - subseq r3, r6, r8, ror #1 │ │ │ │ - subseq r3, r6, r0, lsl #2 │ │ │ │ + rsbeq r2, r9, ip, lsl r2 │ │ │ │ + ldrsheq r3, [r6], #-8 │ │ │ │ + subseq r3, r6, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ addeq r4, r1, ip, asr r7 │ │ │ │ rsbseq r4, r6, r0, ror r8 │ │ │ │ rsbseq r4, r6, ip, lsr r8 │ │ │ │ - @ instruction: 0x00576194 │ │ │ │ - @ instruction: 0x00576198 │ │ │ │ - subseq r6, r7, r4, ror #2 │ │ │ │ - ldrdeq r2, [r9], #-4 @ │ │ │ │ - subseq r6, r7, r8, asr r1 │ │ │ │ + subseq r6, r7, r4, lsr #3 │ │ │ │ + subseq r6, r7, r8, lsr #3 │ │ │ │ + subseq r6, r7, r4, ror r1 │ │ │ │ + rsbeq r2, r9, r4, ror #1 │ │ │ │ + subseq r6, r7, r8, ror #2 │ │ │ │ │ │ │ │ 002a6ca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6d2c │ │ │ │ @@ -202176,37 +202176,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6ce4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5836c0 │ │ │ │ + b 5836d0 │ │ │ │ ldr r6, [pc, #68] @ 2a6d30 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr ip, [pc, #56] @ 2a6d34 │ │ │ │ ldr r2, [pc, #56] @ 2a6d38 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5836c0 │ │ │ │ + b 5836d0 │ │ │ │ addeq r4, r1, r0, lsl #12 │ │ │ │ - subseq r6, r7, r8, lsr #1 │ │ │ │ - rsbeq r2, r9, r8, lsl r0 │ │ │ │ - subseq r6, r7, r0, lsr #1 │ │ │ │ + ldrheq r6, [r7], #-8 │ │ │ │ + rsbeq r2, r9, r8, lsr #32 │ │ │ │ + ldrheq r6, [r7], #-0 │ │ │ │ │ │ │ │ 002a6d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6dc0 │ │ │ │ @@ -202215,37 +202215,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6d78 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 583728 │ │ │ │ + b 583738 │ │ │ │ ldr r6, [pc, #68] @ 2a6dc4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr ip, [pc, #56] @ 2a6dc8 │ │ │ │ ldr r2, [pc, #56] @ 2a6dcc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 583728 │ │ │ │ + b 583738 │ │ │ │ addeq r4, r1, ip, ror #10 │ │ │ │ - subseq r6, r7, r4, lsl r0 │ │ │ │ - rsbeq r1, r9, r4, lsl #31 │ │ │ │ - subseq r6, r7, ip │ │ │ │ + subseq r6, r7, r4, lsr #32 │ │ │ │ + @ instruction: 0x00691f94 │ │ │ │ + subseq r6, r7, ip, lsl r0 │ │ │ │ │ │ │ │ 002a6dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6e54 │ │ │ │ @@ -202254,52 +202254,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6e0c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 584918 │ │ │ │ + b 584928 │ │ │ │ ldr r6, [pc, #68] @ 2a6e58 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a5f4 │ │ │ │ + bl 58a604 │ │ │ │ ldr ip, [pc, #56] @ 2a6e5c │ │ │ │ ldr r2, [pc, #56] @ 2a6e60 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 584918 │ │ │ │ + b 584928 │ │ │ │ ldrdeq r4, [r1], r8 │ │ │ │ - subseq r5, r7, r0, lsl #31 │ │ │ │ - strdeq r1, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r5, r7, r8, ror pc │ │ │ │ + @ instruction: 0x00575f90 │ │ │ │ + rsbeq r1, r9, r0, lsl #30 │ │ │ │ + subseq r5, r7, r8, lsl #31 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a6ee0 │ │ │ │ ldr r2, [pc, #96] @ 2a6ee4 │ │ │ │ ldr r1, [pc, #96] @ 2a6ee8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #68] @ 2a6eec │ │ │ │ ldr r3, [pc, #68] @ 2a6ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -202308,58 +202308,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, r9, r0, ror #29 │ │ │ │ - subseq r2, r6, r8, asr sp │ │ │ │ - subseq lr, sp, r4, ror #16 │ │ │ │ + strdeq r1, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + subseq r2, r6, r8, ror #26 │ │ │ │ + subseq lr, sp, r4, ror r8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - subseq r5, r7, r0, lsr #30 │ │ │ │ + subseq r5, r7, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2a6f68 │ │ │ │ ldr r2, [pc, #92] @ 2a6f6c │ │ │ │ ldr r1, [pc, #92] @ 2a6f70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 2a6f74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #64] @ 2a6f78 │ │ │ │ ldr r3, [pc, #64] @ 2a6f7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, r9, r8, asr lr │ │ │ │ - subseq r2, r6, r4, asr #25 │ │ │ │ - subseq sp, r9, r0, ror #23 │ │ │ │ + rsbeq r1, r9, r8, ror #28 │ │ │ │ + ldrsbeq r2, [r6], #-196 @ 0xffffff3c │ │ │ │ + ldrsheq sp, [r9], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2a6f90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a40 │ │ │ │ + b 588a50 │ │ │ │ rsbeq sp, lr, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 2a70d0 │ │ │ │ ldr r6, [pc, #292] @ 2a70d4 │ │ │ │ @@ -202370,23 +202370,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a7018 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a7044 │ │ │ │ @@ -202432,29 +202432,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 2a70e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e12b8 │ │ │ │ - strheq r1, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - subseq r1, r7, r8, ror #11 │ │ │ │ - ldrsheq r1, [r7], #-92 @ 0xffffffa4 │ │ │ │ - subseq r5, r7, ip, ror sp │ │ │ │ - subseq r5, r7, ip, asr #26 │ │ │ │ - subseq r5, r7, ip, lsl sp │ │ │ │ + rsbeq r1, r9, r8, asr #27 │ │ │ │ + ldrsheq r1, [r7], #-88 @ 0xffffffa8 │ │ │ │ + subseq r1, r7, ip, lsl #12 │ │ │ │ + subseq r5, r7, ip, lsl #27 │ │ │ │ + subseq r5, r7, ip, asr sp │ │ │ │ + subseq r5, r7, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 2a7150 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a7138 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -202463,44 +202463,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 2a7154 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5899fc │ │ │ │ - ldrheq r1, [r7], #-72 @ 0xffffffb8 │ │ │ │ + b 589a0c │ │ │ │ + subseq r1, r7, r8, asr #9 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 2a71b8 │ │ │ │ ldr r2, [pc, #72] @ 2a71bc │ │ │ │ ldr r1, [pc, #72] @ 2a71c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r1, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - subseq r2, r6, r8, ror #20 │ │ │ │ - subseq lr, sp, r4, ror r5 │ │ │ │ + rsbeq r1, r9, r0, lsl #24 │ │ │ │ + subseq r2, r6, r8, ror sl │ │ │ │ + subseq lr, sp, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 2a7294 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -202510,54 +202510,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 2a729c │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a7274 │ │ │ │ ldr r3, [pc, #128] @ 2a72a0 │ │ │ │ ldr r9, [pc, #128] @ 2a72a4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 2a7238 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r1, r9, ip, lsl #23 │ │ │ │ - ldrheq r1, [r7], #-60 @ 0xffffffc4 │ │ │ │ - subseq r1, r7, r8, lsr #7 │ │ │ │ - subseq r8, lr, r0, ror #18 │ │ │ │ - subseq r5, r7, r4, asr #23 │ │ │ │ + @ instruction: 0x00691b9c │ │ │ │ + subseq r1, r7, ip, asr #7 │ │ │ │ + ldrheq r1, [r7], #-56 @ 0xffffffc8 │ │ │ │ + subseq r8, lr, r0, ror r9 │ │ │ │ + ldrsbeq r5, [r7], #-180 @ 0xffffff4c │ │ │ │ │ │ │ │ 002a72a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 2a73b0 │ │ │ │ @@ -202568,30 +202568,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 582b40 │ │ │ │ + bl 582b50 │ │ │ │ ldr r1, [pc, #200] @ 2a73bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a737c │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 2a73c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 582b40 │ │ │ │ + bl 582b50 │ │ │ │ ldr r1, [pc, #164] @ 2a73c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a7394 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 2a73c8 │ │ │ │ ldr r3, [pc, #112] @ 2a73b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -202609,29 +202609,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 2a73cc │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5899fc │ │ │ │ + bl 589a0c │ │ │ │ b 2a730c │ │ │ │ ldr r1, [pc, #52] @ 2a73d0 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5899fc │ │ │ │ + bl 589a0c │ │ │ │ b 2a7338 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r6, r0, lsr r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r5, r7, ip, lsr fp │ │ │ │ - subseq r1, r7, ip, asr #5 │ │ │ │ - subseq r5, r7, ip, lsl #22 │ │ │ │ - subseq r1, r7, r0, lsr #5 │ │ │ │ + subseq r5, r7, ip, asr #22 │ │ │ │ + ldrsbeq r1, [r7], #-44 @ 0xffffffd4 │ │ │ │ + subseq r5, r7, ip, lsl fp │ │ │ │ + ldrheq r1, [r7], #-32 @ 0xffffffe0 │ │ │ │ ldrheq r4, [r6], #-4 @ │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 002a73d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -202643,27 +202643,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2a743c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58a9a4 │ │ │ │ + bl 58a9b4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r5, r7, r8, lsr sl │ │ │ │ - subseq r1, r7, r4, lsl fp │ │ │ │ + subseq r5, r7, r8, asr #20 │ │ │ │ + subseq r1, r7, r4, lsr #22 │ │ │ │ │ │ │ │ 002a7440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2a74b4 │ │ │ │ @@ -202673,32 +202673,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #56] @ 2a74c0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 292f18 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, r9, r8, lsl #18 │ │ │ │ - subseq r2, r6, r0, ror r7 │ │ │ │ - subseq lr, sp, ip, ror r2 │ │ │ │ - subseq r5, r7, r4, lsr #19 │ │ │ │ + rsbeq r1, r9, r8, lsl r9 │ │ │ │ + subseq r2, r6, r0, lsl #15 │ │ │ │ + subseq lr, sp, ip, lsl #5 │ │ │ │ + ldrheq r5, [r7], #-148 @ 0xffffff6c │ │ │ │ │ │ │ │ 002a74c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2a751c │ │ │ │ @@ -202708,56 +202708,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #28] @ 2a7528 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 292f18 │ │ │ │ - rsbeq r1, r9, r4, lsl #17 │ │ │ │ - ldrsheq r2, [r6], #-100 @ 0xffffff9c │ │ │ │ - subseq lr, sp, r0, lsl #4 │ │ │ │ - subseq r5, r7, r0, lsr #18 │ │ │ │ + @ instruction: 0x00691894 │ │ │ │ + subseq r2, r6, r4, lsl #14 │ │ │ │ + subseq lr, sp, r0, lsl r2 │ │ │ │ + subseq r5, r7, r0, lsr r9 │ │ │ │ │ │ │ │ 002a752c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 2a75f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #152] @ 2a75f8 │ │ │ │ ldr r1, [pc, #152] @ 2a75fc │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #128] @ 2a7600 │ │ │ │ ldr r1, [pc, #128] @ 2a7604 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #96] @ 2a7608 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 292e58 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202771,20 +202771,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r1, r9, r8, lsl r8 │ │ │ │ - subseq r1, r7, r0, asr #32 │ │ │ │ - subseq r1, r7, r4, asr r0 │ │ │ │ - subseq r2, r6, r0, ror #12 │ │ │ │ - subseq lr, sp, ip, ror #2 │ │ │ │ - subseq r5, r7, r0, lsl #17 │ │ │ │ + rsbeq r1, r9, r8, lsr #16 │ │ │ │ + subseq r1, r7, r0, asr r0 │ │ │ │ + subseq r1, r7, r4, rrx │ │ │ │ + subseq r2, r6, r0, ror r6 │ │ │ │ + subseq lr, sp, ip, ror r1 │ │ │ │ + @ instruction: 0x00575890 │ │ │ │ │ │ │ │ 002a760c : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202813,44 +202813,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 2a76c0 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ b 2a7680 │ │ │ │ ldr r3, [pc, #28] @ 2a76f8 │ │ │ │ ldr r1, [pc, #28] @ 2a76fc │ │ │ │ ldr r0, [pc, #28] @ 2a7700 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r9, r8, lsl #13 │ │ │ │ - subseq r5, r7, r4, asr r7 │ │ │ │ + @ instruction: 0x00691698 │ │ │ │ subseq r5, r7, r4, ror #14 │ │ │ │ + subseq r5, r7, r4, ror r7 │ │ │ │ │ │ │ │ 002a7704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -202871,46 +202871,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 2a77a8 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ b 2a7760 │ │ │ │ ldr r3, [pc, #28] @ 2a77e0 │ │ │ │ ldr r1, [pc, #28] @ 2a77e4 │ │ │ │ ldr r0, [pc, #28] @ 2a77e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r9, r0, lsr #11 │ │ │ │ - subseq r5, r7, ip, ror #12 │ │ │ │ + strheq r1, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ subseq r5, r7, ip, ror r6 │ │ │ │ + subseq r5, r7, ip, lsl #13 │ │ │ │ │ │ │ │ 002a77ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2a7848 │ │ │ │ @@ -202920,26 +202920,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #32] @ 2a7854 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 292c44 │ │ │ │ - rsbeq r1, r9, ip, asr r5 │ │ │ │ - subseq r2, r6, ip, asr #7 │ │ │ │ - ldrsbeq sp, [sp], #-232 @ 0xffffff18 │ │ │ │ - ldrsheq r5, [r7], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq r1, r9, ip, ror #10 │ │ │ │ + ldrsbeq r2, [r6], #-60 @ 0xffffffc4 │ │ │ │ + subseq sp, sp, r8, ror #29 │ │ │ │ + subseq r5, r7, r8, lsl #12 │ │ │ │ │ │ │ │ 002a7858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 2a78dc │ │ │ │ @@ -202952,33 +202952,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #32] @ 2a78e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 293050 │ │ │ │ - strdeq r1, [r9], #-68 @ 0xffffffbc @ │ │ │ │ - subseq r2, r6, r8, ror #6 │ │ │ │ - subseq sp, sp, r4, ror lr │ │ │ │ - subseq r5, r7, r8, ror #10 │ │ │ │ + rsbeq r1, r9, r4, lsl #10 │ │ │ │ + subseq r2, r6, r8, ror r3 │ │ │ │ + subseq sp, sp, r4, lsl #29 │ │ │ │ + subseq r5, r7, r8, ror r5 │ │ │ │ │ │ │ │ 002a78ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -203003,17 +203003,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a796c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r9, ip, lsl r4 │ │ │ │ - subseq r5, r7, r8, ror #9 │ │ │ │ - subseq r5, r7, r4, lsl r5 │ │ │ │ + rsbeq r1, r9, ip, lsr #8 │ │ │ │ + ldrsheq r5, [r7], #-72 @ 0xffffffb8 │ │ │ │ + subseq r5, r7, r4, lsr #10 │ │ │ │ │ │ │ │ 002a7970 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 2a7994 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -203030,17 +203030,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a79d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq r1, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r5, r7, r4, lsl #9 │ │ │ │ - ldrsbeq r5, [r7], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r1, r9, r8, asr #7 │ │ │ │ + @ instruction: 0x00575494 │ │ │ │ + subseq r5, r7, r0, ror #9 │ │ │ │ │ │ │ │ 002a79d4 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203066,17 +203066,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a7a58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r9, r0, lsr r3 │ │ │ │ - ldrsheq r5, [r7], #-60 @ 0xffffffc4 │ │ │ │ - subseq r5, r7, r4, ror #8 │ │ │ │ + rsbeq r1, r9, r0, asr #6 │ │ │ │ + subseq r5, r7, ip, lsl #8 │ │ │ │ + subseq r5, r7, r4, ror r4 │ │ │ │ │ │ │ │ 002a7a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203088,15 +203088,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r4, [pc, #480] @ 2a7c8c │ │ │ │ ldr r2, [pc, #480] @ 2a7c90 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 2a7c94 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203104,33 +203104,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 2a7c98 │ │ │ │ ldr r9, [pc, #452] @ 2a7c9c │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #436] @ 2a7ca0 │ │ │ │ ldr r1, [pc, #436] @ 2a7ca4 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7c14 │ │ │ │ ldr r3, [pc, #396] @ 2a7ca8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 2a7bb8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -203170,38 +203170,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 2a7b38 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 2a7c04 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ b 2a7b38 │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ b 2a7be0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e1240 │ │ │ │ ldr r2, [pc, #136] @ 2a7cb0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 2a7cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r3, [pc, #104] @ 2a7cb8 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7b14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2a7cbc │ │ │ │ @@ -203211,29 +203211,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r3, r6, ip, ror r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r1, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq r0, r7, ip, ror #21 │ │ │ │ - subseq r0, r7, r0, lsl #22 │ │ │ │ + rsbeq r1, r9, ip, asr #5 │ │ │ │ + ldrsheq r0, [r7], #-172 @ 0xffffff54 │ │ │ │ + subseq r0, r7, r0, lsl fp │ │ │ │ strdeq r3, [r1], r0 │ │ │ │ rsbseq r3, r6, ip, lsl r9 │ │ │ │ - ldrsheq r2, [r6], #-0 │ │ │ │ - subseq sp, sp, r4, lsl #24 │ │ │ │ + subseq r2, r6, r0, lsl #2 │ │ │ │ + subseq sp, sp, r4, lsl ip │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ rsbseq r3, r6, ip, ror r8 │ │ │ │ - @ instruction: 0x00575298 │ │ │ │ - subseq r5, r7, ip, lsl #3 │ │ │ │ + subseq r5, r7, r8, lsr #5 │ │ │ │ + @ instruction: 0x0057519c │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - strdeq r1, [r9], #-12 @ │ │ │ │ - subseq r5, r7, r8, asr #3 │ │ │ │ + rsbeq r1, r9, ip, lsl #2 │ │ │ │ ldrsbeq r5, [r7], #-24 @ 0xffffffe8 │ │ │ │ + subseq r5, r7, r8, ror #3 │ │ │ │ │ │ │ │ 002a7cc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 2a7d84 │ │ │ │ @@ -203243,53 +203243,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 2a7d8c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #128] @ 2a7d90 │ │ │ │ ldr r7, [pc, #128] @ 2a7d94 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7d3c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58234c │ │ │ │ + b 58235c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e1240 │ │ │ │ ldr r2, [pc, #72] @ 2a7d98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a7d9c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r3, [pc, #40] @ 2a7da0 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7d28 │ │ │ │ - rsbeq r1, r9, r8, lsl #1 │ │ │ │ - subseq r1, r6, ip, ror #29 │ │ │ │ - subseq sp, sp, r0, lsl #20 │ │ │ │ + @ instruction: 0x00691098 │ │ │ │ + ldrsheq r1, [r6], #-236 @ 0xffffff14 │ │ │ │ + subseq sp, sp, r0, lsl sl │ │ │ │ @ instruction: 0x008135b4 │ │ │ │ ldrsbeq r3, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r5, r7, r0, ror r1 │ │ │ │ - subseq r5, r7, r4, rrx │ │ │ │ + subseq r5, r7, r0, lsl #3 │ │ │ │ + subseq r5, r7, r4, ror r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 002a7da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -203300,53 +203300,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 2a7e68 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #128] @ 2a7e6c │ │ │ │ ldr r7, [pc, #128] @ 2a7e70 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7e18 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 582474 │ │ │ │ + b 582484 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e1240 │ │ │ │ ldr r2, [pc, #72] @ 2a7e74 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a7e78 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r3, [pc, #40] @ 2a7e7c │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7e04 │ │ │ │ - rsbeq r0, r9, ip, lsr #31 │ │ │ │ - subseq r1, r6, r0, lsl lr │ │ │ │ - subseq sp, sp, r4, lsr #18 │ │ │ │ + strheq r0, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + subseq r1, r6, r0, lsr #28 │ │ │ │ + subseq sp, sp, r4, lsr r9 │ │ │ │ ldrdeq r3, [r1], r8 │ │ │ │ rsbseq r3, r6, r0, lsl #12 │ │ │ │ - @ instruction: 0x00575094 │ │ │ │ - subseq r4, r7, r8, lsl #31 │ │ │ │ + subseq r5, r7, r4, lsr #1 │ │ │ │ + @ instruction: 0x00574f98 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 002a7e80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203371,31 +203371,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 2a7f34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 2a7f38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r3, r1, ip, lsr #8 │ │ │ │ rsbseq r3, r6, r4, asr r5 │ │ │ │ - subseq r4, r7, r4, ror #31 │ │ │ │ - subseq r4, r7, r8, ror #29 │ │ │ │ + ldrsheq r4, [r7], #-244 @ 0xffffff0c │ │ │ │ + ldrsheq r4, [r7], #-232 @ 0xffffff18 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 002a7f3c : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 2a7f74 │ │ │ │ mov r3, #0 │ │ │ │ @@ -203446,15 +203446,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a8014 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq ip, lr, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 2a8130 │ │ │ │ mov r4, r1 │ │ │ │ @@ -203471,24 +203471,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 2a8140 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7ac504 │ │ │ │ + bl 7ac514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a80b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 2a80fc │ │ │ │ @@ -203515,25 +203515,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2a80b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r9, ip, asr #27 │ │ │ │ + ldrdeq r0, [r9], #-220 @ 0xffffff24 @ │ │ │ │ ldrheq r3, [r6], #-52 @ 0xffffffcc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq r4, [r7], #-232 @ 0xffffff18 │ │ │ │ - subseq r4, r7, r4, lsr #29 │ │ │ │ + subseq r4, r7, r8, asr #29 │ │ │ │ + ldrheq r4, [r7], #-228 @ 0xffffff1c │ │ │ │ rsbseq r3, r6, r4, lsr r3 │ │ │ │ - subseq r4, r7, r8, lsr lr │ │ │ │ - subseq r4, r7, r8, lsl lr │ │ │ │ + subseq r4, r7, r8, asr #28 │ │ │ │ + subseq r4, r7, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 2a8224 │ │ │ │ ldr r2, [pc, #188] @ 2a8228 │ │ │ │ ldr r1, [pc, #188] @ 2a822c │ │ │ │ @@ -203541,15 +203541,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r6, [pc, #152] @ 2a8230 │ │ │ │ ldr r1, [pc, #152] @ 2a8234 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -203558,59 +203558,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 2a8238 │ │ │ │ ldr r3, [pc, #124] @ 2a823c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ ldr ip, [pc, #100] @ 2a8240 │ │ │ │ ldr r3, [pc, #100] @ 2a8244 │ │ │ │ ldr r1, [pc, #100] @ 2a8248 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 58a84c │ │ │ │ + bl 58a85c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, r9, r4, lsr #25 │ │ │ │ - subseq r1, r6, r8, ror #20 │ │ │ │ - subseq sp, sp, r4, ror r5 │ │ │ │ - subseq r9, pc, r8, lsl #14 │ │ │ │ - ldrheq r4, [r7], #-212 @ 0xffffff2c │ │ │ │ + strheq r0, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + subseq r1, r6, r8, ror sl │ │ │ │ + subseq sp, sp, r4, lsl #11 │ │ │ │ + subseq r9, pc, r8, lsl r7 @ │ │ │ │ + subseq r4, r7, r4, asr #27 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - subseq r4, r7, r8, ror sp │ │ │ │ + subseq r4, r7, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a82c4 │ │ │ │ ldr r2, [pc, #96] @ 2a82c8 │ │ │ │ ldr r1, [pc, #96] @ 2a82cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #68] @ 2a82d0 │ │ │ │ ldr r3, [pc, #68] @ 2a82d4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -203619,17 +203619,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, r9, r4, lsr #23 │ │ │ │ - @ instruction: 0x00574c9c │ │ │ │ - ldrheq r4, [r7], #-192 @ 0xffffff40 │ │ │ │ + strheq r0, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + subseq r4, r7, ip, lsr #25 │ │ │ │ + subseq r4, r7, r0, asr #25 │ │ │ │ rsbseq r3, r6, r8, ror #2 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2a83a0 │ │ │ │ @@ -203647,24 +203647,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ac504 │ │ │ │ + bl 7ac514 │ │ │ │ ldr r2, [pc, #80] @ 2a83b4 │ │ │ │ ldr r3, [pc, #64] @ 2a83a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -203674,19 +203674,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r9, r0, lsr #22 │ │ │ │ + rsbeq r0, r9, r0, lsr fp │ │ │ │ ldrsheq r3, [r6], #-4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r4, r7, ip, lsl #24 │ │ │ │ - ldrsheq r4, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq r4, r7, ip, lsl ip │ │ │ │ + subseq r4, r7, r0, lsl #24 │ │ │ │ @ instruction: 0x00763090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2a8480 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -203703,24 +203703,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ac504 │ │ │ │ + bl 7ac514 │ │ │ │ ldr r2, [pc, #80] @ 2a8494 │ │ │ │ ldr r3, [pc, #64] @ 2a8488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -203730,19 +203730,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r9, r0, asr #20 │ │ │ │ + rsbeq r0, r9, r0, asr sl │ │ │ │ rsbseq r3, r6, r4, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r4, r7, ip, lsr #22 │ │ │ │ - subseq r4, r7, r0, lsl fp │ │ │ │ + subseq r4, r7, ip, lsr fp │ │ │ │ + subseq r4, r7, r0, lsr #22 │ │ │ │ ldrheq r2, [r6], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 2a856c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -203759,24 +203759,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac504 │ │ │ │ + bl 7ac514 │ │ │ │ ldr r2, [pc, #92] @ 2a8580 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 2a8574 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -203789,32 +203789,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r9, r0, ror #18 │ │ │ │ + rsbeq r0, r9, r0, ror r9 │ │ │ │ rsbseq r2, r6, r4, lsr pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r4, r7, ip, asr #20 │ │ │ │ - subseq r4, r7, r0, lsr sl │ │ │ │ + subseq r4, r7, ip, asr sl │ │ │ │ + subseq r4, r7, r0, asr #20 │ │ │ │ ldrsbeq r2, [r6], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002a8584 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a8588 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a858c : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a859c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strdeq ip, [lr], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 2a861c │ │ │ │ mov r4, r1 │ │ │ │ @@ -203822,15 +203822,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 2a8624 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -203839,17 +203839,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r0, [r9], #-128 @ 0xffffff80 @ │ │ │ │ - subseq r4, r7, r4, lsr #19 │ │ │ │ - subseq r4, r7, r0, asr #19 │ │ │ │ + rsbeq r0, r9, r0, asr #17 │ │ │ │ + ldrheq r4, [r7], #-148 @ 0xffffff6c │ │ │ │ + ldrsbeq r4, [r7], #-144 @ 0xffffff70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 2a870c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -203857,39 +203857,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 2a8710 │ │ │ │ ldr r1, [pc, #188] @ 2a8714 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #168] @ 2a8718 │ │ │ │ ldr r1, [pc, #168] @ 2a871c │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #136] @ 2a8720 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #120] @ 2a8724 │ │ │ │ ldr r1, [pc, #120] @ 2a8728 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r1, [pc, #92] @ 2a872c │ │ │ │ ldr r2, [pc, #92] @ 2a8730 │ │ │ │ ldr r3, [pc, #92] @ 2a8734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -203899,19 +203899,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, r9, r4, lsr r8 │ │ │ │ - @ instruction: 0x00561590 │ │ │ │ - @ instruction: 0x005dd098 │ │ │ │ - subseq r4, r7, r0, lsr #18 │ │ │ │ - subseq r4, r7, ip, lsr #18 │ │ │ │ + rsbeq r0, r9, r4, asr #16 │ │ │ │ + subseq r1, r6, r0, lsr #11 │ │ │ │ + subseq sp, sp, r8, lsr #1 │ │ │ │ + subseq r4, r7, r0, lsr r9 │ │ │ │ + subseq r4, r7, ip, lsr r9 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq ip, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ ldrsbeq r6, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203923,110 +203923,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 2a87a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r9, ip, lsl r7 │ │ │ │ - subseq r4, r7, r0, lsl r8 │ │ │ │ - subseq r4, r7, ip, lsr #16 │ │ │ │ + rsbeq r0, r9, ip, lsr #14 │ │ │ │ + subseq r4, r7, r0, lsr #16 │ │ │ │ + subseq r4, r7, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2a8808 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2a880c │ │ │ │ ldr r1, [pc, #72] @ 2a8810 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, r9, ip, lsr #13 │ │ │ │ - subseq r4, r7, r0, lsr #15 │ │ │ │ - ldrheq r4, [r7], #-124 @ 0xffffff84 │ │ │ │ + strheq r0, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq r4, [r7], #-112 @ 0xffffff90 │ │ │ │ + subseq r4, r7, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2a8864 │ │ │ │ ldr r2, [pc, #56] @ 2a8868 │ │ │ │ ldr r1, [pc, #56] @ 2a886c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a89c8 │ │ │ │ - rsbeq r0, r9, r0, asr #12 │ │ │ │ - subseq r4, r7, r4, lsr r7 │ │ │ │ - subseq r4, r7, r0, asr r7 │ │ │ │ + rsbeq r0, r9, r0, asr r6 │ │ │ │ + subseq r4, r7, r4, asr #14 │ │ │ │ + subseq r4, r7, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2a88e0 │ │ │ │ ldr r2, [pc, #88] @ 2a88e4 │ │ │ │ ldr r1, [pc, #88] @ 2a88e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r9, r4, ror #11 │ │ │ │ - ldrsbeq r4, [r7], #-104 @ 0xffffff98 │ │ │ │ - ldrsheq r4, [r7], #-100 @ 0xffffff9c │ │ │ │ + strdeq r0, [r9], #-84 @ 0xffffffac @ │ │ │ │ + subseq r4, r7, r8, ror #13 │ │ │ │ + subseq r4, r7, r4, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -204068,15 +204068,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 2a89c4 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -204161,15 +204161,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [pc, #964] @ 2a8ee4 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -204402,24 +204402,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 2a8e44 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ rsbseq r2, r6, ip, ror #19 │ │ │ │ - ldrheq r4, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq r4, r7, ip, asr #11 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - @ instruction: 0x00690094 │ │ │ │ + rsbeq r0, r9, r4, lsr #1 │ │ │ │ rsbseq r2, r6, r4, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, r7, r0, asr #21 │ │ │ │ + ldrsbeq r3, [r7], #-160 @ 0xffffff60 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a8f50 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 2a8f00 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -204880,23 +204880,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a9664 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r1, [r7], #-120 @ 0xffffff88 │ │ │ │ + subseq r1, r7, r8, lsl #16 │ │ │ │ strheq fp, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 002a9668 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a966c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -204908,26 +204908,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2a96cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00573998 │ │ │ │ - rsbeq pc, r8, ip, lsl sl @ │ │ │ │ - subseq r3, r7, r4, ror r9 │ │ │ │ + subseq r3, r7, r8, lsr #19 │ │ │ │ + rsbeq pc, r8, ip, lsr #20 │ │ │ │ + subseq r3, r7, r4, lsl #19 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -213431,23 +213431,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 2b1bf0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 543dd0 │ │ │ │ + b 543de0 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 2b1bc8 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 2b1bc4 │ │ │ │ @@ -213457,15 +213457,15 @@ │ │ │ │ b 2b1bc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 53c844 │ │ │ │ + bl 53c854 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 2b1c5c │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -213473,21 +213473,21 @@ │ │ │ │ beq 2b1c90 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 2b1cf4 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 540bec │ │ │ │ + b 540bfc │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 2b1c5c │ │ │ │ tst r1, #2 │ │ │ │ bne 2b1c5c │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -213504,40 +213504,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 2b1b84 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1b84 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 540bec │ │ │ │ + b 540bfc │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b1c68 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ b 2b1c68 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b1cd0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ b 2b1cd0 │ │ │ │ ldr r3, [pc, #100] @ 2b1dc8 │ │ │ │ ldr r2, [pc, #100] @ 2b1dcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -213550,25 +213550,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2b1dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00759690 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - @ instruction: 0x0056b29c │ │ │ │ + subseq fp, r6, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -213582,15 +213582,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 2b1e38 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 2b1ea4 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -213601,23 +213601,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 2b1e18 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 2b1e38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -213652,15 +213652,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 2b1efc │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -213699,26 +213699,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 2b1fa8 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 2b202c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strdeq r2, [lr], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 2b2120 │ │ │ │ ldr r2, [pc, #216] @ 2b2124 │ │ │ │ @@ -213726,25 +213726,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #184] @ 2b212c │ │ │ │ ldr r1, [pc, #184] @ 2b2130 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #152] @ 2b2134 │ │ │ │ ldr r2, [pc, #152] @ 2b2138 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 2b213c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 2b2140 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213761,34 +213761,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, r8, r0, lsr #7 │ │ │ │ - subseq r7, r5, ip, lsl #23 │ │ │ │ - @ instruction: 0x005d3698 │ │ │ │ - ldrheq r3, [r6], #-140 @ 0xffffff74 │ │ │ │ - ldrheq sp, [r5], #-124 @ 0xffffff84 │ │ │ │ - ldrsbeq sl, [r6], #-240 @ 0xffffff10 │ │ │ │ + strheq r7, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00557b9c │ │ │ │ + subseq r3, sp, r8, lsr #13 │ │ │ │ + subseq r3, r6, ip, asr #17 │ │ │ │ + subseq sp, r5, ip, asr #15 │ │ │ │ + subseq sl, r6, r0, ror #31 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - ldrsbeq sl, [r6], #-244 @ 0xffffff0c │ │ │ │ + subseq sl, r6, r4, ror #31 │ │ │ │ rsbeq r2, lr, r8, asr fp │ │ │ │ rsbseq ip, r3, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -213868,22 +213868,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 2b267c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2b21c0 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b21ac │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -213982,15 +213982,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 2b2674 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b21a0 │ │ │ │ ldr r0, [pc, #548] @ 2b268c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2b21a0 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -214054,15 +214054,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 2b2674 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b21a0 │ │ │ │ ldr r0, [pc, #264] @ 2b2690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2b21a0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 2b25c8 │ │ │ │ bhi 2b2438 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 2b25c8 │ │ │ │ bhi 2b2648 │ │ │ │ @@ -214082,55 +214082,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b21ac │ │ │ │ ldr r0, [pc, #164] @ 2b2694 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2b21c0 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b21ac │ │ │ │ ldr r3, [pc, #88] @ 2b2674 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b21a0 │ │ │ │ ldr r0, [pc, #104] @ 2b2698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2b21a0 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 2b21ac │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 2b25b8 │ │ │ │ b 2b244c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r5, r8, lsl #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r5, r0, ror #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r9, r5, ip, lsr #4 │ │ │ │ - rsbeq r6, r8, r0, asr #29 │ │ │ │ + ldrdeq r6, [r8], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r6, r0, asr #28 │ │ │ │ + subseq sl, r6, r0, asr lr │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - @ instruction: 0x00686d9a │ │ │ │ - rsbeq r6, r8, r3, lsr #26 │ │ │ │ - subseq sl, r6, r4, lsr ip │ │ │ │ - subseq sl, r6, r4, lsr fp │ │ │ │ - subseq sl, r6, r0, asr #22 │ │ │ │ - subseq sl, r6, ip, lsr #21 │ │ │ │ + rsbeq r6, r8, sl, lsr #27 │ │ │ │ + rsbeq r6, r8, r3, lsr sp │ │ │ │ + subseq sl, r6, r4, asr #24 │ │ │ │ + subseq sl, r6, r4, asr #22 │ │ │ │ + subseq sl, r6, r0, asr fp │ │ │ │ + ldrheq sl, [r6], #-172 @ 0xffffff54 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -215036,20 +215036,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 2b34f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r8, ip, asr #30 │ │ │ │ - ldrheq r9, [r6], #-192 @ 0xffffff40 │ │ │ │ - subseq r9, r6, r4, asr #25 │ │ │ │ - rsbeq r5, r8, r8, lsr #30 │ │ │ │ - subseq r9, r6, ip, lsl #25 │ │ │ │ - ldrheq r9, [r6], #-200 @ 0xffffff38 │ │ │ │ + rsbeq r5, r8, ip, asr pc │ │ │ │ + subseq r9, r6, r0, asr #25 │ │ │ │ + ldrsbeq r9, [r6], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r5, r8, r8, lsr pc │ │ │ │ + @ instruction: 0x00569c9c │ │ │ │ + subseq r9, r6, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -218785,18 +218785,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 2b6fe4 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 2b700c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -218821,15 +218821,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6f68 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ b 2b6f68 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -221308,15 +221308,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 2b9770 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b96e4 │ │ │ │ ldr r0, [pc, #148] @ 2b9774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -221328,33 +221328,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 2b9770 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b96e4 │ │ │ │ ldr r0, [pc, #72] @ 2b9778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2b96e4 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrheq r1, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq pc, r7, sp, ror #22 │ │ │ │ + rsbeq pc, r7, sp, ror fp @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq r3, r6, r8, asr #21 │ │ │ │ - subseq r3, r6, r8, ror sl │ │ │ │ + ldrsbeq r3, [r6], #-168 @ 0xffffff58 │ │ │ │ + subseq r3, r6, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 2b98ec │ │ │ │ mov r8, r3 │ │ │ │ @@ -243945,47 +243945,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2cf90c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2cf680 │ │ │ │ ldr r0, [pc, #80] @ 2cf910 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2cf680 │ │ │ │ ldr r0, [pc, #60] @ 2cf914 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2cf664 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r3, r0, ror #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x00669b94 │ │ │ │ + rsbeq r9, r6, r4, lsr #23 │ │ │ │ rsbseq fp, r3, r8, asr #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq fp, r3, ip, ror #26 │ │ │ │ andeq r3, r0, ip, lsl sl │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r4, r8, asr #18 │ │ │ │ - subseq sp, r4, r0, ror r9 │ │ │ │ - ldrsheq sp, [r4], #-136 @ 0xffffff78 │ │ │ │ + subseq sp, r4, r8, asr r9 │ │ │ │ + subseq sp, r4, r0, lsl #19 │ │ │ │ + subseq sp, r4, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -244100,22 +244100,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 2cfb18 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 2cfab0 │ │ │ │ ldr r0, [pc, #28] @ 2cfb1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2cfab0 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 2cf5f8 │ │ │ │ b 2cfab4 │ │ │ │ ldrsheq fp, [r3], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq sp, r4, r0, ror #14 │ │ │ │ + subseq sp, r4, r0, ror r7 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 2cfd60 │ │ │ │ mov lr, ip │ │ │ │ @@ -245007,22 +245007,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2d09ac │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -245067,15 +245067,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 2d0928 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ b 2d094c │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 2d0a74 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245306,15 +245306,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 2d19fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2d0bf8 │ │ │ │ ldr r0, [pc, #3112] @ 2d1a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d0bf8 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d0c1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 2d1a04 │ │ │ │ @@ -245375,15 +245375,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -245409,15 +245409,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 2d19fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d0bf8 │ │ │ │ ldr r0, [pc, #2720] @ 2d1a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d0bf8 │ │ │ │ mov r7, #3 │ │ │ │ b 2d0d30 │ │ │ │ tst r8, #8 │ │ │ │ bne 2d11ec │ │ │ │ ldr r3, [pc, #2692] @ 2d1a18 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -245475,41 +245475,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 2d1114 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -245565,15 +245565,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 2d19fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2d0bf8 │ │ │ │ ldr r0, [pc, #2120] @ 2d1a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d0bf8 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 2d1604 │ │ │ │ ldr r3, [pc, #2100] @ 2d1a30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -245744,15 +245744,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -245765,15 +245765,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d1a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 2d0d14 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 2d17e8 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -245836,15 +245836,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 2d19fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d0bf8 │ │ │ │ ldr r0, [pc, #1088] @ 2d1a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d0bf8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 2d1a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -245981,22 +245981,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 2d0d14 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 2d1128 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -246018,15 +246018,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 2d1150 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 237e68 │ │ │ │ @@ -246084,45 +246084,45 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r3, r4, lsl r8 │ │ │ │ rsbseq sl, r3, r0, asr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sl, lr, r8, asr #10 │ │ │ │ rsbeq r3, ip, r4, lsl #29 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - @ instruction: 0x0054c698 │ │ │ │ + subseq ip, r4, r8, lsr #13 │ │ │ │ ldrsheq sl, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ rsbseq sl, lr, ip, lsr r4 │ │ │ │ rsbeq r3, ip, r4, lsl #27 │ │ │ │ ldrsbeq sl, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq ip, r4, ip, lsr #8 │ │ │ │ + subseq ip, r4, ip, lsr r4 │ │ │ │ rsbseq sl, lr, r4, lsr r3 │ │ │ │ rsbeq r3, ip, r0, ror ip │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ rsbseq sl, r3, ip, asr #4 │ │ │ │ - subseq ip, r4, r8, ror #3 │ │ │ │ + ldrsheq ip, [r4], #-24 @ 0xffffffe8 │ │ │ │ rsbseq sl, lr, ip, asr #1 │ │ │ │ rsbeq r3, ip, r0, lsl #20 │ │ │ │ ldrsheq r9, [lr], #-252 @ 0xffffff04 @ │ │ │ │ rsbeq r3, ip, r4, asr #18 │ │ │ │ @ instruction: 0x0073a098 │ │ │ │ rsbeq r3, ip, r4, lsr r8 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r4, ip, ror sp │ │ │ │ + subseq fp, r4, ip, lsl #27 │ │ │ │ rsbseq r9, lr, ip, asr #26 │ │ │ │ @ instruction: 0x006c3694 │ │ │ │ rsbeq r3, ip, r0, ror r6 │ │ │ │ - subseq fp, r4, r0, ror #27 │ │ │ │ + ldrsheq fp, [r4], #-208 @ 0xffffff30 │ │ │ │ strdeq r3, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ rsbeq r3, ip, r8, lsr #10 │ │ │ │ - subseq fp, r4, r0, asr #21 │ │ │ │ - rsbeq r7, r6, r8, lsr #20 │ │ │ │ - subseq fp, r4, r8, lsl #15 │ │ │ │ - subseq fp, r4, ip, ror #20 │ │ │ │ + ldrsbeq fp, [r4], #-160 @ 0xffffff60 │ │ │ │ + rsbeq r7, r6, r8, lsr sl │ │ │ │ + @ instruction: 0x0054b798 │ │ │ │ + subseq fp, r4, ip, ror sl │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 2d1eb4 │ │ │ │ ldr r3, [pc, #1052] @ 2d1eb8 │ │ │ │ @@ -246203,15 +246203,15 @@ │ │ │ │ bne 2d1e14 │ │ │ │ ldr r0, [pc, #780] @ 2d1ed8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r3, [pc, #756] @ 2d1edc │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 2d1ee0 │ │ │ │ @@ -246309,22 +246309,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d1ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d1adc │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 2d1e18 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 2d1e18 │ │ │ │ @@ -246370,15 +246370,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 2d1bf8 │ │ │ │ ldr r0, [pc, #144] @ 2d1f04 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d1adc │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 2d1de0 │ │ │ │ b 2d1bf8 │ │ │ │ ldr r3, [pc, #64] @ 2d1edc │ │ │ │ @@ -246389,31 +246389,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 2d1bf8 │ │ │ │ rsbseq r9, r3, ip, asr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r3, ip, lsr r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r6, r1, lsl r7 │ │ │ │ + rsbeq r7, r6, r1, lsr #14 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbseq r9, r3, ip, asr #16 │ │ │ │ - subseq fp, r4, r4, asr #18 │ │ │ │ + subseq fp, r4, r4, asr r9 │ │ │ │ andeq r2, r0, r8, lsl r5 │ │ │ │ ldrsheq r9, [r3], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x00739794 │ │ │ │ rsbseq r9, r3, r4, asr r7 │ │ │ │ rsbseq r9, r3, r8, ror #13 │ │ │ │ andeq r3, r0, ip, lsl #7 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r4, r4, lsl #14 │ │ │ │ + subseq fp, r4, r4, lsl r7 │ │ │ │ ldrsheq r9, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ rsbseq r9, r3, r4, asr #11 │ │ │ │ - subseq fp, r4, ip, ror #12 │ │ │ │ + subseq fp, r4, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 2d267c │ │ │ │ ldr r3, [pc, #1884] @ 2d2680 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -246474,22 +246474,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 2d26a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d1f60 │ │ │ │ ldr r3, [pc, #1620] @ 2d2698 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d1f80 │ │ │ │ ldr r2, [pc, #1612] @ 2d26a4 │ │ │ │ @@ -246503,15 +246503,15 @@ │ │ │ │ bne 2d20f8 │ │ │ │ ldr r0, [pc, #1580] @ 2d26a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r2, [pc, #1556] @ 2d26ac │ │ │ │ ldr r3, [pc, #1508] @ 2d2680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -246881,28 +246881,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 2d20bc │ │ │ │ b 2d20f8 │ │ │ │ ldr r0, [pc, #180] @ 2d2728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d1f60 │ │ │ │ ldrsbeq r9, [r3], #-68 @ 0xffffffbc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r9, [r3], #-68 @ 0xffffffbc @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r6, r4, lsr #5 │ │ │ │ + strheq r7, [r6], #-36 @ 0xffffffdc @ │ │ │ │ rsbseq r9, r3, ip, ror #8 │ │ │ │ andeq r3, r0, ip, lsl sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r4, r4, asr #3 │ │ │ │ + ldrsbeq fp, [r4], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0x0073939c │ │ │ │ - subseq fp, r4, r8, asr #9 │ │ │ │ + ldrsbeq fp, [r4], #-72 @ 0xffffffb8 │ │ │ │ rsbseq r9, r3, ip, asr r3 │ │ │ │ rsbseq r9, r3, r0, lsr #6 │ │ │ │ ldrsheq r9, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq r9, r3, r0, asr #5 │ │ │ │ @ instruction: 0x00739290 │ │ │ │ rsbseq r9, r3, r0, ror #4 │ │ │ │ rsbseq r9, r3, r0, lsr r2 │ │ │ │ @@ -246926,15 +246926,15 @@ │ │ │ │ ldrsbeq r8, [r3], #-224 @ 0xffffff20 @ │ │ │ │ rsbseq r8, r3, r0, lsr #29 │ │ │ │ rsbseq r8, r3, r0, ror lr │ │ │ │ rsbseq r8, r3, r0, asr #28 │ │ │ │ rsbseq r8, r3, r0, lsl lr │ │ │ │ rsbseq r8, r3, r0, ror #27 │ │ │ │ ldrheq r8, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - subseq sl, r4, r0, asr #23 │ │ │ │ + ldrsbeq sl, [r4], #-176 @ 0xffffff50 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -246991,15 +246991,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 542484 │ │ │ │ + b 542494 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 2d2808 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b1f64 │ │ │ │ @@ -247069,15 +247069,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 2d2a2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -247107,27 +247107,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 542484 │ │ │ │ + b 542494 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 2d29dc │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2b1f64 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2b1ec0 │ │ │ │ rsbseq r8, r3, r8, lsl #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq sl, r4, ip, lsl ip │ │ │ │ + subseq sl, r4, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 2d3024 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -247350,15 +247350,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d2d34 │ │ │ │ ldr r0, [pc, #676] @ 2d3060 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b1c1c │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 2d2a88 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -247471,28 +247471,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2d3080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d2ae0 │ │ │ │ ldr r0, [pc, #172] @ 2d3084 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d2ae0 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 1e2020 │ │ │ │ @@ -247506,34 +247506,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 2d2a88 │ │ │ │ rsbseq r8, r3, r4, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, r3, r8, ror r9 │ │ │ │ rsbseq r8, r3, r4, ror #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00666792 │ │ │ │ - rsbeq r6, r6, r8, lsr #15 │ │ │ │ + rsbeq r6, r6, r2, lsr #15 │ │ │ │ + strheq r6, [r6], #-120 @ 0xffffff88 @ │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ rsbseq r8, r3, r8, ror #16 │ │ │ │ - rsbeq r6, r6, r8, asr #14 │ │ │ │ + rsbeq r6, r6, r8, asr r7 │ │ │ │ ldrsbeq r8, [r3], #-116 @ 0xffffff8c @ │ │ │ │ rsbseq r8, r3, r4, ror #13 │ │ │ │ - strdeq r6, [r6], #-85 @ 0xffffffab @ │ │ │ │ + rsbeq r6, r6, r5, lsl #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbseq r8, r3, ip, asr r6 │ │ │ │ - subseq sl, r4, r8, asr r8 │ │ │ │ + subseq sl, r4, r8, ror #16 │ │ │ │ rsbseq r8, r3, r8, ror #11 │ │ │ │ - subseq sl, r4, r8, lsl r8 │ │ │ │ + subseq sl, r4, r8, lsr #16 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ rsbseq r8, r3, r8, ror #10 │ │ │ │ ldrsbeq r8, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, ip, ror #17 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r4, r8, ror #11 │ │ │ │ - subseq sl, r4, ip, lsl #12 │ │ │ │ + ldrsheq sl, [r4], #-88 @ 0xffffffa8 │ │ │ │ + subseq sl, r4, ip, lsl r6 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 2d30a8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -247616,153 +247616,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5434e4 │ │ │ │ + bl 5434f4 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 2d34c4 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ ldr r3, [pc, #656] @ 2d34c8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 2d34cc │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 2d34d0 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 54338c │ │ │ │ + bl 54339c │ │ │ │ ldr r3, [pc, #372] @ 2d34d4 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5434e4 │ │ │ │ + bl 5434f4 │ │ │ │ ldr r3, [pc, #308] @ 2d34d8 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5434e4 │ │ │ │ + bl 5434f4 │ │ │ │ ldr r3, [pc, #252] @ 2d34dc │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, sl │ │ │ │ - bl 5434e4 │ │ │ │ + bl 5434f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 2d3494 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -247798,22 +247798,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ ldrsheq r8, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ rsbeq r1, ip, r0, ror sl │ │ │ │ - subseq sl, r4, r0, asr #9 │ │ │ │ - subseq sl, r4, r0, ror #8 │ │ │ │ - subseq sl, r4, r4, ror #8 │ │ │ │ - subseq sl, r4, r4, lsl r4 │ │ │ │ - ldrheq sl, [r4], #-60 @ 0xffffffc4 │ │ │ │ - subseq sl, r4, r8, ror #6 │ │ │ │ - subseq sl, r4, r8, lsr r3 │ │ │ │ - subseq sl, r4, r0, lsl r3 │ │ │ │ + ldrsbeq sl, [r4], #-64 @ 0xffffffc0 │ │ │ │ + subseq sl, r4, r0, ror r4 │ │ │ │ + subseq sl, r4, r4, ror r4 │ │ │ │ + subseq sl, r4, r4, lsr #8 │ │ │ │ + subseq sl, r4, ip, asr #7 │ │ │ │ + subseq sl, r4, r8, ror r3 │ │ │ │ + subseq sl, r4, r8, asr #6 │ │ │ │ + subseq sl, r4, r0, lsr #6 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247829,27 +247829,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #456] @ 2d3720 │ │ │ │ ldr r1, [pc, #456] @ 2d3724 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -247889,41 +247889,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 2d3728 │ │ │ │ ldr r1, [pc, #272] @ 2d372c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 238008 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 2d3730 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3548d0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 2d35ac │ │ │ │ @@ -247938,32 +247938,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 2d3738 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r5, r6, r0, ror #29 │ │ │ │ - subseq r9, r4, r4, lsr ip │ │ │ │ - subseq r7, r4, r4, lsl r7 │ │ │ │ - ldrsbeq r2, [r4], #-56 @ 0xffffffc8 │ │ │ │ - ldrsbeq ip, [r3], #-36 @ 0xffffffdc │ │ │ │ - subseq r6, r3, ip, asr #11 │ │ │ │ - ldrsbeq r2, [fp], #-8 │ │ │ │ - subseq sl, r4, ip, asr #1 │ │ │ │ - subseq sl, r4, r4, lsr #32 │ │ │ │ + strdeq r5, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + subseq r9, r4, r4, asr #24 │ │ │ │ + subseq r7, r4, r4, lsr #14 │ │ │ │ + subseq r2, r4, r8, ror #7 │ │ │ │ + subseq ip, r3, r4, ror #5 │ │ │ │ + ldrsbeq r6, [r3], #-92 @ 0xffffffa4 │ │ │ │ + subseq r2, fp, r8, ror #1 │ │ │ │ + ldrsbeq sl, [r4], #-12 │ │ │ │ + subseq sl, r4, r4, lsr r0 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 2d3788 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 2d3768 │ │ │ │ @@ -248030,20 +248030,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 2d3878 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrdeq r1, [ip], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 2d3960 │ │ │ │ ldr r2, [pc, #204] @ 2d3964 │ │ │ │ @@ -248051,37 +248051,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #172] @ 2d396c │ │ │ │ ldr r1, [pc, #172] @ 2d3970 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 2d3974 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #136] @ 2d3978 │ │ │ │ ldr r1, [pc, #136] @ 2d397c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #104] @ 2d3980 │ │ │ │ ldr r1, [pc, #104] @ 2d3984 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -248094,35 +248094,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r5, r6, ip, ror #23 │ │ │ │ - subseq r6, r3, ip, lsr r3 │ │ │ │ - subseq r1, fp, r8, asr #28 │ │ │ │ - subseq r2, r4, r4, ror r0 │ │ │ │ - subseq fp, r3, r4, ror pc │ │ │ │ + strdeq r5, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + subseq r6, r3, ip, asr #6 │ │ │ │ + subseq r1, fp, r8, asr lr │ │ │ │ + subseq r2, r4, r4, lsl #1 │ │ │ │ + subseq fp, r3, r4, lsl #31 │ │ │ │ rsbseq r7, r3, r4, lsr #22 │ │ │ │ - subseq r1, r4, r0, lsr #28 │ │ │ │ - subseq r1, r4, r4, lsl #28 │ │ │ │ + subseq r1, r4, r0, lsr lr │ │ │ │ + subseq r1, r4, r4, lsl lr │ │ │ │ rsbeq r1, ip, r4, lsl ip │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, r4, ror r5 │ │ │ │ ldr r3, [pc, #20] @ 2d39a8 │ │ │ │ ldr r2, [pc, #20] @ 2d39ac │ │ │ │ ldr r1, [pc, #20] @ 2d39b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58e09c │ │ │ │ + b 58e0ac │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - subseq r9, r4, r0, asr #30 │ │ │ │ + subseq r9, r4, r0, asr pc │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 2d3a28 │ │ │ │ @@ -248221,49 +248221,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #120] @ 2d3be0 │ │ │ │ ldr r1, [pc, #120] @ 2d3be4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #88] @ 2d3be8 │ │ │ │ ldr r3, [pc, #88] @ 2d3bec │ │ │ │ ldr r1, [pc, #88] @ 2d3bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r1, [pc, #48] @ 2d3bf4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582a10 │ │ │ │ - rsbeq r5, r6, r4, asr #18 │ │ │ │ - @ instruction: 0x00536098 │ │ │ │ - subseq r1, fp, r4, lsr #23 │ │ │ │ - subseq r1, r4, r8, asr #27 │ │ │ │ - subseq fp, r3, r8, asr #25 │ │ │ │ + b 582a20 │ │ │ │ + rsbeq r5, r6, r4, asr r9 │ │ │ │ + subseq r6, r3, r8, lsr #1 │ │ │ │ + ldrheq r1, [fp], #-180 @ 0xffffff4c │ │ │ │ + ldrsbeq r1, [r4], #-216 @ 0xffffff28 │ │ │ │ + ldrsbeq fp, [r3], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ rsbseq fp, r1, r0, ror #13 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -248274,62 +248274,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #148] @ 2d3cd0 │ │ │ │ ldr r1, [pc, #148] @ 2d3cd4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #116] @ 2d3cd8 │ │ │ │ ldr r1, [pc, #116] @ 2d3cdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 2d3ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #72] @ 2d3ce4 │ │ │ │ ldr r2, [pc, #72] @ 2d3ce8 │ │ │ │ ldr r1, [pc, #72] @ 2d3cec │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58e168 │ │ │ │ - rsbeq r5, r6, r0, ror r8 │ │ │ │ - subseq r5, r3, r4, asr #31 │ │ │ │ - ldrsbeq r1, [fp], #-160 @ 0xffffff60 │ │ │ │ - ldrsheq r1, [r4], #-196 @ 0xffffff3c │ │ │ │ - ldrsheq fp, [r3], #-180 @ 0xffffff4c │ │ │ │ + b 58e178 │ │ │ │ + rsbeq r5, r6, r0, lsl #17 │ │ │ │ + ldrsbeq r5, [r3], #-244 @ 0xffffff0c │ │ │ │ + subseq r1, fp, r0, ror #21 │ │ │ │ + subseq r1, r4, r4, lsl #26 │ │ │ │ + subseq fp, r3, r4, lsl #24 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ rsbseq fp, r1, r8, lsl r6 │ │ │ │ - subseq r9, r4, ip, ror ip │ │ │ │ + subseq r9, r4, ip, lsl #25 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq r9, r4, r4, lsr ip │ │ │ │ + subseq r9, r4, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 2d3d78 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -248337,135 +248337,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 2d3d80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #76] @ 2d3d84 │ │ │ │ ldr r1, [pc, #76] @ 2d3d88 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r5, r6, r0, lsl #15 │ │ │ │ - subseq r1, r4, r4, lsl ip │ │ │ │ - subseq fp, r3, r0, lsl fp │ │ │ │ - ldrsbeq r9, [r4], #-176 @ 0xffffff50 │ │ │ │ - subseq r9, r4, r4, ror #23 │ │ │ │ + @ instruction: 0x00665790 │ │ │ │ + subseq r1, r4, r4, lsr #24 │ │ │ │ + subseq fp, r3, r0, lsr #22 │ │ │ │ + subseq r9, r4, r0, ror #23 │ │ │ │ + ldrsheq r9, [r4], #-180 @ 0xffffff4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 2d3e0c │ │ │ │ ldr r2, [pc, #104] @ 2d3e10 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 2d3e14 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #72] @ 2d3e18 │ │ │ │ ldr r1, [pc, #72] @ 2d3e1c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r5, r6, r4, ror #13 │ │ │ │ - subseq r1, r4, ip, ror fp │ │ │ │ - subseq fp, r3, ip, ror sl │ │ │ │ - subseq r9, r4, r8, lsr fp │ │ │ │ - subseq r9, r4, ip, asr #22 │ │ │ │ + strdeq r5, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r1, r4, ip, lsl #23 │ │ │ │ + subseq fp, r3, ip, lsl #21 │ │ │ │ + subseq r9, r4, r8, asr #22 │ │ │ │ + subseq r9, r4, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 2d3e8c │ │ │ │ ldr r2, [pc, #84] @ 2d3e90 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 2d3e94 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #52] @ 2d3e98 │ │ │ │ ldr r1, [pc, #52] @ 2d3e9c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d9a30 │ │ │ │ - rsbeq r5, r6, r0, asr r6 │ │ │ │ - subseq r1, r4, r8, ror #21 │ │ │ │ - subseq fp, r3, r8, ror #19 │ │ │ │ - subseq r9, r4, r4, lsr #21 │ │ │ │ - ldrheq r9, [r4], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r5, r6, r0, ror #12 │ │ │ │ + ldrsheq r1, [r4], #-168 @ 0xffffff58 │ │ │ │ + ldrsheq fp, [r3], #-152 @ 0xffffff68 │ │ │ │ + ldrheq r9, [r4], #-164 @ 0xffffff5c │ │ │ │ + subseq r9, r4, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 2d3f70 │ │ │ │ ldr r2, [pc, #184] @ 2d3f74 │ │ │ │ ldr r1, [pc, #184] @ 2d3f78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2383b4 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 2d3f44 │ │ │ │ tst r3, #8 │ │ │ │ bne 2d3f5c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -248473,26 +248473,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 2d3f24 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 543990 │ │ │ │ - rsbeq r5, r6, ip, asr #11 │ │ │ │ - subseq r9, r4, r0, asr #20 │ │ │ │ + b 5439a0 │ │ │ │ + ldrdeq r5, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ subseq r9, r4, r0, asr sl │ │ │ │ + subseq r9, r4, r0, ror #20 │ │ │ │ │ │ │ │ 002d3f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 2d410c │ │ │ │ @@ -248510,38 +248510,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr r3, [pc, #284] @ 2d4114 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ cmp fp, #0 │ │ │ │ bne 2d406c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d40bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -248558,20 +248558,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d404c │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -248586,19 +248586,19 @@ │ │ │ │ bl 2a9604 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 543974 │ │ │ │ + b 543984 │ │ │ │ @ instruction: 0x006c1590 │ │ │ │ - subseq r9, r4, ip, lsl #19 │ │ │ │ - subseq r9, r4, ip, asr #18 │ │ │ │ - subseq r9, r4, r8, ror #17 │ │ │ │ + @ instruction: 0x0054999c │ │ │ │ + subseq r9, r4, ip, asr r9 │ │ │ │ + ldrsheq r9, [r4], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 2d429c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 2d42a0 │ │ │ │ @@ -248607,15 +248607,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 2d42a8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -248634,15 +248634,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 2d42b0 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 238008 │ │ │ │ ldr r3, [pc, #204] @ 2d42b4 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -248656,15 +248656,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 2d42b8 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -248687,22 +248687,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3548d0 │ │ │ │ - rsbeq r5, r6, ip, asr #6 │ │ │ │ - subseq r9, r4, r4, asr #15 │ │ │ │ - ldrsbeq r9, [r4], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r5, r6, ip, asr r3 │ │ │ │ + ldrsbeq r9, [r4], #-116 @ 0xffffff8c │ │ │ │ + subseq r9, r4, r8, ror #15 │ │ │ │ rsbseq r7, r3, r8, lsl #5 │ │ │ │ - subseq r5, r3, ip, lsr #20 │ │ │ │ - subseq r1, fp, r8, lsr r5 │ │ │ │ + subseq r5, r3, ip, lsr sl │ │ │ │ + subseq r1, fp, r8, asr #10 │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - subseq r9, r4, r4, ror #14 │ │ │ │ + subseq r9, r4, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 2d4478 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 2d447c │ │ │ │ @@ -248711,15 +248711,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 2d4484 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -248751,15 +248751,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 2d4488 │ │ │ │ ldr r1, [pc, #256] @ 2d448c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 238008 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -248781,15 +248781,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -248806,22 +248806,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3548d0 │ │ │ │ - rsbeq r5, r6, ip, lsr #3 │ │ │ │ - subseq r9, r4, r4, lsr #12 │ │ │ │ - subseq r9, r4, r8, lsr r6 │ │ │ │ + strheq r5, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r9, r4, r4, lsr r6 │ │ │ │ + subseq r9, r4, r8, asr #12 │ │ │ │ rsbseq r7, r3, r8, ror #1 │ │ │ │ - subseq r5, r3, ip, asr r8 │ │ │ │ - subseq r1, fp, r8, ror #6 │ │ │ │ + subseq r5, r3, ip, ror #16 │ │ │ │ + subseq r1, fp, r8, ror r3 │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - subseq r9, r4, ip, ror r5 │ │ │ │ + subseq r9, r4, ip, lsl #11 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 2d44f4 │ │ │ │ cmp r1, #10 │ │ │ │ beq 2d44d4 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 2d4504 │ │ │ │ @@ -248894,15 +248894,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 2d45dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strheq r1, [ip], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 2d48fc │ │ │ │ ldr r2, [pc, #772] @ 2d4900 │ │ │ │ @@ -248982,28 +248982,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 5429d0 │ │ │ │ + bl 5429e0 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 542ab4 │ │ │ │ + bl 542ac4 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 2d47b4 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -249057,15 +249057,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 23563c │ │ │ │ @@ -249117,25 +249117,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #176] @ 2d4a10 │ │ │ │ ldr r1, [pc, #176] @ 2d4a14 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 2d4a18 │ │ │ │ ldr r1, [pc, #144] @ 2d4a1c │ │ │ │ ldr r3, [pc, #144] @ 2d4a20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -249149,35 +249149,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, r6, r4, lsr #23 │ │ │ │ - subseq r5, r3, r0, lsr #5 │ │ │ │ - subseq r0, fp, ip, lsr #27 │ │ │ │ - ldrsbeq r0, [r4], #-240 @ 0xffffff10 │ │ │ │ - ldrsbeq sl, [r3], #-224 @ 0xffffff20 │ │ │ │ + strheq r4, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r5, [r3], #-32 @ 0xffffffe0 │ │ │ │ + ldrheq r0, [fp], #-220 @ 0xffffff24 │ │ │ │ + subseq r0, r4, r0, ror #31 │ │ │ │ + subseq sl, r3, r0, ror #29 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ strdeq r0, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r8, r4, r8, ror #31 │ │ │ │ + ldrsheq r8, [r4], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ rsbseq sl, r1, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 2d4ac0 │ │ │ │ @@ -249187,41 +249187,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 2d4acc │ │ │ │ ldr r2, [pc, #84] @ 2d4ad0 │ │ │ │ ldr r1, [pc, #84] @ 2d4ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58e09c │ │ │ │ + bl 58e0ac │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x00664a94 │ │ │ │ - ldrsbeq r0, [r4], #-232 @ 0xffffff18 │ │ │ │ - ldrsbeq sl, [r3], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r4, r6, r4, lsr #21 │ │ │ │ + subseq r0, r4, r8, ror #29 │ │ │ │ + subseq sl, r3, r8, ror #27 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - subseq r8, r4, ip, asr lr │ │ │ │ + subseq r8, r4, ip, ror #28 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 2d4b4c │ │ │ │ @@ -249262,15 +249262,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr fp, [pc, #832] @ 2d4ee4 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 2d4e50 │ │ │ │ @@ -249302,15 +249302,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 238008 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 2d4ef8 │ │ │ │ ldr r2, [pc, #672] @ 2d4efc │ │ │ │ @@ -249319,67 +249319,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5454d8 │ │ │ │ + bl 5454e8 │ │ │ │ ldr r3, [pc, #632] @ 2d4f00 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #580] @ 2d4f04 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #536] @ 2d4f08 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 2d4f0c │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -249398,44 +249398,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 2d4f18 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #340] @ 2d4f1c │ │ │ │ ldr r1, [pc, #340] @ 2d4f20 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 352308 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4e60 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5423a4 │ │ │ │ + b 5423b4 │ │ │ │ ldr ip, [pc, #268] @ 2d4f24 │ │ │ │ ldr r2, [pc, #268] @ 2d4f28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -249468,41 +249468,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 2a9604 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ b 2d4d90 │ │ │ │ - rsbeq r4, r6, r4, ror r9 │ │ │ │ - subseq r8, r4, ip, lsr #28 │ │ │ │ - ldrheq r6, [r4], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r4, r6, r4, lsl #19 │ │ │ │ + subseq r8, r4, ip, lsr lr │ │ │ │ + subseq r6, r4, r0, asr #5 │ │ │ │ rsbseq r6, r3, r4, asr r8 │ │ │ │ - rsbeq r4, r6, r8, asr #17 │ │ │ │ - subseq r0, fp, r8, asr #21 │ │ │ │ - ldrheq r4, [r3], #-252 @ 0xffffff04 │ │ │ │ + ldrdeq r4, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r0, [fp], #-168 @ 0xffffff58 │ │ │ │ + subseq r4, r3, ip, asr #31 │ │ │ │ rsbeq r0, ip, ip, ror #20 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - ldrheq r8, [r4], #-216 @ 0xffffff28 │ │ │ │ - ldrheq r8, [r4], #-204 @ 0xffffff34 │ │ │ │ - @ instruction: 0x00548c9c │ │ │ │ + subseq r8, r4, r8, asr #27 │ │ │ │ + subseq r8, r4, ip, asr #25 │ │ │ │ + subseq r8, r4, ip, lsr #25 │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - subseq r8, r4, r4, lsr #26 │ │ │ │ - rsbeq r4, r6, r8, asr #14 │ │ │ │ - subseq r4, r3, r0, asr #28 │ │ │ │ - subseq r0, fp, ip, asr #18 │ │ │ │ - subseq sl, r3, r8, asr #20 │ │ │ │ - subseq r4, r5, r4, lsr #1 │ │ │ │ - ldrsbeq r8, [r4], #-184 @ 0xffffff48 │ │ │ │ + subseq r8, r4, r4, lsr sp │ │ │ │ + rsbeq r4, r6, r8, asr r7 │ │ │ │ + subseq r4, r3, r0, asr lr │ │ │ │ + subseq r0, fp, ip, asr r9 │ │ │ │ + subseq sl, r3, r8, asr sl │ │ │ │ + ldrheq r4, [r5], #-4 │ │ │ │ + subseq r8, r4, r8, ror #23 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - subseq r8, r4, r0, ror fp │ │ │ │ + subseq r8, r4, r0, lsl #23 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - subseq r8, r4, ip, lsr #22 │ │ │ │ - ldrheq r8, [r4], #-184 @ 0xffffff48 │ │ │ │ + subseq r8, r4, ip, lsr fp │ │ │ │ + subseq r8, r4, r8, asr #23 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2d4fa4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -249511,75 +249511,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r4, r6, r0, lsl #11 │ │ │ │ - subseq r8, r4, r0, asr #20 │ │ │ │ - subseq r5, r4, r4, asr #29 │ │ │ │ + @ instruction: 0x00664590 │ │ │ │ + subseq r8, r4, r0, asr sl │ │ │ │ + ldrsbeq r5, [r4], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2d500c │ │ │ │ ldr r2, [pc, #68] @ 2d5010 │ │ │ │ ldr r1, [pc, #68] @ 2d5014 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r4, r6, r4, lsl r5 │ │ │ │ - ldrsbeq r8, [r4], #-148 @ 0xffffff6c │ │ │ │ - subseq r5, r4, r8, asr lr │ │ │ │ + rsbeq r4, r6, r4, lsr #10 │ │ │ │ + subseq r8, r4, r4, ror #19 │ │ │ │ + subseq r5, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2d5064 │ │ │ │ ldr r2, [pc, #52] @ 2d5068 │ │ │ │ ldr r1, [pc, #52] @ 2d506c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2383b4 │ │ │ │ - rsbeq r4, r6, ip, lsr #9 │ │ │ │ - subseq r8, r4, ip, ror #18 │ │ │ │ - ldrsheq r5, [r4], #-208 @ 0xffffff30 │ │ │ │ + strheq r4, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq r8, r4, ip, ror r9 │ │ │ │ + subseq r5, r4, r0, lsl #28 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 2d5220 │ │ │ │ ldr r2, [pc, #404] @ 2d5224 │ │ │ │ @@ -249638,15 +249638,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 2d51f0 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r2, [pc, #168] @ 2d522c │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 2d5224 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -249670,27 +249670,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ b 2d517c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ blcc fe987a20 <__bss_end__@@Base+0xfdea6ca4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r6, r3, r8, ror #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, r6, r0, asr r5 │ │ │ │ + rsbeq r4, r6, r0, ror #10 │ │ │ │ rsbseq r6, r3, r4, ror #4 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -250259,22 +250259,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2d5c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d5a7c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -250335,28 +250335,28 @@ │ │ │ │ b 2d5a68 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 2d5a68 │ │ │ │ ldr r0, [pc, #60] @ 2d5c80 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d5a7c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [r3], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r3, r0, ror #19 │ │ │ │ - rsbeq r3, r6, r0, lsr #22 │ │ │ │ + rsbeq r3, r6, r0, lsr fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, r3, r0, ror r9 │ │ │ │ strheq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, r4, r8, asr #30 │ │ │ │ - subseq r7, r4, ip, ror #28 │ │ │ │ + subseq r7, r4, r8, asr pc │ │ │ │ + subseq r7, r4, ip, ror lr │ │ │ │ │ │ │ │ 002d5c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 2d5e0c │ │ │ │ @@ -250433,41 +250433,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d5e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d5d20 │ │ │ │ ldr r0, [pc, #60] @ 2d5e34 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d5d20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r3, r4, asr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r3, ip, lsr r7 │ │ │ │ - rsbeq r3, r6, r0, lsl r9 │ │ │ │ + rsbeq r3, r6, r0, lsr #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, r3, ip, asr #13 │ │ │ │ andeq r4, r0, ip, ror #8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq r7, [r4], #-196 @ 0xffffff3c │ │ │ │ - subseq r7, r4, r0, lsl sp │ │ │ │ + subseq r7, r4, r4, lsl #26 │ │ │ │ + subseq r7, r4, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -250495,17 +250495,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 2d5e88 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 2d5ee8 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 2d5e68 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -250530,30 +250530,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 2d6030 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 53d458 │ │ │ │ + bl 53d468 │ │ │ │ ldr r2, [pc, #248] @ 2d6054 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -250595,18 +250595,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2d6060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r7, r4, r0, lsl #24 │ │ │ │ - rsbeq r3, r6, r4, asr #11 │ │ │ │ - subseq r7, r4, ip, ror #21 │ │ │ │ + subseq r7, r4, r0, lsl ip │ │ │ │ + ldrdeq r3, [r6], #-84 @ 0xffffffac @ │ │ │ │ ldrsheq r7, [r4], #-172 @ 0xffffff54 │ │ │ │ + subseq r7, r4, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -250617,22 +250617,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 2d6100 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 2d6100 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -250960,15 +250960,15 @@ │ │ │ │ bgt 2d6468 │ │ │ │ b 2d659c │ │ │ │ mov r0, #0 │ │ │ │ b 2d65a0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [r3], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r3, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, r6, ip, asr #3 │ │ │ │ rsbseq r4, lr, r4, asr pc │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r4, r3, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251004,15 +251004,15 @@ │ │ │ │ bls 2d678c │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 2d66e0 │ │ │ │ ldr r2, [pc, #244] @ 2d67cc │ │ │ │ cmp r3, r2 │ │ │ │ @@ -251316,44 +251316,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d6c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 2d69b8 │ │ │ │ ldr r0, [pc, #68] @ 2d6c04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 2d69b8 │ │ │ │ rsbseq r4, r3, r8, asr #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, r3, r0, lsr #21 │ │ │ │ @ instruction: 0x00734a90 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r6, fp, asr #23 │ │ │ │ + ldrdeq r2, [r6], #-187 @ 0xffffff45 @ │ │ │ │ ldrsheq r4, [r3], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x00734998 │ │ │ │ rsbseq r4, r3, r4, ror #17 │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, r4, r4, asr #31 │ │ │ │ - subseq r6, r4, r0, ror #31 │ │ │ │ + ldrsbeq r6, [r4], #-244 @ 0xffffff0c │ │ │ │ + ldrsheq r6, [r4], #-240 @ 0xffffff10 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 2d6c58 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -251422,15 +251422,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e3034 │ │ │ │ - bl 54c494 │ │ │ │ + bl 54c4a4 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 2d6e90 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6efc │ │ │ │ @@ -251574,15 +251574,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 2d6ff4 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d6e50 │ │ │ │ ldr r3, [pc, #828] @ 2d72f8 │ │ │ │ @@ -251752,32 +251752,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 2d7214 │ │ │ │ cmp r5, r0 │ │ │ │ blt 2d6e50 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 236c74 │ │ │ │ b 2d6e50 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 236bcc │ │ │ │ b 2d70d8 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 2d700c │ │ │ │ @@ -251786,19 +251786,19 @@ │ │ │ │ bne 2d700c │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d705c │ │ │ │ b 2d7050 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [r3], #-100 @ 0xffffff9c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r6, r4, r8, lsl #29 │ │ │ │ + @ instruction: 0x00546e98 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x0073459c │ │ │ │ - subseq r6, r4, r8, lsl #26 │ │ │ │ - subseq r6, r4, r8, lsl #24 │ │ │ │ + subseq r6, r4, r8, lsl sp │ │ │ │ + subseq r6, r4, r8, lsl ip │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 002d7300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -252035,22 +252035,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 2d77a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d7370 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 2d7400 │ │ │ │ bne 2d739c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -252073,35 +252073,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2d67d0 │ │ │ │ ldr r0, [pc, #88] @ 2d77ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2d7370 │ │ │ │ ldrsbeq r4, [r3], #-0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r4, [r3], #-12 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r6, r9, lsl r2 │ │ │ │ + rsbeq r2, r6, r9, lsr #4 │ │ │ │ rsbseq r4, r3, r0, asr r0 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ ldrheq r3, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, r6, r8, ror r1 │ │ │ │ + rsbeq r2, r6, r8, lsl #3 │ │ │ │ rsbseq r3, r3, r4, lsr pc │ │ │ │ - rsbeq r2, r6, ip, lsr #1 │ │ │ │ + strheq r2, [r6], #-12 @ │ │ │ │ rsbseq r3, r3, r0, asr #29 │ │ │ │ - rsbeq r2, r6, r4, lsr #1 │ │ │ │ + strheq r2, [r6], #-4 @ │ │ │ │ andeq r1, r0, ip, asr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, r4, r4, lsr #10 │ │ │ │ + subseq r6, r4, r4, lsr r5 │ │ │ │ ldrsbeq r3, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq r6, [r4], #-76 @ 0xffffffb4 │ │ │ │ + subseq r6, r4, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 2d7894 │ │ │ │ mov r5, r2 │ │ │ │ @@ -252342,15 +252342,15 @@ │ │ │ │ bgt 2d7a08 │ │ │ │ b 2d7b24 │ │ │ │ mov r0, #0 │ │ │ │ b 2d7b28 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r8, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, r6, ip, lsl ip │ │ │ │ + rsbeq r1, r6, ip, lsr #24 │ │ │ │ ldrheq r3, [lr], #-156 @ 0xffffff64 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r3, r3, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -252469,15 +252469,15 @@ │ │ │ │ bgt 2d7c0c │ │ │ │ b 2d7d20 │ │ │ │ mov r0, #0 │ │ │ │ b 2d7d24 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r4, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, r6, r8, lsl sl │ │ │ │ + rsbeq r1, r6, r8, lsr #20 │ │ │ │ ldrheq r3, [lr], #-112 @ 0xffffff90 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r3, r3, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -252606,15 +252606,15 @@ │ │ │ │ bgt 2d7e08 │ │ │ │ b 2d7f44 │ │ │ │ mov r0, #0 │ │ │ │ b 2d7f48 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r8, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, r6, ip, lsl r8 │ │ │ │ + rsbeq r1, r6, ip, lsr #16 │ │ │ │ ldrheq r3, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r3, r3, r4, lsr #9 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 2d8118 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -252713,15 +252713,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 238754 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54c494 │ │ │ │ + bl 54c4a4 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e1804 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e1804 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -252808,15 +252808,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 2d88b0 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 238754 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -252880,15 +252880,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 2d8268 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 2d8268 │ │ │ │ @@ -252967,15 +252967,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 2d9100 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -253108,31 +253108,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 2d81d4 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 2d85fc │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #2412] @ 2d9100 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 2d88b0 │ │ │ │ mov sl, #1 │ │ │ │ b 2d82c4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #2360] @ 2d9100 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 238754 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -253617,23 +253617,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 542ab4 │ │ │ │ + bl 542ac4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 542ab4 │ │ │ │ + bl 542ac4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 2d8fd0 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -253708,34 +253708,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5429d0 │ │ │ │ + bl 5429e0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 2d8dcc │ │ │ │ rsbseq r3, r3, r0, asr #5 │ │ │ │ rsbseq r3, r3, ip, asr #4 │ │ │ │ rsbseq r3, r3, r4, lsl #3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r2, r3, r0, ror fp │ │ │ │ - rsbeq r0, r6, r6, ror #24 │ │ │ │ - rsbeq r0, r6, r0, lsl fp │ │ │ │ + rsbeq r0, r6, r6, ror ip │ │ │ │ + rsbeq r0, r6, r0, lsr #22 │ │ │ │ rsbeq ip, fp, r4, lsl #20 │ │ │ │ rsbeq ip, fp, r8, ror #13 │ │ │ │ rsbseq r2, r3, r0, lsr r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbeq r0, r6, r4, ror #6 │ │ │ │ - rsbeq r0, r6, r4, lsl #4 │ │ │ │ - strheq r0, [r6], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r4, [r4], #-108 @ 0xffffff94 │ │ │ │ - subseq r4, r4, r8, lsl #16 │ │ │ │ + rsbeq r0, r6, r4, ror r3 │ │ │ │ + rsbeq r0, r6, r4, lsl r2 │ │ │ │ + rsbeq r0, r6, r4, asr #3 │ │ │ │ + subseq r4, r4, ip, ror #13 │ │ │ │ + subseq r4, r4, r8, lsl r8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e1360 │ │ │ │ mov r7, #1 │ │ │ │ @@ -253747,15 +253747,15 @@ │ │ │ │ b 2d8dcc │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 542ab4 │ │ │ │ + bl 542ac4 │ │ │ │ mov r1, r0 │ │ │ │ b 2d8fac │ │ │ │ cmp r8, #0 │ │ │ │ blt 2d91b4 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -254064,15 +254064,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq pc, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq pc, r5, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2d948c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -254189,15 +254189,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -254257,29 +254257,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ b 2d9858 │ │ │ │ ldr lr, [pc, #40] @ 2d999c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 2d97dc │ │ │ │ - rsbeq pc, r5, r8, asr lr @ │ │ │ │ - ldrdeq pc, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - strdeq pc, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq pc, r5, ip, lsl #25 │ │ │ │ + rsbeq pc, r5, r8, ror #28 │ │ │ │ + rsbeq pc, r5, r8, ror #27 │ │ │ │ + rsbeq pc, r5, r0, lsl #26 │ │ │ │ + @ instruction: 0x0065fc9c │ │ │ │ b 2d9698 │ │ │ │ │ │ │ │ 002d99a4 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -254307,21 +254307,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002d9a10 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 5423a4 │ │ │ │ + b 5423b4 │ │ │ │ │ │ │ │ 002d9a20 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 5423a4 │ │ │ │ + b 5423b4 │ │ │ │ │ │ │ │ 002d9a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -254539,41 +254539,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9db4 │ │ │ │ ldr r0, [pc, #504] @ 2d9f9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 54e350 │ │ │ │ + bl 54e360 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d9f54 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 2d9fa0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 53caa4 │ │ │ │ + bl 53cab4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d9ed8 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9f20 │ │ │ │ mov r0, r8 │ │ │ │ bl 492838 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7fa308 │ │ │ │ + bl 7fa318 │ │ │ │ mov r0, r8 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ ldr r3, [pc, #396] @ 2d9fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 2d9fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -254587,23 +254587,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9f04 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9ee8 │ │ │ │ - bl 536878 │ │ │ │ + bl 536888 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 5423a4 │ │ │ │ + bl 5423b4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 2d9fb8 │ │ │ │ ldr r3, [pc, #248] @ 2d9f90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -254617,15 +254617,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 2d9d68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ mov r0, #0 │ │ │ │ b 2d9e8c │ │ │ │ ldr r2, [pc, #204] @ 2d9fbc │ │ │ │ ldr r3, [pc, #204] @ 2d9fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -254644,79 +254644,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r0 │ │ │ │ b 2d9df8 │ │ │ │ ldr r3, [pc, #124] @ 2d9fd8 │ │ │ │ ldr ip, [pc, #124] @ 2d9fdc │ │ │ │ ldr r1, [pc, #124] @ 2d9fe0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2d9fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2d9ee0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, lr, r0, lsr #15 │ │ │ │ rsbseq r1, r3, r4, asr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00731790 │ │ │ │ ldrsheq r1, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r3, r4, ip, asr #29 │ │ │ │ - @ instruction: 0x00543e9c │ │ │ │ + ldrsbeq r3, [r4], #-236 @ 0xffffff14 │ │ │ │ + subseq r3, r4, ip, lsr #29 │ │ │ │ rsbeq fp, fp, ip, asr r9 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ rsbseq r1, r3, r0, ror #10 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - ldrdeq pc, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - subseq pc, r2, r4, lsr #25 │ │ │ │ - subseq fp, sl, r0, asr #15 │ │ │ │ - @ instruction: 0x0065f69c │ │ │ │ - subseq r3, r4, r8, lsl sp │ │ │ │ - subseq r3, r4, r0, asr #23 │ │ │ │ + rsbeq pc, r5, r4, ror #13 │ │ │ │ + ldrheq pc, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq fp, [sl], #-112 @ 0xffffff90 │ │ │ │ + rsbeq pc, r5, ip, lsr #13 │ │ │ │ + subseq r3, r4, r8, lsr #26 │ │ │ │ + ldrsbeq r3, [r4], #-176 @ 0xffffff50 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 002d9fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ ldr r3, [pc, #192] @ 2da0d8 │ │ │ │ ldr r2, [pc, #192] @ 2da0dc │ │ │ │ ldr r1, [pc, #192] @ 2da0e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #164] @ 2da0e4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2da0c8 │ │ │ │ ldr r3, [pc, #148] @ 2da0e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 2da0ec │ │ │ │ @@ -254731,36 +254731,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5434e4 │ │ │ │ + bl 5434f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 2da0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 2da058 │ │ │ │ - rsbeq pc, r5, r4, ror #11 │ │ │ │ - subseq pc, r2, r8, lsr #23 │ │ │ │ - ldrsheq r0, [r3], #-4 │ │ │ │ - ldrsheq r2, [r4], #-72 @ 0xffffffb8 │ │ │ │ + strdeq pc, [r5], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + subseq r0, r3, r4, lsl #2 │ │ │ │ + subseq r2, r4, r8, lsl #10 │ │ │ │ rsbeq fp, fp, r0, lsr #14 │ │ │ │ rsbeq fp, fp, ip, lsl #14 │ │ │ │ - subseq r3, r4, r0, lsr ip │ │ │ │ + subseq r3, r4, r0, asr #24 │ │ │ │ rsbeq fp, fp, r4, lsr #13 │ │ │ │ │ │ │ │ 002da0f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -254792,45 +254792,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54338c │ │ │ │ + bl 54339c │ │ │ │ cmp r9, #0 │ │ │ │ bne 2da248 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2da204 │ │ │ │ ldr r0, [pc, #236] @ 2da29c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 537e04 │ │ │ │ + bl 537e14 │ │ │ │ ldr r2, [pc, #208] @ 2da2a0 │ │ │ │ ldr r3, [pc, #192] @ 2da294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2da28c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 2da2a4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 537f04 │ │ │ │ + b 537f14 │ │ │ │ ldr r2, [pc, #156] @ 2da2a8 │ │ │ │ ldr r3, [pc, #132] @ 2da294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -254849,31 +254849,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 537e04 │ │ │ │ + bl 537e14 │ │ │ │ mov r0, r5 │ │ │ │ - bl 537e98 │ │ │ │ + bl 537ea8 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 537f04 │ │ │ │ + bl 537f14 │ │ │ │ b 2da19c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - subseq r3, r4, r8, lsl #22 │ │ │ │ + subseq r3, r4, r8, lsl fp │ │ │ │ rsbseq r1, r3, r4, lsr #4 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ rsbseq r1, r3, r8, ror #3 │ │ │ │ - subseq fp, r8, r8, lsl r2 │ │ │ │ + subseq fp, r8, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 2da384 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -254926,15 +254926,15 @@ │ │ │ │ rsbseq r1, lr, r4, lsl r7 │ │ │ │ rsbseq r1, r3, ip, lsl #2 │ │ │ │ ldrsbeq r1, [lr], #-100 @ 0xffffff9c @ │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rsbseq r1, lr, r0, ror r6 │ │ │ │ - b 7d2f18 │ │ │ │ + b 7d2f28 │ │ │ │ │ │ │ │ 002da3a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -255062,17 +255062,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2da5a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r1, lr, r0, ror #9 │ │ │ │ - strheq pc, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r3, r4, r8, lsl #15 │ │ │ │ - subseq r3, r4, r0, lsr #15 │ │ │ │ + rsbeq pc, r5, ip, asr #3 │ │ │ │ + @ instruction: 0x00543798 │ │ │ │ + ldrheq r3, [r4], #-112 @ 0xffffff90 │ │ │ │ │ │ │ │ 002da5ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 2da668 │ │ │ │ @@ -255115,17 +255115,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r1, lr, r8, lsl r4 │ │ │ │ - strdeq pc, [r5], #-4 @ │ │ │ │ - subseq r3, r4, r0, asr #13 │ │ │ │ - ldrsheq r3, [r4], #-100 @ 0xffffff9c │ │ │ │ + rsbeq pc, r5, r4, lsl #2 │ │ │ │ + ldrsbeq r3, [r4], #-96 @ 0xffffffa0 │ │ │ │ + subseq r3, r4, r4, lsl #14 │ │ │ │ │ │ │ │ 002da678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 2da6f4 │ │ │ │ @@ -255254,15 +255254,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 2da884 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq fp, fp, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -255349,15 +255349,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d6914 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2daaec │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d5248 │ │ │ │ @@ -255396,15 +255396,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2daa2c │ │ │ │ ldr r0, [pc, #120] @ 2dab28 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 2da94c │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 2da94c │ │ │ │ mov fp, #16 │ │ │ │ @@ -255415,24 +255415,24 @@ │ │ │ │ b 2da94c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 2d5248 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d6914 │ │ │ │ b 2daa0c │ │ │ │ rsbseq r0, r3, r4, asr #22 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - ldrheq r3, [r4], #-44 @ 0xffffffd4 │ │ │ │ + subseq r3, r4, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 2dac94 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -255604,35 +255604,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #188] @ 2daec0 │ │ │ │ ldr r1, [pc, #188] @ 2daec4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #156] @ 2daec8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r1, [pc, #140] @ 2daecc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 2daed0 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -255651,58 +255651,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, r5, ip, lsr #31 │ │ │ │ - ldrsheq lr, [r2], #-220 @ 0xffffff24 │ │ │ │ - subseq sl, sl, r8, lsl #18 │ │ │ │ - subseq sl, r3, r8, lsr #22 │ │ │ │ - subseq r4, r3, r4, lsr #20 │ │ │ │ + strheq lr, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + subseq lr, r2, ip, lsl #28 │ │ │ │ + subseq sl, sl, r8, lsl r9 │ │ │ │ + subseq sl, r3, r8, lsr fp │ │ │ │ + subseq r4, r3, r4, lsr sl │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ rsbseq r5, r1, r8, lsl #2 │ │ │ │ - subseq r2, r4, r8, lsl #30 │ │ │ │ + subseq r2, r4, r8, lsl pc │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 2daef4 │ │ │ │ ldr r1, [pc, #12] @ 2daef8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58e900 │ │ │ │ - subseq r2, r4, r8, lsr #29 │ │ │ │ - subseq r2, r4, r8, asr #29 │ │ │ │ + b 58e910 │ │ │ │ + ldrheq r2, [r4], #-232 @ 0xffffff18 │ │ │ │ + ldrsbeq r2, [r4], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2daf58 │ │ │ │ ldr r2, [pc, #68] @ 2daf5c │ │ │ │ ldr r1, [pc, #68] @ 2daf60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2383b4 │ │ │ │ - rsbeq lr, r5, r4, ror lr │ │ │ │ - @ instruction: 0x00542e9c │ │ │ │ - ldrheq r2, [r4], #-224 @ 0xffffff20 │ │ │ │ + rsbeq lr, r5, r4, lsl #29 │ │ │ │ + subseq r2, r4, ip, lsr #29 │ │ │ │ + subseq r2, r4, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 2db3b4 │ │ │ │ ldr lr, [pc, #1080] @ 2db3b8 │ │ │ │ ldr ip, [pc, #1080] @ 2db3bc │ │ │ │ @@ -255718,15 +255718,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r8, [pc, #1020] @ 2db3c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2db37c │ │ │ │ @@ -255741,15 +255741,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 2db3d4 │ │ │ │ beq 2db3a4 │ │ │ │ ldr r0, [pc, #956] @ 2db3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 2db3dc │ │ │ │ ldr r1, [pc, #932] @ 2db3d4 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -255809,15 +255809,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 238008 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -255836,87 +255836,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #608] @ 2db404 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2de62c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 2e0388 │ │ │ │ ldr r0, [pc, #580] @ 2db408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r2, [pc, #572] @ 2db40c │ │ │ │ ldr r1, [pc, #572] @ 2db410 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2de6e8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #508] @ 2db414 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 2db418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #472] @ 2db41c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ ldr r2, [pc, #444] @ 2db420 │ │ │ │ ldr r3, [pc, #444] @ 2db424 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r2, [pc, #408] @ 2db428 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 3548d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -255934,36 +255934,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ b 2db090 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 2db074 │ │ │ │ ldr r0, [pc, #244] @ 2db430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 2db074 │ │ │ │ ldr r3, [pc, #224] @ 2db434 │ │ │ │ ldr ip, [pc, #224] @ 2db438 │ │ │ │ ldr r1, [pc, #224] @ 2db43c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2db090 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 2db3d4 │ │ │ │ ldr r3, [pc, #76] @ 2db3dc │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -255971,68 +255971,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 2db040 │ │ │ │ ldr r2, [pc, #52] @ 2db3dc │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 2db048 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq lr, r5, ip, lsl #28 │ │ │ │ + rsbeq lr, r5, ip, lsl lr │ │ │ │ rsbseq r0, r3, ip, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r2, r4, ip, lsl lr │ │ │ │ - subseq r2, r4, r0, lsr lr │ │ │ │ + subseq r2, r4, ip, lsr #28 │ │ │ │ + subseq r2, r4, r0, asr #28 │ │ │ │ rsbseq r0, r3, ip, lsr #8 │ │ │ │ - ldrsheq r2, [r4], #-216 @ 0xffffff28 │ │ │ │ - subseq r2, r4, ip, ror #27 │ │ │ │ + subseq r2, r4, r8, lsl #28 │ │ │ │ + ldrsheq r2, [r4], #-220 @ 0xffffff24 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - ldrsbeq r2, [r4], #-220 @ 0xffffff24 │ │ │ │ + subseq r2, r4, ip, ror #27 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ rsbseq r0, r3, ip, asr r3 │ │ │ │ - rsbeq lr, r5, ip, ror ip │ │ │ │ - subseq lr, r2, ip, asr #21 │ │ │ │ - ldrsbeq sl, [sl], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq lr, r5, ip, lsl #25 │ │ │ │ + ldrsbeq lr, [r2], #-172 @ 0xffffff54 │ │ │ │ + subseq sl, sl, r8, ror #11 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbeq lr, r5, ip, lsl ip │ │ │ │ - subseq lr, r2, ip, ror #20 │ │ │ │ - subseq sl, sl, ip, ror #10 │ │ │ │ - subseq r2, r4, r0, lsl #26 │ │ │ │ - subseq r1, r4, ip, asr #27 │ │ │ │ - ldrheq r1, [r4], #-220 @ 0xffffff24 │ │ │ │ + rsbeq lr, r5, ip, lsr #24 │ │ │ │ + subseq lr, r2, ip, ror sl │ │ │ │ + subseq sl, sl, ip, ror r5 │ │ │ │ + subseq r2, r4, r0, lsl sp │ │ │ │ + ldrsbeq r1, [r4], #-220 @ 0xffffff24 │ │ │ │ subseq r1, r4, ip, asr #27 │ │ │ │ - subseq r9, r6, r4, ror #17 │ │ │ │ + ldrsbeq r1, [r4], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq r9, [r6], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ rsbeq sl, fp, r4, lsl #14 │ │ │ │ - subseq r2, r4, r8, asr #24 │ │ │ │ - subseq r2, r4, ip, lsl #24 │ │ │ │ + subseq r2, r4, r8, asr ip │ │ │ │ + subseq r2, r4, ip, lsl ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq r2, r4, r4, asr #22 │ │ │ │ - rsbeq lr, r5, r0, lsr sl │ │ │ │ - subseq r2, r4, r4, ror #21 │ │ │ │ - subseq r2, r4, r8, asr #21 │ │ │ │ + subseq r2, r4, r4, asr fp │ │ │ │ + rsbeq lr, r5, r0, asr #20 │ │ │ │ + ldrsheq r2, [r4], #-164 @ 0xffffff5c │ │ │ │ + ldrsbeq r2, [r4], #-168 @ 0xffffff58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 2db4e0 │ │ │ │ ldr r2, [pc, #136] @ 2db4e4 │ │ │ │ ldr r1, [pc, #136] @ 2db4e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -256046,30 +256046,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, r5, r0, lsr r9 │ │ │ │ - subseq r2, r4, r0, asr r9 │ │ │ │ - subseq r2, r4, r0, ror r9 │ │ │ │ + rsbeq lr, r5, r0, asr #18 │ │ │ │ + subseq r2, r4, r0, ror #18 │ │ │ │ + subseq r2, r4, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #60] @ 2db54c │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -256159,28 +256159,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 2dc1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2db74c │ │ │ │ ldr r3, [pc, #2800] @ 2dc1d8 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 2dbf50 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -256382,15 +256382,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 2dc1cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2db624 │ │ │ │ ldr r0, [pc, #2028] @ 2dc20c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2db624 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 2db984 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -256601,15 +256601,15 @@ │ │ │ │ b 2db62c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 2db62c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 2db62c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -256829,15 +256829,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 2dc230 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2db74c │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -256870,46 +256870,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq pc, r2, ip, ror lr @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r2, ip, ror #28 │ │ │ │ - rsbeq lr, r5, r4, lsl #3 │ │ │ │ + @ instruction: 0x0065e194 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, asr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, r4, r0, lsr r8 │ │ │ │ + subseq r2, r4, r0, asr #16 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ rsbseq pc, r2, r0, lsr #25 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbeq lr, r5, r2, lsl r0 │ │ │ │ - rsbeq lr, r5, r4, lsl r0 │ │ │ │ + rsbeq lr, r5, r2, lsr #32 │ │ │ │ + rsbeq lr, r5, r4, lsr #32 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbeq lr, r5, r4, lsr r0 │ │ │ │ + rsbeq lr, r5, r4, asr #32 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subseq r2, r4, r0, asr #9 │ │ │ │ + ldrsbeq r2, [r4], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbeq sp, r5, r0, lsl #23 │ │ │ │ + @ instruction: 0x0065db90 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbeq sp, r5, r2, asr #20 │ │ │ │ - rsbeq sp, r5, r0, lsl #27 │ │ │ │ - ldrheq r1, [r4], #-224 @ 0xffffff20 │ │ │ │ - subseq r1, r4, r8, lsr #28 │ │ │ │ - strdeq sp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - subseq ip, r3, r8, lsl r0 │ │ │ │ - subseq ip, r3, ip, lsr #32 │ │ │ │ + rsbeq sp, r5, r2, asr sl │ │ │ │ + @ instruction: 0x0065dd90 │ │ │ │ + subseq r1, r4, r0, asr #29 │ │ │ │ + subseq r1, r4, r8, lsr lr │ │ │ │ + rsbeq sp, r5, r0, lsl #24 │ │ │ │ + subseq ip, r3, r8, lsr #32 │ │ │ │ + subseq ip, r3, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 2dd228 │ │ │ │ @@ -257846,27 +257846,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 2dd2d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2dc318 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 2dc2bc │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -257907,15 +257907,15 @@ │ │ │ │ beq 2dc4d0 │ │ │ │ b 2dc928 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 2dc2bc │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldr r2, [pc, #228] @ 2dd2e4 │ │ │ │ ldr r3, [pc, #40] @ 2dd22c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257928,22 +257928,22 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r2, r4, ror #2 │ │ │ │ rsbseq pc, r2, r0, lsr r1 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - strheq sp, [r5], #-102 @ 0xffffff9a @ │ │ │ │ + rsbeq sp, r5, r6, asr #13 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbeq sp, r5, r0, asr #13 │ │ │ │ - rsbeq sp, r5, r2, ror #14 │ │ │ │ - rsbeq sp, r5, r6, lsl #16 │ │ │ │ + ldrdeq sp, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sp, r5, r2, ror r7 │ │ │ │ + rsbeq sp, r5, r6, lsl r8 │ │ │ │ rsbseq lr, r2, ip, asr #30 │ │ │ │ - strheq sp, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq sp, r5, ip, asr #15 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ rsbseq lr, r2, ip, lsr #28 │ │ │ │ @ instruction: 0x0072ed90 │ │ │ │ rsbseq lr, r2, r0, ror #22 │ │ │ │ rsbseq lr, r2, ip, ror #21 │ │ │ │ @ instruction: 0x0072ea98 │ │ │ │ @@ -257964,33 +257964,33 @@ │ │ │ │ ldrsheq lr, [r2], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ rsbseq lr, r2, r0, lsr r5 │ │ │ │ rsbseq lr, r2, r8, lsl #8 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, r4, r0, lsr lr │ │ │ │ + subseq r0, r4, r0, asr #28 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ rsbseq lr, r2, r0, asr #4 │ │ │ │ ldrsheq lr, [r2], #-20 @ 0xffffffec @ │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ rsbseq sp, r2, r0, asr #28 │ │ │ │ - subseq r0, r4, r0, lsr #18 │ │ │ │ + subseq r0, r4, r0, lsr r9 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ rsbseq sp, r2, r8, asr #26 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbseq sp, r2, ip, lsr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r0, r4, r0, asr r7 │ │ │ │ - rsbeq ip, r5, ip, ror #9 │ │ │ │ - rsbeq ip, r5, r0, ror r4 │ │ │ │ - subseq r0, r4, r0, lsr #11 │ │ │ │ - rsbeq ip, r5, r8, asr #8 │ │ │ │ - subseq sl, r3, r0, ror r8 │ │ │ │ - subseq sl, r3, r4, lsl #17 │ │ │ │ + subseq r0, r4, r0, ror #14 │ │ │ │ + strdeq ip, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq ip, r5, r0, lsl #9 │ │ │ │ + ldrheq r0, [r4], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq ip, r5, r8, asr r4 │ │ │ │ + subseq sl, r3, r0, lsl #17 │ │ │ │ + @ instruction: 0x0053a894 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 2dd2e8 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -258199,15 +258199,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 2dd2f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2dc318 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 2dd2f4 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 2d7300 │ │ │ │ @@ -258323,15 +258323,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2dc928 │ │ │ │ ldr r0, [pc, #-1380] @ 2dd308 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2dc2bc │ │ │ │ ldr r3, [pc, #-1416] @ 2dd30c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -258471,15 +258471,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2de30c │ │ │ │ ldr r0, [pc, #2204] @ 2de350 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r3, [pc, #2176] @ 2de348 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2ddb74 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 2ddfb0 │ │ │ │ @@ -258519,15 +258519,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2de30c │ │ │ │ ldr r0, [pc, #2028] @ 2de35c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ddab4 │ │ │ │ ldr r0, [pc, #2020] @ 2de360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ b 2ddad4 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -258560,15 +258560,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 2de368 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r3, [pc, #1820] @ 2de348 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 2ddad4 │ │ │ │ cmp sl, #0 │ │ │ │ bne 2ddbcc │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -258935,15 +258935,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ b 2ddd60 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 1e112c │ │ │ │ mov r9, r0 │ │ │ │ @@ -258953,15 +258953,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 542484 │ │ │ │ + bl 542494 │ │ │ │ b 2ddf88 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -259016,38 +259016,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbseq sp, r2, r0, lsl #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r2, r4, lsr sl │ │ │ │ - rsbeq ip, r5, r4, lsr #8 │ │ │ │ + rsbeq ip, r5, r4, lsr r4 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbseq sp, r2, r4, ror #18 │ │ │ │ - subseq r0, r4, ip, lsl #11 │ │ │ │ + @ instruction: 0x0054059c │ │ │ │ rsbseq sp, r2, r0, lsl r9 │ │ │ │ rsbseq sp, r2, r8, lsr #17 │ │ │ │ - ldrheq r0, [r4], #-76 @ 0xffffffb4 │ │ │ │ - subseq r0, r4, r4, lsl #9 │ │ │ │ + subseq r0, r4, ip, asr #9 │ │ │ │ + @ instruction: 0x00540494 │ │ │ │ rsbseq sp, r2, ip, lsl #16 │ │ │ │ - subseq r0, r4, r4, ror #8 │ │ │ │ + subseq r0, r4, r4, ror r4 │ │ │ │ rsbseq sp, r2, ip, lsr r4 │ │ │ │ - subseq r0, r4, r0, asr #32 │ │ │ │ + subseq r0, r4, r0, asr r0 │ │ │ │ rsbseq sp, r2, r4, asr #7 │ │ │ │ - subseq r0, r4, r0, lsl r0 │ │ │ │ - strdeq fp, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - subseq pc, r3, r4, lsr #23 │ │ │ │ + subseq r0, r4, r0, lsr #32 │ │ │ │ + rsbeq fp, r5, r8, lsl #22 │ │ │ │ + ldrheq pc, [r3], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 002de388 : │ │ │ │ ldr r0, [pc, #4] @ 2de394 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldrsheq r1, [fp], #-116 @ 0xffffff8c │ │ │ │ + subseq r1, fp, r4, lsl #16 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 2de3c4 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -259069,24 +259069,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #132] @ 2de4a0 │ │ │ │ ldr r1, [pc, #132] @ 2de4a4 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 2de474 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -259103,30 +259103,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq fp, r5, ip, lsr sl │ │ │ │ - subseq fp, r2, ip, ror #15 │ │ │ │ - ldrsheq r7, [sl], #-40 @ 0xffffffd8 │ │ │ │ - subseq lr, r3, r4, ror fp │ │ │ │ - subseq pc, r3, ip, ror #24 │ │ │ │ + rsbeq fp, r5, ip, asr #20 │ │ │ │ + ldrsheq fp, [r2], #-124 @ 0xffffff84 │ │ │ │ + subseq r7, sl, r8, lsl #6 │ │ │ │ + subseq lr, r3, r4, lsl #23 │ │ │ │ + subseq pc, r3, ip, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2de4d4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r7, fp, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 2de59c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259135,54 +259135,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 2de5a0 │ │ │ │ ldr r1, [pc, #156] @ 2de5a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #136] @ 2de5a8 │ │ │ │ ldr r1, [pc, #136] @ 2de5ac │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 2de5b0 │ │ │ │ ldr r1, [pc, #100] @ 2de5b4 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #64] @ 2de5b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, r5, r0, asr #18 │ │ │ │ - subseq fp, r2, r0, ror #13 │ │ │ │ - subseq r7, sl, r8, ror #3 │ │ │ │ - subseq lr, r3, ip, ror #20 │ │ │ │ - subseq lr, r3, r0, lsl #21 │ │ │ │ - subseq pc, r3, r8, asr #22 │ │ │ │ + rsbeq fp, r5, r0, asr r9 │ │ │ │ + ldrsheq fp, [r2], #-96 @ 0xffffffa0 │ │ │ │ + ldrsheq r7, [sl], #-24 @ 0xffffffe8 │ │ │ │ + subseq lr, r3, ip, ror sl │ │ │ │ + @ instruction: 0x0053ea90 │ │ │ │ + subseq pc, r3, r8, asr fp @ │ │ │ │ rsbseq r1, r1, r0, ror #21 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -259217,24 +259217,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 2de6d8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 57ebd0 │ │ │ │ + bl 57ebe0 │ │ │ │ ldr ip, [pc, #124] @ 2de6dc │ │ │ │ ldr r2, [pc, #124] @ 2de6e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #96] @ 2de6e4 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -259250,17 +259250,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq pc, r3, r0, asr sl @ │ │ │ │ - ldrdeq fp, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - subseq lr, r3, r4, lsr #18 │ │ │ │ + subseq pc, r3, r0, ror #20 │ │ │ │ + rsbeq fp, r5, r0, ror #15 │ │ │ │ + subseq lr, r3, r4, lsr r9 │ │ │ │ rsbeq r7, fp, r8, asr #6 │ │ │ │ │ │ │ │ 002de6e8 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -259298,23 +259298,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 2de820 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -259336,17 +259336,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq fp, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - subseq lr, r3, r8, lsr r8 │ │ │ │ - subseq lr, r3, r0, asr #16 │ │ │ │ + rsbeq fp, r5, ip, ror #13 │ │ │ │ + subseq lr, r3, r8, asr #16 │ │ │ │ + subseq lr, r3, r0, asr r8 │ │ │ │ │ │ │ │ 002de824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -259397,15 +259397,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e06b0 │ │ │ │ + b 7e06c0 │ │ │ │ │ │ │ │ 002de900 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -259430,15 +259430,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e06b0 │ │ │ │ + b 7e06c0 │ │ │ │ │ │ │ │ 002de97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 2deb78 │ │ │ │ @@ -259463,20 +259463,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dea3c │ │ │ │ ldr r2, [pc, #364] @ 2deb90 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -259538,51 +259538,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #120] @ 2deba4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2deba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 2dea30 │ │ │ │ ldr r1, [pc, #76] @ 2debac │ │ │ │ ldr r0, [pc, #76] @ 2debb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 2dea30 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r0, ror #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r2, r8, asr #20 │ │ │ │ - rsbeq fp, r5, r0, ror #8 │ │ │ │ - subseq lr, r3, r0, asr #11 │ │ │ │ - ldrsbeq lr, [r3], #-84 @ 0xffffffac │ │ │ │ + rsbeq fp, r5, r0, ror r4 │ │ │ │ + ldrsbeq lr, [r3], #-80 @ 0xffffffb0 │ │ │ │ + subseq lr, r3, r4, ror #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq ip, r2, ip, ror #18 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, pc, r0, lsr r6 @ │ │ │ │ - subseq pc, r3, r4, asr r5 @ │ │ │ │ - ldrsheq r6, [pc], #-92 @ │ │ │ │ - subseq pc, r3, r0, ror #10 │ │ │ │ + subseq r6, pc, r0, asr #12 │ │ │ │ + subseq pc, r3, r4, ror #10 │ │ │ │ + subseq r6, pc, ip, lsl #12 │ │ │ │ + subseq pc, r3, r0, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 2dee08 │ │ │ │ ldr r3, [pc, #568] @ 2dee0c │ │ │ │ @@ -259629,20 +259629,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deda4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ded5c │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dec78 │ │ │ │ ldr r2, [pc, #364] @ 2dee28 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -259668,25 +259668,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 2dee38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 2dec54 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 2dee3c │ │ │ │ ldr r3, [pc, #160] @ 2dee0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259720,33 +259720,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 2dec14 │ │ │ │ mov r5, #1 │ │ │ │ b 2ded60 │ │ │ │ ldr r0, [pc, #76] @ 2dee40 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 2dec54 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r0, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq ip, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - ldrheq pc, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r1, r1, r8, lsl #28 │ │ │ │ - strdeq fp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq lr, r3, r4, asr r3 │ │ │ │ - subseq lr, r3, r8, ror #6 │ │ │ │ + subseq pc, r3, r8, asr #9 │ │ │ │ + rsbeq r1, r1, r8, lsl lr │ │ │ │ + rsbeq fp, r5, ip, lsl #4 │ │ │ │ + subseq lr, r3, r4, ror #6 │ │ │ │ + subseq lr, r3, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r3, r0, asr r3 @ │ │ │ │ + subseq pc, r3, r0, ror #6 │ │ │ │ rsbseq ip, r2, ip, lsl #13 │ │ │ │ - ldrsbeq pc, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq pc, r3, r0, ror #5 │ │ │ │ │ │ │ │ 002dee44 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 2debb4 │ │ │ │ │ │ │ │ 002dee4c : │ │ │ │ mov r2, #0 │ │ │ │ @@ -259785,20 +259785,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 2def38 │ │ │ │ ldr r3, [pc, #336] @ 2df058 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -259855,48 +259855,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2df06c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2def14 │ │ │ │ mov r0, r4 │ │ │ │ b 2def50 │ │ │ │ ldr r0, [pc, #68] @ 2df070 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2def14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r8, ror r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r2, r0, ror #10 │ │ │ │ - rsbeq sl, r5, ip, ror pc │ │ │ │ - ldrsbeq lr, [r3], #-12 │ │ │ │ - ldrsheq lr, [r3], #-0 │ │ │ │ + rsbeq sl, r5, ip, lsl #31 │ │ │ │ + subseq lr, r3, ip, ror #1 │ │ │ │ + subseq lr, r3, r0, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0072c49c │ │ │ │ andeq r4, r0, ip, lsl #21 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq pc, [r3], #-12 @ │ │ │ │ - ldrsheq pc, [r3], #-4 @ │ │ │ │ + subseq pc, r3, ip, ror #1 │ │ │ │ + subseq pc, r3, r4, lsl #2 │ │ │ │ │ │ │ │ 002df074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -259907,25 +259907,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #340] @ 2df214 │ │ │ │ ldr r2, [pc, #340] @ 2df218 │ │ │ │ ldr r1, [pc, #340] @ 2df21c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r6, [pc, #312] @ 2df220 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df200 │ │ │ │ ldr r2, [pc, #296] @ 2df224 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -259972,48 +259972,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2df238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 2df108 │ │ │ │ ldr r0, [pc, #80] @ 2df23c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 2df108 │ │ │ │ mvn r0, #0 │ │ │ │ b 2df118 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r0, ror #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, r5, ip, ror #26 │ │ │ │ - subseq sp, r3, r4, asr #29 │ │ │ │ - ldrsbeq sp, [r3], #-232 @ 0xffffff18 │ │ │ │ + rsbeq sl, r5, ip, ror sp │ │ │ │ + ldrsbeq sp, [r3], #-228 @ 0xffffff1c │ │ │ │ + subseq sp, r3, r8, ror #29 │ │ │ │ rsbseq ip, r2, r0, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsbeq ip, [r2], #-36 @ 0xffffffdc @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r3, r8, ror pc │ │ │ │ - subseq lr, r3, r0, lsr #31 │ │ │ │ + subseq lr, r3, r8, lsl #31 │ │ │ │ + ldrheq lr, [r3], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 002df240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 2df3dc │ │ │ │ @@ -260047,25 +260047,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #260] @ 2df3ec │ │ │ │ ldr r2, [pc, #260] @ 2df3f0 │ │ │ │ ldr r1, [pc, #260] @ 2df3f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df294 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -260094,44 +260094,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2df408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2df298 │ │ │ │ ldr r0, [pc, #68] @ 2df40c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2df298 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0072c19c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r2, r4, lsl #3 │ │ │ │ rsbseq ip, r2, r4, asr r1 │ │ │ │ - rsbeq sl, r5, r4, asr #22 │ │ │ │ - @ instruction: 0x0053dc9c │ │ │ │ - ldrheq sp, [r3], #-192 @ 0xffffff40 │ │ │ │ + rsbeq sl, r5, r4, asr fp │ │ │ │ + subseq sp, r3, ip, lsr #25 │ │ │ │ + subseq sp, r3, r0, asr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r3, r0, lsl lr │ │ │ │ - subseq lr, r3, r4, lsr lr │ │ │ │ + subseq lr, r3, r0, lsr #28 │ │ │ │ + subseq lr, r3, r4, asr #28 │ │ │ │ │ │ │ │ 002df410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 2df5c4 │ │ │ │ @@ -260151,20 +260151,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 2df5d4 │ │ │ │ ldr r7, [pc, #372] @ 2df5d8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df4bc │ │ │ │ ldr r2, [pc, #312] @ 2df5dc │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -260211,53 +260211,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #128] @ 2df5f0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2df5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 2df4b4 │ │ │ │ ldr r1, [pc, #84] @ 2df5f8 │ │ │ │ ldr r0, [pc, #84] @ 2df5fc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 2df4b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, ip, asr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - ldrdeq sl, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - subseq sp, r3, r0, lsr fp │ │ │ │ - subseq sp, r3, r4, asr #22 │ │ │ │ + rsbeq sl, r5, r0, ror #19 │ │ │ │ + subseq sp, r3, r0, asr #22 │ │ │ │ + subseq sp, r3, r4, asr fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq fp, r2, r4, lsr #30 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq r0, [pc], #-56 @ │ │ │ │ - subseq lr, r3, r4, lsl fp │ │ │ │ - ldrheq r0, [pc], #-60 @ │ │ │ │ - subseq lr, r3, ip, lsl fp │ │ │ │ + subseq r0, pc, r8, lsl #8 │ │ │ │ + subseq lr, r3, r4, lsr #22 │ │ │ │ + subseq r0, pc, ip, asr #7 │ │ │ │ + subseq lr, r3, ip, lsr #22 │ │ │ │ │ │ │ │ 002df600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 2df760 │ │ │ │ @@ -260286,15 +260286,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2df75c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e06b0 │ │ │ │ + b 7e06c0 │ │ │ │ ldr r2, [pc, #224] @ 2df774 │ │ │ │ ldr r3, [pc, #204] @ 2df764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260325,128 +260325,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2df784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 2df65c │ │ │ │ ldr r0, [pc, #56] @ 2df788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 2df65c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq fp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, r2, r0, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0072bd90 │ │ │ │ rsbseq fp, r2, r0, ror #26 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r3, ip, ror #21 │ │ │ │ - ldrsheq lr, [r3], #-160 @ 0xffffff60 │ │ │ │ + ldrsheq lr, [r3], #-172 @ 0xffffff54 │ │ │ │ + subseq lr, r3, r0, lsl #22 │ │ │ │ │ │ │ │ 002df78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #84] @ 2df804 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580498 │ │ │ │ + bl 5804a8 │ │ │ │ ldr ip, [pc, #68] @ 2df808 │ │ │ │ ldr r2, [pc, #68] @ 2df80c │ │ │ │ ldr r1, [pc, #68] @ 2df810 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r9, r9, r0, ror r6 │ │ │ │ - rsbeq sl, r5, r8, ror #12 │ │ │ │ - subseq sp, r3, r4, asr #15 │ │ │ │ - ldrsbeq sp, [r3], #-120 @ 0xffffff88 │ │ │ │ + subseq r9, r9, r0, lsl #13 │ │ │ │ + rsbeq sl, r5, r8, ror r6 │ │ │ │ + ldrsbeq sp, [r3], #-116 @ 0xffffff8c │ │ │ │ + subseq sp, r3, r8, ror #15 │ │ │ │ │ │ │ │ 002df814 : │ │ │ │ - b 582474 │ │ │ │ + b 582484 │ │ │ │ │ │ │ │ 002df818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #124] @ 2df8c0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 2df8c4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 580498 │ │ │ │ + bl 5804a8 │ │ │ │ ldr ip, [pc, #104] @ 2df8c8 │ │ │ │ ldr r2, [pc, #104] @ 2df8cc │ │ │ │ ldr r1, [pc, #104] @ 2df8d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #72] @ 2df8d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r9, [r9], #-92 @ 0xffffffa4 │ │ │ │ + subseq r9, r9, ip, ror #11 │ │ │ │ rsbseq fp, r2, r8, lsr #23 │ │ │ │ - rsbeq sl, r5, ip, asr #11 │ │ │ │ - subseq sp, r3, r4, lsr #14 │ │ │ │ + ldrdeq sl, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ subseq sp, r3, r4, lsr r7 │ │ │ │ + subseq sp, r3, r4, asr #14 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 2dfa1c │ │ │ │ ldr r2, [pc, #300] @ 2dfa20 │ │ │ │ @@ -260505,41 +260505,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2dfa40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2df92c │ │ │ │ ldr r0, [pc, #60] @ 2dfa44 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2df92c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, r4, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, r2, r4, ror #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq fp, r2, r0, asr #21 │ │ │ │ andeq r1, r0, r0, lsr ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ strdeq r6, [fp], #-12 @ │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r3, r8, ror r8 │ │ │ │ - @ instruction: 0x0053e894 │ │ │ │ + subseq lr, r3, r8, lsl #17 │ │ │ │ + subseq lr, r3, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 2dfba0 │ │ │ │ ldr ip, [pc, #320] @ 2dfba4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -260595,84 +260595,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dfbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 2dfaa0 │ │ │ │ ldr r0, [pc, #68] @ 2dfbc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 2dfaa0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0072b994 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, r2, r4, ror r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq fp, r2, ip, asr #18 │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r3, r8, asr r7 │ │ │ │ - subseq lr, r3, r4, ror r7 │ │ │ │ + subseq lr, r3, r8, ror #14 │ │ │ │ + subseq lr, r3, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 2dfbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrdeq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2dfc4c │ │ │ │ ldr r2, [pc, #88] @ 2dfc50 │ │ │ │ ldr r1, [pc, #88] @ 2dfc54 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #60] @ 2dfc58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0065a298 │ │ │ │ - subseq r9, r2, r4, ror #31 │ │ │ │ - ldrsheq r5, [sl], #-160 @ 0xffffff60 │ │ │ │ - subseq lr, r3, r4, lsl r7 │ │ │ │ + rsbeq sl, r5, r8, lsr #5 │ │ │ │ + ldrsheq r9, [r2], #-244 @ 0xffffff0c │ │ │ │ + subseq r5, sl, r0, lsl #22 │ │ │ │ + subseq lr, r3, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 2dfd18 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -260680,25 +260680,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 2dfd1c │ │ │ │ ldr r1, [pc, #148] @ 2dfd20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #128] @ 2dfd24 │ │ │ │ ldr r1, [pc, #128] @ 2dfd28 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #96] @ 2dfd2c │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2de62c │ │ │ │ ldr r1, [pc, #76] @ 2dfd30 │ │ │ │ @@ -260712,20 +260712,20 @@ │ │ │ │ bl 292bfc │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 292dac │ │ │ │ - rsbeq sl, r5, r0, lsr #4 │ │ │ │ - subseq r9, r2, ip, asr pc │ │ │ │ - subseq r5, sl, r4, ror #20 │ │ │ │ - @ instruction: 0x0053e69c │ │ │ │ + rsbeq sl, r5, r0, lsr r2 │ │ │ │ + subseq r9, r2, ip, ror #30 │ │ │ │ + subseq r5, sl, r4, ror sl │ │ │ │ subseq lr, r3, ip, lsr #13 │ │ │ │ - subseq lr, r3, r0, lsr #13 │ │ │ │ + ldrheq lr, [r3], #-108 @ 0xffffff94 │ │ │ │ + ldrheq lr, [r3], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 002dfd34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -260986,22 +260986,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2e0318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 2dfe90 │ │ │ │ ldr r3, [pc, #400] @ 2e031c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -261019,22 +261019,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e0320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dff50 │ │ │ │ ldr r3, [pc, #280] @ 2e0324 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e008c │ │ │ │ @@ -261051,69 +261051,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 2e0328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 2e008c │ │ │ │ ldr r0, [pc, #160] @ 2e032c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dffcc │ │ │ │ ldr r0, [pc, #140] @ 2e0330 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dff50 │ │ │ │ ldr r0, [pc, #120] @ 2e0334 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 2e008c │ │ │ │ bl 1e3424 │ │ │ │ rsbseq fp, r2, r8, lsr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0072b694 │ │ │ │ rsbseq fp, r2, r0, lsr #12 │ │ │ │ - rsbeq sl, r5, ip, asr r0 │ │ │ │ + rsbeq sl, r5, ip, rrx │ │ │ │ rsbseq fp, r2, r8, lsl #11 │ │ │ │ rsbseq fp, r2, r4, asr #10 │ │ │ │ rsbseq fp, r2, r4, lsl r5 │ │ │ │ rsbseq fp, r2, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq fp, r2, r0, ror r4 │ │ │ │ rsbseq fp, r2, r8, lsl #8 │ │ │ │ rsbseq fp, r2, r0, ror #7 │ │ │ │ rsbseq fp, r2, ip, lsr #7 │ │ │ │ rsbseq fp, r2, r4, lsl r3 │ │ │ │ andeq r3, r0, r4, ror #9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r3, r8, lsr #5 │ │ │ │ + ldrheq lr, [r3], #-40 @ 0xffffffd8 │ │ │ │ andeq r3, r0, r8, ror #16 │ │ │ │ - ldrsbeq lr, [r3], #-16 │ │ │ │ + subseq lr, r3, r0, ror #3 │ │ │ │ andeq r3, r0, r8, lsr #32 │ │ │ │ - ldrsheq lr, [r3], #-12 │ │ │ │ - ldrheq lr, [r3], #-28 @ 0xffffffe4 │ │ │ │ - subseq lr, r3, r0, asr r1 │ │ │ │ - subseq lr, r3, r4, ror #1 │ │ │ │ + subseq lr, r3, ip, lsl #2 │ │ │ │ + subseq lr, r3, ip, asr #3 │ │ │ │ + subseq lr, r3, r0, ror #2 │ │ │ │ + ldrsheq lr, [r3], #-4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 2dfd34 │ │ │ │ @@ -261125,15 +261125,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ │ │ │ │ 002e0388 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -261228,50 +261228,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e05a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e0474 │ │ │ │ ldr r0, [pc, #72] @ 2e05a4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e0474 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sl, r2, r8, ror pc │ │ │ │ andeq r2, r0, r0, lsr #8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r3, ip, asr r0 │ │ │ │ - ldrsbeq lr, [r3], #-0 │ │ │ │ + subseq lr, r3, ip, rrx │ │ │ │ + subseq lr, r3, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 2e06e8 │ │ │ │ ldr lr, [pc, #296] @ 2e06ec │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -261328,40 +261328,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e0708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e05fc │ │ │ │ ldr r0, [pc, #56] @ 2e070c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e05fc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, r4, lsr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r2, r4, lsl lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sl, r2, r0, ror #27 │ │ │ │ andeq r3, r0, r0, lsr r5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r3, ip, ror #31 │ │ │ │ - subseq lr, r3, r0, lsl r0 │ │ │ │ + ldrsheq sp, [r3], #-252 @ 0xffffff04 │ │ │ │ + subseq lr, r3, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -261411,15 +261411,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 2e08a4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e0878 │ │ │ │ ldr r3, [pc, #632] @ 2e0a80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0878 │ │ │ │ @@ -261436,22 +261436,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e0a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [pc, #528] @ 2e0a90 │ │ │ │ ldr r3, [pc, #492] @ 2e0a70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -261493,22 +261493,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2e0a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e07c0 │ │ │ │ ldr r1, [pc, #300] @ 2e0a94 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e0a18 │ │ │ │ ldr r1, [pc, #264] @ 2e0a84 │ │ │ │ @@ -261526,26 +261526,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 2e0aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0a0c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e07f8 │ │ │ │ @@ -261557,43 +261557,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e08e4 │ │ │ │ b 2e0800 │ │ │ │ ldr r0, [pc, #108] @ 2e0aa4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e09f0 │ │ │ │ ldr r0, [pc, #92] @ 2e0aa8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e07c0 │ │ │ │ ldr r0, [pc, #76] @ 2e0aac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e0878 │ │ │ │ rsbseq sl, r2, r0, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r2, r8, lsr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sl, r2, ip, lsr #24 │ │ │ │ andeq r3, r0, ip, lsr #28 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r3, r8, lsl pc │ │ │ │ + subseq sp, r3, r8, lsr #30 │ │ │ │ rsbseq sl, r2, r4, ror fp │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r4, ror #7 │ │ │ │ - subseq sp, r3, ip, lsl #29 │ │ │ │ - subseq sp, r3, r4, lsr #26 │ │ │ │ - subseq sp, r3, r8, lsl sp │ │ │ │ - subseq sp, r3, r8, asr #27 │ │ │ │ - subseq sp, r3, ip, asr sp │ │ │ │ + @ instruction: 0x0053de9c │ │ │ │ + subseq sp, r3, r4, lsr sp │ │ │ │ + subseq sp, r3, r8, lsr #26 │ │ │ │ + ldrsbeq sp, [r3], #-216 @ 0xffffff28 │ │ │ │ + subseq sp, r3, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 2e0b94 │ │ │ │ mov r7, r1 │ │ │ │ @@ -261643,17 +261643,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e10fc │ │ │ │ - subseq sp, r3, ip, ror #26 │ │ │ │ - subseq sp, r3, r0, ror #26 │ │ │ │ - subseq sp, r3, r8, ror #26 │ │ │ │ + subseq sp, r3, ip, ror sp │ │ │ │ + subseq sp, r3, r0, ror sp │ │ │ │ + subseq sp, r3, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 2e0fa8 │ │ │ │ ldr r3, [pc, #1008] @ 2e0fac │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -261795,24 +261795,24 @@ │ │ │ │ beq 2e0f38 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 2e0fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e0ce0 │ │ │ │ ldr r3, [pc, #444] @ 2e0fe4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0c48 │ │ │ │ ldr r3, [pc, #412] @ 2e0fd8 │ │ │ │ @@ -261829,25 +261829,25 @@ │ │ │ │ beq 2e0f5c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2e0fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr ip, [r4] │ │ │ │ b 2e0c48 │ │ │ │ ldr r3, [pc, #308] @ 2e0fec │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0d40 │ │ │ │ @@ -261865,75 +261865,75 @@ │ │ │ │ beq 2e0f80 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 2e0ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e0d40 │ │ │ │ ldr r0, [pc, #180] @ 2e0ff4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e0ce0 │ │ │ │ ldr r0, [pc, #148] @ 2e0ff8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr ip, [r4] │ │ │ │ b 2e0c48 │ │ │ │ ldr r0, [pc, #116] @ 2e0ffc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e0d40 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, r8, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r2, r0, lsr #16 │ │ │ │ - subseq sp, r3, r8, ror #24 │ │ │ │ - rsbeq r9, r5, r8, lsr #6 │ │ │ │ - subseq sp, r3, ip, asr #24 │ │ │ │ + subseq sp, r3, r8, ror ip │ │ │ │ + rsbeq r9, r5, r8, lsr r3 │ │ │ │ + subseq sp, r3, ip, asr ip │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sl, r2, r4, lsl #15 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r3, r8, ror #20 │ │ │ │ + subseq sp, r3, r8, ror sl │ │ │ │ muleq r0, ip, sp │ │ │ │ - subseq sp, r3, r0, asr fp │ │ │ │ + subseq sp, r3, r0, ror #22 │ │ │ │ @ instruction: 0x000026b0 │ │ │ │ - subseq sp, r3, ip, lsl #20 │ │ │ │ - @ instruction: 0x0053d998 │ │ │ │ - ldrsheq sp, [r3], #-164 @ 0xffffff5c │ │ │ │ - subseq sp, r3, ip, lsl #20 │ │ │ │ + subseq sp, r3, ip, lsl sl │ │ │ │ + subseq sp, r3, r8, lsr #19 │ │ │ │ + subseq sp, r3, r4, lsl #22 │ │ │ │ + subseq sp, r3, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -261959,18 +261959,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2e1090 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ @ instruction: 0x0072a398 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq sp, r3, r4, asr #20 │ │ │ │ + subseq sp, r3, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 2e1208 │ │ │ │ ldr ip, [pc, #348] @ 2e120c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -262030,51 +262030,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e122c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e10f8 │ │ │ │ ldr r0, [pc, #76] @ 2e1230 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e10f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, r8, asr #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r2, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq sl, [r2], #-36 @ 0xffffffdc @ │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ strheq r4, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - subseq sp, r3, ip, lsl #18 │ │ │ │ - subseq sp, r3, ip, ror #18 │ │ │ │ + subseq sp, r3, ip, lsl r9 │ │ │ │ + subseq sp, r3, ip, ror r9 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1358 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -262248,15 +262248,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e15f4 │ │ │ │ ldr r8, [pc, #480] @ 2e16e4 │ │ │ │ mov r9, r4 │ │ │ │ b 2e1534 │ │ │ │ - bl 646678 │ │ │ │ + bl 646688 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 2e155c │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -262346,45 +262346,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e1704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e14a4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e1708 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e14a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r4, lsr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r2, r8, ror pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbseq r9, r2, r0, asr #28 │ │ │ │ - bl 7e1afc │ │ │ │ + bl 7e1afc │ │ │ │ ldrsheq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, r0, ror r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r3, r0, lsl r5 │ │ │ │ - subseq sp, r3, r0, lsr r5 │ │ │ │ + subseq sp, r3, r0, lsr #10 │ │ │ │ + subseq sp, r3, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 2e1a34 │ │ │ │ ldr r3, [pc, #784] @ 2e1a38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -262474,40 +262474,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 2e1a44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1984 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 441330 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 2e1770 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6470fc │ │ │ │ + bl 64710c │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2e1918 │ │ │ │ cmp r0, #1 │ │ │ │ beq 2e1958 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 6471a8 │ │ │ │ + bl 6471b8 │ │ │ │ b 2e1764 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -262559,44 +262559,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e1a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [r4] │ │ │ │ b 2e188c │ │ │ │ ldr r0, [pc, #64] @ 2e1a58 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [r4] │ │ │ │ b 2e188c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r9, [r2], #-192 @ 0xffffff40 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r2, r4, lsr #25 │ │ │ │ rsbseq r9, r2, ip, ror ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsl #20 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r3, r0, lsr #4 │ │ │ │ - subseq sp, r3, r0, asr r2 │ │ │ │ + subseq sp, r3, r0, lsr r2 │ │ │ │ + subseq sp, r3, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 2e1bb0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -262616,15 +262616,15 @@ │ │ │ │ beq 2e1acc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -262636,15 +262636,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 550168 │ │ │ │ + bl 550178 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -262670,15 +262670,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ str r7, [r4] │ │ │ │ b 2e1b50 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r8, ror r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0072989c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -262742,15 +262742,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 2e1c48 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -262776,15 +262776,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 2e1c50 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -262801,23 +262801,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 2e1c38 │ │ │ │ ldr r0, [pc, #416] @ 2e1f40 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e1c54 │ │ │ │ ldr r0, [pc, #388] @ 2e1f44 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 2e1db0 │ │ │ │ ldr r3, [pc, #364] @ 2e1f48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1c38 │ │ │ │ ldr r3, [pc, #348] @ 2e1f4c │ │ │ │ @@ -262838,23 +262838,23 @@ │ │ │ │ beq 2e1efc │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 2e1f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e1c38 │ │ │ │ ldr r3, [pc, #216] @ 2e1f48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1c50 │ │ │ │ ldr r3, [pc, #216] @ 2e1f5c │ │ │ │ @@ -262875,52 +262875,52 @@ │ │ │ │ beq 2e1f14 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e1f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e1c50 │ │ │ │ ldr r0, [pc, #96] @ 2e1f64 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e1c38 │ │ │ │ ldr r0, [pc, #76] @ 2e1f68 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e1c50 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r8, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r2, ip, ror #15 │ │ │ │ @ instruction: 0x00729798 │ │ │ │ - ldrsheq ip, [r3], #-236 @ 0xffffff14 │ │ │ │ - subseq ip, r3, ip, asr #31 │ │ │ │ + subseq ip, r3, ip, lsl #30 │ │ │ │ + ldrsbeq ip, [r3], #-252 @ 0xffffff04 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r3, r8, lsl #29 │ │ │ │ + @ instruction: 0x0053ce98 │ │ │ │ andeq r4, r0, r4, ror #15 │ │ │ │ - subseq ip, r3, ip, ror #29 │ │ │ │ - subseq ip, r3, r8, lsr lr │ │ │ │ - subseq ip, r3, ip, lsl pc │ │ │ │ + ldrsheq ip, [r3], #-236 @ 0xffffff14 │ │ │ │ + subseq ip, r3, r8, asr #28 │ │ │ │ + subseq ip, r3, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 2e27b8 │ │ │ │ @@ -262970,15 +262970,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 2e27cc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 2e27d0 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #1912] @ 2e27d4 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -263005,15 +263005,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 550168 │ │ │ │ + bl 550178 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 2e26e0 │ │ │ │ @@ -263062,15 +263062,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ ldr r2, [pc, #1552] @ 2e27dc │ │ │ │ ldr r3, [pc, #1516] @ 2e27bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263221,24 +263221,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 2e27ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 2e219c │ │ │ │ ldr r3, [pc, #892] @ 2e27f0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -263258,24 +263258,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 2e27f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 2e2088 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -263302,26 +263302,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 2e27fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mvn r4, #0 │ │ │ │ b 2e21c4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e2088 │ │ │ │ b 2e2520 │ │ │ │ ldr r1, [pc, #564] @ 2e2800 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -263347,53 +263347,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 2e2804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 2e219c │ │ │ │ ldr r0, [pc, #392] @ 2e2808 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e24f8 │ │ │ │ ldr r0, [pc, #376] @ 2e280c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 2e219c │ │ │ │ ldr r0, [pc, #332] @ 2e2810 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 2e219c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -263421,64 +263421,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2e2818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e25b0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 2e281c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e25b0 │ │ │ │ ldr r0, [pc, #120] @ 2e2820 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e25b0 │ │ │ │ rsbseq r9, r2, r8, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r9, r2, ip, lsr #8 │ │ │ │ - rsbeq r7, r5, r4, lsr pc │ │ │ │ - ldrheq r2, [r6], #-172 @ 0xffffff54 │ │ │ │ - subseq r7, r2, r4, lsr #23 │ │ │ │ + rsbeq r7, r5, r4, asr #30 │ │ │ │ + subseq r2, r6, ip, asr #21 │ │ │ │ + ldrheq r7, [r2], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ rsbseq r9, r2, r8, lsr #4 │ │ │ │ andeq r3, r0, r0, asr #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq ip, [r3], #-184 @ 0xffffff48 │ │ │ │ + subseq ip, r3, r8, asr #23 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0053c998 │ │ │ │ + subseq ip, r3, r8, lsr #19 │ │ │ │ andeq r4, r0, ip, ror #18 │ │ │ │ - subseq ip, r3, r4, lsr r9 │ │ │ │ + subseq ip, r3, r4, asr #18 │ │ │ │ andeq r1, r0, r0, asr fp │ │ │ │ - subseq ip, r3, ip, asr #20 │ │ │ │ - subseq ip, r3, r8, lsr r8 │ │ │ │ - subseq ip, r3, ip, ror sl │ │ │ │ - subseq ip, r3, r4, lsr #19 │ │ │ │ - ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r3, r0, lsl r8 │ │ │ │ - subseq ip, r3, r8, lsr #15 │ │ │ │ - subseq ip, r3, ip, lsr #16 │ │ │ │ + subseq ip, r3, ip, asr sl │ │ │ │ + subseq ip, r3, r8, asr #16 │ │ │ │ + subseq ip, r3, ip, lsl #21 │ │ │ │ + ldrheq ip, [r3], #-148 @ 0xffffff6c │ │ │ │ + ldrdeq r3, [r0], -r0 │ │ │ │ + subseq ip, r3, r0, lsr #16 │ │ │ │ + ldrheq ip, [r3], #-120 @ 0xffffff88 │ │ │ │ + subseq ip, r3, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -263546,33 +263546,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 2e2a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 2e28b4 │ │ │ │ ldr r0, [pc, #228] @ 2e2a6c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 2e28b4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2e28b4 │ │ │ │ ldr r3, [pc, #184] @ 2e2a70 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -263592,43 +263592,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e2a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e28b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 2e2a78 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e28b4 │ │ │ │ @ instruction: 0x00728b94 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, r2, ip, ror #22 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r2, r8, lsr fp │ │ │ │ andeq r4, r0, ip, asr #19 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r3, r0, lsr #17 │ │ │ │ - ldrsbeq ip, [r3], #-128 @ 0xffffff80 │ │ │ │ + ldrheq ip, [r3], #-128 @ 0xffffff80 │ │ │ │ + subseq ip, r3, r0, ror #17 │ │ │ │ andeq r3, r0, r0, asr #11 │ │ │ │ - subseq ip, r3, ip, asr r7 │ │ │ │ - @ instruction: 0x0053c794 │ │ │ │ + subseq ip, r3, ip, ror #14 │ │ │ │ + subseq ip, r3, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -263817,30 +263817,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e2f64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e2c2c │ │ │ │ ldr r1, [pc, #400] @ 2e2f68 │ │ │ │ ldr r3, [pc, #344] @ 2e2f34 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -263919,46 +263919,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e2c2c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r2, ip, asr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, r2, r0, lsr #18 │ │ │ │ - subseq ip, r3, r4, lsr #13 │ │ │ │ - @ instruction: 0x00567594 │ │ │ │ + ldrheq ip, [r3], #-100 @ 0xffffff9c │ │ │ │ + subseq r7, r6, r4, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r2, ip, asr #14 │ │ │ │ - ldrsbeq r9, [ip], #-136 @ 0xffffff78 │ │ │ │ - subseq r7, r6, r4, lsr #9 │ │ │ │ + subseq r9, ip, r8, ror #17 │ │ │ │ + ldrheq r7, [r6], #-68 @ 0xffffffbc │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq r0, r5, r4, lsl #26 │ │ │ │ + subseq r0, r5, r4, lsl sp │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq ip, [r3], #-72 @ 0xffffffb8 │ │ │ │ + subseq ip, r3, r8, lsl #10 │ │ │ │ rsbseq r8, r2, ip, lsl r6 │ │ │ │ - ldrheq r9, [ip], #-120 @ 0xffffff88 │ │ │ │ - @ instruction: 0x0053c498 │ │ │ │ - @ instruction: 0x005c979c │ │ │ │ - subseq ip, r3, ip, ror r4 │ │ │ │ - subseq r9, ip, ip, asr #14 │ │ │ │ - subseq r7, r6, r8, lsl r3 │ │ │ │ - subseq ip, r3, r4, lsl r4 │ │ │ │ - subseq ip, r3, r8, lsl r4 │ │ │ │ + subseq r9, ip, r8, asr #15 │ │ │ │ + subseq ip, r3, r8, lsr #9 │ │ │ │ + subseq r9, ip, ip, lsr #15 │ │ │ │ + subseq ip, r3, ip, lsl #9 │ │ │ │ + subseq r9, ip, ip, asr r7 │ │ │ │ + subseq r7, r6, r8, lsr #6 │ │ │ │ + subseq ip, r3, r4, lsr #8 │ │ │ │ + subseq ip, r3, r8, lsr #8 │ │ │ │ + subseq ip, r3, r0, lsl r4 │ │ │ │ + subseq r7, r6, r0, lsl #6 │ │ │ │ + ldrsheq ip, [r3], #-60 @ 0xffffffc4 │ │ │ │ + subseq ip, r3, r0, lsl #8 │ │ │ │ + @ instruction: 0x005acc98 │ │ │ │ subseq ip, r3, r0, lsl #8 │ │ │ │ - ldrsheq r7, [r6], #-32 @ 0xffffffe0 │ │ │ │ - subseq ip, r3, ip, ror #7 │ │ │ │ - ldrsheq ip, [r3], #-48 @ 0xffffffd0 │ │ │ │ - subseq ip, sl, r8, lsl #25 │ │ │ │ - ldrsheq ip, [r3], #-48 @ 0xffffffd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 2e31bc │ │ │ │ ldr r3, [pc, #512] @ 2e31c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264067,42 +264067,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2e31dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3094 │ │ │ │ ldr r0, [pc, #60] @ 2e31e0 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3094 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r2, r8, lsr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r8, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r2, r4, asr r3 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r3, r0, asr #3 │ │ │ │ - subseq ip, r3, r0, ror #3 │ │ │ │ + ldrsbeq ip, [r3], #-16 │ │ │ │ + ldrsheq ip, [r3], #-16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 2e33cc │ │ │ │ ldr r1, [pc, #464] @ 2e33d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -264163,28 +264163,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 2e33e0 │ │ │ │ ldr r0, [pc, #256] @ 2e33e4 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ ldr r2, [pc, #232] @ 2e33e8 │ │ │ │ ldr r3, [pc, #204] @ 2e33d0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e33c8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e06b0 │ │ │ │ + b 7e06c0 │ │ │ │ ldr r3, [pc, #184] @ 2e33ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3234 │ │ │ │ ldr r3, [pc, #168] @ 2e33f0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264201,43 +264201,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e33f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3234 │ │ │ │ ldr r0, [pc, #68] @ 2e33fc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3234 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r8, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r8, r2, r4, ror #2 │ │ │ │ - subseq ip, r3, r4, lsr #2 │ │ │ │ + subseq ip, r3, r4, lsr r1 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ ldrsheq r8, [r2], #-4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r3, r8 │ │ │ │ - subseq ip, r3, r8, lsr #32 │ │ │ │ + subseq ip, r3, r8, lsl r0 │ │ │ │ + subseq ip, r3, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -264332,15 +264332,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 550168 │ │ │ │ + bl 550178 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 2e39d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -264363,15 +264363,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ b 2e34a0 │ │ │ │ ldr r2, [pc, #3472] @ 2e43b4 │ │ │ │ ldr r3, [pc, #3456] @ 2e43a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -264437,15 +264437,15 @@ │ │ │ │ beq 2e35f0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 2e43b8 │ │ │ │ ldr r0, [pc, #3208] @ 2e43bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ ldr r3, [pc, #3172] @ 2e43b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e34a0 │ │ │ │ @@ -264467,24 +264467,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 2e43c4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e34a0 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e1094 │ │ │ │ ldr r3, [pc, #2996] @ 2e43b0 │ │ │ │ @@ -264512,27 +264512,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 2e43cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ ldr r3, [pc, #2824] @ 2e43b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e34a0 │ │ │ │ @@ -264553,15 +264553,15 @@ │ │ │ │ beq 2e438c │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 2e43d4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e37c4 │ │ │ │ ldr r3, [pc, #2696] @ 2e43b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264585,15 +264585,15 @@ │ │ │ │ beq 2e46c4 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 2e43dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e37c4 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3dcc │ │ │ │ @@ -264632,15 +264632,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 2e43e4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e37c4 │ │ │ │ ldr r3, [pc, #2436] @ 2e43e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -264676,29 +264676,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 2e43f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 2e36dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -264772,29 +264772,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 2e43f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e35f0 │ │ │ │ ldr r2, [pc, #1836] @ 2e43fc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -264820,29 +264820,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 2e4400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 2e0ab0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -265068,27 +265068,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e440c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3f58 │ │ │ │ b 2e3f84 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -265100,15 +265100,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 2e4410 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ ldr r3, [pc, #620] @ 2e4414 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e489c │ │ │ │ @@ -265127,30 +265127,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 2e4418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e40a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -265190,15 +265190,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -265209,97 +265209,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e4420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e40a0 │ │ │ │ ldr r0, [pc, #200] @ 2e4424 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e34a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 2e4428 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ ldr r0, [pc, #152] @ 2e442c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e34a0 │ │ │ │ rsbseq r7, r2, r0, asr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsbeq r7, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - strdeq r6, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - subseq ip, r3, ip, lsr #3 │ │ │ │ + rsbeq r6, r5, ip, lsl #16 │ │ │ │ + ldrheq ip, [r3], #-28 @ 0xffffffe4 │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ - subseq fp, r3, ip, asr ip │ │ │ │ + subseq fp, r3, ip, ror #24 │ │ │ │ andeq r3, r0, ip, lsr #15 │ │ │ │ - ldrheq fp, [r3], #-212 @ 0xffffff2c │ │ │ │ + subseq fp, r3, r4, asr #27 │ │ │ │ andeq r3, r0, r0, lsl r8 │ │ │ │ - subseq fp, r3, r0, lsl ip │ │ │ │ + subseq fp, r3, r0, lsr #24 │ │ │ │ andeq r1, r0, r4, asr #21 │ │ │ │ - subseq fp, r3, r8, ror #21 │ │ │ │ + ldrsheq fp, [r3], #-168 @ 0xffffff58 │ │ │ │ andeq r1, r0, r0, ror lr │ │ │ │ - subseq fp, r3, r0, ror #22 │ │ │ │ + subseq fp, r3, r0, ror fp │ │ │ │ muleq r0, ip, lr │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq ip, r3, r0, asr #8 │ │ │ │ + subseq ip, r3, r0, asr r4 │ │ │ │ strheq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x0053ba9c │ │ │ │ + subseq fp, r3, ip, lsr #21 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - subseq fp, r3, r0, lsr #21 │ │ │ │ + ldrheq fp, [r3], #-160 @ 0xffffff60 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - ldrheq fp, [r3], #-124 @ 0xffffff84 │ │ │ │ - subseq fp, r3, r0, asr #28 │ │ │ │ + subseq fp, r3, ip, asr #15 │ │ │ │ + subseq fp, r3, r0, asr lr │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subseq fp, r3, r8, lsr fp │ │ │ │ + subseq fp, r3, r8, asr #22 │ │ │ │ andeq r4, r0, ip, ror #12 │ │ │ │ - subseq fp, r3, r0, lsl fp │ │ │ │ - ldrsheq fp, [r3], #-8 │ │ │ │ - subseq fp, r3, r8, lsr #6 │ │ │ │ - subseq fp, r3, r0, ror #3 │ │ │ │ + subseq fp, r3, r0, lsr #22 │ │ │ │ + subseq fp, r3, r8, lsl #2 │ │ │ │ + subseq fp, r3, r8, lsr r3 │ │ │ │ + ldrsheq fp, [r3], #-16 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subseq fp, r3, ip, lsl r7 │ │ │ │ + subseq fp, r3, ip, lsr #14 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ - subseq fp, r3, r4, lsr #11 │ │ │ │ - subseq fp, r3, r0, lsr r7 │ │ │ │ - subseq fp, r3, r4, lsr r0 │ │ │ │ - subseq sl, r3, r0, lsl lr │ │ │ │ - subseq sl, r3, r0, lsr #30 │ │ │ │ + ldrheq fp, [r3], #-84 @ 0xffffffac │ │ │ │ + subseq fp, r3, r0, asr #14 │ │ │ │ + subseq fp, r3, r4, asr #32 │ │ │ │ + subseq sl, r3, r0, lsr #28 │ │ │ │ + subseq sl, r3, r0, lsr pc │ │ │ │ andeq r2, r0, r8, asr #11 │ │ │ │ - subseq fp, r3, r0, asr #4 │ │ │ │ + subseq fp, r3, r0, asr r2 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - subseq fp, r3, r0, ror #4 │ │ │ │ - subseq sl, r3, r4, asr #30 │ │ │ │ - ldrsheq sl, [r3], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0x0053b098 │ │ │ │ - subseq fp, r3, ip, ror #5 │ │ │ │ + subseq fp, r3, r0, ror r2 │ │ │ │ + subseq sl, r3, r4, asr pc │ │ │ │ + subseq fp, r3, r8 │ │ │ │ + subseq fp, r3, r8, lsr #1 │ │ │ │ + ldrsheq fp, [r3], #-44 @ 0xffffffd4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq fp, r3, r8, ror #10 │ │ │ │ - subseq fp, r3, r4, lsl #6 │ │ │ │ - subseq fp, r3, r8, lsl r4 │ │ │ │ - subseq fp, r3, ip, asr #10 │ │ │ │ - subseq fp, r3, r0, lsr r0 │ │ │ │ - subseq fp, r3, r4, ror #1 │ │ │ │ - subseq fp, r3, r0, ror #8 │ │ │ │ - subseq sl, r3, r4, lsr #25 │ │ │ │ + subseq fp, r3, r8, ror r5 │ │ │ │ + subseq fp, r3, r4, lsl r3 │ │ │ │ + subseq fp, r3, r8, lsr #8 │ │ │ │ + subseq fp, r3, ip, asr r5 │ │ │ │ + subseq fp, r3, r0, asr #32 │ │ │ │ + ldrsheq fp, [r3], #-4 │ │ │ │ + subseq fp, r3, r0, ror r4 │ │ │ │ + ldrheq sl, [r3], #-196 @ 0xffffff3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3fe4 │ │ │ │ ldr r3, [pc, #-128] @ 2e4430 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -265320,26 +265320,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 2e4434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3fe4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3fe4 │ │ │ │ ldr r3, [pc, #-284] @ 2e4438 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -265361,33 +265361,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 2e443c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3fd4 │ │ │ │ ldr r0, [pc, #-424] @ 2e4440 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -265418,38 +265418,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 2e4444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3d94 │ │ │ │ ldr r0, [pc, #-644] @ 2e4448 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e34a0 │ │ │ │ ldr r0, [pc, #-664] @ 2e444c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e34a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4714 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -265475,26 +265475,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 2e4454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3f94 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3fa4 │ │ │ │ ldr r3, [pc, #-872] @ 2e4458 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -265516,46 +265516,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 2e445c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3fc4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 2e3fd4 │ │ │ │ b 2e454c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 2e4460 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ ldr r0, [pc, #-1060] @ 2e4464 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e35f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -265568,22 +265568,22 @@ │ │ │ │ b 2e4284 │ │ │ │ ldr r0, [pc, #-1136] @ 2e4468 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e414c │ │ │ │ ldr r0, [pc, #-1164] @ 2e446c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3fd4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 2e3fe4 │ │ │ │ b 2e44a8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -265605,81 +265605,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 2e4478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3e70 │ │ │ │ ldr r0, [pc, #-1336] @ 2e447c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3fe4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 2e4480 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e4244 │ │ │ │ ldr r0, [pc, #-1392] @ 2e4484 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3e70 │ │ │ │ ldr r0, [pc, #-1416] @ 2e4488 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3f94 │ │ │ │ ldr r0, [pc, #-1440] @ 2e448c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3fc4 │ │ │ │ ldr r0, [pc, #-1464] @ 2e4490 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e40a0 │ │ │ │ ldr r0, [pc, #-1508] @ 2e4494 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e3d94 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4ce0 │ │ │ │ @@ -265812,41 +265812,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 2e4c5c │ │ │ │ ldr r0, [pc, #72] @ 2e4d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 2e4c5c │ │ │ │ ldr r0, [pc, #60] @ 2e4d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 2e4c5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e3400 │ │ │ │ b 2e4c34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - subseq fp, r3, r4, ror r3 │ │ │ │ - ldrheq fp, [r3], #-52 @ 0xffffffcc │ │ │ │ + subseq fp, r3, r4, lsl #7 │ │ │ │ + subseq fp, r3, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 2e3400 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -265935,25 +265935,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 2e5410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4df8 │ │ │ │ ldr r3, [pc, #1328] @ 2e5414 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -265971,25 +265971,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 2e5418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e4df8 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 2e4e40 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 2e4e40 │ │ │ │ @@ -266045,28 +266045,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 2e5428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e4ed0 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 2e4ff8 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 2e4ff8 │ │ │ │ @@ -266126,26 +266126,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2e5434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4ff8 │ │ │ │ ldr r3, [pc, #596] @ 2e5438 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -266164,61 +266164,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 2e543c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4ed0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4edc │ │ │ │ ldr r0, [pc, #452] @ 2e5440 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e4df8 │ │ │ │ ldr r0, [pc, #424] @ 2e5444 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e4ed0 │ │ │ │ ldr r0, [pc, #400] @ 2e5448 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5260 │ │ │ │ ldr r0, [pc, #372] @ 2e544c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e4ed0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 2e5004 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e4df8 │ │ │ │ ldr r3, [pc, #316] @ 2e5450 │ │ │ │ @@ -266237,15 +266237,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 2e5454 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e51d0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4e4c │ │ │ │ ldr r3, [pc, #152] @ 2e540c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266253,63 +266253,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2e5458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4e40 │ │ │ │ ldr r0, [pc, #136] @ 2e545c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e53c0 │ │ │ │ @ instruction: 0x00726694 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r2, r0, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, fp, r0, lsl #27 │ │ │ │ - rsbeq r5, r5, r4, lsl #2 │ │ │ │ + rsbeq r5, r5, r4, lsl r1 │ │ │ │ ldrsheq r6, [r2], #-84 @ 0xffffffac @ │ │ │ │ andeq r1, r0, r0, lsl #26 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq fp, [r3], #-40 @ 0xffffffd8 │ │ │ │ + subseq fp, r3, r8, asr #5 │ │ │ │ muleq r0, r0, r5 │ │ │ │ - subseq fp, r3, r8, lsl #9 │ │ │ │ + @ instruction: 0x0053b498 │ │ │ │ rsbeq r0, fp, ip, ror #22 │ │ │ │ - rsbeq r4, r5, r9, ror #29 │ │ │ │ + strdeq r4, [r5], #-233 @ 0xffffff17 @ │ │ │ │ @ instruction: 0x00001bb0 │ │ │ │ - subseq fp, r3, r8, lsr r2 │ │ │ │ + subseq fp, r3, r8, asr #4 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #31 │ │ │ │ - subseq fp, r3, r0, asr r0 │ │ │ │ + subseq fp, r3, r0, rrx │ │ │ │ andeq r1, r0, r8, asr r4 │ │ │ │ - ldrsheq fp, [r3], #-12 │ │ │ │ - subseq fp, r3, r0, lsr #3 │ │ │ │ - subseq sl, r3, r8, lsr pc │ │ │ │ - subseq fp, r3, r8, ror #1 │ │ │ │ - subseq fp, r3, r0, lsr r0 │ │ │ │ + subseq fp, r3, ip, lsl #2 │ │ │ │ + ldrheq fp, [r3], #-16 │ │ │ │ + subseq sl, r3, r8, asr #30 │ │ │ │ + ldrsheq fp, [r3], #-8 │ │ │ │ + subseq fp, r3, r0, asr #32 │ │ │ │ andeq r3, r0, r4, ror r7 │ │ │ │ - subseq sl, r3, r8, lsr #30 │ │ │ │ - subseq sl, r3, r4, lsl sp │ │ │ │ - subseq sl, r3, r8, asr sp │ │ │ │ + subseq sl, r3, r8, lsr pc │ │ │ │ + subseq sl, r3, r4, lsr #26 │ │ │ │ + subseq sl, r3, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 2e566c │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 2e5670 │ │ │ │ @@ -266396,28 +266396,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e568c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e54fc │ │ │ │ ldr r3, [pc, #116] @ 2e5690 │ │ │ │ ldr ip, [pc, #116] @ 2e5694 │ │ │ │ ldr r1, [pc, #116] @ 2e5698 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 2e569c │ │ │ │ @@ -266430,31 +266430,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e54fc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r2, r8, ror pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r2, r8, lsr pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq r5, [r2], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r3, r0, ror #28 │ │ │ │ - rsbeq r4, r5, ip, lsl #18 │ │ │ │ - subseq sl, r3, r8, lsr lr │ │ │ │ - subseq r9, r3, r8, lsr #4 │ │ │ │ + subseq sl, r3, r0, ror lr │ │ │ │ + rsbeq r4, r5, ip, lsl r9 │ │ │ │ + subseq sl, r3, r8, asr #28 │ │ │ │ + subseq r9, r3, r8, lsr r2 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - subseq sl, r3, r0, ror #28 │ │ │ │ + subseq sl, r3, r0, ror lr │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -266490,37 +266490,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #76] @ 2e57a0 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ strdeq r0, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq sl, [r3], #-212 @ 0xffffff2c │ │ │ │ - @ instruction: 0x0053ad90 │ │ │ │ + subseq sl, r3, r4, asr #27 │ │ │ │ + subseq sl, r3, r0, lsr #27 │ │ │ │ │ │ │ │ 002e57a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -266558,15 +266558,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 2e5824 │ │ │ │ ldr r0, [pc, #212] @ 2e5920 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 585084 │ │ │ │ + bl 585094 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2e58e8 │ │ │ │ ldr sl, [pc, #184] @ 2e5924 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -266613,17 +266613,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ strheq r0, [fp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbeq r4, r5, r8, lsr #12 │ │ │ │ - subseq r8, r3, r8, asr #30 │ │ │ │ - subseq sl, r3, r4, ror #23 │ │ │ │ + rsbeq r4, r5, r8, lsr r6 │ │ │ │ + subseq r8, r3, r8, asr pc │ │ │ │ + ldrsheq sl, [r3], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 002e593c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -266637,15 +266637,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 2ede7c │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 2ede7c │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 2e5964 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e154c │ │ │ │ @@ -266729,39 +266729,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e5b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e59f4 │ │ │ │ ldr r0, [pc, #52] @ 2e5b4c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e59f4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r2, r8, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r2, r8, lsl sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00725998 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r3, r0, lsl #20 │ │ │ │ - subseq sl, r3, ip, lsl sl │ │ │ │ + subseq sl, r3, r0, lsl sl │ │ │ │ + subseq sl, r3, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 2e64ac │ │ │ │ ldr r1, [pc, #2372] @ 2e64b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266841,15 +266841,15 @@ │ │ │ │ bne 2e606c │ │ │ │ ldr r0, [pc, #2096] @ 2e64cc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r2, [pc, #2072] @ 2e64d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266872,28 +266872,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 2e64dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5c1c │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 2e5bf8 │ │ │ │ @@ -266963,25 +266963,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 2e64f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5bb4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2e59a4 │ │ │ │ b 2e5e2c │ │ │ │ ldr r3, [pc, #1568] @ 2e64f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -267000,27 +267000,27 @@ │ │ │ │ beq 2e635c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 2e64fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [pc, #1436] @ 2e6500 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 2e6384 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -267147,21 +267147,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #936] @ 2e6528 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5c10 │ │ │ │ ldr r3, [pc, #912] @ 2e652c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5c1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -267176,34 +267176,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 2e6530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5c1c │ │ │ │ ldr r0, [pc, #780] @ 2e6534 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5bb4 │ │ │ │ ldr r3, [pc, #756] @ 2e6538 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 2e625c │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -267229,75 +267229,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e6540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e6120 │ │ │ │ ldr r0, [pc, #584] @ 2e6544 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5c1c │ │ │ │ ldr r0, [pc, #544] @ 2e6548 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5c1c │ │ │ │ tst r9, #15 │ │ │ │ bne 2e5fe0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 2e1438 │ │ │ │ b 2e5fe0 │ │ │ │ ldr r0, [pc, #488] @ 2e654c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5f5c │ │ │ │ bl 2e1398 │ │ │ │ b 2e6048 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e6268 │ │ │ │ b 2e6120 │ │ │ │ ldr r0, [pc, #436] @ 2e6550 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e6120 │ │ │ │ ldr r2, [pc, #260] @ 2e64c0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 2e6554 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -267308,15 +267308,15 @@ │ │ │ │ beq 2e63fc │ │ │ │ ldr r0, [pc, #368] @ 2e6558 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5c1c │ │ │ │ ldr r3, [pc, #332] @ 2e655c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -267333,81 +267333,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2e6560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5cc4 │ │ │ │ ldr r0, [pc, #208] @ 2e6564 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e5cc4 │ │ │ │ rsbseq r5, r2, ip, lsl #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r2, r4, ror r8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r4, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r4, r5, r8, lsl #6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ ldrsbeq r5, [r2], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq r5, r2, ip, ror r7 │ │ │ │ - subseq sl, r3, r8, lsr r9 │ │ │ │ + subseq sl, r3, r8, asr #18 │ │ │ │ rsbeq pc, sl, ip, ror #28 │ │ │ │ muleq r0, r0, r8 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r3, ip, lsr #19 │ │ │ │ + ldrheq sl, [r3], #-156 @ 0xffffff64 │ │ │ │ rsbeq pc, sl, r4, ror sp @ │ │ │ │ - rsbeq r4, r5, r2, lsl #2 │ │ │ │ - subseq r7, r6, r0, lsl r9 │ │ │ │ - subseq sl, r3, r4, lsr #14 │ │ │ │ + rsbeq r4, r5, r2, lsl r1 │ │ │ │ + subseq r7, r6, r0, lsr #18 │ │ │ │ + subseq sl, r3, r4, lsr r7 │ │ │ │ andeq r4, r0, ip, lsl r7 │ │ │ │ - subseq sl, r3, r0, lsr #13 │ │ │ │ + ldrheq sl, [r3], #-96 @ 0xffffffa0 │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ - subseq sl, r3, r4, asr #16 │ │ │ │ - @ instruction: 0x00653f90 │ │ │ │ + subseq sl, r3, r4, asr r8 │ │ │ │ + rsbeq r3, r5, r0, lsr #31 │ │ │ │ rsbseq r5, r2, r4, ror #8 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ rsbseq r5, r2, r4, lsr #7 │ │ │ │ rsbseq r5, r2, r8, asr #6 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ rsbseq r5, r2, r0, lsl #6 │ │ │ │ ldrheq r5, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq sl, r3, ip, lsl #15 │ │ │ │ - subseq sl, r3, r0, asr #15 │ │ │ │ + @ instruction: 0x0053a79c │ │ │ │ + ldrsbeq sl, [r3], #-112 @ 0xffffff90 │ │ │ │ andeq r3, r0, ip, asr sl │ │ │ │ - subseq sl, r3, r8, lsl #15 │ │ │ │ - subseq sl, r3, r4, ror r3 │ │ │ │ - rsbeq r3, r5, lr, asr #25 │ │ │ │ + @ instruction: 0x0053a798 │ │ │ │ + subseq sl, r3, r4, lsl #7 │ │ │ │ + ldrdeq r3, [r5], #-206 @ 0xffffff32 @ │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ - subseq sl, r3, r4, asr #10 │ │ │ │ - subseq sl, r3, r0, asr r4 │ │ │ │ - subseq sl, r3, ip, asr #13 │ │ │ │ - subseq sl, r3, r4, lsl #9 │ │ │ │ - ldrsheq sl, [r3], #-64 @ 0xffffffc0 │ │ │ │ + subseq sl, r3, r4, asr r5 │ │ │ │ + subseq sl, r3, r0, ror #8 │ │ │ │ + ldrsbeq sl, [r3], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x0053a494 │ │ │ │ + subseq sl, r3, r0, lsl #10 │ │ │ │ rsbeq pc, sl, ip, asr r7 @ │ │ │ │ - subseq sl, r3, r8, lsl r2 │ │ │ │ + subseq sl, r3, r8, lsr #4 │ │ │ │ andeq r1, r0, r8, lsr #18 │ │ │ │ - ldrsbeq sl, [r3], #-24 @ 0xffffffe8 │ │ │ │ - subseq sl, r3, r0, lsr #4 │ │ │ │ + subseq sl, r3, r8, ror #3 │ │ │ │ + subseq sl, r3, r0, lsr r2 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 2e65b8 │ │ │ │ @@ -267466,15 +267466,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 2e666c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq pc, sl, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 2e685c │ │ │ │ mov r8, r1 │ │ │ │ @@ -267490,30 +267490,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 2e686c │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 2e6870 │ │ │ │ ldr r1, [pc, #408] @ 2e6874 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 2e57a4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -267591,24 +267591,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 2e687c │ │ │ │ ldr r0, [pc, #52] @ 2e6880 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r5, r0, ror #17 │ │ │ │ + strdeq r3, [r5], #-128 @ 0xffffff80 @ │ │ │ │ rsbseq r4, r2, r0, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsheq sl, [r3], #-104 @ 0xffffff98 │ │ │ │ - subseq sl, r3, r0, ror #13 │ │ │ │ - subseq r3, r2, ip, lsl #10 │ │ │ │ - subseq pc, r9, r8, lsl r0 @ │ │ │ │ + subseq sl, r3, r8, lsl #14 │ │ │ │ + ldrsheq sl, [r3], #-96 @ 0xffffffa0 │ │ │ │ + subseq r3, r2, ip, lsl r5 │ │ │ │ + subseq pc, r9, r8, lsr #32 │ │ │ │ ldrsheq r4, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - subseq sl, r3, ip, ror r5 │ │ │ │ - subseq pc, r2, r0, ror #15 │ │ │ │ + subseq sl, r3, ip, lsl #11 │ │ │ │ + ldrsheq pc, [r2], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 2e6968 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -267616,25 +267616,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 2e696c │ │ │ │ ldr r1, [pc, #188] @ 2e6970 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #168] @ 2e6974 │ │ │ │ ldr r1, [pc, #168] @ 2e6978 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #136] @ 2e697c │ │ │ │ ldr r3, [pc, #136] @ 2e6980 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 2e6984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -267646,31 +267646,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 2e6990 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r3, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r3, r2, r4, lsr r3 │ │ │ │ - subseq lr, r9, ip, lsr lr │ │ │ │ - subseq pc, r2, r4, rrx │ │ │ │ - subseq r8, r2, r4, ror #30 │ │ │ │ + rsbeq r3, r5, ip, ror #13 │ │ │ │ + subseq r3, r2, r4, asr #6 │ │ │ │ + subseq lr, r9, ip, asr #28 │ │ │ │ + subseq pc, r2, r4, ror r0 @ │ │ │ │ + subseq r8, r2, r4, ror pc │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsbeq pc, sl, r4, ror r4 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267706,132 +267706,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 2e6a44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e59a4 │ │ │ │ - rsbeq r3, r5, r4, ror #10 │ │ │ │ - subseq sl, r3, r4, lsl #7 │ │ │ │ - @ instruction: 0x0053a39c │ │ │ │ + rsbeq r3, r5, r4, ror r5 │ │ │ │ + @ instruction: 0x0053a394 │ │ │ │ + subseq sl, r3, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 2e6aa0 │ │ │ │ ldr r2, [pc, #64] @ 2e6aa4 │ │ │ │ ldr r1, [pc, #64] @ 2e6aa8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34d3d4 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2e593c │ │ │ │ - rsbeq r3, r5, r0, lsl r5 │ │ │ │ - subseq sl, r3, r0, lsr r3 │ │ │ │ - subseq sl, r3, r8, asr #6 │ │ │ │ + rsbeq r3, r5, r0, lsr #10 │ │ │ │ + subseq sl, r3, r0, asr #6 │ │ │ │ + subseq sl, r3, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 2e6b5c │ │ │ │ ldr r2, [pc, #152] @ 2e6b60 │ │ │ │ ldr r1, [pc, #152] @ 2e6b64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #120] @ 2e6b68 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 584eb8 │ │ │ │ + bl 584ec8 │ │ │ │ ldr r2, [pc, #88] @ 2e6b6c │ │ │ │ ldr r1, [pc, #88] @ 2e6b70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 2e5700 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r3, r5, ip, lsr #9 │ │ │ │ - subseq sl, r3, r8, asr #5 │ │ │ │ - subseq sl, r3, r0, ror #5 │ │ │ │ + strheq r3, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq sl, [r3], #-40 @ 0xffffffd8 │ │ │ │ + ldrsheq sl, [r3], #-32 @ 0xffffffe0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldrsbeq r3, [r2], #-0 │ │ │ │ - ldrsbeq lr, [r9], #-184 @ 0xffffff48 │ │ │ │ + subseq r3, r2, r0, ror #1 │ │ │ │ + subseq lr, r9, r8, ror #23 │ │ │ │ ldr r0, [pc, #4] @ 2e6b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq pc, sl, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e6bf4 │ │ │ │ ldr r2, [pc, #88] @ 2e6bf8 │ │ │ │ ldr r1, [pc, #88] @ 2e6bfc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e6bd4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 4499dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r3, r5, r4, lsr #8 │ │ │ │ - subseq sl, r3, r8, lsr r2 │ │ │ │ - subseq sl, r3, r0, asr r2 │ │ │ │ + rsbeq r3, r5, r4, lsr r4 │ │ │ │ + subseq sl, r3, r8, asr #4 │ │ │ │ + subseq sl, r3, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 2e6cc4 │ │ │ │ ldr r3, [pc, #172] @ 2e6cc8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -267875,15 +267875,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [r2], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sl, r3, r0, lsr #3 │ │ │ │ + ldrheq sl, [r3], #-16 │ │ │ │ rsbseq r4, r2, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2e6d48 │ │ │ │ ldr r2, [pc, #92] @ 2e6d4c │ │ │ │ @@ -267891,32 +267891,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 2e6d54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #64] @ 2e6d58 │ │ │ │ ldr r3, [pc, #64] @ 2e6d5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r3, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq r2, r2, r4, ror #29 │ │ │ │ - subseq sp, r5, r0, lsl #28 │ │ │ │ + rsbeq r3, r5, r8, ror #5 │ │ │ │ + ldrsheq r2, [r2], #-228 @ 0xffffff1c │ │ │ │ + subseq sp, r5, r0, lsl lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 002e6d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -267926,27 +267926,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 2e6dc0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq sl, r3, r0, ror r0 │ │ │ │ + subseq sl, r3, r0, lsl #1 │ │ │ │ │ │ │ │ 002e6dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -267955,50 +267955,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 2e6e68 │ │ │ │ ldr r0, [pc, #124] @ 2e6e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #116] @ 2e6e7c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580548 │ │ │ │ + bl 580558 │ │ │ │ mov r0, r5 │ │ │ │ - bl 645288 │ │ │ │ + bl 645298 │ │ │ │ ldr r3, [pc, #92] @ 2e6e80 │ │ │ │ ldr r1, [pc, #92] @ 2e6e84 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a636c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 2e6e88 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e6dfc │ │ │ │ rsbseq r4, r2, r0, lsl r6 │ │ │ │ - subseq sl, r3, r0, lsl r0 │ │ │ │ - subseq sp, r5, r4, ror #24 │ │ │ │ + subseq sl, r3, r0, lsr #32 │ │ │ │ + subseq sp, r5, r4, ror ip │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - subseq pc, fp, ip, ror fp @ │ │ │ │ - subseq r9, r3, r4, lsr #31 │ │ │ │ + subseq pc, fp, ip, lsl #23 │ │ │ │ + ldrheq r9, [r3], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 002e6e8c : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -268031,15 +268031,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e6f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strdeq lr, [sl], #-228 @ 0xffffff1c @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f1b74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -268050,25 +268050,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #108] @ 2e6fe0 │ │ │ │ ldr r1, [pc, #108] @ 2e6fe4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #76] @ 2e6fe8 │ │ │ │ ldr ip, [pc, #76] @ 2e6fec │ │ │ │ ldr r3, [pc, #76] @ 2e6ff0 │ │ │ │ ldr r1, [pc, #76] @ 2e6ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -268076,23 +268076,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r3, r5, ip, lsl #1 │ │ │ │ - subseq r2, r2, ip, lsl #25 │ │ │ │ - @ instruction: 0x0059e798 │ │ │ │ - subseq r9, r3, r0, lsr #29 │ │ │ │ - ldrheq r9, [r3], #-232 @ 0xffffff18 │ │ │ │ + b 580c7c │ │ │ │ + @ instruction: 0x0065309c │ │ │ │ + @ instruction: 0x00522c9c │ │ │ │ + subseq lr, r9, r8, lsr #15 │ │ │ │ + ldrheq r9, [r3], #-224 @ 0xffffff20 │ │ │ │ + subseq r9, r3, r8, asr #29 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldrsheq pc, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x00539e94 │ │ │ │ + subseq pc, fp, ip, lsl #20 │ │ │ │ + subseq r9, r3, r4, lsr #29 │ │ │ │ rsbseq r9, r0, r0, lsl #22 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268200,22 +268200,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 7df924 │ │ │ │ + bl 7df934 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 6462dc │ │ │ │ + b 6462ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -268231,15 +268231,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6466d4 │ │ │ │ + bl 6466e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -268273,25 +268273,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 2e7334 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e7334 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7dc5f0 │ │ │ │ + bl 7dc600 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 2e7314 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 7f03ac │ │ │ │ + bl 7f03bc │ │ │ │ b 2e728c │ │ │ │ ldr r3, [pc, #60] @ 2e7358 │ │ │ │ ldr r1, [pc, #60] @ 2e735c │ │ │ │ ldr r0, [pc, #60] @ 2e7360 │ │ │ │ ldr r2, [pc, #60] @ 2e7364 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -268302,21 +268302,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2e7370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r5, r0, asr #26 │ │ │ │ - subseq r9, r3, r0, lsr #24 │ │ │ │ - subseq r9, r3, ip, lsr #24 │ │ │ │ + rsbeq r2, r5, r0, asr sp │ │ │ │ + subseq r9, r3, r0, lsr ip │ │ │ │ + subseq r9, r3, ip, lsr ip │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbeq r2, r5, r4, lsr #26 │ │ │ │ - subseq r9, r3, r0, asr #24 │ │ │ │ - subseq r9, r3, r4, asr ip │ │ │ │ + rsbeq r2, r5, r4, lsr sp │ │ │ │ + subseq r9, r3, r0, asr ip │ │ │ │ + subseq r9, r3, r4, ror #24 │ │ │ │ │ │ │ │ 002e7374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -268390,45 +268390,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e7524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e73f8 │ │ │ │ ldr r0, [pc, #64] @ 2e7528 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e73f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r2, ip, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, r2, r8, lsr r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq r3, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq r9, [r3], #-172 @ 0xffffff54 │ │ │ │ - subseq r9, r3, r8, asr #22 │ │ │ │ + subseq r9, r3, ip, lsl #22 │ │ │ │ + subseq r9, r3, r8, asr fp │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7544 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e755c │ │ │ │ mov r0, #0 │ │ │ │ @@ -268441,15 +268441,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6473b4 │ │ │ │ + bl 6473c4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -268501,15 +268501,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ ldr r1, [pc, #192] @ 2e7730 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4cf4f0 │ │ │ │ b 2e7604 │ │ │ │ ldr r0, [pc, #176] @ 2e7734 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -268530,42 +268530,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e7740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e75f0 │ │ │ │ ldr r0, [pc, #56] @ 2e7744 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e75f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r2, r0, asr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, r2, ip, lsl lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r2, r8, ror #27 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r3, ip, lsl #19 │ │ │ │ - subseq r9, r3, ip, asr #19 │ │ │ │ + @ instruction: 0x0053999c │ │ │ │ + ldrsbeq r9, [r3], #-156 @ 0xffffff64 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -268581,19 +268581,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 2e77b4 │ │ │ │ ldr r0, [pc, #28] @ 2e77b8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e06b0 │ │ │ │ - subseq r9, r3, r4, lsl #19 │ │ │ │ + b 7e06c0 │ │ │ │ + @ instruction: 0x00539994 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -268665,16 +268665,16 @@ │ │ │ │ ldrsheq r3, [r2], #-184 @ 0xffffff48 @ │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, r8, asr r8 │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - strdeq r2, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - ldrheq r9, [r3], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r2, r5, ip, lsl #16 │ │ │ │ + subseq r9, r3, ip, asr #17 │ │ │ │ │ │ │ │ 002e78fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -268799,31 +268799,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2e7b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e7964 │ │ │ │ ldr r0, [pc, #84] @ 2e7b90 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e7964 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r3, [r2], #-172 @ 0xffffff54 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r3, [r2], #-172 @ 0xffffff54 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r3, r2, ip, ror sl │ │ │ │ @@ -268833,16 +268833,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r4, r0, r8, asr r8 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ @ instruction: 0x00723990 │ │ │ │ andeq r1, r0, r0, ror #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r3, r4, lsr r6 │ │ │ │ - subseq r9, r3, r0, lsl #13 │ │ │ │ + subseq r9, r3, r4, asr #12 │ │ │ │ + @ instruction: 0x00539690 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -268874,15 +268874,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 2e7c98 │ │ │ │ @@ -268921,17 +268921,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r3, r2, r4, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, r2, r4, lsl #16 │ │ │ │ - @ instruction: 0x0065239c │ │ │ │ - subseq r9, r3, r8, ror r2 │ │ │ │ - subseq r9, r3, ip, lsr r5 │ │ │ │ + rsbeq r2, r5, ip, lsr #7 │ │ │ │ + subseq r9, r3, r8, lsl #5 │ │ │ │ + subseq r9, r3, ip, asr #10 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 2e7d34 │ │ │ │ @@ -268976,15 +268976,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e7f0c │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7dd4 │ │ │ │ - bl 646678 │ │ │ │ + bl 646688 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7df8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -269079,41 +269079,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2e7fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e7dbc │ │ │ │ ldr r0, [pc, #60] @ 2e7fcc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e7dbc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r2, r0, ror r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, r2, r0, asr r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ rsbseq r3, r2, r4, lsr r5 │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r3, ip, lsr #5 │ │ │ │ ldrheq r9, [r3], #-44 @ 0xffffffd4 │ │ │ │ + subseq r9, r3, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 2e8204 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -269127,17 +269127,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 2e81bc │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 2e8168 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 2e8178 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -269157,48 +269157,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 2e8050 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 2e81c8 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 2e81c8 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r3, [pc, #268] @ 2e820c │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 646740 │ │ │ │ + bl 646750 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 2e8210 │ │ │ │ ldr r3, [pc, #212] @ 2e8208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -269208,17 +269208,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 2e8128 │ │ │ │ ldr r2, [pc, #128] @ 2e8214 │ │ │ │ @@ -269232,17 +269232,17 @@ │ │ │ │ bne 2e8200 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 4cf47c │ │ │ │ cmp r1, #0 │ │ │ │ bge 2e8030 │ │ │ │ b 2e8174 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #5 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 2e8178 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -269269,41 +269269,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6462ac │ │ │ │ + bl 6462bc │ │ │ │ ldr r0, [pc, #164] @ 2e8304 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 648d44 │ │ │ │ + bl 648d54 │ │ │ │ ldr r3, [pc, #144] @ 2e8308 │ │ │ │ ldr r2, [pc, #144] @ 2e830c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 2e8310 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #104] @ 2e8314 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 2e8318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -269314,18 +269314,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrdeq sp, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r1, r5, ip, ror #27 │ │ │ │ - subseq r1, r2, r4, ror #18 │ │ │ │ - subseq sp, r9, r0, ror r4 │ │ │ │ - ldrheq r8, [r3], #-248 @ 0xffffff08 │ │ │ │ + strdeq r1, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r1, r2, r4, ror r9 │ │ │ │ + subseq sp, r9, r0, lsl #9 │ │ │ │ + subseq r8, r3, r8, asr #31 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 002e831c : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 2e8368 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -269351,15 +269351,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -269372,15 +269372,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -269395,15 +269395,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2e851c │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -269416,15 +269416,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -269446,15 +269446,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2e84c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r2, r0, lsl #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, r2, r4, lsr #30 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -269604,33 +269604,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e863c │ │ │ │ ldr r0, [pc, #92] @ 2e8814 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e863c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ ldrsheq r2, [r2], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, r2, r4, ror #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @@ -269640,16 +269640,16 @@ │ │ │ │ andeq r4, r0, r8, asr r8 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, ip, ror r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r8, [r3], #-160 @ 0xffffff60 │ │ │ │ - subseq r8, r3, ip, lsl fp │ │ │ │ + subseq r8, r3, r0, ror #21 │ │ │ │ + subseq r8, r3, ip, lsr #22 │ │ │ │ │ │ │ │ 002e8818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -269766,31 +269766,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2e8a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e8880 │ │ │ │ ldr r0, [pc, #84] @ 2e8a8c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e8880 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r2, r0, asr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, r2, r0, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r2, r0, ror #22 │ │ │ │ @@ -269800,16 +269800,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r4, r0, r8, asr r8 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ rsbseq r2, r2, r0, lsl #21 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, r3, r0, lsl #18 │ │ │ │ - subseq r8, r3, ip, asr #18 │ │ │ │ + subseq r8, r3, r0, lsl r9 │ │ │ │ + subseq r8, r3, ip, asr r9 │ │ │ │ │ │ │ │ 002e8a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -269915,25 +269915,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2e8cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e8aec │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 2e8aec │ │ │ │ ldrb r6, [lr] │ │ │ │ b 2e8bc4 │ │ │ │ @@ -269941,15 +269941,15 @@ │ │ │ │ b 2e8aec │ │ │ │ ldr r0, [pc, #92] @ 2e8d00 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e8aec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbseq r2, r2, r4, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, r2, ip, lsl r9 │ │ │ │ rsbseq r2, r2, r0, lsl #18 │ │ │ │ @@ -269959,16 +269959,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, r3, r8, ror #14 │ │ │ │ - @ instruction: 0x00538794 │ │ │ │ + subseq r8, r3, r8, ror r7 │ │ │ │ + subseq r8, r3, r4, lsr #15 │ │ │ │ │ │ │ │ 002e8d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -270088,24 +270088,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e9018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e8da4 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e8e84 │ │ │ │ b 2e8d90 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -270130,46 +270130,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 2e901c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e8da4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e8fe0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8fcc │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e8fd0 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2e8d90 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e8fb8 │ │ │ │ b 2e8fd0 │ │ │ │ rsbseq r2, r2, r4, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, r5, ip, lsr #5 │ │ │ │ + strheq r1, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x0072269c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r2, r8, asr #12 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ rsbseq r1, r3, r8, lsl #14 │ │ │ │ - subseq r8, r3, r0, ror r5 │ │ │ │ - subseq r8, r3, r0, asr r5 │ │ │ │ + subseq r8, r3, r0, lsl #11 │ │ │ │ + subseq r8, r3, r0, ror #10 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -270208,15 +270208,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -270261,15 +270261,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e9164 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -270432,15 +270432,15 @@ │ │ │ │ bne 2e95dc │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 2e9540 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -270455,35 +270455,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #448] @ 2e968c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ ldr r2, [pc, #400] @ 2e9690 │ │ │ │ ldr r3, [pc, #380] @ 2e9680 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -270515,31 +270515,31 @@ │ │ │ │ beq 2e9584 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e95cc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [pc, #248] @ 2e9698 │ │ │ │ ldr r3, [pc, #220] @ 2e9680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e9678 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 63d834 │ │ │ │ + b 63d844 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2e9590 │ │ │ │ ldr r3, [pc, #184] @ 2e969c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9430 │ │ │ │ ldr r3, [pc, #168] @ 2e96a0 │ │ │ │ @@ -270556,44 +270556,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e96a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e9434 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e96ac │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2e9430 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r2, r4, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ ldrsheq r1, [r2], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ rsbseq r1, r2, r4, asr lr │ │ │ │ andeq r2, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r7, [r3], #-232 @ 0xffffff18 │ │ │ │ - ldrsheq r7, [r3], #-232 @ 0xffffff18 │ │ │ │ + subseq r7, r3, r8, ror #29 │ │ │ │ + subseq r7, r3, r8, lsl #30 │ │ │ │ │ │ │ │ 002e96b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -270812,15 +270812,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -271050,15 +271050,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 2e9e08 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 2e9bbc │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -271274,15 +271274,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 6473ac │ │ │ │ + bl 6473bc │ │ │ │ ldr r2, [pc, #964] @ 2ea530 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 2ea534 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -271442,15 +271442,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 1e2020 │ │ │ │ b 2e9e74 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -271666,15 +271666,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 1e2020 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 2ea5e0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -272043,15 +272043,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 2ea920 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 2ea964 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2eab88 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 2eac6c │ │ │ │ @@ -272090,19 +272090,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 2eadf8 │ │ │ │ b 2eace4 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbeq pc, r4, r4, lsl #13 │ │ │ │ - rsbeq pc, r4, r0, ror r6 @ │ │ │ │ + @ instruction: 0x0064f694 │ │ │ │ + rsbeq pc, r4, r0, lsl #13 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbeq pc, r4, r8, lsr #9 │ │ │ │ + strheq pc, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 002eae40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -272135,21 +272135,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272268,15 +272268,15 @@ │ │ │ │ bl 1e1240 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 6489cc │ │ │ │ + bl 6489dc │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -272290,15 +272290,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -272310,15 +272310,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 646300 │ │ │ │ + b 646310 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 2eb4b8 │ │ │ │ @@ -272353,15 +272353,15 @@ │ │ │ │ bne 2eb410 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 2eb314 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -272376,21 +272376,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #540] @ 2eb4c8 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -272432,28 +272432,28 @@ │ │ │ │ beq 2eb358 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 2eb400 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [pc, #352] @ 2eb4d4 │ │ │ │ ldr r3, [pc, #324] @ 2eb4bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2eb4b4 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 63d834 │ │ │ │ + b 63d844 │ │ │ │ ldr r1, [pc, #304] @ 2eb4d8 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -272472,15 +272472,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 2eb4b4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2eb364 │ │ │ │ ldr r3, [pc, #200] @ 2eb4e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb214 │ │ │ │ ldr r3, [pc, #184] @ 2eb4e4 │ │ │ │ @@ -272497,31 +272497,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2eb4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eb218 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 2eb4f0 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eb214 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r2, r8, asr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, r2, r0, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -272529,16 +272529,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ rsbseq r0, r2, r0, lsl #1 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ rsbseq r0, r2, ip, lsl r0 │ │ │ │ andeq r4, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, r3, r0, lsl #2 │ │ │ │ - subseq r6, r3, r0, lsr #2 │ │ │ │ + subseq r6, r3, r0, lsl r1 │ │ │ │ + subseq r6, r3, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb51c │ │ │ │ @@ -272725,15 +272725,15 @@ │ │ │ │ beq 2eb80c │ │ │ │ ldr r3, [pc, #448] @ 2eb9a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eb8cc │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 646d84 │ │ │ │ + bl 646d94 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eb974 │ │ │ │ ldr r2, [pc, #404] @ 2eb9a8 │ │ │ │ ldr r3, [pc, #388] @ 2eb99c │ │ │ │ @@ -272768,23 +272768,23 @@ │ │ │ │ beq 2eb944 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 2eb9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 2eb7ac │ │ │ │ ldr r3, [pc, #232] @ 2eb9bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb7f0 │ │ │ │ @@ -272801,32 +272801,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2eb9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eb7f0 │ │ │ │ ldr r0, [pc, #120] @ 2eb9c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 2eb7ac │ │ │ │ ldr r0, [pc, #96] @ 2eb9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eb7f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2eb9cc │ │ │ │ ldr r1, [pc, #80] @ 2eb9d0 │ │ │ │ ldr r0, [pc, #80] @ 2eb9d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 2eb9d8 │ │ │ │ @@ -272838,22 +272838,22 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0071fc9c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq pc, r1, r0, ror #23 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r3, r4, lsr sp │ │ │ │ + subseq r5, r3, r4, asr #26 │ │ │ │ andeq r3, r0, r0, asr r7 │ │ │ │ - subseq r5, r3, r0, ror sp │ │ │ │ - subseq r5, r3, r8, lsl #26 │ │ │ │ - @ instruction: 0x00535d90 │ │ │ │ - rsbeq lr, r4, r4, ror #13 │ │ │ │ - subseq r5, r3, r0, asr #11 │ │ │ │ - subseq r5, r3, r8, lsr #27 │ │ │ │ + subseq r5, r3, r0, lsl #27 │ │ │ │ + subseq r5, r3, r8, lsl sp │ │ │ │ + subseq r5, r3, r0, lsr #27 │ │ │ │ + strdeq lr, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsbeq r5, [r3], #-80 @ 0xffffffb0 │ │ │ │ + ldrheq r5, [r3], #-216 @ 0xffffff28 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 2eba40 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -272939,15 +272939,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 2ebaf4 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2ebaf4 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 002ebb58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -273054,15 +273054,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 002ebd08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -273070,25 +273070,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6470fc │ │ │ │ + bl 64710c │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 2ebd84 │ │ │ │ cmp r0, #1 │ │ │ │ beq 2ebdc0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6471a8 │ │ │ │ + bl 6471b8 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -273105,17 +273105,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2ebe70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ tst r8, #8 │ │ │ │ bne 2ebe48 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 2ebe54 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -273136,43 +273136,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 2ebd50 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2ebd50 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ebc44 │ │ │ │ b 2ebd50 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f0ee8 │ │ │ │ b 2ebd50 │ │ │ │ - strheq lr, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x00535198 │ │ │ │ - @ instruction: 0x0053599c │ │ │ │ + rsbeq lr, r4, ip, asr #5 │ │ │ │ + subseq r5, r3, r8, lsr #3 │ │ │ │ + subseq r5, r3, ip, lsr #19 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 2ebf08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ebeb4 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -273185,15 +273185,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 2ebd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ebe9c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -273222,26 +273222,26 @@ │ │ │ │ bl 2e9304 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #52] @ 2ebff0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6467a8 │ │ │ │ + bl 6467b8 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -273330,15 +273330,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 2ec080 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 6473b4 │ │ │ │ + bl 6473c4 │ │ │ │ ldr r3, [pc, #332] @ 2ec2a0 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -273348,15 +273348,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 2ec080 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 2ec0c4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 6473b4 │ │ │ │ + bl 6473c4 │ │ │ │ ldr r3, [pc, #264] @ 2ec2a4 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 2ebf38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -273411,19 +273411,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 2ec0c4 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 2ec0c4 │ │ │ │ b 2ec080 │ │ │ │ - ldrdeq sp, [r4], #-254 @ 0xffffff02 @ │ │ │ │ - rsbeq sp, r4, r3, asr #31 │ │ │ │ + rsbeq sp, r4, lr, ror #31 │ │ │ │ + ldrdeq sp, [r4], #-243 @ 0xffffff0d @ │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbeq sp, r4, ip, lsr #30 │ │ │ │ + rsbeq sp, r4, ip, lsr pc │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -273452,17 +273452,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -273503,15 +273503,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 2ec468 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -273522,21 +273522,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ec3ac │ │ │ │ blx r3 │ │ │ │ b 2ec3ac │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #24] @ 2ec46c │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -273673,15 +273673,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2ec8d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 2ec880 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -273788,38 +273788,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2eca24 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2ebc44 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ b 2ec79c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ebc44 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [pc, #520] @ 2ecaa0 │ │ │ │ ldr r3, [pc, #472] @ 2eca74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2eca24 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 63d834 │ │ │ │ + b 63d844 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2ec790 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ec5d4 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 2ec6f4 │ │ │ │ @@ -273858,26 +273858,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2ecab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 2ec688 │ │ │ │ ldr r2, [pc, #224] @ 2ecaa8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ec688 │ │ │ │ @@ -273894,15 +273894,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 2ecac0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 2ec688 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 2ecac4 │ │ │ │ ldr r1, [pc, #148] @ 2ecac8 │ │ │ │ ldr r0, [pc, #148] @ 2ecacc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273921,37 +273921,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq lr, r1, ip, ror #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r1, r8, asr pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq lr, r1, r4, asr #27 │ │ │ │ - rsbeq sp, r4, r0, lsl #20 │ │ │ │ + rsbeq sp, r4, r0, lsl sl │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ ldrheq lr, [r1], #-196 @ 0xffffff3c @ │ │ │ │ rsbseq lr, r1, r0, asr ip │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ ldrheq lr, [r1], #-176 @ 0xffffff50 @ │ │ │ │ rsbseq lr, r1, ip, asr fp │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq r4, r3, ip, lsl lr │ │ │ │ + subseq r4, r3, ip, lsr #28 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r3, r0, lsl lr │ │ │ │ + subseq r4, r3, r0, lsr #28 │ │ │ │ rsbseq sp, r2, ip, ror #23 │ │ │ │ - ldrsheq r4, [r3], #-220 @ 0xffffff24 │ │ │ │ - rsbeq sp, r4, r0, lsr r6 │ │ │ │ - subseq r4, r3, ip, lsl #10 │ │ │ │ - subseq r4, r3, r8, asr sp │ │ │ │ + subseq r4, r3, ip, lsl #28 │ │ │ │ + rsbeq sp, r4, r0, asr #12 │ │ │ │ + subseq r4, r3, ip, lsl r5 │ │ │ │ + subseq r4, r3, r8, ror #26 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbeq sp, r4, ip, lsl #12 │ │ │ │ - subseq r4, r3, r8, ror #9 │ │ │ │ - subseq r4, r3, ip, lsl sp │ │ │ │ + rsbeq sp, r4, ip, lsl r6 │ │ │ │ + ldrsheq r4, [r3], #-72 @ 0xffffffb8 │ │ │ │ + subseq r4, r3, ip, lsr #26 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -273969,17 +273969,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 2e9304 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -274006,15 +274006,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 002ecbe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -274067,22 +274067,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #156] @ 2ecd88 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2ecbe0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -274151,15 +274151,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 2ecf48 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -274230,17 +274230,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbseq lr, r1, ip, asr #11 │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ - rsbeq sp, r4, r8, lsr r1 │ │ │ │ - subseq r4, r3, r4, lsl r0 │ │ │ │ - subseq r4, r3, r4, lsl #18 │ │ │ │ + rsbeq sp, r4, r8, asr #2 │ │ │ │ + subseq r4, r3, r4, lsr #32 │ │ │ │ + subseq r4, r3, r4, lsl r9 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -274310,22 +274310,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #152] @ 2ed150 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2ecbe0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -274508,15 +274508,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 2ed368 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 2ed294 │ │ │ │ ldr r2, [pc, #220] @ 2ed490 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ed1c4 │ │ │ │ @@ -274533,30 +274533,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2ed49c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ed1c4 │ │ │ │ ldr r0, [pc, #108] @ 2ed4a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ed1c4 │ │ │ │ ldr r3, [pc, #84] @ 2ed4a4 │ │ │ │ ldr r1, [pc, #84] @ 2ed4a8 │ │ │ │ ldr r0, [pc, #84] @ 2ed4ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2ed4b0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -274571,19 +274571,19 @@ │ │ │ │ rsbseq lr, r1, ip, lsr #3 │ │ │ │ rsbeq r8, sl, r8, lsr #23 │ │ │ │ rsbseq lr, r1, r8, lsr #1 │ │ │ │ rsbseq lr, r1, r0, lsl #1 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r3, r4, asr #8 │ │ │ │ - subseq r4, r3, ip, ror r4 │ │ │ │ - rsbeq ip, r4, r0, lsl ip │ │ │ │ - subseq r3, r3, ip, ror #21 │ │ │ │ - @ instruction: 0x00534490 │ │ │ │ + subseq r4, r3, r4, asr r4 │ │ │ │ + subseq r4, r3, ip, lsl #9 │ │ │ │ + rsbeq ip, r4, r0, lsr #24 │ │ │ │ + ldrsheq r3, [r3], #-172 @ 0xffffff54 │ │ │ │ + subseq r4, r3, r0, lsr #9 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 002ed4b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -274650,15 +274650,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r2, [pc, #484] @ 2ed7c0 │ │ │ │ ldr r3, [pc, #460] @ 2ed7ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -274748,47 +274748,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ed7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ed520 │ │ │ │ ldr r0, [pc, #72] @ 2ed7d8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ed520 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r4, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r1, r4, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r1, lsr #22 │ │ │ │ + rsbeq ip, r4, r1, lsr fp │ │ │ │ rsbseq sp, r1, r0, ror lr │ │ │ │ rsbseq sp, r1, r8, lsl lr │ │ │ │ andeq r3, r0, r4, ror #31 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ ldrheq ip, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x0053419c │ │ │ │ - subseq r4, r3, r0, ror #3 │ │ │ │ + subseq r4, r3, ip, lsr #3 │ │ │ │ + ldrsheq r4, [r3], #-16 │ │ │ │ │ │ │ │ 002ed7dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -274807,15 +274807,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 2ed84c │ │ │ │ ldr r2, [pc, #372] @ 2ed9a4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ed8fc │ │ │ │ - bl 646678 │ │ │ │ + bl 646688 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -274877,42 +274877,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2ed9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 2ed83c │ │ │ │ ldr r0, [pc, #60] @ 2ed9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 2ed83c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r1], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r1, r0, ror #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq sp, r1, r4, ror #22 │ │ │ │ rsbseq sp, r1, r4, lsr fp │ │ │ │ andeq r3, r0, r4, lsl #6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r3, r4, asr r0 │ │ │ │ - subseq r4, r3, r8, rrx │ │ │ │ + subseq r4, r3, r4, rrx │ │ │ │ + subseq r4, r3, r8, ror r0 │ │ │ │ │ │ │ │ 002ed9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -274930,15 +274930,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -274957,51 +274957,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 2edba4 │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2edc2c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 647300 │ │ │ │ + bl 647310 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2edc60 │ │ │ │ ldr r1, [pc, #496] @ 2edca0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 645948 │ │ │ │ + bl 645958 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2edbc8 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2edb64 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2edb98 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7d6c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 645e38 │ │ │ │ + bl 645e48 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 2edca4 │ │ │ │ ldr r3, [pc, #360] @ 2edc98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -275024,23 +275024,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e2020 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2edb04 │ │ │ │ - bl 7bc378 │ │ │ │ + bl 7bc388 │ │ │ │ mov r2, r0 │ │ │ │ b 2edb04 │ │ │ │ ldr r1, [pc, #256] @ 2edcac │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 645948 │ │ │ │ + bl 645958 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 2edad0 │ │ │ │ ldr r3, [pc, #224] @ 2edcb0 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -275071,47 +275071,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 2edcc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r0, #0 │ │ │ │ b 2edb24 │ │ │ │ ldr r3, [pc, #100] @ 2edccc │ │ │ │ ldr ip, [pc, #100] @ 2edcd0 │ │ │ │ ldr r1, [pc, #100] @ 2edcd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 2edcd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2edc58 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r0, lsl sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x006a8390 │ │ │ │ rsbseq sp, r1, r8, asr #17 │ │ │ │ - ldrsheq r3, [r3], #-228 @ 0xffffff1c │ │ │ │ + subseq r3, r3, r4, lsl #30 │ │ │ │ @ instruction: 0x006a8294 │ │ │ │ - subseq r3, r3, ip, ror lr │ │ │ │ - subseq r3, r3, r8, ror #28 │ │ │ │ - subseq r3, r3, ip, lsr lr │ │ │ │ - rsbeq ip, r4, ip, lsr #8 │ │ │ │ - subseq r3, r3, ip, asr #27 │ │ │ │ - subseq r3, r3, r4, lsl #6 │ │ │ │ + subseq r3, r3, ip, lsl #29 │ │ │ │ + subseq r3, r3, r8, ror lr │ │ │ │ + subseq r3, r3, ip, asr #28 │ │ │ │ + rsbeq ip, r4, ip, lsr r4 │ │ │ │ + ldrsbeq r3, [r3], #-220 @ 0xffffff24 │ │ │ │ + subseq r3, r3, r4, lsl r3 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - strdeq ip, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - subseq r3, r3, r4, asr #27 │ │ │ │ - ldrsbeq r3, [r3], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq ip, r4, r4, lsl #8 │ │ │ │ + ldrsbeq r3, [r3], #-212 @ 0xffffff2c │ │ │ │ + subseq r3, r3, r0, ror #5 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 002edcdc : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -275156,38 +275156,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 2ede4c │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 7dc55c │ │ │ │ + bl 7dc56c │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 1e3034 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 6489cc │ │ │ │ + bl 6489dc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 1e3034 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr ip, [pc, #116] @ 2ede50 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 2e7d6c │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 2edd74 │ │ │ │ @@ -275214,49 +275214,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ │ │ │ │ 002ede7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2edeac │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 7dc5f0 │ │ │ │ + bl 7dc600 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7dc5f0 │ │ │ │ + b 7dc600 │ │ │ │ │ │ │ │ 002edec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 60aa8c │ │ │ │ + bl 60aa9c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2edee8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -275420,17 +275420,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 2ede58 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 2ee228 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r2, [pc, #380] @ 2ee330 │ │ │ │ ldr r3, [pc, #356] @ 2ee31c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -275454,17 +275454,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ee008 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ee24c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ b 2ee1ac │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 2ee0a4 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -275496,45 +275496,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee0bc │ │ │ │ ldr r0, [pc, #72] @ 2ee348 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee0bc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r8, lsl r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r1, r4, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ ldrheq sp, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ rsbseq sp, r1, r0, asr #4 │ │ │ │ - rsbeq ip, r4, ip, ror r0 │ │ │ │ + rsbeq ip, r4, ip, lsl #1 │ │ │ │ muleq r0, r8, r9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r3, r3, ip, asr #20 │ │ │ │ - subseq r3, r3, r4, lsl #21 │ │ │ │ + subseq r3, r3, ip, asr sl │ │ │ │ + @ instruction: 0x00533a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -275572,15 +275572,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6dec64 │ │ │ │ + bl 6dec74 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -275677,41 +275677,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2ee5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee4d4 │ │ │ │ ldr r0, [pc, #60] @ 2ee5fc │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee4d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r1, r0, ror #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r1, r0, asr #30 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq ip, r1, r4, ror #29 │ │ │ │ andeq r3, r0, r8, lsl #10 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r3, r3, r0, lsr #16 │ │ │ │ - subseq r3, r3, r0, asr r8 │ │ │ │ + subseq r3, r3, r0, lsr r8 │ │ │ │ + subseq r3, r3, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 2ee714 │ │ │ │ @@ -275811,29 +275811,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2ede58 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 2ee764 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6dee74 │ │ │ │ + bl 6dee84 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 2ee764 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 2ee77c │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 2ee7a4 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2ee47c │ │ │ │ @@ -275872,34 +275872,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 2ee954 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2eee04 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eebec │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 2eeb28 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 2eeaa0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #1 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ ldr r2, [pc, #2012] @ 2ef0cc │ │ │ │ ldr r3, [pc, #1992] @ 2ef0bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -275911,17 +275911,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2ee47c │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 2edf18 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -276015,21 +276015,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6df284 │ │ │ │ + bl 6df294 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 2ee924 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 2ee8e8 │ │ │ │ ldr r2, [pc, #1496] @ 2ef0d8 │ │ │ │ ldr r3, [pc, #1464] @ 2ef0bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -276048,15 +276048,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6df284 │ │ │ │ + bl 6df294 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2eeae0 │ │ │ │ b 2ee930 │ │ │ │ ldr r3, [pc, #1388] @ 2ef0dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -276076,22 +276076,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 2ef0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee86c │ │ │ │ ldr r3, [pc, #1272] @ 2ef0ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee8c4 │ │ │ │ ldr r3, [pc, #1240] @ 2ef0e0 │ │ │ │ @@ -276108,22 +276108,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2ef0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee8c4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eef44 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -276167,22 +276167,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 2ef0fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 2ee978 │ │ │ │ ldr r3, [pc, #916] @ 2ef100 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -276201,31 +276201,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 2ef104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r6] │ │ │ │ b 2eea48 │ │ │ │ ldr r0, [pc, #796] @ 2ef108 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee86c │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 2eef0c │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -276238,21 +276238,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 2eefc8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 2ef10c │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -276268,35 +276268,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 2ee9c8 │ │ │ │ ldr r0, [pc, #588] @ 2ef110 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ee8c4 │ │ │ │ ldr r0, [pc, #572] @ 2ef114 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 2eea98 │ │ │ │ ldr r0, [pc, #544] @ 2ef118 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r6] │ │ │ │ b 2eea48 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #1 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ ldr r2, [pc, #504] @ 2ef11c │ │ │ │ ldr r3, [pc, #404] @ 2ef0bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -276322,23 +276322,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 2ef124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eec74 │ │ │ │ ldr r3, [pc, #344] @ 2ef128 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eee4c │ │ │ │ ldr r3, [pc, #252] @ 2ef0e0 │ │ │ │ @@ -276354,33 +276354,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2ef12c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eee4c │ │ │ │ ldr r0, [pc, #228] @ 2ef130 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eec74 │ │ │ │ ldr r0, [pc, #208] @ 2ef134 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2eee4c │ │ │ │ ldr r3, [pc, #192] @ 2ef138 │ │ │ │ ldr r1, [pc, #192] @ 2ef13c │ │ │ │ ldr r0, [pc, #192] @ 2ef140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2ef144 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -276404,41 +276404,41 @@ │ │ │ │ rsbseq ip, r1, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ rsbseq ip, r1, r4, lsr #20 │ │ │ │ ldrsheq ip, [r1], #-132 @ 0xffffff7c @ │ │ │ │ andeq r2, r0, r4, asr #30 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r3, r3, r8, ror #4 │ │ │ │ + subseq r3, r3, r8, ror r2 │ │ │ │ andeq r0, r0, r8, ror pc │ │ │ │ - ldrsbeq r3, [r3], #-40 @ 0xffffffd8 │ │ │ │ + subseq r3, r3, r8, ror #5 │ │ │ │ rsbseq ip, r1, r8, asr #14 │ │ │ │ andeq r2, r0, r8, asr sp │ │ │ │ - subseq r3, r3, r0, asr #5 │ │ │ │ + ldrsbeq r3, [r3], #-32 @ 0xffffffe0 │ │ │ │ andeq r2, r0, r4, lsl #5 │ │ │ │ - subseq r3, r3, ip, lsr #3 │ │ │ │ - ldrheq r3, [r3], #-8 │ │ │ │ + ldrheq r3, [r3], #-28 @ 0xffffffe4 │ │ │ │ + subseq r3, r3, r8, asr #1 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - subseq r3, r3, r0, lsr #1 │ │ │ │ - @ instruction: 0x00533190 │ │ │ │ - ldrsbeq r3, [r3], #-4 │ │ │ │ + ldrheq r3, [r3], #-0 │ │ │ │ + subseq r3, r3, r0, lsr #3 │ │ │ │ + subseq r3, r3, r4, ror #1 │ │ │ │ ldrsbeq ip, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0x00004ab8 │ │ │ │ - subseq r3, r3, ip, asr r1 │ │ │ │ + subseq r3, r3, ip, ror #2 │ │ │ │ andeq r2, r0, r4, lsl r2 │ │ │ │ - subseq r2, r3, r4, asr #29 │ │ │ │ - subseq r3, r3, r4, lsr #2 │ │ │ │ - ldrheq r2, [r3], #-236 @ 0xffffff14 │ │ │ │ - strdeq fp, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r3, r3, r4, lsr r0 │ │ │ │ - subseq r3, r3, r0, rrx │ │ │ │ + ldrsbeq r2, [r3], #-228 @ 0xffffff1c │ │ │ │ + subseq r3, r3, r4, lsr r1 │ │ │ │ + subseq r2, r3, ip, asr #29 │ │ │ │ + rsbeq fp, r4, ip, lsl #4 │ │ │ │ + subseq r3, r3, r4, asr #32 │ │ │ │ + subseq r3, r3, r0, ror r0 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - ldrdeq fp, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r3, r3, r0, lsl r0 │ │ │ │ - subseq r3, r3, ip, lsl r0 │ │ │ │ + rsbeq fp, r4, r8, ror #3 │ │ │ │ + subseq r3, r3, r0, lsr #32 │ │ │ │ + subseq r3, r3, ip, lsr #32 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 2ef434 │ │ │ │ mov r4, r0 │ │ │ │ @@ -276477,21 +276477,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 2ef444 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 2ef438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -276572,37 +276572,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 2ef464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef274 │ │ │ │ b 2ef1c0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 2ef468 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 2ef3b8 │ │ │ │ ldr r3, [pc, #120] @ 2ef46c │ │ │ │ ldr r1, [pc, #120] @ 2ef470 │ │ │ │ ldr r0, [pc, #120] @ 2ef474 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2ef478 │ │ │ │ @@ -276624,26 +276624,26 @@ │ │ │ │ rsbseq ip, r1, r8, ror #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq ip, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ rsbseq ip, r1, ip, lsr r1 │ │ │ │ andeq r2, r0, r8, asr fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - ldrsbeq r3, [pc], #-212 @ │ │ │ │ - ldrheq lr, [lr], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, pc, r4, ror #27 │ │ │ │ + subseq lr, lr, r0, asr #25 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, r3, ip, lsl #28 │ │ │ │ - subseq r2, r3, r4, lsr lr │ │ │ │ - rsbeq sl, r4, r0, lsl #29 │ │ │ │ - ldrheq r2, [r3], #-200 @ 0xffffff38 │ │ │ │ + subseq r2, r3, ip, lsl lr │ │ │ │ subseq r2, r3, r4, asr #28 │ │ │ │ + @ instruction: 0x0064ae90 │ │ │ │ + subseq r2, r3, r8, asr #25 │ │ │ │ + subseq r2, r3, r4, asr lr │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbeq sl, r4, ip, asr lr │ │ │ │ - @ instruction: 0x00532c94 │ │ │ │ - subseq r2, r3, r0, lsr #28 │ │ │ │ + rsbeq sl, r4, ip, ror #28 │ │ │ │ + subseq r2, r3, r4, lsr #25 │ │ │ │ + subseq r2, r3, r0, lsr lr │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -276951,21 +276951,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 2ef9b0 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #48] @ 2ef9c8 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -277603,15 +277603,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ee47c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -278154,17 +278154,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 2f0974 │ │ │ │ rsbseq sl, r1, r8, lsl fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r1, r4, asr #21 │ │ │ │ rsbseq sl, r1, r4, ror sl │ │ │ │ - subseq r0, sl, r4, ror #7 │ │ │ │ - subseq r1, r3, r0, asr #32 │ │ │ │ - subseq sl, r5, ip, lsr r9 │ │ │ │ + ldrsheq r0, [sl], #-52 @ 0xffffffcc │ │ │ │ + subseq r1, r3, r0, asr r0 │ │ │ │ + subseq sl, r5, ip, asr #18 │ │ │ │ ldrsheq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278210,17 +278210,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f0e1c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 2f0d8c │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 2f0e0c │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -278237,17 +278237,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f0e08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2ee804 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 2f0ddc │ │ │ │ ldr r2, [pc, #292] @ 2f0ecc │ │ │ │ ldr r3, [pc, #272] @ 2f0ebc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -278296,42 +278296,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f0ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f0d14 │ │ │ │ ldr r0, [pc, #60] @ 2f0ee4 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f0d14 │ │ │ │ rsbseq sl, r1, ip, lsl r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq sl, [r1], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0071a69c │ │ │ │ rsbseq sl, r1, ip, asr #12 │ │ │ │ rsbseq sl, r1, r0, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r1, [r3], #-60 @ 0xffffffc4 │ │ │ │ - ldrsheq r1, [r3], #-56 @ 0xffffffc8 │ │ │ │ + subseq r1, r3, ip, ror #7 │ │ │ │ + subseq r1, r3, r8, lsl #8 │ │ │ │ │ │ │ │ 002f0ee8 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 2f0efc │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 2ee47c │ │ │ │ @@ -278401,15 +278401,15 @@ │ │ │ │ bne 2f0f9c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 2f0f9c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f0f9c │ │ │ │ ldr r3, [pc, #1012] @ 2f1414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f106c │ │ │ │ @@ -278460,15 +278460,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f1098 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2ede58 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f0fe0 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0fe0 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f12ac │ │ │ │ @@ -278532,50 +278532,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 2f1438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0f60 │ │ │ │ ldr r3, [pc, #496] @ 2f143c │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0f60 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 7edf84 │ │ │ │ + bl 7edf94 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 2f1340 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 1e10fc │ │ │ │ b 2f0f60 │ │ │ │ ldr r0, [pc, #420] @ 2f1440 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f1238 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee47c │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -278597,22 +278597,22 @@ │ │ │ │ beq 2f13d0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f1448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f10a8 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f1284 │ │ │ │ ldr r3, [pc, #220] @ 2f1430 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -278631,35 +278631,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f144c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f1284 │ │ │ │ ldr r0, [pc, #120] @ 2f1450 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f10a8 │ │ │ │ ldr r0, [pc, #104] @ 2f1454 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f1284 │ │ │ │ ldrsbeq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sl, r1, r0, asr #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r5, sl, r4, lsl r9 │ │ │ │ rsbseq sl, r1, r0, asr r4 │ │ │ │ @@ -278668,22 +278668,22 @@ │ │ │ │ rsbseq sl, r1, r0, lsl #7 │ │ │ │ rsbseq sl, r1, r4, lsr r3 │ │ │ │ rsbseq sl, r1, r0, asr #5 │ │ │ │ rsbseq sl, r1, r0, ror #4 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x00531094 │ │ │ │ + subseq r1, r3, r4, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r1, r3, r0, rrx │ │ │ │ + subseq r1, r3, r0, ror r0 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ - subseq r1, r3, r8, ror r0 │ │ │ │ - subseq r0, r3, r4, ror #30 │ │ │ │ - subseq r1, r3, ip │ │ │ │ - subseq r0, r3, r4, lsl #31 │ │ │ │ + subseq r1, r3, r8, lsl #1 │ │ │ │ + subseq r0, r3, r4, ror pc │ │ │ │ + subseq r1, r3, ip, lsl r0 │ │ │ │ + @ instruction: 0x00530f94 │ │ │ │ │ │ │ │ 002f1458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -278700,20 +278700,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 2f14c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrdeq r5, [sl], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 2f16b8 │ │ │ │ ldr r5, [pc, #468] @ 2f16bc │ │ │ │ @@ -278724,23 +278724,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 2f15a4 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 2f1634 │ │ │ │ @@ -278753,15 +278753,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -278795,29 +278795,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2f1588 │ │ │ │ ldr r3, [pc, #156] @ 2f16d8 │ │ │ │ ldr lr, [pc, #156] @ 2f16dc │ │ │ │ ldr r1, [pc, #156] @ 2f16e0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -278828,30 +278828,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2f1588 │ │ │ │ - subseq pc, r2, ip, lsr #18 │ │ │ │ - subseq pc, r2, r4, asr #18 │ │ │ │ - ldrdeq r8, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - subseq r0, r3, ip, lsl #30 │ │ │ │ - subseq r0, r3, r4, lsr #29 │ │ │ │ - strheq r8, [r4], #-192 @ 0xffffff40 @ │ │ │ │ - subseq r0, r3, r0, asr lr │ │ │ │ - ldrsheq r0, [r3], #-216 @ 0xffffff28 │ │ │ │ - rsbeq r8, r4, r0, lsl #25 │ │ │ │ - subseq r0, r3, r4, ror #27 │ │ │ │ - ldrheq r0, [r3], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r8, r4, ip, lsr #24 │ │ │ │ + subseq pc, r2, ip, lsr r9 @ │ │ │ │ + subseq pc, r2, r4, asr r9 @ │ │ │ │ + rsbeq r8, r4, r0, ror #27 │ │ │ │ + subseq r0, r3, ip, lsl pc │ │ │ │ + ldrheq r0, [r3], #-228 @ 0xffffff1c │ │ │ │ + rsbeq r8, r4, r0, asr #25 │ │ │ │ + subseq r0, r3, r0, ror #28 │ │ │ │ + subseq r0, r3, r8, lsl #28 │ │ │ │ + @ instruction: 0x00648c90 │ │ │ │ + ldrsheq r0, [r3], #-212 @ 0xffffff2c │ │ │ │ subseq r0, r3, ip, asr #27 │ │ │ │ - subseq r0, r3, r4, ror sp │ │ │ │ + rsbeq r8, r4, ip, lsr ip │ │ │ │ + ldrsbeq r0, [r3], #-220 @ 0xffffff24 │ │ │ │ + subseq r0, r3, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 2f1774 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -278862,32 +278862,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 2f1780 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58ad14 │ │ │ │ + bl 58ad24 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 58ba04 │ │ │ │ + bl 58ba14 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - subseq r0, r3, r8, ror #26 │ │ │ │ - rsbeq r1, r0, r8, ror #8 │ │ │ │ + subseq r0, r3, r8, ror sp │ │ │ │ + rsbeq r1, r0, r8, ror r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 2f182c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -278896,25 +278896,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 2f1830 │ │ │ │ ldr r1, [pc, #128] @ 2f1834 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #108] @ 2f1838 │ │ │ │ ldr r1, [pc, #108] @ 2f183c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #76] @ 2f1840 │ │ │ │ ldr ip, [pc, #76] @ 2f1844 │ │ │ │ ldr r3, [pc, #76] @ 2f1848 │ │ │ │ ldr r1, [pc, #76] @ 2f184c │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278922,23 +278922,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r8, r4, r8, lsr #22 │ │ │ │ - subseq r8, r1, r4, lsr r4 │ │ │ │ - subseq r3, r9, ip, lsr pc │ │ │ │ - subseq pc, r2, r8, asr #12 │ │ │ │ - subseq pc, r2, r0, ror #12 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r8, r4, r8, lsr fp │ │ │ │ + subseq r8, r1, r4, asr #8 │ │ │ │ + subseq r3, r9, ip, asr #30 │ │ │ │ + subseq pc, r2, r8, asr r6 @ │ │ │ │ + subseq pc, r2, r0, ror r6 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - subseq r5, fp, r4, lsr #3 │ │ │ │ - @ instruction: 0x00530c90 │ │ │ │ + ldrheq r5, [fp], #-20 @ 0xffffffec │ │ │ │ + subseq r0, r3, r0, lsr #25 │ │ │ │ rsbseq r0, r0, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 2f18b0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -278948,40 +278948,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7ad0e4 │ │ │ │ - rsbeq r8, r4, ip, asr #20 │ │ │ │ - ldrheq pc, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0052f598 │ │ │ │ + b 7ad0f4 │ │ │ │ + rsbeq r8, r4, ip, asr sl │ │ │ │ + subseq pc, r2, r8, asr #11 │ │ │ │ + subseq pc, r2, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 2f1938 │ │ │ │ ldr r2, [pc, #100] @ 2f193c │ │ │ │ ldr r1, [pc, #100] @ 2f1940 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #68] @ 2f1944 │ │ │ │ ldr r1, [pc, #68] @ 2f1948 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -278989,21 +278989,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r8, r4, ip, ror #19 │ │ │ │ - ldrsheq r8, [r1], #-44 @ 0xffffffd4 │ │ │ │ - subseq r3, r9, r8, lsl #28 │ │ │ │ + b 580c7c │ │ │ │ + strdeq r8, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r8, r1, ip, lsl #6 │ │ │ │ + subseq r3, r9, r8, lsl lr │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ rsbeq pc, pc, ip, lsr #31 │ │ │ │ - subseq pc, r2, r0, ror #9 │ │ │ │ + ldrsheq pc, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 2f19fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279011,25 +279011,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 2f1a00 │ │ │ │ ldr r1, [pc, #132] @ 2f1a04 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #112] @ 2f1a08 │ │ │ │ ldr r1, [pc, #112] @ 2f1a0c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #80] @ 2f1a10 │ │ │ │ ldr r1, [pc, #80] @ 2f1a14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 2f1a18 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -279038,24 +279038,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 2f1a1c │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r8, r4, ip, asr r9 │ │ │ │ - subseq r8, r1, r8, ror #4 │ │ │ │ - subseq r3, r9, r0, ror sp │ │ │ │ - subseq pc, r2, ip, ror r4 @ │ │ │ │ - @ instruction: 0x0052f494 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r8, r4, ip, ror #18 │ │ │ │ + subseq r8, r1, r8, ror r2 │ │ │ │ + subseq r3, r9, r0, lsl #27 │ │ │ │ + subseq pc, r2, ip, lsl #9 │ │ │ │ + subseq pc, r2, r4, lsr #9 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rsbeq pc, pc, r8, ror #29 │ │ │ │ - ldrsbeq r4, [fp], #-248 @ 0xffffff08 │ │ │ │ - subseq r0, r3, r4, asr #21 │ │ │ │ + subseq r4, fp, r8, ror #31 │ │ │ │ + ldrsbeq r0, [r3], #-164 @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 2f1b54 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -279071,24 +279071,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ad0e4 │ │ │ │ + bl 7ad0f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f1aec │ │ │ │ ldr r2, [pc, #180] @ 2f1b68 │ │ │ │ ldr r3, [pc, #164] @ 2f1b5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -279106,15 +279106,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 43a710 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f1b10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 2f1aac │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 2f1b04 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -279125,22 +279125,22 @@ │ │ │ │ bl 43a910 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2f1b04 │ │ │ │ ldr r2, [pc, #36] @ 2f1b70 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2f1b34 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, r4, ip, lsl #17 │ │ │ │ + @ instruction: 0x0064889c │ │ │ │ rsbseq r9, r1, ip, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq pc, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - ldrheq pc, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + subseq pc, r2, r4, ror #7 │ │ │ │ + subseq pc, r2, r4, asr #7 │ │ │ │ rsbseq r9, r1, r0, asr #18 │ │ │ │ + @ instruction: 0x0053099c │ │ │ │ subseq r0, r3, ip, lsl #19 │ │ │ │ - subseq r0, r3, ip, ror r9 │ │ │ │ │ │ │ │ 002f1b74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -279206,33 +279206,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 6448c0 │ │ │ │ + bl 6448d0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 6456c0 │ │ │ │ + bl 6456d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f1ba8 │ │ │ │ ldr r3, [pc, #396] @ 2f1e78 │ │ │ │ ldr r1, [pc, #396] @ 2f1e7c │ │ │ │ ldr r0, [pc, #396] @ 2f1e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -279282,15 +279282,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -279301,15 +279301,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -279325,30 +279325,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 2f1d4c │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 2f1d40 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r8, r4, ip, asr #12 │ │ │ │ - subseq r0, r3, r8, asr r8 │ │ │ │ - @ instruction: 0x00530794 │ │ │ │ - ldrdeq r8, [r4], #-84 @ 0xffffffac @ │ │ │ │ - subseq r0, r3, ip, lsl r7 │ │ │ │ - subseq r1, r2, r4, lsr r8 │ │ │ │ - subseq r0, r3, r4, ror #14 │ │ │ │ - subseq r0, r3, r0, asr #14 │ │ │ │ - rsbeq r8, r4, ip, lsl r5 │ │ │ │ - subseq r0, r3, ip, lsr r7 │ │ │ │ - subseq r0, r3, r4, ror #12 │ │ │ │ - ldrdeq r8, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r0, r3, r8, lsl r7 │ │ │ │ - subseq r0, r3, r8, lsl r6 │ │ │ │ - subseq r0, r3, r8, lsl #13 │ │ │ │ - subseq r0, r3, r4, lsl #13 │ │ │ │ + rsbeq r8, r4, ip, asr r6 │ │ │ │ + subseq r0, r3, r8, ror #16 │ │ │ │ + subseq r0, r3, r4, lsr #15 │ │ │ │ + rsbeq r8, r4, r4, ror #11 │ │ │ │ + subseq r0, r3, ip, lsr #14 │ │ │ │ + subseq r1, r2, r4, asr #16 │ │ │ │ + subseq r0, r3, r4, ror r7 │ │ │ │ + subseq r0, r3, r0, asr r7 │ │ │ │ + rsbeq r8, r4, ip, lsr #10 │ │ │ │ + subseq r0, r3, ip, asr #14 │ │ │ │ + subseq r0, r3, r4, ror r6 │ │ │ │ + rsbeq r8, r4, r0, ror #9 │ │ │ │ + subseq r0, r3, r8, lsr #14 │ │ │ │ + subseq r0, r3, r8, lsr #12 │ │ │ │ + @ instruction: 0x00530698 │ │ │ │ + @ instruction: 0x00530694 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f1b74 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 2f1b74 │ │ │ │ mov r1, #1 │ │ │ │ @@ -279549,19 +279549,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2f21f8 │ │ │ │ ldr r0, [pc, #32] @ 2f21fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq r8, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r4, r4, ror #3 │ │ │ │ - rsbeq r8, r4, r8, ror r1 │ │ │ │ - subseq r0, r3, r8, ror r3 │ │ │ │ - subseq r0, r3, r4, lsl #7 │ │ │ │ + rsbeq r8, r4, r4, lsl #6 │ │ │ │ + strdeq r8, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, r4, r8, lsl #3 │ │ │ │ + subseq r0, r3, r8, lsl #7 │ │ │ │ + @ instruction: 0x00530394 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f2394 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -279642,37 +279642,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2f23b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f22b4 │ │ │ │ ldr r0, [pc, #48] @ 2f23b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f22b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r1, ip, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00719190 │ │ │ │ rsbseq r9, r1, r8, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, asr #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, r3, r8, lsl #4 │ │ │ │ - subseq r0, r3, r4, lsr #4 │ │ │ │ + subseq r0, r3, r8, lsl r2 │ │ │ │ + subseq r0, r3, r4, lsr r2 │ │ │ │ │ │ │ │ 002f23bc : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -279688,51 +279688,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f2434 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f2418 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [pc, #96] @ 2f24a4 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 2f2474 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e5c00 │ │ │ │ + b 7e5c10 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [pc, #36] @ 2f24a8 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 2f245c │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -280108,21 +280108,21 @@ │ │ │ │ beq 2f2b54 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 2f2bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f28f8 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 2f2afc │ │ │ │ cmp r1, #0 │ │ │ │ blt 2f2994 │ │ │ │ @@ -280163,15 +280163,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 2f2994 │ │ │ │ ldr r0, [pc, #96] @ 2f2bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f28f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ ldr r3, [pc, #76] @ 2f2bc0 │ │ │ │ ldr r1, [pc, #76] @ 2f2bc4 │ │ │ │ ldr r0, [pc, #76] @ 2f2bc8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -280179,26 +280179,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r8, r1, r8, ror #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r8, r1, ip, asr #22 │ │ │ │ - rsbeq r7, r4, r0, asr #20 │ │ │ │ - strdeq r7, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r7, r4, r0, asr sl │ │ │ │ + rsbeq r7, r4, ip, lsl #20 │ │ │ │ rsbseq r8, r1, r8, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, lsl #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r2, r4, lsr fp @ │ │ │ │ - subseq pc, r2, r0, lsr #21 │ │ │ │ - ldrdeq r7, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsbeq pc, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x0052fa98 │ │ │ │ + subseq pc, r2, r4, asr #22 │ │ │ │ + ldrheq pc, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r7, r4, r8, ror #15 │ │ │ │ + subseq pc, r2, r4, ror #19 │ │ │ │ + subseq pc, r2, r8, lsr #21 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 002f2bd0 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 2f2bf0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -280260,15 +280260,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -280294,15 +280294,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -280361,15 +280361,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f2e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ @ instruction: 0x006a4390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 2f2f64 │ │ │ │ ldr r2, [pc, #240] @ 2f2f68 │ │ │ │ @@ -280377,35 +280377,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #208] @ 2f2f70 │ │ │ │ ldr r1, [pc, #208] @ 2f2f74 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 2f2f78 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #172] @ 2f2f7c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 2f2f80 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #148] @ 2f2f84 │ │ │ │ ldr lr, [pc, #148] @ 2f2f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 2f2f8c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -280429,19 +280429,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r7, r4, r0, lsr r6 │ │ │ │ - subseq r6, r1, r0, ror #26 │ │ │ │ - subseq r2, r9, ip, ror #16 │ │ │ │ - ldrsbeq r4, [r2], #-48 @ 0xffffffd0 │ │ │ │ - subseq r4, r2, ip, ror #7 │ │ │ │ + rsbeq r7, r4, r0, asr #12 │ │ │ │ + subseq r6, r1, r0, ror sp │ │ │ │ + subseq r2, r9, ip, ror r8 │ │ │ │ + subseq r4, r2, r0, ror #7 │ │ │ │ + ldrsheq r4, [r2], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ strheq pc, [pc], #-104 @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ strdeq r4, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -280459,42 +280459,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 51b9dc │ │ │ │ - strdeq r7, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq pc, r2, r8, lsr r7 @ │ │ │ │ - subseq pc, r2, r8, asr r7 @ │ │ │ │ + b 51b9ec │ │ │ │ + rsbeq r7, r4, r0, lsl #10 │ │ │ │ + subseq pc, r2, r8, asr #14 │ │ │ │ + subseq pc, r2, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2f30d4 │ │ │ │ ldr r2, [pc, #172] @ 2f30d8 │ │ │ │ ldr r1, [pc, #172] @ 2f30dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f30c4 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -280521,17 +280521,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e154c │ │ │ │ - rsbeq r7, r4, r0, lsl #9 │ │ │ │ - subseq pc, r2, ip, asr #13 │ │ │ │ - subseq pc, r2, ip, ror #13 │ │ │ │ + @ instruction: 0x00647490 │ │ │ │ + ldrsbeq pc, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq pc, [r2], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 2f3188 │ │ │ │ ldr r2, [pc, #144] @ 2f318c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280539,15 +280539,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 2f3190 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 2f3144 │ │ │ │ b 2f3170 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -280566,44 +280566,44 @@ │ │ │ │ b 1e2020 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e3034 │ │ │ │ - strheq r7, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsheq pc, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq pc, r2, r8, lsl r6 @ │ │ │ │ + rsbeq r7, r4, r4, asr #7 │ │ │ │ + subseq pc, r2, r8, lsl #12 │ │ │ │ + subseq pc, r2, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 2f324c │ │ │ │ ldr r6, [pc, #160] @ 2f3250 │ │ │ │ ldr r5, [pc, #160] @ 2f3254 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f322c │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -280615,44 +280615,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r7, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq pc, r2, r8, asr #10 │ │ │ │ - subseq pc, r2, r4, ror #10 │ │ │ │ + rsbeq r7, r4, r8, lsl #6 │ │ │ │ + subseq pc, r2, r8, asr r5 @ │ │ │ │ + subseq pc, r2, r4, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 2f3308 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #136] @ 2f330c │ │ │ │ ldr r1, [pc, #136] @ 2f3310 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #112] @ 2f3314 │ │ │ │ ldr r1, [pc, #112] @ 2f3318 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f32e8 │ │ │ │ @@ -280662,47 +280662,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, r4, r8, lsr r2 │ │ │ │ - subseq pc, r2, ip, ror r4 @ │ │ │ │ - @ instruction: 0x0052f49c │ │ │ │ - ldrsbeq r3, [r2], #-240 @ 0xffffff10 │ │ │ │ - subseq r3, r2, ip, ror #31 │ │ │ │ + rsbeq r7, r4, r8, asr #4 │ │ │ │ + subseq pc, r2, ip, lsl #9 │ │ │ │ + subseq pc, r2, ip, lsr #9 │ │ │ │ + subseq r3, r2, r0, ror #31 │ │ │ │ + ldrsheq r3, [r2], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 2f33e0 │ │ │ │ ldr r6, [pc, #172] @ 2f33e4 │ │ │ │ ldr r5, [pc, #172] @ 2f33e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ tst r7, #4 │ │ │ │ beq 2f33c0 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f33c0 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -280716,73 +280716,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r7, r4, r0, ror r1 │ │ │ │ - ldrheq pc, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsbeq pc, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, r4, r0, lsl #3 │ │ │ │ + subseq pc, r2, ip, asr #7 │ │ │ │ + subseq pc, r2, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 2f34b8 │ │ │ │ ldr r9, [pc, #180] @ 2f34bc │ │ │ │ ldr r6, [pc, #180] @ 2f34c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #132] @ 2f34c4 │ │ │ │ ldr r1, [pc, #132] @ 2f34c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2f3498 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 51b268 │ │ │ │ + bl 51b278 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 51b268 │ │ │ │ + bl 51b278 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 51bdec │ │ │ │ - rsbeq r7, r4, r0, lsr #1 │ │ │ │ - ldrsheq pc, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq pc, r2, ip, lsl #6 │ │ │ │ - subseq r3, r2, ip, lsr lr │ │ │ │ - subseq r3, r2, r8, asr lr │ │ │ │ + b 51bdfc │ │ │ │ + strheq r7, [r4], #-0 @ │ │ │ │ + subseq pc, r2, r0, lsl #6 │ │ │ │ + subseq pc, r2, ip, lsl r3 @ │ │ │ │ + subseq r3, r2, ip, asr #28 │ │ │ │ + subseq r3, r2, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 2f3658 │ │ │ │ ldr r3, [pc, #372] @ 2f365c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280794,56 +280794,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 2f35b4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f359c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 51f228 │ │ │ │ + bl 51f238 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f3604 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -280855,15 +280855,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2020 │ │ │ │ mov r6, #8 │ │ │ │ b 2f3584 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ ldr r2, [pc, #84] @ 2f366c │ │ │ │ ldr r3, [pc, #64] @ 2f365c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -280876,17 +280876,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r1, r0, lsl pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r6, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsheq pc, [r2], #-16 @ │ │ │ │ - subseq pc, r2, r8, lsr #4 │ │ │ │ + rsbeq r6, r4, r0, asr #31 │ │ │ │ + subseq pc, r2, r0, lsl #4 │ │ │ │ + subseq pc, r2, r8, lsr r2 @ │ │ │ │ ldrsbeq r7, [r1], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 002f3670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -280933,26 +280933,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 2f3830 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 51f228 │ │ │ │ + bl 51f238 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3714 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 2f3774 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 51927c │ │ │ │ + bl 51928c │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 2f3750 │ │ │ │ ldr r3, [pc, #512] @ 2f397c │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -280980,17 +280980,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 51b6a8 │ │ │ │ + bl 51b6b8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 2f3790 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -281002,19 +281002,19 @@ │ │ │ │ beq 2f37d0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 2f3880 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 519fdc │ │ │ │ + bl 519fec │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 2f37d0 │ │ │ │ @@ -281051,51 +281051,51 @@ │ │ │ │ beq 2f3934 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2f399c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f3790 │ │ │ │ ldr r2, [pc, #100] @ 2f39a0 │ │ │ │ ldr r3, [pc, #52] @ 2f3974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f396c │ │ │ │ ldr r0, [pc, #68] @ 2f39a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r1, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r7, r1, r4, asr sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r7, r1, ip, asr ip │ │ │ │ - ldrdeq r6, [r4], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x00523a94 │ │ │ │ - ldrheq r3, [r2], #-160 @ 0xffffff60 │ │ │ │ + rsbeq r6, r4, r0, ror #25 │ │ │ │ + subseq r3, r2, r4, lsr #21 │ │ │ │ + subseq r3, r2, r0, asr #21 │ │ │ │ andeq r4, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r2, r4, lsl lr │ │ │ │ + subseq lr, r2, r4, lsr #28 │ │ │ │ ldrheq r7, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - subseq lr, r2, r4, lsl lr │ │ │ │ + subseq lr, r2, r4, lsr #28 │ │ │ │ │ │ │ │ 002f39a8 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f39d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -281173,16 +281173,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsbeq r7, [r1], #-144 @ 0xffffff70 @ │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - rsbeq r6, r4, r0, asr #20 │ │ │ │ - subseq lr, r2, r0, lsr #26 │ │ │ │ + rsbeq r6, r4, r0, asr sl │ │ │ │ + subseq lr, r2, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 2f3d20 │ │ │ │ ldr r3, [pc, #532] @ 2f3d24 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281195,39 +281195,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #460] @ 2f3d34 │ │ │ │ ldr r1, [pc, #460] @ 2f3d38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2f3bd8 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -281270,27 +281270,27 @@ │ │ │ │ bne 2f3c3c │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 2f3cfc │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51be68 │ │ │ │ + bl 51be78 │ │ │ │ ldr r2, [pc, #196] @ 2f3d40 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51b1bc │ │ │ │ + bl 51b1cc │ │ │ │ ldr r2, [pc, #180] @ 2f3d44 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51b1bc │ │ │ │ + bl 51b1cc │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 2f3d48 │ │ │ │ ldr r3, [pc, #112] @ 2f3d24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -281302,40 +281302,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 2f3ca8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2f3d4c │ │ │ │ ldr r1, [pc, #72] @ 2f3d50 │ │ │ │ ldr r0, [pc, #72] @ 2f3d54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2f3d58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbseq r7, r1, r8, ror #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r6, r4, r8, lsl #19 │ │ │ │ - subseq lr, r2, r8, asr #23 │ │ │ │ - subseq lr, r2, r8, ror #23 │ │ │ │ - subseq r3, r2, r4, lsl r7 │ │ │ │ - subseq r3, r2, r0, lsr r7 │ │ │ │ - ldrsheq r3, [fp], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0x00646998 │ │ │ │ + ldrsbeq lr, [r2], #-184 @ 0xffffff48 │ │ │ │ + ldrsheq lr, [r2], #-184 @ 0xffffff48 │ │ │ │ + subseq r3, r2, r4, lsr #14 │ │ │ │ + subseq r3, r2, r0, asr #14 │ │ │ │ + subseq r3, fp, r4, lsl #30 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ rsbseq r7, r1, r4, asr #14 │ │ │ │ - rsbeq r6, r4, r4, lsr #15 │ │ │ │ - subseq lr, r2, r4, lsr #21 │ │ │ │ - ldrheq lr, [r2], #-168 @ 0xffffff58 │ │ │ │ + strheq r6, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq lr, [r2], #-164 @ 0xffffff5c │ │ │ │ + subseq lr, r2, r8, asr #21 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 002f3d5c : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -281414,33 +281414,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r1, r8, lsl #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq r3, [fp], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, fp, r0, ror #25 │ │ │ │ @ instruction: 0x00717598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 2f3eec │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r3, sl, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 2f429c │ │ │ │ mov r6, r2 │ │ │ │ @@ -281457,27 +281457,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #856] @ 2f42b0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 2f42b4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 2f42b8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -281556,15 +281556,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 2f42d8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r3, [pc, #504] @ 2f42dc │ │ │ │ ldr r2, [pc, #504] @ 2f42e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -281607,15 +281607,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 2f42d8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 7aa3a0 │ │ │ │ + bl 7aa3b0 │ │ │ │ ldr r2, [pc, #320] @ 2f42f0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -281669,40 +281669,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2f3670 │ │ │ │ b 2f3fe4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, r4, ip, lsr #12 │ │ │ │ + rsbeq r6, r4, ip, lsr r6 │ │ │ │ rsbseq r7, r1, r0, ror #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq lr, [r2], #-120 @ 0xffffff88 │ │ │ │ - ldrsbeq lr, [r2], #-128 @ 0xffffff80 │ │ │ │ - subseq lr, r2, r4, asr #15 │ │ │ │ + subseq lr, r2, r8, ror #15 │ │ │ │ + subseq lr, r2, r0, ror #17 │ │ │ │ + ldrsbeq lr, [r2], #-116 @ 0xffffff8c │ │ │ │ rsbseq r7, r1, r4, lsl #9 │ │ │ │ - rsbeq r6, r4, r8, lsr #11 │ │ │ │ - rsbeq r6, r4, r0, lsl #11 │ │ │ │ + strheq r6, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00646590 │ │ │ │ rsbseq r7, r1, r8, lsl #8 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, r0, ror #9 │ │ │ │ andeq r3, r0, r0, lsr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - rsbeq r6, r4, r0, ror #8 │ │ │ │ - subseq lr, r2, ip, lsr r7 │ │ │ │ - rsbeq r6, r4, ip, ror r4 │ │ │ │ - ldrdeq r6, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r6, r4, r0, ror r4 │ │ │ │ + subseq lr, r2, ip, asr #14 │ │ │ │ + rsbeq r6, r4, ip, lsl #9 │ │ │ │ + rsbeq r6, r4, ip, ror #7 │ │ │ │ andeq r3, r0, r0, lsl #26 │ │ │ │ - @ instruction: 0x0052e690 │ │ │ │ - rsbeq r6, r4, r0, ror r3 │ │ │ │ + subseq lr, r2, r0, lsr #13 │ │ │ │ + rsbeq r6, r4, r0, lsl #7 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbeq r6, r4, r4, lsl r3 │ │ │ │ - strdeq r6, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r6, r4, r4, lsr #6 │ │ │ │ + rsbeq r6, r4, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2f43cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -281710,31 +281710,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 2f43d0 │ │ │ │ ldr r1, [pc, #160] @ 2f43d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #140] @ 2f43d8 │ │ │ │ ldr r1, [pc, #140] @ 2f43dc │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #108] @ 2f43e0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r0, [pc, #88] @ 2f43e4 │ │ │ │ ldr r1, [pc, #88] @ 2f43e8 │ │ │ │ ldr r2, [pc, #88] @ 2f43ec │ │ │ │ ldr r3, [pc, #88] @ 2f43f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281745,19 +281745,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, r4, r8, lsr #4 │ │ │ │ - ldrheq r5, [r1], #-132 @ 0xffffff7c │ │ │ │ - ldrheq r1, [r9], #-60 @ 0xffffffc4 │ │ │ │ - subseq lr, r2, ip, lsr #7 │ │ │ │ - subseq lr, r2, ip, asr #7 │ │ │ │ + rsbeq r6, r4, r8, lsr r2 │ │ │ │ + subseq r5, r1, r4, asr #17 │ │ │ │ + subseq r1, r9, ip, asr #7 │ │ │ │ + ldrheq lr, [r2], #-60 @ 0xffffffc4 │ │ │ │ + ldrsbeq lr, [r2], #-60 @ 0xffffffc4 │ │ │ │ strheq lr, [pc], #-36 @ │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -281769,25 +281769,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #32] @ 2f4458 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r6, r4, r4, lsr r1 │ │ │ │ - subseq r5, r1, r8, asr #15 │ │ │ │ - ldrsbeq r1, [r9], #-36 @ 0xffffffdc │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r6, r4, r4, asr #2 │ │ │ │ + ldrsbeq r5, [r1], #-120 @ 0xffffff88 │ │ │ │ + subseq r1, r9, r4, ror #5 │ │ │ │ strdeq lr, [pc], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2f44b4 │ │ │ │ ldr r2, [pc, #64] @ 2f44b8 │ │ │ │ @@ -281795,25 +281795,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #32] @ 2f44c0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r6, r4, ip, asr #1 │ │ │ │ - subseq r5, r1, r0, ror #14 │ │ │ │ - subseq r1, r9, ip, ror #4 │ │ │ │ + b 580c7c │ │ │ │ + ldrdeq r6, [r4], #-12 @ │ │ │ │ + subseq r5, r1, r0, ror r7 │ │ │ │ + subseq r1, r9, ip, ror r2 │ │ │ │ rsbeq lr, pc, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 2f4574 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -281828,15 +281828,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2f3670 │ │ │ │ ldr r2, [pc, #80] @ 2f4588 │ │ │ │ ldr r3, [pc, #64] @ 2f457c │ │ │ │ @@ -281851,84 +281851,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, r4, r8, rrx │ │ │ │ + rsbeq r6, r4, r8, ror r0 │ │ │ │ rsbseq r6, r1, r4, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, r2, r4, lsl #4 │ │ │ │ - subseq lr, r2, r4, lsr #4 │ │ │ │ + subseq lr, r2, r4, lsl r2 │ │ │ │ + subseq lr, r2, r4, lsr r2 │ │ │ │ ldrheq r6, [r1], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2f45d4 │ │ │ │ ldr r2, [pc, #48] @ 2f45d8 │ │ │ │ ldr r1, [pc, #48] @ 2f45dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 23c3c0 │ │ │ │ - @ instruction: 0x00645f98 │ │ │ │ - subseq lr, r2, r4, asr r1 │ │ │ │ - subseq lr, r2, r8, asr r2 │ │ │ │ + rsbeq r5, r4, r8, lsr #31 │ │ │ │ + subseq lr, r2, r4, ror #2 │ │ │ │ + subseq lr, r2, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2f4644 │ │ │ │ ldr r2, [pc, #76] @ 2f4648 │ │ │ │ ldr r1, [pc, #76] @ 2f464c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 2f4638 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23c2cc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23c358 │ │ │ │ - rsbeq r5, r4, r4, asr #30 │ │ │ │ - ldrsheq lr, [r2], #-12 │ │ │ │ - subseq lr, r2, r0, lsl #4 │ │ │ │ + rsbeq r5, r4, r4, asr pc │ │ │ │ + subseq lr, r2, ip, lsl #2 │ │ │ │ + subseq lr, r2, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 2f46e4 │ │ │ │ ldr r2, [pc, #124] @ 2f46e8 │ │ │ │ ldr r1, [pc, #124] @ 2f46ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 23c230 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -281943,17 +281943,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 23c428 │ │ │ │ - ldrdeq r5, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x0052e090 │ │ │ │ - @ instruction: 0x0052e194 │ │ │ │ + rsbeq r5, r4, r4, ror #29 │ │ │ │ + subseq lr, r2, r0, lsr #1 │ │ │ │ + subseq lr, r2, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 2f4874 │ │ │ │ ldr r2, [pc, #364] @ 2f4878 │ │ │ │ ldr r3, [pc, #364] @ 2f487c │ │ │ │ @@ -281968,26 +281968,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #308] @ 2f4888 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 2f488c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #272] @ 2f4890 │ │ │ │ ldr r1, [pc, #272] @ 2f4894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -282043,20 +282043,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r4, r0, lsr lr │ │ │ │ + rsbeq r5, r4, r0, asr #28 │ │ │ │ rsbseq r6, r1, r4, ror #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsbeq sp, [r2], #-252 @ 0xffffff04 │ │ │ │ - ldrsbeq lr, [r2], #-4 │ │ │ │ - ldrsbeq sp, [r2], #-240 @ 0xffffff10 │ │ │ │ + subseq sp, r2, ip, ror #31 │ │ │ │ + subseq lr, r2, r4, ror #1 │ │ │ │ + subseq sp, r2, r0, ror #31 │ │ │ │ rsbseq r6, r1, ip, lsl #25 │ │ │ │ rsbeq r2, sl, r8, asr #21 │ │ │ │ ldrheq r5, [r2], #-232 @ 0xffffff18 @ │ │ │ │ andeq r2, r0, r0, ror #9 │ │ │ │ andeq r3, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rsbseq r6, r1, r0, asr #23 │ │ │ │ @@ -282070,15 +282070,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 2f4994 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 2f4998 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 2f4948 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -282113,20 +282113,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, r4, r8, ror ip │ │ │ │ - subseq sp, r2, r0, lsr lr │ │ │ │ - subseq sp, r2, ip, lsr pc │ │ │ │ + rsbeq r5, r4, r8, lsl #25 │ │ │ │ + subseq sp, r2, r0, asr #28 │ │ │ │ + subseq sp, r2, ip, asr #30 │ │ │ │ rsbseq r6, r1, r4, lsl #22 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq sp, r2, ip, lsl #30 │ │ │ │ + subseq sp, r2, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 2f4b34 │ │ │ │ ldr r1, [pc, #376] @ 2f4b38 │ │ │ │ ldr r2, [pc, #376] @ 2f4b3c │ │ │ │ @@ -282141,24 +282141,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #320] @ 2f4b48 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #288] @ 2f4b4c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -282219,23 +282219,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 2f4b60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 2f4a50 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r4, ip, ror fp │ │ │ │ + rsbeq r5, r4, ip, lsl #23 │ │ │ │ rsbseq r6, r1, r0, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r2, r8, lsr #26 │ │ │ │ - subseq sp, r2, ip, lsl lr │ │ │ │ - subseq sp, r2, r4, lsl sp │ │ │ │ + subseq sp, r2, r8, lsr sp │ │ │ │ + subseq sp, r2, ip, lsr #28 │ │ │ │ + subseq sp, r2, r4, lsr #26 │ │ │ │ rsbeq r2, sl, ip, lsl r8 │ │ │ │ ldrsheq r5, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, r4, r4, ror #21 │ │ │ │ + strdeq r5, [r4], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rsbseq r6, r1, r4, lsl r9 │ │ │ │ rsbseq r5, r2, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -282253,24 +282253,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #320] @ 2f4d08 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #288] @ 2f4d0c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -282331,23 +282331,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 2f4d20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 2f4c14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strheq r5, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, r4, ip, asr #19 │ │ │ │ rsbseq r6, r1, r0, ror r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r2, r8, ror #22 │ │ │ │ - subseq sp, r2, ip, asr ip │ │ │ │ - subseq sp, r2, r4, asr fp │ │ │ │ + subseq sp, r2, r8, ror fp │ │ │ │ + subseq sp, r2, ip, ror #24 │ │ │ │ + subseq sp, r2, r4, ror #22 │ │ │ │ rsbeq r2, sl, ip, asr r6 │ │ │ │ rsbseq r5, r2, ip, lsr sl │ │ │ │ - rsbeq r5, r4, r0, lsr #18 │ │ │ │ + rsbeq r5, r4, r0, lsr r9 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rsbseq r6, r1, r0, asr r7 │ │ │ │ rsbseq r5, r2, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -282365,24 +282365,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #452] @ 2f4f4c │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #420] @ 2f4f50 │ │ │ │ ldr r1, [pc, #420] @ 2f4f54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 2f4f58 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -282476,30 +282476,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r4, r0, lsl #16 │ │ │ │ + rsbeq r5, r4, r0, lsl r8 │ │ │ │ rsbseq r6, r1, ip, lsr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r2, r8, lsr #19 │ │ │ │ - @ instruction: 0x0052da9c │ │ │ │ - subseq sp, r2, r0, lsr #19 │ │ │ │ + ldrheq sp, [r2], #-152 @ 0xffffff68 │ │ │ │ + subseq sp, r2, ip, lsr #21 │ │ │ │ + ldrheq sp, [r2], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0x006a249c │ │ │ │ @ instruction: 0x00725890 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ ldrsheq r6, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [pc, #4] @ 2f4f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r2, sl, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2f5044 │ │ │ │ ldr r2, [pc, #176] @ 2f5048 │ │ │ │ @@ -282507,33 +282507,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 2f5050 │ │ │ │ ldr r1, [pc, #144] @ 2f5054 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #112] @ 2f5058 │ │ │ │ ldr r1, [pc, #112] @ 2f505c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r1, [pc, #88] @ 2f5060 │ │ │ │ ldr r2, [pc, #88] @ 2f5064 │ │ │ │ ldr r3, [pc, #88] @ 2f5068 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -282543,19 +282543,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, r4, r8, asr #12 │ │ │ │ - subseq sp, r2, r0, ror #14 │ │ │ │ - subseq sp, r2, r0, lsl #15 │ │ │ │ - subseq r4, r1, r0, lsr #24 │ │ │ │ - subseq r0, r9, ip, lsr #14 │ │ │ │ + rsbeq r5, r4, r8, asr r6 │ │ │ │ + subseq sp, r2, r0, ror r7 │ │ │ │ + @ instruction: 0x0052d790 │ │ │ │ + subseq r4, r1, r0, lsr ip │ │ │ │ + subseq r0, r9, ip, lsr r7 │ │ │ │ rsbeq r2, sl, r4, lsr #7 │ │ │ │ strdeq sp, [pc], #-104 @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -282567,15 +282567,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2f50d8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -282583,22 +282583,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7e1cf0 │ │ │ │ + bl 7e1d00 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1f6c │ │ │ │ - rsbeq r5, r4, ip, asr r5 │ │ │ │ - subseq sp, r2, r0, ror r6 │ │ │ │ - subseq sp, r2, ip, ror #16 │ │ │ │ + rsbeq r5, r4, ip, ror #10 │ │ │ │ + subseq sp, r2, r0, lsl #13 │ │ │ │ + subseq sp, r2, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 2f523c │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -282613,15 +282613,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -282669,45 +282669,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e2dac │ │ │ │ b 2f51d4 │ │ │ │ ldr r0, [pc, #36] @ 2f5258 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e2dac │ │ │ │ b 2f51d4 │ │ │ │ - rsbeq r5, r4, r8, asr #9 │ │ │ │ + ldrdeq r5, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ rsbseq r6, r1, r4, asr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r2, r0, asr #11 │ │ │ │ - ldrheq sp, [r2], #-124 @ 0xffffff84 │ │ │ │ + ldrsbeq sp, [r2], #-80 @ 0xffffffb0 │ │ │ │ + subseq sp, r2, ip, asr #15 │ │ │ │ rsbseq r6, r1, r8, lsl r2 │ │ │ │ - subseq sp, r2, r0, lsr r7 │ │ │ │ - ldrsheq sp, [r2], #-96 @ 0xffffffa0 │ │ │ │ + subseq sp, r2, r0, asr #14 │ │ │ │ + subseq sp, r2, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2f52ac │ │ │ │ ldr r2, [pc, #56] @ 2f52b0 │ │ │ │ ldr r1, [pc, #56] @ 2f52b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #24] @ 2f52b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2f3d5c │ │ │ │ - rsbeq r5, r4, ip, ror #6 │ │ │ │ - subseq sp, r2, r0, lsl #9 │ │ │ │ - subseq sp, r2, r0, lsr #9 │ │ │ │ + rsbeq r5, r4, ip, ror r3 │ │ │ │ + @ instruction: 0x0052d490 │ │ │ │ + ldrheq sp, [r2], #-64 @ 0xffffffc0 │ │ │ │ rsbseq r6, ip, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 2f53c0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -282723,15 +282723,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -282766,19 +282766,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r4, r0, lsl r3 │ │ │ │ + rsbeq r5, r4, r0, lsr #6 │ │ │ │ rsbseq r6, r1, ip, lsl #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r2, r8, lsl #8 │ │ │ │ - subseq sp, r2, r8, lsr #8 │ │ │ │ + subseq sp, r2, r8, lsl r4 │ │ │ │ + subseq sp, r2, r8, lsr r4 │ │ │ │ rsbseq r6, r1, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 2f5508 │ │ │ │ @@ -282843,25 +282843,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r7 │ │ │ │ bl 2f39fc │ │ │ │ b 2f547c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [r1], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r1, r0, ror pc │ │ │ │ - rsbeq r5, r4, r4, lsl r1 │ │ │ │ - subseq sp, r2, r4, lsr #4 │ │ │ │ - subseq sp, r2, r4, asr #4 │ │ │ │ + rsbeq r5, r4, r4, lsr #2 │ │ │ │ + subseq sp, r2, r4, lsr r2 │ │ │ │ + subseq sp, r2, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 2f5a20 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -282878,26 +282878,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #1192] @ 2f5a34 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3034 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -282981,15 +282981,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 2f39a8 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f5904 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -283058,15 +283058,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r8 │ │ │ │ bl 2f39fc │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 2f58f0 │ │ │ │ add r5, r5, #1 │ │ │ │ b 2f578c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ @@ -283076,15 +283076,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 1e1f6c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 2f5a6c │ │ │ │ ldr r3, [pc, #368] @ 2f5a28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -283108,27 +283108,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 2f5760 │ │ │ │ ldr r1, [pc, #356] @ 2f5a70 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7e1cf0 │ │ │ │ + bl 7e1d00 │ │ │ │ b 2f58ac │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 2f5a74 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc554 │ │ │ │ + bl 7cc564 │ │ │ │ b 2f58ac │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3034 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -283145,74 +283145,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 2f5a7c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2f58ac │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 2f5a80 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 2f5a84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2f589c │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 2f5a88 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 2f5a8c │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 2f589c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r4, ip, lsr #1 │ │ │ │ + strheq r5, [r4], #-12 @ │ │ │ │ rsbseq r5, r1, r8, lsr #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, r2, r4, lsr #3 │ │ │ │ - @ instruction: 0x0052d394 │ │ │ │ - @ instruction: 0x0052d198 │ │ │ │ + ldrheq sp, [r2], #-20 @ 0xffffffec │ │ │ │ + subseq sp, r2, r4, lsr #7 │ │ │ │ + subseq sp, r2, r8, lsr #3 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbeq r4, r4, r4, ror #29 │ │ │ │ - ldrsheq ip, [r2], #-248 @ 0xffffff08 │ │ │ │ - subseq sp, r2, r8, lsl r0 │ │ │ │ - @ instruction: 0x00644e94 │ │ │ │ + strdeq r4, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + subseq sp, r2, r8 │ │ │ │ + subseq sp, r2, r8, lsr #32 │ │ │ │ + rsbeq r4, r4, r4, lsr #29 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - subseq ip, r2, r4, asr #29 │ │ │ │ - ldrsheq ip, [r2], #-224 @ 0xffffff20 │ │ │ │ - subseq sl, r1, ip, asr #18 │ │ │ │ - ldrsheq sp, [r2], #-8 │ │ │ │ + ldrsbeq ip, [r2], #-228 @ 0xffffff1c │ │ │ │ + subseq ip, r2, r0, lsl #30 │ │ │ │ + subseq sl, r1, ip, asr r9 │ │ │ │ + subseq sp, r2, r8, lsl #2 │ │ │ │ rsbseq r5, r1, r0, asr #22 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - subseq sp, r2, r8, asr #32 │ │ │ │ - subseq sp, r2, r4 │ │ │ │ - subseq ip, r2, r0, ror #31 │ │ │ │ - subseq sl, r1, r0, lsr #16 │ │ │ │ - subseq ip, r2, r4, lsr #31 │ │ │ │ - subseq ip, r2, r4, asr #31 │ │ │ │ - subseq ip, r2, ip, ror pc │ │ │ │ + subseq sp, r2, r8, asr r0 │ │ │ │ + subseq sp, r2, r4, lsl r0 │ │ │ │ + ldrsheq ip, [r2], #-240 @ 0xffffff10 │ │ │ │ + subseq sl, r1, r0, lsr r8 │ │ │ │ + ldrheq ip, [r2], #-244 @ 0xffffff0c │ │ │ │ + ldrsbeq ip, [r2], #-244 @ 0xffffff0c │ │ │ │ + subseq ip, r2, ip, lsl #31 │ │ │ │ ldr r0, [pc, #4] @ 2f5a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r1, sl, r0, ror #18 │ │ │ │ │ │ │ │ 002f5aa0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f5aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -283273,22 +283273,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2f5c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f5b04 │ │ │ │ ldr r2, [pc, #96] @ 2f5c28 │ │ │ │ ldr r3, [pc, #64] @ 2f5c0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -283296,28 +283296,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f5bfc │ │ │ │ ldr r0, [pc, #64] @ 2f5c2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [ip], #-244 @ 0xffffff0c @ │ │ │ │ rsbseq r5, r1, r4, lsl r9 │ │ │ │ rsbseq r5, r1, r0, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, r1, r8, ror #17 │ │ │ │ @ instruction: 0x00003abc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r2, r8, lsr lr │ │ │ │ + subseq ip, r2, r8, asr #28 │ │ │ │ rsbseq r5, r1, ip, lsr #16 │ │ │ │ - subseq ip, r2, r8, lsr lr │ │ │ │ + subseq ip, r2, r8, asr #28 │ │ │ │ │ │ │ │ 002f5c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 2f5d74 │ │ │ │ @@ -283378,41 +283378,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f5d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f5c90 │ │ │ │ ldr r0, [pc, #60] @ 2f5da0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f5c90 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r1, ip, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, ip, r0, lsl lr │ │ │ │ rsbseq r5, r1, r4, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsbeq r5, [ip], #-216 @ 0xffffff28 @ │ │ │ │ rsbseq r5, r1, ip, asr #14 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq ip, [r2], #-204 @ 0xffffff34 │ │ │ │ - subseq ip, r2, r0, lsr #26 │ │ │ │ + subseq ip, r2, ip, lsl #26 │ │ │ │ + subseq ip, r2, r0, lsr sp │ │ │ │ │ │ │ │ 002f5da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 2f5ed8 │ │ │ │ @@ -283467,68 +283467,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f5efc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [r5] │ │ │ │ b 2f5dfc │ │ │ │ ldr r0, [pc, #60] @ 2f5f00 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [r5] │ │ │ │ b 2f5dfc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r1, r8, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r1, r8, lsl r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, ip, r4, lsl #25 │ │ │ │ ldrsheq r5, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r2, r4, lsl #24 │ │ │ │ - subseq ip, r2, r8, lsr #24 │ │ │ │ + subseq ip, r2, r4, lsl ip │ │ │ │ + subseq ip, r2, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f5f30 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r1, sl, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2f5fb4 │ │ │ │ ldr r2, [pc, #104] @ 2f5fb8 │ │ │ │ ldr r1, [pc, #104] @ 2f5fbc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #76] @ 2f5fc0 │ │ │ │ ldr lr, [pc, #76] @ 2f5fc4 │ │ │ │ ldr ip, [pc, #76] @ 2f5fc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -283538,19 +283538,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f5fcc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - strdeq r4, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r3, r1, r8, lsl #25 │ │ │ │ - @ instruction: 0x0058f794 │ │ │ │ - subseq ip, r2, r4, lsr #23 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r4, r4, r4, lsl #14 │ │ │ │ + @ instruction: 0x00513c98 │ │ │ │ + subseq pc, r8, r4, lsr #15 │ │ │ │ + ldrheq ip, [r2], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ rsbeq ip, pc, ip, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -283564,49 +283564,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 582534 │ │ │ │ + bl 582544 │ │ │ │ ldr r1, [pc, #228] @ 2f6114 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 2f60bc │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 584f14 │ │ │ │ + bl 584f24 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 2f6118 │ │ │ │ @@ -283616,46 +283616,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r4, r4, ip, asr r6 │ │ │ │ - ldrheq r1, [r2], #-248 @ 0xffffff08 │ │ │ │ - subseq r1, r2, ip, asr #31 │ │ │ │ - subseq ip, r2, ip, ror #21 │ │ │ │ - rsbeq r4, r4, ip, ror r5 │ │ │ │ - subseq ip, r2, r8, ror sl │ │ │ │ - subseq ip, r2, ip, asr sl │ │ │ │ + rsbeq r4, r4, ip, ror #12 │ │ │ │ + subseq r1, r2, r8, asr #31 │ │ │ │ + ldrsbeq r1, [r2], #-252 @ 0xffffff04 │ │ │ │ + ldrsheq ip, [r2], #-172 @ 0xffffff54 │ │ │ │ + rsbeq r4, r4, ip, lsl #11 │ │ │ │ + subseq ip, r2, r8, lsl #21 │ │ │ │ + subseq ip, r2, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #92] @ 2f61a4 │ │ │ │ ldr r2, [pc, #92] @ 2f61a8 │ │ │ │ ldr r1, [pc, #92] @ 2f61ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6184 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -283663,17 +283663,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r4, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq r1, r2, r4, asr lr │ │ │ │ - subseq r1, r2, ip, ror #28 │ │ │ │ + rsbeq r4, r4, ip, lsl #10 │ │ │ │ + subseq r1, r2, r4, ror #28 │ │ │ │ + subseq r1, r2, ip, ror lr │ │ │ │ │ │ │ │ 002f61b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 2f6280 │ │ │ │ @@ -283683,15 +283683,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 2f6284 │ │ │ │ ldr r1, [pc, #164] @ 2f6288 │ │ │ │ ldr r3, [pc, #164] @ 2f628c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f6260 │ │ │ │ ldr r8, [pc, #140] @ 2f6290 │ │ │ │ ldr r7, [pc, #140] @ 2f6294 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -283701,15 +283701,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f6260 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 2f6214 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -283720,47 +283720,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r4, r4, r0, lsl #9 │ │ │ │ - subseq r3, r1, r0, lsl #20 │ │ │ │ - subseq lr, r4, ip, lsl r9 │ │ │ │ + @ instruction: 0x00644490 │ │ │ │ + subseq r3, r1, r0, lsl sl │ │ │ │ + subseq lr, r4, ip, lsr #18 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq r1, r2, r8, lsr #27 │ │ │ │ - subseq r1, r2, r0, asr #27 │ │ │ │ + ldrheq r1, [r2], #-216 @ 0xffffff28 │ │ │ │ + ldrsbeq r1, [r2], #-208 @ 0xffffff30 │ │ │ │ │ │ │ │ 002f6298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 2f62f8 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq ip, r2, r8, asr r8 │ │ │ │ + subseq ip, r2, r8, ror #16 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 2f6350 │ │ │ │ ldr r1, [pc, #136] @ 2f639c │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -283793,15 +283793,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 2f6350 │ │ │ │ b 2f634c │ │ │ │ - @ instruction: 0x00644394 │ │ │ │ + rsbeq r4, r4, r4, lsr #7 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -283818,15 +283818,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 2f6404 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r1, sl, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 2f64dc │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -283835,25 +283835,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 2f64e0 │ │ │ │ ldr r1, [pc, #172] @ 2f64e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #152] @ 2f64e8 │ │ │ │ ldr r1, [pc, #152] @ 2f64ec │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #120] @ 2f64f0 │ │ │ │ ldr r1, [pc, #120] @ 2f64f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2f64f8 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 2f64fc │ │ │ │ @@ -283873,24 +283873,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, r4, r8, lsl #5 │ │ │ │ - ldrheq r3, [r1], #-112 @ 0xffffff90 │ │ │ │ - ldrheq pc, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq pc, r1, r0, ror #9 │ │ │ │ - subseq r9, r1, r0, ror #7 │ │ │ │ + @ instruction: 0x00644298 │ │ │ │ + subseq r3, r1, r0, asr #15 │ │ │ │ + subseq pc, r8, r8, asr #5 │ │ │ │ + ldrsheq pc, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r9, [r1], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ rsbeq r1, sl, r4, lsr #32 │ │ │ │ - subseq ip, r2, r8, asr #13 │ │ │ │ + ldrsbeq ip, [r2], #-104 @ 0xffffff98 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 2f6588 │ │ │ │ mov r1, #1 │ │ │ │ @@ -283990,19 +283990,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2f6640 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2f6634 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 2f6a00 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -284019,15 +284019,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 2f6a10 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -284072,79 +284072,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #544] @ 2f6a24 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #504] @ 2f6a28 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #456] @ 2f6a2c │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #408] @ 2f6a30 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #356] @ 2f6a34 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -284175,15 +284175,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 2f6a3c │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [pc, #160] @ 2f6a40 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -284202,30 +284202,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r4, r8, asr #31 │ │ │ │ + ldrdeq r3, [r4], #-248 @ 0xffffff08 @ │ │ │ │ rsbseq r4, r1, r0, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r2, r8, ror r4 │ │ │ │ - subseq ip, r2, r4, lsl #9 │ │ │ │ + subseq ip, r2, r8, lsl #9 │ │ │ │ + @ instruction: 0x0052c494 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ strdeq r0, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsbeq ip, [r2], #-52 @ 0xffffffcc │ │ │ │ - ldrheq ip, [r2], #-48 @ 0xffffffd0 │ │ │ │ - @ instruction: 0x0052c394 │ │ │ │ - subseq ip, r2, r4, ror r3 │ │ │ │ - subseq ip, r2, ip, asr #6 │ │ │ │ - subseq ip, r2, r4, lsr #6 │ │ │ │ - subseq r3, r1, r4, ror #4 │ │ │ │ - subseq lr, r8, r0, ror sp │ │ │ │ + subseq ip, r2, r4, ror #7 │ │ │ │ + subseq ip, r2, r0, asr #7 │ │ │ │ + subseq ip, r2, r4, lsr #7 │ │ │ │ + subseq ip, r2, r4, lsl #7 │ │ │ │ + subseq ip, r2, ip, asr r3 │ │ │ │ + subseq ip, r2, r4, lsr r3 │ │ │ │ + subseq r3, r1, r4, ror r2 │ │ │ │ + subseq lr, r8, r0, lsl #27 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ rsbseq r4, r1, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -284239,25 +284239,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f61b0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2f6b48 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #308] @ 2f6bd4 │ │ │ │ ldr r2, [pc, #308] @ 2f6bd8 │ │ │ │ ldr r1, [pc, #308] @ 2f6bdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 2f6ba8 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2f6b8c │ │ │ │ @@ -284317,19 +284317,19 @@ │ │ │ │ beq 2f6b48 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 2f6b4c │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2f6b2c │ │ │ │ - rsbeq r3, r4, r4, lsl #24 │ │ │ │ - ldrsheq r1, [r2], #-76 @ 0xffffffb4 │ │ │ │ - subseq r1, r2, r0, lsl r5 │ │ │ │ + rsbeq r3, r4, r4, lsl ip │ │ │ │ + subseq r1, r2, ip, lsl #10 │ │ │ │ + subseq r1, r2, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 2f6df8 │ │ │ │ ldr r4, [pc, #512] @ 2f6dfc │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -284340,49 +284340,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #460] @ 2f6e04 │ │ │ │ ldr r1, [pc, #460] @ 2f6e08 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #436] @ 2f6e0c │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 2f6e10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #416] @ 2f6e14 │ │ │ │ ldr r1, [pc, #416] @ 2f6e18 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 2f6e1c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #384] @ 2f6e20 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 2f6de0 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -284456,50 +284456,50 @@ │ │ │ │ b 2f6d5c │ │ │ │ ldr r0, [pc, #60] @ 2f6e24 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq r3, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsbeq r2, [r1], #-252 @ 0xffffff04 │ │ │ │ - subseq lr, r8, r4, ror #21 │ │ │ │ - subseq r1, r2, r0, ror r3 │ │ │ │ - ldrsbeq fp, [r2], #-236 @ 0xffffff14 │ │ │ │ - subseq sp, r4, r4, lsr #29 │ │ │ │ + rsbeq r3, r4, r0, asr #21 │ │ │ │ + subseq r2, r1, ip, ror #31 │ │ │ │ + ldrsheq lr, [r8], #-164 @ 0xffffff5c │ │ │ │ + subseq r1, r2, r0, lsl #7 │ │ │ │ + subseq fp, r2, ip, ror #29 │ │ │ │ + ldrheq sp, [r4], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrheq lr, [r1], #-204 @ 0xffffff34 │ │ │ │ - ldrheq r8, [r1], #-188 @ 0xffffff44 │ │ │ │ - subseq fp, r2, r8, lsl #30 │ │ │ │ - subseq fp, r2, r0, lsl #30 │ │ │ │ - subseq fp, r2, r0, lsr #28 │ │ │ │ + subseq lr, r1, ip, asr #25 │ │ │ │ + subseq r8, r1, ip, asr #23 │ │ │ │ + subseq fp, r2, r8, lsl pc │ │ │ │ + subseq fp, r2, r0, lsl pc │ │ │ │ + subseq fp, r2, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 2f61b0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f6eb0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #104] @ 2f6ed0 │ │ │ │ ldr r2, [pc, #104] @ 2f6ed4 │ │ │ │ ldr r1, [pc, #104] @ 2f6ed8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6eb0 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -284510,40 +284510,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r4, ip, lsr r8 │ │ │ │ - subseq r1, r2, r4, lsr r1 │ │ │ │ - subseq r1, r2, ip, asr #2 │ │ │ │ + rsbeq r3, r4, ip, asr #16 │ │ │ │ + subseq r1, r2, r4, asr #2 │ │ │ │ + subseq r1, r2, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 2f61b0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f6f70 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #120] @ 2f6f90 │ │ │ │ ldr r2, [pc, #120] @ 2f6f94 │ │ │ │ ldr r1, [pc, #120] @ 2f6f98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6f70 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -284558,17 +284558,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r4, ip, lsl #15 │ │ │ │ - subseq r1, r2, r4, lsl #1 │ │ │ │ - @ instruction: 0x0052109c │ │ │ │ + @ instruction: 0x0064379c │ │ │ │ + @ instruction: 0x00521094 │ │ │ │ + subseq r1, r2, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -284591,25 +284591,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f61b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f706c │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #108] @ 2f708c │ │ │ │ ldr r2, [pc, #108] @ 2f7090 │ │ │ │ ldr r1, [pc, #108] @ 2f7094 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f706c │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -284621,17 +284621,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r4, r4, lsl #13 │ │ │ │ - subseq r0, r2, ip, ror pc │ │ │ │ - @ instruction: 0x00520f94 │ │ │ │ + @ instruction: 0x00643694 │ │ │ │ + subseq r0, r2, ip, lsl #31 │ │ │ │ + subseq r0, r2, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -284642,25 +284642,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f61b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f712c │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #136] @ 2f7174 │ │ │ │ ldr r2, [pc, #136] @ 2f7178 │ │ │ │ ldr r1, [pc, #136] @ 2f717c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f712c │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -284679,17 +284679,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq r3, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrheq r0, [r2], #-224 @ 0xffffff20 │ │ │ │ - subseq r0, r2, r4, asr #29 │ │ │ │ + rsbeq r3, r4, r8, asr #11 │ │ │ │ + subseq r0, r2, r0, asr #29 │ │ │ │ + ldrsbeq r0, [r2], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -284712,25 +284712,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f61b0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f7270 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #180] @ 2f72b8 │ │ │ │ ldr r2, [pc, #180] @ 2f72bc │ │ │ │ ldr r1, [pc, #180] @ 2f72c0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f7264 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2f7290 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -284760,17 +284760,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r3, r4, r0, lsr #9 │ │ │ │ - @ instruction: 0x00520d98 │ │ │ │ - ldrheq r0, [r2], #-208 @ 0xffffff30 │ │ │ │ + strheq r3, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + subseq r0, r2, r8, lsr #27 │ │ │ │ + subseq r0, r2, r0, asr #27 │ │ │ │ │ │ │ │ 002f72c4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f72c8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -284783,18 +284783,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 2f7300 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 7cc3b8 │ │ │ │ - subseq fp, r2, r4, lsl #19 │ │ │ │ - @ instruction: 0x00643494 │ │ │ │ - subseq fp, r2, ip, asr r9 │ │ │ │ + b 7cc3c8 │ │ │ │ + @ instruction: 0x0052b994 │ │ │ │ + rsbeq r3, r4, r4, lsr #9 │ │ │ │ + subseq fp, r2, ip, ror #18 │ │ │ │ │ │ │ │ 002f7304 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 2f7364 │ │ │ │ @@ -284804,26 +284804,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r3, r4, r0, asr r4 │ │ │ │ - subseq fp, r2, ip, lsr r9 │ │ │ │ - subseq fp, r2, r4, lsl r9 │ │ │ │ + rsbeq r3, r4, r0, ror #8 │ │ │ │ + subseq fp, r2, ip, asr #18 │ │ │ │ + subseq fp, r2, r4, lsr #18 │ │ │ │ │ │ │ │ 002f7370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 2f73d0 │ │ │ │ @@ -284833,58 +284833,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r3, r4, r4, ror #7 │ │ │ │ - ldrsbeq fp, [r2], #-128 @ 0xffffff80 │ │ │ │ - subseq fp, r2, r8, lsr #17 │ │ │ │ + strdeq r3, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + subseq fp, r2, r0, ror #17 │ │ │ │ + ldrheq fp, [r2], #-136 @ 0xffffff78 │ │ │ │ │ │ │ │ 002f73dc : │ │ │ │ ldr r3, [pc, #36] @ 2f7408 │ │ │ │ ldr ip, [pc, #36] @ 2f740c │ │ │ │ ldr r1, [pc, #36] @ 2f7410 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 7cc3b8 │ │ │ │ - @ instruction: 0x00643390 │ │ │ │ - subseq fp, r2, r4, ror r8 │ │ │ │ - subseq fp, r2, r0, asr r8 │ │ │ │ + b 7cc3c8 │ │ │ │ + rsbeq r3, r4, r0, lsr #7 │ │ │ │ + subseq fp, r2, r4, lsl #17 │ │ │ │ + subseq fp, r2, r0, ror #16 │ │ │ │ │ │ │ │ 002f7414 : │ │ │ │ ldr r3, [pc, #36] @ 2f7440 │ │ │ │ ldr ip, [pc, #36] @ 2f7444 │ │ │ │ ldr r1, [pc, #36] @ 2f7448 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 7cc3b8 │ │ │ │ - rsbeq r3, r4, r8, asr r3 │ │ │ │ - subseq fp, r2, ip, lsr r8 │ │ │ │ - subseq fp, r2, r8, lsl r8 │ │ │ │ + b 7cc3c8 │ │ │ │ + rsbeq r3, r4, r8, ror #6 │ │ │ │ + subseq fp, r2, ip, asr #16 │ │ │ │ + subseq fp, r2, r8, lsr #16 │ │ │ │ │ │ │ │ 002f744c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f7454 : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -284896,15 +284896,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f7468 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f747c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r0, sl, r8, lsr #3 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -284939,15 +284939,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 543760 │ │ │ │ + bl 543770 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -284986,15 +284986,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c14b8 │ │ │ │ + bl 7c14c8 │ │ │ │ b 2f75ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 2f7924 │ │ │ │ ldr r2, [pc, #804] @ 2f7928 │ │ │ │ @@ -285002,15 +285002,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r8, [pc, #772] @ 2f7930 │ │ │ │ ldr ip, [pc, #772] @ 2f7934 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -285023,28 +285023,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #696] @ 2f7938 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -285071,15 +285071,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 2f7784 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 7c134c │ │ │ │ + bl 7c135c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f7900 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 2f78ac │ │ │ │ ldr r2, [pc, #500] @ 2f794c │ │ │ │ @@ -285179,15 +285179,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 2f795c │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ b 2f76e4 │ │ │ │ ldr r3, [pc, #88] @ 2f7960 │ │ │ │ @@ -285195,32 +285195,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 2f7968 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f796c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r4, r4, lsl r2 │ │ │ │ - subseq fp, r2, r8, lsl #13 │ │ │ │ - @ instruction: 0x0052b69c │ │ │ │ + rsbeq r3, r4, r4, lsr #4 │ │ │ │ + @ instruction: 0x0052b698 │ │ │ │ + subseq fp, r2, ip, lsr #13 │ │ │ │ rsbeq pc, r9, r8, ror #31 │ │ │ │ - subseq fp, r2, r8, lsl #13 │ │ │ │ - subseq fp, r2, ip, asr #12 │ │ │ │ - subseq ip, ip, r0, lsl pc │ │ │ │ - subseq fp, r2, ip, ror r5 │ │ │ │ - @ instruction: 0x00541f90 │ │ │ │ - subseq fp, r2, r4, asr #11 │ │ │ │ + @ instruction: 0x0052b698 │ │ │ │ + subseq fp, r2, ip, asr r6 │ │ │ │ + subseq ip, ip, r0, lsr #30 │ │ │ │ + subseq fp, r2, ip, lsl #11 │ │ │ │ + subseq r1, r4, r0, lsr #31 │ │ │ │ + ldrsbeq fp, [r2], #-84 @ 0xffffffac │ │ │ │ bge feda2400 <__bss_end__@@Base+0xfe2c1684> │ │ │ │ rsbeq pc, r9, r0, asr #29 │ │ │ │ - subseq fp, r2, r8, lsl #10 │ │ │ │ + subseq fp, r2, r8, lsl r5 │ │ │ │ + subseq fp, r2, r0, lsr #8 │ │ │ │ subseq fp, r2, r0, lsl r4 │ │ │ │ - subseq fp, r2, r0, lsl #8 │ │ │ │ - rsbeq r2, r4, r0, lsl pc │ │ │ │ - subseq fp, r2, r0, lsl #7 │ │ │ │ - subseq r8, fp, r0, asr sp │ │ │ │ + rsbeq r2, r4, r0, lsr #30 │ │ │ │ + @ instruction: 0x0052b390 │ │ │ │ + subseq r8, fp, r0, ror #26 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 2f7a4c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -285229,25 +285229,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 2f7a50 │ │ │ │ ldr r1, [pc, #180] @ 2f7a54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #160] @ 2f7a58 │ │ │ │ ldr r1, [pc, #160] @ 2f7a5c │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #128] @ 2f7a60 │ │ │ │ ldr r3, [pc, #128] @ 2f7a64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 2f7a68 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -285261,31 +285261,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 2f7a70 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r1, [pc, #60] @ 2f7a74 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - @ instruction: 0x00642e94 │ │ │ │ - subseq r2, r1, r8, asr #4 │ │ │ │ - subseq sp, r8, r0, asr sp │ │ │ │ - subseq sp, r1, r8, ror pc │ │ │ │ - subseq r7, r1, r8, ror lr │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r2, r4, r4, lsr #29 │ │ │ │ + subseq r2, r1, r8, asr r2 │ │ │ │ + subseq sp, r8, r0, ror #26 │ │ │ │ + subseq sp, r1, r8, lsl #31 │ │ │ │ + subseq r7, r1, r8, lsl #29 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - ldrsheq fp, [r2], #-36 @ 0xffffffdc │ │ │ │ + subseq fp, r2, r4, lsl #6 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ ldrdeq sl, [pc], #-224 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -285294,28 +285294,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f7ae8 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c14b8 │ │ │ │ + bl 7c14c8 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543530 │ │ │ │ + bl 543540 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -285402,15 +285402,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 2f7cc8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 2f7480 │ │ │ │ b 2f7c88 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 1e154c │ │ │ │ @@ -285418,25 +285418,25 @@ │ │ │ │ beq 2f7cb0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f7c74 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c1218 │ │ │ │ + bl 7c1228 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 2f7c74 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e154c │ │ │ │ - ldrdeq r2, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - subseq fp, r2, r4, asr #32 │ │ │ │ - subseq fp, r2, r8, asr r0 │ │ │ │ + rsbeq r2, r4, r0, ror #23 │ │ │ │ + subseq fp, r2, r4, asr r0 │ │ │ │ + subseq fp, r2, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -285515,15 +285515,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 2f7ec0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 2f7e5c │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -285550,19 +285550,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 543760 │ │ │ │ + bl 543770 │ │ │ │ b 2f7e54 │ │ │ │ - rsbeq r2, r4, ip, lsl #20 │ │ │ │ - subseq sl, r2, ip, ror lr │ │ │ │ - @ instruction: 0x0052ae90 │ │ │ │ + rsbeq r2, r4, ip, lsl sl │ │ │ │ + subseq sl, r2, ip, lsl #29 │ │ │ │ + subseq sl, r2, r0, lsr #29 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -285604,21 +285604,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 44a43c │ │ │ │ pop {r4, lr} │ │ │ │ b 449e80 │ │ │ │ ldr r0, [pc, #28] @ 2f7fa0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f7f50 │ │ │ │ rsbseq r3, r1, r8, lsl #10 │ │ │ │ rsbseq r3, ip, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbseq r3, ip, ip, lsl fp │ │ │ │ - subseq sl, r2, r8, lsr #27 │ │ │ │ + ldrheq sl, [r2], #-216 @ 0xffffff28 │ │ │ │ │ │ │ │ 002f7fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -285627,31 +285627,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2f8004 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r3, [r2], #-12 │ │ │ │ + subseq r3, r2, ip, asr #1 │ │ │ │ strdeq pc, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f8020 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrdeq pc, [r9], #-108 @ 0xffffff94 @ │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 2f80dc │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -285681,15 +285681,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 2f80f4 │ │ │ │ ldr r0, [pc, #84] @ 2f80f8 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 44a63c │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 44a63c │ │ │ │ pop {r4, lr} │ │ │ │ @@ -285697,16 +285697,16 @@ │ │ │ │ b 449ee4 │ │ │ │ rsbseq r3, r1, r4, asr #7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - strheq r2, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x0052ac9c │ │ │ │ + rsbeq r2, r4, ip, asr #15 │ │ │ │ + subseq sl, r2, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 2f81a4 │ │ │ │ ldr r6, [pc, #144] @ 2f81a8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -285715,106 +285715,106 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #104] @ 2f81b0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r2, [pc, #56] @ 2f81b4 │ │ │ │ ldr r1, [pc, #56] @ 2f81b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2a78ec │ │ │ │ - rsbeq r2, r4, r0, asr r7 │ │ │ │ - subseq sl, r2, r0, ror ip │ │ │ │ - subseq sl, r2, r0, asr #24 │ │ │ │ + rsbeq r2, r4, r0, ror #14 │ │ │ │ + subseq sl, r2, r0, lsl #25 │ │ │ │ + subseq sl, r2, r0, asr ip │ │ │ │ rsbeq pc, r9, r8, lsr #11 │ │ │ │ - subseq r0, r2, r8, lsr #8 │ │ │ │ - subseq r0, r2, ip, lsr r4 │ │ │ │ + subseq r0, r2, r8, lsr r4 │ │ │ │ + subseq r0, r2, ip, asr #8 │ │ │ │ │ │ │ │ 002f81bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f827c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r7, [pc, #148] @ 2f8280 │ │ │ │ ldr r6, [pc, #148] @ 2f8284 │ │ │ │ ldr r5, [pc, #148] @ 2f8288 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 2f828c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #104] @ 2f8290 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2a7da4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a7624 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrheq sl, [r2], #-184 @ 0xffffff48 │ │ │ │ - rsbeq r2, r4, r4, ror r6 │ │ │ │ - subseq r0, r2, ip, lsr #7 │ │ │ │ - subseq r0, r2, r0, asr #7 │ │ │ │ + subseq sl, r2, r8, asr #23 │ │ │ │ + rsbeq r2, r4, r4, lsl #13 │ │ │ │ + ldrheq r0, [r2], #-60 @ 0xffffffc4 │ │ │ │ + ldrsbeq r0, [r2], #-48 @ 0xffffffd0 │ │ │ │ rsbseq r3, r1, r0, ror #3 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 2f82a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a40 │ │ │ │ + b 588a50 │ │ │ │ strheq pc, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 2f87e0 │ │ │ │ @@ -285859,15 +285859,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 6e1ca4 │ │ │ │ + bl 6e1cb4 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 2f84dc │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -285899,15 +285899,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e163c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7c11f8 │ │ │ │ + bl 7c1208 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2f85c4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f831c │ │ │ │ @@ -285929,15 +285929,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 2f84a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c128c │ │ │ │ + bl 7c129c │ │ │ │ bl 1e1f6c │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 2f8488 │ │ │ │ ldr r2, [pc, #836] @ 2f87f4 │ │ │ │ @@ -286012,15 +286012,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 2f8450 │ │ │ │ ldr r1, [pc, #572] @ 2f8808 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e1cf0 │ │ │ │ + bl 7e1d00 │ │ │ │ b 2f8424 │ │ │ │ ldr r2, [pc, #548] @ 2f880c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f83ec │ │ │ │ ldr r2, [pc, #532] @ 2f8810 │ │ │ │ @@ -286038,23 +286038,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 2f8818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f83ec │ │ │ │ ldr r2, [pc, #424] @ 2f881c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f84fc │ │ │ │ @@ -286073,23 +286073,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2f8820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f84fc │ │ │ │ ldr r3, [pc, #296] @ 2f8824 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 2f8574 │ │ │ │ ldr r3, [pc, #256] @ 2f8810 │ │ │ │ @@ -286104,42 +286104,42 @@ │ │ │ │ beq 2f87a8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 2f8828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f8574 │ │ │ │ ldr r0, [pc, #184] @ 2f882c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f83ec │ │ │ │ ldr r0, [pc, #156] @ 2f8830 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f84fc │ │ │ │ ldr r0, [pc, #132] @ 2f8834 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f8574 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 2f8838 │ │ │ │ ldr r1, [pc, #112] @ 2f883c │ │ │ │ ldr r0, [pc, #112] @ 2f8840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -286149,32 +286149,32 @@ │ │ │ │ rsbseq r3, r1, r0, lsr r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r3, r1, ip, lsl r1 │ │ │ │ ldrsbeq r3, [r1], #-0 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r1, r4, asr #30 │ │ │ │ ldrsheq r2, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r4, r8, ror #6 │ │ │ │ - ldrsheq sl, [r2], #-124 @ 0xffffff84 │ │ │ │ - subseq r6, sl, ip, lsr #14 │ │ │ │ + rsbeq r2, r4, r8, ror r3 │ │ │ │ + subseq sl, r2, ip, lsl #16 │ │ │ │ + subseq r6, sl, ip, lsr r7 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq sl, [r2], #-132 @ 0xffffff7c │ │ │ │ + subseq sl, r2, r4, lsl #18 │ │ │ │ muleq r0, r8, fp │ │ │ │ - subseq sl, r2, r0, ror r7 │ │ │ │ + subseq sl, r2, r0, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x0052a69c │ │ │ │ - subseq sl, r2, r0, asr #16 │ │ │ │ - subseq sl, r2, r8, asr #14 │ │ │ │ - subseq sl, r2, r0, lsl #13 │ │ │ │ - rsbeq r2, r4, r0, asr #2 │ │ │ │ - ldrsbeq sl, [r2], #-84 @ 0xffffffac │ │ │ │ - subseq sl, r2, r8, ror #11 │ │ │ │ + subseq sl, r2, ip, lsr #13 │ │ │ │ + subseq sl, r2, r0, asr r8 │ │ │ │ + subseq sl, r2, r8, asr r7 │ │ │ │ + @ instruction: 0x0052a690 │ │ │ │ + rsbeq r2, r4, r0, asr r1 │ │ │ │ + subseq sl, r2, r4, ror #11 │ │ │ │ + ldrsheq sl, [r2], #-88 @ 0xffffffa8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 2f892c │ │ │ │ mov r8, r1 │ │ │ │ @@ -286191,30 +286191,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e18d8 │ │ │ │ + bl 6e18e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f88c4 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 2f88d4 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 2f8898 │ │ │ │ cmn r0, #4 │ │ │ │ beq 2f8898 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f88e8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e1ca4 │ │ │ │ + bl 6e1cb4 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 2f8934 │ │ │ │ ldr r3, [pc, #60] @ 2f8930 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -286242,41 +286242,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #96] @ 2f89dc │ │ │ │ ldr r1, [pc, #96] @ 2f89e0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq r1, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r1, r1, r0, lsl #5 │ │ │ │ - subseq ip, r8, ip, lsl #27 │ │ │ │ + rsbeq r1, r4, r8, asr #31 │ │ │ │ + @ instruction: 0x00511290 │ │ │ │ + @ instruction: 0x0058cd9c │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ strheq r9, [pc], #-244 @ │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 2f8a08 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -286293,17 +286293,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f8a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r4, r8, ror #29 │ │ │ │ - subseq sl, r2, ip, ror r3 │ │ │ │ - subseq sl, r2, r8, ror #11 │ │ │ │ + strdeq r1, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + subseq sl, r2, ip, lsl #7 │ │ │ │ + ldrsheq sl, [r2], #-88 @ 0xffffffa8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 2f8bfc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -286315,15 +286315,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f8bd8 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c14b8 │ │ │ │ + bl 7c14c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f8ae4 │ │ │ │ ldr r2, [pc, #352] @ 2f8c08 │ │ │ │ ldr r3, [pc, #340] @ 2f8c00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -286344,29 +286344,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f8b44 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r2, [pc, #252] @ 2f8c10 │ │ │ │ ldr r3, [pc, #232] @ 2f8c00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f8bd4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r3, [pc, #200] @ 2f8c14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8af8 │ │ │ │ ldr r3, [pc, #184] @ 2f8c18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -286381,27 +286381,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2f8c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f8af8 │ │ │ │ ldr r0, [pc, #92] @ 2f8c24 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f8af8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2f8c28 │ │ │ │ ldr r1, [pc, #72] @ 2f8c2c │ │ │ │ ldr r0, [pc, #72] @ 2f8c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -286414,19 +286414,19 @@ │ │ │ │ rsbseq r2, r1, ip, ror r9 │ │ │ │ rsbseq r2, r1, ip, asr #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r1, r0, ror #17 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x0052a49c │ │ │ │ - ldrsbeq sl, [r2], #-68 @ 0xffffffbc │ │ │ │ - rsbeq r1, r4, r8, lsr #26 │ │ │ │ - ldrheq sl, [r2], #-28 @ 0xffffffe4 │ │ │ │ - subseq sl, r2, r4, asr r4 │ │ │ │ + subseq sl, r2, ip, lsr #9 │ │ │ │ + subseq sl, r2, r4, ror #9 │ │ │ │ + rsbeq r1, r4, r8, lsr sp │ │ │ │ + subseq sl, r2, ip, asr #3 │ │ │ │ + subseq sl, r2, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 2f9070 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 2f9074 │ │ │ │ @@ -286442,39 +286442,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 2f9080 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #1000] @ 2f9084 │ │ │ │ ldr r1, [pc, #1000] @ 2f9088 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 2f908c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 1e3034 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e2080 │ │ │ │ + bl 6e2090 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2f8e40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f8844 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -286520,27 +286520,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 2f90a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2f8dfc │ │ │ │ ldr r3, [pc, #716] @ 2f90a4 │ │ │ │ ldr ip, [pc, #716] @ 2f90a8 │ │ │ │ ldr r1, [pc, #716] @ 2f90ac │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 2f90b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #688] @ 2f90b4 │ │ │ │ ldr r3, [pc, #624] @ 2f9078 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -286558,53 +286558,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 2f90bc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 2f90c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2f8dfc │ │ │ │ ldr r3, [pc, #596] @ 2f90c4 │ │ │ │ ldr ip, [pc, #596] @ 2f90c8 │ │ │ │ ldr r1, [pc, #596] @ 2f90cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 2f90d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 2f8dfc │ │ │ │ ldr r2, [pc, #564] @ 2f90d4 │ │ │ │ ldr r1, [pc, #564] @ 2f90d8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 6e25cc │ │ │ │ + bl 6e25dc │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 2f90dc │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 53cda4 │ │ │ │ + bl 53cdb4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 2a78ec │ │ │ │ b 2f8dfc │ │ │ │ ldr r2, [pc, #460] @ 2f90e0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -286624,27 +286624,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f90ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f8d40 │ │ │ │ ldr r3, [pc, #328] @ 2f90f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8d8c │ │ │ │ ldr r3, [pc, #296] @ 2f90e4 │ │ │ │ @@ -286660,80 +286660,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f90f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2f8d8c │ │ │ │ ldr r0, [pc, #196] @ 2f90f8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f8d40 │ │ │ │ ldr r0, [pc, #172] @ 2f90fc │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2f8d8c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strheq r1, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r1, r4, ip, asr #25 │ │ │ │ @ instruction: 0x00712798 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sl, r2, r8, ror r4 │ │ │ │ - subseq sl, r2, r8, asr r4 │ │ │ │ - ldrsheq pc, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - subseq pc, r1, r0, lsl r9 @ │ │ │ │ + subseq sl, r2, r8, lsl #9 │ │ │ │ + subseq sl, r2, r8, ror #8 │ │ │ │ + subseq pc, r1, ip, lsl #18 │ │ │ │ + subseq pc, r1, r0, lsr #18 │ │ │ │ rsbseq r2, r1, ip, lsr r7 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, asr fp │ │ │ │ - subseq sl, r2, r4, asr r5 │ │ │ │ - subseq r9, r2, ip, ror #31 │ │ │ │ + rsbeq r1, r4, ip, ror #22 │ │ │ │ + subseq sl, r2, r4, ror #10 │ │ │ │ + ldrsheq r9, [r2], #-252 @ 0xffffff04 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - rsbeq r1, r4, r0, lsr fp │ │ │ │ - subseq sl, r2, ip, lsl r4 │ │ │ │ - ldrheq r9, [r2], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r1, r4, r0, asr #22 │ │ │ │ + subseq sl, r2, ip, lsr #8 │ │ │ │ + subseq r9, r2, ip, asr #31 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ ldrsheq r2, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq sl, r2, r8, asr #5 │ │ │ │ - subseq r9, r2, r4, asr pc │ │ │ │ + ldrsbeq sl, [r2], #-40 @ 0xffffffd8 │ │ │ │ + subseq r9, r2, r4, ror #30 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - @ instruction: 0x00641a94 │ │ │ │ - subseq sl, r2, r0, asr #7 │ │ │ │ - subseq r9, r2, r4, lsr #30 │ │ │ │ + rsbeq r1, r4, r4, lsr #21 │ │ │ │ + ldrsbeq sl, [r2], #-48 @ 0xffffffd0 │ │ │ │ + subseq r9, r2, r4, lsr pc │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - subseq sl, r2, r4, asr r4 │ │ │ │ + subseq sl, r2, r4, ror #8 │ │ │ │ andeq r2, r0, r0, lsl #24 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r2, r4, asr #3 │ │ │ │ + ldrsbeq sl, [r2], #-20 @ 0xffffffec │ │ │ │ andeq r2, r0, ip, ror #17 │ │ │ │ - subseq sl, r2, r4, asr r2 │ │ │ │ - subseq sl, r2, r4, ror r1 │ │ │ │ - subseq sl, r2, r8, ror #4 │ │ │ │ + subseq sl, r2, r4, ror #4 │ │ │ │ + subseq sl, r2, r4, lsl #3 │ │ │ │ + subseq sl, r2, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 2f9560 │ │ │ │ ldr r1, [pc, #1096] @ 2f9564 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286803,22 +286803,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 2f9584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 2f9294 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -286840,15 +286840,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f9520 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c129c │ │ │ │ + b 7c12ac │ │ │ │ ldr r1, [pc, #696] @ 2f958c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f9364 │ │ │ │ ldr r1, [pc, #660] @ 2f957c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -286863,23 +286863,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 2f9590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 2f94a8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9174 │ │ │ │ b 2f9370 │ │ │ │ @@ -286904,23 +286904,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f9598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9174 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9174 │ │ │ │ ldr r3, [pc, #408] @ 2f959c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -286939,48 +286939,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f95a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9174 │ │ │ │ ldr r3, [pc, #292] @ 2f95a4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 2f9370 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 2f95a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9348 │ │ │ │ ldr r3, [pc, #252] @ 2f95ac │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 2f9354 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 2f95b0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9254 │ │ │ │ ldr r2, [pc, #204] @ 2f95b4 │ │ │ │ ldr r3, [pc, #120] @ 2f9564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -286989,15 +286989,15 @@ │ │ │ │ bne 2f9520 │ │ │ │ ldr r0, [pc, #172] @ 2f95b8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 2f95bc │ │ │ │ ldr r3, [pc, #52] @ 2f9564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -287005,40 +287005,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f9520 │ │ │ │ ldr r0, [pc, #112] @ 2f95c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldrsbeq r2, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r2, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r1, r8, ror r2 │ │ │ │ - ldrdeq r1, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r1, r4, ip, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sl, r2, r8, ror r1 │ │ │ │ + subseq sl, r2, r8, lsl #3 │ │ │ │ rsbseq r2, r1, r8, asr r1 │ │ │ │ andeq r3, r0, ip, lsl #30 │ │ │ │ - subseq sl, r2, ip │ │ │ │ + subseq sl, r2, ip, lsl r0 │ │ │ │ andeq r3, r0, r0, lsr #20 │ │ │ │ - subseq sl, r2, r8, lsl r1 │ │ │ │ + subseq sl, r2, r8, lsr #2 │ │ │ │ andeq r1, r0, r0, rrx │ │ │ │ - subseq r9, r2, ip, ror #31 │ │ │ │ - rsbeq r1, r4, r6, lsr #8 │ │ │ │ - ldrsheq r9, [r2], #-228 @ 0xffffff1c │ │ │ │ - rsbeq r1, r4, r0, lsl r4 │ │ │ │ - subseq r9, r2, r4, asr #30 │ │ │ │ + ldrsheq r9, [r2], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r1, r4, r6, lsr r4 │ │ │ │ + subseq r9, r2, r4, lsl #30 │ │ │ │ + rsbeq r1, r4, r0, lsr #8 │ │ │ │ + subseq r9, r2, r4, asr pc │ │ │ │ rsbseq r1, r1, ip, lsl #30 │ │ │ │ - subseq sl, r2, ip, asr #32 │ │ │ │ + subseq sl, r2, ip, asr r0 │ │ │ │ rsbseq r1, r1, r8, asr #29 │ │ │ │ - subseq r9, r2, r0, ror #30 │ │ │ │ + subseq r9, r2, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 2f96b4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -287046,41 +287046,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 2f96b8 │ │ │ │ ldr r1, [pc, #200] @ 2f96bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #180] @ 2f96c0 │ │ │ │ ldr r1, [pc, #180] @ 2f96c4 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #140] @ 2f96c8 │ │ │ │ ldr r3, [pc, #140] @ 2f96cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a78ec │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a77ec │ │ │ │ mov r3, r4 │ │ │ │ @@ -287091,21 +287091,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r1, r4, r0, lsr r3 │ │ │ │ - ldrheq lr, [r1], #-244 @ 0xffffff0c │ │ │ │ + rsbeq r1, r4, r0, asr #6 │ │ │ │ subseq lr, r1, r4, asr #31 │ │ │ │ - subseq r9, r2, r8, asr #21 │ │ │ │ - subseq r9, r2, r8, ror #21 │ │ │ │ + ldrsbeq lr, [r1], #-244 @ 0xffffff0c │ │ │ │ + ldrsbeq r9, [r2], #-168 @ 0xffffff58 │ │ │ │ + ldrsheq r9, [r2], #-168 @ 0xffffff58 │ │ │ │ rsbeq lr, r9, ip, lsl r1 │ │ │ │ - subseq r9, r2, r8, ror #30 │ │ │ │ + subseq r9, r2, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 2f99bc │ │ │ │ ldr r1, [pc, #724] @ 2f99c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -287171,23 +287171,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 2f99e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 2f9970 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9734 │ │ │ │ b 2f9840 │ │ │ │ @@ -287212,23 +287212,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f99e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9734 │ │ │ │ ldr r3, [pc, #292] @ 2f99ec │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 2f9840 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -287254,67 +287254,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f99f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9734 │ │ │ │ ldr r0, [pc, #144] @ 2f99f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9818 │ │ │ │ ldr r3, [pc, #132] @ 2f99fc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 2f9824 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 2f9a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9734 │ │ │ │ ldr r0, [pc, #92] @ 2f9a04 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9734 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r1, ip, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, r1, ip, ror #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq r1, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r1, r4, lr, asr r1 │ │ │ │ + rsbeq r1, r4, lr, ror #2 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r2, r8, lsr #27 │ │ │ │ + ldrheq r9, [r2], #-216 @ 0xffffff28 │ │ │ │ andeq r3, r0, r0, lsr #20 │ │ │ │ - subseq r9, r2, r8, asr #24 │ │ │ │ - rsbeq r1, r4, pc, lsl r0 │ │ │ │ + subseq r9, r2, r8, asr ip │ │ │ │ + rsbeq r1, r4, pc, lsr #32 │ │ │ │ @ instruction: 0x00000fb8 │ │ │ │ - ldrsbeq r9, [r2], #-200 @ 0xffffff38 │ │ │ │ - @ instruction: 0x00529c94 │ │ │ │ - rsbeq r0, r4, ip, ror pc │ │ │ │ subseq r9, r2, r8, ror #25 │ │ │ │ - ldrheq r9, [r2], #-176 @ 0xffffff50 │ │ │ │ + subseq r9, r2, r4, lsr #25 │ │ │ │ + rsbeq r0, r4, ip, lsl #31 │ │ │ │ + ldrsheq r9, [r2], #-200 @ 0xffffff38 │ │ │ │ + subseq r9, r2, r0, asr #23 │ │ │ │ ldr r0, [pc, #4] @ 2f9a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strheq sp, [r9], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 2f9aa4 │ │ │ │ ldr r2, [pc, #116] @ 2f9aa8 │ │ │ │ @@ -287322,40 +287322,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #84] @ 2f9ab0 │ │ │ │ ldr r1, [pc, #84] @ 2f9ab4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f7fa4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3548d0 │ │ │ │ - @ instruction: 0x00640f90 │ │ │ │ - subseq r9, r2, ip, lsl #25 │ │ │ │ - subseq r9, r2, r0, lsr #25 │ │ │ │ - subseq r0, r1, r0, lsl #3 │ │ │ │ - subseq fp, r8, ip, lsl #25 │ │ │ │ + rsbeq r0, r4, r0, lsr #31 │ │ │ │ + @ instruction: 0x00529c9c │ │ │ │ + ldrheq r9, [r2], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x00510190 │ │ │ │ + @ instruction: 0x0058bc9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 2f9b98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -287363,31 +287363,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 2f9b9c │ │ │ │ ldr r1, [pc, #184] @ 2f9ba0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #164] @ 2f9ba4 │ │ │ │ ldr r1, [pc, #164] @ 2f9ba8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #132] @ 2f9bac │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #112] @ 2f9bb0 │ │ │ │ ldr r1, [pc, #112] @ 2f9bb4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 2f9bb8 │ │ │ │ @@ -287404,26 +287404,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r0, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r0, r1, r0, lsl #2 │ │ │ │ - subseq fp, r8, r8, lsl #24 │ │ │ │ - subseq fp, r1, r8, lsr #28 │ │ │ │ - subseq r5, r1, r8, lsr #26 │ │ │ │ + rsbeq r0, r4, r8, lsl #30 │ │ │ │ + subseq r0, r1, r0, lsl r1 │ │ │ │ + subseq fp, r8, r8, lsl ip │ │ │ │ + subseq fp, r1, r8, lsr lr │ │ │ │ + subseq r5, r1, r8, lsr sp │ │ │ │ rsbeq r8, pc, r0, ror lr @ │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ rsbeq sp, r9, r8, asr ip │ │ │ │ ldr r0, [pc, #4] @ 2f9bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq sp, r9, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -287496,25 +287496,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #124] @ 2f9d90 │ │ │ │ ldr r1, [pc, #124] @ 2f9d94 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #92] @ 2f9d98 │ │ │ │ ldr r1, [pc, #92] @ 2f9d9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2f9da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -287527,19 +287527,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, r4, r0, lsr #26 │ │ │ │ - @ instruction: 0x0052329c │ │ │ │ - ldrheq r3, [r2], #-32 @ 0xffffffe0 │ │ │ │ - subseq pc, r0, ip, asr #29 │ │ │ │ - ldrsbeq fp, [r8], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r0, r4, r0, lsr sp │ │ │ │ + subseq r3, r2, ip, lsr #5 │ │ │ │ + subseq r3, r2, r0, asr #5 │ │ │ │ + ldrsbeq pc, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + subseq fp, r8, r8, ror #19 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -287551,50 +287551,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 2f9e60 │ │ │ │ ldr r1, [pc, #140] @ 2f9e64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 582534 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #104] @ 2f9e68 │ │ │ │ ldr r1, [pc, #104] @ 2f9e6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #84] @ 2f9e70 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f9e74 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, r4, r0, asr ip │ │ │ │ - subseq r9, r2, ip, lsl r9 │ │ │ │ - subseq r9, r2, r8, lsr #18 │ │ │ │ - @ instruction: 0x00523194 │ │ │ │ - @ instruction: 0x00524290 │ │ │ │ - ldrsheq r9, [r2], #-132 @ 0xffffff7c │ │ │ │ + rsbeq r0, r4, r0, ror #24 │ │ │ │ + subseq r9, r2, ip, lsr #18 │ │ │ │ + subseq r9, r2, r8, lsr r9 │ │ │ │ + subseq r3, r2, r4, lsr #3 │ │ │ │ + subseq r4, r2, r0, lsr #5 │ │ │ │ + subseq r9, r2, r4, lsl #18 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 2fa018 │ │ │ │ mov r6, r1 │ │ │ │ @@ -287611,27 +287611,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 2fa028 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #332] @ 2fa02c │ │ │ │ ldr r1, [pc, #332] @ 2fa030 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 2fa034 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #296] @ 2fa038 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f9f7c │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -287676,45 +287676,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2fa04c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9f1c │ │ │ │ ldr r0, [pc, #76] @ 2fa050 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2f9f1c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r4, ip, ror fp │ │ │ │ + rsbeq r0, r4, ip, lsl #23 │ │ │ │ rsbseq r1, r1, r0, asr r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ + subseq r9, r2, r8, asr #16 │ │ │ │ subseq r9, r2, r8, lsr r8 │ │ │ │ - subseq r9, r2, r8, lsr #16 │ │ │ │ - ldrsheq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - subseq fp, r8, r4, lsl #16 │ │ │ │ + subseq pc, r0, r8, lsl #26 │ │ │ │ + subseq fp, r8, r4, lsl r8 │ │ │ │ ldrsheq r1, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrheq r1, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r2, ip, lsr #14 │ │ │ │ - subseq r9, r2, r4, asr #14 │ │ │ │ + subseq r9, r2, ip, lsr r7 │ │ │ │ + subseq r9, r2, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 2fa214 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -287729,15 +287729,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 2fa224 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #368] @ 2fa228 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 2fa118 │ │ │ │ ldr r2, [pc, #348] @ 2fa22c │ │ │ │ @@ -287745,15 +287745,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #316] @ 2fa234 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -287796,52 +287796,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2fa248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 2fa110 │ │ │ │ ldr r0, [pc, #88] @ 2fa24c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 2fa110 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r4, r4, lsr #19 │ │ │ │ + strheq r0, [r4], #-148 @ 0xffffff6c @ │ │ │ │ rsbseq r1, r1, r4, ror r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r9, r2, r0, asr r6 │ │ │ │ subseq r9, r2, r0, ror #12 │ │ │ │ + subseq r9, r2, r0, ror r6 │ │ │ │ rsbseq r1, r1, r0, asr #6 │ │ │ │ - subseq pc, r0, ip, lsl #22 │ │ │ │ - subseq fp, r8, ip, lsl #12 │ │ │ │ + subseq pc, r0, ip, lsl fp @ │ │ │ │ + subseq fp, r8, ip, lsl r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsbeq r1, [r1], #-36 @ 0xffffffdc @ │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x00529594 │ │ │ │ - subseq r9, r2, r0, lsr #11 │ │ │ │ + subseq r9, r2, r4, lsr #11 │ │ │ │ + ldrheq r9, [r2], #-80 @ 0xffffffb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 2fa7b0 │ │ │ │ ldr lr, [pc, #1352] @ 2fa7b4 │ │ │ │ ldr ip, [pc, #1352] @ 2fa7b8 │ │ │ │ @@ -287857,15 +287857,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #1292] @ 2fa7c4 │ │ │ │ ldr r6, [pc, #1292] @ 2fa7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 2fa5c0 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -287877,15 +287877,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #1232] @ 2fa7d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fa694 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 2fa7dc │ │ │ │ @@ -287917,15 +287917,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #1072] @ 2fa7d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa314 │ │ │ │ ldr r3, [pc, #1072] @ 2fa7ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -287946,15 +287946,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #988] @ 2fa7f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 2fa7fc │ │ │ │ add r0, pc, r0 │ │ │ │ b 2fa4e8 │ │ │ │ ldr r3, [pc, #972] @ 2fa800 │ │ │ │ @@ -287965,15 +287965,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #880] @ 2fa7d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa314 │ │ │ │ ldr r3, [pc, #880] @ 2fa7ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -287994,39 +287994,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #816] @ 2fa80c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2fa810 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa314 │ │ │ │ ldr r3, [pc, #780] @ 2fa814 │ │ │ │ ldr r2, [pc, #780] @ 2fa818 │ │ │ │ ldr r1, [pc, #780] @ 2fa81c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #668] @ 2fa7d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa314 │ │ │ │ ldr r3, [pc, #668] @ 2fa7ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -288047,15 +288047,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #624] @ 2fa820 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2fa824 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2fa4e8 │ │ │ │ ldr ip, [pc, #608] @ 2fa828 │ │ │ │ @@ -288064,15 +288064,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #484] @ 2fa7d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fa608 │ │ │ │ mvn r0, #0 │ │ │ │ b 2fa318 │ │ │ │ @@ -288095,25 +288095,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #452] @ 2fa834 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 2fa838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa600 │ │ │ │ ldr r3, [pc, #336] @ 2fa7ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fa314 │ │ │ │ ldr r3, [pc, #320] @ 2fa7f0 │ │ │ │ @@ -288130,109 +288130,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #320] @ 2fa83c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2fa840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa314 │ │ │ │ ldr r2, [pc, #284] @ 2fa844 │ │ │ │ ldr r0, [pc, #284] @ 2fa848 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa600 │ │ │ │ ldr r2, [pc, #264] @ 2fa84c │ │ │ │ ldr r0, [pc, #264] @ 2fa850 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa314 │ │ │ │ ldr r2, [pc, #244] @ 2fa854 │ │ │ │ ldr r0, [pc, #244] @ 2fa858 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa314 │ │ │ │ ldr r2, [pc, #224] @ 2fa85c │ │ │ │ ldr r0, [pc, #224] @ 2fa860 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa314 │ │ │ │ ldr r2, [pc, #204] @ 2fa864 │ │ │ │ ldr r0, [pc, #204] @ 2fa868 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa314 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r4, r4, lsr #15 │ │ │ │ + strheq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ rsbseq r1, r1, r0, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r9, r2, ip, asr r4 │ │ │ │ subseq r9, r2, ip, ror #8 │ │ │ │ - rsbeq r0, r4, r0, asr r7 │ │ │ │ + subseq r9, r2, ip, ror r4 │ │ │ │ + rsbeq r0, r4, r0, ror #14 │ │ │ │ rsbseq r1, r1, r8, lsr r1 │ │ │ │ - rsbeq r0, r4, r0, lsr r7 │ │ │ │ - ldrsheq pc, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - subseq fp, r8, r4, lsl #8 │ │ │ │ + rsbeq r0, r4, r0, asr #14 │ │ │ │ + subseq pc, r0, r8, lsl #18 │ │ │ │ + subseq fp, r8, r4, lsl r4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsbeq r1, [r1], #-4 @ │ │ │ │ - @ instruction: 0x00640690 │ │ │ │ - subseq pc, r0, r8, asr r8 @ │ │ │ │ - subseq fp, r8, r4, ror #6 │ │ │ │ + rsbeq r0, r4, r0, lsr #13 │ │ │ │ + subseq pc, r0, r8, ror #16 │ │ │ │ + subseq fp, r8, r4, ror r3 │ │ │ │ andeq r2, r0, r0, asr r7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq r9, [r2], #-56 @ 0xffffffc8 │ │ │ │ - @ instruction: 0x00529390 │ │ │ │ - ldrdeq r0, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0050f79c │ │ │ │ - @ instruction: 0x0058b29c │ │ │ │ - subseq r9, r2, r0, lsl #6 │ │ │ │ - ldrsbeq r9, [r2], #-32 @ 0xffffffe0 │ │ │ │ - rsbeq r0, r4, r4, lsl #10 │ │ │ │ - subseq pc, r0, r8, asr #13 │ │ │ │ - subseq fp, r8, r8, asr #3 │ │ │ │ - subseq r9, r2, r4, asr r2 │ │ │ │ - ldrsheq r9, [r2], #-28 @ 0xffffffe4 │ │ │ │ - rsbeq r0, r4, r4, asr #8 │ │ │ │ - subseq pc, r0, ip, lsl #12 │ │ │ │ - subseq fp, r8, r8, lsl r1 │ │ │ │ - ldrheq r9, [r2], #-24 @ 0xffffffe8 │ │ │ │ - subseq r9, r2, ip, lsr #2 │ │ │ │ - subseq r9, r2, r0, lsr #2 │ │ │ │ - subseq r9, r2, r0, lsr #1 │ │ │ │ - subseq r9, r2, r0, lsl #2 │ │ │ │ - ldrheq r9, [r2], #-12 │ │ │ │ - ldrsbeq r9, [r2], #-8 │ │ │ │ - subseq r9, r2, r0, lsr #1 │ │ │ │ + subseq r9, r2, r8, lsl #8 │ │ │ │ + subseq r9, r2, r0, lsr #7 │ │ │ │ + rsbeq r0, r4, r8, ror #11 │ │ │ │ + subseq pc, r0, ip, lsr #15 │ │ │ │ + subseq fp, r8, ip, lsr #5 │ │ │ │ + subseq r9, r2, r0, lsl r3 │ │ │ │ + subseq r9, r2, r0, ror #5 │ │ │ │ + rsbeq r0, r4, r4, lsl r5 │ │ │ │ + ldrsbeq pc, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq fp, [r8], #-24 @ 0xffffffe8 │ │ │ │ + subseq r9, r2, r4, ror #4 │ │ │ │ + subseq r9, r2, ip, lsl #4 │ │ │ │ + rsbeq r0, r4, r4, asr r4 │ │ │ │ + subseq pc, r0, ip, lsl r6 @ │ │ │ │ + subseq fp, r8, r8, lsr #2 │ │ │ │ + subseq r9, r2, r8, asr #3 │ │ │ │ + subseq r9, r2, ip, lsr r1 │ │ │ │ + subseq r9, r2, r0, lsr r1 │ │ │ │ + ldrheq r9, [r2], #-0 │ │ │ │ + subseq r9, r2, r0, lsl r1 │ │ │ │ + subseq r9, r2, ip, asr #1 │ │ │ │ + subseq r9, r2, r8, ror #1 │ │ │ │ ldrheq r9, [r2], #-0 │ │ │ │ - subseq r9, r2, r4, lsl #1 │ │ │ │ + subseq r9, r2, r0, asr #1 │ │ │ │ + @ instruction: 0x00529094 │ │ │ │ + subseq r9, r2, ip, rrx │ │ │ │ + subseq r9, r2, r8, ror r0 │ │ │ │ + subseq r9, r2, r8, ror r0 │ │ │ │ subseq r9, r2, ip, asr r0 │ │ │ │ - subseq r9, r2, r8, rrx │ │ │ │ - subseq r9, r2, r8, rrx │ │ │ │ - subseq r9, r2, ip, asr #32 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -288359,24 +288359,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2fade8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa950 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 2fab5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 2fadd4 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -288401,24 +288401,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 2fadf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r8] │ │ │ │ b 2fa948 │ │ │ │ ldr r3, [pc, #656] @ 2fadf4 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -288458,15 +288458,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 2faa18 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -288556,42 +288556,42 @@ │ │ │ │ b 2faac0 │ │ │ │ ldr r0, [pc, #120] @ 2fae00 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fa950 │ │ │ │ ldr r0, [pc, #92] @ 2fae04 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r8] │ │ │ │ b 2fa948 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r1, ip, asr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, r1, ip, lsl #22 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00710a9c │ │ │ │ andeq r1, r0, ip, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, r2, ip, lsl #28 │ │ │ │ + subseq r8, r2, ip, lsl lr │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - subseq r8, r2, r8, ror #25 │ │ │ │ - rsbeq pc, r3, r4, ror #29 │ │ │ │ + ldrsheq r8, [r2], #-200 @ 0xffffff38 │ │ │ │ + strdeq pc, [r3], #-228 @ 0xffffff1c @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - subseq r8, r2, r0, ror #22 │ │ │ │ - ldrsbeq r8, [r2], #-160 @ 0xffffff60 │ │ │ │ + subseq r8, r2, r0, ror fp │ │ │ │ + subseq r8, r2, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 2fb488 │ │ │ │ ldr r1, [pc, #1640] @ 2fb48c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -288699,23 +288699,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 2fb4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2fae90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fb090 │ │ │ │ @@ -288737,23 +288737,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 2fb4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2fb170 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 2fae9c │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -288766,15 +288766,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ tst sl, #4 │ │ │ │ beq 2fae9c │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -288801,15 +288801,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 2fb4bc │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -288990,44 +288990,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 4b27fc │ │ │ │ b 2fb10c │ │ │ │ ldr r0, [pc, #116] @ 2fb4d0 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2faff8 │ │ │ │ ldr r0, [pc, #100] @ 2fb4d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fb090 │ │ │ │ ldrsbeq r0, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r0, r1, ip, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r0, r1, r0, asr r5 │ │ │ │ rsbseq r0, r1, r0, lsr #9 │ │ │ │ andeq r2, r0, r4, asr #20 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, r2, r4, lsr #18 │ │ │ │ + subseq r8, r2, r4, lsr r9 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - ldrsheq r8, [r2], #-128 @ 0xffffff80 │ │ │ │ + subseq r8, r2, r0, lsl #18 │ │ │ │ rsbseq r0, r1, r8, asr #5 │ │ │ │ - rsbeq pc, r3, r0, lsl #18 │ │ │ │ + rsbeq pc, r3, r0, lsl r9 @ │ │ │ │ ldrheq r0, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ rsbseq r0, r1, r8, lsl r1 │ │ │ │ rsbseq r0, r1, ip, ror r0 │ │ │ │ rsbseq pc, r0, r8, ror #31 │ │ │ │ - ldrsheq r8, [r2], #-64 @ 0xffffffc0 │ │ │ │ - subseq r8, r2, ip, asr #10 │ │ │ │ + subseq r8, r2, r0, lsl #10 │ │ │ │ + subseq r8, r2, ip, asr r5 │ │ │ │ │ │ │ │ 002fb4d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -289145,15 +289145,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -289216,15 +289216,15 @@ │ │ │ │ bne 2fb6c0 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2fb6c0 │ │ │ │ b 2fb5d4 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - strheq pc, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, r3, ip, asr #7 │ │ │ │ │ │ │ │ 002fb7dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -289233,39 +289233,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2fb83c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r8, r2, r0, lsl #4 │ │ │ │ + subseq r8, r2, r0, lsl r2 │ │ │ │ rsbeq ip, r9, ip, asr #32 │ │ │ │ ldr r0, [pc, #4] @ 2fb84c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq ip, r9, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 4b209c │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 585198 │ │ │ │ + b 5851a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 2fb94c │ │ │ │ @@ -289276,15 +289276,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fb7dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -289296,32 +289296,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4b17bc │ │ │ │ mov r0, r5 │ │ │ │ bl 2fb4d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 2fb958 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4b1e58 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 4b1fd0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b174c │ │ │ │ - rsbeq pc, r3, r4, lsr #4 │ │ │ │ - subseq r9, r8, r0, asr #28 │ │ │ │ - subseq lr, r0, r8, lsr r3 │ │ │ │ + rsbeq pc, r3, r4, lsr r2 @ │ │ │ │ + subseq r9, r8, r0, asr lr │ │ │ │ + subseq lr, r0, r8, asr #6 │ │ │ │ ldrheq pc, [r1], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fba48 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -289330,25 +289330,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fba4c │ │ │ │ ldr r1, [pc, #196] @ 2fba50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #176] @ 2fba54 │ │ │ │ ldr r1, [pc, #176] @ 2fba58 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 2fba5c │ │ │ │ ldr r1, [pc, #144] @ 2fba60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 2fba64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289362,35 +289362,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, r4, asr r1 @ │ │ │ │ - subseq lr, r0, ip, asr r2 │ │ │ │ - subseq r9, r8, r4, ror #26 │ │ │ │ - subseq r9, r1, ip, lsl #31 │ │ │ │ - subseq r3, r1, ip, lsl #29 │ │ │ │ + rsbeq pc, r3, r4, ror #2 │ │ │ │ + subseq lr, r0, ip, ror #4 │ │ │ │ + subseq r9, r8, r4, ror sp │ │ │ │ + @ instruction: 0x00519f9c │ │ │ │ + @ instruction: 0x00513e9c │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ rsbeq fp, r9, r4, ror #29 │ │ │ │ - subseq r8, r2, r0, rrx │ │ │ │ + subseq r8, r2, r0, ror r0 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ @ instruction: 0x006f7490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 2fbafc │ │ │ │ @@ -289400,15 +289400,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #76] @ 2fbb08 │ │ │ │ ldr r2, [pc, #76] @ 2fbb0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -289419,19 +289419,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, r3, r8, lsr r0 @ │ │ │ │ - @ instruction: 0x00519e94 │ │ │ │ - @ instruction: 0x00513d94 │ │ │ │ - subseq r7, r2, ip, lsr #31 │ │ │ │ - subseq r6, r2, r8, asr #19 │ │ │ │ + rsbeq pc, r3, r8, asr #32 │ │ │ │ + subseq r9, r1, r4, lsr #29 │ │ │ │ + subseq r3, r1, r4, lsr #27 │ │ │ │ + ldrheq r7, [r2], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq r6, [r2], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 2fbc0c │ │ │ │ ldr r3, [pc, #228] @ 2fbc10 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -289467,15 +289467,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 2fbb64 │ │ │ │ ldr r2, [pc, #92] @ 2fbc2c │ │ │ │ ldr r3, [pc, #60] @ 2fbc10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -289490,18 +289490,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, r0, ip, asr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r1, ip, ror #25 │ │ │ │ - ldrsbeq r3, [r1], #-200 @ 0xffffff38 │ │ │ │ + subseq r3, r1, r8, ror #25 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - subseq r9, r1, ip, asr #28 │ │ │ │ + subseq r9, r1, ip, asr lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq pc, r0, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 2fbcd8 │ │ │ │ @@ -289510,24 +289510,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #112] @ 2fbce4 │ │ │ │ ldr r1, [pc, #112] @ 2fbce8 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 2fbcec │ │ │ │ ldr r2, [pc, #84] @ 2fbcf0 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -289538,21 +289538,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, r3, ip, asr #30 │ │ │ │ - ldrsbeq r9, [r1], #-204 @ 0xffffff34 │ │ │ │ - ldrsbeq r3, [r1], #-188 @ 0xffffff44 │ │ │ │ - subseq sp, r0, ip, ror #30 │ │ │ │ - subseq r9, r8, r4, ror sl │ │ │ │ - subseq r7, r2, ip, asr #27 │ │ │ │ - subseq r6, r2, r8, ror #15 │ │ │ │ + rsbeq lr, r3, ip, asr pc │ │ │ │ + subseq r9, r1, ip, ror #25 │ │ │ │ + subseq r3, r1, ip, ror #23 │ │ │ │ + subseq sp, r0, ip, ror pc │ │ │ │ + subseq r9, r8, r4, lsl #21 │ │ │ │ + ldrsbeq r7, [r2], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq r6, [r2], #-120 @ 0xffffff88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 2fbd6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -289561,31 +289561,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 2fbd70 │ │ │ │ ldr r1, [pc, #80] @ 2fbd74 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 2fbd78 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 48bd50 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 1e154c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 34c130 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4b209c │ │ │ │ - @ instruction: 0x0063ee90 │ │ │ │ - subseq r7, r2, r8, asr sp │ │ │ │ + rsbeq lr, r3, r0, lsr #29 │ │ │ │ subseq r7, r2, r8, ror #26 │ │ │ │ + subseq r7, r2, r8, ror sp │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -289716,15 +289716,15 @@ │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3fbc │ │ │ │ rsbseq pc, r0, r8, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ ldrheq pc, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq lr, r3, ip, asr #24 │ │ │ │ + rsbeq lr, r3, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -289744,30 +289744,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 2fc12c │ │ │ │ ldr r1, [pc, #300] @ 2fc130 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #280] @ 2fc134 │ │ │ │ ldr r1, [pc, #280] @ 2fc138 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 2fc13c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895e0 │ │ │ │ + bl 5895f0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 2fc070 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -289780,15 +289780,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 2fc140 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 2fc144 │ │ │ │ ldr r2, [pc, #148] @ 2fc148 │ │ │ │ ldr r3, [pc, #148] @ 2fc14c │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 2fc150 │ │ │ │ @@ -289814,22 +289814,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e4040 │ │ │ │ - strheq lr, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - subseq sp, r0, r4, ror #23 │ │ │ │ - subseq r9, r8, ip, ror #13 │ │ │ │ - subseq r9, r1, r4, lsl r9 │ │ │ │ - subseq r3, r1, r4, lsl r8 │ │ │ │ + rsbeq lr, r3, r0, asr #23 │ │ │ │ + ldrsheq sp, [r0], #-180 @ 0xffffff4c │ │ │ │ + ldrsheq r9, [r8], #-108 @ 0xffffff94 │ │ │ │ + subseq r9, r1, r4, lsr #18 │ │ │ │ + subseq r3, r1, r4, lsr #16 │ │ │ │ rsbseq pc, r1, r4, lsl r8 @ │ │ │ │ rsbeq r6, pc, r4, lsl #30 │ │ │ │ - subseq r7, r2, r4, lsr sl │ │ │ │ + subseq r7, r2, r4, asr #20 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -289839,15 +289839,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r9, [pc, #932] @ 2fc53c │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 2fc1b8 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -289862,15 +289862,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r7, [pc, #844] @ 2fc540 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 2fc210 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -289922,15 +289922,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fc4f8 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fc31c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #612] @ 2fc548 │ │ │ │ ldr r3, [pc, #592] @ 2fc538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -289957,15 +289957,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 3548d0 │ │ │ │ ldr r3, [pc, #464] @ 2fc554 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -289974,15 +289974,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ ldr r3, [pc, #400] @ 2fc558 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -289993,15 +289993,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -290009,15 +290009,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e3034 │ │ │ │ mov r0, r4 │ │ │ │ bl 2fbe54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 2fc55c │ │ │ │ @@ -290047,15 +290047,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 2fc56c │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 48ba64 │ │ │ │ b 2fc2dc │ │ │ │ @@ -290079,23 +290079,23 @@ │ │ │ │ bl 1e4040 │ │ │ │ rsbseq pc, r0, r8, lsl #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq pc, r1, ip, lsr #13 │ │ │ │ rsbseq pc, r1, r4, asr r6 @ │ │ │ │ @ instruction: 0x0071f598 │ │ │ │ rsbseq pc, r0, r0, lsl r1 @ │ │ │ │ - ldrsbeq r7, [r2], #-116 @ 0xffffff8c │ │ │ │ + subseq r7, r2, r4, ror #15 │ │ │ │ rsbeq fp, r9, ip, ror #11 │ │ │ │ - @ instruction: 0x00527794 │ │ │ │ - subseq r7, r2, r8, asr r7 │ │ │ │ + subseq r7, r2, r4, lsr #15 │ │ │ │ + subseq r7, r2, r8, ror #14 │ │ │ │ ldrsheq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - subseq r7, r2, r0, ror #11 │ │ │ │ ldrsheq r7, [r2], #-80 @ 0xffffffb0 │ │ │ │ - rsbeq lr, r3, r0, ror #13 │ │ │ │ + subseq r7, r2, r0, lsl #12 │ │ │ │ + strdeq lr, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -290124,44 +290124,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -290169,92 +290169,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #72] @ 2fc83c │ │ │ │ ldr r3, [pc, #64] @ 2fc838 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290323,29 +290323,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 2fcbcc │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290387,76 +290387,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -290468,30 +290468,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -290548,76 +290548,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -290629,30 +290629,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -290848,23 +290848,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 2fd07c │ │ │ │ bl 1e3f78 │ │ │ │ rsbseq lr, r0, r4, lsr r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r0, r0, lsr #10 │ │ │ │ rsbseq lr, r0, ip, lsr #9 │ │ │ │ - rsbeq sp, r3, ip, asr #22 │ │ │ │ - rsbeq sp, r3, r3, lsr fp │ │ │ │ + rsbeq sp, r3, ip, asr fp │ │ │ │ + rsbeq sp, r3, r3, asr #22 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r6, r2, r0, lsl #22 │ │ │ │ - rsbeq sp, r3, r4, lsl #22 │ │ │ │ - subseq r6, r2, r4, ror #20 │ │ │ │ - subseq r6, r2, r4, asr #20 │ │ │ │ + subseq r6, r2, r0, lsl fp │ │ │ │ + rsbeq sp, r3, r4, lsl fp │ │ │ │ + subseq r6, r2, r4, ror sl │ │ │ │ + subseq r6, r2, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -290912,29 +290912,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -290959,15 +290959,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -290975,44 +290975,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fd614 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 2fd62c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -291082,29 +291082,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 4b4a0c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -291126,15 +291126,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -291199,19 +291199,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rsbseq lr, r0, ip, asr r2 │ │ │ │ rsbseq lr, r0, r4, asr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, r3, r5, lsr r9 │ │ │ │ - subseq r6, r2, r0, lsl sl │ │ │ │ + rsbeq sp, r3, r5, asr #18 │ │ │ │ + subseq r6, r2, r0, lsr #20 │ │ │ │ ldrsheq sp, [r0], #-244 @ 0xffffff0c @ │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r6, r2, r8, asr r7 │ │ │ │ + subseq r6, r2, r8, ror #14 │ │ │ │ ldrheq sp, [r0], #-212 @ 0xffffff2c @ │ │ │ │ rsbseq sp, r0, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 2fdc14 │ │ │ │ @@ -291288,15 +291288,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -291304,15 +291304,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -291327,57 +291327,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 2fdbe8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -291386,29 +291386,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 2fbd7c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -291542,20 +291542,20 @@ │ │ │ │ b 2fdaf4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ rsbseq sp, r0, r0, ror #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrheq sp, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sp, r3, r8, lsl r1 │ │ │ │ + rsbeq sp, r3, r8, lsr #2 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r6, r2, r8, lsr r0 │ │ │ │ + subseq r6, r2, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 2fde90 │ │ │ │ ldr r3, [pc, #568] @ 2fde94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -291619,15 +291619,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -291635,38 +291635,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #160] @ 2fdea4 │ │ │ │ ldr r3, [pc, #140] @ 2fde94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -291704,15 +291704,15 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r0, r8, lsl #15 │ │ │ │ rsbseq sp, r0, r4, lsr #14 │ │ │ │ ldrsheq sp, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ ldrsheq sp, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ rsbseq sp, r0, ip, lsr #11 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r5, r2, r4, lsl lr │ │ │ │ + subseq r5, r2, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 2fe36c │ │ │ │ mov r4, r1 │ │ │ │ @@ -291909,29 +291909,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 1e3034 │ │ │ │ b 2fe008 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -291971,29 +291971,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 2fe008 │ │ │ │ ldr r3, [pc, #92] @ 2fe380 │ │ │ │ ldr r0, [pc, #108] @ 2fe394 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -292009,23 +292009,23 @@ │ │ │ │ bl 2fbd7c │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 2fdf28 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3f78 │ │ │ │ rsbseq sp, r0, ip, lsl r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r3, r9, lsr #24 │ │ │ │ + rsbeq ip, r3, r9, lsr ip │ │ │ │ rsbseq sp, r0, r4, lsl #10 │ │ │ │ ldrsbeq sp, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r5, r2, ip, asr #24 │ │ │ │ + subseq r5, r2, ip, asr ip │ │ │ │ andeq sl, r0, r7 │ │ │ │ - ldrsheq r5, [r2], #-160 @ 0xffffff60 │ │ │ │ + subseq r5, r2, r0, lsl #22 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - subseq r5, r2, r0, ror #19 │ │ │ │ + ldrsheq r5, [r2], #-144 @ 0xffffff70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 2fe854 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -292325,37 +292325,37 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e3fbc │ │ │ │ bl 1e3424 │ │ │ │ rsbseq sp, r0, ip, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq sp, r0, r8, lsr #32 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strdeq ip, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, r3, r4, lsl #14 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq ip, r3, r1, asr #13 │ │ │ │ + ldrdeq ip, [r3], #-97 @ 0xffffff9f @ │ │ │ │ rsbseq ip, r0, ip, asr #30 │ │ │ │ rsbseq ip, r0, ip, lsl #30 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq r5, r2, r8, lsl r9 │ │ │ │ + subseq r5, r2, r8, lsr #18 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - strdeq ip, [r3], #-93 @ 0xffffffa3 @ │ │ │ │ + rsbeq ip, r3, sp, lsl #12 │ │ │ │ rsbseq ip, r0, ip, lsl #29 │ │ │ │ rsbseq ip, r0, r8, asr lr │ │ │ │ ldrsheq ip, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r5, r2, r4, asr #15 │ │ │ │ + ldrsbeq r5, [r2], #-116 @ 0xffffff8c │ │ │ │ rsbseq ip, r0, r0, asr #27 │ │ │ │ - subseq r5, r2, r4, asr #14 │ │ │ │ + subseq r5, r2, r4, asr r7 │ │ │ │ rsbseq ip, r0, r4, ror #26 │ │ │ │ rsbseq ip, r0, ip, lsr #26 │ │ │ │ @ instruction: 0x0070cc9c │ │ │ │ rsbseq ip, r0, r4, asr ip │ │ │ │ ldrsheq ip, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq ip, r3, r8, ror #6 │ │ │ │ - subseq r5, r2, r8, asr #4 │ │ │ │ - subseq r5, r2, r4, lsl #5 │ │ │ │ + rsbeq ip, r3, r8, ror r3 │ │ │ │ + subseq r5, r2, r8, asr r2 │ │ │ │ + @ instruction: 0x00525294 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 2febf0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -292556,26 +292556,26 @@ │ │ │ │ bl 1e3424 │ │ │ │ bl 1e4000 │ │ │ │ bl 1e3f78 │ │ │ │ rsbseq ip, r0, r0, lsl fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq ip, [r0], #-172 @ 0xffffff54 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq ip, r3, ip, lsl #4 │ │ │ │ - rsbeq ip, r3, r5, ror #3 │ │ │ │ + rsbeq ip, r3, ip, lsl r2 │ │ │ │ + strdeq ip, [r3], #-21 @ 0xffffffeb @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - ldrsheq r5, [r2], #-72 @ 0xffffffb8 │ │ │ │ + subseq r5, r2, r8, lsl #10 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ rsbseq ip, r0, r8, lsl sl │ │ │ │ - rsbeq ip, r3, fp, asr #2 │ │ │ │ - subseq r5, r2, r4, lsl #9 │ │ │ │ - subseq r5, r2, r0, lsr #7 │ │ │ │ + rsbeq ip, r3, fp, asr r1 │ │ │ │ + @ instruction: 0x00525494 │ │ │ │ + ldrheq r5, [r2], #-48 @ 0xffffffd0 │ │ │ │ ldr r0, [pc, #4] @ 2fec30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r8, r9, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 2fed84 │ │ │ │ ldr lr, [pc, #312] @ 2fed88 │ │ │ │ @@ -292635,42 +292635,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2feda4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fec8c │ │ │ │ ldr r0, [pc, #60] @ 2feda8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fec8c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r0, r8, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r0, r8, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq ip, r0, r0, asr r7 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r2, r8, asr r6 │ │ │ │ - subseq r5, r2, r8, lsl #13 │ │ │ │ + subseq r5, r2, r8, ror #12 │ │ │ │ + @ instruction: 0x00525698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 2ff0b4 │ │ │ │ ldr r1, [pc, #752] @ 2ff0b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -292822,26 +292822,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ff0e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fee0c │ │ │ │ ldr r2, [pc, #132] @ 2ff0e8 │ │ │ │ ldr r3, [pc, #80] @ 2ff0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -292855,56 +292855,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 302ea0 │ │ │ │ ldr r0, [pc, #76] @ 2ff0ec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2fee0c │ │ │ │ rsbseq ip, r0, r0, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq ip, r0, ip, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0070c594 │ │ │ │ rsbseq ip, r0, r0, asr r5 │ │ │ │ rsbseq ip, r0, r8, asr #9 │ │ │ │ @ instruction: 0x0070c494 │ │ │ │ rsbseq ip, r0, r8, asr r4 │ │ │ │ andeq r1, r0, ip, lsl #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r5, [r2], #-60 @ 0xffffffc4 │ │ │ │ + subseq r5, r2, ip, ror #7 │ │ │ │ @ instruction: 0x0070c390 │ │ │ │ - ldrsbeq r5, [r2], #-56 @ 0xffffffc8 │ │ │ │ + subseq r5, r2, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 2ff1f0 │ │ │ │ ldr r2, [pc, #232] @ 2ff1f4 │ │ │ │ ldr r1, [pc, #232] @ 2ff1f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #200] @ 2ff1fc │ │ │ │ ldr r1, [pc, #200] @ 2ff200 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #168] @ 2ff204 │ │ │ │ ldr r2, [pc, #168] @ 2ff208 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 2ff20c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -292915,43 +292915,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #112] @ 2ff218 │ │ │ │ ldr r1, [pc, #112] @ 2ff21c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, r3, ip, asr #23 │ │ │ │ - subseq sl, r0, ip, asr #21 │ │ │ │ - ldrsbeq r6, [r8], #-88 @ 0xffffffa8 │ │ │ │ - ldrsheq r6, [r1], #-124 @ 0xffffff84 │ │ │ │ - ldrsheq r0, [r1], #-108 @ 0xffffff94 │ │ │ │ + ldrdeq fp, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq sl, [r0], #-172 @ 0xffffff54 │ │ │ │ + subseq r6, r8, r8, ror #11 │ │ │ │ + subseq r6, r1, ip, lsl #16 │ │ │ │ + subseq r0, r1, ip, lsl #14 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - subseq r5, r2, r0, asr r3 │ │ │ │ + subseq r5, r2, r0, ror #6 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ rsbeq r8, r9, r0, ror #15 │ │ │ │ ldrdeq r4, [pc], #-100 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -292968,30 +292968,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293012,30 +293012,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293058,15 +293058,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 2ff5a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -293103,26 +293103,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #276] @ 2ff5ac │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3548d0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -293144,22 +293144,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #104] @ 2ff5c0 │ │ │ │ ldr r3, [pc, #60] @ 2ff598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -293168,24 +293168,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 2ff5c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 303068 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, r3, r4, asr #18 │ │ │ │ + rsbeq fp, r3, r4, asr r9 │ │ │ │ rsbseq ip, r0, r8, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r5, r2, r0, lsl #2 │ │ │ │ - subseq r5, r2, ip, lsl #2 │ │ │ │ - @ instruction: 0x00525094 │ │ │ │ + subseq r5, r2, r0, lsl r1 │ │ │ │ + subseq r5, r2, ip, lsl r1 │ │ │ │ + subseq r5, r2, r4, lsr #1 │ │ │ │ rsbeq r8, r9, r4, lsr #10 │ │ │ │ - subseq r5, r2, r0, asr r0 │ │ │ │ - ldrsbeq sl, [r0], #-108 @ 0xffffff94 │ │ │ │ - subseq r6, r8, r8, ror #3 │ │ │ │ + subseq r5, r2, r0, rrx │ │ │ │ + subseq sl, r0, ip, ror #13 │ │ │ │ + ldrsheq r6, [r8], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x0070be9c │ │ │ │ rsbseq ip, r1, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -293196,22 +293196,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 302c60 │ │ │ │ - strdeq fp, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsbeq r4, [r2], #-232 @ 0xffffff18 │ │ │ │ + rsbeq fp, r3, r8, lsl #14 │ │ │ │ subseq r4, r2, r8, ror #29 │ │ │ │ + ldrsheq r4, [r2], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 2ff6d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -293219,25 +293219,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 2ff6d4 │ │ │ │ ldr r1, [pc, #136] @ 2ff6d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #116] @ 2ff6dc │ │ │ │ ldr r1, [pc, #116] @ 2ff6e0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 2ff6e4 │ │ │ │ ldr r2, [pc, #84] @ 2ff6e8 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -293248,55 +293248,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, r3, r4, lsr #13 │ │ │ │ - subseq r4, r2, ip, ror lr │ │ │ │ - subseq r4, r2, r8, lsl #29 │ │ │ │ - subseq sl, r0, r8, ror r5 │ │ │ │ - subseq r6, r8, r4, lsl #1 │ │ │ │ - ldrsbeq r4, [r2], #-52 @ 0xffffffcc │ │ │ │ - ldrsheq r2, [r2], #-208 @ 0xffffff30 │ │ │ │ + strheq fp, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r4, r2, ip, lsl #29 │ │ │ │ + @ instruction: 0x00524e98 │ │ │ │ + subseq sl, r0, r8, lsl #11 │ │ │ │ + @ instruction: 0x00586094 │ │ │ │ + subseq r4, r2, r4, ror #7 │ │ │ │ + subseq r2, r2, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 2ff768 │ │ │ │ ldr r2, [pc, #100] @ 2ff76c │ │ │ │ ldr r1, [pc, #100] @ 2ff770 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 585198 │ │ │ │ + bl 5851a8 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ff758 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4b209c │ │ │ │ - ldrdeq fp, [r3], #-84 @ 0xffffffac @ │ │ │ │ - ldrheq r4, [r2], #-212 @ 0xffffff2c │ │ │ │ + rsbeq fp, r3, r4, ror #11 │ │ │ │ subseq r4, r2, r4, asr #27 │ │ │ │ + ldrsbeq r4, [r2], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 2ffed4 │ │ │ │ ldr r1, [pc, #1864] @ 2ffed8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -293416,25 +293416,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 2ffef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff7d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 302f5c │ │ │ │ mov r1, #0 │ │ │ │ b 2ff870 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -293446,15 +293446,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 2ff870 │ │ │ │ ldr r0, [pc, #1304] @ 2ffef8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff7d0 │ │ │ │ ldr r3, [pc, #1284] @ 2ffefc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ff9cc │ │ │ │ ldr r3, [pc, #1248] @ 2ffeec │ │ │ │ @@ -293470,24 +293470,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 2fff00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff9cc │ │ │ │ ldr r3, [pc, #1152] @ 2ffefc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ff824 │ │ │ │ @@ -293504,24 +293504,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 2fff04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 2ff830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293537,23 +293537,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2fff08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff830 │ │ │ │ ldr r3, [pc, #888] @ 2ffefc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ffdcc │ │ │ │ @@ -293571,23 +293571,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 2fff0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 2ff8e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293607,24 +293607,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 2fff10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -293646,24 +293646,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 2fff14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -293685,23 +293685,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2fff18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff8f8 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 2ffc18 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -293716,84 +293716,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 2ffcb4 │ │ │ │ ldr r0, [pc, #264] @ 2fff1c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff9cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 2fff20 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff830 │ │ │ │ ldr r0, [pc, #212] @ 2fff24 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ffaf8 │ │ │ │ ldr r0, [pc, #188] @ 2fff28 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ffc94 │ │ │ │ ldr r0, [pc, #164] @ 2fff2c │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ffc00 │ │ │ │ ldr r0, [pc, #140] @ 2fff30 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ff8f8 │ │ │ │ ldr r0, [pc, #116] @ 2fff34 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 2ffd30 │ │ │ │ rsbseq fp, r0, r8, ror #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq fp, r0, r8, asr #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq fp, r0, ip, ror fp │ │ │ │ andeq r4, r0, r0, lsr #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r2, r8, ror #22 │ │ │ │ - subseq r4, r2, ip, asr fp │ │ │ │ + subseq r4, r2, r8, ror fp │ │ │ │ + subseq r4, r2, ip, ror #22 │ │ │ │ andeq r1, r0, r0, lsr r4 │ │ │ │ - subseq r4, r2, r8, lsl #22 │ │ │ │ - subseq r4, r2, r0, lsl #21 │ │ │ │ - subseq r4, r2, r0, lsl #20 │ │ │ │ - subseq r4, r2, r8, ror r9 │ │ │ │ - subseq r4, r2, r4, ror #17 │ │ │ │ - subseq r4, r2, r8, asr #16 │ │ │ │ + subseq r4, r2, r8, lsl fp │ │ │ │ + @ instruction: 0x00524a90 │ │ │ │ + subseq r4, r2, r0, lsl sl │ │ │ │ + subseq r4, r2, r8, lsl #19 │ │ │ │ + ldrsheq r4, [r2], #-132 @ 0xffffff7c │ │ │ │ + subseq r4, r2, r8, asr r8 │ │ │ │ + subseq r4, r2, r0, asr #15 │ │ │ │ ldrheq r4, [r2], #-112 @ 0xffffff90 │ │ │ │ - subseq r4, r2, r0, lsr #15 │ │ │ │ - subseq r4, r2, r8, ror r7 │ │ │ │ - subseq r4, r2, r4, ror #14 │ │ │ │ - subseq r4, r2, r8, asr #14 │ │ │ │ - subseq r4, r2, ip, lsr #14 │ │ │ │ - subseq r4, r2, r8, lsl #14 │ │ │ │ - ldrsheq r4, [r2], #-100 @ 0xffffff9c │ │ │ │ + subseq r4, r2, r8, lsl #15 │ │ │ │ + subseq r4, r2, r4, ror r7 │ │ │ │ + subseq r4, r2, r8, asr r7 │ │ │ │ + subseq r4, r2, ip, lsr r7 │ │ │ │ + subseq r4, r2, r8, lsl r7 │ │ │ │ + subseq r4, r2, r4, lsl #14 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -293842,15 +293842,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 300078 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r2, [pc, #472] @ 3001fc │ │ │ │ ldr r3, [pc, #456] @ 3001f0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -293893,23 +293893,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 300210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30000c │ │ │ │ ldr r2, [pc, #236] @ 300200 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -293937,50 +293937,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 300218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 300134 │ │ │ │ ldr r0, [pc, #92] @ 30021c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30000c │ │ │ │ ldr r0, [pc, #68] @ 300220 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 300134 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r0, r0, ror r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ rsbseq fp, r0, ip, lsr r4 │ │ │ │ ldrsbeq fp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r8, asr r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r2, r4, lsr #10 │ │ │ │ + subseq r4, r2, r4, lsr r5 │ │ │ │ andeq r4, r0, ip, lsr r2 │ │ │ │ - subseq r4, r2, ip, lsr r4 │ │ │ │ - @ instruction: 0x00524490 │ │ │ │ - subseq r4, r2, r0, lsr r4 │ │ │ │ + subseq r4, r2, ip, asr #8 │ │ │ │ + subseq r4, r2, r0, lsr #9 │ │ │ │ + subseq r4, r2, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 300414 │ │ │ │ ldr r1, [pc, #472] @ 300418 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294082,43 +294082,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 300444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 300274 │ │ │ │ ldr r0, [pc, #68] @ 300448 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 300274 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0070b198 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ rsbseq fp, r0, ip, lsr #1 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r2, r8, lsl #5 │ │ │ │ @ instruction: 0x00524298 │ │ │ │ + subseq r4, r2, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 300570 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -294182,20 +294182,20 @@ │ │ │ │ b 3004e8 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3004e8 │ │ │ │ ldr r0, [pc, #20] @ 30057c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 300548 │ │ │ │ rsbseq sl, r0, ip, lsl #31 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq r4, r2, ip, asr #2 │ │ │ │ + subseq r4, r2, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -295186,15 +295186,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 301640 │ │ │ │ mov r0, r4 │ │ │ │ bl 2fff4c │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -295220,15 +295220,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -295240,15 +295240,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 30164c │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -295259,15 +295259,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 301634 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 300858 │ │ │ │ b 301528 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -295600,25 +295600,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 301db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3018f4 │ │ │ │ ldr r2, [pc, #484] @ 301db8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -295639,27 +295639,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 301dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 301a38 │ │ │ │ ldr r3, [pc, #340] @ 301dc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 301998 │ │ │ │ ldr r3, [pc, #300] @ 301dac │ │ │ │ @@ -295675,24 +295675,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 301dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [fp] │ │ │ │ b 301998 │ │ │ │ ldr r3, [pc, #204] @ 301dc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 301b08 │ │ │ │ @@ -295702,57 +295702,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 301c8c │ │ │ │ b 301b08 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 301dc8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3018f4 │ │ │ │ ldr r0, [pc, #136] @ 301dcc │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 301a38 │ │ │ │ ldr r0, [pc, #108] @ 301dd0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [fp] │ │ │ │ b 301998 │ │ │ │ rsbseq r9, r0, r4, asr sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, r3, r0, asr r6 │ │ │ │ + rsbeq r9, r3, r0, ror #12 │ │ │ │ rsbseq r9, r0, ip, lsr #26 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ ldrsbeq r9, [r0], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ rsbseq r9, r0, r8, asr #23 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, r2, r8, lsl fp │ │ │ │ + subseq r2, r2, r8, lsr #22 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - subseq r2, r2, r4, lsr #22 │ │ │ │ + subseq r2, r2, r4, lsr fp │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r2, r2, r4, asr #20 │ │ │ │ - ldrsbeq r2, [r2], #-152 @ 0xffffff68 │ │ │ │ - subseq r2, r2, r0, lsl #21 │ │ │ │ - ldrsheq r2, [r2], #-144 @ 0xffffff70 │ │ │ │ + subseq r2, r2, r4, asr sl │ │ │ │ + subseq r2, r2, r8, ror #19 │ │ │ │ + @ instruction: 0x00522a90 │ │ │ │ + subseq r2, r2, r0, lsl #20 │ │ │ │ │ │ │ │ 00301dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -296623,19 +296623,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 302374 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r0, r0, lsl #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r8, r3, ip, ror #29 │ │ │ │ + strdeq r8, [r3], #-236 @ 0xffffff14 @ │ │ │ │ ldrsbeq r9, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r8, r3, r8, lsr #24 │ │ │ │ + rsbeq r8, r3, r8, lsr ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r8, r3, r0, lsl r6 │ │ │ │ + rsbeq r8, r3, r0, lsr #12 │ │ │ │ │ │ │ │ 00302b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -296830,15 +296830,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 302e74 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 302de4 │ │ │ │ - strheq r7, [r3], #-253 @ 0xffffff03 @ │ │ │ │ + rsbeq r7, r3, sp, asr #31 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 00302ea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296948,15 +296948,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 30303c │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 302fac │ │ │ │ - strdeq r7, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r7, r3, ip, lsl #28 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 00303068 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -296972,21 +296972,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4b17bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -297174,15 +297174,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x00694898 │ │ │ │ - rsbeq r7, r3, r8, lsl #31 │ │ │ │ + @ instruction: 0x00637f98 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 303484 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -297216,15 +297216,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ rsbeq r4, fp, ip, lsr #16 │ │ │ │ - rsbeq r7, r3, r8, lsr #30 │ │ │ │ + rsbeq r7, r3, r8, lsr pc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -297257,15 +297257,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ ldr r9, [pc, #160] @ 3035d8 │ │ │ │ ldr r8, [pc, #160] @ 3035dc │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -297276,15 +297276,15 @@ │ │ │ │ bl 1e3034 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ cmp r4, r5 │ │ │ │ bne 303550 │ │ │ │ ldr r2, [pc, #84] @ 3035e0 │ │ │ │ ldr r3, [pc, #68] @ 3035d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -297300,15 +297300,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r0, r8, ror #29 │ │ │ │ rsbeq r4, r9, r4, ror r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r1, r2, r8, lsl r3 │ │ │ │ + subseq r1, r2, r8, lsr #6 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ rsbseq r7, r0, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -297357,19 +297357,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -297401,22 +297401,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #24] @ 303790 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ b 303704 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3038e8 │ │ │ │ @@ -297426,45 +297426,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #280] @ 3038f4 │ │ │ │ ldr r1, [pc, #280] @ 3038f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #248] @ 3038fc │ │ │ │ ldr r1, [pc, #248] @ 303900 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #216] @ 303904 │ │ │ │ ldr r1, [pc, #216] @ 303908 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #184] @ 30390c │ │ │ │ ldr r2, [pc, #184] @ 303910 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 303914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297495,31 +297495,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r7, r3, ip, ror #19 │ │ │ │ - subseq r6, r0, r0, lsr #8 │ │ │ │ - subseq r1, r8, ip, lsr #30 │ │ │ │ - subseq r6, r0, r4, lsr #8 │ │ │ │ - subseq r6, r0, ip, lsr r4 │ │ │ │ - subseq r2, r1, r0, lsr r1 │ │ │ │ - subseq ip, r0, r0, lsr r0 │ │ │ │ + b 580c7c │ │ │ │ + strdeq r7, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r6, r0, r0, lsr r4 │ │ │ │ + subseq r1, r8, ip, lsr pc │ │ │ │ + subseq r6, r0, r4, lsr r4 │ │ │ │ + subseq r6, r0, ip, asr #8 │ │ │ │ + subseq r2, r1, r0, asr #2 │ │ │ │ + subseq ip, r0, r0, asr #32 │ │ │ │ + subseq r1, r2, r0, asr #32 │ │ │ │ subseq r1, r2, r0, lsr r0 │ │ │ │ - subseq r1, r2, r0, lsr #32 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - ldrsheq r0, [r2], #-252 @ 0xffffff04 │ │ │ │ + subseq r1, r2, ip │ │ │ │ rsbeq r0, pc, r0, asr #8 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - subseq r0, r2, r8, asr #31 │ │ │ │ + ldrsbeq r0, [r2], #-248 @ 0xffffff08 │ │ │ │ rsbeq r4, r9, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -297686,15 +297686,15 @@ │ │ │ │ b 303b50 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 303ba0 │ │ │ │ - strdeq r7, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, r3, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -297707,23 +297707,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #24] @ 303c58 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -297827,28 +297827,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3040f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #728] @ 3040f8 │ │ │ │ ldr r1, [pc, #728] @ 3040fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 304100 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #688] @ 304104 │ │ │ │ ldr r3, [pc, #688] @ 304108 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -297869,32 +297869,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543438 │ │ │ │ + bl 543448 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 543438 │ │ │ │ + bl 543448 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 303ee0 │ │ │ │ ldr r2, [pc, #504] @ 30410c │ │ │ │ ldr r3, [pc, #504] @ 304110 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297903,15 +297903,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 3548d0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -297920,34 +297920,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 3548d0 │ │ │ │ ldr r6, [pc, #404] @ 304114 │ │ │ │ mov r0, r4 │ │ │ │ bl 4b17bc │ │ │ │ mov r0, sl │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 304118 │ │ │ │ ldr r1, [pc, #384] @ 30411c │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3074c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 304120 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -297963,39 +297963,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [pc, #224] @ 30412c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [pc, #180] @ 304130 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 304128 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ ldr r2, [pc, #148] @ 304134 │ │ │ │ ldr r3, [pc, #72] @ 3040ec │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -298007,29 +298007,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r7, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r7, r3, r4, ror #7 │ │ │ │ rsbseq r7, r0, ip, lsl #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r5, r0, r0, ror #27 │ │ │ │ - subseq r1, r8, r8, ror #17 │ │ │ │ + ldrsheq r5, [r0], #-208 @ 0xffffff30 │ │ │ │ + ldrsheq r1, [r8], #-136 @ 0xffffff78 │ │ │ │ + subseq r0, r2, r0, asr sl │ │ │ │ subseq r0, r2, r0, asr #20 │ │ │ │ - subseq r0, r2, r0, lsr sl │ │ │ │ rsbeq r3, r9, r0, asr ip │ │ │ │ muleq r0, ip, r8 │ │ │ │ - subseq r0, r2, r8, lsr sl │ │ │ │ + subseq r0, r2, r8, asr #20 │ │ │ │ rsbeq r3, r9, r4, ror #22 │ │ │ │ - subseq r0, r2, r8, lsl #19 │ │ │ │ - rsbeq r7, r3, r8, lsl r2 │ │ │ │ - @ instruction: 0x00511998 │ │ │ │ - @ instruction: 0x0050b898 │ │ │ │ + @ instruction: 0x00520998 │ │ │ │ + rsbeq r7, r3, r8, lsr #4 │ │ │ │ + subseq r1, r1, r8, lsr #19 │ │ │ │ + subseq fp, r0, r8, lsr #17 │ │ │ │ rsbseq r7, r1, r0, asr sl │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ rsbseq r7, r0, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -298361,24 +298361,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3046e0 │ │ │ │ ldr r1, [pc, #132] @ 3046e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #112] @ 3046e8 │ │ │ │ ldr r1, [pc, #112] @ 3046ec │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 3046f0 │ │ │ │ ldr r2, [pc, #84] @ 3046f4 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -298389,21 +298389,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, r3, ip, asr fp │ │ │ │ - subseq r0, r2, r4, lsl #4 │ │ │ │ - ldrsheq r0, [r2], #-16 │ │ │ │ - subseq r5, r0, r8, ror #10 │ │ │ │ - subseq r1, r8, r0, ror r0 │ │ │ │ - subseq pc, r1, r8, asr #7 │ │ │ │ - subseq sp, r1, r4, ror #27 │ │ │ │ + rsbeq r6, r3, ip, ror #22 │ │ │ │ + subseq r0, r2, r4, lsl r2 │ │ │ │ + subseq r0, r2, r0, lsl #4 │ │ │ │ + subseq r5, r0, r8, ror r5 │ │ │ │ + subseq r1, r8, r0, lsl #1 │ │ │ │ + ldrsbeq pc, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq sp, [r1], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3047c8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -298414,15 +298414,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 353f34 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -298448,62 +298448,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 4b1fd0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4b271c │ │ │ │ - rsbeq r6, r3, r4, lsl #21 │ │ │ │ - subseq r0, r2, r4, lsr #2 │ │ │ │ + @ instruction: 0x00636a94 │ │ │ │ subseq r0, r2, r4, lsr r1 │ │ │ │ + subseq r0, r2, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 30487c │ │ │ │ ldr r2, [pc, #144] @ 304880 │ │ │ │ ldr r1, [pc, #144] @ 304884 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 304834 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 304850 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 30486c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b209c │ │ │ │ - strheq r6, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r3, r4, asr #19 │ │ │ │ + subseq r0, r2, r4, ror r0 │ │ │ │ subseq r0, r2, r4, rrx │ │ │ │ - subseq r0, r2, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 304a10 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 304a14 │ │ │ │ @@ -298512,15 +298512,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -298575,36 +298575,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3049b8 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 304908 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strdeq r6, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r1, r1, r0, lsl #1 │ │ │ │ - subseq sl, r0, ip, ror pc │ │ │ │ + rsbeq r6, r3, ip, lsl #18 │ │ │ │ + @ instruction: 0x00511090 │ │ │ │ + subseq sl, r0, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 304b7c │ │ │ │ ldr ip, [pc, #328] @ 304b80 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -298668,41 +298668,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 304b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 304a6c │ │ │ │ ldr r0, [pc, #56] @ 304ba0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 304a6c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r0, r0, asr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r0, r0, lsr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r6, r0, ip, asr r9 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq pc, r1, ip, asr sp @ │ │ │ │ - subseq pc, r1, ip, lsr #27 │ │ │ │ + subseq pc, r1, ip, ror #26 │ │ │ │ + ldrheq pc, [r1], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 4b2000 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -298889,16 +298889,16 @@ │ │ │ │ b 304dc8 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 304dc8 │ │ │ │ - @ instruction: 0x00636390 │ │ │ │ - rsbeq r6, r3, ip, asr #6 │ │ │ │ + rsbeq r6, r3, r0, lsr #7 │ │ │ │ + rsbeq r6, r3, ip, asr r3 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 304888 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -298929,35 +298929,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 1e3034 │ │ │ │ @@ -299015,18 +299015,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r6, r3, ip, ror r2 │ │ │ │ + rsbeq r6, r3, ip, lsl #5 │ │ │ │ + subseq pc, r1, r0, asr #18 │ │ │ │ subseq pc, r1, r0, lsr r9 @ │ │ │ │ - subseq pc, r1, r0, lsr #18 │ │ │ │ - rsbeq lr, r3, r4, lsr r3 │ │ │ │ + rsbeq lr, r3, r4, asr #6 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 305818 │ │ │ │ @@ -299051,15 +299051,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -299113,15 +299113,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -299130,23 +299130,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [pc, #1468] @ 305838 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 30583c │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -299247,15 +299247,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -299265,15 +299265,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3054b0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299311,15 +299311,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -299330,15 +299330,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 305600 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -299368,15 +299368,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3056c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -299387,15 +299387,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -299404,15 +299404,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -299492,27 +299492,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 307848 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 305600 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, r3, ip, asr #1 │ │ │ │ + ldrdeq r6, [r3], #-12 @ │ │ │ │ rsbseq r6, r0, ip, lsl #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r0, r1, r4, lsl r8 │ │ │ │ - subseq sl, r0, r0, lsl r7 │ │ │ │ - rsbeq r6, r3, r4, lsr #32 │ │ │ │ + subseq r0, r1, r4, lsr #16 │ │ │ │ + subseq sl, r0, r0, lsr #14 │ │ │ │ + rsbeq r6, r3, r4, lsr r0 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - subseq r0, r1, r8, lsl #15 │ │ │ │ - ldrheq sl, [r0], #-92 @ 0xffffffa4 │ │ │ │ + @ instruction: 0x00510798 │ │ │ │ + subseq sl, r0, ip, asr #11 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - @ instruction: 0x00635b98 │ │ │ │ - subseq r0, r1, r4, lsl r3 │ │ │ │ - subseq sl, r0, r4, lsl r2 │ │ │ │ + rsbeq r5, r3, r8, lsr #23 │ │ │ │ + subseq r0, r1, r4, lsr #6 │ │ │ │ + subseq sl, r0, r4, lsr #4 │ │ │ │ ldrsbeq r5, [r0], #-196 @ 0xffffff3c @ │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -299568,15 +299568,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 30596c │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 7e5fa0 │ │ │ │ + bl 7e5fb0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299612,15 +299612,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -299629,23 +299629,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e3034 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 306c0c │ │ │ │ cmp r0, fp │ │ │ │ beq 30602c │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 7e5fa0 │ │ │ │ + bl 7e5fb0 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 305a94 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 305f24 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -299773,15 +299773,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -299789,42 +299789,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -299850,30 +299850,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -299907,30 +299907,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -299948,15 +299948,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 305c2c │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ mov r7, r8 │ │ │ │ b 305a78 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3064c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 305af8 │ │ │ │ @@ -300044,29 +300044,29 @@ │ │ │ │ b 305b74 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ b 305fd8 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 1e2050 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 306000 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r0, asr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r5, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - subseq pc, r0, r8, asr pc @ │ │ │ │ - subseq r9, r0, r8, asr lr │ │ │ │ + rsbeq r5, r3, r4, ror #15 │ │ │ │ + subseq pc, r0, r8, ror #30 │ │ │ │ + subseq r9, r0, r8, ror #28 │ │ │ │ rsbseq r5, r0, r8, asr r9 │ │ │ │ bge ff1f9108 <__bss_end__@@Base+0xfe71838c> │ │ │ │ bge ff1f9104 <__bss_end__@@Base+0xfe718388> │ │ │ │ bge ff1f910c <__bss_end__@@Base+0xfe718390> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -300178,42 +300178,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306268 │ │ │ │ ldr r0, [pc, #60] @ 306334 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306268 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r4, lsl #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r5, [r0], #-20 @ 0xffffffec @ │ │ │ │ ldrsbeq r5, [r0], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq lr, [r1], #-184 @ 0xffffff48 │ │ │ │ - subseq lr, r1, r8, lsr ip │ │ │ │ + subseq lr, r1, r8, lsl #24 │ │ │ │ + subseq lr, r1, r8, asr #24 │ │ │ │ │ │ │ │ 00306338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3064a0 │ │ │ │ @@ -300280,42 +300280,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3064c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3063bc │ │ │ │ ldr r0, [pc, #60] @ 3064c4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3063bc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r0, lsr #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r5, r0, r8, rrx │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r5, r0, r0, lsr r0 │ │ │ │ andeq r1, r0, r8, ror r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r1, r4, lsl #22 │ │ │ │ - subseq lr, r1, r8, asr #22 │ │ │ │ + subseq lr, r1, r4, lsl fp │ │ │ │ + subseq lr, r1, r8, asr fp │ │ │ │ │ │ │ │ 003064c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -300392,22 +300392,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 306708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30650c │ │ │ │ cmp r3, #0 │ │ │ │ bne 306644 │ │ │ │ mov r0, #0 │ │ │ │ b 306510 │ │ │ │ ldr r3, [pc, #192] @ 30670c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -300426,47 +300426,47 @@ │ │ │ │ beq 3066d0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 306710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30663c │ │ │ │ ldr r0, [pc, #80] @ 306714 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30650c │ │ │ │ ldr r0, [pc, #64] @ 306718 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30663c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, ip, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsheq r4, [r0], #-236 @ 0xffffff14 @ │ │ │ │ ldrsbeq r4, [r0], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r1, r0, ror #20 │ │ │ │ + subseq lr, r1, r0, ror sl │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - subseq lr, r1, r8, ror #18 │ │ │ │ - ldrsheq lr, [r1], #-156 @ 0xffffff64 │ │ │ │ - subseq lr, r1, r0, lsl #19 │ │ │ │ + subseq lr, r1, r8, ror r9 │ │ │ │ + subseq lr, r1, ip, lsl #20 │ │ │ │ + @ instruction: 0x0051e990 │ │ │ │ │ │ │ │ 0030671c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -300606,15 +300606,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -300624,15 +300624,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 306bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3068c0 │ │ │ │ ldr r3, [pc, #568] @ 306bf0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306878 │ │ │ │ ldr r3, [pc, #536] @ 306be4 │ │ │ │ @@ -300652,15 +300652,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -300669,15 +300669,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 306bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306878 │ │ │ │ ldr r3, [pc, #396] @ 306bf8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306830 │ │ │ │ ldr r3, [pc, #356] @ 306be4 │ │ │ │ @@ -300694,15 +300694,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -300711,30 +300711,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 306bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 306830 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 306c00 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 306830 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 306c04 │ │ │ │ @@ -300743,48 +300743,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3068c0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 306c08 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306878 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [r0], #-192 @ 0xffffff40 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, r0, r8, asr ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, ip, lsl r3 │ │ │ │ + rsbeq r2, r4, ip, lsr #6 │ │ │ │ rsbseq r4, r0, r0, ror fp │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r1, r8, asr #14 │ │ │ │ + subseq lr, r1, r8, asr r7 │ │ │ │ andeq r1, r0, r4, asr #10 │ │ │ │ - subseq lr, r1, r8, ror #15 │ │ │ │ + ldrsheq lr, [r1], #-120 @ 0xffffff88 │ │ │ │ @ instruction: 0x000042b8 │ │ │ │ - @ instruction: 0x0051e694 │ │ │ │ - ldrheq lr, [r1], #-104 @ 0xffffff98 │ │ │ │ - subseq lr, r1, ip, asr #11 │ │ │ │ - subseq lr, r1, r8, lsl #14 │ │ │ │ + subseq lr, r1, r4, lsr #13 │ │ │ │ + subseq lr, r1, r8, asr #13 │ │ │ │ + ldrsbeq lr, [r1], #-92 @ 0xffffffa4 │ │ │ │ + subseq lr, r1, r8, lsl r7 │ │ │ │ │ │ │ │ 00306c0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 306de8 │ │ │ │ @@ -300848,22 +300848,22 @@ │ │ │ │ beq 306dd0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 306e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306cb0 │ │ │ │ ldr r2, [pc, #192] @ 306e0c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 306cb0 │ │ │ │ ldr r2, [pc, #160] @ 306e00 │ │ │ │ @@ -300878,47 +300878,47 @@ │ │ │ │ beq 306dbc │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 306e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306cb0 │ │ │ │ ldr r0, [pc, #80] @ 306e14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306cb0 │ │ │ │ ldr r0, [pc, #64] @ 306e18 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306cb0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [r0], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrheq r4, [r0], #-120 @ 0xffffff88 @ │ │ │ │ rsbseq r4, r0, ip, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x0051e690 │ │ │ │ + subseq lr, r1, r0, lsr #13 │ │ │ │ andeq r3, r0, r8, lsl #18 │ │ │ │ - subseq lr, r1, r4, ror #10 │ │ │ │ - ldrheq lr, [r1], #-80 @ 0xffffffb0 │ │ │ │ - subseq lr, r1, r0, asr r6 │ │ │ │ + subseq lr, r1, r4, ror r5 │ │ │ │ + subseq lr, r1, r0, asr #11 │ │ │ │ + subseq lr, r1, r0, ror #12 │ │ │ │ │ │ │ │ 00306e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 306f94 │ │ │ │ @@ -300992,41 +300992,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306ef8 │ │ │ │ ldr r0, [pc, #60] @ 306fc0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 306ef8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrheq r4, [r0], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, r0, r4, lsr #11 │ │ │ │ rsbseq r4, r0, r8, ror r5 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r1, ip, lsl #10 │ │ │ │ - subseq lr, r1, r8, asr r5 │ │ │ │ + subseq lr, r1, ip, lsl r5 │ │ │ │ + subseq lr, r1, r8, ror #10 │ │ │ │ │ │ │ │ 00306fc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -301051,33 +301051,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307088 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #220] @ 307124 │ │ │ │ ldr r3, [pc, #204] @ 307118 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307110 │ │ │ │ ldr r2, [pc, #188] @ 307128 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ ldr r3, [pc, #156] @ 30712c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307038 │ │ │ │ ldr r3, [pc, #140] @ 307130 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -301092,38 +301092,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 307138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 307038 │ │ │ │ ldr r0, [pc, #52] @ 30713c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 307038 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r4, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrsbeq r4, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, r0, ip, lsr #7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r0, asr #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r1, ip, lsr r4 │ │ │ │ - subseq lr, r1, r4, ror r4 │ │ │ │ + subseq lr, r1, ip, asr #8 │ │ │ │ + subseq lr, r1, r4, lsl #9 │ │ │ │ │ │ │ │ 00307140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 307308 │ │ │ │ @@ -301208,48 +301208,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 307328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3071f4 │ │ │ │ ldr r0, [pc, #72] @ 30732c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3071f4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00704298 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, r0, r8, ror #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq r4, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r1, r4, ror #5 │ │ │ │ - subseq lr, r1, r4, lsr #6 │ │ │ │ + ldrsheq lr, [r1], #-36 @ 0xffffffdc │ │ │ │ + subseq lr, r1, r4, lsr r3 │ │ │ │ │ │ │ │ 00307330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -301310,48 +301310,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3074b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3073a0 │ │ │ │ ldr r2, [pc, #88] @ 3074b8 │ │ │ │ ldr r3, [pc, #52] @ 307498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307490 │ │ │ │ ldr r0, [pc, #56] @ 3074bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r0, lsr #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r4, r0, r0, ror r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r4, r0, ip, asr #32 │ │ │ │ andeq r3, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq lr, r1, r0, lsl r2 │ │ │ │ + subseq lr, r1, r0, lsr #4 │ │ │ │ @ instruction: 0x00703f94 │ │ │ │ - subseq lr, r1, r8, lsr #4 │ │ │ │ + subseq lr, r1, r8, lsr r2 │ │ │ │ │ │ │ │ 003074c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -301575,15 +301575,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, r4, r8, lsr #8 │ │ │ │ + rsbeq r1, r4, r8, lsr r4 │ │ │ │ bge ff1fa84c <__bss_end__@@Base+0xfe719ad0> │ │ │ │ bge ff1fa854 <__bss_end__@@Base+0xfe719ad8> │ │ │ │ │ │ │ │ 00307848 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -301625,15 +301625,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -301641,21 +301641,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -301670,15 +301670,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -301686,38 +301686,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -301914,27 +301914,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r0, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r1, r4, r4 │ │ │ │ ldr r0, [pc, #4] @ 307d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq pc, ip, r4, lsr #29 │ │ │ │ - b 582514 │ │ │ │ + b 582524 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 307e54 │ │ │ │ ldr lr, [pc, #152] @ 307e58 │ │ │ │ ldr r4, [pc, #152] @ 307e5c │ │ │ │ @@ -302197,15 +302197,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 307ea8 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 307ea8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 3082e0 │ │ │ │ ldr ip, [pc, #240] @ 3082e4 │ │ │ │ ldr lr, [pc, #240] @ 3082e8 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -302259,16 +302259,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 307ea8 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 307ea8 │ │ │ │ - rsbeq r0, r4, r3, lsl #26 │ │ │ │ - rsbeq r0, r4, r4, lsl sp │ │ │ │ + rsbeq r0, r4, r3, lsl sp │ │ │ │ + rsbeq r0, r4, r4, lsr #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302280,44 +302280,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 308324 │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 308314 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 308358 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7e5b38 │ │ │ │ + b 7e5b48 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3082ec │ │ │ │ @@ -302407,25 +302407,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #200] @ 3085f8 │ │ │ │ ldr r1, [pc, #200] @ 3085fc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #168] @ 308600 │ │ │ │ ldr r2, [pc, #168] @ 308604 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 308608 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -302436,43 +302436,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #112] @ 308614 │ │ │ │ ldr r1, [pc, #112] @ 308618 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r0, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsbeq r1, [r0], #-96 @ 0xffffffa0 │ │ │ │ - ldrsbeq sp, [r7], #-28 @ 0xffffffe4 │ │ │ │ - subseq sp, r0, r0, lsl #8 │ │ │ │ - subseq r7, r0, r0, lsl #6 │ │ │ │ + rsbeq r0, r4, ip, asr #17 │ │ │ │ + subseq r1, r0, r0, ror #13 │ │ │ │ + subseq sp, r7, ip, ror #3 │ │ │ │ + subseq sp, r0, r0, lsl r4 │ │ │ │ + subseq r7, r0, r0, lsl r3 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - subseq sp, r1, r0, lsl #3 │ │ │ │ + @ instruction: 0x0051d190 │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ rsbeq pc, ip, r8, ror r6 @ │ │ │ │ @ instruction: 0x006ecb90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302485,28 +302485,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #432] @ 308818 │ │ │ │ ldr r1, [pc, #432] @ 30881c │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 308820 │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -302516,25 +302516,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r2, [pc, #320] @ 308824 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 3548d0 │ │ │ │ mov r1, sl │ │ │ │ @@ -302554,15 +302554,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -302583,31 +302583,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x00640794 │ │ │ │ - subseq sp, r1, r8, asr #1 │ │ │ │ - subseq sp, r1, r4, lsr #1 │ │ │ │ - subseq r1, r0, r4, ror r5 │ │ │ │ - subseq sp, r7, ip, ror r0 │ │ │ │ + rsbeq r0, r4, r4, lsr #15 │ │ │ │ + ldrsbeq sp, [r1], #-8 │ │ │ │ + ldrheq sp, [r1], #-4 │ │ │ │ + subseq r1, r0, r4, lsl #11 │ │ │ │ + subseq sp, r7, ip, lsl #1 │ │ │ │ rsbeq pc, ip, r8, ror #10 │ │ │ │ - subseq sp, r1, r8, lsl r0 │ │ │ │ + subseq sp, r1, r8, lsr #32 │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ rsbseq r3, r1, r0, lsl r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302676,24 +302676,24 @@ │ │ │ │ bl 4b1fd0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 4b27fc │ │ │ │ b 3088f0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ mov r9, r0 │ │ │ │ bl 1e39b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 4b1fd0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 4b285c │ │ │ │ mov r0, r8 │ │ │ │ bl 1e154c │ │ │ │ @@ -302718,25 +302718,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 308a78 │ │ │ │ ldr r1, [pc, #136] @ 308a7c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #116] @ 308a80 │ │ │ │ ldr r1, [pc, #116] @ 308a84 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 308a88 │ │ │ │ ldr r2, [pc, #84] @ 308a8c │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -302747,56 +302747,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, r4, ip, ror #7 │ │ │ │ - subseq ip, r1, r4, lsl #26 │ │ │ │ - subseq ip, r1, r0, lsl sp │ │ │ │ - ldrsbeq r1, [r0], #-20 @ 0xffffffec │ │ │ │ - subseq ip, r7, r0, ror #25 │ │ │ │ - subseq fp, r1, r0, lsr r0 │ │ │ │ - subseq r9, r1, ip, asr #20 │ │ │ │ + strdeq r0, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq ip, r1, r4, lsl sp │ │ │ │ + subseq ip, r1, r0, lsr #26 │ │ │ │ + subseq r1, r0, r4, ror #3 │ │ │ │ + ldrsheq ip, [r7], #-192 @ 0xffffff40 │ │ │ │ + subseq fp, r1, r0, asr #32 │ │ │ │ + subseq r9, r1, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 308b10 │ │ │ │ ldr r2, [pc, #104] @ 308b14 │ │ │ │ ldr r1, [pc, #104] @ 308b18 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 1e154c │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 308b00 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b209c │ │ │ │ - rsbeq r0, r4, ip, lsl r3 │ │ │ │ - subseq ip, r1, r8, lsr ip │ │ │ │ + rsbeq r0, r4, ip, lsr #6 │ │ │ │ subseq ip, r1, r8, asr #24 │ │ │ │ + subseq ip, r1, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4b2000 │ │ │ │ @@ -302816,26 +302816,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 308bb4 │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 354e28 │ │ │ │ - rsbeq r0, r4, r4, lsl #5 │ │ │ │ - subseq r6, r0, r8, ror #25 │ │ │ │ - ldrheq ip, [r0], #-216 @ 0xffffff28 │ │ │ │ + @ instruction: 0x00640294 │ │ │ │ + ldrsheq r6, [r0], #-200 @ 0xffffff38 │ │ │ │ + subseq ip, r0, r8, asr #27 │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -302854,43 +302854,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 308c54 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354e28 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3082ec │ │ │ │ - rsbeq r0, r4, r8, asr #3 │ │ │ │ - subseq r6, r0, ip, lsr #24 │ │ │ │ - subseq ip, r0, r0, lsr #26 │ │ │ │ + ldrdeq r0, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r6, r0, ip, lsr ip │ │ │ │ + subseq ip, r0, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 308e20 │ │ │ │ ldr r2, [pc, #432] @ 308e24 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 308e28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -302905,15 +302905,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -302982,19 +302982,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r0, r4, r8, asr r1 │ │ │ │ - subseq ip, r1, ip, ror #20 │ │ │ │ + rsbeq r0, r4, r8, ror #2 │ │ │ │ subseq ip, r1, ip, ror sl │ │ │ │ - subseq ip, r0, r8, asr ip │ │ │ │ - subseq r6, r0, r4, ror #22 │ │ │ │ + subseq ip, r1, ip, lsl #21 │ │ │ │ + subseq ip, r0, r8, ror #24 │ │ │ │ + subseq r6, r0, r4, ror fp │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -303049,15 +303049,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -303073,30 +303073,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -303107,30 +303107,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354e28 │ │ │ │ mov r0, r4 │ │ │ │ b 308eb4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r0, r0, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r2, r0, r8, lsr r5 │ │ │ │ - rsbeq pc, r3, r0, asr #29 │ │ │ │ - subseq ip, r0, r4, lsr #20 │ │ │ │ - subseq r6, r0, r4, lsr #18 │ │ │ │ + ldrdeq pc, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + subseq ip, r0, r4, lsr sl │ │ │ │ + subseq r6, r0, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 3092a4 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -303140,15 +303140,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 3090d4 │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -303168,29 +303168,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -303213,30 +303213,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -303252,15 +303252,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -303269,19 +303269,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 309194 │ │ │ │ - rsbeq pc, r3, ip, asr sp @ │ │ │ │ - ldrheq ip, [r0], #-128 @ 0xffffff80 │ │ │ │ - subseq r6, r0, ip, lsr #15 │ │ │ │ + rsbeq pc, r3, ip, ror #26 │ │ │ │ + subseq ip, r0, r0, asr #17 │ │ │ │ + ldrheq r6, [r0], #-124 @ 0xffffff84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 30a210 │ │ │ │ ldr r3, [pc, #3908] @ 30a214 │ │ │ │ @@ -303367,15 +303367,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 30a22c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 30a230 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #3588] @ 30a234 │ │ │ │ ldr r3, [pc, #3552] @ 30a214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303395,15 +303395,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ tst r4, #16 │ │ │ │ bne 3096b4 │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -303454,15 +303454,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3096bc │ │ │ │ @@ -303670,15 +303670,15 @@ │ │ │ │ b 3095a8 │ │ │ │ ldr r1, [pc, #2456] @ 30a268 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -303693,15 +303693,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -303711,47 +303711,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -303759,24 +303759,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -303784,15 +303784,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 3093dc │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -303816,30 +303816,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 309b9c │ │ │ │ @@ -303860,29 +303860,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 309d80 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -304139,15 +304139,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -304260,35 +304260,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 1e2020 │ │ │ │ b 30a150 │ │ │ │ rsbseq r2, r0, r8, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq pc, r3, r1, lsl #19 │ │ │ │ + @ instruction: 0x0063f991 │ │ │ │ ldrsbeq r2, [r0], #-8 @ │ │ │ │ - rsbeq pc, r3, r0, lsr sl @ │ │ │ │ - @ instruction: 0x0050c598 │ │ │ │ - ldrdeq pc, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - subseq ip, r0, r0, lsr #10 │ │ │ │ - subseq r6, r0, r8, lsl r4 │ │ │ │ + rsbeq pc, r3, r0, asr #20 │ │ │ │ + subseq ip, r0, r8, lsr #11 │ │ │ │ + rsbeq pc, r3, r0, ror #19 │ │ │ │ + subseq ip, r0, r0, lsr r5 │ │ │ │ + subseq r6, r0, r8, lsr #8 │ │ │ │ rsbseq r1, r0, r4, asr #31 │ │ │ │ - rsbeq pc, r3, r0, asr r9 @ │ │ │ │ - subseq r0, r0, r0, ror #14 │ │ │ │ - subseq ip, r7, ip, ror #4 │ │ │ │ + rsbeq pc, r3, r0, ror #18 │ │ │ │ + subseq r0, r0, r0, ror r7 │ │ │ │ + subseq ip, r7, ip, ror r2 │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - rsbeq pc, r3, r4, ror #16 │ │ │ │ - subseq r0, r0, r8, ror r6 │ │ │ │ - subseq ip, r7, r4, lsl #3 │ │ │ │ + rsbeq pc, r3, r4, ror r8 @ │ │ │ │ + subseq r0, r0, r8, lsl #13 │ │ │ │ + @ instruction: 0x0057c194 │ │ │ │ rsbseq r1, r0, ip, ror #26 │ │ │ │ - rsbeq pc, r3, sp, lsl #11 │ │ │ │ - subseq r5, r0, ip, asr pc │ │ │ │ + @ instruction: 0x0063f59d │ │ │ │ + subseq r5, r0, ip, ror #30 │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -304458,15 +304458,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -304479,15 +304479,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -304498,84 +304498,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -304585,28 +304585,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -304615,28 +304615,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -304644,27 +304644,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -304674,27 +304674,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -304702,115 +304702,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -304818,40 +304818,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 30a360 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 30a360 │ │ │ │ @@ -304877,30 +304877,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354e28 │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 3082ec │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #776] @ 30af0c │ │ │ │ ldr r3, [pc, #720] @ 30aed8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304925,15 +304925,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #660] @ 30af1c │ │ │ │ ldr r3, [pc, #588] @ 30aed8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304990,15 +304990,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3082ec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 30a360 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 30af28 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 30aed8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -305078,29 +305078,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 30a34c │ │ │ │ rsbseq r1, r0, ip, asr r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r1, r0, ip, lsl r1 │ │ │ │ - strheq lr, [r3], #-146 @ 0xffffff6e @ │ │ │ │ + rsbeq lr, r3, r2, asr #19 │ │ │ │ rsbseq r1, r0, ip, lsl #1 │ │ │ │ - rsbeq lr, r3, r4, lsr #19 │ │ │ │ + strheq lr, [r3], #-148 @ 0xffffff6c @ │ │ │ │ ldrheq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ rsbseq r0, r0, r8, ror #30 │ │ │ │ - subseq fp, r0, r4, lsl r4 │ │ │ │ - strheq lr, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - subseq r5, r0, r0, lsl r3 │ │ │ │ - @ instruction: 0x0050ad9c │ │ │ │ - rsbeq lr, r3, r8, lsr r2 │ │ │ │ - @ instruction: 0x00504c9c │ │ │ │ + subseq fp, r0, r4, lsr #8 │ │ │ │ + rsbeq lr, r3, r4, asr #17 │ │ │ │ + subseq r5, r0, r0, lsr #6 │ │ │ │ + subseq sl, r0, ip, lsr #27 │ │ │ │ + rsbeq lr, r3, r8, asr #4 │ │ │ │ + subseq r4, r0, ip, lsr #25 │ │ │ │ ldrsheq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq lr, r3, r4, ror r1 │ │ │ │ - subseq sl, r0, r8, asr #25 │ │ │ │ - subseq r4, r0, r4, asr #23 │ │ │ │ + rsbeq lr, r3, r4, lsl #3 │ │ │ │ + ldrsbeq sl, [r0], #-200 @ 0xffffff38 │ │ │ │ + ldrsbeq r4, [r0], #-180 @ 0xffffff4c │ │ │ │ rsbseq r0, r0, ip, ror #14 │ │ │ │ rsbseq r0, r0, r8, lsr #14 │ │ │ │ ldrheq r0, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ rsbseq r0, r0, r8, ror #12 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -305130,15 +305130,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b9c8 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 30b9c8 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -305177,15 +305177,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -305195,15 +305195,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -305213,83 +305213,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 30b6b0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -305311,44 +305311,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e10e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -305356,15 +305356,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -305385,51 +305385,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -305547,15 +305547,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354e28 │ │ │ │ b 30b508 │ │ │ │ @@ -305603,15 +305603,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 30ba00 │ │ │ │ ldr r1, [pc, #764] @ 30ba04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 354e28 │ │ │ │ b 30b508 │ │ │ │ @@ -305655,15 +305655,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -305671,24 +305671,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -305713,15 +305713,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 30ba10 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354e28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -305782,30 +305782,30 @@ │ │ │ │ b 30b634 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 30b508 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r0, ip, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, r3, r4, lsr lr │ │ │ │ - @ instruction: 0x0050a994 │ │ │ │ - @ instruction: 0x00504890 │ │ │ │ + rsbeq sp, r3, r4, asr #28 │ │ │ │ + subseq sl, r0, r4, lsr #19 │ │ │ │ + subseq r4, r0, r0, lsr #17 │ │ │ │ rsbeq pc, pc, r4, ror #29 │ │ │ │ - strheq sp, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r4, r0, ip, lsl #4 │ │ │ │ - subseq sl, r0, ip, lsl #6 │ │ │ │ - rsbeq sp, r3, r0, ror #13 │ │ │ │ - subseq sl, r0, r8, lsr #4 │ │ │ │ - subseq r4, r0, r0, lsr r1 │ │ │ │ - rsbeq sp, r3, ip, lsl r5 │ │ │ │ - subseq r3, r0, r0, lsl #31 │ │ │ │ - subseq sl, r0, r8, ror r0 │ │ │ │ - rsbeq sp, r3, r0, lsr r4 │ │ │ │ - subseq r9, r0, ip, ror pc │ │ │ │ - subseq r3, r0, r8, ror lr │ │ │ │ + rsbeq sp, r3, r0, asr #15 │ │ │ │ + subseq r4, r0, ip, lsl r2 │ │ │ │ + subseq sl, r0, ip, lsl r3 │ │ │ │ + strdeq sp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq sl, r0, r8, lsr r2 │ │ │ │ + subseq r4, r0, r0, asr #2 │ │ │ │ + rsbeq sp, r3, ip, lsr #10 │ │ │ │ + @ instruction: 0x00503f90 │ │ │ │ + subseq sl, r0, r8, lsl #1 │ │ │ │ + rsbeq sp, r3, r0, asr #8 │ │ │ │ + subseq r9, r0, ip, lsl #31 │ │ │ │ + subseq r3, r0, r8, lsl #29 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 30ba40 │ │ │ │ ldr r0, [pc, #360] @ 30bb9c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -305893,35 +305893,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 30bbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subseq r4, r8, r0, asr r1 │ │ │ │ - rsbeq sp, r3, r4, lsl #8 │ │ │ │ - ldrsbeq sl, [r1], #-8 │ │ │ │ - ldrheq sl, [r1], #-12 │ │ │ │ - subseq sl, r1, r0, lsr #1 │ │ │ │ - subseq sl, r1, r4, lsl #1 │ │ │ │ - subseq sl, r1, r8, rrx │ │ │ │ - subseq sl, r1, ip, asr #32 │ │ │ │ - subseq sl, r1, r0, lsr r0 │ │ │ │ - subseq sl, r1, r4, lsl r0 │ │ │ │ - ldrsheq r9, [r1], #-248 @ 0xffffff08 │ │ │ │ - ldrsbeq r9, [r1], #-252 @ 0xffffff04 │ │ │ │ - subseq r9, r1, r0, asr #31 │ │ │ │ - subseq r9, r1, r4, lsr #31 │ │ │ │ - subseq r9, r1, r8, lsl #31 │ │ │ │ - subseq r9, r1, ip, ror #30 │ │ │ │ - subseq r9, r1, r0, asr pc │ │ │ │ - subseq r9, r1, r4, lsr pc │ │ │ │ + subseq r4, r8, r0, ror #2 │ │ │ │ + rsbeq sp, r3, r4, lsl r4 │ │ │ │ + subseq sl, r1, r8, ror #1 │ │ │ │ + subseq sl, r1, ip, asr #1 │ │ │ │ + ldrheq sl, [r1], #-0 │ │ │ │ + @ instruction: 0x0051a094 │ │ │ │ + subseq sl, r1, r8, ror r0 │ │ │ │ + subseq sl, r1, ip, asr r0 │ │ │ │ + subseq sl, r1, r0, asr #32 │ │ │ │ + subseq sl, r1, r4, lsr #32 │ │ │ │ + subseq sl, r1, r8 │ │ │ │ + subseq r9, r1, ip, ror #31 │ │ │ │ + ldrsbeq r9, [r1], #-240 @ 0xffffff10 │ │ │ │ + ldrheq r9, [r1], #-244 @ 0xffffff0c │ │ │ │ + @ instruction: 0x00519f98 │ │ │ │ + subseq r9, r1, ip, ror pc │ │ │ │ + subseq r9, r1, r0, ror #30 │ │ │ │ + subseq r9, r1, r4, asr #30 │ │ │ │ ldr r0, [pc, #4] @ 30bbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq ip, ip, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -305984,22 +305984,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 30bd94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30bc64 │ │ │ │ ldr r2, [pc, #100] @ 30bd98 │ │ │ │ ldr r3, [pc, #56] @ 30bd70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -306007,29 +306007,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 30bd68 │ │ │ │ ldr r0, [pc, #68] @ 30bd9c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [pc], #-116 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, pc, r4, asr #15 │ │ │ │ - ldrheq pc, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + subseq pc, r3, r4, asr #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, pc, r8, lsl #15 │ │ │ │ - @ instruction: 0x00519e98 │ │ │ │ + subseq r9, r1, r8, lsr #29 │ │ │ │ andeq r1, r0, r4, lsr #10 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r1, r0, lsr lr │ │ │ │ + subseq r9, r1, r0, asr #28 │ │ │ │ rsbeq pc, pc, r0, asr #13 │ │ │ │ - subseq r9, r1, ip, lsl lr │ │ │ │ + subseq r9, r1, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -306111,22 +306111,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 30bfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30be24 │ │ │ │ ldr r2, [pc, #124] @ 30bfac │ │ │ │ ldr r3, [pc, #56] @ 30bf6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -306134,45 +306134,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 30bf64 │ │ │ │ ldr r0, [pc, #92] @ 30bfb0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, pc, r4, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq sp, r3, r1, ror #1 │ │ │ │ + strdeq sp, [r3], #-1 @ │ │ │ │ rsbeq pc, pc, r0, lsl r6 @ │ │ │ │ - subseq r9, r1, r0, lsl #27 │ │ │ │ + @ instruction: 0x00519d90 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, pc, r8, asr #11 │ │ │ │ - @ instruction: 0x0053f498 │ │ │ │ - subseq r9, r1, r8, lsr #26 │ │ │ │ - subseq r9, r1, r0, lsr sp │ │ │ │ + subseq pc, r3, r8, lsr #9 │ │ │ │ subseq r9, r1, r8, lsr sp │ │ │ │ - subseq r9, r1, ip, lsr sp │ │ │ │ - ldrsbeq r3, [r8], #-204 @ 0xffffff34 │ │ │ │ + subseq r9, r1, r0, asr #26 │ │ │ │ + subseq r9, r1, r8, asr #26 │ │ │ │ + subseq r9, r1, ip, asr #26 │ │ │ │ + subseq r3, r8, ip, ror #25 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r1, r4, asr #25 │ │ │ │ + ldrsbeq r9, [r1], #-196 @ 0xffffff3c │ │ │ │ rsbeq pc, pc, r4, asr #9 │ │ │ │ - ldrheq r9, [r1], #-192 @ 0xffffff40 │ │ │ │ + subseq r9, r1, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 4b209c │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 585198 │ │ │ │ + bl 5851a8 │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 34c130 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -306222,15 +306222,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30c1a4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r1, [pc, #236] @ 30c1b8 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 30c058 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -306262,72 +306262,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 30c1dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c08c │ │ │ │ ldr r0, [pc, #80] @ 30c1e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c08c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, pc, ip, ror #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ strheq pc, [pc], #-60 @ │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - ldrsbeq r3, [ip], #-108 @ 0xffffff94 │ │ │ │ + subseq r3, ip, ip, ror #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, pc, r0, ror #6 │ │ │ │ + subseq r9, r1, ip, lsr fp │ │ │ │ subseq r9, r1, ip, lsr #22 │ │ │ │ - subseq r9, r1, ip, lsl fp │ │ │ │ andeq r1, r0, r8, lsr sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r1, ip, lsr #21 │ │ │ │ - subseq r9, r1, r4, asr #21 │ │ │ │ + ldrheq r9, [r1], #-172 @ 0xffffff54 │ │ │ │ + ldrsbeq r9, [r1], #-164 @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 30c2d8 │ │ │ │ ldr r2, [pc, #220] @ 30c2dc │ │ │ │ ldr r1, [pc, #220] @ 30c2e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #188] @ 30c2e4 │ │ │ │ ldr r1, [pc, #188] @ 30c2e8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #156] @ 30c2ec │ │ │ │ ldr r3, [pc, #156] @ 30c2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 30c2f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -306340,35 +306340,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 30c300 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r1, [pc, #96] @ 30c304 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq ip, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq sp, [pc], #-152 @ │ │ │ │ - subseq r9, r7, r4, ror #9 │ │ │ │ - subseq r9, r0, r8, lsl #14 │ │ │ │ - subseq r3, r0, r8, lsl #12 │ │ │ │ + rsbeq ip, r3, r8, asr #27 │ │ │ │ + subeq sp, pc, r8, ror #19 │ │ │ │ + ldrsheq r9, [r7], #-68 @ 0xffffffbc │ │ │ │ + subseq r9, r0, r8, lsl r7 │ │ │ │ + subseq r3, r0, r8, lsl r6 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0x006cba98 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ rsbeq r9, lr, r0, asr #27 │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -306383,15 +306383,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #76] @ 30c39c │ │ │ │ ldr r2, [pc, #76] @ 30c3a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -306402,19 +306402,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0063cc98 │ │ │ │ - subseq r9, r0, r0, lsl #12 │ │ │ │ - subseq r3, r0, r0, lsl #10 │ │ │ │ - subseq r7, r1, r8, lsl r7 │ │ │ │ - subseq r6, r1, r4, lsr r1 │ │ │ │ + rsbeq ip, r3, r8, lsr #25 │ │ │ │ + subseq r9, r0, r0, lsl r6 │ │ │ │ + subseq r3, r0, r0, lsl r5 │ │ │ │ + subseq r7, r1, r8, lsr #14 │ │ │ │ + subseq r6, r1, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -306501,41 +306501,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #180] @ 30c5dc │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 3548d0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 354dbc │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 30c5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -306545,19 +306545,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4b174c │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 30c484 │ │ │ │ - rsbeq ip, r3, r4, asr #23 │ │ │ │ + ldrdeq ip, [r3], #-180 @ 0xffffff4c @ │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ rsbeq fp, ip, r4, lsl #16 │ │ │ │ - subseq r9, r1, r0, lsl #15 │ │ │ │ - subseq r9, r1, ip, asr r7 │ │ │ │ + @ instruction: 0x00519790 │ │ │ │ + subseq r9, r1, ip, ror #14 │ │ │ │ rsbseq pc, r0, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -306702,25 +306702,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 30c958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c730 │ │ │ │ ldr r3, [pc, #228] @ 30c95c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c79c │ │ │ │ ldr r3, [pc, #196] @ 30c950 │ │ │ │ @@ -306738,53 +306738,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 30c960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c79c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 30c964 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c730 │ │ │ │ ldr r0, [pc, #80] @ 30c968 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c79c │ │ │ │ rsbeq lr, pc, r4, ror #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq lr, [pc], #-212 @ │ │ │ │ rsbeq lr, pc, r8, ror #26 │ │ │ │ ldrsheq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r3, r0, lsl r8 │ │ │ │ + rsbeq ip, r3, r0, lsr #16 │ │ │ │ rsbseq pc, r0, r8, asr r3 @ │ │ │ │ andeq r1, r0, ip, ror #30 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r1, r4, lsr r4 │ │ │ │ + subseq r9, r1, r4, asr #8 │ │ │ │ andeq r3, r0, r4, ror sp │ │ │ │ - subseq r9, r1, ip, lsl r4 │ │ │ │ - ldrsbeq r9, [r1], #-48 @ 0xffffffd0 │ │ │ │ - subseq r9, r1, r4, lsr #8 │ │ │ │ + subseq r9, r1, ip, lsr #8 │ │ │ │ + subseq r9, r1, r0, ror #7 │ │ │ │ + subseq r9, r1, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 30cb9c │ │ │ │ ldr r1, [pc, #532] @ 30cba0 │ │ │ │ @@ -306883,60 +306883,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 30cbbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c9e4 │ │ │ │ ldr r1, [pc, #104] @ 30cbc0 │ │ │ │ ldr r0, [pc, #104] @ 30cbc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30ca40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 30cbc8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30c9e4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, pc, ip, ror #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, pc, r0, asr #20 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, pc, r8, lsl #20 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r1, r8, asr r2 │ │ │ │ - rsbeq ip, r3, r4, ror #8 │ │ │ │ - subseq r9, r1, r0, lsl r2 │ │ │ │ - subseq r9, r1, r4, ror #4 │ │ │ │ + subseq r9, r1, r8, ror #4 │ │ │ │ + rsbeq ip, r3, r4, ror r4 │ │ │ │ + subseq r9, r1, r0, lsr #4 │ │ │ │ + subseq r9, r1, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 30cd8c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -306950,23 +306950,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #372] @ 30cda0 │ │ │ │ ldr r1, [pc, #372] @ 30cda4 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #348] @ 30cda8 │ │ │ │ ldr r3, [pc, #348] @ 30cdac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307028,48 +307028,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30cdd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30cc64 │ │ │ │ ldr r0, [pc, #92] @ 30cddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30cc64 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r3, r8, ror #7 │ │ │ │ strdeq lr, [pc], #-124 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r8, r0, ip, lsr #26 │ │ │ │ - subseq r2, r0, ip, lsr #24 │ │ │ │ - subseq r9, r1, r8, ror #3 │ │ │ │ - ldrsheq r9, [r1], #-20 @ 0xffffffec │ │ │ │ + subseq r8, r0, ip, lsr sp │ │ │ │ + subseq r2, r0, ip, lsr ip │ │ │ │ + ldrsheq r9, [r1], #-24 @ 0xffffffe8 │ │ │ │ + subseq r9, r1, r4, lsl #4 │ │ │ │ rsbeq lr, pc, r8, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ rsbeq lr, pc, ip, lsr #14 │ │ │ │ andeq r3, r0, r8, asr ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r9, r1, ip, asr #1 │ │ │ │ - ldrsbeq r9, [r1], #-8 │ │ │ │ + ldrsbeq r9, [r1], #-12 │ │ │ │ + subseq r9, r1, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -307146,30 +307146,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 30cf94 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -307213,15 +307213,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -307231,15 +307231,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 30d16c │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30cf80 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 30ce78 │ │ │ │ ldr r3, [pc, #212] @ 30d170 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -307258,50 +307258,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 30d174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30ce70 │ │ │ │ ldr r0, [pc, #96] @ 30d178 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30cf80 │ │ │ │ ldr r0, [pc, #60] @ 30d17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30ce70 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, pc, r4, ror #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, pc, r8, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, pc, r0, ror #10 │ │ │ │ andeq r2, r0, r0, ror r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r8, r1, r0, lsr #28 │ │ │ │ + subseq r8, r1, r0, lsr lr │ │ │ │ @ instruction: 0x000038b0 │ │ │ │ - subseq r8, r1, r0, ror #26 │ │ │ │ - ldrheq r8, [r1], #-220 @ 0xffffff24 │ │ │ │ - subseq r8, r1, ip, asr #26 │ │ │ │ + subseq r8, r1, r0, ror sp │ │ │ │ + subseq r8, r1, ip, asr #27 │ │ │ │ + subseq r8, r1, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -307337,15 +307337,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -307355,15 +307355,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -307373,30 +307373,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307404,30 +307404,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307435,15 +307435,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -307451,15 +307451,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -307480,15 +307480,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -307498,50 +307498,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -307549,25 +307549,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -307575,15 +307575,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307639,15 +307639,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -307659,15 +307659,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307675,30 +307675,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307706,30 +307706,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307737,30 +307737,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #500] @ 30daa8 │ │ │ │ ldr r3, [pc, #492] @ 30daa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -307784,15 +307784,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -307804,81 +307804,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 30d884 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @@ -308097,15 +308097,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 30e2d0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308118,15 +308118,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 30e2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 30dcc0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -308169,15 +308169,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308188,15 +308188,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -308221,15 +308221,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -308239,15 +308239,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 30dca8 │ │ │ │ ldr r3, [pc, #604] @ 30e2c4 │ │ │ │ @@ -308282,15 +308282,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 30e2d8 │ │ │ │ @@ -308303,15 +308303,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 30e2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 30dc4c │ │ │ │ ldr r0, [pc, #392] @ 30e2e0 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 30db20 │ │ │ │ @@ -308328,25 +308328,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 30e2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30db20 │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 30bfec │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -308367,60 +308367,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 30e2e8 │ │ │ │ ldr r1, [pc, #184] @ 30e2ec │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 30dc4c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 30e2f0 │ │ │ │ ldr r1, [pc, #128] @ 30e2f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 30dcc0 │ │ │ │ ldr r0, [pc, #100] @ 30e2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30db20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, pc, r0, lsr r9 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, pc, r8, lsl #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - rsbeq fp, r3, ip, lsr #8 │ │ │ │ + rsbeq fp, r3, ip, lsr r4 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ rsbeq sp, pc, r0, lsl #14 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq r8, [r1], #-16 │ │ │ │ - subseq r8, r1, r8, lsl #2 │ │ │ │ - subseq r7, r1, r0, asr #29 │ │ │ │ - subseq r7, r1, r4, lsr #28 │ │ │ │ + subseq r8, r1, r0, asr #3 │ │ │ │ + subseq r8, r1, r8, lsl r1 │ │ │ │ + ldrsbeq r7, [r1], #-224 @ 0xffffff20 │ │ │ │ + subseq r7, r1, r4, lsr lr │ │ │ │ andeq r4, r0, ip, ror #16 │ │ │ │ - subseq r7, r1, ip, asr #26 │ │ │ │ - subseq r7, r1, r0, lsr #27 │ │ │ │ - subseq r7, r1, r4, lsr #27 │ │ │ │ - subseq r7, r1, ip, ror #26 │ │ │ │ - subseq r7, r1, r4, ror #26 │ │ │ │ - ldrheq r7, [r1], #-196 @ 0xffffff3c │ │ │ │ + subseq r7, r1, ip, asr sp │ │ │ │ + ldrheq r7, [r1], #-208 @ 0xffffff30 │ │ │ │ + ldrheq r7, [r1], #-212 @ 0xffffff2c │ │ │ │ + subseq r7, r1, ip, ror sp │ │ │ │ + subseq r7, r1, r4, ror sp │ │ │ │ + subseq r7, r1, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 4b2000 │ │ │ │ @@ -308547,15 +308547,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 30e958 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30e47c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 30cde0 │ │ │ │ b 30e47c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -308577,15 +308577,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -308599,15 +308599,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -308661,15 +308661,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -308677,15 +308677,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 30e470 │ │ │ │ @@ -308745,15 +308745,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 30e968 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308764,15 +308764,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30e96c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 30e41c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 4b1fd0 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -308792,15 +308792,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 30e974 │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 30e41c │ │ │ │ ldr r3, [pc, #84] @ 30e950 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -308810,34 +308810,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 30e97c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30e47c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006fd09c │ │ │ │ @ instruction: 0x006fd098 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - strheq sl, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - subseq r7, r1, r4, lsr fp │ │ │ │ + rsbeq sl, r3, ip, asr #21 │ │ │ │ + subseq r7, r1, r4, asr #22 │ │ │ │ rsbeq ip, pc, ip, lsl #25 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq r7, [r1], #-120 @ 0xffffff88 │ │ │ │ - ldrsheq r7, [r1], #-96 @ 0xffffffa0 │ │ │ │ - subseq r7, r1, ip, ror #14 │ │ │ │ - ldrsheq r7, [r1], #-108 @ 0xffffff94 │ │ │ │ - rsbeq sl, r3, r0, lsr #13 │ │ │ │ - subseq r7, r1, r8, lsl r7 │ │ │ │ + subseq r7, r1, r8, lsl #16 │ │ │ │ + subseq r7, r1, r0, lsl #14 │ │ │ │ + subseq r7, r1, ip, ror r7 │ │ │ │ + subseq r7, r1, ip, lsl #14 │ │ │ │ + strheq sl, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq r7, r1, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 30ef7c │ │ │ │ ldr r1, [pc, #1508] @ 30ef80 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -309109,27 +309109,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 30efdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30e9e4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 30bbf4 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 4b1fd0 │ │ │ │ bl 4b271c │ │ │ │ @@ -309157,15 +309157,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r2, [pc, #324] @ 30efec │ │ │ │ ldr r3, [pc, #212] @ 30ef80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -309177,15 +309177,15 @@ │ │ │ │ b 30bda0 │ │ │ │ ldr r0, [pc, #276] @ 30eff0 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30e9e4 │ │ │ │ ldr r3, [pc, #248] @ 30eff4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30ecf0 │ │ │ │ ldr r3, [pc, #124] @ 30ef8c │ │ │ │ @@ -309201,33 +309201,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 30eff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30ecf0 │ │ │ │ ldr r0, [pc, #136] @ 30effc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 30ecf0 │ │ │ │ rsbeq ip, pc, ip, asr sl @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, pc, r4, asr #20 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbeq ip, pc, r8, ror #19 │ │ │ │ - rsbeq sl, r3, r0, lsl #9 │ │ │ │ + @ instruction: 0x0063a490 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ rsbeq ip, pc, r8, ror #17 │ │ │ │ rsbeq ip, pc, r4, lsl #17 │ │ │ │ rsbeq ip, pc, r4, asr #16 │ │ │ │ strdeq ip, [pc], #-124 @ │ │ │ │ rsbeq ip, pc, r4, lsr #15 │ │ │ │ rsbeq ip, pc, r8, ror #14 │ │ │ │ @@ -309237,23 +309237,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ rsbeq ip, pc, r4, lsr #13 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, r1, r4, ror r2 │ │ │ │ + subseq r7, r1, r4, lsl #5 │ │ │ │ @ instruction: 0x006fc598 │ │ │ │ - rsbeq sl, r3, ip, lsr r1 │ │ │ │ - subseq r7, r1, ip, ror r2 │ │ │ │ + rsbeq sl, r3, ip, asr #2 │ │ │ │ + subseq r7, r1, ip, lsl #5 │ │ │ │ rsbeq ip, pc, ip, asr #10 │ │ │ │ - subseq r7, r1, r8, ror #3 │ │ │ │ + ldrsheq r7, [r1], #-24 @ 0xffffffe8 │ │ │ │ andeq r3, r0, r8, asr ip │ │ │ │ - ldrsbeq r6, [r1], #-232 @ 0xffffff18 │ │ │ │ - subseq r6, r1, r4, ror #29 │ │ │ │ + subseq r6, r1, r8, ror #29 │ │ │ │ + ldrsheq r6, [r1], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ @@ -309311,15 +309311,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 30f1e4 │ │ │ │ ldr r3, [pc, #332] @ 30f26c │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -309349,15 +309349,15 @@ │ │ │ │ bhi 30f220 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r2, [pc, #204] @ 30f274 │ │ │ │ ldr r3, [pc, #188] @ 30f268 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -309744,20 +309744,20 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbeq ip, pc, r0, asr r1 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, pc, ip, lsl #1 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbeq r9, r3, r0, lsl #19 │ │ │ │ - subseq r6, r1, ip, asr #20 │ │ │ │ - subseq r6, r1, r8, lsl #21 │ │ │ │ - rsbeq r9, r3, ip, asr r9 │ │ │ │ - subseq r6, r1, r4, lsr #20 │ │ │ │ + @ instruction: 0x00639990 │ │ │ │ + subseq r6, r1, ip, asr sl │ │ │ │ + @ instruction: 0x00516a98 │ │ │ │ + rsbeq r9, r3, ip, ror #18 │ │ │ │ subseq r6, r1, r4, lsr sl │ │ │ │ + subseq r6, r1, r4, asr #20 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 0030f7e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309852,17 +309852,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30f968 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r9, r3, ip, lsr #15 │ │ │ │ - subseq r6, r1, r8, ror r8 │ │ │ │ - subseq r1, sp, r4, ror fp │ │ │ │ + strheq r9, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r6, r1, r8, lsl #17 │ │ │ │ + subseq r1, sp, r4, lsl #23 │ │ │ │ │ │ │ │ 0030f96c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 30fb04 │ │ │ │ @@ -309940,15 +309940,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 1e2020 │ │ │ │ b 30f9ec │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ b 30f9ec │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 4ab910 │ │ │ │ @@ -309962,17 +309962,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq fp, pc, r0, ror sl @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, pc, r0, lsl #20 │ │ │ │ - rsbeq r9, r3, r8, lsl #12 │ │ │ │ - ldrsbeq r6, [r1], #-100 @ 0xffffff9c │ │ │ │ - ldrsbeq r1, [sp], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r9, r3, r8, lsl r6 │ │ │ │ + subseq r6, r1, r4, ror #13 │ │ │ │ + subseq r1, sp, r0, ror #19 │ │ │ │ │ │ │ │ 0030fb1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -309999,15 +309999,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 1e2020 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 7d2d5c │ │ │ │ + bl 7d2d6c │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 30fc40 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 30fc40 │ │ │ │ @@ -310020,15 +310020,15 @@ │ │ │ │ b 30fc00 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 30fb90 │ │ │ │ ldr r2, [pc, #108] @ 30fc74 │ │ │ │ ldr r3, [pc, #100] @ 30fc70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -310045,15 +310045,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 30fc00 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq fp, [pc], #-136 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @@ -310082,15 +310082,15 @@ │ │ │ │ beq 30fcd4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 30fd7c │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 30fd38 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -310176,26 +310176,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 7ef788 │ │ │ │ + bl 7ef798 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 30fd3c │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -310239,15 +310239,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 1e2020 │ │ │ │ b 30ff60 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #19 │ │ │ │ bls 30fedc │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -310264,28 +310264,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 30fe3c │ │ │ │ b 30fedc │ │ │ │ ldr r3, [pc, #108] @ 310044 │ │ │ │ b 30fe08 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 30fe3c │ │ │ │ b 30fedc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 310048 │ │ │ │ ldr r1, [pc, #60] @ 31004c │ │ │ │ @@ -310300,17 +310300,17 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff20303c <__bss_end__@@Base+0xfe7222c0> │ │ │ │ strheq fp, [pc], #-96 @ │ │ │ │ bge ff20304c <__bss_end__@@Base+0xfe7222d0> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff203050 <__bss_end__@@Base+0xfe7222d4> │ │ │ │ - rsbeq r9, r3, r4, ror #1 │ │ │ │ - ldrheq r6, [r1], #-16 │ │ │ │ - subseq r1, sp, ip, lsr #9 │ │ │ │ + strdeq r9, [r3], #-4 @ │ │ │ │ + subseq r6, r1, r0, asr #3 │ │ │ │ + ldrheq r1, [sp], #-76 @ 0xffffffb4 │ │ │ │ │ │ │ │ 00310054 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -310324,17 +310324,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3100a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r9, r3, ip, rrx │ │ │ │ - subseq r6, r1, r8, lsr r1 │ │ │ │ - subseq r1, sp, r4, lsr r4 │ │ │ │ + rsbeq r9, r3, ip, ror r0 │ │ │ │ + subseq r6, r1, r8, asr #2 │ │ │ │ + subseq r1, sp, r4, asr #8 │ │ │ │ │ │ │ │ 003100ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -310418,15 +310418,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 310298 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #19 │ │ │ │ bls 31024c │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 31024c │ │ │ │ @@ -310498,24 +310498,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq fp, pc, r8, lsr #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, pc, r8, lsl #5 │ │ │ │ - rsbeq r8, r3, ip, lsr #30 │ │ │ │ - rsbeq r8, r3, r8, lsl lr │ │ │ │ - ldrsbeq r5, [r1], #-236 @ 0xffffff14 │ │ │ │ + rsbeq r8, r3, ip, lsr pc │ │ │ │ + rsbeq r8, r3, r8, lsr #28 │ │ │ │ + subseq r5, r1, ip, ror #29 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbeq r8, r3, ip, ror #27 │ │ │ │ - ldrheq r5, [r1], #-232 @ 0xffffff18 │ │ │ │ - subseq r5, r1, r8, lsl pc │ │ │ │ - rsbeq r8, r3, r8, asr #27 │ │ │ │ - @ instruction: 0x00515e90 │ │ │ │ - subseq r1, sp, ip, lsl #3 │ │ │ │ + strdeq r8, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r5, r1, r8, asr #29 │ │ │ │ + subseq r5, r1, r8, lsr #30 │ │ │ │ + ldrdeq r8, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + subseq r5, r1, r0, lsr #29 │ │ │ │ + @ instruction: 0x005d119c │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 0031037c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310543,17 +310543,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 310404 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 310408 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r3, r0, lsl sp │ │ │ │ - ldrsbeq r5, [r1], #-216 @ 0xffffff28 │ │ │ │ - ldrsbeq r1, [sp], #-4 │ │ │ │ + rsbeq r8, r3, r0, lsr #26 │ │ │ │ + subseq r5, r1, r8, ror #27 │ │ │ │ + subseq r1, sp, r4, ror #1 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 0031040c : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 310458 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -310603,17 +310603,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3104dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3104e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r3, r8, lsr ip │ │ │ │ - subseq r5, r1, r0, lsl #26 │ │ │ │ - ldrsheq r0, [sp], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r8, r3, r8, asr #24 │ │ │ │ + subseq r5, r1, r0, lsl sp │ │ │ │ + subseq r1, sp, ip │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003104e4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 310510 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -310633,17 +310633,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 31054c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 310550 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r3, r8, asr #23 │ │ │ │ - @ instruction: 0x00515c90 │ │ │ │ - subseq r0, sp, ip, lsl #31 │ │ │ │ + ldrdeq r8, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + subseq r5, r1, r0, lsr #25 │ │ │ │ + @ instruction: 0x005d0f9c │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 00310554 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00310558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310722,39 +310722,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3106bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3106c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq r8, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - subseq r5, r1, r8, lsl #23 │ │ │ │ - subseq r5, r1, r0, lsl ip │ │ │ │ - @ instruction: 0x00638a98 │ │ │ │ - subseq r5, r1, r0, ror #22 │ │ │ │ - ldrsheq r5, [r1], #-180 @ 0xffffff4c │ │ │ │ + rsbeq r8, r3, ip, asr #21 │ │ │ │ + @ instruction: 0x00515b98 │ │ │ │ + subseq r5, r1, r0, lsr #24 │ │ │ │ + rsbeq r8, r3, r8, lsr #21 │ │ │ │ + subseq r5, r1, r0, ror fp │ │ │ │ + subseq r5, r1, r4, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbeq r8, r3, r4, ror sl │ │ │ │ - subseq r5, r1, ip, lsr fp │ │ │ │ - ldrheq r5, [r1], #-184 @ 0xffffff48 │ │ │ │ + rsbeq r8, r3, r4, lsl #21 │ │ │ │ + subseq r5, r1, ip, asr #22 │ │ │ │ + subseq r5, r1, r8, asr #23 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003106c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -310789,15 +310789,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 550168 │ │ │ │ + bl 550178 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 310844 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 310828 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -310832,15 +310832,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ mov r0, #0 │ │ │ │ b 3107e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e4084 │ │ │ │ rsbeq sl, pc, r0, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, pc, r4, lsl #24 │ │ │ │ @@ -310935,17 +310935,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3109e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbeq r8, r3, ip, lsr r7 │ │ │ │ - subseq r5, r1, r4, lsl #16 │ │ │ │ - subseq r0, sp, r0, lsl #22 │ │ │ │ + rsbeq r8, r3, ip, asr #14 │ │ │ │ + subseq r5, r1, r4, lsl r8 │ │ │ │ + subseq r0, sp, r0, lsl fp │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003109e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311021,15 +311021,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7ef694 │ │ │ │ + bl 7ef6a4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 310d78 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -311048,15 +311048,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ef788 │ │ │ │ + bl 7ef798 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -311100,15 +311100,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 310c68 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7ef788 │ │ │ │ + bl 7ef798 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 310b98 │ │ │ │ bl 1e154c │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 1e39b8 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -311146,48 +311146,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 310d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 310bf8 │ │ │ │ ldr r0, [pc, #72] @ 310d94 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 310bf8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, r0, lsl #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, pc, r8, asr #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq sl, [pc], #-116 @ │ │ │ │ andeq r4, r0, r8, ror #21 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r1, ip, lsr r5 │ │ │ │ - subseq r5, r1, r4, lsr #11 │ │ │ │ + subseq r5, r1, ip, asr #10 │ │ │ │ + ldrheq r5, [r1], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -311262,26 +311262,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 311004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ b 310e0c │ │ │ │ ldr r3, [pc, #216] @ 310ff8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 310e38 │ │ │ │ @@ -311298,55 +311298,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 311008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4] │ │ │ │ b 310e38 │ │ │ │ ldr r0, [pc, #96] @ 31100c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4] │ │ │ │ b 310e38 │ │ │ │ ldr r0, [pc, #68] @ 311010 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ b 310e0c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, r8, lsr r6 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, pc, r0, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strheq sl, [pc], #-84 @ │ │ │ │ andeq r4, r0, r0, asr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r1, r8, ror #8 │ │ │ │ - ldrsbeq r5, [r1], #-60 @ 0xffffffc4 │ │ │ │ - subseq r5, r1, r4, lsr #8 │ │ │ │ - subseq r5, r1, r0, lsl #8 │ │ │ │ + subseq r5, r1, r8, ror r4 │ │ │ │ + subseq r5, r1, ip, ror #7 │ │ │ │ + subseq r5, r1, r4, lsr r4 │ │ │ │ + subseq r5, r1, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3112d8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -311441,26 +311441,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3112f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3110e0 │ │ │ │ b 31109c │ │ │ │ ldr r3, [pc, #240] @ 3112ec │ │ │ │ @@ -311481,61 +311481,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3112fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r5] │ │ │ │ b 311104 │ │ │ │ ldr r2, [pc, #100] @ 3112ec │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 311164 │ │ │ │ b 311094 │ │ │ │ ldr r0, [pc, #96] @ 311300 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r5] │ │ │ │ b 311104 │ │ │ │ ldr r0, [pc, #68] @ 311304 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r5] │ │ │ │ b 3111e0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, r0, asr #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006fa39c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sl, pc, r8, ror #5 │ │ │ │ andeq r4, r0, r0, asr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x0051519c │ │ │ │ - subseq r5, r1, r0, lsl #2 │ │ │ │ - subseq r5, r1, r0, lsr r1 │ │ │ │ + subseq r5, r1, ip, lsr #3 │ │ │ │ subseq r5, r1, r0, lsl r1 │ │ │ │ + subseq r5, r1, r0, asr #2 │ │ │ │ + subseq r5, r1, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 311944 │ │ │ │ ldr r2, [pc, #1572] @ 311948 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -311597,15 +311597,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 311960 │ │ │ │ add r0, pc, r0 │ │ │ │ b 311798 │ │ │ │ cmp r2, #2 │ │ │ │ beq 311510 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -311686,21 +311686,21 @@ │ │ │ │ beq 311920 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 311970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 311468 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -311723,21 +311723,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 311978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3113a4 │ │ │ │ ldr r2, [pc, #832] @ 31197c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 311360 │ │ │ │ ldr r2, [pc, #776] @ 311958 │ │ │ │ @@ -311752,21 +311752,21 @@ │ │ │ │ beq 3118bc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 311980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r7] │ │ │ │ b 311360 │ │ │ │ ldr r3, [pc, #720] @ 311984 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3114cc │ │ │ │ @@ -311784,23 +311784,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 311988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3114cc │ │ │ │ ldr r3, [pc, #540] @ 311954 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31148c │ │ │ │ ldr r3, [pc, #524] @ 311958 │ │ │ │ @@ -311816,23 +311816,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 31198c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31148c │ │ │ │ ldr r3, [pc, #472] @ 311990 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3113a4 │ │ │ │ ldr r3, [pc, #396] @ 311958 │ │ │ │ @@ -311848,21 +311848,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 311994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3113a4 │ │ │ │ ldr r3, [pc, #360] @ 311998 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311468 │ │ │ │ ldr r3, [pc, #276] @ 311958 │ │ │ │ @@ -311877,95 +311877,95 @@ │ │ │ │ beq 311910 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 31199c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 311468 │ │ │ │ ldr r0, [pc, #252] @ 3119a0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3114cc │ │ │ │ ldr r0, [pc, #224] @ 3119a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r7] │ │ │ │ b 311360 │ │ │ │ ldr r0, [pc, #208] @ 3119a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31148c │ │ │ │ ldr r0, [pc, #188] @ 3119ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31148c │ │ │ │ ldr r0, [pc, #168] @ 3119b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3113a4 │ │ │ │ ldr r0, [pc, #156] @ 3119b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 311468 │ │ │ │ ldr r0, [pc, #144] @ 3119b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 311468 │ │ │ │ ldr r0, [pc, #132] @ 3119bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3113a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [pc], #-4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq sl, [pc], #-0 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r4, asr r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r1, ip, ror #2 │ │ │ │ + subseq r5, r1, ip, ror r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq r9, pc, r0, lsr #30 │ │ │ │ andeq r1, r0, ip, ror #20 │ │ │ │ - subseq r5, r1, ip, lsr #1 │ │ │ │ + ldrheq r5, [r1], #-12 │ │ │ │ andeq r3, r0, r4, ror #15 │ │ │ │ - subseq r4, r1, ip, lsl #29 │ │ │ │ + @ instruction: 0x00514e9c │ │ │ │ andeq r1, r0, r8, lsl #8 │ │ │ │ - subseq r4, r1, r8, lsl #27 │ │ │ │ + @ instruction: 0x00514d98 │ │ │ │ andeq r2, r0, r4, ror #20 │ │ │ │ - ldrsheq r4, [r1], #-252 @ 0xffffff04 │ │ │ │ - subseq r4, r1, r0, lsl #28 │ │ │ │ + subseq r5, r1, ip │ │ │ │ + subseq r4, r1, r0, lsl lr │ │ │ │ andeq r3, r0, r0, lsl r2 │ │ │ │ - subseq r4, r1, r8, lsl #26 │ │ │ │ - andeq r3, r0, r4, asr #22 │ │ │ │ - subseq r4, r1, r0, lsr #28 │ │ │ │ - ldrsheq r4, [r1], #-236 @ 0xffffff14 │ │ │ │ - ldrheq r4, [r1], #-180 @ 0xffffff4c │ │ │ │ subseq r4, r1, r8, lsl sp │ │ │ │ - subseq r4, r1, r0, lsl #26 │ │ │ │ - subseq r4, r1, r0, ror #24 │ │ │ │ - ldrsbeq r4, [r1], #-220 @ 0xffffff24 │ │ │ │ - subseq r4, r1, ip, asr sp │ │ │ │ - subseq r4, r1, r0, asr #23 │ │ │ │ + andeq r3, r0, r4, asr #22 │ │ │ │ + subseq r4, r1, r0, lsr lr │ │ │ │ + subseq r4, r1, ip, lsl #30 │ │ │ │ + subseq r4, r1, r4, asr #23 │ │ │ │ + subseq r4, r1, r8, lsr #26 │ │ │ │ + subseq r4, r1, r0, lsl sp │ │ │ │ + subseq r4, r1, r0, ror ip │ │ │ │ + subseq r4, r1, ip, ror #27 │ │ │ │ + subseq r4, r1, ip, ror #26 │ │ │ │ + ldrsbeq r4, [r1], #-176 @ 0xffffff50 │ │ │ │ │ │ │ │ 003119c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -312014,17 +312014,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 311a8c │ │ │ │ ldr r0, [pc, #24] @ 311a90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq r7, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x00514d9c │ │ │ │ - subseq pc, ip, r8, asr #20 │ │ │ │ + rsbeq r7, r3, r4, lsl #16 │ │ │ │ + subseq r4, r1, ip, lsr #27 │ │ │ │ + subseq pc, ip, r8, asr sl @ │ │ │ │ │ │ │ │ 00311a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -312093,17 +312093,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r9, pc, r0, asr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r9, [pc], #-140 @ │ │ │ │ - ldrdeq r7, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq r4, r1, r8, ror ip │ │ │ │ - subseq pc, ip, r4, lsr #18 │ │ │ │ + rsbeq r7, r3, r0, ror #13 │ │ │ │ + subseq r4, r1, r8, lsl #25 │ │ │ │ + subseq pc, ip, r4, lsr r9 @ │ │ │ │ │ │ │ │ 00311bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -312170,17 +312170,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r9, pc, ip, lsl #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, pc, ip, ror r7 @ │ │ │ │ - rsbeq r7, r3, r4, lsr #11 │ │ │ │ - subseq r4, r1, ip, asr #22 │ │ │ │ - ldrsheq pc, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r7, [r3], #-84 @ 0xffffffac @ │ │ │ │ + subseq r4, r1, ip, asr fp │ │ │ │ + subseq pc, ip, r8, lsl #16 │ │ │ │ │ │ │ │ 00311cf4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00311cf8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311d1c │ │ │ │ @@ -312200,17 +312200,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311d58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r0, lsr r5 │ │ │ │ - ldrsbeq r4, [r1], #-168 @ 0xffffff58 │ │ │ │ - subseq pc, ip, r4, lsl #15 │ │ │ │ + rsbeq r7, r3, r0, asr #10 │ │ │ │ + subseq r4, r1, r8, ror #21 │ │ │ │ + @ instruction: 0x005cf794 │ │ │ │ │ │ │ │ 00311d5c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311d7c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312226,17 +312226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311db8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r4, r1, r8, ror sl │ │ │ │ - subseq pc, ip, r4, lsr #14 │ │ │ │ + rsbeq r7, r3, r0, ror #9 │ │ │ │ + subseq r4, r1, r8, lsl #21 │ │ │ │ + subseq pc, ip, r4, lsr r7 @ │ │ │ │ │ │ │ │ 00311dbc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311ddc │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312252,17 +312252,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311e18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r0, ror r4 │ │ │ │ - subseq r4, r1, r8, lsl sl │ │ │ │ - subseq pc, ip, r4, asr #13 │ │ │ │ + rsbeq r7, r3, r0, lsl #9 │ │ │ │ + subseq r4, r1, r8, lsr #20 │ │ │ │ + ldrsbeq pc, [ip], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 00311e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -312299,17 +312299,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq r7, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r4, r1, r4, ror #18 │ │ │ │ - subseq pc, ip, r0, lsl r6 @ │ │ │ │ + rsbeq r7, r3, ip, asr #7 │ │ │ │ + subseq r4, r1, r4, ror r9 │ │ │ │ + subseq pc, ip, r0, lsr #12 │ │ │ │ │ │ │ │ 00311ed0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311f08 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -312331,17 +312331,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311f44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r4, asr #6 │ │ │ │ - subseq r4, r1, ip, ror #17 │ │ │ │ - @ instruction: 0x005cf598 │ │ │ │ + rsbeq r7, r3, r4, asr r3 │ │ │ │ + ldrsheq r4, [r1], #-140 @ 0xffffff74 │ │ │ │ + subseq pc, ip, r8, lsr #11 │ │ │ │ │ │ │ │ 00311f48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311f68 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312357,17 +312357,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r4, ror #5 │ │ │ │ - subseq r4, r1, ip, lsl #17 │ │ │ │ - subseq pc, ip, r8, lsr r5 @ │ │ │ │ + strdeq r7, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0051489c │ │ │ │ + subseq pc, ip, r8, asr #10 │ │ │ │ │ │ │ │ 00311fa8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311fc8 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312383,17 +312383,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 312004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r4, lsl #5 │ │ │ │ - subseq r4, r1, ip, lsr #16 │ │ │ │ - ldrsbeq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x00637294 │ │ │ │ + subseq r4, r1, ip, lsr r8 │ │ │ │ + subseq pc, ip, r8, ror #9 │ │ │ │ │ │ │ │ 00312008 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00312010 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -312687,23 +312687,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 313034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312164 │ │ │ │ ldr r3, [pc, #2916] @ 313038 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312434 │ │ │ │ ldr r3, [pc, #2884] @ 31302c │ │ │ │ @@ -312719,27 +312719,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 31303c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312434 │ │ │ │ ldr r0, [pc, #2804] @ 313040 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312164 │ │ │ │ ldr r3, [pc, #2784] @ 313044 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3123f8 │ │ │ │ ldr r3, [pc, #2740] @ 31302c │ │ │ │ @@ -312755,21 +312755,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 313048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3123f8 │ │ │ │ ldr r3, [pc, #2672] @ 31304c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312c44 │ │ │ │ ldr r3, [pc, #2620] @ 31302c │ │ │ │ @@ -312785,21 +312785,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 313050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2020 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -312831,25 +312831,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 313058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3123a8 │ │ │ │ ldr r3, [pc, #2368] @ 31305c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312d8c │ │ │ │ ldr r3, [pc, #2300] @ 31302c │ │ │ │ @@ -312865,21 +312865,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 313060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2020 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -312911,25 +312911,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 313064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312338 │ │ │ │ ldr r3, [pc, #2060] @ 313068 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3122cc │ │ │ │ ldr r3, [pc, #1980] @ 31302c │ │ │ │ @@ -312945,21 +312945,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 31306c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3122cc │ │ │ │ ldr r3, [pc, #1948] @ 313070 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 312cf8 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -312994,25 +312994,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 313074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3121e8 │ │ │ │ ldr r3, [pc, #1740] @ 313078 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312278 │ │ │ │ @@ -313029,21 +313029,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 31307c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312278 │ │ │ │ ldr r3, [pc, #1628] @ 313080 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31222c │ │ │ │ ldr r3, [pc, #1524] @ 31302c │ │ │ │ @@ -313059,21 +313059,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 313084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31222c │ │ │ │ ldr r3, [pc, #1516] @ 313088 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3120c0 │ │ │ │ ldr r3, [pc, #1404] @ 31302c │ │ │ │ @@ -313089,21 +313089,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 31308c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3120c0 │ │ │ │ ldr r3, [pc, #1304] @ 31302c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 31267c │ │ │ │ ldr r3, [pc, #1288] @ 313030 │ │ │ │ @@ -313115,25 +313115,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 313090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2020 │ │ │ │ @@ -313154,25 +313154,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 313094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2020 │ │ │ │ @@ -313199,25 +313199,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 313098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2020 │ │ │ │ @@ -313237,21 +313237,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 31309c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2020 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -313265,93 +313265,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2020 │ │ │ │ b 3127a8 │ │ │ │ ldr r0, [pc, #756] @ 3130a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3123f8 │ │ │ │ ldr r0, [pc, #744] @ 3130a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312278 │ │ │ │ ldr r0, [pc, #732] @ 3130a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312434 │ │ │ │ ldr r0, [pc, #720] @ 3130ac │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3123a8 │ │ │ │ ldr r0, [pc, #696] @ 3130b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3120c0 │ │ │ │ ldr r0, [pc, #684] @ 3130b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sl] │ │ │ │ b 31264c │ │ │ │ ldr r0, [pc, #668] @ 3130b8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sl] │ │ │ │ b 312c20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3130bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3122cc │ │ │ │ ldr r0, [pc, #628] @ 3130c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31222c │ │ │ │ ldr r0, [pc, #616] @ 3130c4 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3121e8 │ │ │ │ ldr r0, [pc, #588] @ 3130c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sl] │ │ │ │ b 312cd4 │ │ │ │ ldr r0, [pc, #564] @ 3130cc │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 312338 │ │ │ │ ldr r0, [pc, #540] @ 3130d0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [sl] │ │ │ │ b 312b84 │ │ │ │ ldr r0, [pc, #516] @ 3130d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [sl] │ │ │ │ b 31278c │ │ │ │ ldr r0, [pc, #500] @ 3130d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r7, [sl] │ │ │ │ b 312d5c │ │ │ │ ldr r3, [pc, #484] @ 3130dc │ │ │ │ ldr r1, [pc, #484] @ 3130e0 │ │ │ │ ldr r0, [pc, #484] @ 3130e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3130e8 │ │ │ │ @@ -313420,120 +313420,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 31314c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strheq r9, [pc], #-60 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r7, r3, r8, ror #3 │ │ │ │ + strdeq r7, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ rsbeq r9, pc, ip, ror r3 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r9, pc, r8, lsl #5 │ │ │ │ andeq r2, r0, r4, asr #9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r1, ip, lsr r8 │ │ │ │ + subseq r4, r1, ip, asr #16 │ │ │ │ andeq r1, r0, r4, asr #4 │ │ │ │ - subseq r4, r1, r4, lsl #11 │ │ │ │ - ldrsheq r4, [r1], #-112 @ 0xffffff90 │ │ │ │ + @ instruction: 0x00514594 │ │ │ │ + subseq r4, r1, r0, lsl #16 │ │ │ │ andeq r2, r0, r8, ror sl │ │ │ │ - subseq r4, r1, ip, lsr #12 │ │ │ │ + subseq r4, r1, ip, lsr r6 │ │ │ │ andeq r4, r0, r0, ror #4 │ │ │ │ - subseq r4, r1, r8, lsr r5 │ │ │ │ + subseq r4, r1, r8, asr #10 │ │ │ │ andeq r4, r0, r0, asr #16 │ │ │ │ - subseq r3, r1, r8, ror #24 │ │ │ │ + subseq r3, r1, r8, ror ip │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq r4, r1, r0, asr r1 │ │ │ │ - subseq r3, r1, r8, lsr #22 │ │ │ │ + subseq r4, r1, r0, ror #2 │ │ │ │ + subseq r3, r1, r8, lsr fp │ │ │ │ andeq r1, r0, r0, lsr #31 │ │ │ │ - subseq r4, r1, r4, lsl r1 │ │ │ │ + subseq r4, r1, r4, lsr #2 │ │ │ │ muleq r0, r0, r8 │ │ │ │ - ldrsbeq r3, [r1], #-156 @ 0xffffff64 │ │ │ │ + subseq r3, r1, ip, ror #19 │ │ │ │ andeq r2, r0, r0, lsr #19 │ │ │ │ - subseq r3, r1, r8, asr #30 │ │ │ │ + subseq r3, r1, r8, asr pc │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - ldrheq r3, [r1], #-248 @ 0xffffff08 │ │ │ │ + subseq r3, r1, r8, asr #31 │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ - subseq r4, r1, r0, ror r1 │ │ │ │ - ldrsheq r3, [r1], #-120 @ 0xffffff88 │ │ │ │ - subseq r3, r1, ip, asr r7 │ │ │ │ - subseq r3, r1, r8, lsr #13 │ │ │ │ - subseq r3, r1, r4, ror #21 │ │ │ │ - @ instruction: 0x00513e90 │ │ │ │ - subseq r3, r1, r4, ror #23 │ │ │ │ - subseq r3, r1, r0, asr #26 │ │ │ │ - ldrsheq r3, [r1], #-80 @ 0xffffffb0 │ │ │ │ - subseq r3, r1, r8, asr #29 │ │ │ │ - ldrheq r3, [r1], #-216 @ 0xffffff28 │ │ │ │ - ldrheq r3, [r1], #-84 @ 0xffffffac │ │ │ │ - ldrsbeq r3, [r1], #-184 @ 0xffffff48 │ │ │ │ - subseq r3, r1, ip, lsr ip │ │ │ │ - subseq r3, r1, r0, ror r5 │ │ │ │ - subseq r3, r1, r4, asr r5 │ │ │ │ - subseq r3, r1, r4, lsr r5 │ │ │ │ - subseq r3, r1, ip, lsl r5 │ │ │ │ - subseq r3, r1, r8, asr #20 │ │ │ │ - @ instruction: 0x00513990 │ │ │ │ - rsbeq r6, r3, ip, ror #6 │ │ │ │ - subseq r3, r1, r0, lsl r9 │ │ │ │ - subseq r3, r1, r4, asr #20 │ │ │ │ + subseq r4, r1, r0, lsl #3 │ │ │ │ + subseq r3, r1, r8, lsl #16 │ │ │ │ + subseq r3, r1, ip, ror #14 │ │ │ │ + ldrheq r3, [r1], #-104 @ 0xffffff98 │ │ │ │ + ldrsheq r3, [r1], #-164 @ 0xffffff5c │ │ │ │ + subseq r3, r1, r0, lsr #29 │ │ │ │ + ldrsheq r3, [r1], #-180 @ 0xffffff4c │ │ │ │ + subseq r3, r1, r0, asr sp │ │ │ │ + subseq r3, r1, r0, lsl #12 │ │ │ │ + ldrsbeq r3, [r1], #-232 @ 0xffffff18 │ │ │ │ + subseq r3, r1, r8, asr #27 │ │ │ │ + subseq r3, r1, r4, asr #11 │ │ │ │ + subseq r3, r1, r8, ror #23 │ │ │ │ + subseq r3, r1, ip, asr #24 │ │ │ │ + subseq r3, r1, r0, lsl #11 │ │ │ │ + subseq r3, r1, r4, ror #10 │ │ │ │ + subseq r3, r1, r4, asr #10 │ │ │ │ + subseq r3, r1, ip, lsr #10 │ │ │ │ + subseq r3, r1, r8, asr sl │ │ │ │ + subseq r3, r1, r0, lsr #19 │ │ │ │ + rsbeq r6, r3, ip, ror r3 │ │ │ │ + subseq r3, r1, r0, lsr #18 │ │ │ │ + subseq r3, r1, r4, asr sl │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbeq r6, r3, r8, asr #6 │ │ │ │ - subseq r3, r1, ip, ror #17 │ │ │ │ - subseq r3, r1, ip, lsl ip │ │ │ │ + rsbeq r6, r3, r8, asr r3 │ │ │ │ + ldrsheq r3, [r1], #-140 @ 0xffffff74 │ │ │ │ + subseq r3, r1, ip, lsr #24 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbeq r6, r3, r4, lsr #6 │ │ │ │ - subseq r3, r1, r8, asr #17 │ │ │ │ - ldrsheq r3, [r1], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r6, r3, r4, lsr r3 │ │ │ │ + ldrsbeq r3, [r1], #-136 @ 0xffffff78 │ │ │ │ + subseq r3, r1, ip, lsl #20 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq r6, r3, r4, lsl #6 │ │ │ │ - subseq r3, r1, r8, lsr #17 │ │ │ │ - ldrdeq r6, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq r3, r1, r4, lsl #17 │ │ │ │ - subseq r3, r1, ip, lsl #18 │ │ │ │ - strheq r6, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq r3, r1, ip, asr r8 │ │ │ │ - @ instruction: 0x00513990 │ │ │ │ + rsbeq r6, r3, r4, lsl r3 │ │ │ │ + ldrheq r3, [r1], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r6, r3, ip, ror #5 │ │ │ │ + @ instruction: 0x00513894 │ │ │ │ + subseq r3, r1, ip, lsl r9 │ │ │ │ + rsbeq r6, r3, r8, asr #5 │ │ │ │ + subseq r3, r1, ip, ror #16 │ │ │ │ + subseq r3, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - @ instruction: 0x00636294 │ │ │ │ - subseq r3, r1, r8, lsr r8 │ │ │ │ - subseq r3, r1, r0, asr #17 │ │ │ │ + rsbeq r6, r3, r4, lsr #5 │ │ │ │ + subseq r3, r1, r8, asr #16 │ │ │ │ + ldrsbeq r3, [r1], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbeq r6, r3, r0, ror r2 │ │ │ │ - subseq r3, r1, r4, lsl r8 │ │ │ │ + rsbeq r6, r3, r0, lsl #5 │ │ │ │ subseq r3, r1, r4, lsr #16 │ │ │ │ + subseq r3, r1, r4, lsr r8 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - @ instruction: 0x00636098 │ │ │ │ - subseq r3, r1, r0, asr #12 │ │ │ │ - subseq r3, r1, r0, ror r9 │ │ │ │ - rsbeq r6, r3, r4, ror r0 │ │ │ │ - subseq r3, r1, r8, lsl r6 │ │ │ │ - subseq r3, r1, ip, asr #14 │ │ │ │ + rsbeq r6, r3, r8, lsr #1 │ │ │ │ + subseq r3, r1, r0, asr r6 │ │ │ │ + subseq r3, r1, r0, lsl #19 │ │ │ │ + rsbeq r6, r3, r4, lsl #1 │ │ │ │ + subseq r3, r1, r8, lsr #12 │ │ │ │ + subseq r3, r1, ip, asr r7 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbeq r6, r3, r0, asr r0 │ │ │ │ - ldrsheq r3, [r1], #-84 @ 0xffffffac │ │ │ │ - subseq r3, r1, ip, ror r6 │ │ │ │ + rsbeq r6, r3, r0, rrx │ │ │ │ + subseq r3, r1, r4, lsl #12 │ │ │ │ + subseq r3, r1, ip, lsl #13 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbeq r6, r3, ip, lsr #32 │ │ │ │ - ldrsbeq r3, [r1], #-84 @ 0xffffffac │ │ │ │ + rsbeq r6, r3, ip, lsr r0 │ │ │ │ subseq r3, r1, r4, ror #11 │ │ │ │ - rsbeq r6, r3, r8 │ │ │ │ - ldrheq r3, [r1], #-80 @ 0xffffffb0 │ │ │ │ - subseq r3, r1, r4, ror #13 │ │ │ │ - rsbeq r5, r3, r4, ror #31 │ │ │ │ - subseq r3, r1, r8, lsl #11 │ │ │ │ + ldrsheq r3, [r1], #-84 @ 0xffffffac │ │ │ │ + rsbeq r6, r3, r8, lsl r0 │ │ │ │ + subseq r3, r1, r0, asr #11 │ │ │ │ + ldrsheq r3, [r1], #-100 @ 0xffffff9c │ │ │ │ + strdeq r5, [r3], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0x00513598 │ │ │ │ + subseq r3, r1, r8, lsr #11 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbeq r5, r3, r0, asr #31 │ │ │ │ - subseq r3, r1, r4, ror #10 │ │ │ │ - @ instruction: 0x00513894 │ │ │ │ + ldrdeq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + subseq r3, r1, r4, ror r5 │ │ │ │ + subseq r3, r1, r4, lsr #17 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - @ instruction: 0x00635f9c │ │ │ │ - subseq r3, r1, r0, asr #10 │ │ │ │ - subseq r3, r1, r4, ror r6 │ │ │ │ + rsbeq r5, r3, ip, lsr #31 │ │ │ │ + subseq r3, r1, r0, asr r5 │ │ │ │ + subseq r3, r1, r4, lsl #13 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 313150 │ │ │ │ ldr r1, [pc, #-124] @ 313154 │ │ │ │ ldr r0, [pc, #-124] @ 313158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -313628,17 +313628,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313358 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 31335c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r3, r0, lsr pc │ │ │ │ - ldrsbeq r3, [r1], #-68 @ 0xffffffbc │ │ │ │ - subseq lr, ip, r0, lsl #3 │ │ │ │ + rsbeq r5, r3, r0, asr #30 │ │ │ │ + subseq r3, r1, r4, ror #9 │ │ │ │ + @ instruction: 0x005ce190 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 00313360 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 313394 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -313660,17 +313660,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3133d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq r5, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r3, r1, r0, ror #8 │ │ │ │ - subseq lr, ip, ip, lsl #2 │ │ │ │ + rsbeq r5, r3, r8, asr #29 │ │ │ │ + subseq r3, r1, r0, ror r4 │ │ │ │ + subseq lr, ip, ip, lsl r1 │ │ │ │ │ │ │ │ 003133d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 313400 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -313689,17 +313689,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 31343c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 313440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r3, ip, asr #28 │ │ │ │ - ldrsheq r3, [r1], #-48 @ 0xffffffd0 │ │ │ │ - @ instruction: 0x005ce09c │ │ │ │ + rsbeq r5, r3, ip, asr lr │ │ │ │ + subseq r3, r1, r0, lsl #8 │ │ │ │ + subseq lr, ip, ip, lsr #1 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 00313444 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 313464 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -313716,17 +313716,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3134a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3134a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r3, r8, ror #27 │ │ │ │ - subseq r3, r1, ip, lsl #7 │ │ │ │ - subseq lr, ip, r8, lsr r0 │ │ │ │ + strdeq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x0051339c │ │ │ │ + subseq lr, ip, r8, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003134a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3134b8 │ │ │ │ mov r2, #10 │ │ │ │ b 1e2020 │ │ │ │ @@ -313739,17 +313739,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3134f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3134f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00635d94 │ │ │ │ - subseq r3, r1, r8, lsr r3 │ │ │ │ - subseq sp, ip, r4, ror #31 │ │ │ │ + rsbeq r5, r3, r4, lsr #27 │ │ │ │ + subseq r3, r1, r8, asr #6 │ │ │ │ + ldrsheq sp, [ip], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003134fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313763,15 +313763,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 313564 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -313785,17 +313785,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3135a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3135a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r3, r4, ror #25 │ │ │ │ - subseq r3, r1, r8, lsl #5 │ │ │ │ - subseq sp, ip, r4, lsr pc │ │ │ │ + strdeq r5, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00513298 │ │ │ │ + subseq sp, ip, r4, asr #30 │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003135ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3135c0 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -313809,17 +313809,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3135fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 313600 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r3, ip, lsl #25 │ │ │ │ - subseq r3, r1, r0, lsr r2 │ │ │ │ - ldrsbeq sp, [ip], #-236 @ 0xffffff14 │ │ │ │ + @ instruction: 0x00635c9c │ │ │ │ + subseq r3, r1, r0, asr #4 │ │ │ │ + subseq sp, ip, ip, ror #29 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 00313604 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 31362c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -313838,17 +313838,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313668 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r3, r0, lsr #24 │ │ │ │ - subseq r3, r1, r8, asr #3 │ │ │ │ - subseq sp, ip, r4, ror lr │ │ │ │ + rsbeq r5, r3, r0, lsr ip │ │ │ │ + ldrsbeq r3, [r1], #-24 @ 0xffffffe8 │ │ │ │ + subseq sp, ip, r4, lsl #29 │ │ │ │ │ │ │ │ 0031366c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 31368c │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -313864,17 +313864,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3136c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3136cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r3, r0, asr #23 │ │ │ │ - subseq r3, r1, r4, ror #2 │ │ │ │ - subseq sp, ip, r0, lsl lr │ │ │ │ + ldrdeq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + subseq r3, r1, r4, ror r1 │ │ │ │ + subseq sp, ip, r0, lsr #28 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003136d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -313963,21 +313963,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3139d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r0, #0 │ │ │ │ b 31377c │ │ │ │ ldr r3, [pc, #356] @ 3139d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 313778 │ │ │ │ @@ -313995,88 +313995,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3139d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313778 │ │ │ │ ldr r3, [pc, #200] @ 3139cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313964 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3139dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 313730 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3137ec │ │ │ │ b 313860 │ │ │ │ ldr r0, [pc, #116] @ 3139e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313948 │ │ │ │ ldr r0, [pc, #104] @ 3139e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313778 │ │ │ │ ldr r0, [pc, #72] @ 3139e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313860 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, pc, ip, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r7, pc, ip, ror #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r7, pc, r0, ror ip @ │ │ │ │ andeq r1, r0, r8, lsr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r4, lsl #31 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r3, r1, ip, lsr #11 │ │ │ │ + ldrheq r3, [r1], #-92 @ 0xffffffa4 │ │ │ │ andeq r3, r0, r8, ror #18 │ │ │ │ - @ instruction: 0x00513590 │ │ │ │ - subseq r3, r1, r0, lsr r4 │ │ │ │ - subseq r3, r1, r8, asr r4 │ │ │ │ - subseq r3, r1, ip, lsl #11 │ │ │ │ - subseq r3, r1, ip, lsr #9 │ │ │ │ + subseq r3, r1, r0, lsr #11 │ │ │ │ + subseq r3, r1, r0, asr #8 │ │ │ │ + subseq r3, r1, r8, ror #8 │ │ │ │ + @ instruction: 0x0051359c │ │ │ │ + ldrheq r3, [r1], #-76 @ 0xffffffb4 │ │ │ │ │ │ │ │ 003139ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 314068 │ │ │ │ @@ -314153,15 +314153,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 313e64 │ │ │ │ mov r5, #0 │ │ │ │ b 313b6c │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 313ee4 │ │ │ │ @@ -314198,33 +314198,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 31408c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a80 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 313f64 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ef4ec │ │ │ │ + bl 7ef4fc │ │ │ │ cmp r0, #0 │ │ │ │ beq 313b40 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 313cf0 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -314237,22 +314237,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d2d10 │ │ │ │ + bl 7d2d20 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 7d2d5c │ │ │ │ + bl 7d2d6c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -314262,40 +314262,40 @@ │ │ │ │ bhi 31401c │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ b 313b6c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313b40 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d2d10 │ │ │ │ + bl 7d2d20 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 7d2d5c │ │ │ │ + bl 7d2d6c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 313cb8 │ │ │ │ @@ -314318,21 +314318,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 314094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a40 │ │ │ │ ldr r3, [pc, #680] @ 314098 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313b7c │ │ │ │ ldr r3, [pc, #640] @ 314084 │ │ │ │ @@ -314348,49 +314348,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 31409c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313b7c │ │ │ │ cmp r6, #0 │ │ │ │ bne 313c3c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313b40 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d2d10 │ │ │ │ + bl 7d2d20 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7d2d5c │ │ │ │ + bl 7d2d6c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 313cd0 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -314413,21 +314413,21 @@ │ │ │ │ beq 314054 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3140a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a80 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 1e2020 │ │ │ │ @@ -314450,73 +314450,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3140ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a80 │ │ │ │ ldr r0, [pc, #176] @ 3140b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a40 │ │ │ │ ldr r0, [pc, #164] @ 3140b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313b7c │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 1e2020 │ │ │ │ b 313b6c │ │ │ │ ldr r0, [pc, #124] @ 3140b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a80 │ │ │ │ ldr r0, [pc, #112] @ 3140bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a80 │ │ │ │ ldr r0, [pc, #100] @ 3140c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 313a80 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [pc], #-144 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r7, [pc], #-144 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r7, pc, r8, ror #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r3, r1, ip, lsr #8 │ │ │ │ + subseq r3, r1, ip, lsr r4 │ │ │ │ andeq r3, r0, r0, asr #22 │ │ │ │ - ldrheq r3, [r1], #-24 @ 0xffffffe8 │ │ │ │ + subseq r3, r1, r8, asr #3 │ │ │ │ @ instruction: 0x00001bbc │ │ │ │ - subseq r3, r1, ip, ror r3 │ │ │ │ + subseq r3, r1, ip, lsl #7 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - subseq r3, r1, ip, asr #2 │ │ │ │ + subseq r3, r1, ip, asr r1 │ │ │ │ andeq r2, r0, ip, lsl #4 │ │ │ │ - subseq r3, r1, r4, ror #2 │ │ │ │ - subseq r2, r1, r8, ror #31 │ │ │ │ - subseq r3, r1, r8, lsl #4 │ │ │ │ - subseq r3, r1, r0, ror #2 │ │ │ │ - subseq r3, r1, r4, lsr #32 │ │ │ │ - subseq r3, r1, r8, lsr #1 │ │ │ │ + subseq r3, r1, r4, ror r1 │ │ │ │ + ldrsheq r2, [r1], #-248 @ 0xffffff08 │ │ │ │ + subseq r3, r1, r8, lsl r2 │ │ │ │ + subseq r3, r1, r0, ror r1 │ │ │ │ + subseq r3, r1, r4, lsr r0 │ │ │ │ + ldrheq r3, [r1], #-8 │ │ │ │ │ │ │ │ 003140c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3146d8 │ │ │ │ @@ -314564,15 +314564,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 314254 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ mov r0, r4 │ │ │ │ bl 311308 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -314585,15 +314585,15 @@ │ │ │ │ bhi 3141e0 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 31423c │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ef418 │ │ │ │ + bl 7ef428 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31442c │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3146e8 │ │ │ │ ldr r3, [pc, #1232] @ 3146dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -314639,21 +314639,21 @@ │ │ │ │ beq 314544 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3146f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3144b8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3145d4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -314676,21 +314676,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 314700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314424 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3144c0 │ │ │ │ cmp r3, #2 │ │ │ │ bne 314300 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -314714,23 +314714,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 314708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31413c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3145ec │ │ │ │ mov r0, #0 │ │ │ │ b 314200 │ │ │ │ ldr r3, [pc, #728] @ 31470c │ │ │ │ @@ -314754,23 +314754,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 314710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3141fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 31453c │ │ │ │ ldr r3, [pc, #588] @ 314714 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314788,28 +314788,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 314718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r7, #16 │ │ │ │ b 314140 │ │ │ │ ldr r0, [pc, #464] @ 31471c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3142e0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 314424 │ │ │ │ ldr r3, [pc, #444] @ 314720 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314827,21 +314827,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 314724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314424 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 314554 │ │ │ │ cmp r2, #0 │ │ │ │ bne 314398 │ │ │ │ b 31413c │ │ │ │ @@ -314863,79 +314863,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 31472c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314424 │ │ │ │ ldr r0, [pc, #196] @ 314730 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3141fc │ │ │ │ ldr r0, [pc, #176] @ 314734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314424 │ │ │ │ ldr r0, [pc, #164] @ 314738 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31453c │ │ │ │ ldr r0, [pc, #148] @ 31473c │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31413c │ │ │ │ ldr r0, [pc, #132] @ 314740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314424 │ │ │ │ ldr r0, [pc, #120] @ 314744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314424 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, pc, r8, lsl r3 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [pc], #-36 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r7, pc, ip, ror #3 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, r1, r8, ror pc │ │ │ │ + subseq r2, r1, r8, lsl #31 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - ldrsheq r3, [r1], #-12 │ │ │ │ + subseq r3, r1, ip, lsl #2 │ │ │ │ andeq r3, r0, ip, ror #12 │ │ │ │ - subseq r2, r1, r8, ror #31 │ │ │ │ + ldrsheq r2, [r1], #-248 @ 0xffffff08 │ │ │ │ andeq r4, r0, r8, asr sl │ │ │ │ - subseq r3, r1, r4, lsr #1 │ │ │ │ + ldrheq r3, [r1], #-4 │ │ │ │ andeq r4, r0, ip, ror r5 │ │ │ │ - subseq r2, r1, r8, lsr #27 │ │ │ │ - subseq r2, r1, r4, asr sp │ │ │ │ + ldrheq r2, [r1], #-216 @ 0xffffff28 │ │ │ │ + subseq r2, r1, r4, ror #26 │ │ │ │ andeq r2, r0, r0, ror r2 │ │ │ │ - subseq r2, r1, r8, lsl #27 │ │ │ │ + @ instruction: 0x00512d98 │ │ │ │ andeq r1, r0, r0, lsl r1 │ │ │ │ - subseq r2, r1, r4, lsl #29 │ │ │ │ - subseq r2, r1, r4, lsr pc │ │ │ │ - subseq r2, r1, r8, lsr #28 │ │ │ │ - subseq r2, r1, r8, lsl #25 │ │ │ │ - subseq r2, r1, ip, lsl #27 │ │ │ │ - ldrsheq r2, [r1], #-192 @ 0xffffff40 │ │ │ │ - subseq r2, r1, r4, asr lr │ │ │ │ + @ instruction: 0x00512e94 │ │ │ │ + subseq r2, r1, r4, asr #30 │ │ │ │ + subseq r2, r1, r8, lsr lr │ │ │ │ + @ instruction: 0x00512c98 │ │ │ │ + @ instruction: 0x00512d9c │ │ │ │ + subseq r2, r1, r0, lsl #26 │ │ │ │ + subseq r2, r1, r4, ror #28 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -314954,15 +314954,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3147b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ ldrdeq r3, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -315007,59 +315007,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 3148a0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 314850 │ │ │ │ ldr r0, [pc, #32] @ 3148a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314850 │ │ │ │ ldr r0, [pc, #20] @ 3148a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 314850 │ │ │ │ rsbeq r6, pc, r4, ror #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq r2, r1, r4, ror #26 │ │ │ │ - subseq r2, r1, r8, ror sp │ │ │ │ + subseq r2, r1, r4, ror sp │ │ │ │ + subseq r2, r1, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 3149f8 │ │ │ │ ldr r2, [pc, #308] @ 3149fc │ │ │ │ ldr r1, [pc, #308] @ 314a00 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #276] @ 314a04 │ │ │ │ ldr r1, [pc, #276] @ 314a08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #244] @ 314a0c │ │ │ │ ldr r1, [pc, #244] @ 314a10 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #212] @ 314a14 │ │ │ │ ldr r1, [pc, #212] @ 314a18 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 314a1c │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315072,55 +315072,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 314a24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582aa0 │ │ │ │ + bl 582ab0 │ │ │ │ ldr r3, [pc, #148] @ 314a28 │ │ │ │ ldr r1, [pc, #148] @ 314a2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #128] @ 314a30 │ │ │ │ ldr r1, [pc, #128] @ 314a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r4, r3, r0, ror #24 │ │ │ │ - subeq r5, pc, r0, lsl r3 @ │ │ │ │ - subseq r0, r7, ip, lsl lr │ │ │ │ - subseq r1, r0, r4, asr #32 │ │ │ │ - subeq sl, pc, r4, asr #30 │ │ │ │ - subseq r2, r1, r0, lsl sp │ │ │ │ - @ instruction: 0x00506198 │ │ │ │ + rsbeq r4, r3, r0, ror ip │ │ │ │ + subeq r5, pc, r0, lsr #6 │ │ │ │ + subseq r0, r7, ip, lsr #28 │ │ │ │ + subseq r1, r0, r4, asr r0 │ │ │ │ + subeq sl, pc, r4, asr pc @ │ │ │ │ + subseq r2, r1, r0, lsr #26 │ │ │ │ + subseq r6, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - ldrsheq r2, [r1], #-192 @ 0xffffff40 │ │ │ │ + subseq r2, r1, r0, lsl #26 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - ldrheq r2, [r1], #-204 @ 0xffffff34 │ │ │ │ + subseq r2, r1, ip, asr #25 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ ldrdeq r3, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ rsbeq r1, lr, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -315131,25 +315131,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 314aec │ │ │ │ ldr r1, [pc, #136] @ 314af0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #116] @ 314af4 │ │ │ │ ldr r1, [pc, #116] @ 314af8 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 314afc │ │ │ │ ldr r2, [pc, #84] @ 314b00 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -315160,21 +315160,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r4, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - subseq r2, r1, r0, lsl ip │ │ │ │ - subseq r6, r0, r0, asr r0 │ │ │ │ - subeq r5, pc, r0, ror #2 │ │ │ │ - subseq r0, r7, ip, ror #24 │ │ │ │ - ldrheq lr, [r0], #-252 @ 0xffffff04 │ │ │ │ - ldrsbeq sp, [r0], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r4, r3, ip, ror #21 │ │ │ │ + subseq r2, r1, r0, lsr #24 │ │ │ │ + subseq r6, r0, r0, rrx │ │ │ │ + subeq r5, pc, r0, ror r1 @ │ │ │ │ + subseq r0, r7, ip, ror ip │ │ │ │ + subseq lr, r0, ip, asr #31 │ │ │ │ + subseq sp, r0, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -315220,40 +315220,40 @@ │ │ │ │ bl 43b59c │ │ │ │ ldr r0, [pc, #20] @ 314bdc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b59c │ │ │ │ ldr r0, [pc, #12] @ 314be0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b59c │ │ │ │ - ldrsbeq r2, [r1], #-164 @ 0xffffff5c │ │ │ │ - subseq r2, r1, r8, asr #21 │ │ │ │ - ldrheq r2, [r1], #-172 @ 0xffffff54 │ │ │ │ + subseq r2, r1, r4, ror #21 │ │ │ │ + ldrsbeq r2, [r1], #-168 @ 0xffffff58 │ │ │ │ + subseq r2, r1, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 314cd4 │ │ │ │ ldr r2, [pc, #216] @ 314cd8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 314cdc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #184] @ 314ce0 │ │ │ │ ldr r1, [pc, #184] @ 314ce4 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 314cb8 │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -315283,75 +315283,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 30f884 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 311a00 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 314c54 │ │ │ │ - rsbeq r4, r3, r0, lsr r9 │ │ │ │ - subseq r0, r0, r8, lsr #26 │ │ │ │ - subeq sl, pc, r8, lsr #24 │ │ │ │ - subseq r2, r1, r0, asr #20 │ │ │ │ - subseq r5, r0, r4, lsl #29 │ │ │ │ + rsbeq r4, r3, r0, asr #18 │ │ │ │ + subseq r0, r0, r8, lsr sp │ │ │ │ + subeq sl, pc, r8, lsr ip @ │ │ │ │ + subseq r2, r1, r0, asr sl │ │ │ │ + @ instruction: 0x00505e94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 314db0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 314db4 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #156] @ 314db8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #128] @ 314dbc │ │ │ │ ldr r1, [pc, #128] @ 314dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #96] @ 314dc4 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r4, r3, r0, lsr #16 │ │ │ │ - subseq r5, r0, r4, lsr #27 │ │ │ │ - subseq r2, r1, r4, lsl #18 │ │ │ │ - ldrsheq r0, [r0], #-184 @ 0xffffff48 │ │ │ │ - strdeq sl, [pc], #-168 @ │ │ │ │ - subseq r2, r1, ip, lsl #18 │ │ │ │ + rsbeq r4, r3, r0, lsr r8 │ │ │ │ + ldrheq r5, [r0], #-212 @ 0xffffff2c │ │ │ │ + subseq r2, r1, r4, lsl r9 │ │ │ │ + subseq r0, r0, r8, lsl #24 │ │ │ │ + subeq sl, pc, r8, lsl #22 │ │ │ │ + subseq r2, r1, ip, lsl r9 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 314df0 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315370,15 +315370,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 314e98 │ │ │ │ ldr r1, [pc, #120] @ 314e9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 34cfc4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 314e60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315395,17 +315395,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, r3, r0, lsr #14 │ │ │ │ - subseq r0, r0, r4, lsl fp │ │ │ │ - subeq sl, pc, r0, lsl sl @ │ │ │ │ + rsbeq r4, r3, r0, lsr r7 │ │ │ │ + subseq r0, r0, r4, lsr #22 │ │ │ │ + subeq sl, pc, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 315024 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -315420,15 +315420,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -315439,30 +315439,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -315495,19 +315495,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 4b2374 │ │ │ │ b 314fb0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r3, r4, ror r6 │ │ │ │ + rsbeq r4, r3, r4, lsl #13 │ │ │ │ rsbeq r6, pc, r8, lsr #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r0, r0, r8, asr sl │ │ │ │ - subeq sl, pc, r8, asr r9 @ │ │ │ │ + subseq r0, r0, r8, ror #20 │ │ │ │ + subeq sl, pc, r8, ror #18 │ │ │ │ rsbeq r6, pc, ip, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -315541,29 +315541,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34fa44 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3150e8 │ │ │ │ b 31507c │ │ │ │ mvn r0, #0 │ │ │ │ b 315098 │ │ │ │ - rsbeq r4, r3, ip, ror #8 │ │ │ │ - subseq r0, r0, r8, ror #16 │ │ │ │ - subeq sl, pc, r8, ror #14 │ │ │ │ + rsbeq r4, r3, ip, ror r4 │ │ │ │ + subseq r0, r0, r8, ror r8 │ │ │ │ + subeq sl, pc, r8, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 315330 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -315578,15 +315578,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -315598,15 +315598,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -315616,71 +315616,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #80] @ 315344 │ │ │ │ ldr r3, [pc, #64] @ 315338 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315690,19 +315690,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r4, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r3, ip, lsl #8 │ │ │ │ strheq r6, [pc], #-32 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r0, r0, r0, ror #15 │ │ │ │ - subeq sl, pc, r0, ror #13 │ │ │ │ + ldrsheq r0, [r0], #-112 @ 0xffffff90 │ │ │ │ + strdeq sl, [pc], #-96 @ │ │ │ │ rsbeq r6, pc, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 315490 │ │ │ │ ldr r2, [pc, #304] @ 315494 │ │ │ │ @@ -315710,15 +315710,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 315424 │ │ │ │ @@ -315732,30 +315732,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 4b209c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 315440 │ │ │ │ ldr ip, [pc, #180] @ 3154a8 │ │ │ │ ldr r2, [pc, #180] @ 3154ac │ │ │ │ ldr r1, [pc, #180] @ 3154b0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34d3d4 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 30f884 │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 311a00 │ │ │ │ @@ -315763,38 +315763,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3153a0 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34fab8 │ │ │ │ cmp r4, #25 │ │ │ │ bne 315460 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 34e8c4 │ │ │ │ b 3153ec │ │ │ │ - rsbeq r4, r3, r8, asr #3 │ │ │ │ - subseq r2, r1, r0, lsl #6 │ │ │ │ - subseq r5, r0, r4, asr #14 │ │ │ │ - rsbeq r4, r3, r0, lsl #3 │ │ │ │ - subseq r0, r0, r0, lsl #11 │ │ │ │ - subeq sl, pc, r0, lsl #9 │ │ │ │ - rsbeq r4, r3, r4, lsr r1 │ │ │ │ - subseq r0, r0, r4, lsr r5 │ │ │ │ - subeq sl, pc, r4, lsr r4 @ │ │ │ │ + ldrdeq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r2, r1, r0, lsl r3 │ │ │ │ + subseq r5, r0, r4, asr r7 │ │ │ │ + @ instruction: 0x00634190 │ │ │ │ + @ instruction: 0x00500590 │ │ │ │ + @ instruction: 0x004fa490 │ │ │ │ + rsbeq r4, r3, r4, asr #2 │ │ │ │ + subseq r0, r0, r4, asr #10 │ │ │ │ + subeq sl, pc, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 315744 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315810,15 +315810,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 315754 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -315834,15 +315834,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -315850,15 +315850,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 315758 │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -315878,53 +315878,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #152] @ 31575c │ │ │ │ ldr r3, [pc, #132] @ 31574c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315951,23 +315951,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e32bc <__printf_chk@plt> │ │ │ │ b 31570c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r3, r0, rrx │ │ │ │ + rsbeq r4, r3, r0, ror r0 │ │ │ │ rsbeq r5, pc, r4, lsl pc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r0, r0, r4, lsr r4 │ │ │ │ - subeq sl, pc, r0, lsr r3 @ │ │ │ │ + subseq r0, r0, r4, asr #8 │ │ │ │ + subeq sl, pc, r0, asr #6 │ │ │ │ bge fedc020c <__bss_end__@@Base+0xfe2df490> │ │ │ │ rsbeq r5, pc, r0, lsr sp @ │ │ │ │ - @ instruction: 0x00505394 │ │ │ │ - subseq r1, r1, r4, ror pc │ │ │ │ + subseq r5, r0, r4, lsr #7 │ │ │ │ + subseq r1, r1, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 315be4 │ │ │ │ ldr r2, [pc, #1124] @ 315be8 │ │ │ │ ldr r1, [pc, #1124] @ 315bec │ │ │ │ @@ -315975,15 +315975,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #1088] @ 315bf0 │ │ │ │ ldr r3, [pc, #1088] @ 315bf4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -315991,15 +315991,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3548d0 │ │ │ │ ldr r1, [pc, #1012] @ 315bf8 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -316007,30 +316007,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 3548d0 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 315bfc │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 3548d0 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -316069,15 +316069,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -316094,15 +316094,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 315ab0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34fa44 │ │ │ │ cmp r4, #25 │ │ │ │ bne 315988 │ │ │ │ @@ -316114,15 +316114,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 315c14 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4b17bc │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -316131,15 +316131,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 1e2020 │ │ │ │ ldr r3, [pc, #528] @ 315c18 │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 315c1c │ │ │ │ @@ -316197,24 +316197,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 315c34 │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #268] @ 315c38 │ │ │ │ ldr r1, [pc, #268] @ 315c3c │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 352308 │ │ │ │ cmp r0, #0 │ │ │ │ bne 315bb0 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -316247,40 +316247,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 315c48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 315c4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r3, r8, lsr #27 │ │ │ │ - subseq r1, r1, r0, ror #29 │ │ │ │ - subseq r5, r0, r4, lsr #6 │ │ │ │ + strheq r3, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r1, [r1], #-224 @ 0xffffff20 │ │ │ │ + subseq r5, r0, r4, lsr r3 │ │ │ │ ldrdeq r2, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r1, r1, r0, lsr pc │ │ │ │ - subseq r1, r1, ip, ror #29 │ │ │ │ - subseq r1, r1, ip, lsr #29 │ │ │ │ - rsbeq r3, r3, r8, lsr ip │ │ │ │ - subseq r0, r0, r8, lsr r0 │ │ │ │ - subeq r9, pc, r0, asr #30 │ │ │ │ - rsbeq r3, r3, ip, ror fp │ │ │ │ - subeq r4, pc, r0, lsr #4 │ │ │ │ - subseq pc, r6, ip, lsr #26 │ │ │ │ + subseq r1, r1, r0, asr #30 │ │ │ │ + ldrsheq r1, [r1], #-236 @ 0xffffff14 │ │ │ │ + ldrheq r1, [r1], #-236 @ 0xffffff14 │ │ │ │ + rsbeq r3, r3, r8, asr #24 │ │ │ │ + subseq r0, r0, r8, asr #32 │ │ │ │ + subeq r9, pc, r0, asr pc @ │ │ │ │ + rsbeq r3, r3, ip, lsl #23 │ │ │ │ + subeq r4, pc, r0, lsr r2 @ │ │ │ │ + subseq pc, r6, ip, lsr sp @ │ │ │ │ mvneq r0, #1 │ │ │ │ rsbseq r6, r0, r8, ror r1 │ │ │ │ - subseq r5, r0, r4 │ │ │ │ - subseq r1, r1, ip, asr #24 │ │ │ │ - subseq r1, r1, r8, ror #24 │ │ │ │ - rsbeq r3, r3, r0, lsr sl │ │ │ │ - ldrdeq r4, [pc], #-12 @ │ │ │ │ - subseq pc, r6, r8, ror #23 │ │ │ │ - subeq r9, pc, r4, ror #25 │ │ │ │ - subseq r3, r1, ip, lsr r3 │ │ │ │ - rsbeq r3, r3, r0, ror #18 │ │ │ │ - subseq r1, r1, r8, asr sl │ │ │ │ - subseq r0, r0, r4, asr r4 │ │ │ │ + subseq r5, r0, r4, lsl r0 │ │ │ │ + subseq r1, r1, ip, asr ip │ │ │ │ + subseq r1, r1, r8, ror ip │ │ │ │ + rsbeq r3, r3, r0, asr #20 │ │ │ │ + subeq r4, pc, ip, ror #1 │ │ │ │ + ldrsheq pc, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r9, [pc], #-196 @ │ │ │ │ + subseq r3, r1, ip, asr #6 │ │ │ │ + rsbeq r3, r3, r0, ror r9 │ │ │ │ + subseq r1, r1, r8, ror #20 │ │ │ │ + subseq r0, r0, r4, ror #8 │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -316313,15 +316313,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 315e48 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 315d10 │ │ │ │ bl 34ea58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -316350,15 +316350,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 315e54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 315da4 │ │ │ │ bl 34ea58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -316398,25 +316398,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 315e64 │ │ │ │ ldr r0, [pc, #56] @ 315e68 │ │ │ │ ldr r2, [pc, #56] @ 315e6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r3, r8, asr r8 │ │ │ │ - subeq pc, pc, r4, asr ip @ │ │ │ │ - subeq r9, pc, r0, asr fp @ │ │ │ │ - rsbeq r3, r3, r4, asr #15 │ │ │ │ - subeq pc, pc, r0, asr #23 │ │ │ │ - strheq r9, [pc], #-172 @ │ │ │ │ - rsbeq r3, r3, r0, lsr #14 │ │ │ │ - subseq r1, r1, ip, lsl r8 │ │ │ │ - subseq r1, r1, r4, lsr #19 │ │ │ │ - ldrsheq r1, [r1], #-124 @ 0xffffff84 │ │ │ │ - subseq r1, r1, r0, ror #18 │ │ │ │ + rsbeq r3, r3, r8, ror #16 │ │ │ │ + subeq pc, pc, r4, ror #24 │ │ │ │ + subeq r9, pc, r0, ror #22 │ │ │ │ + ldrdeq r3, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq pc, [pc], #-176 @ │ │ │ │ + subeq r9, pc, ip, asr #21 │ │ │ │ + rsbeq r3, r3, r0, lsr r7 │ │ │ │ + subseq r1, r1, ip, lsr #16 │ │ │ │ + ldrheq r1, [r1], #-148 @ 0xffffff6c │ │ │ │ + subseq r1, r1, ip, lsl #16 │ │ │ │ + subseq r1, r1, r0, ror r9 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 315f6c │ │ │ │ mov r4, r1 │ │ │ │ @@ -316426,15 +316426,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -316473,17 +316473,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 315c50 │ │ │ │ - @ instruction: 0x0063369c │ │ │ │ - @ instruction: 0x004ffa98 │ │ │ │ - @ instruction: 0x004f9998 │ │ │ │ + rsbeq r3, r3, ip, lsr #13 │ │ │ │ + subeq pc, pc, r8, lsr #21 │ │ │ │ + subeq r9, pc, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 31614c │ │ │ │ ldr r3, [pc, #444] @ 316150 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -316516,15 +316516,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 31615c │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -316532,15 +316532,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -316549,42 +316549,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #76] @ 316160 │ │ │ │ ldr r3, [pc, #56] @ 316150 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316595,17 +316595,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 315e70 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, pc, r4, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r9, pc, ip, ror r8 @ │ │ │ │ - rsbeq r3, r3, r0, lsr r5 │ │ │ │ - subeq pc, pc, r8, lsr #18 │ │ │ │ + subeq r9, pc, ip, lsl #17 │ │ │ │ + rsbeq r3, r3, r0, asr #10 │ │ │ │ + subeq pc, pc, r8, lsr r9 @ │ │ │ │ rsbeq r5, pc, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 316b40 │ │ │ │ mov lr, r2 │ │ │ │ @@ -316694,15 +316694,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -316716,15 +316716,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -316732,30 +316732,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 3164f8 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 316b60 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316827,16 +316827,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 316af4 │ │ │ │ ldr r0, [pc, #1684] @ 316b7c │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ - bl 8098e0 │ │ │ │ + b 7d4c44 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -316845,15 +316845,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -316861,15 +316861,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -316889,15 +316889,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 310714 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -317041,15 +317041,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -317076,15 +317076,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -317093,16 +317093,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 54f0f8 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -317127,15 +317127,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 316b9c │ │ │ │ ldr r2, [pc, #524] @ 316ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 316b60 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -317234,39 +317234,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ rsbeq r5, pc, r4, ror r2 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r5, pc, r4, asr #4 │ │ │ │ rsbeq r5, pc, ip, ror #3 │ │ │ │ - strdeq r3, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, r3, r0, ror #5 │ │ │ │ - ldrdeq pc, [pc], #-100 @ │ │ │ │ - subeq r9, pc, ip, ror r5 @ │ │ │ │ + rsbeq r3, r3, r4, lsl #6 │ │ │ │ + strdeq r3, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + subeq pc, pc, r4, ror #13 │ │ │ │ + subeq r9, pc, ip, lsl #11 │ │ │ │ andeq r4, r0, r0, asr r4 │ │ │ │ rsbeq r5, pc, r4, lsl r0 @ │ │ │ │ - rsbeq r3, r3, r4, asr #1 │ │ │ │ - subseq r4, r0, r0, asr r6 │ │ │ │ - subseq r1, r1, ip, ror r3 │ │ │ │ + ldrdeq r3, [r3], #-4 @ │ │ │ │ + subseq r4, r0, r0, ror #12 │ │ │ │ + subseq r1, r1, ip, lsl #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbeq r4, pc, r0, lsr pc @ │ │ │ │ - subseq r1, r1, r0, ror #5 │ │ │ │ - subeq pc, pc, r4, ror #6 │ │ │ │ - subeq r9, pc, r4, ror #4 │ │ │ │ + ldrsheq r1, [r1], #-32 @ 0xffffffe0 │ │ │ │ + subeq pc, pc, r4, ror r3 @ │ │ │ │ + subeq r9, pc, r4, ror r2 @ │ │ │ │ bge ff209b94 <__bss_end__@@Base+0xfe728e18> │ │ │ │ - rsbeq r2, r3, r0, lsl sp │ │ │ │ - subeq pc, pc, r8, lsl #2 │ │ │ │ - subeq r9, pc, r8 │ │ │ │ - strheq r2, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - subeq r8, pc, r8, lsr #29 │ │ │ │ - subeq lr, pc, r0, lsr #31 │ │ │ │ - rsbeq r2, r3, ip, lsr #20 │ │ │ │ - subseq r0, r1, r4, lsr #22 │ │ │ │ - rsbeq r2, r3, r8, lsl #20 │ │ │ │ - ldrsheq r0, [r1], #-172 @ 0xffffff54 │ │ │ │ + rsbeq r2, r3, r0, lsr #26 │ │ │ │ + subeq pc, pc, r8, lsl r1 @ │ │ │ │ + subeq r9, pc, r8, lsl r0 @ │ │ │ │ + rsbeq r2, r3, r8, asr #23 │ │ │ │ + strheq r8, [pc], #-232 @ │ │ │ │ + strheq lr, [pc], #-240 @ │ │ │ │ + rsbeq r2, r3, ip, lsr sl │ │ │ │ + subseq r0, r1, r4, lsr fp │ │ │ │ + rsbeq r2, r3, r8, lsl sl │ │ │ │ + subseq r0, r1, ip, lsl #22 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 316be4 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 316bfc │ │ │ │ @@ -317390,21 +317390,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 316ddc │ │ │ │ cmp ip, r3 │ │ │ │ bne 316c50 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 316c8c │ │ │ │ - rsbeq r2, r3, r8, asr r8 │ │ │ │ + rsbeq r2, r3, r8, ror #16 │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - rsbeq r2, r3, r0, asr #17 │ │ │ │ - subseq r3, r0, ip, asr #28 │ │ │ │ - ldrheq r0, [r1], #-180 @ 0xffffff4c │ │ │ │ + ldrdeq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + subseq r3, r0, ip, asr lr │ │ │ │ + subseq r0, r1, r4, asr #23 │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - rsbeq r2, r3, r1, ror #14 │ │ │ │ + rsbeq r2, r3, r1, ror r7 │ │ │ │ bgt 296de4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 317db8 │ │ │ │ @@ -317539,15 +317539,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -317607,28 +317607,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -317636,15 +317636,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3172c0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -317737,22 +317737,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 317df4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 317df8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 317408 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -317764,30 +317764,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -317798,15 +317798,15 @@ │ │ │ │ beq 3175bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -317818,30 +317818,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 31732c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -317948,15 +317948,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -317967,15 +317967,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 3176ec │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -318046,30 +318046,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 317718 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -318139,15 +318139,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -318158,15 +318158,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318174,15 +318174,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 317cc0 │ │ │ │ ldr r3, [pc, #1008] @ 317e0c │ │ │ │ ldr r2, [pc, #1008] @ 317e10 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -318193,15 +318193,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -318213,15 +318213,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318229,27 +318229,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3174c0 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -318259,15 +318259,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -318275,15 +318275,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 318104 │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -318310,15 +318310,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -318326,16 +318326,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 54f0f8 │ │ │ │ + bl 8098f0 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 3174d8 │ │ │ │ b 3174ec │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 31788c │ │ │ │ mov r2, #1 │ │ │ │ @@ -318350,22 +318350,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 31366c │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 317878 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -318376,15 +318376,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318392,15 +318392,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 317a14 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -318418,44 +318418,44 @@ │ │ │ │ b 316eac │ │ │ │ strdeq r4, [pc], #-88 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ bge ff20add0 <__bss_end__@@Base+0xfe72a054> │ │ │ │ bge ff20adcc <__bss_end__@@Base+0xfe72a050> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff20add8 <__bss_end__@@Base+0xfe72a05c> │ │ │ │ - rsbeq r2, r3, r4, asr r5 │ │ │ │ - subeq lr, pc, r0, asr #18 │ │ │ │ - subeq r8, pc, r0, asr #16 │ │ │ │ - rsbeq r2, r3, r8, asr #9 │ │ │ │ - strheq r2, [r3], #-68 @ 0xffffffbc @ │ │ │ │ - subeq lr, pc, r8, lsr #17 │ │ │ │ - @ instruction: 0x004f879c │ │ │ │ + rsbeq r2, r3, r4, ror #10 │ │ │ │ + subeq lr, pc, r0, asr r9 @ │ │ │ │ + subeq r8, pc, r0, asr r8 @ │ │ │ │ + ldrdeq r2, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, r3, r4, asr #9 │ │ │ │ + strheq lr, [pc], #-136 @ │ │ │ │ + subeq r8, pc, ip, lsr #15 │ │ │ │ rsbeq r4, pc, r8, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq lr, pc, r0, lsr #12 │ │ │ │ - subeq r8, pc, r8, lsl r5 @ │ │ │ │ + subeq lr, pc, r0, lsr r6 @ │ │ │ │ + subeq r8, pc, r8, lsr #10 │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbeq r1, r3, r8, ror #23 │ │ │ │ - ldrdeq sp, [pc], #-252 @ │ │ │ │ - ldrdeq r7, [pc], #-236 @ │ │ │ │ - rsbeq r1, r3, r0, lsl fp │ │ │ │ - subeq sp, pc, r8, lsl #30 │ │ │ │ - subeq r7, pc, r8, lsl #28 │ │ │ │ + strdeq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + subeq sp, pc, ip, ror #31 │ │ │ │ + subeq r7, pc, ip, ror #29 │ │ │ │ + rsbeq r1, r3, r0, lsr #22 │ │ │ │ + subeq sp, pc, r8, lsl pc @ │ │ │ │ + subeq r7, pc, r8, lsl lr @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r1, r3, ip, asr #9 │ │ │ │ - subseq pc, r0, r0, asr #11 │ │ │ │ + ldrdeq r1, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq pc, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - rsbeq r1, r3, r8, lsr #9 │ │ │ │ - @ instruction: 0x0050f59c │ │ │ │ + strheq r1, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq pc, r0, ip, lsr #11 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - subseq pc, r0, ip, lsl r5 @ │ │ │ │ - subseq pc, r0, ip, asr #14 │ │ │ │ - strdeq r1, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq pc, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq pc, r0, ip, asr #14 │ │ │ │ + subseq pc, r0, ip, lsr #10 │ │ │ │ + subseq pc, r0, ip, asr r7 @ │ │ │ │ + rsbeq r1, r3, ip, lsl #8 │ │ │ │ + subseq pc, r0, r8, lsl #10 │ │ │ │ + subseq pc, r0, ip, asr r7 @ │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 311ed0 │ │ │ │ @@ -318696,15 +318696,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -318718,15 +318718,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -318737,42 +318737,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 31819c │ │ │ │ ldr r3, [pc, #2912] @ 318ea8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31819c │ │ │ │ ldr r2, [pc, #2896] @ 318eac │ │ │ │ @@ -318786,15 +318786,15 @@ │ │ │ │ bne 319a84 │ │ │ │ ldr r1, [pc, #2864] @ 318eb0 │ │ │ │ ldr r0, [pc, #2864] @ 318eb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 4b1fd0 │ │ │ │ @@ -318885,15 +318885,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -318903,15 +318903,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -318919,15 +318919,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 31819c │ │ │ │ ldr r2, [pc, #2344] @ 318edc │ │ │ │ ldr r3, [pc, #2260] @ 318e8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -318948,15 +318948,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -318967,15 +318967,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -318984,15 +318984,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [pc, #2104] @ 318eec │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 318e3c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -319007,15 +319007,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -319023,15 +319023,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -319042,30 +319042,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 3147f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31819c │ │ │ │ @@ -319073,30 +319073,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -319105,15 +319105,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -319122,15 +319122,15 @@ │ │ │ │ bl 315118 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -319139,15 +319139,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -319155,25 +319155,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -319181,15 +319181,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -319200,15 +319200,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r0, r9 │ │ │ │ bl 3154b4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -319217,15 +319217,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -319233,15 +319233,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 318ef0 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 318f54 │ │ │ │ @@ -319280,15 +319280,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -319299,30 +319299,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 31819c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319367,15 +319367,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 318f18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 31819c │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319397,27 +319397,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 318cfc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -319441,27 +319441,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 318dac │ │ │ │ b 31819c │ │ │ │ @@ -319492,75 +319492,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e32bc <__printf_chk@plt> │ │ │ │ rsbeq r3, pc, r4, lsl #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, pc, r4, ror r2 @ │ │ │ │ rsbeq r3, pc, r0, asr r2 @ │ │ │ │ - ldrdeq r1, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r1, r3, r0, lsr #6 │ │ │ │ - subeq sp, pc, ip, lsl r7 @ │ │ │ │ - subeq r7, pc, r8, lsl r6 @ │ │ │ │ + rsbeq r1, r3, r0, ror #5 │ │ │ │ + rsbeq r1, r3, r0, lsr r3 │ │ │ │ + subeq sp, pc, ip, lsr #14 │ │ │ │ + subeq r7, pc, r8, lsr #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ @ instruction: 0x006f3098 │ │ │ │ - subseq r2, r0, ip, lsr r7 │ │ │ │ - subseq pc, r0, r0, lsl #12 │ │ │ │ + subseq r2, r0, ip, asr #14 │ │ │ │ + subseq pc, r0, r0, lsl r6 @ │ │ │ │ rsbeq r3, pc, ip, lsr r0 @ │ │ │ │ bgt 298ee8 │ │ │ │ bgt 298ec4 │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - ldrdeq r1, [r3], #-10 @ │ │ │ │ + rsbeq r1, r3, sl, ror #1 │ │ │ │ rsbeq r2, pc, r8, lsr #30 │ │ │ │ - rsbeq r1, r3, ip, lsr #32 │ │ │ │ - subeq sp, pc, r8, lsr #8 │ │ │ │ - subeq r7, pc, r8, lsr #6 │ │ │ │ + rsbeq r1, r3, ip, lsr r0 │ │ │ │ + subeq sp, pc, r8, lsr r4 @ │ │ │ │ + subeq r7, pc, r8, lsr r3 @ │ │ │ │ rsbeq r2, pc, r0, asr #28 │ │ │ │ - rsbeq r0, r3, r8, asr #30 │ │ │ │ - subeq sp, pc, r0, asr #6 │ │ │ │ - subeq r7, pc, r0, asr #4 │ │ │ │ + rsbeq r0, r3, r8, asr pc │ │ │ │ + subeq sp, pc, r0, asr r3 @ │ │ │ │ + subeq r7, pc, r0, asr r2 @ │ │ │ │ blt ff2d8a78 <__bss_end__@@Base+0xfe7f7cfc> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ rsbeq r2, pc, ip, lsr #18 │ │ │ │ - subseq lr, r0, ip, ror #27 │ │ │ │ + ldrsheq lr, [r0], #-220 @ 0xffffff24 │ │ │ │ strdeq r2, [pc], #-140 @ │ │ │ │ - rsbeq r0, r3, r0, lsl #20 │ │ │ │ - strdeq ip, [pc], #-220 @ │ │ │ │ - strdeq r6, [pc], #-204 @ │ │ │ │ + rsbeq r0, r3, r0, lsl sl │ │ │ │ + subeq ip, pc, ip, lsl #28 │ │ │ │ + subeq r6, pc, ip, lsl #26 │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - rsbeq r0, r3, r4, lsr #17 │ │ │ │ - @ instruction: 0x004fcc9c │ │ │ │ - @ instruction: 0x004f6b98 │ │ │ │ + strheq r0, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + subeq ip, pc, ip, lsr #25 │ │ │ │ + subeq r6, pc, r8, lsr #23 │ │ │ │ strheq r2, [pc], #-80 @ │ │ │ │ - subseq r1, r0, r0, asr ip │ │ │ │ - subseq lr, r0, r0, lsr #20 │ │ │ │ - @ instruction: 0x0050db94 │ │ │ │ - subseq sp, r0, r4, asr lr │ │ │ │ + subseq r1, r0, r0, ror #24 │ │ │ │ + subseq lr, r0, r0, lsr sl │ │ │ │ + subseq sp, r0, r4, lsr #23 │ │ │ │ + subseq sp, r0, r4, ror #28 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - rsbeq pc, r2, r8, ror sl @ │ │ │ │ - subseq sp, r0, r0, ror fp │ │ │ │ - @ instruction: 0x0050de90 │ │ │ │ + rsbeq pc, r2, r8, lsl #21 │ │ │ │ + subseq sp, r0, r0, lsl #23 │ │ │ │ + subseq sp, r0, r0, lsr #29 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq pc, r2, r4, asr sl @ │ │ │ │ - subseq sp, r0, ip, asr #22 │ │ │ │ - subseq sp, r0, r8, lsr lr │ │ │ │ + rsbeq pc, r2, r4, ror #20 │ │ │ │ + subseq sp, r0, ip, asr fp │ │ │ │ + subseq sp, r0, r8, asr #28 │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -319569,15 +319569,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -319589,15 +319589,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -319605,15 +319605,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 314dc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 319a88 │ │ │ │ @@ -319626,15 +319626,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -319642,15 +319642,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -319661,15 +319661,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -319678,15 +319678,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -319712,29 +319712,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 314dc8 │ │ │ │ cmp r0, r7 │ │ │ │ beq 319acc │ │ │ │ @@ -319743,15 +319743,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -319759,40 +319759,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -319809,15 +319809,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -319825,26 +319825,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -319852,15 +319852,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -319882,29 +319882,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -319925,29 +319925,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -319998,29 +319998,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 314dc8 │ │ │ │ cmp r0, r8 │ │ │ │ beq 319aa8 │ │ │ │ @@ -320045,54 +320045,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -320120,15 +320120,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -320136,40 +320136,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -320192,29 +320192,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -320244,15 +320244,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 319628 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 314b04 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 1e2020 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -320286,15 +320286,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 319b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq lr, fp, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4b2000 │ │ │ │ @@ -320364,66 +320364,66 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #276] @ 319d58 │ │ │ │ ldr r1, [pc, #276] @ 319d5c │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #268] @ 319d60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #260] @ 319d64 │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #236] @ 319d68 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #4864 @ 0x1300 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a78ec │ │ │ │ ldr r3, [pc, #172] @ 319d6c │ │ │ │ add r7, r4, #4992 @ 0x1380 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a78ec │ │ │ │ add r1, r4, #5184 @ 0x1440 │ │ │ │ add r1, r1, #24 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a77ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ add r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 319d70 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -320433,23 +320433,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq pc, r2, r8, lsl fp @ │ │ │ │ - subeq lr, pc, ip, ror r9 @ │ │ │ │ - @ instruction: 0x004fe990 │ │ │ │ - subseq lr, r0, r0, lsl r1 │ │ │ │ - subseq lr, r0, r4, lsr #2 │ │ │ │ + rsbeq pc, r2, r8, lsr #22 │ │ │ │ + subeq lr, pc, ip, lsl #19 │ │ │ │ + subeq lr, pc, r0, lsr #19 │ │ │ │ + subseq lr, r0, r0, lsr #2 │ │ │ │ + subseq lr, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ rsbeq lr, fp, r4, ror #6 │ │ │ │ - subseq lr, r0, r8, lsl #2 │ │ │ │ - ldrsbeq lr, [r0], #-0 │ │ │ │ + subseq lr, r0, r8, lsl r1 │ │ │ │ + subseq lr, r0, r0, ror #1 │ │ │ │ ldrsheq r1, [r0], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ @@ -320530,42 +320530,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 319f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 319e1c │ │ │ │ ldr r0, [pc, #64] @ 319f3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 319e1c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, ip, asr r6 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, pc, r8, asr #12 │ │ │ │ rsbeq r1, pc, r8, lsr #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, fp, r4, lsr #3 │ │ │ │ strheq r1, [pc], #-88 @ │ │ │ │ andeq r2, r0, ip, asr pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq sp, [r0], #-236 @ 0xffffff14 │ │ │ │ - ldrsbeq sp, [r0], #-236 @ 0xffffff14 │ │ │ │ + subseq sp, r0, ip, asr #29 │ │ │ │ + subseq sp, r0, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 31a0b4 │ │ │ │ ldr r1, [pc, #348] @ 31a0b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320635,41 +320635,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 31a0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 319fcc │ │ │ │ ldr r0, [pc, #60] @ 31a0dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 319fcc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006f149c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, pc, ip, ror r4 @ │ │ │ │ - rsbeq pc, r2, r0, lsr #15 │ │ │ │ + strheq pc, [r2], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, pc, r0, lsr #8 │ │ │ │ andeq r3, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r0, ip, ror sp │ │ │ │ - subseq sp, r0, r0, lsr #27 │ │ │ │ + subseq sp, r0, ip, lsl #27 │ │ │ │ + ldrheq sp, [r0], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #328] @ 31a240 │ │ │ │ add r1, r0, #5312 @ 0x14c0 │ │ │ │ ldr r0, [pc, #324] @ 31a244 │ │ │ │ @@ -320734,80 +320734,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31a164 │ │ │ │ ldr r0, [pc, #56] @ 31a264 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31a164 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [pc], #-36 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, pc, ip, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, pc, r8, lsl #5 │ │ │ │ andeq r4, r0, r4, asr sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r0, r4, asr ip │ │ │ │ - subseq sp, r0, r8, ror ip │ │ │ │ + subseq sp, r0, r4, ror #24 │ │ │ │ + subseq sp, r0, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #116] @ 31a2f4 │ │ │ │ ldr r2, [pc, #116] @ 31a2f8 │ │ │ │ ldr r1, [pc, #116] @ 31a2fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #84] @ 31a300 │ │ │ │ ldr r3, [pc, #84] @ 31a304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ 31a308 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r1, [pc, #44] @ 31a30c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 580c6c │ │ │ │ - strheq pc, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - subeq pc, lr, r0, asr r9 @ │ │ │ │ - subseq fp, r6, ip, asr r4 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq pc, r2, r4, asr #9 │ │ │ │ + subeq pc, lr, r0, ror #18 │ │ │ │ + subseq fp, r6, ip, ror #8 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - subseq sp, r0, r0, lsr #24 │ │ │ │ + subseq sp, r0, r0, lsr ip │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ @ instruction: 0x006dd190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 31a490 │ │ │ │ @@ -320884,40 +320884,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31a368 │ │ │ │ ldr r0, [pc, #56] @ 31a4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31a368 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, ip, asr #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, pc, r8, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sp, fp, r8, asr ip │ │ │ │ rsbeq r1, pc, ip, rrx │ │ │ │ rsbeq r1, pc, r4, lsr r0 @ │ │ │ │ andeq r1, r0, r4, asr pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r0, r0, lsl #21 │ │ │ │ - subseq sp, r0, r8, lsr #21 │ │ │ │ + @ instruction: 0x0050da90 │ │ │ │ + ldrheq sp, [r0], #-168 @ 0xffffff58 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #1204] @ 0x4b4 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ ldr ip, [r3, #1200] @ 0x4b0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ @@ -321044,45 +321044,45 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31a74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b 31a64c │ │ │ │ ldr r0, [pc, #64] @ 31a750 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b 31a64c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, ip, lsr #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006f0e94 │ │ │ │ rsbeq r0, pc, ip, asr lr @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq sp, r0, ip, asr r8 │ │ │ │ - subseq sp, r0, r8, ror r8 │ │ │ │ + subseq sp, r0, ip, ror #16 │ │ │ │ + subseq sp, r0, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -321136,15 +321136,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31a8dc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r2, [pc, #164] @ 31a8f8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a814 │ │ │ │ ldr r2, [pc, #148] @ 31a8fc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -321159,40 +321159,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31a814 │ │ │ │ ldr r0, [pc, #56] @ 31a908 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31a814 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r0, ror #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, pc, ip, lsr ip @ │ │ │ │ rsbeq r0, pc, ip, lsr #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r0, [pc], #-184 @ │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq sp, [r0], #-108 @ 0xffffff94 │ │ │ │ - subseq sp, r0, r8, lsl r7 │ │ │ │ + subseq sp, r0, ip, lsl #14 │ │ │ │ + subseq sp, r0, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ tst r1, #32768 @ 0x8000 │ │ │ │ mov r4, r0 │ │ │ │ bne 31a944 │ │ │ │ @@ -321289,15 +321289,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31ab40 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r2, [pc, #164] @ 31ab5c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31aa78 │ │ │ │ ldr r2, [pc, #148] @ 31ab60 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -321312,40 +321312,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31ab68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31aa78 │ │ │ │ ldr r0, [pc, #56] @ 31ab6c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31aa78 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [pc], #-156 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r0, [pc], #-152 @ │ │ │ │ rsbeq r0, pc, r8, asr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, pc, r4, ror r9 @ │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x0050d498 │ │ │ │ - ldrheq sp, [r0], #-68 @ 0xffffffbc │ │ │ │ + subseq sp, r0, r8, lsr #9 │ │ │ │ + subseq sp, r0, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #1672] @ 31b210 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1668] @ 31b214 │ │ │ │ @@ -321410,15 +321410,15 @@ │ │ │ │ mov sl, #0 │ │ │ │ add r3, r4, r9, lsl #3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 54f4b8 │ │ │ │ + bl 54f4c8 │ │ │ │ lsr r6, r6, #16 │ │ │ │ cmp fp, r6 │ │ │ │ ldrb r1, [r5, #1153] @ 0x481 │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, #1 │ │ │ │ ands r2, r2, r1, lsr #7 │ │ │ │ ldreq r1, [sp, #24] │ │ │ │ @@ -321429,15 +321429,15 @@ │ │ │ │ ldr r2, [pc, #1368] @ 31b220 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #136 @ 0x88 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 54f4b8 │ │ │ │ + bl 54f4c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, r3, fp │ │ │ │ ldr r3, [r4, r9, lsl #3] │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -321507,21 +321507,21 @@ │ │ │ │ beq 31b1fc │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1036] @ 31b238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31ad30 │ │ │ │ ldr r3, [r5, #1240] @ 0x4d8 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ addne r3, r3, #1 │ │ │ │ bne 31ad08 │ │ │ │ b 31ad04 │ │ │ │ ldrb r2, [sl] │ │ │ │ @@ -321620,15 +321620,15 @@ │ │ │ │ add r0, fp, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ add fp, fp, r8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54f4b8 │ │ │ │ + bl 54f4c8 │ │ │ │ cmp r5, fp │ │ │ │ bhi 31afa8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -321653,22 +321653,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 31b244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31abe4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp, #24] │ │ │ │ b 31af70 │ │ │ │ ldr r3, [pc, #432] @ 31b248 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -321691,23 +321691,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 31b24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, r9, lsl #3] │ │ │ │ b 31ad28 │ │ │ │ ldr r3, [pc, #296] @ 31b250 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321728,70 +321728,70 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 31b254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31af24 │ │ │ │ ldr r0, [pc, #156] @ 31b258 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31abe4 │ │ │ │ ldr r0, [pc, #140] @ 31b25c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, r9, lsl #3] │ │ │ │ b 31ad28 │ │ │ │ ldr r0, [pc, #116] @ 31b260 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31af24 │ │ │ │ ldr r0, [pc, #96] @ 31b264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31ad30 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r0, ror #16 │ │ │ │ rsbeq r0, pc, ip, asr r8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r2, r0, ror sl │ │ │ │ + rsbeq lr, r2, r0, lsl #21 │ │ │ │ strheq r0, [pc], #-108 @ │ │ │ │ - strheq lr, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r2, ip, asr #19 │ │ │ │ andeq r1, r0, ip, lsl fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq sp, [r0], #-36 @ 0xffffffdc │ │ │ │ - rsbeq lr, r2, r0, asr #15 │ │ │ │ + subseq sp, r0, r4, asr #5 │ │ │ │ + ldrdeq lr, [r2], #-112 @ 0xffffff90 @ │ │ │ │ andeq r4, r0, r8, asr r5 │ │ │ │ - @ instruction: 0x0050cf98 │ │ │ │ + subseq ip, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsl #15 │ │ │ │ - subseq sp, r0, r8, lsr #32 │ │ │ │ + subseq sp, r0, r8, lsr r0 │ │ │ │ andeq r1, r0, ip, ror #29 │ │ │ │ - ldrheq ip, [r0], #-224 @ 0xffffff20 │ │ │ │ - subseq ip, r0, ip, ror lr │ │ │ │ - subseq ip, r0, r8, lsr #31 │ │ │ │ - ldrheq ip, [r0], #-224 @ 0xffffff20 │ │ │ │ - subseq ip, r0, r0, lsl pc │ │ │ │ + subseq ip, r0, r0, asr #29 │ │ │ │ + subseq ip, r0, ip, lsl #29 │ │ │ │ + ldrheq ip, [r0], #-248 @ 0xffffff08 │ │ │ │ + subseq ip, r0, r0, asr #29 │ │ │ │ + subseq ip, r0, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #688] @ 31b534 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ @@ -321842,15 +321842,15 @@ │ │ │ │ bhi 31b414 │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ - bl 54f4b8 │ │ │ │ + bl 54f4c8 │ │ │ │ cmp r4, r5 │ │ │ │ bhi 31b400 │ │ │ │ ldr r0, [r8, #752] @ 0x2f0 │ │ │ │ bl 4b1fd0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ bl 4b27fc │ │ │ │ @@ -321900,15 +321900,15 @@ │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 54f4b8 │ │ │ │ + bl 54f4c8 │ │ │ │ cmp r4, r5 │ │ │ │ bhi 31b478 │ │ │ │ ldr r0, [r8, #752] @ 0x2f0 │ │ │ │ bl 4b1fd0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ bl 4b27fc │ │ │ │ @@ -321944,43 +321944,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 31b554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31b320 │ │ │ │ ldr r0, [pc, #60] @ 31b558 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31b320 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, pc, ip, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, pc, r0, asr #32 │ │ │ │ andeq r1, r0, ip, ror #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r0, ip, lsr #25 │ │ │ │ - ldrsbeq ip, [r0], #-204 @ 0xffffff34 │ │ │ │ + ldrheq ip, [r0], #-204 @ 0xffffff34 │ │ │ │ + subseq ip, r0, ip, ror #25 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #1152] @ 0x480 │ │ │ │ tst r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -322071,40 +322071,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31b744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31b624 │ │ │ │ ldr r0, [pc, #56] @ 31b748 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31b624 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, r0, lsl lr @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [lr], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, lr, r8, lsr #27 │ │ │ │ andeq r3, r0, r4, ror #10 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r0, r4, lsr fp │ │ │ │ - subseq ip, r0, ip, asr fp │ │ │ │ + subseq ip, r0, r4, asr #22 │ │ │ │ + subseq ip, r0, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #1160] @ 0x488 │ │ │ │ ldr r3, [r4, #1156] @ 0x484 │ │ │ │ @@ -322157,15 +322157,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31b8d0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r2, [pc, #164] @ 31b8ec │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31b808 │ │ │ │ ldr r2, [pc, #148] @ 31b8f0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -322180,40 +322180,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31b8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31b808 │ │ │ │ ldr r0, [pc, #56] @ 31b8fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 31b808 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, ip, ror #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, lr, r8, asr #24 │ │ │ │ rsbeq pc, lr, r8, lsr ip @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, lr, r4, ror #23 │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq ip, r0, r8, lsl #14 │ │ │ │ - subseq ip, r0, r4, lsr #14 │ │ │ │ + subseq ip, r0, r8, lsl r7 │ │ │ │ + subseq ip, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ @@ -322278,21 +322278,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #36] @ 31ba3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31b900 │ │ │ │ - rsbeq sp, r2, r4, lsr sp │ │ │ │ - subseq ip, r0, ip, asr #6 │ │ │ │ - subseq ip, r0, r0, ror #6 │ │ │ │ + rsbeq sp, r2, r4, asr #26 │ │ │ │ + subseq ip, r0, ip, asr r3 │ │ │ │ + subseq ip, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4b1fd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -322451,17 +322451,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq pc, lr, r0, lsr r8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq pc, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, r2, r8, asr #22 │ │ │ │ - ldrsbeq ip, [r0], #-92 @ 0xffffffa4 │ │ │ │ - subseq r4, r9, r8, lsr #19 │ │ │ │ + rsbeq sp, r2, r8, asr fp │ │ │ │ + subseq ip, r0, ip, ror #11 │ │ │ │ + ldrheq r4, [r9], #-152 @ 0xffffff68 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 0031bce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322477,15 +322477,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 31bd50 │ │ │ │ cmp r1, #3 │ │ │ │ beq 31bd84 │ │ │ │ ldr r0, [pc, #116] @ 31bda4 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4162f8 │ │ │ │ ldr r1, [pc, #80] @ 31bda8 │ │ │ │ @@ -322505,18 +322505,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4162f8 │ │ │ │ rsbeq pc, lr, r4, ror #13 │ │ │ │ - subseq ip, r0, ip, ror r5 │ │ │ │ + subseq ip, r0, ip, lsl #11 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - @ instruction: 0x0062da90 │ │ │ │ - rsbeq sp, r2, r4, ror sl │ │ │ │ + rsbeq sp, r2, r0, lsr #21 │ │ │ │ + rsbeq sp, r2, r4, lsl #21 │ │ │ │ │ │ │ │ 0031bdb4 : │ │ │ │ mov r3, #0 │ │ │ │ b 4163f4 │ │ │ │ │ │ │ │ 0031bdbc : │ │ │ │ b 4164c0 │ │ │ │ @@ -322541,15 +322541,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 31be38 │ │ │ │ cmp r1, #3 │ │ │ │ beq 31be6c │ │ │ │ ldr r0, [pc, #116] @ 31be8c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 416380 │ │ │ │ ldr r1, [pc, #80] @ 31be90 │ │ │ │ @@ -322569,18 +322569,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 416380 │ │ │ │ rsbeq pc, lr, r4, lsl #12 │ │ │ │ - @ instruction: 0x0050c494 │ │ │ │ + subseq ip, r0, r4, lsr #9 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbeq sp, r2, r8, lsr #19 │ │ │ │ - rsbeq sp, r2, ip, lsl #19 │ │ │ │ + strheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x0062d99c │ │ │ │ │ │ │ │ 0031be9c : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031bea8 : │ │ │ │ @@ -322750,15 +322750,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 1e337c <__fprintf_chk@plt> │ │ │ │ b 31c050 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ b 31c050 │ │ │ │ ldr r3, [pc, #84] @ 31c1a4 │ │ │ │ ldr r0, [pc, #92] @ 31c1b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -322776,18 +322776,18 @@ │ │ │ │ b 31c050 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, r0, lsl r5 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq pc, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ rsbeq pc, lr, r8, lsr #8 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq ip, r0, ip, ror #5 │ │ │ │ - ldrsheq ip, [r0], #-28 @ 0xffffffe4 │ │ │ │ - subseq ip, r0, r8, ror r1 │ │ │ │ - subseq ip, r0, r0, lsl #3 │ │ │ │ + ldrsheq ip, [r0], #-44 @ 0xffffffd4 │ │ │ │ + subseq ip, r0, ip, lsl #4 │ │ │ │ + subseq ip, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0x0050c190 │ │ │ │ │ │ │ │ 0031c1b8 : │ │ │ │ b 4149a8 │ │ │ │ │ │ │ │ 0031c1bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -322816,21 +322816,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 31c250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 31c254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, r2, r4, lsl #12 │ │ │ │ - @ instruction: 0x0050c094 │ │ │ │ - subseq ip, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r2, ror r2 │ │ │ │ - rsbeq sp, r2, r0, ror #11 │ │ │ │ - subseq ip, r0, r0, ror r0 │ │ │ │ + rsbeq sp, r2, r4, lsl r6 │ │ │ │ + subseq ip, r0, r4, lsr #1 │ │ │ │ subseq ip, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r2, ror r2 │ │ │ │ + strdeq sp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq ip, r0, r0, lsl #1 │ │ │ │ + subseq ip, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 0031c258 : │ │ │ │ b 41580c │ │ │ │ │ │ │ │ 0031c25c : │ │ │ │ b 4158a4 │ │ │ │ @@ -322900,21 +322900,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq sp, r2, ip, lsr #10 │ │ │ │ - ldrheq fp, [r0], #-252 @ 0xffffff04 │ │ │ │ - subseq ip, r0, r8, asr #1 │ │ │ │ + rsbeq sp, r2, ip, lsr r5 │ │ │ │ + subseq fp, r0, ip, asr #31 │ │ │ │ + ldrsbeq ip, [r0], #-8 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbeq sp, r2, r8, ror #9 │ │ │ │ - subseq fp, r0, r8, ror pc │ │ │ │ - subseq ip, r0, r4, lsl #1 │ │ │ │ + strdeq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq fp, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x0050c094 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 31c5ec │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322927,36 +322927,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #544] @ 31c5f8 │ │ │ │ ldr r1, [pc, #544] @ 31c5fc │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r1, [pc, #504] @ 31c600 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 31c604 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 53c844 │ │ │ │ + bl 53c854 │ │ │ │ cmp fp, #0 │ │ │ │ ble 31c5e0 │ │ │ │ ldr r7, [pc, #468] @ 31c608 │ │ │ │ ldr sl, [pc, #468] @ 31c60c │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -322980,30 +322980,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 3ff0c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31c5a4 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 31c48c │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 31c448 │ │ │ │ - bl 540bec │ │ │ │ + bl 540bfc │ │ │ │ ldr r8, [pc, #300] @ 31c614 │ │ │ │ ldr sl, [pc, #300] @ 31c618 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -323024,24 +323024,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 3ff2a8 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 31c53c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5205a0 │ │ │ │ + bl 5205b0 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 31c4f8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -323052,41 +323052,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 31c620 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r1, [pc, #88] @ 31c624 │ │ │ │ ldr r0, [pc, #88] @ 31c628 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 540bec │ │ │ │ - rsbeq sp, r2, r8, ror #8 │ │ │ │ - @ instruction: 0x004fe890 │ │ │ │ - subseq ip, r0, r0 │ │ │ │ - subeq sp, lr, ip, lsl #16 │ │ │ │ - subseq r9, r6, r8, lsl r3 │ │ │ │ - ldrsheq r8, [r2], #-104 @ 0xffffff98 │ │ │ │ + b 540bfc │ │ │ │ + rsbeq sp, r2, r8, ror r4 │ │ │ │ + subeq lr, pc, r0, lsr #17 │ │ │ │ + subseq ip, r0, r0, lsl r0 │ │ │ │ + subeq sp, lr, ip, lsl r8 │ │ │ │ + subseq r9, r6, r8, lsr #6 │ │ │ │ + subseq r8, r2, r8, lsl #14 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sp, r2, ip, asr #7 │ │ │ │ - subseq fp, r0, r0, lsr #31 │ │ │ │ - subseq fp, r0, r4, ror pc │ │ │ │ - rsbeq sp, r2, r8, lsl r3 │ │ │ │ - subseq fp, r0, r8, ror #29 │ │ │ │ - subseq fp, r0, r4, asr #29 │ │ │ │ - subseq fp, r0, r8, asr lr │ │ │ │ - subseq fp, r0, ip, asr #25 │ │ │ │ - @ instruction: 0x00594098 │ │ │ │ + ldrdeq sp, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrheq fp, [r0], #-240 @ 0xffffff10 │ │ │ │ + subseq fp, r0, r4, lsl #31 │ │ │ │ + rsbeq sp, r2, r8, lsr #6 │ │ │ │ + ldrsheq fp, [r0], #-232 @ 0xffffff18 │ │ │ │ + ldrsbeq fp, [r0], #-228 @ 0xffffff1c │ │ │ │ + subseq fp, r0, r8, ror #28 │ │ │ │ + ldrsbeq fp, [r0], #-204 @ 0xffffff34 │ │ │ │ + subseq r4, r9, r8, lsr #1 │ │ │ │ │ │ │ │ 0031c62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 31c7ec │ │ │ │ @@ -323103,52 +323103,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r1, [pc, #360] @ 31c7fc │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 31c800 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr sl, [pc, #340] @ 31c804 │ │ │ │ ldr r2, [pc, #340] @ 31c808 │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #276] @ 31c80c │ │ │ │ ldr r1, [pc, #276] @ 31c810 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 31c768 │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -323193,29 +323193,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31c824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strheq sp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - subeq sp, lr, r8, lsl #11 │ │ │ │ + rsbeq sp, r2, ip, asr #3 │ │ │ │ + @ instruction: 0x004ed598 │ │ │ │ @ instruction: 0x006eed90 │ │ │ │ - subseq r9, r6, r8, lsl #1 │ │ │ │ - subseq r8, r2, r8, ror #8 │ │ │ │ + @ instruction: 0x00569098 │ │ │ │ + subseq r8, r2, r8, ror r4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq fp, r0, r8, asr #26 │ │ │ │ - subseq fp, r0, r0, lsr #26 │ │ │ │ - ldrheq fp, [r0], #-192 @ 0xffffff40 │ │ │ │ - subeq lr, pc, ip, asr #10 │ │ │ │ + subseq fp, r0, r8, asr sp │ │ │ │ + subseq fp, r0, r0, lsr sp │ │ │ │ + subseq fp, r0, r0, asr #25 │ │ │ │ + subeq lr, pc, ip, asr r5 @ │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subseq fp, r0, r8, lsl #25 │ │ │ │ - rsbeq sp, r2, ip, lsr #32 │ │ │ │ - subseq fp, r0, r0, asr #21 │ │ │ │ - subseq r3, r9, ip, lsl #29 │ │ │ │ + @ instruction: 0x0050bc98 │ │ │ │ + rsbeq sp, r2, ip, lsr r0 │ │ │ │ + ldrsbeq fp, [r0], #-160 @ 0xffffff60 │ │ │ │ + @ instruction: 0x00593e9c │ │ │ │ │ │ │ │ 0031c828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -323270,55 +323270,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r1, [pc, #1952] @ 31d0c0 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 31d0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r8, [pc, #1932] @ 31d0c8 │ │ │ │ ldr r7, [pc, #1932] @ 31d0cc │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #1868] @ 31d0d0 │ │ │ │ ldr r1, [pc, #1868] @ 31d0d4 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 31d090 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -323353,64 +323353,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 31d0e0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #1660] @ 31d0e4 │ │ │ │ ldr r1, [pc, #1660] @ 31d0e8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r1, [pc, #1620] @ 31d0ec │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 31d0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 31cac8 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 31cb68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 520520 │ │ │ │ + bl 520530 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31cabc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 31d0f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31cb10 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 5205a0 │ │ │ │ + bl 5205b0 │ │ │ │ cmp r7, r6 │ │ │ │ bne 31cafc │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 31d0f4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r2, [pc, #1484] @ 31d0f8 │ │ │ │ ldr r3, [pc, #1404] @ 31d0ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -323420,15 +323420,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 53c844 │ │ │ │ + bl 53c854 │ │ │ │ ldr r3, [pc, #1416] @ 31d0fc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 31d100 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323459,15 +323459,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 31cca4 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 3ff0c4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31cbe0 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -323477,16 +323477,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 7cd020 │ │ │ │ - bl 540bec │ │ │ │ + bl 7cd030 │ │ │ │ + bl 540bfc │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 4154c0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -323495,26 +323495,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 31c380 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 31cb14 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 5205a0 │ │ │ │ + bl 5205b0 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 31cc8c │ │ │ │ b 31cb14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 31cba0 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 540bec │ │ │ │ + bl 540bfc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -323628,46 +323628,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 31d120 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #624] @ 31d124 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r1, [pc, #588] @ 31d128 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 31d0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 53c844 │ │ │ │ - bl 540bec │ │ │ │ + bl 5890d4 │ │ │ │ + bl 53c854 │ │ │ │ + bl 540bfc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31cf40 │ │ │ │ ldr r0, [pc, #524] @ 31d12c │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 31c380 │ │ │ │ b 31cb24 │ │ │ │ mov r4, #0 │ │ │ │ @@ -323698,15 +323698,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 31d084 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 51c140 │ │ │ │ + bl 51c150 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cfa0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 41727c │ │ │ │ cmp r0, #0 │ │ │ │ bge 31cfa0 │ │ │ │ @@ -323719,26 +323719,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 7e1cf0 │ │ │ │ + bl 7e1d00 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 31d078 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 51c140 │ │ │ │ + bl 51c150 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31d060 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 41727c │ │ │ │ cmp r0, #0 │ │ │ │ blt 31cf48 │ │ │ │ @@ -323753,55 +323753,55 @@ │ │ │ │ b 31cd50 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 31cf70 │ │ │ │ ldr r0, [pc, #164] @ 31d13c │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 31cb24 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, lr, r8, lsr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r2, r0, lsr pc │ │ │ │ - strdeq sp, [lr], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq ip, r2, r0, asr #30 │ │ │ │ + subeq sp, lr, r8, lsl #6 │ │ │ │ rsbeq lr, lr, r0, lsl #22 │ │ │ │ - ldrsheq r8, [r6], #-220 @ 0xffffff24 │ │ │ │ - ldrsbeq r8, [r2], #-28 @ 0xffffffe4 │ │ │ │ + subseq r8, r6, ip, lsl #28 │ │ │ │ + subseq r8, r2, ip, ror #3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x0050ba94 │ │ │ │ - ldrheq fp, [r0], #-172 @ 0xffffff54 │ │ │ │ - subseq fp, r0, r0, lsr #20 │ │ │ │ - strheq lr, [pc], #-32 @ │ │ │ │ - rsbeq ip, r2, r8, asr #27 │ │ │ │ - subseq fp, r0, ip, ror #18 │ │ │ │ - strdeq lr, [pc], #-28 @ │ │ │ │ - subeq sp, lr, ip, ror r1 │ │ │ │ - subseq r8, r6, r4, lsl #25 │ │ │ │ - subseq r8, r2, r0, rrx │ │ │ │ - subseq fp, r0, r8, lsr #19 │ │ │ │ - ldrsbeq fp, [r0], #-144 @ 0xffffff70 │ │ │ │ + subseq fp, r0, r4, lsr #21 │ │ │ │ + subseq fp, r0, ip, asr #21 │ │ │ │ + subseq fp, r0, r0, lsr sl │ │ │ │ + subeq lr, pc, r0, asr #5 │ │ │ │ + ldrdeq ip, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + subseq fp, r0, ip, ror r9 │ │ │ │ + subeq lr, pc, ip, lsl #4 │ │ │ │ + subeq sp, lr, ip, lsl #3 │ │ │ │ + @ instruction: 0x00568c94 │ │ │ │ + subseq r8, r2, r0, ror r0 │ │ │ │ + ldrheq fp, [r0], #-152 @ 0xffffff68 │ │ │ │ + subseq fp, r0, r0, ror #19 │ │ │ │ rsbeq lr, lr, r8, asr #17 │ │ │ │ - rsbeq ip, r2, ip, lsl #25 │ │ │ │ - subseq fp, r0, r4, asr r8 │ │ │ │ - subseq fp, r0, r4, lsr #16 │ │ │ │ - subseq fp, r0, r0, lsl #17 │ │ │ │ + @ instruction: 0x0062cc9c │ │ │ │ + subseq fp, r0, r4, ror #16 │ │ │ │ + subseq fp, r0, r4, lsr r8 │ │ │ │ + @ instruction: 0x0050b890 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - ldrsbeq fp, [r0], #-84 @ 0xffffffac │ │ │ │ - rsbeq ip, r2, r0, lsl #19 │ │ │ │ - subseq fp, r0, r4, lsr #10 │ │ │ │ - strheq sp, [pc], #-212 @ │ │ │ │ - subeq ip, lr, r0, lsr sp │ │ │ │ - subseq r8, r6, ip, lsr r8 │ │ │ │ - subseq r7, r2, r4, lsr #24 │ │ │ │ - ldrsheq fp, [r0], #-80 @ 0xffffffb0 │ │ │ │ - rsbeq ip, r2, r4, lsl r8 │ │ │ │ - subseq fp, r0, r8, lsr #5 │ │ │ │ - subseq fp, r0, r0, asr #10 │ │ │ │ - subseq fp, r0, r8, asr #7 │ │ │ │ + subseq fp, r0, r4, ror #11 │ │ │ │ + @ instruction: 0x0062c990 │ │ │ │ + subseq fp, r0, r4, lsr r5 │ │ │ │ + subeq sp, pc, r4, asr #27 │ │ │ │ + subeq ip, lr, r0, asr #26 │ │ │ │ + subseq r8, r6, ip, asr #16 │ │ │ │ + subseq r7, r2, r4, lsr ip │ │ │ │ + subseq fp, r0, r0, lsl #12 │ │ │ │ + rsbeq ip, r2, r4, lsr #16 │ │ │ │ + ldrheq fp, [r0], #-40 @ 0xffffffd8 │ │ │ │ + subseq fp, r0, r0, asr r5 │ │ │ │ + ldrsbeq fp, [r0], #-56 @ 0xffffffc8 │ │ │ │ │ │ │ │ 0031d140 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d154 │ │ │ │ bx r3 │ │ │ │ @@ -323893,20 +323893,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq lr, lr, r0, ror r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, lr, r4, ror #3 │ │ │ │ - @ instruction: 0x0062c590 │ │ │ │ - subseq fp, r0, r4, lsr #32 │ │ │ │ - ldrsheq r3, [r9], #-48 @ 0xffffffd0 │ │ │ │ - rsbeq ip, r2, r8, ror #10 │ │ │ │ - ldrsheq sl, [r0], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0x0050b29c │ │ │ │ + rsbeq ip, r2, r0, lsr #11 │ │ │ │ + subseq fp, r0, r4, lsr r0 │ │ │ │ + subseq r3, r9, r0, lsl #8 │ │ │ │ + rsbeq ip, r2, r8, ror r5 │ │ │ │ + subseq fp, r0, r8 │ │ │ │ + subseq fp, r0, ip, lsr #5 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 0031d2d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -323979,15 +323979,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 31d390 │ │ │ │ bl 1e1b70 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 31d4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 31d438 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -324022,22 +324022,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq lr, lr, r0, lsl #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, lr, r8, asr r0 │ │ │ │ - subseq fp, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x0062c39c │ │ │ │ - subseq sl, r0, ip, lsr #28 │ │ │ │ - subseq fp, r0, r4, asr #1 │ │ │ │ + subseq fp, r0, r4, asr r1 │ │ │ │ + rsbeq ip, r2, ip, lsr #7 │ │ │ │ + subseq sl, r0, ip, lsr lr │ │ │ │ + ldrsbeq fp, [r0], #-4 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - rsbeq ip, r2, ip, ror #6 │ │ │ │ - ldrsheq sl, [r0], #-220 @ 0xffffff24 │ │ │ │ - subseq fp, r0, r0, lsr #1 │ │ │ │ + rsbeq ip, r2, ip, ror r3 │ │ │ │ + subseq sl, r0, ip, lsl #28 │ │ │ │ + ldrheq fp, [r0], #-0 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 0031d4dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -324048,25 +324048,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 31d540 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq fp, r0, ip, lsl #1 │ │ │ │ - strheq ip, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq fp, r0, r0, rrx │ │ │ │ + @ instruction: 0x0050b09c │ │ │ │ + rsbeq ip, r2, r0, asr #9 │ │ │ │ + subseq fp, r0, r0, ror r0 │ │ │ │ │ │ │ │ 0031d544 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 31d5a4 │ │ │ │ @@ -324077,25 +324077,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #29 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq ip, r2, r8, asr #8 │ │ │ │ - subseq fp, r0, r4, lsr #32 │ │ │ │ - ldrsheq sl, [r0], #-252 @ 0xffffff04 │ │ │ │ + rsbeq ip, r2, r8, asr r4 │ │ │ │ + subseq fp, r0, r4, lsr r0 │ │ │ │ + subseq fp, r0, ip │ │ │ │ │ │ │ │ 0031d5b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 31d610 │ │ │ │ @@ -324106,25 +324106,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #44 @ 0x2c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq ip, r2, r0, ror #7 │ │ │ │ - ldrheq sl, [r0], #-252 @ 0xffffff04 │ │ │ │ - @ instruction: 0x0050af90 │ │ │ │ + strdeq ip, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq sl, r0, ip, asr #31 │ │ │ │ + subseq sl, r0, r0, lsr #31 │ │ │ │ │ │ │ │ 0031d61c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 31d67c │ │ │ │ @@ -324135,25 +324135,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq ip, r2, r4, ror r3 │ │ │ │ - subseq sl, r0, r0, asr pc │ │ │ │ - subseq sl, r0, r4, lsr #30 │ │ │ │ + rsbeq ip, r2, r4, lsl #7 │ │ │ │ + subseq sl, r0, r0, ror #30 │ │ │ │ + subseq sl, r0, r4, lsr pc │ │ │ │ │ │ │ │ 0031d688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #228] @ 31d784 │ │ │ │ @@ -324165,42 +324165,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 31d78c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 31d4dc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4508 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d73c │ │ │ │ ldr r1, [pc, #144] @ 31d790 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #128] @ 31d794 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #112] @ 31d798 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7949e4 │ │ │ │ + bl 7949f4 │ │ │ │ ldr r2, [pc, #88] @ 31d79c │ │ │ │ ldr r3, [pc, #64] @ 31d788 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324213,18 +324213,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r8, asr #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, r7, r4, lsl #26 │ │ │ │ + subseq r3, r7, r4, lsl sp │ │ │ │ + ldrheq sl, [r0], #-228 @ 0xffffff1c │ │ │ │ + subseq sl, r0, ip, lsr #29 │ │ │ │ subseq sl, r0, r4, lsr #29 │ │ │ │ - @ instruction: 0x0050ae9c │ │ │ │ - @ instruction: 0x0050ae94 │ │ │ │ strheq sp, [lr], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 0031d7a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324237,15 +324237,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 31d96c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 31d544 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -324268,19 +324268,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 31d974 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #268] @ 31d978 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ cmp r6, #0 │ │ │ │ beq 31d954 │ │ │ │ ldr r9, [pc, #248] @ 31d97c │ │ │ │ ldr r8, [pc, #248] @ 31d980 │ │ │ │ ldr r7, [pc, #248] @ 31d984 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -324295,15 +324295,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 31d98c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 31d990 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 31d954 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -324330,34 +324330,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 31d9a0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 31d8b8 │ │ │ │ ldr r0, [pc, #84] @ 31d9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 31d91c │ │ │ │ mov r0, r6 │ │ │ │ - bl 794a9c │ │ │ │ + bl 794aac │ │ │ │ b 31d810 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r0, lsr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, r7, ip, ror #23 │ │ │ │ + ldrsheq r3, [r7], #-188 @ 0xffffff44 │ │ │ │ ldrdeq sp, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - subseq sl, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x0050ad9c │ │ │ │ - subseq sl, r0, r0, asr #26 │ │ │ │ - ldrsheq r1, [r3], #-152 @ 0xffffff68 │ │ │ │ - subseq r1, r9, r0, lsr #6 │ │ │ │ - subseq r6, sp, r4, asr r9 │ │ │ │ - subseq sl, r0, r8, lsr #26 │ │ │ │ - subseq sl, r0, r8, ror #26 │ │ │ │ + @ instruction: 0x0050ad98 │ │ │ │ + subseq sl, r0, ip, lsr #27 │ │ │ │ + subseq sl, r0, r0, asr sp │ │ │ │ + subseq r1, r3, r8, lsl #20 │ │ │ │ + subseq r1, r9, r0, lsr r3 │ │ │ │ + subseq r6, sp, r4, ror #18 │ │ │ │ + subseq sl, r0, r8, lsr sp │ │ │ │ + subseq sl, r0, r8, ror sp │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - ldrheq sl, [r0], #-204 @ 0xffffff34 │ │ │ │ - subseq sl, r0, r4, lsr #25 │ │ │ │ - subseq sl, r0, r0, lsr #25 │ │ │ │ - subseq sl, r0, r4, lsl #25 │ │ │ │ + subseq sl, r0, ip, asr #25 │ │ │ │ + ldrheq sl, [r0], #-196 @ 0xffffff3c │ │ │ │ + ldrheq sl, [r0], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x0050ac94 │ │ │ │ │ │ │ │ 0031d9a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 31dfd8 │ │ │ │ @@ -324369,22 +324369,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #1516] @ 31dfe4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -324411,15 +324411,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 31dfec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ cmp r6, #0 │ │ │ │ beq 31df50 │ │ │ │ ldr r3, [pc, #1352] @ 31dff0 │ │ │ │ ldr sl, [pc, #1352] @ 31dff4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 31dff8 │ │ │ │ @@ -324427,15 +324427,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 31dd18 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dd50 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dd90 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -324452,15 +324452,15 @@ │ │ │ │ beq 31df84 │ │ │ │ ldr r3, [pc, #1236] @ 31dffc │ │ │ │ cmp r2, r3 │ │ │ │ bne 31df70 │ │ │ │ ldr r1, [pc, #1228] @ 31e000 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 31dbb0 │ │ │ │ ldr fp, [pc, #1204] @ 31e004 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -324474,22 +324474,22 @@ │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31dfc0 │ │ │ │ ldr r1, [pc, #1152] @ 31e008 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31dbb0 │ │ │ │ ldr r1, [pc, #1124] @ 31e00c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31dc24 │ │ │ │ ldr fp, [pc, #1100] @ 31e010 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -324503,144 +324503,144 @@ │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31dfac │ │ │ │ ldr r1, [pc, #1048] @ 31e014 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31dc24 │ │ │ │ ldr r1, [pc, #1020] @ 31e018 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31de60 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dea0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31dc58 │ │ │ │ ldr r1, [pc, #972] @ 31e01c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dc7c │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dc7c │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dcfc │ │ │ │ ldr r1, [pc, #924] @ 31e020 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dcbc │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 31e024 │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dcdc │ │ │ │ ldr r1, [pc, #856] @ 31e028 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dcfc │ │ │ │ ldr r1, [pc, #828] @ 31e02c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #812] @ 31e030 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 31df4c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 31dac8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dae4 │ │ │ │ ldr r1, [pc, #732] @ 31e034 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dae4 │ │ │ │ ldr r1, [pc, #704] @ 31e038 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31daf0 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 31e03c │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31daf0 │ │ │ │ ldr r1, [pc, #640] @ 31e040 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dafc │ │ │ │ ldr r1, [pc, #612] @ 31e044 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dafc │ │ │ │ ldr r1, [pc, #584] @ 31e048 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31dafc │ │ │ │ ldr r1, [pc, #564] @ 31e04c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31dbf4 │ │ │ │ @@ -324650,47 +324650,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31dbf4 │ │ │ │ ldr r1, [pc, #516] @ 31e050 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dc30 │ │ │ │ ldr r1, [pc, #492] @ 31e054 │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dc30 │ │ │ │ ldr r1, [pc, #464] @ 31e058 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dc3c │ │ │ │ ldr r1, [pc, #436] @ 31e05c │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dc3c │ │ │ │ ldr r1, [pc, #408] @ 31e060 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31dc3c │ │ │ │ ldr r1, [pc, #388] @ 31e064 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31db80 │ │ │ │ @@ -324700,107 +324700,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 1e2ea8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31db80 │ │ │ │ ldr r1, [pc, #340] @ 31e068 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31dbb0 │ │ │ │ ldr r3, [pc, #324] @ 31e06c │ │ │ │ cmp r2, r3 │ │ │ │ beq 31df98 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 31df70 │ │ │ │ ldr r1, [pc, #304] @ 31e070 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31db3c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 794c68 │ │ │ │ + bl 794c78 │ │ │ │ b 31da44 │ │ │ │ ldr r1, [pc, #272] @ 31e074 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31db3c │ │ │ │ ldr r1, [pc, #256] @ 31e078 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31db3c │ │ │ │ ldr r1, [pc, #240] @ 31e07c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31db3c │ │ │ │ ldr r1, [pc, #224] @ 31e080 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31db3c │ │ │ │ ldr r1, [pc, #208] @ 31e084 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31dc24 │ │ │ │ ldr r1, [pc, #192] @ 31e088 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31dbb0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r4, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, r7, r8, ror #19 │ │ │ │ - subseq sl, r0, ip, asr #24 │ │ │ │ + ldrsheq r3, [r7], #-152 @ 0xffffff68 │ │ │ │ + subseq sl, r0, ip, asr ip │ │ │ │ rsbeq sp, lr, r8, lsr #19 │ │ │ │ - subseq sl, r0, r0, asr #23 │ │ │ │ - subseq sl, r0, r4, ror #23 │ │ │ │ + ldrsbeq sl, [r0], #-176 @ 0xffffff50 │ │ │ │ + ldrsheq sl, [r0], #-180 @ 0xffffff4c │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - subseq sl, r0, r0, asr #23 │ │ │ │ + ldrsbeq sl, [r0], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r6, lsl #16 │ │ │ │ - subseq sl, r0, ip, ror fp │ │ │ │ - @ instruction: 0x0050ab94 │ │ │ │ - ldrheq sl, [r0], #-176 @ 0xffffff50 │ │ │ │ - @ instruction: 0x0056299c │ │ │ │ - subseq sl, r0, r0, lsr #22 │ │ │ │ - subseq sl, r0, r0, ror fp │ │ │ │ - subseq r2, r6, r8, lsr #18 │ │ │ │ - subseq sl, r0, ip, lsl fp │ │ │ │ - subseq sl, r0, r4, lsl #22 │ │ │ │ + subseq sl, r0, ip, lsl #23 │ │ │ │ + subseq sl, r0, r4, lsr #23 │ │ │ │ + subseq sl, r0, r0, asr #23 │ │ │ │ + subseq r2, r6, ip, lsr #19 │ │ │ │ + subseq sl, r0, r0, lsr fp │ │ │ │ + subseq sl, r0, r0, lsl #23 │ │ │ │ + subseq r2, r6, r8, lsr r9 │ │ │ │ + subseq sl, r0, ip, lsr #22 │ │ │ │ + subseq sl, r0, r4, lsl fp │ │ │ │ + ldrsheq sl, [r0], #-164 @ 0xffffff5c │ │ │ │ subseq sl, r0, r4, ror #21 │ │ │ │ - ldrsbeq sl, [r0], #-164 @ 0xffffff5c │ │ │ │ - subseq sl, r0, r8, asr #21 │ │ │ │ - subseq r0, sp, r4, ror r7 │ │ │ │ - subseq sl, r0, ip, ror #22 │ │ │ │ - subseq sl, r0, r4, lsr #18 │ │ │ │ - subseq sl, r0, r8, ror #21 │ │ │ │ - ldrsbeq sl, [r0], #-140 @ 0xffffff74 │ │ │ │ - subseq sl, r0, r4, asr #17 │ │ │ │ - @ instruction: 0x0050a89c │ │ │ │ - ldrsheq sl, [r0], #-136 @ 0xffffff78 │ │ │ │ - subseq sl, r0, ip, lsl #18 │ │ │ │ - subseq sl, r0, ip, lsl #18 │ │ │ │ - subseq sl, r0, r4, lsl r8 │ │ │ │ - ldrsbeq sl, [r0], #-136 @ 0xffffff78 │ │ │ │ - ldrsbeq sl, [r0], #-116 @ 0xffffff8c │ │ │ │ - subseq sl, r0, r0, lsr r8 │ │ │ │ - subseq sl, r0, r0, lsl r8 │ │ │ │ + ldrsbeq sl, [r0], #-168 @ 0xffffff58 │ │ │ │ + subseq r0, sp, r4, lsl #15 │ │ │ │ + subseq sl, r0, ip, ror fp │ │ │ │ + subseq sl, r0, r4, lsr r9 │ │ │ │ + ldrsheq sl, [r0], #-168 @ 0xffffff58 │ │ │ │ + subseq sl, r0, ip, ror #17 │ │ │ │ + ldrsbeq sl, [r0], #-132 @ 0xffffff7c │ │ │ │ + subseq sl, r0, ip, lsr #17 │ │ │ │ + subseq sl, r0, r8, lsl #18 │ │ │ │ + subseq sl, r0, ip, lsl r9 │ │ │ │ + subseq sl, r0, ip, lsl r9 │ │ │ │ + subseq sl, r0, r4, lsr #16 │ │ │ │ + subseq sl, r0, r8, ror #17 │ │ │ │ + subseq sl, r0, r4, ror #15 │ │ │ │ + subseq sl, r0, r0, asr #16 │ │ │ │ + subseq sl, r0, r0, lsr #16 │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - subseq sl, r0, r8, lsl #15 │ │ │ │ - subseq sl, r0, r4, asr r7 │ │ │ │ - subseq sl, r0, r8, asr r7 │ │ │ │ - subeq r5, pc, r4, asr #1 │ │ │ │ - subseq sl, r0, r0, lsr #14 │ │ │ │ - subseq sl, r0, ip, lsl #15 │ │ │ │ + @ instruction: 0x0050a798 │ │ │ │ + subseq sl, r0, r4, ror #14 │ │ │ │ + subseq sl, r0, r8, ror #14 │ │ │ │ + ldrdeq r5, [pc], #-4 @ │ │ │ │ subseq sl, r0, r0, lsr r7 │ │ │ │ + @ instruction: 0x0050a79c │ │ │ │ + subseq sl, r0, r0, asr #14 │ │ │ │ │ │ │ │ 0031e08c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 31e4f0 │ │ │ │ @@ -324812,22 +324812,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ ldr r1, [pc, #1056] @ 31e4fc │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -324854,27 +324854,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 31e504 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ cmp r8, #0 │ │ │ │ beq 31e304 │ │ │ │ ldr r9, [pc, #892] @ 31e508 │ │ │ │ ldr r7, [pc, #892] @ 31e50c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e364 │ │ │ │ ldr r2, [pc, #848] @ 31e510 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -324883,53 +324883,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 31e514 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 31e518 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e370 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e390 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e3b0 │ │ │ │ ldr r1, [pc, #768] @ 31e51c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e23c │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 31e490 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e458 │ │ │ │ ldr r1, [pc, #720] @ 31e520 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 31e524 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e288 │ │ │ │ ldr r1, [pc, #680] @ 31e528 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e2a0 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e47c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -324949,20 +324949,20 @@ │ │ │ │ bne 31e3c8 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e3e8 │ │ │ │ ldr r1, [pc, #572] @ 31e52c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 31e198 │ │ │ │ mov r0, r8 │ │ │ │ - bl 794d20 │ │ │ │ + bl 794d30 │ │ │ │ b 31e128 │ │ │ │ ldr r2, [pc, #536] @ 31e530 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e1e0 │ │ │ │ ldr r2, [pc, #528] @ 31e534 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e1e0 │ │ │ │ @@ -324984,143 +324984,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 31e54c │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e1e0 │ │ │ │ ldr r1, [pc, #472] @ 31e550 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e208 │ │ │ │ ldr r1, [pc, #444] @ 31e554 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e214 │ │ │ │ ldr r1, [pc, #416] @ 31e558 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31e214 │ │ │ │ ldr r1, [pc, #396] @ 31e55c │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e2e8 │ │ │ │ ldr r1, [pc, #368] @ 31e560 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31e444 │ │ │ │ ldr sl, [pc, #344] @ 31e564 │ │ │ │ add sl, pc, sl │ │ │ │ b 31e428 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 31e444 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e410 │ │ │ │ ldr r1, [pc, #284] @ 31e568 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31e2e8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e288 │ │ │ │ ldr r1, [pc, #256] @ 31e56c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 31e278 │ │ │ │ ldr r1, [pc, #236] @ 31e570 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31e2a0 │ │ │ │ ldr r1, [pc, #220] @ 31e574 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31e25c │ │ │ │ b 31e26c │ │ │ │ ldr r1, [pc, #184] @ 31e578 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31e2b8 │ │ │ │ ldr r1, [pc, #168] @ 31e57c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 31e2d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 31e580 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e1e0 │ │ │ │ rsbeq sp, lr, r0, asr r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, r7, r4, lsl #6 │ │ │ │ - ldrsheq r4, [r2], #-68 @ 0xffffffbc │ │ │ │ + subseq r3, r7, r4, lsl r3 │ │ │ │ + subseq r4, r2, r4, lsl #10 │ │ │ │ rsbeq sp, lr, r4, asr #5 │ │ │ │ - subseq sl, r0, ip, asr #13 │ │ │ │ - ldrsbeq sl, [r0], #-96 @ 0xffffffa0 │ │ │ │ - subseq ip, r7, r4, lsl #11 │ │ │ │ - rsbeq fp, r2, r3, ror #16 │ │ │ │ - subseq sl, r0, ip, ror #11 │ │ │ │ - subseq sl, r0, ip, ror r6 │ │ │ │ - subseq sl, r0, r0, ror #12 │ │ │ │ - subseq pc, r4, r0, lsl ip @ │ │ │ │ - ldrsbeq sl, [r0], #-68 @ 0xffffffbc │ │ │ │ - subseq sl, r0, ip, ror #9 │ │ │ │ - subseq r0, sp, r8, lsl #3 │ │ │ │ + ldrsbeq sl, [r0], #-108 @ 0xffffff94 │ │ │ │ + subseq sl, r0, r0, ror #13 │ │ │ │ + @ instruction: 0x0057c594 │ │ │ │ + rsbeq fp, r2, r3, ror r8 │ │ │ │ + ldrsheq sl, [r0], #-92 @ 0xffffffa4 │ │ │ │ + subseq sl, r0, ip, lsl #13 │ │ │ │ + subseq sl, r0, r0, ror r6 │ │ │ │ + subseq pc, r4, r0, lsr #24 │ │ │ │ + subseq sl, r0, r4, ror #9 │ │ │ │ + ldrsheq sl, [r0], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x005d0198 │ │ │ │ + subseq sl, r0, r0, lsr r5 │ │ │ │ + subseq sl, r0, ip, lsl r5 │ │ │ │ + subseq sl, r0, r0, lsl #10 │ │ │ │ + subseq sl, r0, r4, ror #9 │ │ │ │ + subseq sl, r0, ip, asr #9 │ │ │ │ + ldrheq sl, [r0], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x0050a498 │ │ │ │ + subseq sl, r0, ip, ror r4 │ │ │ │ subseq sl, r0, r0, lsr #10 │ │ │ │ - subseq sl, r0, ip, lsl #10 │ │ │ │ - ldrsheq sl, [r0], #-64 @ 0xffffffc0 │ │ │ │ - ldrsbeq sl, [r0], #-68 @ 0xffffffbc │ │ │ │ - ldrheq sl, [r0], #-76 @ 0xffffffb4 │ │ │ │ - subseq sl, r0, r0, lsr #9 │ │ │ │ - subseq sl, r0, r8, lsl #9 │ │ │ │ - subseq sl, r0, ip, ror #8 │ │ │ │ - subseq sl, r0, r0, lsl r5 │ │ │ │ - subseq sl, r0, ip, lsr #10 │ │ │ │ - ldrheq sl, [r0], #-72 @ 0xffffffb8 │ │ │ │ + subseq sl, r0, ip, lsr r5 │ │ │ │ + subseq sl, r0, r8, asr #9 │ │ │ │ + subseq sl, r0, r0, lsl #10 │ │ │ │ ldrsheq sl, [r0], #-64 @ 0xffffffc0 │ │ │ │ - subseq sl, r0, r0, ror #9 │ │ │ │ - subseq sl, r0, r4, asr r4 │ │ │ │ - strdeq sl, [pc], #-20 @ │ │ │ │ - ldrsheq pc, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - subseq sl, r0, r0, lsl r4 │ │ │ │ - subseq sl, r0, r8, ror #7 │ │ │ │ - subseq sl, r0, r0, ror #7 │ │ │ │ - subseq sl, r0, r0, ror #7 │ │ │ │ - ldrheq pc, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + subseq sl, r0, r4, ror #8 │ │ │ │ + subeq sl, pc, r4, lsl #4 │ │ │ │ + subseq pc, r4, r4, lsl #20 │ │ │ │ + subseq sl, r0, r0, lsr #8 │ │ │ │ + ldrsheq sl, [r0], #-56 @ 0xffffffc8 │ │ │ │ + ldrsheq sl, [r0], #-48 @ 0xffffffd0 │ │ │ │ + ldrsheq sl, [r0], #-48 @ 0xffffffd0 │ │ │ │ + subseq pc, fp, r0, asr #31 │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -325165,29 +325165,29 @@ │ │ │ │ blt 31e66c │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 31e67c │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 31e644 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -325287,15 +325287,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 31ea18 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 31ed20 │ │ │ │ ldr r3, [pc, #1232] @ 31ed10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -325410,43 +325410,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 31e828 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r4, #1 │ │ │ │ b 31e834 │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 31ea88 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31e834 │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 31ea50 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31e834 │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -325624,15 +325624,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 0031ed74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -325754,15 +325754,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 31f064 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31edec │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 31f0a4 │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 31efb0 │ │ │ │ @@ -325817,15 +325817,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 31ef64 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31edec │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 31eeb8 │ │ │ │ @@ -325896,15 +325896,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 31f27c │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31eed8 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -325949,21 +325949,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 31f288 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31efd0 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31eed8 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31efd0 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -325992,40 +325992,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31ef34 │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31f034 │ │ │ │ mov r4, r3 │ │ │ │ b 31f138 │ │ │ │ mov r4, r2 │ │ │ │ b 31f20c │ │ │ │ mov r4, r2 │ │ │ │ b 31f2d8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, lr, r4, ror #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, lr, r0, lsl #12 │ │ │ │ - rsbeq sl, r2, ip, ror #23 │ │ │ │ - rsbeq sl, r2, ip, lsl #24 │ │ │ │ + strdeq sl, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r2, ip, lsl ip │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 0031f38c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326090,15 +326090,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 31f4a0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 31f3f4 │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 31f3f4 │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 31f3f4 │ │ │ │ ldrb r4, [r0] │ │ │ │ b 31f3f4 │ │ │ │ @@ -326119,16 +326119,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 31f3f4 │ │ │ │ - strheq sl, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x0062a69c │ │ │ │ + rsbeq sl, r2, r4, asr #13 │ │ │ │ + rsbeq sl, r2, ip, lsr #13 │ │ │ │ │ │ │ │ 0031f51c : │ │ │ │ ldr r2, [pc, #92] @ 31f580 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -326163,28 +326163,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 31f600 │ │ │ │ ldr r3, [pc, #68] @ 31f604 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -326197,15 +326197,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31f638 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r8, fp, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 31f7e8 │ │ │ │ ldr r9, [pc, #404] @ 31f7ec │ │ │ │ @@ -326215,25 +326215,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 31f7f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5850d0 │ │ │ │ + bl 5850e0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f58c │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -326249,38 +326249,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #240] @ 31f800 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #200] @ 31f804 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3548d0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -326297,32 +326297,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 31f808 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subseq r9, r0, r4, lsr r3 │ │ │ │ - rsbeq sl, r2, r8, ror #8 │ │ │ │ - subseq r9, r0, r8, asr #6 │ │ │ │ + subseq r9, r0, r4, asr #6 │ │ │ │ + rsbeq sl, r2, r8, ror r4 │ │ │ │ + subseq r9, r0, r8, asr r3 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ rsbeq r8, fp, ip, ror sl │ │ │ │ - ldrsheq r9, [r0], #-36 @ 0xffffffdc │ │ │ │ - ldrsbeq r9, [r0], #-44 @ 0xffffffd4 │ │ │ │ - subseq r9, r0, r4, asr #5 │ │ │ │ - subseq r9, r0, ip, lsl #4 │ │ │ │ + subseq r9, r0, r4, lsl #6 │ │ │ │ + subseq r9, r0, ip, ror #5 │ │ │ │ + ldrsbeq r9, [r0], #-36 @ 0xffffffdc │ │ │ │ + subseq r9, r0, ip, lsl r2 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -326359,25 +326359,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 31f974 │ │ │ │ ldr r1, [pc, #200] @ 31f978 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #180] @ 31f97c │ │ │ │ ldr r1, [pc, #180] @ 31f980 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #148] @ 31f984 │ │ │ │ ldr r2, [pc, #148] @ 31f988 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 31f98c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -326392,36 +326392,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 31f998 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r2, r4, lsr r2 │ │ │ │ - subeq sl, lr, r8, lsr r3 │ │ │ │ - subseq r5, r6, r0, asr #28 │ │ │ │ - subeq r6, pc, r8, rrx │ │ │ │ - subeq pc, lr, r8, ror #30 │ │ │ │ + rsbeq sl, r2, r4, asr #4 │ │ │ │ + subeq sl, lr, r8, asr #6 │ │ │ │ + subseq r5, r6, r0, asr lr │ │ │ │ + subeq r6, pc, r8, ror r0 @ │ │ │ │ + subeq pc, lr, r8, ror pc @ │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ rsbeq r8, fp, r4, asr r8 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - subseq r9, r0, ip, ror #1 │ │ │ │ + ldrsheq r9, [r0], #-12 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 31f9c0 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -326471,95 +326471,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 31fa9c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31ed38 │ │ │ │ - rsbeq sl, r2, r4, rrx │ │ │ │ - subseq r8, r0, r8, lsr #30 │ │ │ │ - subseq r8, r0, r0, asr #30 │ │ │ │ + rsbeq sl, r2, r4, ror r0 │ │ │ │ + subseq r8, r0, r8, lsr pc │ │ │ │ + subseq r8, r0, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 31faf8 │ │ │ │ ldr r2, [pc, #64] @ 31fafc │ │ │ │ ldr r1, [pc, #64] @ 31fb00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f584 │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 585198 │ │ │ │ - rsbeq sl, r2, ip │ │ │ │ - ldrsbeq r8, [r0], #-224 @ 0xffffff20 │ │ │ │ - subseq r8, r0, r8, ror #29 │ │ │ │ + b 5851a8 │ │ │ │ + rsbeq sl, r2, ip, lsl r0 │ │ │ │ + subseq r8, r0, r0, ror #29 │ │ │ │ + ldrsheq r8, [r0], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 31fb98 │ │ │ │ ldr r2, [pc, #124] @ 31fb9c │ │ │ │ ldr r1, [pc, #124] @ 31fba0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #92] @ 31fba4 │ │ │ │ ldr ip, [pc, #92] @ 31fba8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 31fbac │ │ │ │ ldr r1, [pc, #84] @ 31fbb0 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r2, r8, lsr #31 │ │ │ │ - subseq r8, r0, r8, ror #28 │ │ │ │ - subseq r8, r0, r0, lsl #29 │ │ │ │ + strheq r9, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + subseq r8, r0, r8, ror lr │ │ │ │ + @ instruction: 0x00508e90 │ │ │ │ rsbeq fp, lr, ip, lsr #17 │ │ │ │ andeq r4, r0, r4, asr #14 │ │ │ │ - subseq r8, r0, r4, asr #29 │ │ │ │ - subseq r8, r0, r8, asr #29 │ │ │ │ + ldrsbeq r8, [r0], #-228 @ 0xffffff1c │ │ │ │ + ldrsbeq r8, [r0], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #4] @ 31fbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ @ instruction: 0x006b8694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 31fd48 │ │ │ │ ldr r2, [pc, #364] @ 31fd4c │ │ │ │ @@ -326568,15 +326568,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354dbc │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -326607,26 +326607,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #180] @ 31fd5c │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3548d0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -326641,32 +326641,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r9, r2, ip, lsr #30 │ │ │ │ - subseq r8, r0, r4, ror #28 │ │ │ │ - subseq r8, r0, ip, ror lr │ │ │ │ + rsbeq r9, r2, ip, lsr pc │ │ │ │ + subseq r8, r0, r4, ror lr │ │ │ │ + subseq r8, r0, ip, lsl #29 │ │ │ │ ldrdeq r8, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r8, [r0], #-220 @ 0xffffff24 │ │ │ │ - subseq r8, r0, r0, ror #27 │ │ │ │ - rsbeq r9, r2, r8, lsl #28 │ │ │ │ - ldrheq r8, [r0], #-196 @ 0xffffff3c │ │ │ │ - subseq r8, r0, r0, asr #26 │ │ │ │ + subseq r8, r0, ip, lsl #28 │ │ │ │ + ldrsheq r8, [r0], #-208 @ 0xffffff30 │ │ │ │ + rsbeq r9, r2, r8, lsl lr │ │ │ │ + subseq r8, r0, r4, asr #25 │ │ │ │ + subseq r8, r0, r0, asr sp │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -326712,25 +326712,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 31fee4 │ │ │ │ ldr r1, [pc, #180] @ 31fee8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #160] @ 31feec │ │ │ │ ldr r1, [pc, #160] @ 31fef0 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #128] @ 31fef4 │ │ │ │ ldr r3, [pc, #128] @ 31fef8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 31fefc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -326751,94 +326751,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582a10 │ │ │ │ - strdeq r9, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r9, [lr], #-212 @ 0xffffff2c │ │ │ │ - ldrheq r5, [r6], #-140 @ 0xffffff74 │ │ │ │ - subeq r5, pc, r4, ror #21 │ │ │ │ - subeq pc, lr, r4, ror #19 │ │ │ │ + b 582a20 │ │ │ │ + rsbeq r9, r2, r8, lsl #26 │ │ │ │ + subeq r9, lr, r4, asr #27 │ │ │ │ + subseq r5, r6, ip, asr #17 │ │ │ │ + strdeq r5, [pc], #-164 @ │ │ │ │ + strdeq pc, [lr], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ @ instruction: 0x006b8398 │ │ │ │ - ldrsheq r8, [r0], #-180 @ 0xffffff4c │ │ │ │ + subseq r8, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 31ff68 │ │ │ │ ldr r2, [pc, #64] @ 31ff6c │ │ │ │ ldr r1, [pc, #64] @ 31ff70 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31ed38 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31ed38 │ │ │ │ - rsbeq r9, r2, r4, ror #23 │ │ │ │ - subseq r8, r0, ip, lsl fp │ │ │ │ - subseq r8, r0, r8, lsr fp │ │ │ │ + strdeq r9, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + subseq r8, r0, ip, lsr #22 │ │ │ │ + subseq r8, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 31ffd4 │ │ │ │ ldr r2, [pc, #72] @ 31ffd8 │ │ │ │ ldr r1, [pc, #72] @ 31ffdc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31f584 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f584 │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 585198 │ │ │ │ - rsbeq r9, r2, r0, lsl #23 │ │ │ │ - ldrheq r8, [r0], #-168 @ 0xffffff58 │ │ │ │ - ldrsbeq r8, [r0], #-164 @ 0xffffff5c │ │ │ │ + b 5851a8 │ │ │ │ + @ instruction: 0x00629b90 │ │ │ │ + subseq r8, r0, r8, asr #21 │ │ │ │ + subseq r8, r0, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 320098 │ │ │ │ ldr r2, [pc, #160] @ 32009c │ │ │ │ ldr r1, [pc, #160] @ 3200a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #128] @ 3200a4 │ │ │ │ ldr r5, [pc, #128] @ 3200a8 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3200ac │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -326846,41 +326846,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3200b0 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ ldr r1, [pc, #80] @ 3200b4 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r9, r2, r4, lsl fp │ │ │ │ - subseq r8, r0, r8, asr #20 │ │ │ │ - subseq r8, r0, r4, ror #20 │ │ │ │ + rsbeq r9, r2, r4, lsr #22 │ │ │ │ + subseq r8, r0, r8, asr sl │ │ │ │ + subseq r8, r0, r4, ror sl │ │ │ │ rsbeq fp, lr, ip, asr #7 │ │ │ │ - ldrsheq r8, [r0], #-148 @ 0xffffff6c │ │ │ │ - subseq r8, r0, ip, ror sl │ │ │ │ + subseq r8, r0, r4, lsl #20 │ │ │ │ + subseq r8, r0, ip, lsl #21 │ │ │ │ andeq r4, r0, r4, asr #14 │ │ │ │ - subseq r8, r0, ip, asr sl │ │ │ │ + subseq r8, r0, ip, ror #20 │ │ │ │ ldr r0, [pc, #4] @ 3200c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r8, fp, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 32024c │ │ │ │ ldr r2, [pc, #364] @ 320250 │ │ │ │ @@ -326889,15 +326889,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354dbc │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -326928,26 +326928,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #180] @ 320260 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3548d0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -326962,32 +326962,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r9, r2, r8, ror sl │ │ │ │ - subseq r8, r0, r8, lsl #20 │ │ │ │ - subseq r8, r0, r0, lsr #20 │ │ │ │ + rsbeq r9, r2, r8, lsl #21 │ │ │ │ + subseq r8, r0, r8, lsl sl │ │ │ │ + subseq r8, r0, r0, lsr sl │ │ │ │ rsbeq r8, fp, r0, lsr #3 │ │ │ │ - subseq r8, r0, r4, lsr #19 │ │ │ │ - subseq r8, r0, r8, lsl #19 │ │ │ │ - rsbeq r9, r2, r4, asr r9 │ │ │ │ - ldrheq r8, [r0], #-112 @ 0xffffff90 │ │ │ │ - subseq r8, r0, r4, ror #17 │ │ │ │ + ldrheq r8, [r0], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x00508998 │ │ │ │ + rsbeq r9, r2, r4, ror #18 │ │ │ │ + subseq r8, r0, r0, asr #15 │ │ │ │ + ldrsheq r8, [r0], #-132 @ 0xffffff7c │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -327045,25 +327045,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 320418 │ │ │ │ ldr r1, [pc, #180] @ 32041c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #160] @ 320420 │ │ │ │ ldr r1, [pc, #160] @ 320424 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #128] @ 320428 │ │ │ │ ldr r3, [pc, #128] @ 32042c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 320430 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -327084,94 +327084,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582a10 │ │ │ │ - rsbeq r9, r2, r4, lsl r8 │ │ │ │ - subeq r9, lr, r0, lsl #17 │ │ │ │ - subseq r5, r6, r8, lsl #7 │ │ │ │ - strheq r5, [pc], #-80 @ │ │ │ │ - strheq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + b 582a20 │ │ │ │ + rsbeq r9, r2, r4, lsr #16 │ │ │ │ + @ instruction: 0x004e9890 │ │ │ │ + @ instruction: 0x00565398 │ │ │ │ + subeq r5, pc, r0, asr #11 │ │ │ │ + subeq pc, lr, r0, asr #9 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ rsbeq r7, fp, ip, lsr #30 │ │ │ │ - subseq r8, r0, ip, ror #14 │ │ │ │ + subseq r8, r0, ip, ror r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 32049c │ │ │ │ ldr r2, [pc, #64] @ 3204a0 │ │ │ │ ldr r1, [pc, #64] @ 3204a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31ed38 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31ed38 │ │ │ │ - rsbeq r9, r2, r0, lsl #14 │ │ │ │ - @ instruction: 0x00508690 │ │ │ │ - subseq r8, r0, ip, lsr #13 │ │ │ │ + rsbeq r9, r2, r0, lsl r7 │ │ │ │ + subseq r8, r0, r0, lsr #13 │ │ │ │ + ldrheq r8, [r0], #-108 @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 320508 │ │ │ │ ldr r2, [pc, #72] @ 32050c │ │ │ │ ldr r1, [pc, #72] @ 320510 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31f584 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f584 │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 585198 │ │ │ │ - @ instruction: 0x0062969c │ │ │ │ - subseq r8, r0, ip, lsr #12 │ │ │ │ - subseq r8, r0, r8, asr #12 │ │ │ │ + b 5851a8 │ │ │ │ + rsbeq r9, r2, ip, lsr #13 │ │ │ │ + subseq r8, r0, ip, lsr r6 │ │ │ │ + subseq r8, r0, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3205cc │ │ │ │ ldr r2, [pc, #160] @ 3205d0 │ │ │ │ ldr r1, [pc, #160] @ 3205d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #128] @ 3205d8 │ │ │ │ ldr r5, [pc, #128] @ 3205dc │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3205e0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -327179,38 +327179,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3205e4 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ ldr r1, [pc, #80] @ 3205e8 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r9, r2, r0, lsr r6 │ │ │ │ - ldrheq r8, [r0], #-92 @ 0xffffffa4 │ │ │ │ - ldrsbeq r8, [r0], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq r9, r2, r0, asr #12 │ │ │ │ + subseq r8, r0, ip, asr #11 │ │ │ │ + subseq r8, r0, r8, ror #11 │ │ │ │ @ instruction: 0x006eae98 │ │ │ │ - subseq r8, r0, r0, asr #9 │ │ │ │ - subseq r8, r0, r8, asr #10 │ │ │ │ + ldrsbeq r8, [r0], #-64 @ 0xffffffc0 │ │ │ │ + subseq r8, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r4, asr #14 │ │ │ │ - subseq r8, r0, r8, lsr #10 │ │ │ │ + subseq r8, r0, r8, lsr r5 │ │ │ │ │ │ │ │ 003205ec : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -327227,16 +327227,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 320648 │ │ │ │ mov r1, #1 │ │ │ │ - b 584e90 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ + b 584ea0 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 00320650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327404,15 +327404,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -327440,15 +327440,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 00320994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327807,24 +327807,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sl, lr, ip, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq sl, [lr], #-144 @ 0xffffff70 @ │ │ │ │ rsbeq sl, lr, r8, ror r9 │ │ │ │ - rsbeq r9, r2, r4, ror #1 │ │ │ │ - rsbeq r9, r2, ip, asr #1 │ │ │ │ - rsbeq r9, r2, r4, lsl r1 │ │ │ │ - subeq sp, pc, ip, lsl #7 │ │ │ │ + strdeq r9, [r2], #-4 @ │ │ │ │ + ldrdeq r9, [r2], #-12 @ │ │ │ │ + rsbeq r9, r2, r4, lsr #2 │ │ │ │ + @ instruction: 0x004fd39c │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - rsbeq r8, r2, r4, lsr sp │ │ │ │ - subeq r7, pc, r0, lsr #5 │ │ │ │ - strheq r7, [pc], #-36 @ │ │ │ │ + rsbeq r8, r2, r4, asr #26 │ │ │ │ + strheq r7, [pc], #-32 @ │ │ │ │ + subeq r7, pc, r4, asr #5 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 00320f68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328023,16 +328023,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 320ff4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, lr, r8, ror #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, lr, r4, ror #7 │ │ │ │ - @ instruction: 0x00628b9e │ │ │ │ - rsbeq r8, r2, r3, lsr #23 │ │ │ │ + rsbeq r8, r2, lr, lsr #23 │ │ │ │ + strheq r8, [r2], #-179 @ 0xffffff4d @ │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003212b0 : │ │ │ │ @@ -328076,27 +328076,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, r4 │ │ │ │ bl 320924 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 321384 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r7, fp, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 321518 │ │ │ │ ldr r2, [pc, #376] @ 32151c │ │ │ │ @@ -328105,15 +328105,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354dbc │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -328145,28 +328145,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #188] @ 32152c │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -328181,32 +328181,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strheq r8, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - subseq r7, r0, r0, asr sl │ │ │ │ + rsbeq r8, r2, r4, asr #17 │ │ │ │ subseq r7, r0, r0, ror #20 │ │ │ │ + subseq r7, r0, r0, ror sl │ │ │ │ rsbeq r7, fp, ip │ │ │ │ - subseq r7, r0, r4, ror #19 │ │ │ │ - subseq r7, r0, r4, asr #19 │ │ │ │ - rsbeq r8, r2, r4, lsl #15 │ │ │ │ - subseq r7, r0, r4, ror r9 │ │ │ │ - subseq r7, r0, r0, lsr #18 │ │ │ │ + ldrsheq r7, [r0], #-148 @ 0xffffff6c │ │ │ │ + ldrsbeq r7, [r0], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x00628794 │ │ │ │ + subseq r7, r0, r4, lsl #19 │ │ │ │ + subseq r7, r0, r0, lsr r9 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -328252,25 +328252,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3216b4 │ │ │ │ ldr r1, [pc, #180] @ 3216b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #160] @ 3216bc │ │ │ │ ldr r1, [pc, #160] @ 3216c0 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #128] @ 3216c4 │ │ │ │ ldr r3, [pc, #128] @ 3216c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3216cc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328291,26 +328291,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582a10 │ │ │ │ - rsbeq r8, r2, r4, ror r6 │ │ │ │ - subeq r8, lr, r4, ror #11 │ │ │ │ - subseq r4, r6, ip, ror #1 │ │ │ │ - subeq r4, pc, r4, lsl r3 @ │ │ │ │ - subeq lr, lr, r4, lsl r2 │ │ │ │ + b 582a20 │ │ │ │ + rsbeq r8, r2, r4, lsl #13 │ │ │ │ + strdeq r8, [lr], #-84 @ 0xffffffac │ │ │ │ + ldrsheq r4, [r6], #-12 │ │ │ │ + subeq r4, pc, r4, lsr #6 │ │ │ │ + subeq lr, lr, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ rsbeq r6, fp, r0, asr #27 │ │ │ │ - subseq r7, r0, ip, ror #15 │ │ │ │ + ldrsheq r7, [r0], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 321710 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -328333,69 +328333,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 321780 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 320924 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 320924 │ │ │ │ - rsbeq r8, r2, r0, lsr #10 │ │ │ │ - ldrheq r7, [r0], #-108 @ 0xffffff94 │ │ │ │ - ldrsbeq r7, [r0], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r8, r2, r0, lsr r5 │ │ │ │ + subseq r7, r0, ip, asr #13 │ │ │ │ + subseq r7, r0, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3217e8 │ │ │ │ ldr r2, [pc, #76] @ 3217ec │ │ │ │ ldr r1, [pc, #76] @ 3217f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 321320 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 321320 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 585198 │ │ │ │ - strheq r8, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq r7, r0, r8, asr r6 │ │ │ │ - subseq r7, r0, ip, ror #12 │ │ │ │ + b 5851a8 │ │ │ │ + rsbeq r8, r2, ip, asr #9 │ │ │ │ + subseq r7, r0, r8, ror #12 │ │ │ │ + subseq r7, r0, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3218ac │ │ │ │ ldr r2, [pc, #160] @ 3218b0 │ │ │ │ ldr r1, [pc, #160] @ 3218b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #128] @ 3218b8 │ │ │ │ ldr r5, [pc, #128] @ 3218bc │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3218c0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -328403,38 +328403,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3218c4 │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ ldr r1, [pc, #80] @ 3218c8 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58cc40 │ │ │ │ + bl 58cc50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r8, r2, ip, asr #8 │ │ │ │ - subseq r7, r0, r4, ror #11 │ │ │ │ - ldrsheq r7, [r0], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq r8, r2, ip, asr r4 │ │ │ │ + ldrsheq r7, [r0], #-84 @ 0xffffffac │ │ │ │ + subseq r7, r0, r8, lsl #12 │ │ │ │ strheq r9, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r7, r0, r0, ror #3 │ │ │ │ - subseq r7, r0, r8, ror #4 │ │ │ │ + ldrsheq r7, [r0], #-16 │ │ │ │ + subseq r7, r0, r8, ror r2 │ │ │ │ andeq r4, r0, r4, asr #14 │ │ │ │ - subseq r7, r0, r8, asr #4 │ │ │ │ + subseq r7, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 321930 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 321aac │ │ │ │ @@ -328547,16 +328547,16 @@ │ │ │ │ bne 321914 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #276] @ 0x114 │ │ │ │ b 321918 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #260] @ 0x104 │ │ │ │ b 321918 │ │ │ │ - strheq r8, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r8, r2, sp, ror r3 │ │ │ │ + rsbeq r8, r2, r8, asr #7 │ │ │ │ + rsbeq r8, r2, sp, lsl #7 │ │ │ │ cmp r2, #13 │ │ │ │ beq 321aec │ │ │ │ cmp r2, #15 │ │ │ │ beq 321ad8 │ │ │ │ ldr r0, [pc, #80] @ 321b1c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -328698,22 +328698,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 321e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 321ca8 │ │ │ │ ldr r3, [pc, #208] @ 321e04 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321c8c │ │ │ │ ldr r3, [pc, #176] @ 321df8 │ │ │ │ @@ -328729,50 +328729,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 321e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 321c8c │ │ │ │ ldr r0, [pc, #92] @ 321e0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 321ca8 │ │ │ │ ldr r0, [pc, #76] @ 321e10 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 321c8c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, lr, r4, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, lr, r8, lsl #16 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ rsbeq r9, lr, r0, asr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r7, r0, r8, ror r1 │ │ │ │ + subseq r7, r0, r8, lsl #3 │ │ │ │ andeq r1, r0, r4, lsr #23 │ │ │ │ - @ instruction: 0x00507190 │ │ │ │ - subseq r7, r0, r8, lsr r1 │ │ │ │ - ldrheq r7, [r0], #-20 @ 0xffffffec │ │ │ │ + subseq r7, r0, r0, lsr #3 │ │ │ │ + subseq r7, r0, r8, asr #2 │ │ │ │ + subseq r7, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -328902,15 +328902,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 321f78 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ b 321f78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 321fa4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -328927,17 +328927,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3220a0 │ │ │ │ ldr r0, [pc, #24] @ 3220a4 │ │ │ │ ldr r2, [pc, #24] @ 3220a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r2, r0, asr r0 │ │ │ │ - subseq r6, r0, r8, lsr #30 │ │ │ │ - subseq r6, r0, r4, lsr pc │ │ │ │ + rsbeq r8, r2, r0, rrx │ │ │ │ + subseq r6, r0, r8, lsr pc │ │ │ │ + subseq r6, r0, r4, asr #30 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -328996,15 +328996,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 32232c │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e06b0 │ │ │ │ + b 7e06c0 │ │ │ │ ldr r3, [pc, #428] @ 322368 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32213c │ │ │ │ ldr r3, [pc, #412] @ 32236c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -329022,26 +329022,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 322374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32213c │ │ │ │ ldr r3, [pc, #292] @ 322378 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322118 │ │ │ │ ldr r3, [pc, #260] @ 32236c │ │ │ │ @@ -329061,43 +329061,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 32237c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 322118 │ │ │ │ ldr r0, [pc, #140] @ 322380 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 322118 │ │ │ │ ldr r0, [pc, #108] @ 322384 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32213c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 322388 │ │ │ │ ldr r1, [pc, #80] @ 32238c │ │ │ │ ldr r0, [pc, #80] @ 322390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329109,22 +329109,22 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, lr, r0, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r9, lr, ip, ror #4 │ │ │ │ andeq r2, r0, r4, ror #6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r6, r0, ip, ror #28 │ │ │ │ + subseq r6, r0, ip, ror lr │ │ │ │ andeq r2, r0, r8, ror #27 │ │ │ │ - subseq r6, r0, r4, lsr #26 │ │ │ │ - subseq r6, r0, ip, asr sp │ │ │ │ - ldrsbeq r6, [r0], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r7, r2, r0, lsr #27 │ │ │ │ - subseq r6, r0, r8, ror ip │ │ │ │ - subseq r6, r0, r0, lsr #25 │ │ │ │ + subseq r6, r0, r4, lsr sp │ │ │ │ + subseq r6, r0, ip, ror #26 │ │ │ │ + subseq r6, r0, ip, ror #27 │ │ │ │ + strheq r7, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + subseq r6, r0, r8, lsl #25 │ │ │ │ + ldrheq r6, [r0], #-192 @ 0xffffff40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3227c0 │ │ │ │ ldr r2, [pc, #1044] @ 3227c4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329220,24 +329220,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3227dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 322498 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3226e8 │ │ │ │ ldr r2, [pc, #624] @ 3227e0 │ │ │ │ ldr r3, [pc, #592] @ 3227c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -329278,27 +329278,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3227e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32248c │ │ │ │ ldr r3, [pc, #404] @ 3227ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3223e4 │ │ │ │ ldr r3, [pc, #360] @ 3227d4 │ │ │ │ @@ -329316,27 +329316,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3227f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3223e8 │ │ │ │ ldr r0, [pc, #280] @ 3227f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32248c │ │ │ │ ldr r3, [pc, #264] @ 3227f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322568 │ │ │ │ ldr r3, [pc, #208] @ 3227d4 │ │ │ │ @@ -329351,67 +329351,67 @@ │ │ │ │ beq 322784 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3227fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 322568 │ │ │ │ ldr r0, [pc, #156] @ 322800 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 322498 │ │ │ │ ldr r0, [pc, #140] @ 322804 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3223e8 │ │ │ │ ldr r2, [pc, #124] @ 322808 │ │ │ │ ldr r3, [pc, #52] @ 3227c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3227bc │ │ │ │ ldr r0, [pc, #92] @ 32280c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, lr, r8, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, lr, r8, lsr #32 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r0, lsr pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r6, [r0], #-192 @ 0xffffff40 │ │ │ │ + subseq r6, r0, r0, ror #25 │ │ │ │ rsbeq r8, lr, r4, lsl #29 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r6, r0, r0, asr #24 │ │ │ │ + subseq r6, r0, r0, asr ip │ │ │ │ andeq r1, r0, r4, lsl #23 │ │ │ │ - subseq r6, r0, r0, ror sl │ │ │ │ - subseq r6, r0, ip, ror #23 │ │ │ │ + subseq r6, r0, r0, lsl #21 │ │ │ │ + ldrsheq r6, [r0], #-188 @ 0xffffff44 │ │ │ │ andeq r1, r0, ip, lsr #17 │ │ │ │ - subseq r6, r0, ip, lsr sl │ │ │ │ - ldrsheq r6, [r0], #-164 @ 0xffffff5c │ │ │ │ - ldrsheq r6, [r0], #-144 @ 0xffffff70 │ │ │ │ + subseq r6, r0, ip, asr #20 │ │ │ │ + subseq r6, r0, r4, lsl #22 │ │ │ │ + subseq r6, r0, r0, lsl #20 │ │ │ │ rsbeq r8, lr, r8, ror #24 │ │ │ │ - subseq r6, r0, r0, lsr sl │ │ │ │ + subseq r6, r0, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 322ab4 │ │ │ │ ldr ip, [pc, #652] @ 322ab8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -329483,22 +329483,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 322ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 322884 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -329522,22 +329522,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 322adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [pc, #208] @ 322ae0 │ │ │ │ ldr r3, [pc, #164] @ 322ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329555,15 +329555,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 322884 │ │ │ │ b 322990 │ │ │ │ ldr r0, [pc, #120] @ 322ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32296c │ │ │ │ ldr r2, [pc, #108] @ 322ae8 │ │ │ │ ldr r3, [pc, #56] @ 322ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -329571,57 +329571,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 322ab0 │ │ │ │ ldr r0, [pc, #76] @ 322aec │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, lr, ip, asr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r8, lr, r0, ror #22 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x00506998 │ │ │ │ + subseq r6, r0, r8, lsr #19 │ │ │ │ andeq r1, r0, ip, lsr #24 │ │ │ │ - subseq r6, r0, r8, ror r9 │ │ │ │ + subseq r6, r0, r8, lsl #19 │ │ │ │ rsbeq r8, lr, r4, ror #19 │ │ │ │ - ldrsbeq r6, [r0], #-136 @ 0xffffff78 │ │ │ │ + subseq r6, r0, r8, ror #17 │ │ │ │ rsbeq r8, lr, r8, ror r9 │ │ │ │ - subseq r6, r0, r0, lsl r9 │ │ │ │ + subseq r6, r0, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 322b1c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r5, fp, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3044] @ 0xbe4 │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 322b98 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 1e154c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329645,20 +329645,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 543760 │ │ │ │ + bl 543770 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7e1d9c │ │ │ │ + bl 7e1dac │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c1218 │ │ │ │ + bl 7c1228 │ │ │ │ b 322b64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1e154c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -329819,21 +329819,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 7c134c │ │ │ │ + bl 7c135c │ │ │ │ cmp r0, #0 │ │ │ │ blt 322eec │ │ │ │ ldr r1, [pc, #104] @ 322f08 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7e1d9c │ │ │ │ + bl 7e1dac │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -329841,15 +329841,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 543530 │ │ │ │ + bl 543540 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329862,36 +329862,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 7c134c │ │ │ │ + bl 7c135c │ │ │ │ cmp r0, #0 │ │ │ │ blt 322f94 │ │ │ │ ldr r1, [pc, #100] @ 322fb0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7e1d9c │ │ │ │ + bl 7e1dac │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 543530 │ │ │ │ + bl 543540 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329905,15 +329905,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6466d4 │ │ │ │ + bl 6466e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -329928,15 +329928,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6466d4 │ │ │ │ + bl 6466e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329949,15 +329949,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6466d4 │ │ │ │ + bl 6466e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -329975,15 +329975,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6466d4 │ │ │ │ + bl 6466e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329996,15 +329996,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6466d4 │ │ │ │ + bl 6466e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -330058,15 +330058,15 @@ │ │ │ │ bne 323294 │ │ │ │ ldr r1, [pc, #264] @ 323340 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6467a8 │ │ │ │ + bl 6467b8 │ │ │ │ ldr r2, [pc, #240] @ 323344 │ │ │ │ ldr r3, [pc, #216] @ 323330 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -330100,41 +330100,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 323354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 323230 │ │ │ │ ldr r0, [pc, #60] @ 323358 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 323230 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, lr, r8, ror #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, lr, r4, asr r2 │ │ │ │ rsbeq r8, lr, r8, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ rsbeq r8, lr, r0, lsr #3 │ │ │ │ andeq r3, r0, r8, lsr ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r6, [r0], #-4 │ │ │ │ - subseq r6, r0, ip, ror #1 │ │ │ │ + subseq r6, r0, r4, ror #1 │ │ │ │ + ldrsheq r6, [r0], #-12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -330166,15 +330166,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3233b4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df924 │ │ │ │ + b 7df934 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3233e4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 323170 │ │ │ │ @@ -330196,15 +330196,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #202] @ 0xca │ │ │ │ ldr fp, [pc, #516] @ 323688 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -330238,15 +330238,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 6db54c │ │ │ │ + bl 6db55c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 323600 │ │ │ │ ldr r3, [pc, #348] @ 32368c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330274,30 +330274,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 32369c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3234cc │ │ │ │ mov r0, #1 │ │ │ │ b 323604 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -330325,27 +330325,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3236a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3234bc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, lr, r8, lsr #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r7, lr, ip, asr pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r0, r8, asr #28 │ │ │ │ + subseq r5, r0, r8, asr lr │ │ │ │ rsbeq r7, lr, r8, ror #27 │ │ │ │ - subseq r5, r0, ip, lsl lr │ │ │ │ + subseq r5, r0, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 323784 │ │ │ │ @@ -330387,27 +330387,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 3237a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ mov r0, #6 │ │ │ │ b 323704 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, lr, r8, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ rsbeq r7, lr, r8, ror #25 │ │ │ │ - rsbeq r6, r2, r8, lsl #19 │ │ │ │ - subseq r5, r0, r0, lsl #27 │ │ │ │ - subseq r5, r0, r8, asr r8 │ │ │ │ + @ instruction: 0x00626998 │ │ │ │ + @ instruction: 0x00505d90 │ │ │ │ + subseq r5, r0, r8, ror #16 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 323a48 │ │ │ │ @@ -330487,15 +330487,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 323a64 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 323a4c │ │ │ │ @@ -330538,35 +330538,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 323a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32384c │ │ │ │ ldr r0, [pc, #108] @ 323a78 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32384c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 323a7c │ │ │ │ ldr r1, [pc, #80] @ 323a80 │ │ │ │ ldr r0, [pc, #80] @ 323a84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 323a88 │ │ │ │ @@ -330581,19 +330581,19 @@ │ │ │ │ rsbeq r7, lr, r8, ror #22 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ ldrdeq r7, [lr], #-168 @ 0xffffff58 @ │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsheq r5, [r0], #-160 @ 0xffffff60 │ │ │ │ - subseq r5, r0, r4, lsr #22 │ │ │ │ - rsbeq r6, r2, ip, lsr #13 │ │ │ │ - subseq r5, r0, r0, lsl #11 │ │ │ │ - @ instruction: 0x00571d98 │ │ │ │ + subseq r5, r0, r0, lsl #22 │ │ │ │ + subseq r5, r0, r4, lsr fp │ │ │ │ + strheq r6, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x00505590 │ │ │ │ + subseq r1, r7, r8, lsr #27 │ │ │ │ andeq r1, r0, pc, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -330627,15 +330627,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 323ae8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7df924 │ │ │ │ + b 7df934 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 323b18 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 323bb0 │ │ │ │ @@ -330684,25 +330684,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 323cd4 │ │ │ │ ldr r1, [pc, #212] @ 323cd8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #192] @ 323cdc │ │ │ │ ldr r1, [pc, #192] @ 323ce0 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #160] @ 323ce4 │ │ │ │ ldr r1, [pc, #160] @ 323ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 323cec │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -330721,35 +330721,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #76] @ 323cfc │ │ │ │ ldr r1, [pc, #76] @ 323d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 582a10 │ │ │ │ - strdeq r6, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - subeq r5, lr, r4, ror #31 │ │ │ │ - subseq r1, r6, ip, ror #21 │ │ │ │ - subeq r1, pc, r4, lsl sp @ │ │ │ │ - subeq fp, lr, r4, lsl ip │ │ │ │ + b 582a20 │ │ │ │ + rsbeq r6, r2, r0, lsl #10 │ │ │ │ + strdeq r5, [lr], #-244 @ 0xffffff0c │ │ │ │ + ldrsheq r1, [r6], #-172 @ 0xffffff54 │ │ │ │ + subeq r1, pc, r4, lsr #26 │ │ │ │ + subeq fp, lr, r4, lsr #24 │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ andeq r5, r0, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ andeq r5, r0, r8, lsl #18 │ │ │ │ - subseq r5, r0, r0, ror #17 │ │ │ │ + ldrsheq r5, [r0], #-128 @ 0xffffff80 │ │ │ │ rsbeq r4, sp, ip, ror r9 │ │ │ │ rsbeq r4, fp, ip, asr r8 │ │ │ │ andeq r5, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -330769,23 +330769,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 323de0 │ │ │ │ ldr r3, [pc, #136] @ 323de4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 7ac6a0 │ │ │ │ + bl 7ac6b0 │ │ │ │ ldr r2, [pc, #88] @ 323de8 │ │ │ │ ldr r3, [pc, #68] @ 323dd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -330796,19 +330796,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - strheq r6, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, r2, r8, asr #7 │ │ │ │ rsbeq r7, lr, r0, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r7, pc, ip, lsl #6 │ │ │ │ - subseq r5, r0, r0, ror #4 │ │ │ │ + subeq r7, pc, ip, lsl r3 @ │ │ │ │ + subseq r5, r0, r0, ror r2 │ │ │ │ muleq r0, r2, r3 │ │ │ │ rsbeq r7, lr, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 323e88 │ │ │ │ @@ -330823,15 +330823,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 323e68 │ │ │ │ ldrb r4, [r2, #202] @ 0xca │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 323e64 │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -330857,48 +330857,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - rsbeq r6, r2, r4, lsr r2 │ │ │ │ - subseq r5, r0, r8, lsl #2 │ │ │ │ + rsbeq r6, r2, r4, asr #4 │ │ │ │ + subseq r5, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 323f04 │ │ │ │ ldr r1, [pc, #32] @ 323f08 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - strdeq r6, [r2], #-20 @ 0xffffffec @ │ │ │ │ - ldrdeq r9, [pc], #-244 @ │ │ │ │ + rsbeq r6, r2, r4, lsl #4 │ │ │ │ + subeq r9, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 323f44 │ │ │ │ ldr r1, [pc, #32] @ 323f48 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - strheq r6, [r2], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x004f9f94 │ │ │ │ + rsbeq r6, r2, r4, asr #3 │ │ │ │ + subeq r9, pc, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 324060 │ │ │ │ ldr r3, [pc, #252] @ 324064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -330963,17 +330963,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006e7490 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00626094 │ │ │ │ - subseq r4, r0, r8, ror #30 │ │ │ │ - ldrsheq r5, [r0], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r6, r2, r4, lsr #1 │ │ │ │ + subseq r4, r0, r8, ror pc │ │ │ │ + subseq r5, r0, r0, lsl #12 │ │ │ │ muleq r0, r3, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -331143,15 +331143,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq r5, r2, r6, ror #20 │ │ │ │ + rsbeq r5, r2, r6, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 3246f8 │ │ │ │ @@ -331228,15 +331228,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324688 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7df924 │ │ │ │ + b 7df934 │ │ │ │ cmp r2, #14 │ │ │ │ beq 3244b0 │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 32440c │ │ │ │ b 324444 │ │ │ │ @@ -331258,15 +331258,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ ldr r2, [pc, #508] @ 324710 │ │ │ │ ldr r3, [pc, #484] @ 3246fc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -331337,29 +331337,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 324720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3244d0 │ │ │ │ ldr r0, [pc, #172] @ 324724 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3244d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 324728 │ │ │ │ ldr r1, [pc, #148] @ 32472c │ │ │ │ ldr r0, [pc, #148] @ 324730 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -331392,27 +331392,27 @@ │ │ │ │ rsbeq r6, lr, ip, lsl #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ rsbeq r6, lr, r0, ror #29 │ │ │ │ andeq r4, r0, r8, asr #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r5, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x00505098 │ │ │ │ - rsbeq r5, r2, r4, asr #20 │ │ │ │ - subseq r4, r0, r8, ror #29 │ │ │ │ - subseq r5, r0, ip │ │ │ │ + subseq r5, r0, ip, lsl #1 │ │ │ │ + subseq r5, r0, r8, lsr #1 │ │ │ │ + rsbeq r5, r2, r4, asr sl │ │ │ │ + ldrsheq r4, [r0], #-232 @ 0xffffff18 │ │ │ │ + subseq r5, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbeq r5, r2, r0, lsr #20 │ │ │ │ - subseq r4, r0, r4, asr #29 │ │ │ │ - ldrsbeq r4, [r0], #-240 @ 0xffffff10 │ │ │ │ + rsbeq r5, r2, r0, lsr sl │ │ │ │ + ldrsbeq r4, [r0], #-228 @ 0xffffff1c │ │ │ │ + subseq r4, r0, r0, ror #31 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - strdeq r5, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r4, r0, r0, lsr #29 │ │ │ │ - @ instruction: 0x00504f94 │ │ │ │ + rsbeq r5, r2, ip, lsl #20 │ │ │ │ + ldrheq r4, [r0], #-224 @ 0xffffff20 │ │ │ │ + subseq r4, r0, r4, lsr #31 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -331447,15 +331447,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -331568,24 +331568,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 1e3034 │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 324b68 │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 324b6c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -331645,42 +331645,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 324b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 324a5c │ │ │ │ ldr r0, [pc, #60] @ 324b80 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 324a5c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq r6, [lr], #-184 @ 0xffffff48 @ │ │ │ │ rsbeq r6, lr, r0, lsr #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, lr, r8, lsr #22 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r4, r0, r8, lsl #24 │ │ │ │ - subseq r4, r0, ip, lsr ip │ │ │ │ + subseq r4, r0, r8, lsl ip │ │ │ │ + subseq r4, r0, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 324d58 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 324d5c │ │ │ │ @@ -331697,23 +331697,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 324d68 │ │ │ │ ldr r3, [pc, #400] @ 324d6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac6a0 │ │ │ │ + bl 7ac6b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324c54 │ │ │ │ ldr r2, [pc, #344] @ 324d70 │ │ │ │ ldr r3, [pc, #324] @ 324d60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331785,30 +331785,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 324d84 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 324c10 │ │ │ │ mov r2, #2 │ │ │ │ b 324cf8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r2, r8, lsr r5 │ │ │ │ + rsbeq r5, r2, r8, asr #10 │ │ │ │ rsbeq r6, lr, r0, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r6, pc, ip, lsl #9 │ │ │ │ - subseq r4, r0, r0, ror #7 │ │ │ │ + @ instruction: 0x004f649c │ │ │ │ + ldrsheq r4, [r0], #-48 @ 0xffffffd0 │ │ │ │ muleq r0, fp, r3 │ │ │ │ ldrdeq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - strheq r5, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - @ instruction: 0x00504a94 │ │ │ │ - subseq r4, r0, ip, ror r2 │ │ │ │ + rsbeq r5, r2, r0, asr #7 │ │ │ │ + subseq r4, r0, r4, lsr #21 │ │ │ │ + subseq r4, r0, ip, lsl #5 │ │ │ │ andeq r2, r0, r9, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 324e60 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -331817,25 +331817,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 324e64 │ │ │ │ ldr r1, [pc, #176] @ 324e68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9216 @ 0x2400 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #156] @ 324e6c │ │ │ │ ldr r1, [pc, #156] @ 324e70 │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #124] @ 324e74 │ │ │ │ ldr r2, [pc, #124] @ 324e78 │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -331848,33 +331848,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 58ad14 │ │ │ │ + bl 58ad24 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, r2, ip, lsr r3 │ │ │ │ - subseq r4, r0, r4, lsl #4 │ │ │ │ - subeq r6, pc, ip, lsr #5 │ │ │ │ - subeq r4, lr, r0, lsl lr │ │ │ │ - subseq r0, r6, ip, lsl r9 │ │ │ │ - ldrsheq r4, [r0], #-144 @ 0xffffff70 │ │ │ │ - subeq sp, pc, r8, lsl #13 │ │ │ │ + rsbeq r5, r2, ip, asr #6 │ │ │ │ + subseq r4, r0, r4, lsl r2 │ │ │ │ + strheq r6, [pc], #-44 @ │ │ │ │ + subeq r4, lr, r0, lsr #28 │ │ │ │ + subseq r0, r6, ip, lsr #18 │ │ │ │ + subseq r4, r0, r0, lsl #20 │ │ │ │ + @ instruction: 0x004fd698 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - subseq sp, r0, r0, asr r8 │ │ │ │ - subseq r4, r0, ip, asr #19 │ │ │ │ + subseq sp, r0, r0, ror #16 │ │ │ │ + ldrsbeq r4, [r0], #-156 @ 0xffffff64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -331930,22 +331930,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #280] @ 3250ac │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 3250b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 325004 │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -332000,22 +332000,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 3250bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3250c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r2, r0, ror r1 │ │ │ │ - subeq r4, lr, ip, ror #24 │ │ │ │ - subseq r0, r6, r4, ror r7 │ │ │ │ - subseq r4, r0, r0, lsl #17 │ │ │ │ + rsbeq r5, r2, r0, lsl #3 │ │ │ │ + subeq r4, lr, ip, ror ip │ │ │ │ + subseq r0, r6, r4, lsl #15 │ │ │ │ + @ instruction: 0x00504890 │ │ │ │ ldrdeq r8, [r1], -r4 │ │ │ │ - rsbeq r5, r2, r4, asr r0 │ │ │ │ - subseq r3, r0, r8, lsr #30 │ │ │ │ - @ instruction: 0x00504790 │ │ │ │ + rsbeq r5, r2, r4, rrx │ │ │ │ + subseq r3, r0, r8, lsr pc │ │ │ │ + subseq r4, r0, r0, lsr #15 │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 3256e0 │ │ │ │ ldr r3, [pc, #1540] @ 3256e4 │ │ │ │ @@ -332166,26 +332166,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 32570c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r7, #0 │ │ │ │ beq 325384 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 3251a0 │ │ │ │ @@ -332220,22 +332220,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 325714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 325394 │ │ │ │ ldr r3, [pc, #732] @ 325718 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3252c0 │ │ │ │ ldr r3, [pc, #692] @ 325704 │ │ │ │ @@ -332252,23 +332252,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 32571c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3252c0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3255f4 │ │ │ │ ldr r0, [pc, #592] @ 325720 │ │ │ │ b 32525c │ │ │ │ @@ -332290,33 +332290,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 325728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3252a8 │ │ │ │ ldr r0, [pc, #472] @ 32572c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 325368 │ │ │ │ ldr r3, [pc, #432] @ 325730 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3252d8 │ │ │ │ ldr r3, [pc, #368] @ 325704 │ │ │ │ @@ -332332,22 +332332,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 325734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3252d8 │ │ │ │ ldr r3, [pc, #316] @ 325738 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3254c8 │ │ │ │ ldr r3, [pc, #244] @ 325704 │ │ │ │ @@ -332365,78 +332365,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 32573c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3254c8 │ │ │ │ ldr r0, [pc, #192] @ 325740 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3252a8 │ │ │ │ ldr r0, [pc, #176] @ 325744 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 325394 │ │ │ │ ldr r0, [pc, #160] @ 325748 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3252d8 │ │ │ │ ldr r0, [pc, #144] @ 32574c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3252c0 │ │ │ │ ldr r0, [pc, #124] @ 325750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3254c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, lr, r8, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, lr, ip, ror #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x006e6190 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r0, ror r5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r4, [r0], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, r0, r0, ror #9 │ │ │ │ @ instruction: 0x000013bc │ │ │ │ - ldrsbeq r4, [r0], #-72 @ 0xffffffb8 │ │ │ │ + subseq r4, r0, r8, ror #9 │ │ │ │ andeq r1, r0, r8, lsl #19 │ │ │ │ - subseq r4, r0, ip, lsl #13 │ │ │ │ + @ instruction: 0x0050469c │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r2, r0, ip, lsr r1 │ │ │ │ - subseq r4, r0, ip, ror r4 │ │ │ │ - subseq r4, r0, r8, asr #6 │ │ │ │ + subseq r4, r0, ip, lsl #9 │ │ │ │ + subseq r4, r0, r8, asr r3 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - @ instruction: 0x00504490 │ │ │ │ + subseq r4, r0, r0, lsr #9 │ │ │ │ andeq r2, r0, r4, lsr ip │ │ │ │ - subseq r4, r0, r0, lsl #11 │ │ │ │ - subseq r4, r0, r0, lsr #7 │ │ │ │ - ldrsbeq r4, [r0], #-32 @ 0xffffffe0 │ │ │ │ - subseq r4, r0, r8, lsr r4 │ │ │ │ - ldrsbeq r4, [r0], #-76 @ 0xffffffb4 │ │ │ │ - subseq r4, r0, ip, ror r5 │ │ │ │ + @ instruction: 0x00504590 │ │ │ │ + ldrheq r4, [r0], #-48 @ 0xffffffd0 │ │ │ │ + subseq r4, r0, r0, ror #5 │ │ │ │ + subseq r4, r0, r8, asr #8 │ │ │ │ + subseq r4, r0, ip, ror #9 │ │ │ │ + subseq r4, r0, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 325840 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -332490,15 +332490,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3257c4 │ │ │ │ bl 323f0c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, lr, ip, ror ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r4, r2, r2, asr #10 │ │ │ │ + rsbeq r4, r2, r2, asr r5 │ │ │ │ rsbeq r5, lr, r8, lsr #24 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 325898 │ │ │ │ cmp r3, #4 │ │ │ │ bne 325880 │ │ │ │ @@ -332547,17 +332547,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 325938 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e4108 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - ldrdeq r4, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r3, r0, r4, ror ip │ │ │ │ - subseq r3, r0, r8, ror #26 │ │ │ │ + rsbeq r4, r2, r0, ror #15 │ │ │ │ + subseq r3, r0, r4, lsl #25 │ │ │ │ + subseq r3, r0, r8, ror sp │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -332730,30 +332730,30 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 325c4c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r4, r2, r2, ror r3 │ │ │ │ - rsbeq r4, r2, r0, ror r5 │ │ │ │ - subseq r3, r0, r4, lsl sl │ │ │ │ - subseq r3, r0, r8, lsr sl │ │ │ │ + rsbeq r4, r2, r2, lsl #7 │ │ │ │ + rsbeq r4, r2, r0, lsl #11 │ │ │ │ + subseq r3, r0, r4, lsr #20 │ │ │ │ + subseq r3, r0, r8, asr #20 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - rsbeq r4, r2, ip, asr #10 │ │ │ │ - ldrsheq r3, [r0], #-144 @ 0xffffff70 │ │ │ │ - subseq r3, r0, r4, ror #21 │ │ │ │ + rsbeq r4, r2, ip, asr r5 │ │ │ │ + subseq r3, r0, r0, lsl #20 │ │ │ │ + ldrsheq r3, [r0], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r4, r2, r8, lsr #10 │ │ │ │ - subseq r3, r0, ip, asr #19 │ │ │ │ - subseq r4, r0, r0, ror #1 │ │ │ │ + rsbeq r4, r2, r8, lsr r5 │ │ │ │ + ldrsbeq r3, [r0], #-156 @ 0xffffff64 │ │ │ │ + ldrsheq r4, [r0], #-0 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - rsbeq r4, r2, r4, lsl #10 │ │ │ │ - subseq r3, r0, r8, lsr #19 │ │ │ │ - ldrheq r3, [r0], #-148 @ 0xffffff6c │ │ │ │ + rsbeq r4, r2, r4, lsl r5 │ │ │ │ + ldrheq r3, [r0], #-152 @ 0xffffff68 │ │ │ │ + subseq r3, r0, r4, asr #19 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ @@ -332766,15 +332766,15 @@ │ │ │ │ ldr r2, [r3, #240] @ 0xf0 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 325ce4 │ │ │ │ ldrh r2, [r3, #226] @ 0xe2 │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 325cc8 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -332815,15 +332815,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 1e2020 │ │ │ │ mov r0, r4 │ │ │ │ @@ -332874,19 +332874,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 325e0c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r2, r0, asr #7 │ │ │ │ + ldrdeq r4, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ rsbeq r5, lr, r4, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq pc, [lr], #-176 @ 0xffffff50 │ │ │ │ - strdeq r9, [lr], #-160 @ 0xffffff60 │ │ │ │ + subeq pc, lr, r0, lsl #24 │ │ │ │ + subeq r9, lr, r0, lsl #22 │ │ │ │ rsbeq r5, lr, r4, asr r6 │ │ │ │ rsbeq r5, lr, r4, lsl #12 │ │ │ │ ldrdeq r5, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -332974,27 +332974,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 326008 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 32600c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r2, r2, asr lr │ │ │ │ + rsbeq r3, r2, r2, ror #28 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbeq r4, r2, ip, ror r1 │ │ │ │ - subseq r3, r0, r0, lsr #12 │ │ │ │ - subseq r3, r0, r4, lsl r7 │ │ │ │ + rsbeq r4, r2, ip, lsl #3 │ │ │ │ + subseq r3, r0, r0, lsr r6 │ │ │ │ + subseq r3, r0, r4, lsr #14 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r4, r2, r0, asr #2 │ │ │ │ - subseq r3, r0, r4, ror #11 │ │ │ │ - ldrsheq r3, [r0], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r4, r2, r0, asr r1 │ │ │ │ + ldrsheq r3, [r0], #-84 @ 0xffffffac │ │ │ │ + subseq r3, r0, r0, lsl #14 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbeq r4, r2, ip, lsl r1 │ │ │ │ - subseq r3, r0, r0, asr #11 │ │ │ │ - subseq r3, r0, r4, ror #13 │ │ │ │ + rsbeq r4, r2, ip, lsr #2 │ │ │ │ + ldrsbeq r3, [r0], #-80 @ 0xffffffb0 │ │ │ │ + ldrsheq r3, [r0], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ b 325e68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 326148 │ │ │ │ @@ -333006,23 +333006,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 7e06b8 │ │ │ │ + bl 7e06c8 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3260d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 34ea58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3260a4 │ │ │ │ @@ -333051,32 +333051,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 543760 │ │ │ │ + bl 543770 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7e1d9c │ │ │ │ + bl 7e1dac │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c1218 │ │ │ │ + bl 7c1228 │ │ │ │ b 326088 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 34fab8 │ │ │ │ b 3260a4 │ │ │ │ - rsbeq r4, r2, r8, lsr #1 │ │ │ │ - strdeq pc, [lr], #-128 @ 0xffffff80 │ │ │ │ - strdeq r9, [lr], #-112 @ 0xffffff90 │ │ │ │ + strheq r4, [r2], #-8 @ │ │ │ │ + subeq pc, lr, r0, lsl #18 │ │ │ │ + subeq r9, lr, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 326248 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -333132,15 +333132,15 @@ │ │ │ │ b 3261d0 │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 3261d0 │ │ │ │ bl 323ecc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, lr, ip, ror r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r2, ip, asr fp │ │ │ │ + rsbeq r3, r2, ip, ror #22 │ │ │ │ rsbeq r5, lr, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 326468 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -333157,15 +333157,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 32647c │ │ │ │ @@ -333177,15 +333177,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -333193,15 +333193,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [pc, #304] @ 326480 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 32639c │ │ │ │ ldr r2, [pc, #288] @ 326484 │ │ │ │ ldr r3, [pc, #264] @ 326470 │ │ │ │ @@ -333239,23 +333239,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 326494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32635c │ │ │ │ ldr r2, [pc, #108] @ 326498 │ │ │ │ ldr r3, [pc, #64] @ 326470 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -333264,30 +333264,30 @@ │ │ │ │ bne 326464 │ │ │ │ ldr r0, [pc, #76] @ 32649c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r2, ip, ror #28 │ │ │ │ + rsbeq r3, r2, ip, ror lr │ │ │ │ rsbeq r5, lr, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x004ef698 │ │ │ │ - @ instruction: 0x004e9598 │ │ │ │ + subeq pc, lr, r8, lsr #13 │ │ │ │ + subeq r9, lr, r8, lsr #11 │ │ │ │ rsbeq r5, lr, ip, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x006e5090 │ │ │ │ @ instruction: 0x000012bc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq r3, [r0], #-136 @ 0xffffff78 │ │ │ │ + subseq r3, r0, r8, asr #17 │ │ │ │ rsbeq r4, lr, r8, asr #31 │ │ │ │ - ldrheq r3, [r0], #-140 @ 0xffffff74 │ │ │ │ + subseq r3, r0, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3266b0 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333303,15 +333303,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3266c4 │ │ │ │ @@ -333323,15 +333323,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -333339,15 +333339,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [pc, #304] @ 3266c8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3265e4 │ │ │ │ ldr r2, [pc, #288] @ 3266cc │ │ │ │ ldr r3, [pc, #264] @ 3266b8 │ │ │ │ @@ -333385,23 +333385,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3266dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3265a4 │ │ │ │ ldr r2, [pc, #108] @ 3266e0 │ │ │ │ ldr r3, [pc, #64] @ 3266b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -333410,30 +333410,30 @@ │ │ │ │ bne 3266ac │ │ │ │ ldr r0, [pc, #76] @ 3266e4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r2, r4, lsr #24 │ │ │ │ + rsbeq r3, r2, r4, lsr ip │ │ │ │ rsbeq r4, lr, r0, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, lr, r0, asr r4 @ │ │ │ │ - subeq r9, lr, r0, asr r3 │ │ │ │ + subeq pc, lr, r0, ror #8 │ │ │ │ + subeq r9, lr, r0, ror #6 │ │ │ │ ldrdeq r4, [lr], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, lr, r8, asr #28 │ │ │ │ andeq r2, r0, r0, lsr #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrsbeq r3, [r0], #-108 @ 0xffffff94 │ │ │ │ + subseq r3, r0, ip, ror #13 │ │ │ │ rsbeq r4, lr, r0, lsl #27 │ │ │ │ - subseq r3, r0, r0, ror #13 │ │ │ │ + ldrsheq r3, [r0], #-96 @ 0xffffffa0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3268b4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333449,15 +333449,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 34ea58 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3268a4 │ │ │ │ @@ -333514,23 +333514,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #120] @ 3268cc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 3268d0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e1ba8 │ │ │ │ + bl 7e1bb8 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -333541,21 +333541,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 326814 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 34fa44 │ │ │ │ b 326764 │ │ │ │ - rsbeq r3, r2, ip, asr #19 │ │ │ │ - subeq r9, lr, r8, lsl r1 │ │ │ │ - subeq pc, lr, r8, lsl r2 @ │ │ │ │ - strheq r3, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - strheq r3, [lr], #-48 @ 0xffffffd0 │ │ │ │ - ldrheq lr, [r5], #-232 @ 0xffffff18 │ │ │ │ - subseq r3, r0, r4, asr r5 │ │ │ │ + ldrdeq r3, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + subeq r9, lr, r8, lsr #2 │ │ │ │ + subeq pc, lr, r8, lsr #4 │ │ │ │ + rsbeq r3, r2, r4, asr #17 │ │ │ │ + subeq r3, lr, r0, asr #7 │ │ │ │ + subseq lr, r5, r8, asr #29 │ │ │ │ + subseq r3, r0, r4, ror #10 │ │ │ │ andeq r0, r0, r8, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -333571,15 +333571,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 34ea58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326974 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 326994 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -333604,19 +333604,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3269bc │ │ │ │ ldr r0, [pc, #32] @ 3269c0 │ │ │ │ ldr r2, [pc, #32] @ 3269c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - subeq pc, lr, ip, lsl r0 @ │ │ │ │ - subeq r8, lr, ip, lsl pc │ │ │ │ - subseq r2, r0, r8, lsl r6 │ │ │ │ - subseq r3, r0, r4, lsl r4 │ │ │ │ + rsbeq r3, r2, r4, ror #15 │ │ │ │ + subeq pc, lr, ip, lsr #32 │ │ │ │ + subeq r8, lr, ip, lsr #30 │ │ │ │ + subseq r2, r0, r8, lsr #12 │ │ │ │ + subseq r3, r0, r4, lsr #8 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -333715,22 +333715,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 326ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326a74 │ │ │ │ ldr r3, [pc, #340] @ 326cec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326af0 │ │ │ │ ldr r3, [pc, #308] @ 326ce0 │ │ │ │ @@ -333746,27 +333746,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 326cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326af0 │ │ │ │ ldr r0, [pc, #224] @ 326cf4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326a74 │ │ │ │ ldr r3, [pc, #208] @ 326cf8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326b0c │ │ │ │ ldr r3, [pc, #164] @ 326ce0 │ │ │ │ @@ -333782,57 +333782,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 326cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326b0c │ │ │ │ ldr r0, [pc, #92] @ 326d00 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326af0 │ │ │ │ ldr r0, [pc, #76] @ 326d04 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326b0c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [lr], #-152 @ 0xffffff68 @ │ │ │ │ rsbeq r4, lr, r4, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, lr, r8, ror #18 │ │ │ │ andeq r3, r0, r4, asr #30 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r3, r0, r0, asr #7 │ │ │ │ + ldrsbeq r3, [r0], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0x00002bb0 │ │ │ │ - subseq r3, r0, r8, asr #3 │ │ │ │ - subseq r3, r0, r0, ror r3 │ │ │ │ + ldrsbeq r3, [r0], #-24 @ 0xffffffe8 │ │ │ │ + subseq r3, r0, r0, lsl #7 │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ - subseq r3, r0, r0, ror #3 │ │ │ │ - subseq r3, r0, r0, lsl #3 │ │ │ │ - subseq r3, r0, r8, lsr #4 │ │ │ │ + ldrsheq r3, [r0], #-16 │ │ │ │ + @ instruction: 0x00503190 │ │ │ │ + subseq r3, r0, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c14b8 │ │ │ │ + bl 7c14c8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -333851,15 +333851,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 3268d4 │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e06b0 │ │ │ │ + b 7e06c0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #788] @ 3270c0 │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -333927,15 +333927,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov ip, r0 │ │ │ │ b 326df8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 326e40 │ │ │ │ bl 323e8c │ │ │ │ ldr r3, [pc, #500] @ 3270d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -333989,22 +333989,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3270e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326ee8 │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 326f14 │ │ │ │ b 326ed0 │ │ │ │ ldr r3, [pc, #232] @ 3270d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -334024,35 +334024,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3270e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326ee8 │ │ │ │ ldr r0, [pc, #124] @ 3270ec │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326ee8 │ │ │ │ ldr r0, [pc, #104] @ 3270f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 326ee8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3270f4 │ │ │ │ ldr r1, [pc, #80] @ 3270f8 │ │ │ │ ldr r0, [pc, #80] @ 3270fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 327100 │ │ │ │ @@ -334065,21 +334065,21 @@ │ │ │ │ rsbeq r4, lr, r8, lsr #12 │ │ │ │ rsbeq r4, lr, ip, ror r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ muleq r0, r0, ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, r0, ip, ror #31 │ │ │ │ - subseq r2, r0, ip, asr pc │ │ │ │ - subseq r2, r0, r0, lsl #31 │ │ │ │ - subseq r2, r0, r8, ror #30 │ │ │ │ - rsbeq r3, r2, r4, lsr r0 │ │ │ │ - subseq r1, r0, r8, lsl #30 │ │ │ │ - subseq r5, fp, r4, asr #2 │ │ │ │ + ldrsheq r2, [r0], #-252 @ 0xffffff04 │ │ │ │ + subseq r2, r0, ip, ror #30 │ │ │ │ + @ instruction: 0x00502f90 │ │ │ │ + subseq r2, r0, r8, ror pc │ │ │ │ + rsbeq r3, r2, r4, asr #32 │ │ │ │ + subseq r1, r0, r8, lsl pc │ │ │ │ + subseq r5, fp, r4, asr r1 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 3276d4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -334215,27 +334215,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 327710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3272b4 │ │ │ │ ldr r1, [pc, #876] @ 3276e8 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 327244 │ │ │ │ ldr r1, [pc, #900] @ 327714 │ │ │ │ @@ -334257,28 +334257,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 327718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327244 │ │ │ │ ldr r3, [pc, #756] @ 32771c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327298 │ │ │ │ ldr r3, [pc, #716] @ 327708 │ │ │ │ @@ -334294,23 +334294,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 327720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327298 │ │ │ │ ldr r3, [pc, #636] @ 327724 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327260 │ │ │ │ ldr r3, [pc, #588] @ 327708 │ │ │ │ @@ -334326,23 +334326,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 327728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327260 │ │ │ │ ldr r3, [pc, #516] @ 32772c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32727c │ │ │ │ ldr r3, [pc, #460] @ 327708 │ │ │ │ @@ -334358,23 +334358,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 327730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32727c │ │ │ │ ldr r3, [pc, #396] @ 327734 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327244 │ │ │ │ ldr r3, [pc, #332] @ 327708 │ │ │ │ @@ -334391,100 +334391,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 327738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327244 │ │ │ │ ldr r0, [pc, #264] @ 32773c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32727c │ │ │ │ ldr r0, [pc, #244] @ 327740 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327298 │ │ │ │ ldr r0, [pc, #224] @ 327744 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327260 │ │ │ │ ldr r0, [pc, #204] @ 327748 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327244 │ │ │ │ ldr r0, [pc, #184] @ 32774c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3272b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 327750 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327244 │ │ │ │ ldrdeq r4, [lr], #-36 @ 0xffffffdc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, r2, ip, lsr #23 │ │ │ │ + strheq r2, [r2], #-188 @ 0xffffff44 @ │ │ │ │ strheq r4, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ rsbeq r4, lr, r0, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - rsbeq r2, r2, r8, lsl lr │ │ │ │ - subseq r1, r0, r8, ror #25 │ │ │ │ + rsbeq r2, r2, r8, lsr #28 │ │ │ │ + ldrsheq r1, [r0], #-200 @ 0xffffff38 │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, r0, r0, lsr #29 │ │ │ │ + ldrheq r2, [r0], #-224 @ 0xffffff20 │ │ │ │ andeq r2, r0, r4, ror #21 │ │ │ │ - subseq r2, r0, r0, asr sp │ │ │ │ + subseq r2, r0, r0, ror #26 │ │ │ │ andeq r3, r0, r0, ror #1 │ │ │ │ - subseq r2, r0, r8, ror #23 │ │ │ │ + ldrsheq r2, [r0], #-184 @ 0xffffff48 │ │ │ │ muleq r0, r0, ip │ │ │ │ - subseq r2, r0, r4, lsr #21 │ │ │ │ + ldrheq r2, [r0], #-164 @ 0xffffff5c │ │ │ │ andeq r2, r0, r4, ror #10 │ │ │ │ - subseq r2, r0, r8, lsl #21 │ │ │ │ + @ instruction: 0x00502a98 │ │ │ │ andeq r1, r0, r8, asr fp │ │ │ │ - subseq r2, r0, r8, asr #21 │ │ │ │ - subseq r2, r0, r0, lsr #20 │ │ │ │ - subseq r2, r0, ip, ror #20 │ │ │ │ - subseq r2, r0, ip, lsl #19 │ │ │ │ - ldrheq r2, [r0], #-160 @ 0xffffff60 │ │ │ │ - ldrheq r2, [r0], #-188 @ 0xffffff44 │ │ │ │ - subseq r2, r0, r0, lsl #22 │ │ │ │ + ldrsbeq r2, [r0], #-168 @ 0xffffff58 │ │ │ │ + subseq r2, r0, r0, lsr sl │ │ │ │ + subseq r2, r0, ip, ror sl │ │ │ │ + @ instruction: 0x0050299c │ │ │ │ + subseq r2, r0, r0, asr #21 │ │ │ │ + subseq r2, r0, ip, asr #23 │ │ │ │ + subseq r2, r0, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 3280a0 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -334527,15 +334527,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3279bc │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ cmp r8, r1 │ │ │ │ beq 327ac4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -334555,43 +334555,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 327c10 │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -334650,15 +334650,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -334671,39 +334671,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 326258 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 327810 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 327978 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 327994 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 7e06b0 │ │ │ │ + bl 7e06c0 │ │ │ │ b 327994 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 327bd0 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 3280c8 │ │ │ │ @@ -334722,15 +334722,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 3280cc │ │ │ │ ldr r1, [pc, #1460] @ 3280d0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 327bb8 │ │ │ │ bl 34ea58 │ │ │ │ ldr r3, [pc, #1404] @ 3280c4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -334833,22 +334833,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 3280e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3279f0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 327ef0 │ │ │ │ ldr r2, [pc, #976] @ 3280ec │ │ │ │ ldr r3, [pc, #904] @ 3280a8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -334863,15 +334863,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34ea84 │ │ │ │ ldr r0, [pc, #924] @ 3280f0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3279ec │ │ │ │ ldr r3, [pc, #904] @ 3280f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327bd0 │ │ │ │ ldr r3, [pc, #864] @ 3280e0 │ │ │ │ @@ -334886,21 +334886,21 @@ │ │ │ │ beq 327ff0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3280f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327bd0 │ │ │ │ ldr r3, [pc, #796] @ 3280fc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327e70 │ │ │ │ ldr r3, [pc, #748] @ 3280e0 │ │ │ │ @@ -334918,25 +334918,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 328100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327c30 │ │ │ │ ldr r3, [pc, #652] @ 328104 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -334956,21 +334956,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 328108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327c30 │ │ │ │ ldr r3, [pc, #532] @ 32810c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327d14 │ │ │ │ ldr r3, [pc, #468] @ 3280e0 │ │ │ │ @@ -334986,22 +334986,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 328110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 327d14 │ │ │ │ ldr r3, [pc, #412] @ 328114 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335020,54 +335020,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 328118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327b60 │ │ │ │ ldr r2, [pc, #292] @ 32811c │ │ │ │ ldr r3, [pc, #172] @ 3280a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 328078 │ │ │ │ ldr r0, [pc, #260] @ 328120 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #244] @ 328124 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327e64 │ │ │ │ ldr r0, [pc, #224] @ 328128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327c30 │ │ │ │ ldr r0, [pc, #212] @ 32812c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 327b60 │ │ │ │ ldr r0, [pc, #200] @ 328130 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 327d14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 328134 │ │ │ │ ldr r1, [pc, #176] @ 328138 │ │ │ │ ldr r0, [pc, #176] @ 32813c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335075,51 +335075,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r3, lr, r4, lsl #25 │ │ │ │ rsbeq r3, lr, r0, ror ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, r2, ip, lsl r9 │ │ │ │ - rsbeq r2, r2, r8, lsl #18 │ │ │ │ - subeq lr, lr, ip, asr #2 │ │ │ │ - subeq r8, lr, r0, asr #32 │ │ │ │ - strheq lr, [lr], #-8 │ │ │ │ - strheq r7, [lr], #-248 @ 0xffffff08 │ │ │ │ - ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r2, r8, ror #11 │ │ │ │ - subeq sp, lr, r4, lsl lr │ │ │ │ - subeq r7, lr, ip, lsl sp │ │ │ │ + rsbeq r2, r2, ip, lsr #18 │ │ │ │ + rsbeq r2, r2, r8, lsl r9 │ │ │ │ + subeq lr, lr, ip, asr r1 │ │ │ │ + subeq r8, lr, r0, asr r0 │ │ │ │ + subeq lr, lr, r8, asr #1 │ │ │ │ + subeq r7, lr, r8, asr #31 │ │ │ │ + ldrdeq r2, [r0], -r8 │ │ │ │ + strdeq r2, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + subeq sp, lr, r4, lsr #28 │ │ │ │ + subeq r7, lr, ip, lsr #26 │ │ │ │ rsbeq r3, lr, r8, ror #16 │ │ │ │ rsbeq r3, lr, ip, lsl r8 │ │ │ │ @ instruction: 0x00001cb0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x00502590 │ │ │ │ + subseq r2, r0, r0, lsr #11 │ │ │ │ ldrdeq r3, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r2, r0, r8, ror r5 │ │ │ │ + subseq r2, r0, r8, lsl #11 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrheq r2, [r0], #-108 @ 0xffffff94 │ │ │ │ + subseq r2, r0, ip, asr #13 │ │ │ │ andeq r4, r0, r8, asr fp │ │ │ │ - subseq r2, r0, ip, lsr #9 │ │ │ │ + ldrheq r2, [r0], #-76 @ 0xffffffb4 │ │ │ │ andeq r3, r0, r8, ror #8 │ │ │ │ - subseq r2, r0, r0, lsl #9 │ │ │ │ + @ instruction: 0x00502490 │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ - subseq r2, r0, r8, ror #8 │ │ │ │ + subseq r2, r0, r8, ror r4 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ - subseq r2, r0, r0, asr r4 │ │ │ │ + subseq r2, r0, r0, ror #8 │ │ │ │ strdeq r3, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r2, r0, r0, lsr #9 │ │ │ │ - subseq r2, r0, r8, lsl #6 │ │ │ │ - subseq r2, r0, r8, asr r3 │ │ │ │ - subseq r2, r0, r0, lsl r4 │ │ │ │ - @ instruction: 0x0050239c │ │ │ │ - rsbeq r2, r2, r4, asr r0 │ │ │ │ - subseq r0, r0, r8, lsr #30 │ │ │ │ - subseq r1, r0, r4, lsr #26 │ │ │ │ + ldrheq r2, [r0], #-64 @ 0xffffffc0 │ │ │ │ + subseq r2, r0, r8, lsl r3 │ │ │ │ + subseq r2, r0, r8, ror #6 │ │ │ │ + subseq r2, r0, r0, lsr #8 │ │ │ │ + subseq r2, r0, ip, lsr #7 │ │ │ │ + rsbeq r2, r2, r4, rrx │ │ │ │ + subseq r0, r0, r8, lsr pc │ │ │ │ + subseq r1, r0, r4, lsr sp │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -335155,15 +335155,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3281fc │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 328450 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 646678 │ │ │ │ + bl 646688 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3281dc │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -335253,22 +335253,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 328498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3281cc │ │ │ │ ldr r3, [pc, #244] @ 32849c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335286,34 +335286,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3284a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 328314 │ │ │ │ ldr r0, [pc, #128] @ 3284a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3281cc │ │ │ │ ldr r0, [pc, #104] @ 3284a8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 328314 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3284ac │ │ │ │ ldr r1, [pc, #84] @ 3284b0 │ │ │ │ ldr r0, [pc, #84] @ 3284b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3284b8 │ │ │ │ @@ -335326,22 +335326,22 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r3, lr, ip, lsl r1 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r2, r0, r0, asr r1 │ │ │ │ + subseq r2, r0, r0, ror #2 │ │ │ │ andeq r2, r0, r0, ror #19 │ │ │ │ - subseq r2, r0, r0, asr #2 │ │ │ │ - ldrsheq r2, [r0], #-8 │ │ │ │ - subseq r2, r0, r4, ror #2 │ │ │ │ - rsbeq r1, r2, r0, lsl #25 │ │ │ │ - subseq r0, r0, r4, asr fp │ │ │ │ - subseq r2, r0, r4, lsl #3 │ │ │ │ + subseq r2, r0, r0, asr r1 │ │ │ │ + subseq r2, r0, r8, lsl #2 │ │ │ │ + subseq r2, r0, r4, ror r1 │ │ │ │ + @ instruction: 0x00621c90 │ │ │ │ + subseq r0, r0, r4, ror #22 │ │ │ │ + @ instruction: 0x00502194 │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -335422,15 +335422,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 646740 │ │ │ │ + bl 646750 │ │ │ │ ldr r2, [pc, #1064] @ 328a4c │ │ │ │ ldr r3, [pc, #1044] @ 328a3c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -335465,15 +335465,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 328a34 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7df924 │ │ │ │ + b 7df934 │ │ │ │ ldr r3, [pc, #900] @ 328a54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328790 │ │ │ │ ldr r3, [pc, #880] @ 328a58 │ │ │ │ @@ -335489,23 +335489,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 328a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 328904 │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -335556,28 +335556,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 328a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328940 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328940 │ │ │ │ @@ -335594,26 +335594,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 328a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 328668 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328940 │ │ │ │ ldr r3, [pc, #344] @ 328a70 │ │ │ │ @@ -335635,85 +335635,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 328674 │ │ │ │ ldr r0, [pc, #276] @ 328a74 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 328748 │ │ │ │ ldr r3, [pc, #224] @ 328a5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3289f0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 328a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 328668 │ │ │ │ ldr r0, [pc, #164] @ 328a7c │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 328940 │ │ │ │ ldr r0, [pc, #136] @ 328a80 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 328668 │ │ │ │ ldr r0, [pc, #108] @ 328a84 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 328868 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, lr, r8, lsl pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r2, lr, r4, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ ldrdeq r2, [lr], #-208 @ 0xffffff30 @ │ │ │ │ rsbeq r2, lr, r8, asr sp │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrheq r1, [r0], #-232 @ 0xffffff18 │ │ │ │ + subseq r1, r0, r8, asr #29 │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - subseq r1, r0, r0, lsl #29 │ │ │ │ - ldrsheq r1, [r0], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x00501e90 │ │ │ │ + subseq r1, r0, r0, lsl #28 │ │ │ │ andeq r2, r0, r0, lsl #18 │ │ │ │ - ldrsbeq r1, [r0], #-192 @ 0xffffff40 │ │ │ │ - subseq r1, r0, r0, lsr #25 │ │ │ │ - subseq r1, r0, r0, ror #26 │ │ │ │ - subseq r1, r0, r8, lsr #25 │ │ │ │ - subseq r1, r0, ip, lsl sp │ │ │ │ + subseq r1, r0, r0, ror #25 │ │ │ │ + ldrheq r1, [r0], #-192 @ 0xffffff40 │ │ │ │ + subseq r1, r0, r0, ror sp │ │ │ │ + ldrheq r1, [r0], #-200 @ 0xffffff38 │ │ │ │ + subseq r1, r0, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -335780,15 +335780,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335814,15 +335814,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r5, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335909,15 +335909,15 @@ │ │ │ │ ldr r1, [pc, #744] @ 329088 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #736] @ 32908c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329064 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 35cbb8 │ │ │ │ @@ -335979,28 +335979,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328ff8 │ │ │ │ mov r0, r6 │ │ │ │ bl 35cc24 │ │ │ │ ldr r2, [pc, #436] @ 3290a0 │ │ │ │ ldr r1, [pc, #436] @ 3290a4 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #400] @ 32908c │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32905c │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 35cbb8 │ │ │ │ @@ -336083,29 +336083,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 328d58 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - rsbeq r1, r2, r4, ror #9 │ │ │ │ + strdeq r1, [r2], #-68 @ 0xffffffbc @ │ │ │ │ strdeq r2, [lr], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq ip, lr, r8, lsl sp │ │ │ │ - subeq r6, lr, r8, lsl ip │ │ │ │ - rsbeq r1, r2, r0, asr #6 │ │ │ │ - subseq r0, r0, r0, ror #15 │ │ │ │ - strheq r2, [pc], #-44 @ │ │ │ │ + subeq ip, lr, r8, lsr #26 │ │ │ │ + subeq r6, lr, r8, lsr #24 │ │ │ │ + rsbeq r1, r2, r0, asr r3 │ │ │ │ + ldrsheq r0, [r0], #-112 @ 0xffffff90 │ │ │ │ + subeq r2, pc, ip, asr #5 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ @ instruction: 0x006e2590 │ │ │ │ - rsbeq r1, r2, ip, lsr #4 │ │ │ │ - subeq ip, lr, r8, ror sl │ │ │ │ - subeq r6, lr, r4, ror r9 │ │ │ │ - @ instruction: 0x00500698 │ │ │ │ - subeq r2, pc, r0, ror r1 @ │ │ │ │ + rsbeq r1, r2, ip, lsr r2 │ │ │ │ + subeq ip, lr, r8, lsl #21 │ │ │ │ + subeq r6, lr, r4, lsl #19 │ │ │ │ + subseq r0, r0, r8, lsr #13 │ │ │ │ + subeq r2, pc, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 329204 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336119,23 +336119,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #272] @ 329218 │ │ │ │ ldr r1, [pc, #272] @ 32921c │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 329220 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #252] @ 329224 │ │ │ │ ldr r3, [pc, #252] @ 329228 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -336172,43 +336172,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 32923c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 329140 │ │ │ │ ldr r0, [pc, #72] @ 329240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 329140 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r1, r2, ip, lsl r0 │ │ │ │ + rsbeq r1, r2, ip, lsr #32 │ │ │ │ rsbeq r2, lr, r0, lsr #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq ip, lr, r0, asr r8 │ │ │ │ - subeq r6, lr, r0, asr r7 │ │ │ │ - subeq pc, pc, r4, lsr #29 │ │ │ │ - subeq r1, pc, r0, asr pc @ │ │ │ │ + subeq ip, lr, r0, ror #16 │ │ │ │ + subeq r6, lr, r0, ror #14 │ │ │ │ + strheq pc, [pc], #-228 @ │ │ │ │ + subeq r1, pc, r0, ror #30 │ │ │ │ @ instruction: 0x000023bc │ │ │ │ rsbeq r2, lr, ip, asr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r2, lr, ip, lsr #5 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r1, r0, r0, lsr #11 │ │ │ │ - subseq r1, r0, ip, asr #11 │ │ │ │ + ldrheq r1, [r0], #-80 @ 0xffffffb0 │ │ │ │ + ldrsbeq r1, [r0], #-92 @ 0xffffffa4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 329428 │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336218,15 +336218,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r1, [r3, #3772] @ 0xebc │ │ │ │ cmp lr, #0 │ │ │ │ beq 329344 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -336316,28 +336316,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 329444 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ ldr r3, [pc, #64] @ 329448 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ b 3292e8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 328bdc │ │ │ │ b 329328 │ │ │ │ - rsbeq r0, r2, r0, lsl #29 │ │ │ │ - subeq r6, lr, r0, asr #11 │ │ │ │ - strheq ip, [lr], #-100 @ 0xffffff9c │ │ │ │ + @ instruction: 0x00620e90 │ │ │ │ + ldrdeq r6, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subeq ip, lr, r4, asr #13 │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - rsbeq r0, r2, r4, ror #25 │ │ │ │ - strheq pc, [pc], #-180 @ │ │ │ │ - subeq r1, pc, r0, ror #24 │ │ │ │ + strdeq r0, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + subeq pc, pc, r4, asr #23 │ │ │ │ + subeq r1, pc, r0, ror ip @ │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -336367,15 +336367,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 32956c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 35cd50 │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 329528 │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -336400,17 +336400,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 364fe0 │ │ │ │ b 32948c │ │ │ │ - rsbeq r0, r2, ip, lsl ip │ │ │ │ - subeq pc, pc, ip, ror #21 │ │ │ │ - @ instruction: 0x004f1b98 │ │ │ │ + rsbeq r0, r2, ip, lsr #24 │ │ │ │ + strdeq pc, [pc], #-172 @ │ │ │ │ + subeq r1, pc, r8, lsr #23 │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 3296e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -336419,15 +336419,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 3296e8 │ │ │ │ ldr r1, [pc, #332] @ 3296ec │ │ │ │ ldr r3, [pc, #332] @ 3296f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 328bdc │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add ip, ip, #224 @ 0xe0 │ │ │ │ @@ -336473,15 +336473,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 34e8c4 │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 543990 │ │ │ │ + b 5439a0 │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 1e154c │ │ │ │ b 329628 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3296c0 │ │ │ │ @@ -336497,17 +336497,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32965c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32965c │ │ │ │ b 3296b0 │ │ │ │ - rsbeq r0, r2, r4, asr fp │ │ │ │ - subeq pc, pc, r8, lsl sl @ │ │ │ │ - subeq r1, pc, r4, asr #21 │ │ │ │ + rsbeq r0, r2, r4, ror #22 │ │ │ │ + subeq pc, pc, r8, lsr #20 │ │ │ │ + ldrdeq r1, [pc], #-164 @ │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3299b4 │ │ │ │ mov lr, r1 │ │ │ │ @@ -336561,15 +336561,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 329834 │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7f03ac │ │ │ │ + bl 7f03bc │ │ │ │ cmp r4, r0 │ │ │ │ bne 329868 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3299c8 │ │ │ │ ldr r3, [pc, #440] @ 3299b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -336583,15 +336583,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7f0364 │ │ │ │ + bl 7f0374 │ │ │ │ b 3297e8 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -336621,21 +336621,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3299d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3297c0 │ │ │ │ ldr r3, [pc, #208] @ 3299cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3297c0 │ │ │ │ ldr r3, [pc, #192] @ 3299d0 │ │ │ │ @@ -336651,29 +336651,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3299dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3297c0 │ │ │ │ ldr r0, [pc, #108] @ 3299e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3297c0 │ │ │ │ ldr r0, [pc, #96] @ 3299e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3297c0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3299e8 │ │ │ │ ldr r1, [pc, #80] @ 3299ec │ │ │ │ ldr r0, [pc, #80] @ 3299f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3299f4 │ │ │ │ @@ -336686,21 +336686,21 @@ │ │ │ │ rsbeq r1, lr, r0, asr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r2 │ │ │ │ strdeq r1, [lr], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subseq r0, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x00500e90 │ │ │ │ + subseq r0, r0, r8, lsl pc │ │ │ │ + subseq r0, r0, r0, lsr #29 │ │ │ │ + subseq r0, r0, r0, ror #29 │ │ │ │ ldrsbeq r0, [r0], #-224 @ 0xffffff20 │ │ │ │ - subseq r0, r0, r0, asr #29 │ │ │ │ - rsbeq r0, r2, r0, asr #14 │ │ │ │ - subeq pc, pc, r4, lsl r6 @ │ │ │ │ - subeq pc, pc, r0, lsr #12 │ │ │ │ + rsbeq r0, r2, r0, asr r7 │ │ │ │ + subeq pc, pc, r4, lsr #12 │ │ │ │ + subeq pc, pc, r0, lsr r6 @ │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4028] @ 32a9cc │ │ │ │ ldr r5, [pc, #4028] @ 32a9d0 │ │ │ │ @@ -336722,33 +336722,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3976] @ 32a9e4 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #3956] @ 32a9e8 │ │ │ │ ldr r1, [pc, #3956] @ 32a9ec │ │ │ │ add r5, r5, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 35cc24 │ │ │ │ ldr r3, [pc, #3912] @ 32a9f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r8, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r6, r7, #4096 @ 0x1000 │ │ │ │ addeq fp, r7, #8192 @ 0x2000 │ │ │ │ beq 329b0c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -336762,15 +336762,15 @@ │ │ │ │ bl 1e37a8 │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r6, r7, #4096 @ 0x1000 │ │ │ │ add fp, r7, #8192 @ 0x2000 │ │ │ │ str r0, [r6, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [fp, #1540] @ 0x604 │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 329c5c │ │ │ │ ldr r3, [fp, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329b30 │ │ │ │ ldr r3, [fp, #1540] @ 0x604 │ │ │ │ @@ -336818,27 +336818,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3624] @ 32aa04 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #3600] @ 32aa08 │ │ │ │ ldr ip, [pc, #3600] @ 32aa0c │ │ │ │ ldr r1, [pc, #3600] @ 32aa10 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3592] @ 32aa14 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #3572] @ 32aa18 │ │ │ │ ldr r3, [pc, #3500] @ 32a9d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336849,15 +336849,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3512] @ 32aa1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r3, [r6, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r6, #2088] @ 0x828 │ │ │ │ b 329b18 │ │ │ │ ldr r1, [pc, #3488] @ 32aa20 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -336865,40 +336865,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3476] @ 32aa28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3472] @ 32aa2c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #3452] @ 32aa30 │ │ │ │ ldr ip, [pc, #3452] @ 32aa34 │ │ │ │ ldr r1, [pc, #3452] @ 32aa38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3444] @ 32aa3c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r1, [pc, #3420] @ 32aa40 │ │ │ │ ldr ip, [pc, #3420] @ 32aa44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3416] @ 32aa48 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3412] @ 32aa4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3408] @ 32aa50 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ mov r1, #1 │ │ │ │ bl 45c058 │ │ │ │ ldrb r2, [r6, #2108] @ 0x83c │ │ │ │ cmp r2, #0 │ │ │ │ beq 32a96c │ │ │ │ mov r3, #1 │ │ │ │ @@ -336954,15 +336954,15 @@ │ │ │ │ ldr r2, [pc, #3168] @ 32aa54 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r4, [fp, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32aea0 │ │ │ │ add r2, r4, #8192 @ 0x2000 │ │ │ │ add r4, r7, #20480 @ 0x5000 │ │ │ │ ldrb r3, [r4, #3324] @ 0xcfc │ │ │ │ ldrb r1, [r4, #3345] @ 0xd11 │ │ │ │ @@ -337006,29 +337006,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ad04 │ │ │ │ mov r0, r7 │ │ │ │ bl 35cc24 │ │ │ │ ldr r2, [pc, #2920] @ 32aa64 │ │ │ │ ldr r1, [pc, #2920] @ 32aa68 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2916] @ 32aa6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4e4 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r7 │ │ │ │ bl 35cbb8 │ │ │ │ @@ -337063,20 +337063,20 @@ │ │ │ │ str r0, [r4, #3048] @ 0xbe8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r6, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3248 @ 0xcb0 │ │ │ │ strh r2, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #2736] @ 32aa78 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ add ip, r7, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r6, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e13f0 │ │ │ │ add r3, r7, #9664 @ 0x25c0 │ │ │ │ @@ -337210,15 +337210,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 3561e4 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ad2c │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r8 │ │ │ │ bl 35fca4 │ │ │ │ mov r0, r8 │ │ │ │ bl 362048 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -337241,15 +337241,15 @@ │ │ │ │ ldr r1, [pc, #2076] @ 32aa8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2056] @ 32aa90 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #28160 @ 0x6e00 │ │ │ │ ldrb r1, [r0, #229] @ 0xe5 │ │ │ │ ldrb r3, [r0, #228] @ 0xe4 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ ldrb r1, [r0, #76] @ 0x4c │ │ │ │ @@ -337292,35 +337292,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1872] @ 32aa94 │ │ │ │ add sl, r7, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1844] @ 32aa98 │ │ │ │ ldr r3, [pc, #1844] @ 32aa9c │ │ │ │ str r9, [sp, #8] │ │ │ │ add r9, r7, #1904 @ 0x770 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3548d0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ @@ -337398,19 +337398,19 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ add r3, r9, #80 @ 0x50 │ │ │ │ bl 3548d0 │ │ │ │ ldr r0, [fp, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ ldr r9, [r8, #100] @ 0x64 │ │ │ │ bl 1e2020 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -337423,15 +337423,15 @@ │ │ │ │ ldr r1, [pc, #1384] @ 32aab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1296] @ 32aa6c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a588 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r5, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r7 │ │ │ │ @@ -337483,26 +337483,26 @@ │ │ │ │ strb r0, [r4, #3250] @ 0xcb2 │ │ │ │ lsr r0, r0, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ strb r0, [r4, #3251] @ 0xcb3 │ │ │ │ add r0, r9, #200 @ 0xc8 │ │ │ │ - bl 7bc678 │ │ │ │ + bl 7bc688 │ │ │ │ ldr r2, [pc, #1124] @ 32aabc │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r9, #240 @ 0xf0 │ │ │ │ - bl 7bc678 │ │ │ │ + bl 7bc688 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r9, #180 @ 0xb4 │ │ │ │ - bl 7bc678 │ │ │ │ + bl 7bc688 │ │ │ │ ldrb r2, [r6, #2212] @ 0x8a4 │ │ │ │ strb r2, [r4, #3326] @ 0xcfe │ │ │ │ mov r5, #0 │ │ │ │ ldrb r2, [r6, #2213] @ 0x8a5 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r4, #3327] @ 0xcff │ │ │ │ strb r3, [r4, #3341] @ 0xd0d │ │ │ │ @@ -337595,15 +337595,15 @@ │ │ │ │ strb r3, [r4, #3786] @ 0xeca │ │ │ │ ldr r3, [fp, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b194 │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ add r0, r9, #944 @ 0x3b0 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ add r3, r4, #3248 @ 0xcb0 │ │ │ │ mvn r2, #59 @ 0x3b │ │ │ │ strb r2, [r3, #2048] @ 0x800 │ │ │ │ mov r2, #9 │ │ │ │ strb r2, [r3, #2049] @ 0x801 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r9, #0 │ │ │ │ @@ -337681,179 +337681,179 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #376] @ 32aad0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #352] @ 32aad4 │ │ │ │ ldr ip, [pc, #352] @ 32aad8 │ │ │ │ ldr r1, [pc, #352] @ 32aadc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #344] @ 32aae0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #320] @ 32aae4 │ │ │ │ ldr ip, [pc, #320] @ 32aae8 │ │ │ │ ldr r1, [pc, #320] @ 32aaec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #312] @ 32aaf0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldrdeq r1, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - strheq r0, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r2, r4, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, pc, r4, lsl #11 │ │ │ │ - subeq r1, pc, ip, lsr #12 │ │ │ │ + @ instruction: 0x004ff594 │ │ │ │ + subeq r1, pc, ip, lsr r6 @ │ │ │ │ strheq r1, [lr], #-148 @ 0xffffff6c @ │ │ │ │ strdeq r2, [r0], -lr │ │ │ │ - subeq r0, lr, ip, ror #2 │ │ │ │ - subseq fp, r5, r8, ror ip │ │ │ │ + subeq r0, lr, ip, ror r1 │ │ │ │ + subseq fp, r5, r8, lsl #25 │ │ │ │ andeq r2, r0, r1, lsl #6 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - rsbeq r0, r2, ip, lsl #10 │ │ │ │ - subseq r0, r0, r4, lsl lr │ │ │ │ - ldrdeq pc, [pc], #-60 @ │ │ │ │ + rsbeq r0, r2, ip, lsl r5 │ │ │ │ + subseq r0, r0, r4, lsr #28 │ │ │ │ + subeq pc, pc, ip, ror #7 │ │ │ │ andeq r2, r0, pc, lsl #1 │ │ │ │ - rsbeq r0, r2, r0, ror #9 │ │ │ │ - subseq r0, r0, r0, asr #25 │ │ │ │ - subeq pc, pc, ip, lsr #7 │ │ │ │ + strdeq r0, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsbeq r0, [r0], #-192 @ 0xffffff40 │ │ │ │ + strheq pc, [pc], #-60 @ │ │ │ │ andeq r2, r0, r5, rrx │ │ │ │ ldrdeq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r0, r0, r4, lsr #24 │ │ │ │ - ldrheq r0, [r0], #-196 @ 0xffffff3c │ │ │ │ - rsbeq r0, r2, ip, asr #8 │ │ │ │ - subeq pc, pc, r8, lsl r3 @ │ │ │ │ + subseq r0, r0, r4, lsr ip │ │ │ │ + subseq r0, r0, r4, asr #25 │ │ │ │ + rsbeq r0, r2, ip, asr r4 │ │ │ │ + subeq pc, pc, r8, lsr #6 │ │ │ │ andeq r2, r0, r3, ror r0 │ │ │ │ - rsbeq r0, r2, r0, lsr #8 │ │ │ │ - ldrsbeq r0, [r0], #-204 @ 0xffffff34 │ │ │ │ - strdeq pc, [pc], #-32 @ │ │ │ │ + rsbeq r0, r2, r0, lsr r4 │ │ │ │ + subseq r0, r0, ip, ror #25 │ │ │ │ + subeq pc, pc, r0, lsl #6 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ - subseq r0, r0, r8, lsr #24 │ │ │ │ + subseq r0, r0, r8, lsr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r0, r2, r8, ror #7 │ │ │ │ - strheq pc, [pc], #-36 @ │ │ │ │ + strdeq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + subeq pc, pc, r4, asr #5 │ │ │ │ andeq r2, r0, ip, rrx │ │ │ │ - ldrsheq r0, [r0], #-228 @ 0xffffff1c │ │ │ │ - rsbeq r0, r2, r4, lsr #4 │ │ │ │ - subeq r5, lr, r8, ror #18 │ │ │ │ - subeq fp, lr, ip, ror #20 │ │ │ │ - subeq pc, pc, r4, lsl #13 │ │ │ │ - subeq r1, pc, r0, ror #2 │ │ │ │ + subseq r0, r0, r4, lsl #30 │ │ │ │ + rsbeq r0, r2, r4, lsr r2 │ │ │ │ + subeq r5, lr, r8, ror r9 │ │ │ │ + subeq fp, lr, ip, ror sl │ │ │ │ + @ instruction: 0x004ff694 │ │ │ │ + subeq r1, pc, r0, ror r1 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq pc, r1, r0, ror lr @ │ │ │ │ - subeq lr, pc, r4, asr #26 │ │ │ │ - strdeq r0, [pc], #-208 @ │ │ │ │ + rsbeq pc, r1, r0, lsl #29 │ │ │ │ + subeq lr, pc, r4, asr sp @ │ │ │ │ + subeq r0, pc, r0, lsl #28 │ │ │ │ strdeq r2, [r0], -sl │ │ │ │ - subseq r0, r0, r0, ror #19 │ │ │ │ + ldrsheq r0, [r0], #-144 @ 0xffffff70 │ │ │ │ @ instruction: 0x006ae198 │ │ │ │ - strdeq r0, [pc], #-200 @ │ │ │ │ + subeq r0, pc, r8, lsl #26 │ │ │ │ rsbeq r1, pc, r4, asr #16 │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - @ instruction: 0x0061fb98 │ │ │ │ - subeq pc, pc, r8, lsr r0 @ │ │ │ │ - subeq r0, pc, r0, lsl fp @ │ │ │ │ - rsbeq pc, r1, r8, lsr fp @ │ │ │ │ + rsbeq pc, r1, r8, lsr #23 │ │ │ │ + subeq pc, pc, r8, asr #32 │ │ │ │ + subeq r0, pc, r0, lsr #22 │ │ │ │ + rsbeq pc, r1, r8, asr #22 │ │ │ │ + subseq r0, r0, r4, lsl r7 │ │ │ │ subseq r0, r0, r4, lsl #14 │ │ │ │ - ldrsheq r0, [r0], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - @ instruction: 0x0061f790 │ │ │ │ - subseq r0, r0, r8, lsr #32 │ │ │ │ - subeq lr, pc, r0, ror #12 │ │ │ │ + rsbeq pc, r1, r0, lsr #15 │ │ │ │ + subseq r0, r0, r8, lsr r0 │ │ │ │ + subeq lr, pc, r0, ror r6 @ │ │ │ │ andeq r2, r0, lr, ror r0 │ │ │ │ - rsbeq pc, r1, r0, ror #14 │ │ │ │ - @ instruction: 0x00500098 │ │ │ │ - subeq lr, pc, r0, lsr r6 @ │ │ │ │ + rsbeq pc, r1, r0, ror r7 @ │ │ │ │ + subseq r0, r0, r8, lsr #1 │ │ │ │ + subeq lr, pc, r0, asr #12 │ │ │ │ muleq r0, r7, r0 │ │ │ │ - rsbeq pc, r1, r0, lsr r7 @ │ │ │ │ - subseq r0, r0, r4, ror #1 │ │ │ │ - subeq lr, pc, r0, lsl #12 │ │ │ │ + rsbeq pc, r1, r0, asr #14 │ │ │ │ + ldrsheq r0, [r0], #-4 │ │ │ │ + subeq lr, pc, r0, lsl r6 @ │ │ │ │ andeq r2, r0, r2, lsr #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - subeq r0, pc, r4, lsl r2 @ │ │ │ │ - subeq pc, pc, r4, asr lr @ │ │ │ │ - subeq pc, pc, ip, asr #28 │ │ │ │ - strdeq pc, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq lr, [pc], #-12 @ │ │ │ │ + subeq r0, pc, r4, lsr #4 │ │ │ │ + subeq pc, pc, r4, ror #28 │ │ │ │ + subeq pc, pc, ip, asr lr @ │ │ │ │ + rsbeq pc, r1, r8, lsl #4 │ │ │ │ + subeq lr, pc, ip, asr #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sp, sl, r0, asr #8 │ │ │ │ - subeq pc, pc, r8, asr #24 │ │ │ │ - rsbeq lr, r1, r8, ror #30 │ │ │ │ - subeq pc, pc, r8, ror #15 │ │ │ │ - subeq sp, pc, r8, lsr lr @ │ │ │ │ + subeq pc, pc, r8, asr ip @ │ │ │ │ + rsbeq lr, r1, r8, ror pc │ │ │ │ + strdeq pc, [pc], #-120 @ │ │ │ │ + subeq sp, pc, r8, asr #28 │ │ │ │ andeq r2, r0, r9, ror r0 │ │ │ │ - strheq pc, [pc], #-176 @ │ │ │ │ - rsbeq lr, r1, ip, lsl #30 │ │ │ │ - strdeq pc, [pc], #-112 @ │ │ │ │ - ldrdeq sp, [pc], #-220 @ │ │ │ │ + subeq pc, pc, r0, asr #23 │ │ │ │ + rsbeq lr, r1, ip, lsl pc │ │ │ │ + subeq pc, pc, r0, lsl #16 │ │ │ │ + subeq sp, pc, ip, ror #27 │ │ │ │ andeq r2, r0, r9, lsl #1 │ │ │ │ rsbeq sp, sl, ip, ror r2 │ │ │ │ - ldrdeq pc, [lr], #-220 @ 0xffffff24 │ │ │ │ - strdeq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - subeq pc, pc, r0, asr #14 │ │ │ │ - subeq sp, pc, r0, asr #25 │ │ │ │ + subeq pc, lr, ip, ror #27 │ │ │ │ + rsbeq lr, r1, r0, lsl #28 │ │ │ │ + subeq pc, pc, r0, asr r7 @ │ │ │ │ + ldrdeq sp, [pc], #-192 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq lr, r1, r0, lsr #27 │ │ │ │ - strheq pc, [pc], #-124 @ │ │ │ │ - subeq sp, pc, r0, ror ip @ │ │ │ │ + strheq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + subeq pc, pc, ip, asr #15 │ │ │ │ + subeq sp, pc, r0, lsl #25 │ │ │ │ strheq r2, [r0], -r2 @ │ │ │ │ - rsbeq lr, r1, r0, ror sp │ │ │ │ - strheq pc, [pc], #-112 @ │ │ │ │ - subeq sp, pc, r0, asr #24 │ │ │ │ + rsbeq lr, r1, r0, lsl #27 │ │ │ │ + subeq pc, pc, r0, asr #15 │ │ │ │ + subeq sp, pc, r0, asr ip @ │ │ │ │ strheq r2, [r0], -r7 │ │ │ │ - rsbeq lr, r1, r0, asr #26 │ │ │ │ - subeq pc, pc, r8, lsr r7 @ │ │ │ │ - subeq sp, pc, r0, lsl ip @ │ │ │ │ + rsbeq lr, r1, r0, asr sp │ │ │ │ + subeq pc, pc, r8, asr #14 │ │ │ │ + subeq sp, pc, r0, lsr #24 │ │ │ │ andeq r2, r0, sp, lsr #1 │ │ │ │ - rsbeq lr, r1, r0, lsl sp │ │ │ │ - ldrdeq pc, [pc], #-108 @ │ │ │ │ - subeq sp, pc, r0, ror #23 │ │ │ │ + rsbeq lr, r1, r0, lsr #26 │ │ │ │ + subeq pc, pc, ip, ror #13 │ │ │ │ + strdeq sp, [pc], #-176 @ │ │ │ │ andeq r2, r0, r8, lsr #1 │ │ │ │ - subeq pc, pc, r4, ror r7 @ │ │ │ │ - ldrdeq lr, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - subeq sp, pc, r8, lsr #23 │ │ │ │ + subeq pc, pc, r4, lsl #15 │ │ │ │ + rsbeq lr, r1, ip, ror #25 │ │ │ │ + strheq sp, [pc], #-184 @ │ │ │ │ strheq r2, [r0], -sp │ │ │ │ - strheq lr, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - subeq pc, pc, ip, lsl #15 │ │ │ │ - subeq sp, pc, r0, lsl #23 │ │ │ │ + rsbeq lr, r1, r0, asr #25 │ │ │ │ + @ instruction: 0x004ff79c │ │ │ │ + @ instruction: 0x004fdb90 │ │ │ │ andeq r2, r0, r3, asr #1 │ │ │ │ - rsbeq lr, r1, r0, lsl #25 │ │ │ │ - subeq pc, pc, ip, ror #15 │ │ │ │ - subeq sp, pc, r0, asr fp @ │ │ │ │ + @ instruction: 0x0061ec90 │ │ │ │ + strdeq pc, [pc], #-124 @ │ │ │ │ + subeq sp, pc, r0, ror #22 │ │ │ │ andeq r2, r0, pc, asr #1 │ │ │ │ - rsbeq lr, r1, ip, asr #24 │ │ │ │ - subeq pc, pc, r0, ror r7 @ │ │ │ │ - subeq sp, pc, r8, lsl fp @ │ │ │ │ + rsbeq lr, r1, ip, asr ip │ │ │ │ + subeq pc, pc, r0, lsl #15 │ │ │ │ + subeq sp, pc, r8, lsr #22 │ │ │ │ andeq r2, r0, r9, asr #1 │ │ │ │ - subeq pc, pc, ip, asr #15 │ │ │ │ - rsbeq lr, r1, r4, lsl ip │ │ │ │ - subeq sp, pc, r0, ror #21 │ │ │ │ + ldrdeq pc, [pc], #-124 @ │ │ │ │ + rsbeq lr, r1, r4, lsr #24 │ │ │ │ + strdeq sp, [pc], #-160 @ │ │ │ │ ldrdeq r2, [r0], -pc @ │ │ │ │ - rsbeq lr, r1, r4, ror #23 │ │ │ │ - strheq sp, [pc], #-168 @ │ │ │ │ - subeq pc, pc, r4, lsl #16 │ │ │ │ + strdeq lr, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + subeq sp, pc, r8, asr #21 │ │ │ │ + subeq pc, pc, r4, lsl r8 @ │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b4ec │ │ │ │ ldr r1, [r8, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -337947,15 +337947,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r5, [sp, #70] @ 0x46 │ │ │ │ bl 1e2020 │ │ │ │ b 32a20c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32a408 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldrb r3, [r6, #2110] @ 0x83e │ │ │ │ @@ -338019,36 +338019,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4 │ │ │ │ bl 35c550 │ │ │ │ b 32a408 │ │ │ │ ldr r9, [pc, #-932] @ 32ab04 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #-944] @ 32ab08 │ │ │ │ ldr r2, [r6, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 580644 │ │ │ │ + bl 580654 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ cmp r0, #0 │ │ │ │ beq 329c1c │ │ │ │ ldr r3, [pc, #-984] @ 32ab0c │ │ │ │ ldr r2, [pc, #-984] @ 32ab10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #-1000] @ 32ab14 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r0, [fp, #1540] @ 0x604 │ │ │ │ b 329e84 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ bl 36296c │ │ │ │ b 32a230 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -338076,15 +338076,15 @@ │ │ │ │ strb r3, [lr, #3846] @ 0xf06 │ │ │ │ ldr r3, [r6, #2128] @ 0x850 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32af98 │ │ │ │ cmp r9, #1 │ │ │ │ movge r1, r9 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strb r3, [r2, #3844] @ 0xf04 │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3845] @ 0xf05 │ │ │ │ b 32a0b0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -338112,15 +338112,15 @@ │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ ldr r3, [r6, #2124] @ 0x84c │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b028 │ │ │ │ cmp r9, r2 │ │ │ │ movge r1, r9 │ │ │ │ movlt r1, r2 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ strb r3, [r2, #3812] @ 0xee4 │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r2, #3813] @ 0xee5 │ │ │ │ b 32a090 │ │ │ │ ldrb r2, [r0, #529] @ 0x211 │ │ │ │ @@ -338167,15 +338167,15 @@ │ │ │ │ ldr r3, [pc, #-1484] @ 32ab1c │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r7, #9472 @ 0x2500 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r8 │ │ │ │ bl 3548d0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -338189,53 +338189,53 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 322c00 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #1452] @ 0x5ac │ │ │ │ b 32a490 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7cc04c │ │ │ │ + bl 7cc05c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ b 32a3fc │ │ │ │ ldr r3, [pc, #-1612] @ 32ab20 │ │ │ │ ldr ip, [pc, #-1612] @ 32ab24 │ │ │ │ ldr r1, [pc, #-1612] @ 32ab28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1620] @ 32ab2c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [r6, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1652] @ 32ab30 │ │ │ │ add r0, r9, #944 @ 0x3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 1e2fa4 <__snprintf_chk@plt> │ │ │ │ b 32a810 │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ ldr r3, [pc, #-1684] @ 32ab34 │ │ │ │ ldr ip, [pc, #-1684] @ 32ab38 │ │ │ │ ldr r1, [pc, #-1684] @ 32ab3c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1692] @ 32ab40 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ cmp r1, #0 │ │ │ │ strb ip, [r4, #3776] @ 0xec0 │ │ │ │ strb ip, [r4, #3777] @ 0xec1 │ │ │ │ bne 32a110 │ │ │ │ b 32ace8 │ │ │ │ add r0, r7, #2096 @ 0x830 │ │ │ │ @@ -338274,15 +338274,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r7 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3548d0 │ │ │ │ add r3, r6, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -338297,15 +338297,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1952] @ 32ab58 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -338317,113 +338317,113 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2016] @ 32ab68 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #-2040] @ 32ab6c │ │ │ │ ldr ip, [pc, #-2040] @ 32ab70 │ │ │ │ ldr r1, [pc, #-2040] @ 32ab74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2048] @ 32ab78 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #-2072] @ 32ab7c │ │ │ │ ldr ip, [pc, #-2072] @ 32ab80 │ │ │ │ ldr r1, [pc, #-2072] @ 32ab84 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2080] @ 32ab88 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #-2104] @ 32ab8c │ │ │ │ ldr ip, [pc, #-2104] @ 32ab90 │ │ │ │ ldr r1, [pc, #-2104] @ 32ab94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2112] @ 32ab98 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r1, [pc, #-2136] @ 32ab9c │ │ │ │ ldr r3, [pc, #-2136] @ 32aba0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2144] @ 32aba4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2148] @ 32aba8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #-2168] @ 32abac │ │ │ │ ldr ip, [pc, #-2168] @ 32abb0 │ │ │ │ ldr r1, [pc, #-2168] @ 32abb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2176] @ 32abb8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #-2200] @ 32abbc │ │ │ │ ldr ip, [pc, #-2200] @ 32abc0 │ │ │ │ ldr r1, [pc, #-2200] @ 32abc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2208] @ 32abc8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldr r3, [pc, #-2232] @ 32abcc │ │ │ │ ldr ip, [pc, #-2232] @ 32abd0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2236] @ 32abd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2244] @ 32abd8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #-2272] @ 32abdc │ │ │ │ ldr r3, [pc, #-2272] @ 32abe0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #-2280] @ 32abe4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2284] @ 32abe8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 329c1c │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2312] @ 32abec │ │ │ │ ldr r1, [pc, #-2312] @ 32abf0 │ │ │ │ ldr r0, [pc, #-2312] @ 32abf4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338505,23 +338505,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 32b740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b59c │ │ │ │ ldr r3, [pc, #208] @ 32b744 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b56c │ │ │ │ ldr r3, [pc, #176] @ 32b738 │ │ │ │ @@ -338537,50 +338537,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 32b748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b56c │ │ │ │ ldr r0, [pc, #92] @ 32b74c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b56c │ │ │ │ ldr r0, [pc, #76] @ 32b750 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b59c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, sp, ip, asr #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, sp, ip, lsr #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq pc, sp, r0, asr lr @ │ │ │ │ andeq r2, r0, r8, asr #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, pc, r0, asr r7 @ │ │ │ │ + subeq pc, pc, r0, ror #14 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - @ instruction: 0x004ff690 │ │ │ │ - subeq pc, pc, r4, lsr #13 │ │ │ │ - subeq pc, pc, r8, ror #13 │ │ │ │ + subeq pc, pc, r0, lsr #13 │ │ │ │ + strheq pc, [pc], #-100 @ │ │ │ │ + strdeq pc, [pc], #-104 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 32bd90 │ │ │ │ ldr r1, [pc, #1572] @ 32bd94 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -338616,28 +338616,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b8fc │ │ │ │ mov r0, r4 │ │ │ │ bl 35cc24 │ │ │ │ ldr r2, [pc, #1420] @ 32bdac │ │ │ │ ldr r1, [pc, #1420] @ 32bdb0 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 32bdb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bd88 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r4 │ │ │ │ bl 35cbb8 │ │ │ │ @@ -338668,24 +338668,24 @@ │ │ │ │ beq 32bd68 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 32bdc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b954 │ │ │ │ ldr r3, [pc, #1220] @ 32bdc8 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 32bb18 │ │ │ │ ldr r3, [pc, #1208] @ 32bdcc │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -338760,23 +338760,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 32bdd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 32bd20 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 32b7c4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -338796,22 +338796,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 32bde0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp] │ │ │ │ b 32bba4 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 32bc84 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 32b7c4 │ │ │ │ ldr r3, [pc, #684] @ 32bdbc │ │ │ │ @@ -338829,56 +338829,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543330 │ │ │ │ + bl 543340 │ │ │ │ b 32b90c │ │ │ │ ldr r3, [pc, #600] @ 32bdbc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 32b7c4 │ │ │ │ ldr r1, [pc, #620] @ 32bde4 │ │ │ │ ldr r0, [pc, #620] @ 32bde8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b7c4 │ │ │ │ ldr r3, [pc, #540] @ 32bdbc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 32b7c4 │ │ │ │ ldr r1, [pc, #568] @ 32bdec │ │ │ │ ldr r0, [pc, #568] @ 32bdf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b7c4 │ │ │ │ bl 323f0c │ │ │ │ ldr r1, [pc, #532] @ 32bdf4 │ │ │ │ ldr r0, [pc, #532] @ 32bdf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b954 │ │ │ │ ldr r2, [pc, #500] @ 32bdfc │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 32b94c │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -338890,28 +338890,28 @@ │ │ │ │ beq 32bd04 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 32be00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32b94c │ │ │ │ ldr r0, [pc, #396] @ 32be04 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ba64 │ │ │ │ ldr r3, [pc, #304] @ 32bdbc │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 32be08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338927,95 +338927,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 32be0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp] │ │ │ │ b 32bb68 │ │ │ │ ldr r0, [pc, #260] @ 32be10 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32b94c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32bc8c │ │ │ │ ldr r3, [fp] │ │ │ │ b 32bb68 │ │ │ │ ldr r0, [pc, #216] @ 32be14 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32bd2c │ │ │ │ ldr r0, [pc, #196] @ 32be18 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp] │ │ │ │ b 32bba4 │ │ │ │ ldr r0, [pc, #172] @ 32be1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32b954 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ rsbeq pc, sp, r8, lsl #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, sp, r8, ror #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq lr, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - subeq sl, lr, r4, asr #2 │ │ │ │ - subeq r4, lr, r0, asr #32 │ │ │ │ - subeq sp, pc, r0, ror #26 │ │ │ │ - subeq pc, lr, ip, lsr r8 @ │ │ │ │ + rsbeq lr, r1, r8, lsl #18 │ │ │ │ + subeq sl, lr, r4, asr r1 │ │ │ │ + subeq r4, lr, r0, asr r0 │ │ │ │ + subeq sp, pc, r0, ror sp @ │ │ │ │ + subeq pc, lr, ip, asr #16 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r1, r0, r0, asr sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, pc, ip, lsr #17 │ │ │ │ + strheq pc, [pc], #-140 @ │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - rsbeq lr, r1, r7, ror #7 │ │ │ │ + strdeq lr, [r1], #-55 @ 0xffffffc9 @ │ │ │ │ @ instruction: 0x006dfa90 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subeq pc, pc, r0, asr #7 │ │ │ │ + ldrdeq pc, [pc], #-48 @ │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - @ instruction: 0x004ff494 │ │ │ │ - rsbeq lr, r1, r4, ror #10 │ │ │ │ - subeq pc, pc, r4, lsr #7 │ │ │ │ - rsbeq lr, r1, r8, lsr #10 │ │ │ │ - subeq pc, pc, r0, ror #8 │ │ │ │ - strdeq lr, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - subeq pc, pc, r0, asr r5 @ │ │ │ │ + subeq pc, pc, r4, lsr #9 │ │ │ │ + rsbeq lr, r1, r4, ror r5 │ │ │ │ + strheq pc, [pc], #-52 @ │ │ │ │ + rsbeq lr, r1, r8, lsr r5 │ │ │ │ + subeq pc, pc, r0, ror r4 @ │ │ │ │ + rsbeq lr, r1, ip, lsl #10 │ │ │ │ + subeq pc, pc, r0, ror #10 │ │ │ │ andeq r2, r0, r8, asr r7 │ │ │ │ - subeq pc, pc, r4, lsl r4 @ │ │ │ │ - ldrdeq pc, [pc], #-28 @ │ │ │ │ + subeq pc, pc, r4, lsr #8 │ │ │ │ + subeq pc, pc, ip, ror #3 │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ - subeq pc, pc, r8, lsl #3 │ │ │ │ - subeq pc, pc, ip, asr #7 │ │ │ │ - @ instruction: 0x004ff19c │ │ │ │ - subeq pc, pc, r0, lsl #5 │ │ │ │ - subeq pc, pc, r4, ror r4 @ │ │ │ │ + @ instruction: 0x004ff198 │ │ │ │ + ldrdeq pc, [pc], #-60 @ │ │ │ │ + subeq pc, pc, ip, lsr #3 │ │ │ │ + @ instruction: 0x004ff290 │ │ │ │ + subeq pc, pc, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 32c10c │ │ │ │ mov r5, r3 │ │ │ │ @@ -339055,15 +339055,15 @@ │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32bf30 │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 32c0e4 │ │ │ │ ldr r2, [pc, #540] @ 32c118 │ │ │ │ ldr r3, [pc, #528] @ 32c110 │ │ │ │ @@ -339122,22 +339122,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 32c134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32bf5c │ │ │ │ ldr r3, [pc, #292] @ 32c138 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bf78 │ │ │ │ ldr r3, [pc, #260] @ 32c12c │ │ │ │ @@ -339153,44 +339153,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 32c13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32bf78 │ │ │ │ ldr r0, [pc, #152] @ 32c140 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32bf5c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 32c144 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32bf78 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 32c148 │ │ │ │ ldr r1, [pc, #92] @ 32c14c │ │ │ │ ldr r0, [pc, #92] @ 32c150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -339205,22 +339205,22 @@ │ │ │ │ strdeq pc, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, pc, r0, lsr #4 │ │ │ │ + subeq pc, pc, r0, lsr r2 @ │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - subeq lr, pc, ip, asr #12 │ │ │ │ - strheq pc, [pc], #-20 @ │ │ │ │ - subeq lr, pc, ip, ror #12 │ │ │ │ - rsbeq sp, r1, ip, ror #31 │ │ │ │ - strheq ip, [pc], #-236 @ │ │ │ │ - subeq pc, pc, ip, lsl #3 │ │ │ │ + subeq lr, pc, ip, asr r6 @ │ │ │ │ + subeq pc, pc, r4, asr #3 │ │ │ │ + subeq lr, pc, ip, ror r6 @ │ │ │ │ + strdeq sp, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + subeq ip, pc, ip, asr #29 │ │ │ │ + @ instruction: 0x004ff19c │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 0032c158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -339233,34 +339233,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r7, [pc, #1392] @ 32c718 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr r3, [pc, #1368] @ 32c71c │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c4e4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 32c2cc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 32c48c │ │ │ │ bls 32c494 │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 32c214 │ │ │ │ @@ -339283,18 +339283,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 32c72c │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c2e0 │ │ │ │ ldr r1, [pc, #1192] @ 32c730 │ │ │ │ ldr r3, [pc, #1160] @ 32c714 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -339310,15 +339310,15 @@ │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3220ac │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c280 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -339349,15 +339349,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 32c474 │ │ │ │ add r3, r9, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [r8, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 32c6e8 │ │ │ │ ldr r6, [r8, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 32c6e8 │ │ │ │ @@ -339383,15 +339383,15 @@ │ │ │ │ ldrh r8, [r8, #226] @ 0xe2 │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -339467,24 +339467,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 32c744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c1d0 │ │ │ │ ldr r3, [pc, #464] @ 32c748 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c238 │ │ │ │ ldr r3, [pc, #432] @ 32c73c │ │ │ │ @@ -339501,34 +339501,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 32c74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c238 │ │ │ │ ldr r0, [pc, #344] @ 32c750 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c1d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 32c754 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c238 │ │ │ │ ldr r1, [pc, #304] @ 32c758 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32c420 │ │ │ │ ldr r1, [pc, #256] @ 32c73c │ │ │ │ @@ -339545,35 +339545,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 32c75c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 32c420 │ │ │ │ ldr r0, [pc, #160] @ 32c760 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 32c420 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 32c764 │ │ │ │ @@ -339586,34 +339586,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq pc, sp, ip, ror r2 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, sp, ip, asr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061de94 │ │ │ │ - subeq pc, pc, r8, asr #1 │ │ │ │ - subeq ip, pc, r8, ror #26 │ │ │ │ + rsbeq sp, r1, r4, lsr #29 │ │ │ │ + ldrdeq pc, [pc], #-8 @ │ │ │ │ + subeq ip, pc, r8, ror sp @ │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ rsbeq pc, sp, ip, ror #2 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ @ instruction: 0x00002cb4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, pc, r4, asr #26 │ │ │ │ + subeq lr, pc, r4, asr sp @ │ │ │ │ andeq r2, r0, r8, asr #2 │ │ │ │ - subeq lr, pc, ip, asr #15 │ │ │ │ - subeq lr, pc, r8, ror #25 │ │ │ │ - ldrdeq lr, [pc], #-120 @ │ │ │ │ + ldrdeq lr, [pc], #-124 @ │ │ │ │ + strdeq lr, [pc], #-200 @ │ │ │ │ + subeq lr, pc, r8, ror #15 │ │ │ │ andeq r3, r0, ip, lsr r2 │ │ │ │ - subeq lr, pc, ip, ror ip @ │ │ │ │ - @ instruction: 0x004fec9c │ │ │ │ - rsbeq sp, r1, r8, ror #19 │ │ │ │ - strheq ip, [pc], #-136 @ │ │ │ │ - ldrsheq pc, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + subeq lr, pc, ip, lsl #25 │ │ │ │ + subeq lr, pc, ip, lsr #25 │ │ │ │ + strdeq sp, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + subeq ip, pc, r8, asr #17 │ │ │ │ + subseq pc, sl, r4, lsl #22 │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 32cb64 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -339624,15 +339624,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -339682,24 +339682,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 32ca6c │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 32c96c │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldrb r3, [r9, #229] @ 0xe5 │ │ │ │ tst r3, #7 │ │ │ │ bne 32c93c │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 1e154c │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -339733,15 +339733,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 343ff4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ca18 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 32c8b0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ ldr r3, [pc, #512] @ 32cb78 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 1e18dc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339766,23 +339766,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32cb88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c8b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -339823,15 +339823,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -339839,48 +339839,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 32cb90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c890 │ │ │ │ ldr r0, [pc, #112] @ 32cb94 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c890 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 32cb98 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32c8b0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sp, r4, ror #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, sp, ip, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq lr, [sp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r8, asr #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, pc, r4, lsr #7 │ │ │ │ + strheq lr, [pc], #-52 @ │ │ │ │ @ instruction: 0x000032bc │ │ │ │ - subeq lr, pc, r8, lsl #17 │ │ │ │ - strheq lr, [pc], #-140 @ │ │ │ │ - @ instruction: 0x004fe298 │ │ │ │ + @ instruction: 0x004fe898 │ │ │ │ + subeq lr, pc, ip, asr #17 │ │ │ │ + subeq lr, pc, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 32cde4 │ │ │ │ ldr r3, [pc, #560] @ 32cde8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -339910,15 +339910,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr r1, [pc, #436] @ 32cdf0 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 32cd3c │ │ │ │ cmp r9, #0 │ │ │ │ @@ -339928,31 +339928,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 1e39b8 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 32cdf4 │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ ldr r2, [pc, #308] @ 32cdf8 │ │ │ │ ldr r3, [pc, #288] @ 32cde8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -340001,44 +340001,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 32ce0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32cc4c │ │ │ │ ldr r0, [pc, #60] @ 32ce10 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32cc4c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sp, r0, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq lr, [sp], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ rsbeq lr, sp, r0, lsr r7 │ │ │ │ rsbeq lr, sp, r8, ror #13 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, pc, r0, lsl #13 │ │ │ │ - subeq lr, pc, r8, lsr #13 │ │ │ │ + @ instruction: 0x004fe690 │ │ │ │ + strheq lr, [pc], #-104 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -340121,42 +340121,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 32d080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -340174,27 +340174,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 1e2020 │ │ │ │ b 32d06c │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 1e2020 │ │ │ │ mov r0, #0 │ │ │ │ b 32cfec │ │ │ │ bl 1e40c4 │ │ │ │ - rsbeq sp, r1, r8, ror r1 │ │ │ │ - subeq r8, lr, r4, asr #19 │ │ │ │ - subeq r2, lr, r4, asr #17 │ │ │ │ + rsbeq sp, r1, r8, lsl #3 │ │ │ │ + ldrdeq r8, [lr], #-148 @ 0xffffff6c │ │ │ │ + ldrdeq r2, [lr], #-132 @ 0xffffff7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -340364,29 +340364,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 32d534 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -340396,15 +340396,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 32d110 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -340466,15 +340466,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 1e2020 │ │ │ │ b 32d118 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 1e2020 │ │ │ │ @@ -340485,20 +340485,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 32d540 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 32d544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq sp, r1, r8 │ │ │ │ - subeq r8, lr, ip, asr #16 │ │ │ │ - strdeq r2, [lr], #-72 @ 0xffffffb8 │ │ │ │ - rsbeq ip, r1, r8, asr #23 │ │ │ │ - @ instruction: 0x004fba9c │ │ │ │ - subeq fp, pc, r8, lsr #21 │ │ │ │ + rsbeq sp, r1, r8, lsl r0 │ │ │ │ + subeq r8, lr, ip, asr r8 │ │ │ │ + subeq r2, lr, r8, lsl #10 │ │ │ │ + ldrdeq ip, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + subeq fp, pc, ip, lsr #21 │ │ │ │ + strheq fp, [pc], #-168 @ │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 32db74 │ │ │ │ @@ -340651,15 +340651,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d880 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ b 32d594 │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d830 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -340746,21 +340746,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d880 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ b 32d594 │ │ │ │ ldr r1, [pc, #556] @ 32db94 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32d5f0 │ │ │ │ ldr r1, [pc, #528] @ 32db8c │ │ │ │ @@ -340778,35 +340778,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 32db9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32d5f0 │ │ │ │ mov r3, #0 │ │ │ │ b 32d6c8 │ │ │ │ ldr r1, [pc, #416] @ 32dba0 │ │ │ │ ldr r0, [pc, #416] @ 32dba4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32d8a8 │ │ │ │ ldr r2, [pc, #392] @ 32dba8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d8a0 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -340819,29 +340819,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 32dbac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32d8a0 │ │ │ │ ldr r0, [pc, #288] @ 32dbb0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32d5f0 │ │ │ │ ldr r3, [pc, #264] @ 32dbb4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d6f8 │ │ │ │ ldr r3, [pc, #204] @ 32db8c │ │ │ │ @@ -340856,65 +340856,65 @@ │ │ │ │ beq 32db48 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 32dbb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 32d6f8 │ │ │ │ ldr r0, [pc, #132] @ 32dbbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4] │ │ │ │ b 32d8a0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 32dbc0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 32d6f8 │ │ │ │ bl 1e40c4 │ │ │ │ rsbeq sp, sp, r8, lsl #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, sp, r8, ror #28 │ │ │ │ rsbeq sp, sp, r4, asr lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r4, r0, r6 │ │ │ │ @ instruction: 0x000031b4 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, pc, r8, asr #21 │ │ │ │ - ldrdeq ip, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq sp, [pc], #-176 @ │ │ │ │ + ldrdeq sp, [pc], #-168 @ │ │ │ │ + rsbeq ip, r1, ip, ror #13 │ │ │ │ + subeq sp, pc, r0, lsl #24 │ │ │ │ andeq r3, r0, r8, lsl r9 │ │ │ │ - strdeq sp, [pc], #-172 @ │ │ │ │ - subeq sp, pc, r4, asr sl @ │ │ │ │ + subeq sp, pc, ip, lsl #22 │ │ │ │ + subeq sp, pc, r4, ror #20 │ │ │ │ andeq r3, r0, r8, asr #24 │ │ │ │ - subeq sp, pc, ip, ror #19 │ │ │ │ - subeq sp, pc, r8, lsl #21 │ │ │ │ - strdeq sp, [pc], #-148 @ │ │ │ │ + strdeq sp, [pc], #-156 @ │ │ │ │ + @ instruction: 0x004fda98 │ │ │ │ + subeq sp, pc, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -341034,41 +341034,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 32de24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32dd5c │ │ │ │ ldr r0, [pc, #60] @ 32de28 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32dd5c │ │ │ │ rsbeq sp, sp, r4, lsl #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq sp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ rsbeq sp, sp, ip, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, r8, asr #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, pc, r8, ror #16 │ │ │ │ - @ instruction: 0x004fd898 │ │ │ │ + subeq sp, pc, r8, ror r8 @ │ │ │ │ + subeq sp, pc, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -341091,15 +341091,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 32e73c │ │ │ │ @@ -341144,15 +341144,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32dff8 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -341211,24 +341211,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 32e74c │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #1728] @ 32e750 │ │ │ │ ldr r1, [pc, #1728] @ 32e754 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 441220 │ │ │ │ mov r3, #3 │ │ │ │ @@ -341238,15 +341238,15 @@ │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 32dfb4 │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 32e244 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e3034 │ │ │ │ b 32dfb4 │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -341366,15 +341366,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -341383,15 +341383,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 32e764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32dee0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 32e478 │ │ │ │ ldr r9, [pc, #1044] @ 32e768 │ │ │ │ b 32e0d0 │ │ │ │ @@ -341437,40 +341437,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 32e770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e34c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 32e774 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32dee0 │ │ │ │ ldr r1, [pc, #748] @ 32e76c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32e34c │ │ │ │ @@ -341490,25 +341490,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 32e778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e34c │ │ │ │ ldr r3, [pc, #612] @ 32e77c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e364 │ │ │ │ @@ -341525,25 +341525,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 32e780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e364 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32e364 │ │ │ │ ldr r1, [pc, #456] @ 32e77c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -341565,25 +341565,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 32e784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e364 │ │ │ │ ldr r3, [pc, #324] @ 32e788 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e38c │ │ │ │ @@ -341600,81 +341600,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 32e78c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e38c │ │ │ │ ldr r0, [pc, #192] @ 32e790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e34c │ │ │ │ ldr r0, [pc, #180] @ 32e794 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e364 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 32e798 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e38c │ │ │ │ ldr r0, [pc, #136] @ 32e79c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e34c │ │ │ │ ldr r0, [pc, #124] @ 32e7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e364 │ │ │ │ bl 1e40c4 │ │ │ │ @ instruction: 0x006dd59c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, sp, r4, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sp, sp, r8, lsr r4 │ │ │ │ - rsbeq ip, r1, r8, ror r0 │ │ │ │ - subeq r7, lr, r4, asr #17 │ │ │ │ - subeq r1, lr, r4, asr #15 │ │ │ │ - subeq fp, sp, r0, asr fp │ │ │ │ - subseq r7, r5, ip, asr r6 │ │ │ │ + rsbeq ip, r1, r8, lsl #1 │ │ │ │ + ldrdeq r7, [lr], #-132 @ 0xffffff7c │ │ │ │ + ldrdeq r1, [lr], #-116 @ 0xffffff8c │ │ │ │ + subeq fp, sp, r0, ror #22 │ │ │ │ + subseq r7, r5, ip, ror #12 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, pc, r8, lsl #7 │ │ │ │ + @ instruction: 0x004fd398 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r8, lsr #25 │ │ │ │ - subeq sp, pc, r8, lsl #7 │ │ │ │ - strheq sp, [pc], #-40 @ │ │ │ │ - strheq sp, [pc], #-36 @ │ │ │ │ + @ instruction: 0x004fd398 │ │ │ │ + subeq sp, pc, r8, asr #5 │ │ │ │ + subeq sp, pc, r4, asr #5 │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ - ldrdeq sp, [pc], #-16 @ │ │ │ │ - subeq sp, pc, r0, lsr r1 @ │ │ │ │ + subeq sp, pc, r0, ror #3 │ │ │ │ + subeq sp, pc, r0, asr #2 │ │ │ │ andeq r1, r0, r0, asr #18 │ │ │ │ - subeq sp, pc, r8, lsr #3 │ │ │ │ - subeq sp, pc, r8, asr #2 │ │ │ │ - strheq sp, [pc], #-0 @ │ │ │ │ - strheq sp, [pc], #-20 @ │ │ │ │ - subeq sp, pc, r4, lsl #2 │ │ │ │ - subeq sp, pc, r4, ror r0 @ │ │ │ │ + strheq sp, [pc], #-24 @ │ │ │ │ + subeq sp, pc, r8, asr r1 @ │ │ │ │ + subeq sp, pc, r0, asr #1 │ │ │ │ + subeq sp, pc, r4, asr #3 │ │ │ │ + subeq sp, pc, r4, lsl r1 @ │ │ │ │ + subeq sp, pc, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 32f780 │ │ │ │ ldr r1, [pc, #4036] @ 32f784 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341706,28 +341706,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ea4c │ │ │ │ mov r0, r5 │ │ │ │ bl 35cc24 │ │ │ │ ldr r2, [pc, #3900] @ 32f79c │ │ │ │ ldr r1, [pc, #3900] @ 32f7a0 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 32f7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331fe4 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35cbb8 │ │ │ │ @@ -341744,15 +341744,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -341836,29 +341836,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 32e8b0 │ │ │ │ ldr r3, [pc, #3424] @ 32f7c0 │ │ │ │ ldr r2, [pc, #3424] @ 32f7c4 │ │ │ │ ldr r1, [pc, #3424] @ 32f7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 32fbac │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -341888,15 +341888,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 32fd28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32fe5c │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 32fc1c │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 32ebc4 │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -341915,29 +341915,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 32ed88 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 32f7d0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -342012,43 +342012,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #2696] @ 32f7d8 │ │ │ │ ldr r3, [pc, #2608] @ 32f784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 330560 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e06b0 │ │ │ │ + b 7e06c0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32fef0 │ │ │ │ ldr r2, [pc, #2636] @ 32f7dc │ │ │ │ ldr r3, [pc, #2544] @ 32f784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342082,27 +342082,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 32f7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e818 │ │ │ │ ldr r3, [pc, #2440] @ 32f7e8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 32e9cc │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -342123,15 +342123,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e9a0 │ │ │ │ ldr r3, [pc, #2712] @ 32f96c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342142,15 +342142,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 32f7f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e994 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 32ed88 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -342216,30 +342216,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 32f804 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 32ed88 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 1e2020 │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 32ff78 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 1e2020 │ │ │ │ b 32ed88 │ │ │ │ @@ -342411,25 +342411,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 32f838 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f274 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330654 │ │ │ │ ldr r3, [pc, #1508] @ 32f96c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -342483,25 +342483,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 32f84c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ed88 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e2020 │ │ │ │ @@ -342546,24 +342546,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 32f858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ed88 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e2020 │ │ │ │ b 32f4f8 │ │ │ │ mov r2, #2 │ │ │ │ @@ -342602,23 +342602,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 32f860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ed88 │ │ │ │ ldr r3, [pc, #500] @ 32f864 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 32ed88 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -342643,21 +342643,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 32f86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ed88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 32ed88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 32f870 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -342686,135 +342686,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 32ed88 │ │ │ │ rsbeq ip, sp, r8, lsr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, sp, r8, lsl ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq fp, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - subeq r7, lr, r4, lsl #2 │ │ │ │ - subeq r1, lr, r0 │ │ │ │ - subeq sl, pc, r0, lsr #26 │ │ │ │ - strdeq ip, [lr], #-124 @ 0xffffff84 │ │ │ │ + rsbeq fp, r1, r8, asr #17 │ │ │ │ + subeq r7, lr, r4, lsl r1 │ │ │ │ + subeq r1, lr, r0, lsl r0 │ │ │ │ + subeq sl, pc, r0, lsr sp @ │ │ │ │ + subeq ip, lr, ip, lsl #16 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbeq fp, r1, r0, lsr #16 │ │ │ │ - subeq r7, lr, r0, ror r0 │ │ │ │ - subeq r0, lr, r0, ror pc │ │ │ │ + rsbeq fp, r1, r0, lsr r8 │ │ │ │ + subeq r7, lr, r0, lsl #1 │ │ │ │ + subeq r0, lr, r0, lsl #31 │ │ │ │ strdeq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq fp, r1, r0, asr #13 │ │ │ │ - subeq lr, pc, r0, lsl #30 │ │ │ │ - rsbeq fp, r1, r8, ror r6 │ │ │ │ - subeq r6, lr, r4, asr #29 │ │ │ │ - subeq r0, lr, r4, asr #27 │ │ │ │ + ldrdeq fp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + subeq lr, pc, r0, lsl pc @ │ │ │ │ + rsbeq fp, r1, r8, lsl #13 │ │ │ │ + ldrdeq r6, [lr], #-228 @ 0xffffff1c │ │ │ │ + ldrdeq r0, [lr], #-212 @ 0xffffff2c │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ rsbeq ip, sp, r4, lsl r8 │ │ │ │ - strheq fp, [r1], #-12 @ │ │ │ │ + rsbeq fp, r1, ip, asr #1 │ │ │ │ rsbeq ip, sp, r4, lsr #13 │ │ │ │ rsbeq ip, sp, r4, ror #12 │ │ │ │ andeq r3, r0, r4, lsl #27 │ │ │ │ - subeq ip, pc, ip, lsr #21 │ │ │ │ - ldrdeq sl, [r1], #-234 @ 0xffffff16 @ │ │ │ │ - rsbeq fp, r1, r8, lsr r2 │ │ │ │ - subeq ip, pc, ip, ror ip @ │ │ │ │ - rsbeq fp, r1, r4, ror #3 │ │ │ │ - subeq ip, pc, ip, lsl fp @ │ │ │ │ + strheq ip, [pc], #-172 @ │ │ │ │ + rsbeq sl, r1, sl, ror #29 │ │ │ │ + rsbeq fp, r1, r8, asr #4 │ │ │ │ + subeq ip, pc, ip, lsl #25 │ │ │ │ + strdeq fp, [r1], #-20 @ 0xffffffec @ │ │ │ │ + subeq ip, pc, ip, lsr #22 │ │ │ │ strdeq ip, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq fp, [r1], #-12 @ │ │ │ │ - subeq lr, pc, r4, lsl r8 @ │ │ │ │ + rsbeq fp, r1, ip, asr #1 │ │ │ │ + subeq lr, pc, r4, lsr #16 │ │ │ │ rsbeq ip, sp, r4, lsr r3 │ │ │ │ - strdeq sl, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - subeq lr, pc, r4, asr #12 │ │ │ │ + rsbeq fp, r1, r8 │ │ │ │ + subeq lr, pc, r4, asr r6 @ │ │ │ │ ldrdeq ip, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x0061af9c │ │ │ │ - subeq lr, pc, r0, ror #7 │ │ │ │ + rsbeq sl, r1, ip, lsr #31 │ │ │ │ + strdeq lr, [pc], #-48 @ │ │ │ │ rsbeq ip, sp, ip, ror r2 │ │ │ │ - rsbeq sl, r1, r0, asr #30 │ │ │ │ - subeq lr, pc, r8, lsl #9 │ │ │ │ + rsbeq sl, r1, r0, asr pc │ │ │ │ + @ instruction: 0x004fe498 │ │ │ │ andeq r1, r0, r0, asr #6 │ │ │ │ rsbeq ip, sp, r8, ror r1 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - subeq ip, pc, r0, lsl #19 │ │ │ │ + @ instruction: 0x004fc990 │ │ │ │ rsbeq ip, sp, r4, asr r0 │ │ │ │ - rsbeq sl, r1, r8, lsl sp │ │ │ │ - subeq sp, pc, r8, asr #30 │ │ │ │ + rsbeq sl, r1, r8, lsr #26 │ │ │ │ + subeq sp, pc, r8, asr pc @ │ │ │ │ andeq r4, r0, r4, ror r6 │ │ │ │ - strdeq sp, [pc], #-200 @ │ │ │ │ - rsbeq sl, r1, r4, lsl #18 │ │ │ │ + subeq sp, pc, r8, lsl #26 │ │ │ │ + rsbeq sl, r1, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, lsl #15 │ │ │ │ - subeq sp, pc, ip, asr #19 │ │ │ │ + ldrdeq sp, [pc], #-156 @ │ │ │ │ andeq r4, r0, r4, lsl #13 │ │ │ │ - subeq sp, pc, r0, ror #16 │ │ │ │ + subeq sp, pc, r0, ror r8 @ │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ - ldrdeq sp, [pc], #-108 @ │ │ │ │ - strheq sl, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, r1, r4, lsl r4 │ │ │ │ + subeq sp, pc, ip, ror #13 │ │ │ │ + rsbeq sl, r1, r4, asr #13 │ │ │ │ + rsbeq sl, r1, r4, lsr #8 │ │ │ │ andeq r2, r0, r4, ror #1 │ │ │ │ - subeq sp, pc, ip, lsl r5 @ │ │ │ │ + subeq sp, pc, ip, lsr #10 │ │ │ │ ldrdeq fp, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - @ instruction: 0x0061a598 │ │ │ │ - subeq sp, pc, r0, lsr r2 @ │ │ │ │ + rsbeq sl, r1, r8, lsr #11 │ │ │ │ + subeq sp, pc, r0, asr #4 │ │ │ │ rsbeq fp, sp, r8, ror r8 │ │ │ │ - rsbeq sl, r1, ip, lsr r5 │ │ │ │ - subeq sp, pc, r0, lsl #17 │ │ │ │ + rsbeq sl, r1, ip, asr #10 │ │ │ │ + @ instruction: 0x004fd890 │ │ │ │ rsbeq fp, sp, r0, lsr #16 │ │ │ │ - rsbeq sl, r1, r4, ror #9 │ │ │ │ - subeq sp, pc, r8, asr #28 │ │ │ │ + strdeq sl, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + subeq sp, pc, r8, asr lr @ │ │ │ │ strheq fp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x004fbc94 │ │ │ │ + subeq fp, pc, r4, lsr #25 │ │ │ │ rsbeq fp, sp, r4, lsl #14 │ │ │ │ - rsbeq sl, r1, ip, lsl #7 │ │ │ │ - @ instruction: 0x004fdf94 │ │ │ │ + @ instruction: 0x0061a39c │ │ │ │ + subeq sp, pc, r4, lsr #31 │ │ │ │ rsbeq fp, sp, r8, asr r6 │ │ │ │ - rsbeq sl, r1, ip, lsl r3 │ │ │ │ - subeq ip, pc, r8, lsl #29 │ │ │ │ + rsbeq sl, r1, ip, lsr #6 │ │ │ │ + @ instruction: 0x004fce98 │ │ │ │ andeq r1, r0, ip, lsl #27 │ │ │ │ - subeq lr, pc, ip, ror #4 │ │ │ │ + subeq lr, pc, ip, ror r2 @ │ │ │ │ andeq r2, r0, r4, lsr #26 │ │ │ │ - @ instruction: 0x004fde9c │ │ │ │ + subeq sp, pc, ip, lsr #29 │ │ │ │ andeq r1, r0, r0, asr sl │ │ │ │ - subeq fp, pc, r0, lsr r2 @ │ │ │ │ + subeq fp, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r4, ror #7 │ │ │ │ - subeq fp, pc, r4, ror sl @ │ │ │ │ + subeq fp, pc, r4, lsl #21 │ │ │ │ andeq r3, r0, r4, ror #4 │ │ │ │ - strdeq fp, [pc], #-132 @ │ │ │ │ - rsbeq r9, r1, ip, lsr #30 │ │ │ │ - subeq r9, pc, ip, asr #7 │ │ │ │ - subeq sl, lr, r4, lsr #29 │ │ │ │ + subeq fp, pc, r4, lsl #18 │ │ │ │ + rsbeq r9, r1, ip, lsr pc │ │ │ │ + ldrdeq r9, [pc], #-60 @ │ │ │ │ + strheq sl, [lr], #-228 @ 0xffffff1c │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbeq r9, r1, r4, ror #29 │ │ │ │ - subeq r5, lr, r0, lsr r7 │ │ │ │ - subeq pc, sp, ip, lsr #12 │ │ │ │ + strdeq r9, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + subeq r5, lr, r0, asr #14 │ │ │ │ + subeq pc, sp, ip, lsr r6 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ strheq sl, [sp], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r9, r1, r0, asr fp │ │ │ │ - subeq sp, pc, r0, lsr r9 @ │ │ │ │ + rsbeq r9, r1, r0, ror #22 │ │ │ │ + subeq sp, pc, r0, asr #18 │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ - @ instruction: 0x004fb890 │ │ │ │ + subeq fp, pc, r0, lsr #17 │ │ │ │ andeq r4, r0, r0, lsr #3 │ │ │ │ andeq r4, r0, ip, asr r1 │ │ │ │ @ instruction: 0x00003eb0 │ │ │ │ - subeq fp, pc, r4, lsl r7 @ │ │ │ │ - rsbeq r9, r1, r4, asr #19 │ │ │ │ - subeq fp, pc, r0, asr #10 │ │ │ │ + subeq fp, pc, r4, lsr #14 │ │ │ │ + ldrdeq r9, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + subeq fp, pc, r0, asr r5 @ │ │ │ │ andeq r2, r0, r8, ror #31 │ │ │ │ andeq r3, r0, ip, lsr #20 │ │ │ │ andeq r3, r0, r4, asr #17 │ │ │ │ - ldrdeq ip, [pc], #-128 @ │ │ │ │ + subeq ip, pc, r0, ror #17 │ │ │ │ andeq r2, r0, ip, lsl #10 │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ - rsbeq r9, r1, r8, ror #16 │ │ │ │ - subeq fp, pc, ip, lsl #10 │ │ │ │ + rsbeq r9, r1, r8, ror r8 │ │ │ │ + subeq fp, pc, ip, lsl r5 @ │ │ │ │ andeq r3, r0, ip, lsl #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subeq ip, pc, r8, ror pc @ │ │ │ │ + subeq ip, pc, r8, lsl #31 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e2020 │ │ │ │ b 32f758 │ │ │ │ @@ -342892,15 +342892,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 32f87c │ │ │ │ add r0, pc, r0 │ │ │ │ b 32f474 │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 32fd70 │ │ │ │ @@ -342976,17 +342976,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 7e06b0 │ │ │ │ + bl 7e06c0 │ │ │ │ b 32eb28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32f21c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 331024 │ │ │ │ ldr r2, [pc, #-928] @ 32f8a4 │ │ │ │ @@ -343015,15 +343015,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 32f8a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e818 │ │ │ │ cmp r0, #0 │ │ │ │ bne 330d18 │ │ │ │ ldr r3, [pc, #-864] @ 32f96c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -343060,15 +343060,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 32f8b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fcdc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330dac │ │ │ │ ldr r3, [pc, #-1048] @ 32f96c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -343110,24 +343110,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 32f8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ecb0 │ │ │ │ ldr r3, [pc, #-1432] @ 32f8cc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32eb10 │ │ │ │ @@ -343146,24 +343146,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 32f8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 32eb10 │ │ │ │ ldr r3, [pc, #-1572] @ 32f8d4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343180,29 +343180,29 @@ │ │ │ │ beq 330c14 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 32f8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ed88 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 32f07c │ │ │ │ ldr r2, [pc, #-1728] @ 32f8dc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -343219,24 +343219,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 32f8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ee94 │ │ │ │ ldr r2, [pc, #-1848] @ 32f8e4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -343252,37 +343252,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 32f8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32eee8 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3310a0 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3300c4 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543330 │ │ │ │ + bl 543340 │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 3300e4 │ │ │ │ @@ -343340,15 +343340,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 32f8f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 32f8f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3301ec │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35cbb8 │ │ │ │ @@ -343359,15 +343359,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 330230 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331d5c │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -343448,18 +343448,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 331b8c │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2680] @ 32f910 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2692] @ 32f914 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 3303bc │ │ │ │ @@ -343586,15 +343586,15 @@ │ │ │ │ ldr r1, [pc, #-3180] @ 32f920 │ │ │ │ ldr r0, [pc, #-3180] @ 32f924 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330528 │ │ │ │ ldr r3, [pc, #-3208] @ 32f928 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32f1ec │ │ │ │ @@ -343612,23 +343612,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3324] @ 32f92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f1ec │ │ │ │ ldr r3, [pc, #-3336] @ 32f930 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3296] @ 32f96c │ │ │ │ @@ -343664,15 +343664,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3500] @ 32f93c │ │ │ │ add r0, pc, r0 │ │ │ │ b 32f354 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33150c │ │ │ │ @@ -343684,15 +343684,15 @@ │ │ │ │ beq 32f2b8 │ │ │ │ ldr r1, [pc, #-3544] @ 32f940 │ │ │ │ ldr r0, [pc, #-3544] @ 32f944 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f2b8 │ │ │ │ ldr r3, [pc, #-3568] @ 32f948 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3552] @ 32f96c │ │ │ │ @@ -343727,24 +343727,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3748] @ 32f954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f9bc │ │ │ │ ldr r3, [pc, #-3760] @ 32f958 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3760] @ 32f96c │ │ │ │ @@ -343771,15 +343771,15 @@ │ │ │ │ beq 32f248 │ │ │ │ ldr r1, [pc, #-3860] @ 32f960 │ │ │ │ ldr r0, [pc, #-3860] @ 32f964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f248 │ │ │ │ ldr r3, [pc, #-3884] @ 32f968 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3900] @ 32f96c │ │ │ │ @@ -343799,25 +343799,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4012] @ 32f970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e9e4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32efe8 │ │ │ │ ldr r3, [pc, #-4044] @ 32f974 │ │ │ │ @@ -343828,21 +343828,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 331934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32efe8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f164 │ │ │ │ ldr r3, [pc, #3988] @ 331938 │ │ │ │ @@ -343853,21 +343853,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 33193c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f164 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f38c │ │ │ │ ldr r3, [pc, #3888] @ 331938 │ │ │ │ @@ -343878,21 +343878,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 331940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f38c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f0ac │ │ │ │ ldr r3, [pc, #3788] @ 331938 │ │ │ │ @@ -343903,21 +343903,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 331944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f0ac │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32fb68 │ │ │ │ ldr r3, [pc, #3688] @ 331938 │ │ │ │ @@ -343928,21 +343928,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 331948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fb68 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f108 │ │ │ │ ldr r3, [pc, #3588] @ 331938 │ │ │ │ @@ -343953,21 +343953,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 33194c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f108 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32fbc0 │ │ │ │ ldr r3, [pc, #3488] @ 331938 │ │ │ │ @@ -343979,32 +343979,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 331950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fbc0 │ │ │ │ ldr r0, [pc, #3428] @ 331954 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32ecb0 │ │ │ │ ldr r0, [pc, #3412] @ 331958 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 32eb10 │ │ │ │ ldr r2, [pc, #3392] @ 33195c │ │ │ │ ldr r3, [pc, #3704] @ 331a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -344016,15 +344016,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 331964 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 331ac0 │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -344043,34 +344043,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 331968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fd3c │ │ │ │ ldr r1, [pc, #3188] @ 33196c │ │ │ │ ldr r0, [pc, #3188] @ 331970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fcdc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 331974 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 331ac0 │ │ │ │ @@ -344090,24 +344090,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 331978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fcd0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 33197c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 331ac0 │ │ │ │ @@ -344126,39 +344126,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 331980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fd88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 32f07c │ │ │ │ ldr r0, [pc, #2880] @ 331984 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32eee8 │ │ │ │ ldr r0, [pc, #2856] @ 331988 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ee94 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 33198c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -344177,21 +344177,21 @@ │ │ │ │ beq 331cf0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 331990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fb0c │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 331e58 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 32f21c │ │ │ │ @@ -344217,21 +344217,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 331998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #2544] @ 33199c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -344251,21 +344251,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 3319a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f08 │ │ │ │ ldr r3, [pc, #2424] @ 3319a4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fc3c │ │ │ │ @@ -344282,21 +344282,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 3319a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fc3c │ │ │ │ ldr r2, [pc, #2308] @ 3319ac │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33009c │ │ │ │ @@ -344313,21 +344313,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 3319b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33009c │ │ │ │ ldr r3, [pc, #2192] @ 3319b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3304fc │ │ │ │ @@ -344345,21 +344345,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 3319b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3304fc │ │ │ │ ldr r3, [pc, #2072] @ 3319bc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fc88 │ │ │ │ @@ -344375,30 +344375,30 @@ │ │ │ │ beq 331d4c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 3319c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fc88 │ │ │ │ ldr r0, [pc, #1960] @ 3319c4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f1ec │ │ │ │ ldr r0, [pc, #1944] @ 3319c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f108 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #1920] @ 3319cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344417,25 +344417,25 @@ │ │ │ │ beq 331ef4 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3319d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #1780] @ 3319d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -344455,24 +344455,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 3319d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r1, [pc, #1652] @ 3319dc │ │ │ │ ldr r2, [pc, #1836] @ 331a98 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -344480,27 +344480,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 330560 │ │ │ │ ldr r0, [pc, #1620] @ 3319e0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #1600] @ 3319e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f0ac │ │ │ │ ldr r0, [pc, #1588] @ 3319e8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32e9e4 │ │ │ │ ldr r2, [pc, #1556] @ 3319ec │ │ │ │ ldr r3, [pc, #1724] @ 331a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344510,46 +344510,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 3319f0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #1496] @ 3319f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f164 │ │ │ │ ldr r0, [pc, #1484] @ 3319f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fb68 │ │ │ │ ldr r0, [pc, #1472] @ 3319fc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f9bc │ │ │ │ ldr r0, [pc, #1452] @ 331a00 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f274 │ │ │ │ ldr r0, [pc, #1428] @ 331a04 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f274 │ │ │ │ ldr r0, [pc, #1404] @ 331a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32f38c │ │ │ │ ldr r2, [pc, #1392] @ 331a0c │ │ │ │ ldr r3, [pc, #1528] @ 331a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344559,15 +344559,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 331a10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 331390 │ │ │ │ ldr r0, [pc, #1344] @ 331a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32efe8 │ │ │ │ ldr r2, [pc, #1332] @ 331a18 │ │ │ │ ldr r3, [pc, #1456] @ 331a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344598,30 +344598,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 331a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330704 │ │ │ │ ldr r1, [pc, #1168] @ 331a28 │ │ │ │ ldr r0, [pc, #1168] @ 331a2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330528 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 331a30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 331ac0 │ │ │ │ @@ -344640,22 +344640,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 331a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330578 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 331a20 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 331ac0 │ │ │ │ @@ -344674,27 +344674,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 331a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330860 │ │ │ │ ldr r0, [pc, #884] @ 331a3c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fbc0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 331a40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 331ac0 │ │ │ │ @@ -344713,22 +344713,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 331a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33051c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #724] @ 331a48 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344747,22 +344747,22 @@ │ │ │ │ beq 331ed0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 331a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2020 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -344795,22 +344795,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 331a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #412] @ 331a58 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344830,140 +344830,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 331a5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ - subeq ip, pc, r8, lsl #28 │ │ │ │ + subeq ip, pc, r8, lsl lr @ │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004fcb9c │ │ │ │ - strdeq ip, [pc], #-120 @ │ │ │ │ - ldrdeq ip, [pc], #-184 @ │ │ │ │ - subeq ip, pc, ip, ror #16 │ │ │ │ - subeq ip, pc, r8, lsl #18 │ │ │ │ - subeq ip, pc, r8, lsr #27 │ │ │ │ - subeq sp, pc, r8, lsl #10 │ │ │ │ - strheq sp, [pc], #-20 @ │ │ │ │ + subeq ip, pc, ip, lsr #23 │ │ │ │ + subeq ip, pc, r8, lsl #16 │ │ │ │ + subeq ip, pc, r8, ror #23 │ │ │ │ + subeq ip, pc, ip, ror r8 @ │ │ │ │ + subeq ip, pc, r8, lsl r9 @ │ │ │ │ + strheq ip, [pc], #-216 @ │ │ │ │ + subeq sp, pc, r8, lsl r5 @ │ │ │ │ + subeq sp, pc, r4, asr #3 │ │ │ │ ldrdeq sl, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - subeq sl, pc, r4, lsr #11 │ │ │ │ + strheq sl, [pc], #-84 @ │ │ │ │ andeq r3, r0, r8, asr #6 │ │ │ │ - subeq ip, pc, r0, lsl pc @ │ │ │ │ - rsbeq r9, r1, r4, ror #7 │ │ │ │ - subeq sp, pc, ip, lsr #6 │ │ │ │ + subeq ip, pc, r0, lsr #30 │ │ │ │ + strdeq r9, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + subeq sp, pc, ip, lsr r3 @ │ │ │ │ andeq r1, r0, r4, lsr #12 │ │ │ │ - @ instruction: 0x004fd194 │ │ │ │ + subeq sp, pc, r4, lsr #3 │ │ │ │ andeq r3, r0, r8, lsr #26 │ │ │ │ - subeq fp, pc, ip, lsr sp @ │ │ │ │ - subeq sl, pc, ip, lsl #23 │ │ │ │ - subeq sl, pc, r8, ror ip @ │ │ │ │ + subeq fp, pc, ip, asr #26 │ │ │ │ + @ instruction: 0x004fab9c │ │ │ │ + subeq sl, pc, r8, lsl #25 │ │ │ │ andeq r2, r0, r8, asr #22 │ │ │ │ - ldrdeq fp, [pc], #-212 @ │ │ │ │ + subeq fp, pc, r4, ror #27 │ │ │ │ andeq r1, r0, r8, lsl #9 │ │ │ │ - subeq fp, pc, ip, asr r1 @ │ │ │ │ + subeq fp, pc, ip, ror #2 │ │ │ │ andeq r4, r0, r4, lsl #10 │ │ │ │ - subeq fp, pc, r4, lsr #19 │ │ │ │ + strheq fp, [pc], #-148 @ │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ - subeq fp, pc, r0, asr sl @ │ │ │ │ + subeq fp, pc, r0, ror #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - subeq sl, pc, r0, lsr lr @ │ │ │ │ + subeq sl, pc, r0, asr #28 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ - strheq fp, [pc], #-136 @ │ │ │ │ + subeq fp, pc, r8, asr #17 │ │ │ │ andeq r1, r0, ip, asr #11 │ │ │ │ - subeq sl, pc, r4, lsr #27 │ │ │ │ - subeq sl, pc, r4, ror #25 │ │ │ │ - subeq ip, pc, r8, lsr #5 │ │ │ │ + strheq sl, [pc], #-212 @ │ │ │ │ + strdeq sl, [pc], #-196 @ │ │ │ │ + strheq ip, [pc], #-40 @ │ │ │ │ andeq r4, r0, r8, lsl #18 │ │ │ │ - ldrdeq fp, [pc], #-8 @ │ │ │ │ + subeq fp, pc, r8, ror #1 │ │ │ │ @ instruction: 0x000036b8 │ │ │ │ - subeq sl, pc, r8, lsr pc @ │ │ │ │ + subeq sl, pc, r8, asr #30 │ │ │ │ rsbeq sl, sp, ip, lsl #1 │ │ │ │ - subeq fp, pc, r0, lsl #23 │ │ │ │ - subeq ip, pc, ip, lsr r3 @ │ │ │ │ - subeq ip, pc, r0, lsr r5 @ │ │ │ │ + @ instruction: 0x004fbb90 │ │ │ │ + subeq ip, pc, ip, asr #6 │ │ │ │ + subeq ip, pc, r0, asr #10 │ │ │ │ rsbeq sl, sp, ip, lsl r0 │ │ │ │ - subeq fp, pc, r0, ror #27 │ │ │ │ - subeq ip, pc, r0, asr #3 │ │ │ │ - subeq fp, pc, ip, lsr #31 │ │ │ │ - subeq fp, pc, r0, ror #25 │ │ │ │ - subeq sl, pc, r0, ror #17 │ │ │ │ - subeq sl, pc, ip, ror #19 │ │ │ │ - subeq fp, pc, r4, lsr #28 │ │ │ │ + strdeq fp, [pc], #-208 @ │ │ │ │ + ldrdeq ip, [pc], #-16 @ │ │ │ │ + strheq fp, [pc], #-252 @ │ │ │ │ + strdeq fp, [pc], #-192 @ │ │ │ │ + strdeq sl, [pc], #-128 @ │ │ │ │ + strdeq sl, [pc], #-156 @ │ │ │ │ + subeq fp, pc, r4, lsr lr @ │ │ │ │ rsbeq r9, sp, r8, asr pc │ │ │ │ - subeq fp, pc, r4, ror #21 │ │ │ │ - subeq ip, pc, r4, lsl r3 @ │ │ │ │ + strdeq fp, [pc], #-164 @ │ │ │ │ + subeq ip, pc, r4, lsr #6 │ │ │ │ rsbeq r9, sp, r0, lsl pc │ │ │ │ - subeq fp, pc, ip, asr fp @ │ │ │ │ + subeq fp, pc, ip, ror #22 │ │ │ │ andeq r4, r0, ip, asr #12 │ │ │ │ - subeq sl, pc, ip, lsl #12 │ │ │ │ - rsbeq r8, r1, r4, asr #22 │ │ │ │ - subeq ip, pc, r4, ror #11 │ │ │ │ + subeq sl, pc, ip, lsl r6 @ │ │ │ │ + rsbeq r8, r1, r4, asr fp │ │ │ │ + strdeq ip, [pc], #-84 @ │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - strheq ip, [pc], #-120 @ │ │ │ │ - ldrdeq sl, [pc], #-76 @ │ │ │ │ - subeq ip, pc, r0, lsr #6 │ │ │ │ + subeq ip, pc, r8, asr #15 │ │ │ │ + subeq sl, pc, ip, ror #9 │ │ │ │ + subeq ip, pc, r0, lsr r3 @ │ │ │ │ andeq r2, r0, r8, asr #5 │ │ │ │ - subeq ip, pc, r4, asr r3 @ │ │ │ │ + subeq ip, pc, r4, ror #6 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - subeq sl, pc, r8, asr #25 │ │ │ │ + ldrdeq sl, [pc], #-200 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - subeq sl, pc, r8, asr #27 │ │ │ │ + ldrdeq sl, [pc], #-216 @ │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ - subeq sl, pc, r0, asr #24 │ │ │ │ + subeq sl, pc, r0, asr ip @ │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - subeq sl, pc, ip, asr #25 │ │ │ │ + ldrdeq sl, [pc], #-204 @ │ │ │ │ andeq r2, r0, r0, ror #18 │ │ │ │ - subeq sl, pc, r0, lsr sp @ │ │ │ │ + subeq sl, pc, r0, asr #26 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - ldrdeq sl, [pc], #-160 @ │ │ │ │ - subeq sl, pc, r8, lsl #29 │ │ │ │ - subeq sl, pc, ip, ror #27 │ │ │ │ - subeq sl, pc, ip, lsl pc @ │ │ │ │ - subeq ip, pc, r8, ror #5 │ │ │ │ - @ instruction: 0x004fa298 │ │ │ │ - subeq fp, pc, r0, lsr r0 @ │ │ │ │ - subeq fp, pc, r4, ror pc @ │ │ │ │ + subeq sl, pc, r0, ror #21 │ │ │ │ + @ instruction: 0x004fae98 │ │ │ │ + strdeq sl, [pc], #-220 @ │ │ │ │ + subeq sl, pc, ip, lsr #30 │ │ │ │ + strdeq ip, [pc], #-40 @ │ │ │ │ + subeq sl, pc, r8, lsr #5 │ │ │ │ + subeq fp, pc, r0, asr #32 │ │ │ │ + subeq fp, pc, r4, lsl #31 │ │ │ │ ldrdeq r9, [sp], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq fp, pc, r4, lsl r1 @ │ │ │ │ - subeq sl, pc, r0, lsr #5 │ │ │ │ + subeq fp, pc, r4, lsr #2 │ │ │ │ + strheq sl, [pc], #-32 @ │ │ │ │ andeq r3, r0, r8, ror r1 │ │ │ │ - subeq sl, pc, r0, lsr r2 @ │ │ │ │ - subeq fp, pc, r0, lsl sp @ │ │ │ │ - subeq sl, pc, ip, ror #4 │ │ │ │ - subeq r9, pc, ip, asr #27 │ │ │ │ - @ instruction: 0x004fa89c │ │ │ │ + subeq sl, pc, r0, asr #4 │ │ │ │ + subeq fp, pc, r0, lsr #26 │ │ │ │ + subeq sl, pc, ip, ror r2 @ │ │ │ │ + ldrdeq r9, [pc], #-220 @ │ │ │ │ + subeq sl, pc, ip, lsr #17 │ │ │ │ andeq r0, r0, r0, lsr #31 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strdeq sl, [pc], #-40 @ │ │ │ │ - subeq sl, pc, r4, lsr r6 @ │ │ │ │ - subeq sl, pc, r4, asr #6 │ │ │ │ - subeq sl, pc, r4, lsr #10 │ │ │ │ - subeq sl, pc, ip, asr #4 │ │ │ │ - strheq r8, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - subeq r7, pc, r4, lsl #1 │ │ │ │ - andeq r1, r0, lr, ror #20 │ │ │ │ - subeq sl, pc, r0, lsl #19 │ │ │ │ - subeq sl, pc, ip, lsl #13 │ │ │ │ - subeq sl, pc, ip, lsl #20 │ │ │ │ - subeq r9, pc, r8, ror ip @ │ │ │ │ - subeq fp, pc, r0, asr #29 │ │ │ │ - subeq sl, pc, ip, asr sl @ │ │ │ │ + subeq sl, pc, r8, lsl #6 │ │ │ │ + subeq sl, pc, r4, asr #12 │ │ │ │ subeq sl, pc, r4, asr r3 @ │ │ │ │ - subeq sl, pc, r8, lsl #16 │ │ │ │ + subeq sl, pc, r4, lsr r5 @ │ │ │ │ + subeq sl, pc, ip, asr r2 @ │ │ │ │ + rsbeq r8, r1, r8, asr #3 │ │ │ │ + @ instruction: 0x004f7094 │ │ │ │ + andeq r1, r0, lr, ror #20 │ │ │ │ + @ instruction: 0x004fa990 │ │ │ │ + @ instruction: 0x004fa69c │ │ │ │ + subeq sl, pc, ip, lsl sl @ │ │ │ │ + subeq r9, pc, r8, lsl #25 │ │ │ │ + ldrdeq fp, [pc], #-224 @ │ │ │ │ + subeq sl, pc, ip, ror #20 │ │ │ │ + subeq sl, pc, r4, ror #6 │ │ │ │ + subeq sl, pc, r8, lsl r8 @ │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #-188] @ 331a60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -344981,21 +344981,21 @@ │ │ │ │ beq 331f44 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-288] @ 331a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r3, [pc, #-300] @ 331a68 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330364 │ │ │ │ @@ -345012,24 +345012,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 331a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330364 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #-440] @ 331a70 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -345049,69 +345049,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-544] @ 331a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-556] @ 331a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fc3c │ │ │ │ ldr r0, [pc, #-568] @ 331a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3304fc │ │ │ │ ldr r0, [pc, #-580] @ 331a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fd88 │ │ │ │ ldr r0, [pc, #-592] @ 331a84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fcd0 │ │ │ │ ldr r0, [pc, #-608] @ 331a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33009c │ │ │ │ ldr r0, [pc, #-620] @ 331a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fb0c │ │ │ │ ldr r0, [pc, #-632] @ 331a90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fd3c │ │ │ │ ldr r2, [pc, #-648] @ 331a94 │ │ │ │ ldr r3, [pc, #-648] @ 331a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 330560 │ │ │ │ ldr r0, [pc, #-676] @ 331a9c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #-692] @ 331aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 32fc88 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330f08 │ │ │ │ ldr r3, [pc, #-716] @ 331aa4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -345137,44 +345137,44 @@ │ │ │ │ beq 331e18 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-852] @ 331aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-864] @ 331aac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33051c │ │ │ │ ldr r0, [pc, #-880] @ 331ab0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-900] @ 331ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330704 │ │ │ │ ldr r0, [pc, #-912] @ 331ab8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r2, [pc, #-932] @ 331abc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 330fa4 │ │ │ │ @@ -345190,89 +345190,89 @@ │ │ │ │ beq 331ee4 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1024] @ 331ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-1036] @ 331acc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-1052] @ 331ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-1064] @ 331ad4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-1084] @ 331ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r3, [pc, #-1096] @ 331adc │ │ │ │ ldr r1, [pc, #-1096] @ 331ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #3952 @ 0xf70 │ │ │ │ ldr r2, [pc, #-1108] @ 331ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ ldr r0, [pc, #-1124] @ 331ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-1136] @ 331aec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-1156] @ 331af0 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330364 │ │ │ │ ldr r0, [pc, #-1176] @ 331af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330860 │ │ │ │ ldr r0, [pc, #-1188] @ 331af8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330578 │ │ │ │ ldr r0, [pc, #-1204] @ 331afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f08 │ │ │ │ ldr r0, [pc, #-1216] @ 331b00 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ ldr r0, [pc, #-1236] @ 331b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 330f98 │ │ │ │ bl 1e40c4 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ bl 1e4254 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345356,15 +345356,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3322e4 │ │ │ │ add sl, r9, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r3, [r9] │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ strne r6, [sp, #20] │ │ │ │ strne r9, [sp, #16] │ │ │ │ @@ -345494,25 +345494,25 @@ │ │ │ │ ldr r1, [pc, #1012] @ 332750 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #984] @ 332754 │ │ │ │ ldr r1, [pc, #984] @ 332758 │ │ │ │ add sl, sl, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add sl, r9, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 441220 │ │ │ │ mov r3, #3 │ │ │ │ @@ -345575,15 +345575,15 @@ │ │ │ │ streq sl, [sp, #20] │ │ │ │ lsreq fp, fp, #4 │ │ │ │ beq 332170 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ b 332254 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b 332278 │ │ │ │ ldr r3, [pc, #664] @ 332760 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -345607,27 +345607,27 @@ │ │ │ │ str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r3, #-20] @ 0xffffffec │ │ │ │ str sl, [r3, #-16] │ │ │ │ str sl, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #528] @ 33276c │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3320b0 │ │ │ │ ldr r3, [pc, #508] @ 332770 │ │ │ │ b 332290 │ │ │ │ ldr r3, [pc, #504] @ 332774 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -345647,29 +345647,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 332778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 332250 │ │ │ │ ldr r3, [pc, #348] @ 33275c │ │ │ │ b 332290 │ │ │ │ ldr r0, [pc, #372] @ 33277c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3320b0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332250 │ │ │ │ @@ -345693,22 +345693,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 332780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 332250 │ │ │ │ mov fp, r9 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ @@ -345725,46 +345725,46 @@ │ │ │ │ ldr sl, [sp, #32] │ │ │ │ ldr r3, [pc, #116] @ 332770 │ │ │ │ b 332254 │ │ │ │ ldr r0, [pc, #128] @ 332784 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 332250 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #104] @ 332788 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 332250 │ │ │ │ bl 1e40c4 │ │ │ │ rsbeq r9, sp, r8, asr #7 │ │ │ │ strheq r9, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r9, sp, ip, asr r1 │ │ │ │ - rsbeq r7, r1, ip, lsl #27 │ │ │ │ - ldrdeq r3, [lr], #-88 @ 0xffffffa8 │ │ │ │ - ldrdeq sp, [sp], #-72 @ 0xffffffb8 │ │ │ │ - subeq r7, sp, r4, ror #16 │ │ │ │ - subseq r3, r5, r0, ror r3 │ │ │ │ + @ instruction: 0x00617d9c │ │ │ │ + subeq r3, lr, r8, ror #11 │ │ │ │ + subeq sp, sp, r8, ror #9 │ │ │ │ + subeq r7, sp, r4, ror r8 │ │ │ │ + subseq r3, r5, r0, lsl #7 │ │ │ │ andeq r4, r0, pc │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq fp, pc, ip, asr #23 │ │ │ │ + ldrdeq fp, [pc], #-188 @ │ │ │ │ andeq r4, r0, sp │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ - subeq r9, pc, r4, ror r1 @ │ │ │ │ - subeq fp, pc, r4, asr fp @ │ │ │ │ - strheq r9, [pc], #-12 @ │ │ │ │ - @ instruction: 0x004f9090 │ │ │ │ - subeq r9, pc, r4, ror r0 @ │ │ │ │ + subeq r9, pc, r4, lsl #3 │ │ │ │ + subeq fp, pc, r4, ror #22 │ │ │ │ + subeq r9, pc, ip, asr #1 │ │ │ │ + subeq r9, pc, r0, lsr #1 │ │ │ │ + subeq r9, pc, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #772] @ 332aac │ │ │ │ mov r7, r2 │ │ │ │ @@ -345828,15 +345828,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33291c │ │ │ │ add r9, r6, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r3, [r6] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -345892,25 +345892,25 @@ │ │ │ │ ldr r1, [pc, #300] @ 332ac0 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #272] @ 332ac4 │ │ │ │ ldr r1, [pc, #272] @ 332ac8 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ add r9, r6, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 441220 │ │ │ │ mov r3, #3 │ │ │ │ b 3328b4 │ │ │ │ @@ -345953,26 +345953,26 @@ │ │ │ │ beq 332a9c │ │ │ │ bl 441330 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e3034 │ │ │ │ b 3328d8 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 332a88 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e40c4 │ │ │ │ rsbeq r8, sp, r8, asr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, sp, r4, lsl fp │ │ │ │ - rsbeq r7, r1, r4, asr r7 │ │ │ │ - subeq r2, lr, r0, lsr #31 │ │ │ │ - subeq ip, sp, r0, lsr #29 │ │ │ │ - subeq r7, sp, ip, lsr #4 │ │ │ │ - subseq r2, r5, r8, lsr sp │ │ │ │ + rsbeq r7, r1, r4, ror #14 │ │ │ │ + strheq r2, [lr], #-240 @ 0xffffff10 │ │ │ │ + strheq ip, [sp], #-224 @ 0xffffff20 │ │ │ │ + subeq r7, sp, ip, lsr r2 │ │ │ │ + subseq r2, r5, r8, asr #26 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -346361,41 +346361,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r5, #24 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 333160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 332f28 │ │ │ │ ldr r0, [pc, #56] @ 333164 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 332f28 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, sp, r0, lsr #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, sp, r4, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r8, sp, r8, lsr #8 │ │ │ │ andeq r3, r0, r8, lsl #1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq fp, pc, r4, ror r0 @ │ │ │ │ - subeq fp, pc, r0, lsr #1 │ │ │ │ + subeq fp, pc, r4, lsl #1 │ │ │ │ + strheq fp, [pc], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-128] @ 0xffffff80 │ │ │ │ ldrb r2, [r1, #41] @ 0x29 │ │ │ │ ldrb r5, [r1, #40] @ 0x28 │ │ │ │ @@ -346462,15 +346462,15 @@ │ │ │ │ add r5, r5, #5568 @ 0x15c0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ ldr r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq 333590 │ │ │ │ add sl, r5, #12608 @ 0x3140 │ │ │ │ add r0, sl, #8 │ │ │ │ - bl 7d2ed8 │ │ │ │ + bl 7d2ee8 │ │ │ │ add r5, r5, #12288 @ 0x3000 │ │ │ │ cmp r0, #0 │ │ │ │ subne r9, r4, #4 │ │ │ │ bne 3332d8 │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #328 @ 0x148 │ │ │ │ sub r0, r4, #40 @ 0x28 │ │ │ │ @@ -346645,29 +346645,29 @@ │ │ │ │ beq 333598 │ │ │ │ sub r0, r7, #16 │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ str r1, [r7, #-8] │ │ │ │ str r1, [r7, #-4] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [r4, #-72] @ 0xffffffb8 │ │ │ │ ldr r2, [r4, #-80] @ 0xffffffb0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3335e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 333240 │ │ │ │ ldr r0, [pc, #80] @ 3335e8 │ │ │ │ b 3333a8 │ │ │ │ ldr r0, [pc, #76] @ 3335ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 333240 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, sp, ip, asr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, sp, r8, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ @@ -346675,17 +346675,17 @@ │ │ │ │ rsbeq r8, sp, r4, asr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ andeq r1, r0, r2 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r8, ror #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sl, pc, r8, ror ip @ │ │ │ │ + subeq sl, pc, r8, lsl #25 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - @ instruction: 0x004fac94 │ │ │ │ + subeq sl, pc, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ ldr r2, [pc, #612] @ 333870 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -347036,22 +347036,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 333d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3338f4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 333bd8 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 333bd8 │ │ │ │ @@ -347148,32 +347148,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ bl 32de2c │ │ │ │ b 333a20 │ │ │ │ ldr r0, [pc, #76] @ 333d8c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3338f4 │ │ │ │ rsbeq r7, sp, r8, asr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r7, sp, r4, lsr fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0x006d7a98 │ │ │ │ rsbeq r7, sp, r4, asr #19 │ │ │ │ andeq r4, r0, fp │ │ │ │ strdeq r7, [sp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r1, r0, r0, lsl #19 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sl, pc, r0, asr #13 │ │ │ │ + ldrdeq sl, [pc], #-96 @ │ │ │ │ rsbeq r7, sp, r4, lsl r8 │ │ │ │ - subeq sl, pc, ip, asr r5 @ │ │ │ │ + subeq sl, pc, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r2, [pc, #2112] @ 3345ec │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347271,33 +347271,33 @@ │ │ │ │ ldr r0, [pc, #1756] @ 3345fc │ │ │ │ strh r0, [r5, #12] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r2 │ │ │ │ strne r3, [r5, #20] │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add r1, r4, #80 @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ blt 333fc4 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #1640] @ 334600 │ │ │ │ ldr r3, [pc, #1620] @ 3345f0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347306,19 +347306,19 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3345bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7df924 │ │ │ │ - bl 63d82c │ │ │ │ + b 7df934 │ │ │ │ + bl 63d83c │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ b 333f80 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r6, r3, lsl #3 │ │ │ │ ldrb r2, [r3, #9] │ │ │ │ ldrb lr, [r3, #8] │ │ │ │ ldrb r6, [r3, #13] │ │ │ │ orr lr, lr, r2, lsl #8 │ │ │ │ @@ -347503,39 +347503,39 @@ │ │ │ │ ldrh r0, [r1, #2] │ │ │ │ ldrh r1, [sl, #200] @ 0xc8 │ │ │ │ add r5, r4, #56 @ 0x38 │ │ │ │ add r1, r1, r3 │ │ │ │ bl 1e1834 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ lsl r2, r6, r7 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #80 @ 0x50 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #768] @ 334610 │ │ │ │ ldrb r2, [sl, #202] @ 0xca │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r2, r0, r2 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ ldr r2, [pc, #724] @ 334614 │ │ │ │ ldr r3, [pc, #684] @ 3345f0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -347611,40 +347611,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 33462c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 334214 │ │ │ │ add sl, r9, #12288 @ 0x3000 │ │ │ │ b 3341fc │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ bne 334510 │ │ │ │ ldr r0, [pc, #348] @ 334630 │ │ │ │ b 333f1c │ │ │ │ ldr r0, [pc, #344] @ 334634 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 334214 │ │ │ │ ldrb r3, [r7, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ bne 333f18 │ │ │ │ b 3343d0 │ │ │ │ ldrb r3, [sl, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347670,15 +347670,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -347687,50 +347687,50 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 33463c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3344cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 334640 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3344cc │ │ │ │ bl 1e3424 │ │ │ │ rsbeq r7, sp, r4, asr #12 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r7, sp, r0, lsr r6 │ │ │ │ - rsbeq r5, r1, r8, asr #31 │ │ │ │ + ldrdeq r5, [r1], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, r5, lsl #3 │ │ │ │ rsbeq r7, sp, ip, asr r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ strheq r7, [sp], #-4 @ │ │ │ │ andeq r4, r0, r7, lsl #3 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r1, r0, ip, lsl #10 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, pc, ip, lsl lr @ │ │ │ │ + subeq r9, pc, ip, lsr #28 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - subeq r9, pc, r4, lsr #28 │ │ │ │ + subeq r9, pc, r4, lsr lr @ │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - subeq r6, pc, r0, lsr r1 @ │ │ │ │ - subeq r6, pc, ip, ror #2 │ │ │ │ + subeq r6, pc, r0, asr #2 │ │ │ │ + subeq r6, pc, ip, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #268] @ 334768 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r4, #40] @ 0x28 │ │ │ │ @@ -347796,15 +347796,15 @@ │ │ │ │ str ip, [r1, #28] │ │ │ │ beq 33475c │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ b 3346d0 │ │ │ │ bl 325e68 │ │ │ │ b 334754 │ │ │ │ bl 1e3424 │ │ │ │ - @ instruction: 0x00615794 │ │ │ │ + rsbeq r5, r1, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ @@ -347840,19 +347840,19 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ mul r6, r3, r2 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ ldrb r2, [r7, #202] @ 0xca │ │ │ │ add r8, r4, #56 @ 0x38 │ │ │ │ add r9, r9, r3, lsl r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #116] @ 3348b0 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r3, [r5, #192] @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ adds r2, r2, r3 │ │ │ │ @@ -347860,15 +347860,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -347877,15 +347877,15 @@ │ │ │ │ add r1, r3, ip, lsl #5 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ ldrb r1, [r1, #17] │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ add r3, r3, #1 │ │ │ │ b 334800 │ │ │ │ bl 1e3424 │ │ │ │ - rsbeq r5, r1, ip, lsr #12 │ │ │ │ + rsbeq r5, r1, ip, lsr r6 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #1620] @ 334f20 │ │ │ │ ldr r3, [pc, #1620] @ 334f24 │ │ │ │ @@ -348114,39 +348114,39 @@ │ │ │ │ adds r2, r2, r5 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r3, #2 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #676] @ 334f40 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r2, [r9, #202] @ 0xca │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ str r5, [sp] │ │ │ │ lsl r2, r1, r2 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ str r0, [r4, #20] │ │ │ │ b 334b1c │ │ │ │ ldrd sl, [r4, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ strd sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 342b08 │ │ │ │ @@ -348221,29 +348221,29 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 334f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 334a00 │ │ │ │ ldr r0, [pc, #276] @ 334f54 │ │ │ │ str r5, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 334a00 │ │ │ │ ldr r1, [pc, #260] @ 334f58 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 334b04 │ │ │ │ ldr r1, [pc, #224] @ 334f48 │ │ │ │ @@ -348261,60 +348261,60 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 334f5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 334b04 │ │ │ │ ldr r0, [pc, #104] @ 334f60 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 334b04 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbeq r6, sp, r8, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r6, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r5, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, r1, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ ldrdeq r6, [sp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ andeq r4, r0, r0, asr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, pc, r8, lsl #10 │ │ │ │ - subeq r9, pc, r8, lsr #10 │ │ │ │ + subeq r9, pc, r8, lsl r5 @ │ │ │ │ + subeq r9, pc, r8, lsr r5 @ │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - strdeq r5, [pc], #-124 @ │ │ │ │ - subeq r5, pc, ip, lsr r8 @ │ │ │ │ + subeq r5, pc, ip, lsl #16 │ │ │ │ + subeq r5, pc, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348351,51 +348351,51 @@ │ │ │ │ ldrb r9, [r3, #16] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r3, #17] │ │ │ │ ldrb r3, [r3, #11] │ │ │ │ mov r0, r8 │ │ │ │ orr r6, r6, r3, lsl #24 │ │ │ │ orr r9, r9, r2, lsl #8 │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldrb r1, [r7, #202] @ 0xca │ │ │ │ add r9, r9, #1 │ │ │ │ add r1, r3, r9, lsl r1 │ │ │ │ mul r2, r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, #192] @ 0xc0 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r1, [pc, #92] @ 3350a8 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, r3, r1, lsl #5 │ │ │ │ b 334fe4 │ │ │ │ bl 1e3424 │ │ │ │ - rsbeq r4, r1, ip, lsr lr │ │ │ │ + rsbeq r4, r1, ip, asr #28 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ │ │ │ │ 003350ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -348499,15 +348499,15 @@ │ │ │ │ ldr r5, [pc, #1176] @ 3356e0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ mov r9, r1 │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr r3, [pc, #1148] @ 3356e4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3353cc │ │ │ │ cmp r9, #0 │ │ │ │ @@ -348614,22 +348614,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3356f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 335278 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ add r3, r4, #36 @ 0x24 │ │ │ │ bl 33278c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -348649,15 +348649,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #572] @ 335700 │ │ │ │ ldr r3, [pc, #532] @ 3356dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -348668,15 +348668,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 335318 │ │ │ │ ldr r1, [pc, #500] @ 335704 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp] │ │ │ │ @@ -348709,15 +348709,15 @@ │ │ │ │ mov r1, #4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 3354bc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ands r1, r1, #2 │ │ │ │ beq 335698 │ │ │ │ ldr r3, [pc, #332] @ 335710 │ │ │ │ ldr r2, [pc, #332] @ 335714 │ │ │ │ @@ -348726,24 +348726,24 @@ │ │ │ │ mov r9, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #296] @ 33571c │ │ │ │ ldr r1, [pc, #296] @ 335720 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ bl 441220 │ │ │ │ mov r3, #3 │ │ │ │ @@ -348767,54 +348767,54 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 3354bc │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ orr r3, r3, #1 │ │ │ │ b 33562c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ 335728 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 335278 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 335468 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e4210 │ │ │ │ bl 1e41cc │ │ │ │ rsbeq r6, sp, r8, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006d6190 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r6, sp, r8, asr r0 │ │ │ │ andeq r3, r0, r4, asr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, pc, r0, asr pc @ │ │ │ │ + subeq r8, pc, r0, ror #30 │ │ │ │ @ instruction: 0xffff6cb4 │ │ │ │ rsbeq r5, sp, r0, lsr pc │ │ │ │ @ instruction: 0xffff6c40 │ │ │ │ @ instruction: 0xffff6c00 │ │ │ │ @ instruction: 0xffff6bd0 │ │ │ │ - rsbeq r4, r1, r8, lsl fp │ │ │ │ - subeq r0, lr, r0, ror #6 │ │ │ │ - subeq sl, sp, r0, ror #4 │ │ │ │ - subeq r4, sp, ip, ror #11 │ │ │ │ - ldrsheq r0, [r5], #-8 │ │ │ │ + rsbeq r4, r1, r8, lsr #22 │ │ │ │ + subeq r0, lr, r0, ror r3 │ │ │ │ + subeq sl, sp, r0, ror r2 │ │ │ │ + strdeq r4, [sp], #-92 @ 0xffffffa4 │ │ │ │ + subseq r0, r5, r8, lsl #2 │ │ │ │ @ instruction: 0xffff6adc │ │ │ │ - subeq r8, pc, r8, lsl #26 │ │ │ │ + subeq r8, pc, r8, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #516] @ 33594c │ │ │ │ ldr r3, [pc, #516] @ 335950 │ │ │ │ @@ -348904,24 +348904,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #196] @ 335964 │ │ │ │ add r3, r5, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #172] @ 335968 │ │ │ │ ldr r1, [pc, #172] @ 33596c │ │ │ │ add r5, r5, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ bl 441220 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #128] @ 0x80 │ │ │ │ @@ -348936,30 +348936,30 @@ │ │ │ │ tst r3, #2 │ │ │ │ add r0, sp, #16 │ │ │ │ beq 335940 │ │ │ │ bl 441330 │ │ │ │ b 3357f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ orr r3, r3, #1 │ │ │ │ b 3358f0 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 3357f4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, sp, ip, lsr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r5, [sp], #-184 @ 0xffffff48 @ │ │ │ │ strheq r5, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, r1, r8, asr #16 │ │ │ │ - @ instruction: 0x004e0094 │ │ │ │ - @ instruction: 0x004d9f94 │ │ │ │ - subeq r4, sp, r4, lsr #6 │ │ │ │ - subseq pc, r4, r0, lsr lr @ │ │ │ │ + rsbeq r4, r1, r8, asr r8 │ │ │ │ + subeq r0, lr, r4, lsr #1 │ │ │ │ + subeq r9, sp, r4, lsr #31 │ │ │ │ + subeq r4, sp, r4, lsr r3 │ │ │ │ + subseq pc, r4, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #3116] @ 3365bc │ │ │ │ @@ -349061,15 +349061,15 @@ │ │ │ │ ldr r3, [r7, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 335ee4 │ │ │ │ add r3, r6, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, fp │ │ │ │ mov r1, r5 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 336594 │ │ │ │ ldr r9, [r7, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r9, r9, r0, lsl #4 │ │ │ │ beq 336594 │ │ │ │ @@ -349173,17 +349173,17 @@ │ │ │ │ bl 33572c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3360ac │ │ │ │ orr r0, r0, #16384 @ 0x4000 │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #2 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ ldr r2, [pc, #2268] @ 3365d4 │ │ │ │ ldr r3, [pc, #2244] @ 3365c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -349319,15 +349319,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ ldr r5, [pc, #1704] @ 3365e0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 335cf0 │ │ │ │ ldr r2, [pc, #1696] @ 3365e4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 335a84 │ │ │ │ ldr r2, [pc, #1688] @ 3365e8 │ │ │ │ @@ -349378,15 +349378,15 @@ │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ @@ -349396,15 +349396,15 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1456] @ 336610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 335a9c │ │ │ │ ldr r2, [pc, #1444] @ 336614 │ │ │ │ add r2, pc, r2 │ │ │ │ b 335a84 │ │ │ │ ldr r2, [pc, #1436] @ 336618 │ │ │ │ ldr r3, [pc, #1344] @ 3365c0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349416,21 +349416,21 @@ │ │ │ │ bne 33653c │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3446ec │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ tst r3, #1 │ │ │ │ beq 336590 │ │ │ │ tst r3, #2 │ │ │ │ beq 336190 │ │ │ │ ldr r1, [pc, #1332] @ 33661c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -349481,15 +349481,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ b 335f30 │ │ │ │ ldr r2, [pc, #1128] @ 33662c │ │ │ │ add r2, pc, r2 │ │ │ │ b 335a84 │ │ │ │ cmp r2, #0 │ │ │ │ beq 335c54 │ │ │ │ ldr r5, [pc, #1112] @ 336630 │ │ │ │ @@ -349536,27 +349536,27 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 336640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336218 │ │ │ │ ldr r3, [pc, #884] @ 336644 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335fa0 │ │ │ │ ldr r3, [pc, #804] @ 336608 │ │ │ │ @@ -349573,29 +349573,29 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 336648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 335fa0 │ │ │ │ add ip, r2, #4096 @ 0x1000 │ │ │ │ ldrb r1, [ip, #4004] @ 0xfa4 │ │ │ │ cmp r1, #0 │ │ │ │ ldrne r0, [sp, #52] @ 0x34 │ │ │ │ rsbne r3, r1, #16 │ │ │ │ asrne r3, r0, r3 │ │ │ │ @@ -349624,15 +349624,15 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 335a9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3364bc │ │ │ │ ldr r5, [pc, #548] @ 336634 │ │ │ │ b 335cf0 │ │ │ │ @@ -349655,33 +349655,33 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 336654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336218 │ │ │ │ ldr r0, [pc, #448] @ 336658 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 335fa0 │ │ │ │ ldr r3, [pc, #408] @ 33665c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336408 │ │ │ │ ldr r3, [pc, #304] @ 336608 │ │ │ │ @@ -349697,44 +349697,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 336660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336408 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #284] @ 336664 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336218 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #264] @ 336668 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336218 │ │ │ │ ldr r0, [pc, #232] @ 33666c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336408 │ │ │ │ bl 1e4210 │ │ │ │ ldr r3, [pc, #212] @ 336670 │ │ │ │ ldr r1, [pc, #212] @ 336674 │ │ │ │ ldr r0, [pc, #212] @ 336678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3984 @ 0xf90 │ │ │ │ @@ -349742,59 +349742,59 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r5, sp, r0, ror #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r5, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r4, r1, r4, lsr #7 │ │ │ │ - subeq r8, pc, r4, ror r9 @ │ │ │ │ + strheq r4, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + subeq r8, pc, r4, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r5, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq r8, [pc], #-104 @ │ │ │ │ + subeq r8, pc, r8, lsl #14 │ │ │ │ @ instruction: 0xfffff2fc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subeq r8, pc, r8, lsl #11 │ │ │ │ - subeq r8, pc, r0, lsr r5 @ │ │ │ │ - strdeq r8, [pc], #-76 @ │ │ │ │ - subeq r8, pc, r4, lsl #10 │ │ │ │ - @ instruction: 0x004f849c │ │ │ │ - subeq r8, pc, r4, lsr #9 │ │ │ │ - strheq r8, [pc], #-64 @ │ │ │ │ + @ instruction: 0x004f8598 │ │ │ │ + subeq r8, pc, r0, asr #10 │ │ │ │ + subeq r8, pc, ip, lsl #10 │ │ │ │ + subeq r8, pc, r4, lsl r5 @ │ │ │ │ + subeq r8, pc, ip, lsr #9 │ │ │ │ + strheq r8, [pc], #-68 @ │ │ │ │ + subeq r8, pc, r0, asr #9 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004f849c │ │ │ │ - subeq r8, pc, r0, asr #8 │ │ │ │ + subeq r8, pc, ip, lsr #9 │ │ │ │ + subeq r8, pc, r0, asr r4 @ │ │ │ │ rsbeq r5, sp, r8, ror r3 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ - ldrdeq r8, [pc], #-52 @ │ │ │ │ - subeq r8, pc, r4, asr #5 │ │ │ │ + subeq r8, pc, r4, ror #7 │ │ │ │ + ldrdeq r8, [pc], #-36 @ │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ - subeq r8, pc, r4, lsr r2 @ │ │ │ │ + subeq r8, pc, r4, asr #4 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0x000041b6 │ │ │ │ andeq r2, r0, r0, asr #31 │ │ │ │ - subeq r8, pc, r0, lsr #6 │ │ │ │ + subeq r8, pc, r0, lsr r3 @ │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - subeq r4, pc, r8, lsl #7 │ │ │ │ - subeq r8, pc, r4, ror r1 @ │ │ │ │ + @ instruction: 0x004f4398 │ │ │ │ + subeq r8, pc, r4, lsl #3 │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ - subeq r8, pc, r4, lsl r1 @ │ │ │ │ - @ instruction: 0x004f4294 │ │ │ │ + subeq r8, pc, r4, lsr #2 │ │ │ │ + subeq r4, pc, r4, lsr #5 │ │ │ │ andeq r4, r0, r8, asr #9 │ │ │ │ - subeq r8, pc, ip, asr #2 │ │ │ │ - subeq r8, pc, r8, ror r0 @ │ │ │ │ - subeq r8, pc, r8, asr #1 │ │ │ │ - subeq r8, pc, r0, lsr #2 │ │ │ │ - rsbeq r3, r1, ip, lsr fp │ │ │ │ - subeq r2, pc, ip, lsl #20 │ │ │ │ - subseq r5, sl, r8, asr #24 │ │ │ │ + subeq r8, pc, ip, asr r1 @ │ │ │ │ + subeq r8, pc, r8, lsl #1 │ │ │ │ + ldrdeq r8, [pc], #-8 @ │ │ │ │ + subeq r8, pc, r0, lsr r1 @ │ │ │ │ + rsbeq r3, r1, ip, asr #22 │ │ │ │ + subeq r2, pc, ip, lsl sl @ │ │ │ │ + subseq r5, sl, r8, asr ip │ │ │ │ andeq r0, r0, lr, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-88] @ 0xffffffa8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -349992,15 +349992,15 @@ │ │ │ │ str r2, [r3, #216] @ 0xd8 │ │ │ │ add r3, r7, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #1500] @ 0x5dc │ │ │ │ ldr r0, [pc, #408] @ 336b40 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3369e8 │ │ │ │ cmp r2, r0 │ │ │ │ ldr lr, [pc, #368] @ 336b40 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -350031,34 +350031,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 336b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336704 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #2 │ │ │ │ bl 322810 │ │ │ │ b 33687c │ │ │ │ ldr r0, [pc, #196] @ 336b54 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336704 │ │ │ │ ldr r0, [pc, #176] @ 336b58 │ │ │ │ b 336898 │ │ │ │ ldr r0, [pc, #172] @ 336b5c │ │ │ │ b 336898 │ │ │ │ ldr r0, [pc, #168] @ 336b60 │ │ │ │ b 336898 │ │ │ │ @@ -350096,25 +350096,25 @@ │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r9, lsr #2 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ andeq r3, r0, r0, asr r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r7, pc, r8, asr ip @ │ │ │ │ subeq r7, pc, r8, ror #24 │ │ │ │ + subeq r7, pc, r8, ror ip @ │ │ │ │ andeq r4, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, sl, lsl r1 │ │ │ │ andeq r4, r0, r9, lsl r1 │ │ │ │ - rsbeq r3, r1, r8, lsl r6 │ │ │ │ - subeq r2, pc, r4, ror #9 │ │ │ │ + rsbeq r3, r1, r8, lsr #12 │ │ │ │ + strdeq r2, [pc], #-68 @ │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - rsbeq r3, r1, ip, ror #11 │ │ │ │ - strheq r2, [pc], #-76 @ │ │ │ │ - subeq r7, pc, r4, lsr #24 │ │ │ │ + strdeq r3, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + subeq r2, pc, ip, asr #9 │ │ │ │ + subeq r7, pc, r4, lsr ip @ │ │ │ │ andeq r1, r0, r3, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ @@ -350234,17 +350234,17 @@ │ │ │ │ bl 33572c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3382f8 │ │ │ │ orr r5, r5, #16384 @ 0x4000 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #1 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ b 337028 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #3448] @ 337b18 │ │ │ │ ldrb r2, [r0, #76] @ 0x4c │ │ │ │ @@ -350347,40 +350347,40 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1e39b8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, #1 │ │ │ │ str r5, [r4, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #2976] @ 337b1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r2, r3, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r5, [pc, #2928] @ 337b20 │ │ │ │ b 337028 │ │ │ │ ldr r2, [pc, #2924] @ 337b24 │ │ │ │ ldr r3, [pc, #2892] @ 337b08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350518,39 +350518,39 @@ │ │ │ │ str r4, [r0] │ │ │ │ mov r0, r8 │ │ │ │ bl 1e39b8 │ │ │ │ add r6, r5, #4 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r8, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r8 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #2308] @ 337b2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsl r2, sl, r3 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 336fa8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r3, [r2, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 337024 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -350724,15 +350724,15 @@ │ │ │ │ ldr r4, [r5, #4] │ │ │ │ ldr r2, [pc, #1572] @ 337b34 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #260 @ 0x104 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 648d44 │ │ │ │ + bl 648d54 │ │ │ │ ldr r3, [pc, #1516] @ 337b18 │ │ │ │ ldrb r7, [r5, #84] @ 0x54 │ │ │ │ ldr fp, [r9, r3] │ │ │ │ ldrb sl, [r5, #85] @ 0x55 │ │ │ │ ldr r3, [fp] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350963,23 +350963,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 337b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [pc, #744] @ 337bf0 │ │ │ │ b 337028 │ │ │ │ ldr r3, [pc, #560] @ 337b40 │ │ │ │ ldr r1, [pc, #560] @ 337b44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #4016 @ 0xfb0 │ │ │ │ @@ -351053,15 +351053,15 @@ │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #50] @ 0x32 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #51] @ 0x33 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ str r3, [r6, #132] @ 0x84 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #148] @ 0x94 │ │ │ │ str r8, [r6, #28] │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ bl 333d90 │ │ │ │ @@ -351103,88 +351103,88 @@ │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 338658 │ │ │ │ ldr r5, [pc, #176] @ 337bb4 │ │ │ │ b 337028 │ │ │ │ rsbeq r4, sp, ip, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r3, r1, r0, lsl #5 │ │ │ │ + @ instruction: 0x00613290 │ │ │ │ rsbeq r4, sp, r4, lsr r8 │ │ │ │ rsbeq r4, sp, r4, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq sl, r0, r4, lsl fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq r4, sp, ip, lsr r4 │ │ │ │ rsbeq r4, sp, r4, asr #7 │ │ │ │ @ instruction: 0xffff596c │ │ │ │ rsbeq r1, sl, r0 │ │ │ │ @ instruction: 0xffff3fec │ │ │ │ - strheq r2, [r1], #-114 @ 0xffffff8e @ │ │ │ │ - subeq r6, pc, r0, lsr #25 │ │ │ │ - rsbeq r2, r1, ip, asr #15 │ │ │ │ - @ instruction: 0x004f1698 │ │ │ │ + rsbeq r2, r1, r2, asr #15 │ │ │ │ + strheq r6, [pc], #-192 @ │ │ │ │ + ldrdeq r2, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + subeq r1, pc, r8, lsr #13 │ │ │ │ andeq r1, r0, r5, lsl r2 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ strdeq r0, [sl], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0xffff38e0 │ │ │ │ - subeq r2, pc, r4, lsr #18 │ │ │ │ + subeq r2, pc, r4, lsr r9 @ │ │ │ │ andeq r4, r0, r4, ror r1 │ │ │ │ - subeq r6, pc, ip, lsr r9 @ │ │ │ │ + subeq r6, pc, ip, asr #18 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ - subeq r6, pc, r0, asr #19 │ │ │ │ + ldrdeq r6, [pc], #-144 @ │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ - subeq r6, pc, r4, lsr #17 │ │ │ │ + strheq r6, [pc], #-132 @ │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ - subeq r6, pc, r4, lsr r9 @ │ │ │ │ + subeq r6, pc, r4, asr #18 │ │ │ │ andeq r3, r0, r0, lsl #11 │ │ │ │ - subeq r6, pc, ip, lsr #12 │ │ │ │ + subeq r6, pc, ip, lsr r6 @ │ │ │ │ andeq r2, r0, r8, asr r9 │ │ │ │ - subeq r6, pc, r8, asr r7 @ │ │ │ │ + subeq r6, pc, r8, ror #14 │ │ │ │ strdeq r3, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ andeq r4, r0, fp │ │ │ │ @ instruction: 0xffffcec4 │ │ │ │ andeq r4, r0, r4, lsr #20 │ │ │ │ - subeq r6, pc, r8, ror #10 │ │ │ │ + subeq r6, pc, r8, ror r5 @ │ │ │ │ @ instruction: 0xffffcd68 │ │ │ │ andeq r4, r0, r3, lsl #3 │ │ │ │ - subeq r6, pc, ip, asr #32 │ │ │ │ + subeq r6, pc, ip, asr r0 @ │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, sl, lsl #2 │ │ │ │ - subeq r6, pc, r0, asr #6 │ │ │ │ - subeq r6, pc, r4, lsl #7 │ │ │ │ - ldrdeq r6, [pc], #-56 @ │ │ │ │ - subeq r6, pc, ip, ror r2 @ │ │ │ │ - subeq r6, pc, ip, lsr r1 @ │ │ │ │ - strdeq r1, [pc], #-252 @ │ │ │ │ + subeq r6, pc, r0, asr r3 @ │ │ │ │ + @ instruction: 0x004f6394 │ │ │ │ + subeq r6, pc, r8, ror #7 │ │ │ │ + subeq r6, pc, ip, lsl #5 │ │ │ │ + subeq r6, pc, ip, asr #2 │ │ │ │ + subeq r2, pc, ip │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - subeq r1, pc, r8, asr pc @ │ │ │ │ + subeq r1, pc, r8, ror #30 │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r5, pc, r4, lsl #27 │ │ │ │ - subeq r6, pc, r4, lsl #4 │ │ │ │ + @ instruction: 0x004f5d94 │ │ │ │ + subeq r6, pc, r4, lsl r2 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ - strdeq r1, [pc], #-228 @ │ │ │ │ - subeq r5, pc, r8, asr sp @ │ │ │ │ - strheq r1, [pc], #-224 @ │ │ │ │ - subeq r1, pc, r8, lsl #29 │ │ │ │ - subeq r5, pc, ip, ror #25 │ │ │ │ - subeq r5, pc, ip, lsl pc @ │ │ │ │ - strheq r5, [pc], #-200 @ │ │ │ │ + subeq r1, pc, r4, lsl #30 │ │ │ │ + subeq r5, pc, r8, ror #26 │ │ │ │ + subeq r1, pc, r0, asr #29 │ │ │ │ + @ instruction: 0x004f1e98 │ │ │ │ + strdeq r5, [pc], #-204 @ │ │ │ │ + subeq r5, pc, ip, lsr #30 │ │ │ │ + subeq r5, pc, r8, asr #25 │ │ │ │ ldr r0, [pc, #-200] @ 337b50 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ ldr r2, [pc, #-204] @ 337b54 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #252 @ 0xfc │ │ │ │ - bl 648d44 │ │ │ │ + bl 648d54 │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #16 │ │ │ │ mov r7, r0 │ │ │ │ str r5, [r0, #28] │ │ │ │ str r9, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1834 │ │ │ │ @@ -351221,24 +351221,24 @@ │ │ │ │ bne 33757c │ │ │ │ ldr r0, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 338414 │ │ │ │ ldr r5, [pc, #-240] @ 337bf0 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df924 │ │ │ │ + bl 7df934 │ │ │ │ b 337028 │ │ │ │ ldr r5, [pc, #-328] @ 337bac │ │ │ │ mov r0, #0 │ │ │ │ b 337cdc │ │ │ │ ldr r5, [pc, #-272] @ 337bf0 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ bl 1e154c │ │ │ │ mov r0, r7 │ │ │ │ - bl 7df924 │ │ │ │ + bl 7df934 │ │ │ │ b 337028 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337cdc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 337afc │ │ │ │ ldr r3, [pc, #-344] @ 337bd4 │ │ │ │ @@ -351260,15 +351260,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ @@ -351276,15 +351276,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-616] @ 337b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337afc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ bl 326d90 │ │ │ │ @@ -351314,26 +351314,26 @@ │ │ │ │ beq 3388e0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-804] @ 337b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336d74 │ │ │ │ ldr r3, [pc, #-816] @ 337b64 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33701c │ │ │ │ ldr r3, [pc, #-712] @ 337be0 │ │ │ │ @@ -351349,23 +351349,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-924] @ 337b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33701c │ │ │ │ ldr r3, [pc, #-936] @ 337b6c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336e1c │ │ │ │ ldr r3, [pc, #-840] @ 337be0 │ │ │ │ @@ -351384,29 +351384,29 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1080] @ 337b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336e1c │ │ │ │ ldr r3, [pc, #-1092] @ 337b74 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33754c │ │ │ │ ldr r3, [pc, #-1004] @ 337be0 │ │ │ │ @@ -351428,27 +351428,27 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1240] @ 337b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33754c │ │ │ │ ldr r3, [pc, #-1252] @ 337b7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336cd4 │ │ │ │ ldr r3, [pc, #-1172] @ 337be0 │ │ │ │ @@ -351470,15 +351470,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -351488,15 +351488,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1424] @ 337b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336cd4 │ │ │ │ ldr r3, [pc, #-1436] @ 337b84 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33711c │ │ │ │ ldr r3, [pc, #-1364] @ 337be0 │ │ │ │ @@ -351516,29 +351516,29 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1584] @ 337b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33711c │ │ │ │ ldr r5, [pc, #-1588] @ 337b94 │ │ │ │ b 337854 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ @@ -351603,32 +351603,32 @@ │ │ │ │ orr r3, r3, r1, lsl #24 │ │ │ │ mov r1, r9 │ │ │ │ bl 32de2c │ │ │ │ mov r5, r0 │ │ │ │ b 337804 │ │ │ │ add r3, r4, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ b 337674 │ │ │ │ ldr r5, [pc, #-1788] @ 337bf0 │ │ │ │ b 337854 │ │ │ │ ldr r5, [pc, #-1884] @ 337b98 │ │ │ │ mov fp, #0 │ │ │ │ b 3374f0 │ │ │ │ ldrb r3, [r7, #202] @ 0xca │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ tst r3, #1 │ │ │ │ beq 338914 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 338498 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r1, [pc, #-1960] @ 337b9c │ │ │ │ @@ -351703,35 +351703,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [pc, #-2196] @ 337bf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2280] @ 337ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337cdc │ │ │ │ ldr r1, [pc, #-2296] @ 337ba8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 336fa8 │ │ │ │ ldr r5, [pc, #-2340] @ 337bac │ │ │ │ b 337cdc │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ beq 337900 │ │ │ │ @@ -351753,22 +351753,22 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2464] @ 337bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337900 │ │ │ │ mov r5, #2 │ │ │ │ b 3374f0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #-2492] @ 337bb4 │ │ │ │ str r3, [r6, #144] @ 0x90 │ │ │ │ @@ -351785,54 +351785,54 @@ │ │ │ │ ldr r5, [pc, #-2536] @ 337bb8 │ │ │ │ mov r0, #0 │ │ │ │ b 337cdc │ │ │ │ ldr r0, [pc, #-2544] @ 337bbc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33701c │ │ │ │ ldr r0, [pc, #-2564] @ 337bc0 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33711c │ │ │ │ ldr r0, [pc, #-2596] @ 337bc4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33754c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #-2624] @ 337bc8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336e1c │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #-2660] @ 337bcc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336cd4 │ │ │ │ ldr r3, [pc, #-2700] @ 337bd4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 337afc │ │ │ │ ldr r3, [pc, #-2708] @ 337be0 │ │ │ │ @@ -351848,29 +351848,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2840] @ 337bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337afc │ │ │ │ ldr r1, [pc, #-2852] @ 337bd4 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 337ae8 │ │ │ │ ldr r1, [pc, #-2860] @ 337be0 │ │ │ │ @@ -351888,30 +351888,30 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2996] @ 337bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337ae8 │ │ │ │ ldr r5, [pc, #-2988] @ 337bf0 │ │ │ │ mov r0, r3 │ │ │ │ b 337cdc │ │ │ │ ldr r3, [pc, #-3020] @ 337bdc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351930,84 +351930,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3120] @ 337be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337ad4 │ │ │ │ ldr r0, [pc, #-3132] @ 337bec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [pc, #-3144] @ 337bf0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337cdc │ │ │ │ ldr r0, [pc, #-3152] @ 337bf4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337ae8 │ │ │ │ ldr r0, [pc, #-3184] @ 337bf8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337ad4 │ │ │ │ ldr r0, [pc, #-3200] @ 337bfc │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337afc │ │ │ │ ldr r0, [pc, #-3240] @ 337c00 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337afc │ │ │ │ ldr r0, [pc, #-3280] @ 337c04 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337900 │ │ │ │ ldr r0, [pc, #-3296] @ 337c08 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 336d74 │ │ │ │ ldr r0, [pc, #-3324] @ 337c0c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 337900 │ │ │ │ bl 1e41cc │ │ │ │ bl 1e3424 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -352153,15 +352153,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ sbcs r3, r3, ip │ │ │ │ bcc 339b94 │ │ │ │ add r6, fp, #1 │ │ │ │ sub r6, r6, r0 │ │ │ │ ldrh r1, [r1, #226] @ 0xe2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 338e00 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ bl 32593c │ │ │ │ @@ -352352,38 +352352,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str sl, [sp, #12] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 33994c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb sl, [r4, #36] @ 0x24 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3389ec │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #2680] @ 339950 │ │ │ │ ldr r2, [pc, #2680] @ 339954 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7df8b8 │ │ │ │ + bl 7df8c8 │ │ │ │ mov r3, #0 │ │ │ │ cmn r7, #1 │ │ │ │ str r3, [r0, #28] │ │ │ │ str r3, [r0, #32] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ moveq r3, #1 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -352429,15 +352429,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 338db4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r8, [pc, #2416] @ 339938 │ │ │ │ - bl 7df924 │ │ │ │ + bl 7df934 │ │ │ │ b 338bfc │ │ │ │ ldr r8, [pc, #2416] @ 339944 │ │ │ │ b 338fc4 │ │ │ │ str ip, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r4, #85] @ 0x55 │ │ │ │ ldrb fp, [r4, #84] @ 0x54 │ │ │ │ ldrb sl, [r4, #88] @ 0x58 │ │ │ │ @@ -352498,15 +352498,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ lsr r3, sl, #8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1240 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ @@ -352719,31 +352719,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 33996c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3393d8 │ │ │ │ ldr r0, [pc, #1272] @ 339970 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, fp │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb sl, [r4, #36] @ 0x24 │ │ │ │ b 338ec4 │ │ │ │ ldr r3, [pc, #1132] @ 33990c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352888,15 +352888,15 @@ │ │ │ │ ldr r0, [pc, #672] @ 33997c │ │ │ │ ldr r2, [pc, #672] @ 339980 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r9, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #276 @ 0x114 │ │ │ │ - bl 648d44 │ │ │ │ + bl 648d54 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #596] @ 339958 │ │ │ │ strb r2, [r0, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [r0, #24] │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ @@ -352953,15 +352953,15 @@ │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ tst r3, #2 │ │ │ │ beq 339e08 │ │ │ │ ldrh r2, [r7, #226] @ 0xe2 │ │ │ │ ldrd r0, [sl, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 339e00 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, sl │ │ │ │ @@ -353022,100 +353022,100 @@ │ │ │ │ b 338bfc │ │ │ │ mov r8, r0 │ │ │ │ b 338bfc │ │ │ │ strheq r2, [sp], #-160 @ 0xffffff60 @ │ │ │ │ rsbeq r2, sp, ip, lsr #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [r1], #-66 @ 0xffffffbe @ │ │ │ │ + rsbeq r1, r1, r2, lsl #10 │ │ │ │ andeq r3, r0, r4, ror ip │ │ │ │ - strheq r5, [pc], #-164 @ │ │ │ │ + subeq r5, pc, r4, asr #21 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ strdeq r2, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + subeq r5, pc, r8, ror r8 @ │ │ │ │ subeq r5, pc, r8, ror #16 │ │ │ │ - subeq r5, pc, r8, asr r8 @ │ │ │ │ - subeq r5, pc, r8, ror #14 │ │ │ │ + subeq r5, pc, r8, ror r7 @ │ │ │ │ + subeq r5, pc, r4, ror #14 │ │ │ │ subeq r5, pc, r4, asr r7 @ │ │ │ │ - subeq r5, pc, r4, asr #14 │ │ │ │ - subeq r5, pc, ip, lsr #14 │ │ │ │ - subeq r5, pc, r4, lsl r7 @ │ │ │ │ + subeq r5, pc, ip, lsr r7 @ │ │ │ │ + subeq r5, pc, r4, lsr #14 │ │ │ │ andeq r4, r0, fp │ │ │ │ rsbeq r2, sp, ip, asr r6 │ │ │ │ - subeq r5, pc, r0, asr #13 │ │ │ │ + ldrdeq r5, [pc], #-96 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ - ldrdeq r5, [pc], #-88 @ │ │ │ │ - subeq r5, pc, r4, lsr #23 │ │ │ │ + subeq r5, pc, r8, ror #11 │ │ │ │ + strheq r5, [pc], #-180 @ │ │ │ │ rsbeq pc, r9, r4, lsr r6 @ │ │ │ │ @ instruction: 0xffff2624 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subeq r5, pc, r0, asr r4 @ │ │ │ │ + subeq r5, pc, r0, ror #8 │ │ │ │ rsbeq r2, sp, r4, asr r4 │ │ │ │ rsbeq r2, sp, r4, rrx │ │ │ │ andeq r4, r0, r1 │ │ │ │ - strheq r1, [pc], #-220 @ │ │ │ │ - subeq r5, pc, r8, lsr #12 │ │ │ │ - subeq r4, pc, r0, asr #30 │ │ │ │ - rsbeq r0, r1, sl, lsr #19 │ │ │ │ + subeq r1, pc, ip, asr #27 │ │ │ │ + subeq r5, pc, r8, lsr r6 @ │ │ │ │ + subeq r4, pc, r0, asr pc @ │ │ │ │ + strheq r0, [r1], #-154 @ 0xffffff66 @ │ │ │ │ rsbeq lr, r9, r0, lsr lr │ │ │ │ @ instruction: 0xffff1e24 │ │ │ │ @ instruction: 0xfffec8bc │ │ │ │ @ instruction: 0xfffec0b4 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - subeq r4, pc, r4, ror #31 │ │ │ │ + strdeq r4, [pc], #-244 @ │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ - @ instruction: 0x004f1698 │ │ │ │ + subeq r1, pc, r8, lsr #13 │ │ │ │ @ instruction: 0x000041b8 │ │ │ │ strdeq pc, [r0], -sp │ │ │ │ @ instruction: 0x000001bf │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ - subeq r4, pc, ip, ror #15 │ │ │ │ - @ instruction: 0x004f1490 │ │ │ │ - subeq r1, pc, r8, ror #8 │ │ │ │ + strdeq r4, [pc], #-124 @ │ │ │ │ + subeq r1, pc, r0, lsr #9 │ │ │ │ + subeq r1, pc, r8, ror r4 @ │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ @ instruction: 0x000041b6 │ │ │ │ - subeq r4, pc, ip, asr lr @ │ │ │ │ + subeq r4, pc, ip, ror #28 │ │ │ │ andeq r3, r0, r0, lsr sp │ │ │ │ - subeq r4, pc, r0, lsl ip @ │ │ │ │ + subeq r4, pc, r0, lsr #24 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - subeq r4, pc, r8, lsl #25 │ │ │ │ + @ instruction: 0x004f4c98 │ │ │ │ andeq r2, r0, r8, lsr pc │ │ │ │ - subeq r4, pc, r4, ror #22 │ │ │ │ + subeq r4, pc, r4, ror fp @ │ │ │ │ andeq r1, r0, r4, lsl #7 │ │ │ │ - subeq r4, pc, ip, ror r9 @ │ │ │ │ + subeq r4, pc, ip, lsl #19 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq pc, r0, r4, ror #28 │ │ │ │ - subeq lr, lr, r4, lsr sp │ │ │ │ + rsbeq pc, r0, r4, ror lr @ │ │ │ │ + subeq lr, lr, r4, asr #26 │ │ │ │ andeq r1, r0, pc, ror #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - subeq r4, pc, r8, lsr sp @ │ │ │ │ + subeq r4, pc, r8, asr #26 │ │ │ │ andeq r1, r0, ip, lsl r6 │ │ │ │ - strdeq r4, [pc], #-196 @ │ │ │ │ + subeq r4, pc, r4, lsl #26 │ │ │ │ andeq r4, r0, r8, ror #18 │ │ │ │ - strdeq r4, [pc], #-172 @ │ │ │ │ + subeq r4, pc, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, lsr #31 │ │ │ │ - strdeq r4, [pc], #-140 @ │ │ │ │ - subeq r4, pc, r8, rrx │ │ │ │ - subeq r4, pc, r4, ror r6 @ │ │ │ │ - subeq r4, pc, r4, asr r7 @ │ │ │ │ - subeq r4, pc, r8, ror #17 │ │ │ │ - subeq r4, pc, r4, lsr #16 │ │ │ │ - subeq r4, pc, r8, lsl #21 │ │ │ │ - subeq r4, pc, ip, asr #12 │ │ │ │ - subeq r4, pc, r0, lsr r7 @ │ │ │ │ - ldrdeq r4, [pc], #-72 @ │ │ │ │ - subeq r4, pc, r4, lsl #21 │ │ │ │ + subeq r4, pc, ip, lsl #18 │ │ │ │ + subeq r4, pc, r8, ror r0 @ │ │ │ │ + subeq r4, pc, r4, lsl #13 │ │ │ │ + subeq r4, pc, r4, ror #14 │ │ │ │ + strdeq r4, [pc], #-136 @ │ │ │ │ + subeq r4, pc, r4, lsr r8 @ │ │ │ │ + @ instruction: 0x004f4a98 │ │ │ │ + subeq r4, pc, ip, asr r6 @ │ │ │ │ + subeq r4, pc, r0, asr #14 │ │ │ │ + subeq r4, pc, r8, ror #9 │ │ │ │ + @ instruction: 0x004f4a94 │ │ │ │ andeq r2, r0, r8, asr #4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq r4, [pc], #-124 @ │ │ │ │ - ldrdeq r4, [pc], #-132 @ │ │ │ │ - subeq r4, pc, r8, lsl r8 @ │ │ │ │ - rsbeq pc, r0, r0, lsl #19 │ │ │ │ - subeq lr, lr, r4, lsr #28 │ │ │ │ - subeq lr, lr, r8, asr #28 │ │ │ │ + subeq r4, pc, ip, ror #15 │ │ │ │ + subeq r4, pc, r4, ror #17 │ │ │ │ + subeq r4, pc, r8, lsr #16 │ │ │ │ + @ instruction: 0x0060f990 │ │ │ │ + subeq lr, lr, r4, lsr lr │ │ │ │ + subeq lr, lr, r8, asr lr │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338e00 │ │ │ │ ldr r3, [pc, #-240] @ 33998c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353136,29 +353136,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-376] @ 339990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 338e00 │ │ │ │ ldr r3, [pc, #-388] @ 339994 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3393d8 │ │ │ │ @@ -353176,22 +353176,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-500] @ 339998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3393d8 │ │ │ │ ldr r8, [pc, #-512] @ 33999c │ │ │ │ b 338bfc │ │ │ │ ldr r2, [r8, #416] @ 0x1a0 │ │ │ │ ldr r1, [r8, #308] @ 0x134 │ │ │ │ mov r0, r3 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -353257,15 +353257,15 @@ │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ tst r3, #2 │ │ │ │ beq 339e08 │ │ │ │ ldrh r2, [r7, #226] @ 0xe2 │ │ │ │ ldrd r0, [r5, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 339e00 │ │ │ │ mov r3, #2 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r1, r9 │ │ │ │ @@ -353312,41 +353312,41 @@ │ │ │ │ beq 33a550 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1028] @ 3399ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 338e00 │ │ │ │ mov sl, #0 │ │ │ │ mov r2, sl │ │ │ │ b 3391a4 │ │ │ │ ldr r0, [pc, #-1052] @ 3399b0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3393d8 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl 3218d0 │ │ │ │ b 338bfc │ │ │ │ ldr r0, [pc, #-1088] @ 3399b4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3393d8 │ │ │ │ ldr r3, [pc, #-1104] @ 3399b8 │ │ │ │ b 339534 │ │ │ │ ldr r3, [pc, #-1108] @ 3399bc │ │ │ │ b 339534 │ │ │ │ mov r4, #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -353415,27 +353415,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1436] @ 3399c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r4, #0 │ │ │ │ bne 339678 │ │ │ │ ldrb r3, [sl, #1] │ │ │ │ lsr r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq 339dd8 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -353460,28 +353460,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1612] @ 3399c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33978c │ │ │ │ ldr r3, [pc, #-1624] @ 3399cc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3396d4 │ │ │ │ @@ -353498,28 +353498,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 3399d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3396d4 │ │ │ │ ldr r3, [pc, #-1768] @ 3399d4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339744 │ │ │ │ @@ -353536,28 +353536,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1900] @ 3399d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339744 │ │ │ │ ldr r3, [pc, #-1912] @ 3399dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a31c │ │ │ │ @@ -353593,27 +353593,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2116] @ 3399e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r5, #0 │ │ │ │ bne 339c64 │ │ │ │ b 3397cc │ │ │ │ ldr r3, [pc, #-2136] @ 3399e4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -353657,23 +353657,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2332] @ 3399f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339530 │ │ │ │ ldrb r3, [sl, #1] │ │ │ │ lsr r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq 339dd8 │ │ │ │ cmp r3, #15 │ │ │ │ beq 338bfc │ │ │ │ @@ -353697,27 +353697,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2500] @ 339a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339654 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 321bb8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 339534 │ │ │ │ @@ -353762,23 +353762,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2736] @ 339a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 338bfc │ │ │ │ ldr r3, [pc, #-2748] @ 339a0c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339554 │ │ │ │ @@ -353795,110 +353795,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 339a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339554 │ │ │ │ ldr r0, [pc, #-2884] @ 339a14 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 338e00 │ │ │ │ ldr r0, [pc, #-2900] @ 339a18 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33a228 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #-2936] @ 339a1c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339744 │ │ │ │ ldr r0, [pc, #-2968] @ 339a20 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339554 │ │ │ │ ldr r0, [pc, #-2996] @ 339a24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339f60 │ │ │ │ ldr r0, [pc, #-3028] @ 339a28 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339530 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #-3048] @ 339a2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33978c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #-3084] @ 339a30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3396d4 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-3124] @ 339a34 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 338e00 │ │ │ │ ldr r0, [pc, #-3152] @ 339a38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339654 │ │ │ │ ldr r3, [pc, #-3180] @ 339a3c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339e24 │ │ │ │ @@ -353916,33 +353916,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3288] @ 339a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339e24 │ │ │ │ ldr r0, [pc, #-3300] @ 339a4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 338bfc │ │ │ │ ldr r0, [pc, #-3316] @ 339a50 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 339e24 │ │ │ │ ldr r3, [pc, #-3332] @ 339a54 │ │ │ │ ldr r1, [pc, #-3332] @ 339a58 │ │ │ │ ldr r0, [pc, #-3332] @ 339a5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-3336] @ 339a60 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353978,15 +353978,15 @@ │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcs 33a88c │ │ │ │ ldr r2, [pc, #180] @ 33a8a0 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 7bc678 │ │ │ │ + bl 7bc688 │ │ │ │ rsbs r7, r5, #512 @ 0x200 │ │ │ │ rsc r4, r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r7 │ │ │ │ sbcs r3, r3, r4 │ │ │ │ movcc r7, r6 │ │ │ │ add r4, sl, #128 @ 0x80 │ │ │ │ @@ -354020,15 +354020,15 @@ │ │ │ │ bl 3296f4 │ │ │ │ b 33a834 │ │ │ │ ldr r0, [pc, #20] @ 33a8a8 │ │ │ │ b 33a834 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r8, asr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, pc, r4, ror r9 @ │ │ │ │ + subeq r4, pc, r4, lsl #19 │ │ │ │ strheq r0, [sp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-80] @ 0xffffffb0 │ │ │ │ @@ -354143,42 +354143,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r7, #24 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 33aaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33a9ac │ │ │ │ ldr r0, [pc, #56] @ 33aaf8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33a9ac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r4, lsl fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, sp, r0, asr #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, sp, ip, lsl #20 │ │ │ │ andeq r4, r0, ip, lsr #8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq r4, [pc], #-104 @ │ │ │ │ - subeq r4, pc, r8, lsl #14 │ │ │ │ + subeq r4, pc, r8, asr #13 │ │ │ │ + subeq r4, pc, r8, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ stmib sp, {r1, r2} │ │ │ │ ldr r2, [pc, #432] @ 33accc │ │ │ │ @@ -354211,15 +354211,15 @@ │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq 33abc8 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -354289,15 +354289,15 @@ │ │ │ │ bl 321e14 │ │ │ │ b 33ac10 │ │ │ │ ldr r0, [pc, #20] @ 33acdc │ │ │ │ b 33ac54 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [sp], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, pc, r4, asr #12 │ │ │ │ + subeq r4, pc, r4, asr r6 @ │ │ │ │ @ instruction: 0x006d0798 │ │ │ │ andeq r4, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ @@ -354430,40 +354430,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r8, #24 │ │ │ │ str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r1, [r8, #-12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r8, #-16] │ │ │ │ ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 33af68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33ad78 │ │ │ │ ldr r0, [pc, #56] @ 33af6c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33ad78 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, ip, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006d0690 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, sp, r8, lsr #11 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r4, pc, ip, lsl r3 @ │ │ │ │ - subeq r4, pc, r8, lsr r3 @ │ │ │ │ + subeq r4, pc, ip, lsr #6 │ │ │ │ + subeq r4, pc, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #456] @ 33b158 │ │ │ │ @@ -354561,42 +354561,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r5, #24 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33b17c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #83] @ 0x53 │ │ │ │ b 33afec │ │ │ │ ldr r0, [pc, #60] @ 33b180 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #83] @ 0x53 │ │ │ │ b 33afec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, ip, asr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, sp, r0, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq r0, sp, ip, lsr #7 │ │ │ │ andeq r3, r0, ip, lsr #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r4, pc, r4, ror #2 │ │ │ │ - @ instruction: 0x004f4194 │ │ │ │ + subeq r4, pc, r4, ror r1 @ │ │ │ │ + subeq r4, pc, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-88] @ 0xffffffa8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -354737,48 +354737,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r4, #24 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r5, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33b454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33b374 │ │ │ │ ldr r0, [pc, #72] @ 33b458 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33b374 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r0, lsr r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r0, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ rsbeq r0, sp, ip, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, r8, lsl pc @ │ │ │ │ - subeq r3, pc, r0, asr pc @ │ │ │ │ + subeq r3, pc, r8, lsr #30 │ │ │ │ + subeq r3, pc, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #580] @ 33b6b8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #576] @ 33b6bc │ │ │ │ @@ -354882,22 +354882,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 33b6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33b4d0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 33b668 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b668 │ │ │ │ @@ -354919,31 +354919,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 332ad0 │ │ │ │ ldr r0, [pc, #68] @ 33b6ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33b4d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, ip, ip, ror pc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, ip, r8, asr pc @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ strheq pc, [ip], #-228 @ 0xffffff1c @ │ │ │ │ rsbeq pc, ip, r8, ror lr @ │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r8, ror #17 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, r4, ror sp @ │ │ │ │ + subeq r3, pc, r4, lsl #27 │ │ │ │ rsbeq pc, ip, r4, lsl #27 │ │ │ │ - subeq r3, pc, ip, lsr #26 │ │ │ │ + subeq r3, pc, ip, lsr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-88] @ 0xffffffa8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -355102,49 +355102,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r4, #24 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r5, #0 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ str sl, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 33ba0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33b8fc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ 33ba10 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33b8fc │ │ │ │ rsbeq pc, ip, r4, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, ip, r0, ror ip @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq pc, ip, r4, asr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, r4, ror #18 │ │ │ │ - @ instruction: 0x004f3998 │ │ │ │ + subeq r3, pc, r4, ror r9 @ │ │ │ │ + subeq r3, pc, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ ldrb r3, [r1, #41] @ 0x29 │ │ │ │ ldrb r8, [r1, #40] @ 0x28 │ │ │ │ @@ -355281,45 +355281,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r7, #24 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33bcc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33bab8 │ │ │ │ mov r2, #0 │ │ │ │ b 33bb48 │ │ │ │ ldr r0, [pc, #64] @ 33bccc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33bab8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006cf99c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, ip, r0, asr r9 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq pc, ip, r0, lsl #17 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r1, r0, r8, asr r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, r8, lsl #15 │ │ │ │ - subeq r3, pc, r8, lsr #15 │ │ │ │ + @ instruction: 0x004f3798 │ │ │ │ + strheq r3, [pc], #-120 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ ldrb r3, [r1, #40] @ 0x28 │ │ │ │ mov r6, r1 │ │ │ │ @@ -355459,42 +355459,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r8, #24 │ │ │ │ str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r1, [r8, #-12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r9, sl} │ │ │ │ ldr r3, [r8, #-16] │ │ │ │ ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33bf84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33bd68 │ │ │ │ ldr r0, [pc, #64] @ 33bf88 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33bd68 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [ip], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, ip, r0, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, ip, r4, lsr #11 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r2, r0, r0, ror #13 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, r0, lsr r5 @ │ │ │ │ - subeq r3, pc, r8, asr r5 @ │ │ │ │ + subeq r3, pc, r0, asr #10 │ │ │ │ + subeq r3, pc, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub sp, sp, #556 @ 0x22c │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -355566,15 +355566,15 @@ │ │ │ │ add r1, r7, #360 @ 0x168 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r1, [r0, r1, lsl #2] │ │ │ │ cmp r1, #0 │ │ │ │ beq 33c120 │ │ │ │ ldr r0, [r1, #96] @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ adds r1, fp, r1 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ adc sl, sl, r1 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355597,33 +355597,33 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bne 33c09c │ │ │ │ mov r7, r2 │ │ │ │ mov r0, fp │ │ │ │ add r3, pc, #224 @ 0xe0 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, sl │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr fp, [pc, #236] @ 33c23c │ │ │ │ add r3, pc, #204 @ 0xcc │ │ │ │ ldrd r2, [r3] │ │ │ │ adds r0, r0, fp │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ add r3, pc, #184 @ 0xb8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ add r3, pc, #156 @ 0x9c │ │ │ │ ldrd r2, [r3] │ │ │ │ adds r0, r0, fp │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ rsbs r4, r3, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #0 │ │ │ │ rsc r3, r3, #0 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ @@ -355703,15 +355703,15 @@ │ │ │ │ bhi 33c5b0 │ │ │ │ add r4, r4, #5568 @ 0x15c0 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c5b0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr fp, [r0, #40] @ 0x28 │ │ │ │ ldr sl, [r0, #44] @ 0x2c │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r6, [r0, #88] @ 0x58 │ │ │ │ ldr r9, [r0, #92] @ 0x5c │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ @@ -355736,26 +355736,26 @@ │ │ │ │ ldrb ip, [r3, #2266] @ 0x8da │ │ │ │ adc r1, r1, #0 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str ip, [sp, #24] │ │ │ │ strb ip, [sp, #44] @ 0x2c │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ lsr r4, r4, #9 │ │ │ │ orr r4, r4, r7, lsl #23 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ add sl, sp, #48 @ 0x30 │ │ │ │ str r0, [sl, #28] │ │ │ │ str r1, [sl, #32] │ │ │ │ adds r0, r4, fp │ │ │ │ lsr r1, r7, #9 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ add r2, r2, #27648 @ 0x6c00 │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ add r2, r2, #176 @ 0xb0 │ │ │ │ str r6, [sl, #60] @ 0x3c │ │ │ │ @@ -355770,27 +355770,27 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [sp, #46] @ 0x2e │ │ │ │ bls 33c4c4 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33c4c4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #452] @ 33c5c8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add ip, ip, #6336 @ 0x18c0 │ │ │ │ ldr lr, [ip, #16] │ │ │ │ ldr ip, [ip, #20] │ │ │ │ ldr r2, [pc, #424] @ 33c5cc │ │ │ │ subs r0, r0, lr │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sl, #124] @ 0x7c │ │ │ │ str r1, [sl, #128] @ 0x80 │ │ │ │ beq 33c5a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -355845,15 +355845,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ beq 33c57c │ │ │ │ ldr r0, [r1, #96] @ 0x60 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ adds r1, fp, r1 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ adc sl, sl, r1 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -356010,23 +356010,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3672] @ 33d620 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [pc, #3648] @ 33d624 │ │ │ │ ldr r2, [pc, #3648] @ 33d628 │ │ │ │ ldr r3, [pc, #3608] @ 33d604 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -356065,15 +356065,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -356082,15 +356082,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3416] @ 33d630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33c6e8 │ │ │ │ cmp r9, #192 @ 0xc0 │ │ │ │ bne 33c8f4 │ │ │ │ ldrb r3, [r3, #2133] @ 0x855 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33d358 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -356116,15 +356116,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3268] @ 33d634 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c7c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356147,22 +356147,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3140] @ 33d63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33c7dc │ │ │ │ add r9, sp, #76 @ 0x4c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3034 │ │ │ │ cmp r8, #64 @ 0x40 │ │ │ │ @@ -356723,15 +356723,15 @@ │ │ │ │ ldr r0, [pc, #888] @ 33d640 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33c6e8 │ │ │ │ strb r3, [r5, #21] │ │ │ │ strb r3, [r5, #22] │ │ │ │ strb r3, [r5, #23] │ │ │ │ strb r3, [r5, #25] │ │ │ │ strb r3, [r5, #27] │ │ │ │ strb r3, [r5, #29] │ │ │ │ @@ -356928,31 +356928,31 @@ │ │ │ │ b 33d150 │ │ │ │ mov r4, #2 │ │ │ │ b 33d1ec │ │ │ │ ldrdeq lr, [ip], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, ip, r8, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r0, r8, lsr #15 │ │ │ │ + strheq sp, [r0], #-120 @ 0xffffff88 @ │ │ │ │ muleq r0, r0, sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, pc, r8, lsr #27 │ │ │ │ + strheq r2, [pc], #-216 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq lr, ip, ip, lsl #24 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subeq r2, pc, r0, lsl #24 │ │ │ │ - subeq r2, pc, r0, lsl #24 │ │ │ │ + subeq r2, pc, r0, lsl ip @ │ │ │ │ + subeq r2, pc, r0, lsl ip @ │ │ │ │ andeq r1, r0, r8, ror #15 │ │ │ │ - subeq r1, pc, r4, lsr #23 │ │ │ │ - subeq r2, pc, ip, asr r2 @ │ │ │ │ + strheq r1, [pc], #-180 @ │ │ │ │ + subeq r2, pc, ip, ror #4 │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ - subeq r1, pc, ip, lsl pc @ │ │ │ │ - subeq r0, pc, ip, lsl pc @ │ │ │ │ - strdeq r1, [pc], #-224 @ │ │ │ │ + subeq r1, pc, ip, lsr #30 │ │ │ │ + subeq r0, pc, ip, lsr #30 │ │ │ │ + subeq r1, pc, r0, lsl #30 │ │ │ │ rsb fp, r1, #63 @ 0x3f │ │ │ │ lsl fp, fp, #6 │ │ │ │ add r1, sl, r1, lsl #6 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2020 │ │ │ │ ldr r2, [sl, #4040] @ 0xfc8 │ │ │ │ @@ -356961,26 +356961,26 @@ │ │ │ │ lsl r2, r2, #6 │ │ │ │ bl 1e2020 │ │ │ │ b 33d150 │ │ │ │ ldr r0, [pc, #-68] @ 33d648 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33c7dc │ │ │ │ ldr r0, [pc, #-88] @ 33d64c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33c7dc │ │ │ │ ldr r0, [pc, #-104] @ 33d650 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33c7dc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #604] @ 33d940 │ │ │ │ @@ -357092,22 +357092,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 33d970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33d740 │ │ │ │ cmp r7, #0 │ │ │ │ bne 33d8f0 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33d8f0 │ │ │ │ @@ -357129,32 +357129,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 332ad0 │ │ │ │ ldr r0, [pc, #72] @ 33d978 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33d740 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, ip, ip, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, ip, r8, ror #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, ip, lsr #2 │ │ │ │ rsbeq sp, ip, r8, asr #24 │ │ │ │ rsbeq sp, ip, ip, ror #23 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r8, lsl #13 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, pc, r0, lsr #26 │ │ │ │ + subeq r1, pc, r0, lsr sp @ │ │ │ │ strdeq sp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r1, [pc], #-196 @ │ │ │ │ + subeq r1, pc, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr r4, [r0] │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ add r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -357310,15 +357310,15 @@ │ │ │ │ sbcs r6, r6, r8 │ │ │ │ movcc r0, #0 │ │ │ │ andcs r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33db48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ - bl 7e06b0 │ │ │ │ + bl 7e06c0 │ │ │ │ ldr r2, [pc, #3392] @ 33e954 │ │ │ │ ldr r3, [pc, #3372] @ 33e944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -357337,15 +357337,15 @@ │ │ │ │ cmp r5, fp │ │ │ │ bne 33db24 │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ mov sl, r2 │ │ │ │ ldr r0, [sl, #8] │ │ │ │ ldr r1, [sl, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ ldr r5, [sl, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r5, #20 │ │ │ │ add r7, r5, #36 @ 0x24 │ │ │ │ str r1, [sl, #8] │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r2, [r5, #176] @ 0xb0 │ │ │ │ @@ -357408,15 +357408,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [sl] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r7, #1 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ @@ -357428,29 +357428,29 @@ │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sl, #12] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #156] @ 0x9c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r0, sl │ │ │ │ bl 3264a0 │ │ │ │ b 33da30 │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ cmp fp, #28 │ │ │ │ bhi 33dff8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -357605,22 +357605,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 33e984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [pc, #2236] @ 33e988 │ │ │ │ b 33dfc4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ bl 3264a0 │ │ │ │ b 33da08 │ │ │ │ ldr r3, [pc, #2544] @ 33ead0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357635,15 +357635,15 @@ │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ bne 33eef4 │ │ │ │ ldr r0, [pc, #2172] @ 33e98c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, fp, #1584 @ 0x630 │ │ │ │ add r3, r3, #14 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ tst r3, #1 │ │ │ │ @@ -357833,15 +357833,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 34ea58 │ │ │ │ cmp r7, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340bc0 │ │ │ │ @@ -357951,15 +357951,15 @@ │ │ │ │ ldr r1, [r2, #172] @ 0xac │ │ │ │ bne 33e5dc │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33dfc4 │ │ │ │ mov r3, #7 │ │ │ │ strh r3, [r2, #12] │ │ │ │ - bl 6466d4 │ │ │ │ + bl 6466e4 │ │ │ │ b 33dfc4 │ │ │ │ ldrb r2, [r5, #77] @ 0x4d │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ ldrb r1, [r5, #80] @ 0x50 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #78] @ 0x4e │ │ │ │ ldrb r0, [r5, #41] @ 0x29 │ │ │ │ @@ -358096,15 +358096,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ and r7, r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r0, #284 @ 0x11c │ │ │ │ ldr r6, [r5, #40] @ 0x28 │ │ │ │ - bl 7df8b8 │ │ │ │ + bl 7df8c8 │ │ │ │ cmn r6, #1 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [r0, #56] @ 0x38 │ │ │ │ @@ -358158,125 +358158,125 @@ │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ bl 1e2020 │ │ │ │ b 33dc0c │ │ │ │ rsbeq sp, ip, ip, lsr sl │ │ │ │ rsbeq sp, ip, r8, lsr sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r0, r0, lsr #10 │ │ │ │ - strdeq ip, [r0], #-70 @ 0xffffffba @ │ │ │ │ - subeq r1, pc, r4, lsl ip @ │ │ │ │ + rsbeq ip, r0, r0, lsr r5 │ │ │ │ + rsbeq ip, r0, r6, lsl #10 │ │ │ │ + subeq r1, pc, r4, lsr #24 │ │ │ │ rsbeq sp, ip, r0, ror #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r0, r8, ror #6 │ │ │ │ - strheq r7, [sp], #-180 @ 0xffffff4c │ │ │ │ - strheq r1, [sp], #-160 @ 0xffffff60 │ │ │ │ - @ instruction: 0x0060e190 │ │ │ │ - rsbeq ip, r0, r0, lsl #3 │ │ │ │ + rsbeq ip, r0, r8, ror r3 │ │ │ │ + subeq r7, sp, r4, asr #23 │ │ │ │ + subeq r1, sp, r0, asr #21 │ │ │ │ + rsbeq lr, r0, r0, lsr #3 │ │ │ │ + @ instruction: 0x0060c190 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - @ instruction: 0x004f179c │ │ │ │ + subeq r1, pc, ip, lsr #15 │ │ │ │ andeq r1, r0, r0, ror r6 │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ - subeq r1, pc, r4, lsr #15 │ │ │ │ + strheq r1, [pc], #-116 @ │ │ │ │ andeq r4, r0, r1 │ │ │ │ - subeq r1, pc, r4, lsl r7 @ │ │ │ │ - subeq r1, pc, r8, asr #10 │ │ │ │ - subeq r1, pc, ip, lsl #10 │ │ │ │ - subeq r1, pc, r8, lsl r5 @ │ │ │ │ - subeq r1, pc, r0, asr #11 │ │ │ │ - subeq r1, pc, r8, ror #11 │ │ │ │ - subeq r1, pc, r4, asr #11 │ │ │ │ - strheq r1, [pc], #-68 @ │ │ │ │ - subeq r1, pc, ip, lsl #10 │ │ │ │ - subeq r1, pc, r4, lsl r5 @ │ │ │ │ + subeq r1, pc, r4, lsr #14 │ │ │ │ + subeq r1, pc, r8, asr r5 @ │ │ │ │ + subeq r1, pc, ip, lsl r5 @ │ │ │ │ + subeq r1, pc, r8, lsr #10 │ │ │ │ + ldrdeq r1, [pc], #-80 @ │ │ │ │ + strdeq r1, [pc], #-88 @ │ │ │ │ + ldrdeq r1, [pc], #-84 @ │ │ │ │ + subeq r1, pc, r4, asr #9 │ │ │ │ + subeq r1, pc, ip, lsl r5 @ │ │ │ │ subeq r1, pc, r4, lsr #10 │ │ │ │ subeq r1, pc, r4, lsr r5 @ │ │ │ │ subeq r1, pc, r4, asr #10 │ │ │ │ - ldrdeq r1, [pc], #-88 @ │ │ │ │ - subeq r1, pc, r0, lsr r4 @ │ │ │ │ - subeq r1, pc, ip, lsr r4 @ │ │ │ │ + subeq r1, pc, r4, asr r5 @ │ │ │ │ + subeq r1, pc, r8, ror #11 │ │ │ │ + subeq r1, pc, r0, asr #8 │ │ │ │ + subeq r1, pc, ip, asr #8 │ │ │ │ andeq r4, r0, r2, lsr #2 │ │ │ │ - rsbeq fp, r0, r4, asr #25 │ │ │ │ - subeq r7, sp, r4, lsl r5 │ │ │ │ - subeq r1, sp, r4, lsl r4 │ │ │ │ - @ instruction: 0x0060ba9a │ │ │ │ - rsbeq fp, r0, r0, asr #20 │ │ │ │ + ldrdeq fp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + subeq r7, sp, r4, lsr #10 │ │ │ │ + subeq r1, sp, r4, lsr #8 │ │ │ │ + rsbeq fp, r0, sl, lsr #21 │ │ │ │ + rsbeq fp, r0, r0, asr sl │ │ │ │ andeq r4, r0, sp, lsl #2 │ │ │ │ - rsbeq sp, r0, r8, lsl sl │ │ │ │ - rsbeq fp, r0, r8, lsl #20 │ │ │ │ - rsbeq fp, r0, r6, ror r8 │ │ │ │ + rsbeq sp, r0, r8, lsr #20 │ │ │ │ + rsbeq fp, r0, r8, lsl sl │ │ │ │ + rsbeq fp, r0, r6, lsl #17 │ │ │ │ ldrdeq r9, [r9], #-200 @ 0xffffff38 @ │ │ │ │ tsteq r7, pc, lsl #2 │ │ │ │ @ instruction: 0xfffecccc │ │ │ │ - @ instruction: 0x004f0e98 │ │ │ │ - strdeq fp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - subeq r6, sp, r8, asr #28 │ │ │ │ - subeq r0, sp, r8, asr #26 │ │ │ │ + subeq r0, pc, r8, lsr #29 │ │ │ │ + rsbeq fp, r0, r8, lsl #12 │ │ │ │ + subeq r6, sp, r8, asr lr │ │ │ │ + subeq r0, sp, r8, asr sp │ │ │ │ andeq r1, r0, r0, lsr pc │ │ │ │ - strheq r1, [pc], #-104 @ │ │ │ │ - rsbeq sp, r0, r0, lsr #5 │ │ │ │ - subeq sl, lr, r4, ror r1 │ │ │ │ + subeq r1, pc, r8, asr #13 │ │ │ │ + strheq sp, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + subeq sl, lr, r4, lsl #3 │ │ │ │ andeq r1, r0, r1, ror #25 │ │ │ │ - rsbeq fp, r0, r8, ror r1 │ │ │ │ + rsbeq fp, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, pc, lsl #2 │ │ │ │ andeq r4, r0, fp │ │ │ │ - rsbeq fp, r0, r2, lsr #2 │ │ │ │ + rsbeq fp, r0, r2, lsr r1 │ │ │ │ andeq r4, r0, lr, lsl #2 │ │ │ │ - subeq r0, pc, r0, lsr #17 │ │ │ │ - rsbeq sp, r0, r0, lsl #3 │ │ │ │ - rsbeq fp, r0, lr, lsl #1 │ │ │ │ + strheq r0, [pc], #-128 @ │ │ │ │ + @ instruction: 0x0060d190 │ │ │ │ + @ instruction: 0x0060b09e │ │ │ │ andeq r3, r0, ip, lsl #3 │ │ │ │ - subeq r1, pc, r4, lsl #7 │ │ │ │ + @ instruction: 0x004f1394 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - subeq r1, pc, r0, lsr #6 │ │ │ │ + subeq r1, pc, r0, lsr r3 @ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r3, r0, r4, asr #11 │ │ │ │ andeq r3, r0, r8, ror #8 │ │ │ │ - strdeq fp, [lr], #-20 @ 0xffffffec │ │ │ │ + subeq fp, lr, r4, lsl #4 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ - subeq r0, pc, r8, ror #17 │ │ │ │ + strdeq r0, [pc], #-136 @ │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq r0, pc, r4, lsr #8 │ │ │ │ - subeq r1, pc, r0, lsr #32 │ │ │ │ + subeq r0, pc, r4, lsr r4 @ │ │ │ │ + subeq r1, pc, r0, lsr r0 @ │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ - subeq r0, pc, r0, lsr #26 │ │ │ │ - subeq r0, pc, r4, lsr #31 │ │ │ │ - subeq r0, pc, r4, lsr #26 │ │ │ │ + subeq r0, pc, r0, lsr sp @ │ │ │ │ + strheq r0, [pc], #-244 @ │ │ │ │ + subeq r0, pc, r4, lsr sp @ │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - subeq r9, lr, r4, lsr lr │ │ │ │ + subeq r9, lr, r4, asr #28 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - strheq r0, [pc], #-4 @ │ │ │ │ + subeq r0, pc, r4, asr #1 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r3, r0, r4, lsr #10 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, pc, r8, lsl #22 │ │ │ │ - subeq r9, lr, r0, lsr #26 │ │ │ │ - subeq r0, pc, r8, lsr r0 @ │ │ │ │ - subeq r0, pc, r8, lsl #22 │ │ │ │ + subeq r0, pc, r8, lsl fp @ │ │ │ │ + subeq r9, lr, r0, lsr sp │ │ │ │ + subeq r0, pc, r8, asr #32 │ │ │ │ + subeq r0, pc, r8, lsl fp @ │ │ │ │ andeq r3, r0, r4, lsr r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ ldr r3, [pc, #-216] @ 33ea04 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r2, [pc, #-220] @ 33ea08 │ │ │ │ ldr r1, [pc, #-220] @ 33ea0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [lr, #2216] @ 0x8a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [r5, #68] @ 0x44 │ │ │ │ @@ -358336,15 +358336,15 @@ │ │ │ │ add ip, sp, #136 @ 0x88 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r8, sp, #152 @ 0x98 │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r9, [sp, #156] @ 0x9c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #160 @ 0xa0 │ │ │ │ @@ -358352,15 +358352,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r3, #2114] @ 0x842 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ec70 │ │ │ │ ldrh r3, [r7, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ef78 │ │ │ │ @@ -358396,15 +358396,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r7, sp, #152 @ 0x98 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r8, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #160 @ 0xa0 │ │ │ │ @@ -358412,15 +358412,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r3, #2114] @ 0x842 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ed60 │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ef64 │ │ │ │ @@ -358455,29 +358455,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1040] @ 33ea14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dfc4 │ │ │ │ ldr r3, [pc, #-1052] @ 33ea18 │ │ │ │ ldr r1, [pc, #-1052] @ 33ea1c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ sub r3, r3, #1488 @ 0x5d0 │ │ │ │ ldr r2, [pc, #-1064] @ 33ea20 │ │ │ │ @@ -358494,15 +358494,15 @@ │ │ │ │ cmp r3, #8 │ │ │ │ bhi 33dfc0 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r6, [pc, #-1116] @ 33ea30 │ │ │ │ - bl 7df924 │ │ │ │ + bl 7df934 │ │ │ │ b 33dfc4 │ │ │ │ sub r3, fp, #1 │ │ │ │ cmn r3, #3 │ │ │ │ bhi 33e720 │ │ │ │ ldr r2, [pc, #-1148] @ 33ea28 │ │ │ │ sub r3, fp, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -358530,26 +358530,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1288] @ 33ea3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ b 33e124 │ │ │ │ ldr r3, [pc, #-1304] @ 33ea40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r8, [r3, #-2516] @ 0xfffff62c │ │ │ │ b 33e7e8 │ │ │ │ @@ -358594,22 +358594,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1512] @ 33ea4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2228] @ 0x8b4 │ │ │ │ ldrb r2, [r2, #2100] @ 0x834 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33e774 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -358635,21 +358635,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1664] @ 33ea54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [pc, #-1672] @ 33ea58 │ │ │ │ b 33dfc4 │ │ │ │ ldr r3, [pc, #-1676] @ 33ea5c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358675,21 +358675,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1808] @ 33ea64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e918 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33f92c │ │ │ │ ldr r6, [pc, #-1836] @ 33ea68 │ │ │ │ b 33dfc4 │ │ │ │ @@ -358716,22 +358716,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1964] @ 33ea70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [pc, #-1972] @ 33ea74 │ │ │ │ b 33dfc4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #1 │ │ │ │ bl 329244 │ │ │ │ mov r6, r0 │ │ │ │ @@ -358844,29 +358844,29 @@ │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2488] @ 33ea80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e250 │ │ │ │ ldr r3, [pc, #-2500] @ 33ea84 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33df3c │ │ │ │ @@ -358885,49 +358885,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r8, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2644] @ 33ea88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33df3c │ │ │ │ ldr r0, [pc, #-2656] @ 33ea8c │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e250 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #-2692] @ 33ea90 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33df3c │ │ │ │ ldr r6, [pc, #-2728] @ 33ea94 │ │ │ │ b 33dfc4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r0, r2, #24576 @ 0x6000 │ │ │ │ add r2, r0, #3808 @ 0xee0 │ │ │ │ ldrh r1, [r2, #4] │ │ │ │ @@ -358995,24 +358995,24 @@ │ │ │ │ add r1, r1, #184 @ 0xb8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ bl 3296f4 │ │ │ │ mov r6, r0 │ │ │ │ b 33dfc4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldr r2, [pc, #-3024] @ 33ea9c │ │ │ │ add ip, ip, #6336 @ 0x18c0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [ip, #4] │ │ │ │ ldr r9, [ip] │ │ │ │ ldr r6, [ip, #8] │ │ │ │ ldr r4, [ip, #12] │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r6, r9, r6 │ │ │ │ sbc r4, r8, r4 │ │ │ │ adds r6, r0, r6 │ │ │ │ adc r4, r4, r1 │ │ │ │ ldr r1, [r3] │ │ │ │ orrs r8, r9, r8 │ │ │ │ @@ -359159,22 +359159,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3684] @ 33eaa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f6bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #4 │ │ │ │ cmpeq r3, #6 │ │ │ │ bne 3408d4 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -359198,22 +359198,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3832] @ 33eaac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f18c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 33fa9c │ │ │ │ ldr r6, [pc, #-3860] @ 33eab0 │ │ │ │ b 33dfc4 │ │ │ │ @@ -359241,39 +359241,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3988] @ 33eabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dd68 │ │ │ │ ldr r0, [pc, #-4000] @ 33eac0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f6bc │ │ │ │ ldr r0, [pc, #-4020] @ 33eac4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f18c │ │ │ │ ldr r0, [pc, #-4036] @ 33eac8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dd64 │ │ │ │ ldr r2, [pc, #-4056] @ 33eacc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f9bc │ │ │ │ @@ -359290,35 +359290,35 @@ │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3916] @ 340a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f9bc │ │ │ │ ldr r0, [pc, #3904] @ 340a6c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f220 │ │ │ │ ldr r0, [pc, #3888] @ 340a70 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f9bc │ │ │ │ mov r4, #0 │ │ │ │ b 33e720 │ │ │ │ ldrb r2, [r5, #81] @ 0x51 │ │ │ │ ldrb r3, [r5, #80] @ 0x50 │ │ │ │ ldrb r1, [r5, #85] @ 0x55 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -359467,29 +359467,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3244] @ 340a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33fd54 │ │ │ │ mov r6, #2 │ │ │ │ b 33fd20 │ │ │ │ ldr r0, [pc, #3224] @ 340a88 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33fd54 │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ ldrb r1, [r5, #65] @ 0x41 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -359648,21 +359648,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2540] @ 340a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33fed8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ bl 33ba14 │ │ │ │ mov r6, r0 │ │ │ │ b 33dfc4 │ │ │ │ @@ -359745,15 +359745,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 33b45c │ │ │ │ mov r6, r0 │ │ │ │ b 33dfc4 │ │ │ │ ldr r0, [pc, #2184] @ 340a98 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e0c4 │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ ldrb r0, [r5, #65] @ 0x41 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ @@ -359811,22 +359811,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1896] @ 340aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 340118 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ bl 33b45c │ │ │ │ mov r6, r0 │ │ │ │ b 33dfc4 │ │ │ │ @@ -359846,15 +359846,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ bl 33ba14 │ │ │ │ mov r6, r0 │ │ │ │ b 33dfc4 │ │ │ │ ldr r0, [pc, #1788] @ 340aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33fed8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ bl 33af70 │ │ │ │ mov r6, r0 │ │ │ │ b 33dfc4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -359868,15 +359868,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 33bcd0 │ │ │ │ mov r6, r0 │ │ │ │ b 33dfc4 │ │ │ │ ldr r0, [pc, #1708] @ 340aa8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 340118 │ │ │ │ ldr r2, [pc, #1796] @ 340b14 │ │ │ │ sub r3, fp, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp fp, #0 │ │ │ │ cmpne r3, r2 │ │ │ │ bls 33eeb4 │ │ │ │ @@ -360151,15 +360151,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ @@ -360167,15 +360167,15 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 340abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #4 │ │ │ │ cmpeq r3, #6 │ │ │ │ beq 33e398 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -360200,25 +360200,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 340ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f220 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dfc0 │ │ │ │ ldr r3, [pc, #336] @ 340ac8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360240,137 +360240,137 @@ │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #4] │ │ │ │ str r6, [r4, #8] │ │ │ │ str r6, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 340acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dfc0 │ │ │ │ ldr r0, [pc, #212] @ 340ad0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f220 │ │ │ │ ldr r0, [pc, #192] @ 340ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dfc0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [pc, #176] @ 340ad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ stmib sp, {r7, r9} │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3408b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 340c50 │ │ │ │ ldr r6, [pc, #120] @ 340adc │ │ │ │ b 33dfc4 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004f0094 │ │ │ │ - subeq r0, pc, r0, lsr r0 @ │ │ │ │ - subeq r0, pc, r8, asr #1 │ │ │ │ - rsbeq ip, r0, r0, lsl r4 │ │ │ │ + subeq r0, pc, r4, lsr #1 │ │ │ │ + subeq r0, pc, r0, asr #32 │ │ │ │ + ldrdeq r0, [pc], #-8 @ │ │ │ │ + rsbeq ip, r0, r0, lsr #8 │ │ │ │ andeq r4, r0, ip │ │ │ │ andeq r4, r0, fp, lsr #2 │ │ │ │ andeq r3, r0, ip, lsr #32 │ │ │ │ - subeq r0, pc, r0, lsl #7 │ │ │ │ - strheq r0, [pc], #-60 @ │ │ │ │ + @ instruction: 0x004f0390 │ │ │ │ + subeq r0, pc, ip, asr #7 │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ andeq r4, r0, r8, ror #20 │ │ │ │ - subeq pc, lr, r4, asr lr @ │ │ │ │ - @ instruction: 0x004ef698 │ │ │ │ + subeq pc, lr, r4, ror #28 │ │ │ │ + subeq pc, lr, r8, lsr #13 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - subeq pc, lr, r0, lsl fp @ │ │ │ │ - @ instruction: 0x004efb90 │ │ │ │ - subeq pc, lr, r8, lsr #21 │ │ │ │ - rsbeq fp, r0, r4, ror #23 │ │ │ │ + subeq pc, lr, r0, lsr #22 │ │ │ │ + subeq pc, lr, r0, lsr #23 │ │ │ │ + strheq pc, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq fp, [r0], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq pc, lr, ip, ror #2 │ │ │ │ + subeq pc, lr, ip, ror r1 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq pc, lr, ip, lsr r0 @ │ │ │ │ + subeq pc, lr, ip, asr #32 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - subeq pc, lr, r4, ror r0 @ │ │ │ │ + subeq pc, lr, r4, lsl #1 │ │ │ │ andeq r2, r0, ip, asr #6 │ │ │ │ - subeq pc, lr, ip, lsr #6 │ │ │ │ - subeq pc, lr, r4, lsl r0 @ │ │ │ │ - subeq pc, lr, r4, ror #6 │ │ │ │ - subeq lr, lr, ip, lsr #30 │ │ │ │ + subeq pc, lr, ip, lsr r3 @ │ │ │ │ + subeq pc, lr, r4, lsr #32 │ │ │ │ + subeq pc, lr, r4, ror r3 @ │ │ │ │ + subeq lr, lr, ip, lsr pc │ │ │ │ andeq r4, r0, r8, lsl #2 │ │ │ │ - subeq pc, lr, ip, lsl r0 @ │ │ │ │ + subeq pc, lr, ip, lsr #32 │ │ │ │ andeq r2, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x004eef9c │ │ │ │ - subeq lr, lr, r8, ror #31 │ │ │ │ - ldrdeq lr, [lr], #-244 @ 0xffffff0c │ │ │ │ + subeq lr, lr, ip, lsr #31 │ │ │ │ + strdeq lr, [lr], #-248 @ 0xffffff08 │ │ │ │ + subeq lr, lr, r4, ror #31 │ │ │ │ @ instruction: 0x000017b8 │ │ │ │ - subeq pc, lr, r8, asr r2 @ │ │ │ │ - subeq pc, lr, ip, lsl #5 │ │ │ │ - subeq pc, lr, ip, asr r6 @ │ │ │ │ - strdeq pc, [lr], #-88 @ 0xffffffa8 │ │ │ │ - @ instruction: 0x004e9594 │ │ │ │ - ldrdeq sl, [lr], #-140 @ 0xffffff74 │ │ │ │ + subeq pc, lr, r8, ror #4 │ │ │ │ + @ instruction: 0x004ef29c │ │ │ │ + subeq pc, lr, ip, ror #12 │ │ │ │ + subeq pc, lr, r8, lsl #12 │ │ │ │ + subeq r9, lr, r4, lsr #11 │ │ │ │ + subeq sl, lr, ip, ror #17 │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - subseq r3, r8, ip, asr r2 │ │ │ │ + subseq r3, r8, ip, ror #4 │ │ │ │ andeq r4, r0, ip, lsl r6 │ │ │ │ - subeq pc, lr, r4, ror #3 │ │ │ │ - ldrdeq sl, [lr], #-104 @ 0xffffff98 │ │ │ │ - subeq r0, sp, r4, lsl r5 │ │ │ │ - strdeq pc, [lr], #-24 @ 0xffffffe8 │ │ │ │ + strdeq pc, [lr], #-20 @ 0xffffffec │ │ │ │ + subeq sl, lr, r8, ror #13 │ │ │ │ + subeq r0, sp, r4, lsr #10 │ │ │ │ + subeq pc, lr, r8, lsl #4 │ │ │ │ andeq r3, r0, r4, lsr sp │ │ │ │ - subeq lr, lr, r0, lsr ip │ │ │ │ - strheq r8, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + subeq lr, lr, r0, asr #24 │ │ │ │ + rsbeq r8, r0, r4, asr #29 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r1, r0, r8, asr #18 │ │ │ │ - strdeq lr, [lr], #-204 @ 0xffffff34 │ │ │ │ - subeq lr, lr, ip, lsl #23 │ │ │ │ - rsbeq r8, r0, r4, lsl #28 │ │ │ │ - strdeq lr, [lr], #-192 @ 0xffffff40 │ │ │ │ + subeq lr, lr, ip, lsl #26 │ │ │ │ + @ instruction: 0x004eeb9c │ │ │ │ + rsbeq r8, r0, r4, lsl lr │ │ │ │ + subeq lr, lr, r0, lsl #26 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ - @ instruction: 0x004eef94 │ │ │ │ + subeq lr, lr, r4, lsr #31 │ │ │ │ andeq r4, r0, r1, lsr #2 │ │ │ │ - subeq lr, lr, r8, asr #30 │ │ │ │ + subeq lr, lr, r8, asr pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, asr #26 │ │ │ │ - subeq lr, lr, r4, lsl fp │ │ │ │ - subeq lr, lr, r0, asr sl │ │ │ │ + subeq lr, lr, r4, lsr #22 │ │ │ │ + subeq lr, lr, r0, ror #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - subeq lr, lr, r4, ror #26 │ │ │ │ + subeq lr, lr, r4, ror sp │ │ │ │ andeq r2, r0, r0, ror #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strdeq fp, [lr], #-12 │ │ │ │ - @ instruction: 0x004eb09c │ │ │ │ - @ instruction: 0x0060a798 │ │ │ │ - subeq r7, lr, r4, ror r6 │ │ │ │ - subseq r3, r5, ip, lsl #29 │ │ │ │ + subeq fp, lr, ip, lsl #2 │ │ │ │ + subeq fp, lr, ip, lsr #1 │ │ │ │ + rsbeq sl, r0, r8, lsr #15 │ │ │ │ + subeq r7, lr, r4, lsl #13 │ │ │ │ + @ instruction: 0x00553e9c │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ - rsbeq sl, r0, r4, ror r7 │ │ │ │ - subeq r7, lr, r0, asr r6 │ │ │ │ - strheq lr, [lr], #-152 @ 0xffffff68 │ │ │ │ + rsbeq sl, r0, r4, lsl #15 │ │ │ │ + subeq r7, lr, r0, ror #12 │ │ │ │ + subeq lr, lr, r8, asr #19 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ - rsbeq sl, r0, r0, asr r7 │ │ │ │ - subeq r7, lr, r8, lsr #12 │ │ │ │ - subseq r3, r5, r0, asr #28 │ │ │ │ + rsbeq sl, r0, r0, ror #14 │ │ │ │ + subeq r7, lr, r8, lsr r6 │ │ │ │ + subseq r3, r5, r0, asr lr │ │ │ │ andeq r1, r0, lr, asr r9 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 340a5c │ │ │ │ ldr r3, [pc, #-244] @ 340ae4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360391,22 +360391,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-360] @ 340ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 340a5c │ │ │ │ ldr r3, [pc, #-372] @ 340ae4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 340a5c │ │ │ │ @@ -360423,32 +360423,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-480] @ 340ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 340a5c │ │ │ │ ldr r0, [pc, #-492] @ 340aec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 340a5c │ │ │ │ ldr r0, [pc, #-508] @ 340af0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 340a5c │ │ │ │ ldr r3, [pc, #-524] @ 340af4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e688 │ │ │ │ @@ -360468,58 +360468,58 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-672] @ 340af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e688 │ │ │ │ ldr r0, [pc, #-684] @ 340afc │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e688 │ │ │ │ ldr r0, [pc, #-720] @ 340b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f0d8 │ │ │ │ ldr r0, [pc, #-732] @ 340b04 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33f038 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2228] @ 0x8b4 │ │ │ │ ldrb r2, [r2, #2100] @ 0x834 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33e774 │ │ │ │ b 33f05c │ │ │ │ ldr r0, [pc, #-772] @ 340b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e918 │ │ │ │ ldr r3, [pc, #-668] @ 340b80 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 33e914 │ │ │ │ @@ -360534,23 +360534,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-892] @ 340b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33f0fc │ │ │ │ b 33e918 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #24576 @ 0x6000 │ │ │ │ ldr r8, [r3, #3252] @ 0xcb4 │ │ │ │ @@ -360637,15 +360637,15 @@ │ │ │ │ b 340ff4 │ │ │ │ cmp r7, r4 │ │ │ │ beq 3410cc │ │ │ │ ldr r3, [r4, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq 340fec │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6473ac │ │ │ │ + bl 6473bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 340fec │ │ │ │ ldr r7, [pc, #-1280] @ 340b18 │ │ │ │ mov r8, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -360671,38 +360671,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 340b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e7e8 │ │ │ │ ldr r0, [pc, #-1428] @ 340b24 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ b 340e8c │ │ │ │ ldr r7, [pc, #-1452] @ 340b28 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 34101c │ │ │ │ ldr r0, [pc, #-1464] @ 340b2c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e7e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #27648 @ 0x6c00 │ │ │ │ ldrh r8, [r3, #176] @ 0xb0 │ │ │ │ b 33e7e8 │ │ │ │ mov r8, #0 │ │ │ │ b 33e7e8 │ │ │ │ @@ -360731,23 +360731,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r6, r8, fp} │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1640] @ 340b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r8, [r5, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #-1652] @ 340b38 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ bhi 3411dc │ │ │ │ add r3, r3, r8 │ │ │ │ ldrsh r3, [r3, r8] │ │ │ │ @@ -360783,44 +360783,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1828] @ 340b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dfc0 │ │ │ │ ldr r0, [pc, #-1840] @ 340b48 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r8, [r5, #76] @ 0x4c │ │ │ │ b 3411a4 │ │ │ │ ldr r3, [pc, #-1872] @ 340b4c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ bhi 3411ec │ │ │ │ add r3, r3, r8 │ │ │ │ ldrsh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #-1900] @ 340b50 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dfc0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsl r8, r3, #16 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsr r8, r8, #16 │ │ │ │ ldr r3, [r3, #2272] @ 0x8e0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -360859,22 +360859,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2112] @ 340b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e7e8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ bne 33dfc0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r2, r2, #8192 @ 0x2000 │ │ │ │ @@ -360904,15 +360904,15 @@ │ │ │ │ b 33f378 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [r3, #3780] @ 0xec4 │ │ │ │ b 33e7e8 │ │ │ │ ldr r0, [pc, #-2252] @ 340b60 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33e7e8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [r0, #2214] @ 0x8a6 │ │ │ │ cmp r1, #0 │ │ │ │ bne 33fd2c │ │ │ │ ldr r3, [pc, #-2284] @ 340b64 │ │ │ │ bics r2, r3, r8 │ │ │ │ @@ -360935,28 +360935,28 @@ │ │ │ │ add r7, r3, #22272 @ 0x5700 │ │ │ │ add r9, r3, #23296 @ 0x5b00 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ add r9, r9, #224 @ 0xe0 │ │ │ │ b 3414b8 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6473b4 │ │ │ │ + bl 6473c4 │ │ │ │ cmp r7, r9 │ │ │ │ beq 33dfc4 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ cmp r8, #0 │ │ │ │ beq 3414b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3414a4 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 6473ac │ │ │ │ + bl 6473bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3414a4 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 6e0d5c │ │ │ │ + bl 6e0d6c │ │ │ │ b 3414a4 │ │ │ │ ldr r3, [pc, #-2440] @ 340b68 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 341478 │ │ │ │ @@ -360975,24 +360975,24 @@ │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2564] @ 340b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r3, #2272] @ 0x8e0 │ │ │ │ b 341478 │ │ │ │ cmn fp, #1 │ │ │ │ beq 3418f4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 341930 │ │ │ │ @@ -361061,15 +361061,15 @@ │ │ │ │ b 34162c │ │ │ │ ldr r0, [pc, #-2852] @ 340b70 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r3, #2272] @ 0x8e0 │ │ │ │ b 341478 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [r5, #37] @ 0x25 │ │ │ │ @@ -361117,29 +361117,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3417c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, #1 │ │ │ │ add r4, r3, #6336 @ 0x18c0 │ │ │ │ strd r8, [r4], #16 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #-3100] @ 340b74 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ b 33dfc4 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [pc, #-3120] @ 340b78 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 33dfc4 │ │ │ │ ldr r3, [pc, #-3152] @ 340b7c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 341774 │ │ │ │ @@ -361157,22 +361157,22 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3256] @ 340b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 341774 │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ mov r1, #8 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ ldrb r0, [r5, #65] @ 0x41 │ │ │ │ @@ -361207,15 +361207,15 @@ │ │ │ │ bl 32de2c │ │ │ │ mov r6, r0 │ │ │ │ b 34173c │ │ │ │ ldr r0, [pc, #-3416] @ 340b8c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 341774 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, r2, #22272 @ 0x5700 │ │ │ │ add r1, r2, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add r1, r1, #224 @ 0xe0 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -361257,15 +361257,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c14b8 │ │ │ │ + bl 7c14c8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ sub r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ @@ -361335,15 +361335,15 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r7, [pc, #844] @ 341e3c │ │ │ │ ldr r3, [pc, #844] @ 341e40 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361375,17 +361375,17 @@ │ │ │ │ bne 341b88 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 341c30 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -361405,15 +361405,15 @@ │ │ │ │ bne 341cf4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ ldr r3, [pc, #580] @ 341e4c │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r8, [r4, #32] │ │ │ │ bl 1e18dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -361442,29 +361442,29 @@ │ │ │ │ mov r0, fp │ │ │ │ adc r8, r8, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e39b8 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r1, [pc, #420] @ 341e50 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ ldr r2, [pc, #384] @ 341e54 │ │ │ │ ldr r3, [pc, #352] @ 341e38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -361492,23 +361492,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 341e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 341b14 │ │ │ │ ldr r3, [pc, #224] @ 341e68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 341c28 │ │ │ │ ldr r3, [pc, #192] @ 341e5c │ │ │ │ @@ -361525,53 +361525,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 341e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 341c28 │ │ │ │ ldr r0, [pc, #100] @ 341e70 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 341b14 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ 341e74 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 341c28 │ │ │ │ rsbeq r9, ip, r8, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, ip, r4, lsl #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r5, lsl #5 │ │ │ │ rsbeq r9, ip, ip, lsr #16 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rsbeq r9, ip, r0, lsr #14 │ │ │ │ andeq r4, r0, ip, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, lr, ip, asr r8 │ │ │ │ + subeq lr, lr, ip, ror #16 │ │ │ │ andeq r2, r0, r8, asr #2 │ │ │ │ - strheq r8, [lr], #-248 @ 0xffffff08 │ │ │ │ - strdeq lr, [lr], #-116 @ 0xffffff8c │ │ │ │ - subeq r8, lr, r4, asr #31 │ │ │ │ + subeq r8, lr, r8, asr #31 │ │ │ │ + subeq lr, lr, r4, lsl #16 │ │ │ │ + ldrdeq r8, [lr], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 00341e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -361632,15 +361632,15 @@ │ │ │ │ bl 32d084 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ b 341ed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldm r0, {r3, r9} │ │ │ │ mov r6, r1 │ │ │ │ @@ -361685,15 +361685,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #51] @ 0x33 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #992] @ 342444 │ │ │ │ orr r2, r2, sl │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [r8, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -361724,19 +361724,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3421b8 │ │ │ │ ldr r3, [pc, #868] @ 342448 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b 3420ec │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl 1e154c │ │ │ │ add r0, r5, #24 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -361762,29 +361762,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ ldr r3, [pc, #700] @ 342450 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 1e18dc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 342380 │ │ │ │ mov r8, #0 │ │ │ │ b 3420ec │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ b 3420ec │ │ │ │ ldrb r1, [r4, #77] @ 0x4d │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ ldrb r0, [r4, #80] @ 0x50 │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #81] @ 0x51 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -361866,23 +361866,23 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 342460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 34207c │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldrb r2, [r3, #220] @ 0xdc │ │ │ │ ldrh r6, [r3, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #8 │ │ │ │ movne r3, #16 │ │ │ │ @@ -361911,52 +361911,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 342468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3421b0 │ │ │ │ ldr r0, [pc, #96] @ 34246c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 34207c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 342470 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3421b0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, ip, r8, asr #8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, ip, r4, ror #7 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r5, lsl #5 │ │ │ │ strheq r9, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r4, asr lr │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, lr, r0, ror #5 │ │ │ │ + strdeq lr, [lr], #-32 @ 0xffffffe0 │ │ │ │ andeq r2, r0, r8, asr #2 │ │ │ │ - strheq r8, [lr], #-152 @ 0xffffff68 │ │ │ │ - subeq lr, lr, r8, asr #4 │ │ │ │ - subeq r8, lr, r4, asr #19 │ │ │ │ + subeq r8, lr, r8, asr #19 │ │ │ │ + subeq lr, lr, r8, asr r2 │ │ │ │ + ldrdeq r8, [lr], #-148 @ 0xffffff6c │ │ │ │ │ │ │ │ 00342474 : │ │ │ │ add r2, r1, #12288 @ 0x3000 │ │ │ │ ldr r3, [r2, #324] @ 0x144 │ │ │ │ sub ip, r3, #1 │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ bhi 3424b8 │ │ │ │ @@ -361993,27 +361993,27 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r7, [pc, #304] @ 34263c │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r8, [r5, #32] │ │ │ │ mov r6, r1 │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr r3, [pc, #280] @ 342640 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 342598 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e154c │ │ │ │ add r0, r4, #28 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #220] @ 342644 │ │ │ │ ldr r3, [pc, #204] @ 342638 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362047,40 +362047,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 342654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342538 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ 342658 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342538 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [ip], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r8, [ip], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r8, ip, ip, lsl #29 │ │ │ │ andeq r2, r0, r8, lsl #17 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, lr, ip, lsr #3 │ │ │ │ - subeq lr, lr, r8, asr #3 │ │ │ │ + strheq lr, [lr], #-28 @ 0xffffffe4 │ │ │ │ + ldrdeq lr, [lr], #-24 @ 0xffffffe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 3428a4 │ │ │ │ ldr r3, [pc, #560] @ 3428a8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362110,15 +362110,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr r1, [pc, #436] @ 3428b0 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3427fc │ │ │ │ cmp r9, #0 │ │ │ │ @@ -362128,31 +362128,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 1e39b8 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f02f4 │ │ │ │ + bl 7f0304 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 3428b4 │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ ldr r2, [pc, #308] @ 3428b8 │ │ │ │ ldr r3, [pc, #288] @ 3428a8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362201,44 +362201,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3428cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 34270c │ │ │ │ ldr r0, [pc, #60] @ 3428d0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 34270c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, ip, r0, lsl #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r8, [ip], #-204 @ 0xffffff34 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ rsbeq r8, ip, r0, ror ip │ │ │ │ rsbeq r8, ip, r8, lsr #24 │ │ │ │ andeq r3, r0, r4, ror #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004edf90 │ │ │ │ - strheq sp, [lr], #-248 @ 0xffffff08 │ │ │ │ + subeq sp, lr, r0, lsr #31 │ │ │ │ + subeq sp, lr, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #492] @ 342ad8 │ │ │ │ ldr r3, [pc, #492] @ 342adc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362264,15 +362264,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r5, r5, r1, lsl #24 │ │ │ │ mov r0, r9 │ │ │ │ add r1, r2, #12288 @ 0x3000 │ │ │ │ ldrh r7, [r1, #200] @ 0xc8 │ │ │ │ ldr fp, [r2, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ ldr r1, [pc, #384] @ 342ae4 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [sl, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 342a30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -362285,15 +362285,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, r6, #28 │ │ │ │ adc r3, fp, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ ldr r2, [pc, #308] @ 342aec │ │ │ │ ldr r3, [pc, #288] @ 342adc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362342,44 +362342,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 342b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342974 │ │ │ │ ldr r0, [pc, #60] @ 342b04 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342974 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, ip, r8, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006c8a94 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ rsbeq r8, ip, ip, lsr sl │ │ │ │ strdeq r8, [ip], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, lr, r8, asr #27 │ │ │ │ - strdeq sp, [lr], #-208 @ 0xffffff30 │ │ │ │ + ldrdeq sp, [lr], #-216 @ 0xffffff28 │ │ │ │ + subeq sp, lr, r0, lsl #28 │ │ │ │ │ │ │ │ 00342b08 : │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb ip, [ip, #220] @ 0xdc │ │ │ │ ldr lr, [pc, #152] @ 342bb4 │ │ │ │ cmp ip, #0 │ │ │ │ @@ -362706,29 +362706,29 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 343194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342e44 │ │ │ │ ldr r2, [pc, #288] @ 343198 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 342c70 │ │ │ │ ldr r2, [pc, #256] @ 34318c │ │ │ │ @@ -362749,65 +362749,65 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 34319c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342c70 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #116] @ 3431a0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342c70 │ │ │ │ ldr r0, [pc, #96] @ 3431a4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 342e44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbeq r8, ip, r0, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, ip, r8, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r0, ip, ror lr │ │ │ │ - rsbeq r8, r0, r8, ror lr │ │ │ │ + rsbeq r8, r0, ip, lsl #29 │ │ │ │ + rsbeq r8, r0, r8, lsl #29 │ │ │ │ rsbeq r8, ip, r8, lsr #12 │ │ │ │ - @ instruction: 0x00608c9c │ │ │ │ - @ instruction: 0x00608c98 │ │ │ │ + rsbeq r8, r0, ip, lsr #25 │ │ │ │ + rsbeq r8, r0, r8, lsr #25 │ │ │ │ andeq r3, r0, r0, ror r9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, lr, r4, lsl #17 │ │ │ │ + @ instruction: 0x004ed894 │ │ │ │ @ instruction: 0x00001abc │ │ │ │ - strheq sp, [lr], #-128 @ 0xffffff80 │ │ │ │ - subeq sp, lr, r4, lsl #18 │ │ │ │ - subeq sp, lr, r0, lsl r8 │ │ │ │ + subeq sp, lr, r0, asr #17 │ │ │ │ + subeq sp, lr, r4, lsl r9 │ │ │ │ + subeq sp, lr, r0, lsr #16 │ │ │ │ │ │ │ │ 003431a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363162,24 +363162,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #2052] @ 343f58 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2068] @ 343f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343478 │ │ │ │ cmp r3, #3 │ │ │ │ bne 34334c │ │ │ │ ldr r2, [pc, #1992] @ 343f58 │ │ │ │ @@ -363218,25 +363218,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1848] @ 343f88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343478 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ lsr r5, r3, #8 │ │ │ │ @@ -363342,15 +363342,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 343dc8 │ │ │ │ ldr r0, [pc, #1424] @ 343f9c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ @@ -363374,15 +363374,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 343e24 │ │ │ │ ldr r0, [pc, #1300] @ 343fa4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r3, [r4] │ │ │ │ lsr r8, r3, #8 │ │ │ │ orr r8, r8, r3, lsl #8 │ │ │ │ lsl r8, r8, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ b 3435a4 │ │ │ │ ldr r0, [pc, #1260] @ 343fa8 │ │ │ │ @@ -363406,26 +363406,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1132] @ 343fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ b 343888 │ │ │ │ ldr r3, [pc, #1092] @ 343fac │ │ │ │ @@ -363447,26 +363447,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 343fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ b 3438c8 │ │ │ │ ldr r3, [pc, #940] @ 343fb8 │ │ │ │ @@ -363488,27 +363488,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r3, r8} │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 343fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3438f4 │ │ │ │ ldr r3, [pc, #800] @ 343fc0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3435e8 │ │ │ │ @@ -363525,24 +363525,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 343fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ b 3435e8 │ │ │ │ ldr r2, [pc, #652] @ 343fc8 │ │ │ │ @@ -363567,164 +363567,164 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 343fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 34327c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 343fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 343a1c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 343fd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 343a9c │ │ │ │ ldr r0, [pc, #360] @ 343fd8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 343bec │ │ │ │ ldr r0, [pc, #336] @ 343fdc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 343d1c │ │ │ │ ldr r0, [pc, #316] @ 343fe0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 343b48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #288] @ 343fe4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3438f4 │ │ │ │ ldr r0, [pc, #256] @ 343fe8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 34327c │ │ │ │ ldr r0, [pc, #236] @ 343fec │ │ │ │ ldr r1, [pc, #84] @ 343f58 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343478 │ │ │ │ ldr r0, [pc, #204] @ 343ff0 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343478 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbeq r8, ip, r8, lsr #4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, ip, ip, lsl #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r0, ip, ror r8 │ │ │ │ - rsbeq r8, r0, r8, ror #16 │ │ │ │ - rsbeq r8, r0, ip, asr r8 │ │ │ │ - rsbeq r8, r0, r0, asr r8 │ │ │ │ + rsbeq r8, r0, ip, lsl #17 │ │ │ │ + rsbeq r8, r0, r8, ror r8 │ │ │ │ + rsbeq r8, r0, ip, ror #16 │ │ │ │ + rsbeq r8, r0, r0, ror #16 │ │ │ │ rsbeq r7, ip, ip, ror #27 │ │ │ │ andeq r2, r0, r4, lsl r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004ed39c │ │ │ │ + subeq sp, lr, ip, lsr #7 │ │ │ │ andeq r1, r0, r0, asr #25 │ │ │ │ - subeq sp, lr, r0, asr #9 │ │ │ │ + ldrdeq sp, [lr], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r2, r0, r4, lsl #12 │ │ │ │ - ldrdeq sp, [lr], #-52 @ 0xffffffcc │ │ │ │ + subeq sp, lr, r4, ror #7 │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ - subeq sp, lr, ip, lsr r1 │ │ │ │ + subeq sp, lr, ip, asr #2 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subeq sp, lr, r0, asr #1 │ │ │ │ - subeq sp, lr, ip, lsl r0 │ │ │ │ + ldrdeq sp, [lr], #-0 │ │ │ │ + subeq sp, lr, ip, lsr #32 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ - subeq sp, lr, ip, lsl #3 │ │ │ │ + @ instruction: 0x004ed19c │ │ │ │ andeq r4, r0, r0, lsr #12 │ │ │ │ - subeq ip, lr, r8, ror pc │ │ │ │ + subeq ip, lr, r8, lsl #31 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrdeq ip, [lr], #-204 @ 0xffffff34 │ │ │ │ - subeq ip, lr, r0, lsl #31 │ │ │ │ - subeq ip, lr, ip, lsr #26 │ │ │ │ - ldrdeq ip, [lr], #-212 @ 0xffffff2c │ │ │ │ - subeq ip, lr, r4, asr #28 │ │ │ │ - subeq ip, lr, r0, lsr #27 │ │ │ │ - @ instruction: 0x004ecf94 │ │ │ │ - subeq ip, lr, r8, ror #23 │ │ │ │ - subeq ip, lr, r8, asr #24 │ │ │ │ - subeq ip, lr, ip, lsr #28 │ │ │ │ + subeq ip, lr, ip, ror #25 │ │ │ │ + @ instruction: 0x004ecf90 │ │ │ │ + subeq ip, lr, ip, lsr sp │ │ │ │ + subeq ip, lr, r4, ror #27 │ │ │ │ + subeq ip, lr, r4, asr lr │ │ │ │ + strheq ip, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq ip, lr, r4, lsr #31 │ │ │ │ + strdeq ip, [lr], #-184 @ 0xffffff48 │ │ │ │ + subeq ip, lr, r8, asr ip │ │ │ │ + subeq ip, lr, ip, lsr lr │ │ │ │ │ │ │ │ 00343ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r3, [pc, #900] @ 344390 │ │ │ │ @@ -363739,25 +363739,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r6, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ mov r7, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r4, #202] @ 0xca │ │ │ │ ldrh r9, [r4, #200] @ 0xc8 │ │ │ │ lsl r3, r6, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ ldrb r3, [r5, #229] @ 0xe5 │ │ │ │ mov r2, #0 │ │ │ │ tst r3, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strne r7, [sp, #64] @ 0x40 │ │ │ │ @@ -363797,15 +363797,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 6db54c │ │ │ │ + bl 6db55c │ │ │ │ mov r6, r5 │ │ │ │ mov r8, fp │ │ │ │ subs r2, r0, #0 │ │ │ │ blt 3442cc │ │ │ │ ldr r3, [pc, #596] @ 34439c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ @@ -363880,15 +363880,15 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ lsr r3, sl, #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -363897,15 +363897,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3443ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b 344164 │ │ │ │ ldr r3, [pc, #220] @ 3443b0 │ │ │ │ ldr r0, [pc, #220] @ 3443b4 │ │ │ │ ldr r1, [pc, #220] @ 3443b8 │ │ │ │ rsb ip, r2, #0 │ │ │ │ @@ -363913,17 +363913,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #2560 @ 0xa00 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ str r0, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r0, sp, #76 @ 0x4c │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ mov r0, #6 │ │ │ │ ldr r2, [pc, #168] @ 3443bc │ │ │ │ ldr r3, [pc, #128] @ 344398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -363945,32 +363945,32 @@ │ │ │ │ str r9, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b 344164 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, ip, r8, ror #7 │ │ │ │ ldrdeq r7, [ip], #-52 @ 0xffffffcc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r5, lr, r0, ror r1 │ │ │ │ - rsbeq r7, r0, r0, lsr r8 │ │ │ │ - strdeq r5, [lr], #-16 │ │ │ │ - strheq ip, [lr], #-188 @ 0xffffff44 │ │ │ │ + subeq r5, lr, r0, lsl #3 │ │ │ │ + rsbeq r7, r0, r0, asr #16 │ │ │ │ + subeq r5, lr, r0, lsl #4 │ │ │ │ + subeq ip, lr, ip, asr #23 │ │ │ │ rsbeq r7, ip, r0, ror #1 │ │ │ │ - subeq r5, lr, r0, lsl r1 │ │ │ │ + subeq r5, lr, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #744] @ 3446c4 │ │ │ │ ldr r3, [pc, #744] @ 3446c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364129,50 +364129,50 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3446e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3444d0 │ │ │ │ ldr r0, [pc, #68] @ 3446e8 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3444d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, ip, r8, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, ip, r4, ror pc │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r6, ip, r4, lsl pc │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq ip, lr, r0, lsr #16 │ │ │ │ - subeq ip, lr, r4, ror #16 │ │ │ │ + subeq ip, lr, r0, lsr r8 │ │ │ │ + subeq ip, lr, r4, ror r8 │ │ │ │ │ │ │ │ 003446ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r9, [r1, #4] │ │ │ │ @@ -364279,37 +364279,37 @@ │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ add r6, r5, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e39b8 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 344d88 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 3419d8 │ │ │ │ subs fp, r0, #0 │ │ │ │ addne sl, r5, #28 │ │ │ │ beq 344af0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 1e154c │ │ │ │ mov r0, sl │ │ │ │ - bl 7f02b8 │ │ │ │ + bl 7f02c8 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #1264] @ 344e10 │ │ │ │ ldr r3, [pc, #1248] @ 344e04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364350,19 +364350,19 @@ │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldrh r7, [r8, #200] @ 0xc8 │ │ │ │ bl 1e1240 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldrb r2, [r9, #229] @ 0xe5 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ tst r2, #8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add ip, r2, r3 │ │ │ │ movne r3, fp │ │ │ │ ldreq r3, [sp, #48] @ 0x30 │ │ │ │ @@ -364431,19 +364431,19 @@ │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ add sl, r5, #28 │ │ │ │ mov r0, fp │ │ │ │ bl 1e39b8 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 7efb84 │ │ │ │ + bl 7efb94 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7efc1c │ │ │ │ + bl 7efc2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 344b44 │ │ │ │ ldrb r3, [r8, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r8, #200] @ 0xc8 │ │ │ │ beq 344d44 │ │ │ │ @@ -364487,47 +364487,47 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 3431a8 │ │ │ │ subs fp, r0, #0 │ │ │ │ bne 3448f0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r7 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r3, [pc, #512] @ 344e14 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ b 344c70 │ │ │ │ mov r5, r7 │ │ │ │ mov r4, fp │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r1, r3} │ │ │ │ ldr r1, [pc, #444] @ 344e18 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ ldr fp, [pc, #420] @ 344e1c │ │ │ │ str r0, [r4, #8] │ │ │ │ b 344918 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst r3, #1 │ │ │ │ beq 344b8c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -364562,24 +364562,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 344e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 344848 │ │ │ │ cmp r3, #8 │ │ │ │ bne 344b44 │ │ │ │ b 344b70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst r3, #1 │ │ │ │ beq 344b8c │ │ │ │ @@ -364591,37 +364591,37 @@ │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 342bc0 │ │ │ │ b 344be8 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, fp │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r3, [pc, #136] @ 344e38 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ b 344c70 │ │ │ │ ldr r0, [pc, #96] @ 344e3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 344848 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrbvs r8, [r3, r4, ror #4] │ │ │ │ cdpmi 2, 11, cr2, cr6, cr11, {7} │ │ │ │ rsbeq r6, ip, r0, ror #25 │ │ │ │ @@ -364632,18 +364632,18 @@ │ │ │ │ @ instruction: 0xffffdcb8 │ │ │ │ @ instruction: 0xffffdc70 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq ip, lr, ip, lsr #4 │ │ │ │ + subeq ip, lr, ip, lsr r2 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ @ instruction: 0xffffd8a4 │ │ │ │ - strheq ip, [lr], #-28 @ 0xffffffe4 │ │ │ │ + subeq ip, lr, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ ldr r2, [pc, #740] @ 345144 │ │ │ │ @@ -364760,24 +364760,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 345170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 344f80 │ │ │ │ ldr r2, [pc, #272] @ 345174 │ │ │ │ ldr r2, [lr, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 344fac │ │ │ │ ldr r2, [pc, #240] @ 345168 │ │ │ │ @@ -364793,39 +364793,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 345178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b 344fac │ │ │ │ ldr r0, [pc, #144] @ 34517c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 344f80 │ │ │ │ ldr r0, [pc, #120] @ 345180 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b 344fac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 345184 │ │ │ │ ldr r1, [pc, #88] @ 345188 │ │ │ │ ldr r0, [pc, #88] @ 34518c │ │ │ │ ldr r2, [pc, #88] @ 345190 │ │ │ │ @@ -364833,33 +364833,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r6, ip, ip, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, ip, ip, asr r5 │ │ │ │ strdeq r6, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r7, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - subeq r4, lr, ip, lsr #12 │ │ │ │ - subeq r4, lr, ip, ror #12 │ │ │ │ + rsbeq r7, r0, r0, ror #11 │ │ │ │ + subeq r4, lr, ip, lsr r6 │ │ │ │ + subeq r4, lr, ip, ror r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, asr #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq fp, lr, r4, ror pc │ │ │ │ + subeq fp, lr, r4, lsl #31 │ │ │ │ andeq r4, r0, r4, lsr #23 │ │ │ │ - @ instruction: 0x004ebf9c │ │ │ │ - subeq fp, lr, ip, lsr #30 │ │ │ │ - strheq fp, [lr], #-252 @ 0xffffff04 │ │ │ │ - strdeq r7, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - subeq r4, lr, r0, asr r4 │ │ │ │ - subeq r4, lr, r4, ror r4 │ │ │ │ + subeq fp, lr, ip, lsr #31 │ │ │ │ + subeq fp, lr, ip, lsr pc │ │ │ │ + subeq fp, lr, ip, asr #31 │ │ │ │ + rsbeq r7, r0, r4, lsl #8 │ │ │ │ + subeq r4, lr, r0, ror #8 │ │ │ │ + subeq r4, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ ldr r0, [pc, #4] @ 3451a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ @ instruction: 0x00693498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 345250 │ │ │ │ ldr r2, [pc, #148] @ 345254 │ │ │ │ @@ -364867,15 +364867,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #116] @ 34525c │ │ │ │ ldr ip, [pc, #116] @ 345260 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 345264 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ @@ -364884,34 +364884,34 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #64] @ 34526c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, r0, r8, ror #6 │ │ │ │ - subeq r4, ip, r4, lsl sl │ │ │ │ - subseq r0, r4, r0, lsr #10 │ │ │ │ - subeq r5, lr, r4, lsl #22 │ │ │ │ + rsbeq r7, r0, r8, ror r3 │ │ │ │ + subeq r4, ip, r4, lsr #20 │ │ │ │ + subseq r0, r4, r0, lsr r5 │ │ │ │ + subeq r5, lr, r4, lsl fp │ │ │ │ andeq r1, r0, ip, asr #23 │ │ │ │ ldrdeq r3, [fp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ - strdeq fp, [lr], #-228 @ 0xffffff1c │ │ │ │ + subeq fp, lr, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ 345320 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -364919,15 +364919,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 345324 │ │ │ │ ldr r1, [pc, #136] @ 345328 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #824 @ 0x338 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #104] @ 34532c │ │ │ │ ldr r1, [r3, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ @@ -364935,34 +364935,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 345334 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #64] @ 345338 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #176 @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r7 │ │ │ │ bl 43ade4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e154c │ │ │ │ - rsbeq r7, r0, r0, lsr #5 │ │ │ │ - @ instruction: 0x004ebe98 │ │ │ │ - strheq r5, [sp], #-228 @ 0xffffff1c │ │ │ │ - subeq fp, lr, r0, lsl #29 │ │ │ │ - subeq r4, ip, r0, lsl r9 │ │ │ │ - subseq r0, r4, r8, lsl r4 │ │ │ │ - @ instruction: 0x004dd190 │ │ │ │ + strheq r7, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + subeq fp, lr, r8, lsr #29 │ │ │ │ + subeq r5, sp, r4, asr #29 │ │ │ │ + @ instruction: 0x004ebe90 │ │ │ │ + subeq r4, ip, r0, lsr #18 │ │ │ │ + subseq r0, r4, r8, lsr #8 │ │ │ │ + subeq sp, sp, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #12288 @ 0x3000 │ │ │ │ ldr r5, [r4, #264] @ 0x108 │ │ │ │ mov r8, r0 │ │ │ │ @@ -365139,29 +365139,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 345654 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 345658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r0, r0, lsr #31 │ │ │ │ - subeq fp, lr, r4, lsr #23 │ │ │ │ - subeq fp, lr, r0, asr #23 │ │ │ │ + strheq r6, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + strheq fp, [lr], #-180 @ 0xffffff4c │ │ │ │ + ldrdeq fp, [lr], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - rsbeq r6, r0, ip, ror #30 │ │ │ │ - subeq r3, lr, r4, asr #31 │ │ │ │ - ldrdeq r4, [lr], #-0 │ │ │ │ + rsbeq r6, r0, ip, ror pc │ │ │ │ + ldrdeq r3, [lr], #-244 @ 0xffffff0c │ │ │ │ + subeq r4, lr, r0, ror #1 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbeq r6, r0, r8, asr #30 │ │ │ │ - subeq r3, lr, r0, lsr #31 │ │ │ │ - @ instruction: 0x004e4094 │ │ │ │ + rsbeq r6, r0, r8, asr pc │ │ │ │ + strheq r3, [lr], #-240 @ 0xffffff10 │ │ │ │ + subeq r4, lr, r4, lsr #1 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r6, r0, r4, lsr #30 │ │ │ │ - subeq r3, lr, ip, ror pc │ │ │ │ - subeq r4, lr, r0, lsr #1 │ │ │ │ + rsbeq r6, r0, r4, lsr pc │ │ │ │ + subeq r3, lr, ip, lsl #31 │ │ │ │ + strheq r4, [lr], #-0 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ │ │ │ │ 0034565c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -365193,15 +365193,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ ldrh r1, [r7, #200] @ 0xc8 │ │ │ │ lsl r2, r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r7, #208] @ 0xd0 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrd r0, [r4, #184] @ 0xb8 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ lsr r5, r5, r8 │ │ │ │ lsr r3, r1, #16 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr r2, r1, #8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ strb r3, [r4, #206] @ 0xce │ │ │ │ @@ -365241,17 +365241,17 @@ │ │ │ │ strb r3, [r4, #204] @ 0xcc │ │ │ │ strb r1, [r4, #207] @ 0xcf │ │ │ │ strb r3, [r4, #212] @ 0xd4 │ │ │ │ strb r3, [r4, #220] @ 0xdc │ │ │ │ strb r1, [r4, #215] @ 0xd7 │ │ │ │ strb r1, [r4, #223] @ 0xdf │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 644ff4 │ │ │ │ + bl 645004 │ │ │ │ mov r1, sp │ │ │ │ - bl 6dc090 │ │ │ │ + bl 6dc0a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3457d0 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi 34586c │ │ │ │ sub r2, r5, #1 │ │ │ │ @@ -365290,15 +365290,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r5, r0 │ │ │ │ b 3457d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, ip, ip, ror sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r5, ip, r0, asr #23 │ │ │ │ │ │ │ │ @@ -365372,28 +365372,28 @@ │ │ │ │ beq 345a04 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 346d48 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr sl, [r9, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ cmn sl, #1 │ │ │ │ cmneq r3, #1 │ │ │ │ beq 3463c0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 346c70 │ │ │ │ cmp r6, #0 │ │ │ │ beq 345a04 │ │ │ │ ldr r2, [fp, #420] @ 0x1a4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc 34655c │ │ │ │ @@ -365401,15 +365401,15 @@ │ │ │ │ add r5, r4, #96 @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 28b8b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 345ed0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 64723c │ │ │ │ + bl 64724c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 28bc68 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -365418,15 +365418,15 @@ │ │ │ │ cmn r3, #1 │ │ │ │ bne 345a64 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcc r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6df084 │ │ │ │ + bl 6df094 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, [r4, #184] @ 0xb8 │ │ │ │ blt 346764 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #212] @ 0xd4 │ │ │ │ strh r3, [fp, #214] @ 0xd6 │ │ │ │ ldrb r3, [r4, #224] @ 0xe0 │ │ │ │ @@ -365639,21 +365639,21 @@ │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7bc92c │ │ │ │ + bl 7bc93c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 346694 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ - bl 7bcc20 │ │ │ │ + bl 7bcc30 │ │ │ │ cmp r0, #0 │ │ │ │ blt 346664 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ @@ -365695,15 +365695,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r9, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ add r1, pc, r1 │ │ │ │ strne r6, [sp, #68] @ 0x44 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1f24 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e154c │ │ │ │ mvn r0, #0 │ │ │ │ b 345d0c │ │ │ │ add r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -365724,34 +365724,34 @@ │ │ │ │ bcc 346818 │ │ │ │ mov sl, r8 │ │ │ │ mov r6, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, sl │ │ │ │ add sl, r4, #12544 @ 0x3100 │ │ │ │ add ip, sl, #32 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r5, [sl, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sl, #36] @ 0x24 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r6, sl, #48 @ 0x30 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [fp, #280] @ 0x118 │ │ │ │ beq 346a9c │ │ │ │ umull r7, r8, r0, r5 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mla r8, r9, r0, r8 │ │ │ │ bl 1e13f0 │ │ │ │ @@ -365973,30 +365973,30 @@ │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ str r7, [r4, #212] @ 0xd4 │ │ │ │ str r7, [r4, #220] @ 0xdc │ │ │ │ ldrh r6, [ip] │ │ │ │ mov r3, #0 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 3463e8 │ │ │ │ str r5, [fp, #240] @ 0xf0 │ │ │ │ b 345cec │ │ │ │ ldr r3, [pc, #1404] @ 3468ac │ │ │ │ ldr ip, [pc, #1404] @ 3468b0 │ │ │ │ ldr r1, [pc, #1404] @ 3468b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #1392] @ 3468b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r0, #0 │ │ │ │ b 345d0c │ │ │ │ cmp r8, sl │ │ │ │ sbcs r3, r7, r6 │ │ │ │ bcc 346a5c │ │ │ │ ldr r2, [fp, #208] @ 0xd0 │ │ │ │ cmp r8, r2 │ │ │ │ @@ -366014,15 +366014,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r9, #4] │ │ │ │ b 3459f0 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ @@ -366031,30 +366031,30 @@ │ │ │ │ mov r1, #8 │ │ │ │ b 345900 │ │ │ │ ldr r0, [pc, #1240] @ 3468c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldrb r3, [r4, #224] @ 0xe0 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r4, #224] @ 0xe0 │ │ │ │ b 346320 │ │ │ │ ldr r0, [fp, #280] @ 0x118 │ │ │ │ mul r0, r3, r0 │ │ │ │ bl 1e1240 │ │ │ │ str r0, [fp, #308] @ 0x134 │ │ │ │ ldr r0, [fp, #244] @ 0xf4 │ │ │ │ b 345fac │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7bcc20 │ │ │ │ + bl 7bcc30 │ │ │ │ cmp r0, #0 │ │ │ │ blt 346a2c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r7, r2 │ │ │ │ bcs 345e1c │ │ │ │ ldr r3, [pc, #1136] @ 3468cc │ │ │ │ @@ -366102,43 +366102,43 @@ │ │ │ │ ldr r2, [pc, #992] @ 3468e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e154c │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #952] @ 3468e8 │ │ │ │ ldr ip, [pc, #952] @ 3468ec │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #948] @ 3468f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #940] @ 3468f4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #916] @ 3468f8 │ │ │ │ ldr ip, [pc, #916] @ 3468fc │ │ │ │ ldr r1, [pc, #916] @ 346900 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r6} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #900] @ 346904 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ mov r3, #0 │ │ │ │ b 3465a8 │ │ │ │ cmp r1, r3 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ beq 346798 │ │ │ │ @@ -366230,15 +366230,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ ldr r2, [pc, #524] @ 346924 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e154c │ │ │ │ b 345ed0 │ │ │ │ add lr, lr, #4 │ │ │ │ b 3466bc │ │ │ │ ldr r1, [pc, #496] @ 346928 │ │ │ │ mov ip, #256 @ 0x100 │ │ │ │ @@ -366247,28 +366247,28 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #484] @ 346930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 346934 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #460] @ 346938 │ │ │ │ ldr lr, [pc, #460] @ 34693c │ │ │ │ ldr r1, [pc, #460] @ 346940 │ │ │ │ rsb ip, r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #420] @ 346944 │ │ │ │ ldr ip, [pc, #420] @ 346948 │ │ │ │ ldr r1, [pc, #420] @ 34694c │ │ │ │ ldr r2, [pc, #420] @ 346950 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -366280,160 +366280,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #368] @ 346960 │ │ │ │ ldr ip, [pc, #368] @ 346964 │ │ │ │ ldr r1, [pc, #368] @ 346968 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 34696c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #336] @ 346970 │ │ │ │ ldr ip, [pc, #336] @ 346974 │ │ │ │ ldr r1, [pc, #336] @ 346978 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #288] @ 34697c │ │ │ │ ldr ip, [pc, #288] @ 346980 │ │ │ │ ldr r1, [pc, #288] @ 346984 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ rsbeq r5, ip, r4, asr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq r6, r7, r4, lsl r0 │ │ │ │ subspl r0, r4, #0 │ │ │ │ - rsbeq r6, r0, r8, lsl r9 │ │ │ │ + rsbeq r6, r0, r8, lsr #18 │ │ │ │ rsbeq r5, ip, r0, ror #13 │ │ │ │ - subseq r4, r5, r0, lsl sl │ │ │ │ - @ instruction: 0x00606690 │ │ │ │ - subeq fp, lr, r4, asr r8 │ │ │ │ - subeq fp, lr, r0, lsl #5 │ │ │ │ - strdeq r6, [r0], #-16 @ │ │ │ │ - subeq sl, lr, ip, ror #28 │ │ │ │ - strdeq sl, [lr], #-208 @ 0xffffff30 │ │ │ │ + subseq r4, r5, r0, lsr #20 │ │ │ │ + rsbeq r6, r0, r0, lsr #13 │ │ │ │ + subeq fp, lr, r4, ror #16 │ │ │ │ + @ instruction: 0x004eb290 │ │ │ │ + rsbeq r6, r0, r0, lsl #4 │ │ │ │ + subeq sl, lr, ip, ror lr │ │ │ │ + subeq sl, lr, r0, lsl #28 │ │ │ │ andeq r0, r0, sl, lsr r2 │ │ │ │ - @ instruction: 0x00606194 │ │ │ │ - subeq fp, lr, ip, ror #2 │ │ │ │ - @ instruction: 0x004ead90 │ │ │ │ - subeq fp, lr, ip, lsl #3 │ │ │ │ - rsbeq r6, r0, r4, asr #1 │ │ │ │ - subeq fp, lr, r8, asr r2 │ │ │ │ - strheq sl, [lr], #-200 @ 0xffffff38 │ │ │ │ - rsbeq r6, r0, r8, lsr #32 │ │ │ │ - subeq fp, lr, r0, lsr #2 │ │ │ │ - subeq sl, lr, ip, lsr #24 │ │ │ │ + rsbeq r6, r0, r4, lsr #3 │ │ │ │ + subeq fp, lr, ip, ror r1 │ │ │ │ + subeq sl, lr, r0, lsr #27 │ │ │ │ + @ instruction: 0x004eb19c │ │ │ │ + ldrdeq r6, [r0], #-4 @ │ │ │ │ + subeq fp, lr, r8, ror #4 │ │ │ │ + subeq sl, lr, r8, asr #25 │ │ │ │ + rsbeq r6, r0, r8, lsr r0 │ │ │ │ + subeq fp, lr, r0, lsr r1 │ │ │ │ + subeq sl, lr, ip, lsr ip │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq r5, r0, ip, ror #31 │ │ │ │ - subeq sl, lr, r8, ror ip │ │ │ │ - subeq sl, lr, r8, ror #23 │ │ │ │ + strdeq r5, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + subeq sl, lr, r8, lsl #25 │ │ │ │ + strdeq sl, [lr], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ - strheq r5, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - subeq sl, lr, r4, lsl #29 │ │ │ │ - strheq sl, [lr], #-180 @ 0xffffff4c │ │ │ │ + rsbeq r5, r0, ip, asr #31 │ │ │ │ + @ instruction: 0x004eae94 │ │ │ │ + subeq sl, lr, r4, asr #23 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ - strheq r5, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - subeq fp, lr, ip, lsl r0 │ │ │ │ - subeq sl, lr, r8, lsr #21 │ │ │ │ + rsbeq r5, r0, r4, asr #29 │ │ │ │ + subeq fp, lr, ip, lsr #32 │ │ │ │ + strheq sl, [lr], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r5, r0, r8, lsr #28 │ │ │ │ - subeq fp, lr, r8 │ │ │ │ - subeq sl, lr, r0, lsr #20 │ │ │ │ + rsbeq r5, r0, r8, lsr lr │ │ │ │ + subeq fp, lr, r8, lsl r0 │ │ │ │ + subeq sl, lr, r0, lsr sl │ │ │ │ andeq r0, r0, fp, ror #3 │ │ │ │ - subeq sl, lr, r0, asr #21 │ │ │ │ - rsbeq r5, r0, r0, ror #27 │ │ │ │ - ldrdeq sl, [lr], #-156 @ 0xffffff64 │ │ │ │ + ldrdeq sl, [lr], #-160 @ 0xffffff60 │ │ │ │ + strdeq r5, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + subeq sl, lr, ip, ror #19 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - strheq r5, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - subeq sl, lr, ip, lsl #26 │ │ │ │ - strheq sl, [lr], #-148 @ 0xffffff6c │ │ │ │ - rsbeq r5, r0, r0, lsl #27 │ │ │ │ - subeq sl, lr, r4, asr lr │ │ │ │ - subeq sl, lr, r4, lsl #19 │ │ │ │ + rsbeq r5, r0, r0, asr #27 │ │ │ │ + subeq sl, lr, ip, lsl sp │ │ │ │ + subeq sl, lr, r4, asr #19 │ │ │ │ + @ instruction: 0x00605d90 │ │ │ │ + subeq sl, lr, r4, ror #28 │ │ │ │ + @ instruction: 0x004ea994 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r5, r0, r0, ror #26 │ │ │ │ + rsbeq r5, r0, r0, ror sp │ │ │ │ + strheq sl, [lr], #-152 @ 0xffffff68 │ │ │ │ + subeq sl, lr, r4, ror r9 │ │ │ │ + rsbeq r5, r0, r0, asr #26 │ │ │ │ subeq sl, lr, r8, lsr #19 │ │ │ │ - subeq sl, lr, r4, ror #18 │ │ │ │ - rsbeq r5, r0, r0, lsr sp │ │ │ │ - @ instruction: 0x004ea998 │ │ │ │ - subeq sl, lr, r0, lsr r9 │ │ │ │ + subeq sl, lr, r0, asr #18 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ - rsbeq r5, r0, r0, lsl #26 │ │ │ │ - subeq sl, lr, r4, lsr #25 │ │ │ │ - strdeq sl, [lr], #-140 @ 0xffffff74 │ │ │ │ - rsbeq r5, r0, r4, asr #25 │ │ │ │ - subeq sl, lr, r8, asr #19 │ │ │ │ - subeq sl, lr, r8, asr #17 │ │ │ │ - rsbeq r5, r0, ip, ror #21 │ │ │ │ - subeq sl, lr, r4, asr ip │ │ │ │ - subeq sl, lr, r0, ror #13 │ │ │ │ + rsbeq r5, r0, r0, lsl sp │ │ │ │ + strheq sl, [lr], #-196 @ 0xffffff3c │ │ │ │ + subeq sl, lr, ip, lsl #18 │ │ │ │ + ldrdeq r5, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq sl, [lr], #-152 @ 0xffffff68 │ │ │ │ + ldrdeq sl, [lr], #-136 @ 0xffffff78 │ │ │ │ + strdeq r5, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + subeq sl, lr, r4, ror #24 │ │ │ │ + strdeq sl, [lr], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ - subeq sl, lr, r8, lsr sl │ │ │ │ - strheq sl, [lr], #-108 @ 0xffffff94 │ │ │ │ - strheq r5, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, r0, ip, ror sl │ │ │ │ - subeq sl, lr, ip, lsl #21 │ │ │ │ - subeq sl, lr, ip, ror r6 │ │ │ │ - subeq sl, lr, r8, asr #23 │ │ │ │ - rsbeq r5, r0, r8, lsr #18 │ │ │ │ - subeq sl, lr, r4, lsr #10 │ │ │ │ + subeq sl, lr, r8, asr #20 │ │ │ │ + subeq sl, lr, ip, asr #13 │ │ │ │ + rsbeq r5, r0, r4, asr #21 │ │ │ │ + rsbeq r5, r0, ip, lsl #21 │ │ │ │ + @ instruction: 0x004eaa9c │ │ │ │ + subeq sl, lr, ip, lsl #13 │ │ │ │ + ldrdeq sl, [lr], #-184 @ 0xffffff48 │ │ │ │ + rsbeq r5, r0, r8, lsr r9 │ │ │ │ + subeq sl, lr, r4, lsr r5 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subeq sl, lr, r0, lsr #22 │ │ │ │ - rsbeq r5, r0, r0, ror #17 │ │ │ │ - ldrdeq sl, [lr], #-76 @ 0xffffffb4 │ │ │ │ + subeq sl, lr, r0, lsr fp │ │ │ │ + strdeq r5, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + subeq sl, lr, ip, ror #9 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ - subeq sl, lr, r4, ror #13 │ │ │ │ - @ instruction: 0x004ea49c │ │ │ │ - @ instruction: 0x00605898 │ │ │ │ + strdeq sl, [lr], #-100 @ 0xffffff9c │ │ │ │ + subeq sl, lr, ip, lsr #9 │ │ │ │ + rsbeq r5, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ - rsbeq r5, r0, r4, ror #16 │ │ │ │ - @ instruction: 0x004ea594 │ │ │ │ - subeq sl, lr, ip, asr r4 │ │ │ │ + rsbeq r5, r0, r4, ror r8 │ │ │ │ + subeq sl, lr, r4, lsr #11 │ │ │ │ + subeq sl, lr, ip, ror #8 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ - rsbeq r5, r0, r0, lsr r8 │ │ │ │ - @ instruction: 0x004ea594 │ │ │ │ - subeq sl, lr, r4, lsr r4 │ │ │ │ - rsbeq r5, r0, r0, lsl #16 │ │ │ │ - subeq sl, lr, r0, lsr #11 │ │ │ │ - subeq sl, lr, r0, lsl #8 │ │ │ │ + rsbeq r5, r0, r0, asr #16 │ │ │ │ + subeq sl, lr, r4, lsr #11 │ │ │ │ + subeq sl, lr, r4, asr #8 │ │ │ │ + rsbeq r5, r0, r0, lsl r8 │ │ │ │ + strheq sl, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subeq sl, lr, r0, lsl r4 │ │ │ │ andeq r0, r0, r5, ror #4 │ │ │ │ - rsbeq r5, r0, ip, asr #15 │ │ │ │ - @ instruction: 0x004ea598 │ │ │ │ - subeq sl, lr, r4, asr #7 │ │ │ │ + ldrdeq r5, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + subeq sl, lr, r8, lsr #11 │ │ │ │ + ldrdeq sl, [lr], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - subeq sl, lr, r4, lsr #19 │ │ │ │ - rsbeq r5, r0, ip, lsl #15 │ │ │ │ - subeq sl, lr, r8, lsl #7 │ │ │ │ + strheq sl, [lr], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x0060579c │ │ │ │ + @ instruction: 0x004ea398 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ ldr r3, [pc, #-172] @ 346988 │ │ │ │ ldr r2, [pc, #-172] @ 34698c │ │ │ │ ldr r1, [pc, #-172] @ 346990 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ @@ -366453,29 +366453,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #-256] @ 3469a4 │ │ │ │ ldr ip, [pc, #-256] @ 3469a8 │ │ │ │ ldr r1, [pc, #-256] @ 3469ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ bne 346728 │ │ │ │ mov r1, #2 │ │ │ │ bl 1e1834 │ │ │ │ add sl, fp, #464 @ 0x1d0 │ │ │ │ str r0, [fp, #468] @ 0x1d4 │ │ │ │ ldrh r3, [sl] │ │ │ │ @@ -366549,15 +366549,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-588] @ 3469b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-596] @ 3469bc │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e154c │ │ │ │ b 345ed0 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r2 │ │ │ │ beq 346bd4 │ │ │ │ @@ -366567,15 +366567,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-644] @ 3469c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-652] @ 3469cc │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e154c │ │ │ │ b 345ed0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #-688] @ 3469d0 │ │ │ │ @@ -366587,52 +366587,52 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-704] @ 3469dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #-732] @ 3469e0 │ │ │ │ ldr ip, [pc, #-732] @ 3469e4 │ │ │ │ ldr r1, [pc, #-732] @ 3469e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r6} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-748] @ 3469ec │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #-768] @ 3469f0 │ │ │ │ ldr ip, [pc, #-768] @ 3469f4 │ │ │ │ ldr r1, [pc, #-768] @ 3469f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #-804] @ 3469fc │ │ │ │ ldr ip, [pc, #-804] @ 346a00 │ │ │ │ ldr r1, [pc, #-804] @ 346a04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-812] @ 346a08 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r3, [pc, #-836] @ 346a0c │ │ │ │ ldr ip, [pc, #-836] @ 346a10 │ │ │ │ ldr r1, [pc, #-836] @ 346a14 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -366640,27 +366640,27 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-856] @ 346a18 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 345ed0 │ │ │ │ ldr r1, [pc, #-884] @ 346a1c │ │ │ │ ldr r3, [pc, #-884] @ 346a20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-892] @ 346a24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-900] @ 346a28 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e154c │ │ │ │ b 345ed0 │ │ │ │ bl 1e3424 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -366675,37 +366675,37 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ ldr r3, [pc, #468] @ 346fe0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582534 │ │ │ │ + bl 582544 │ │ │ │ ldr r1, [pc, #448] @ 346fe4 │ │ │ │ ldr r3, [pc, #448] @ 346fe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ add fp, r4, #12288 @ 0x3000 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r7, [r3, #1540] @ 0x604 │ │ │ │ ldr r3, [fp, #324] @ 0x144 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ beq 346fb8 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ - bl 581c2c │ │ │ │ + bl 581c3c │ │ │ │ cmp r0, #0 │ │ │ │ bne 346e90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -366739,15 +366739,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 346ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 346e70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ addhi r2, r3, #360 @ 0x168 │ │ │ │ bhi 346f3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r3, #360 @ 0x168 │ │ │ │ @@ -366780,51 +366780,51 @@ │ │ │ │ ldr ip, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r3, sl │ │ │ │ ldr r2, [pc, #88] @ 347004 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 346e70 │ │ │ │ ldr r0, [pc, #72] @ 347008 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #68] @ 34700c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ mov r1, r9 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r0, ip, asr #14 │ │ │ │ - subeq sl, lr, r4, asr #6 │ │ │ │ - subeq r4, sp, r4, ror #6 │ │ │ │ + rsbeq r5, r0, ip, asr r7 │ │ │ │ + subeq sl, lr, r4, asr r3 │ │ │ │ + subeq r4, sp, r4, ror r3 │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ - subeq r4, sp, r4, asr #4 │ │ │ │ + subeq r4, sp, r4, asr r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbeq r5, r0, r4, lsr r6 │ │ │ │ - strdeq sl, [lr], #-136 @ 0xffffff78 │ │ │ │ - subeq sl, lr, r8, lsr r2 │ │ │ │ + rsbeq r5, r0, r4, asr #12 │ │ │ │ + subeq sl, lr, r8, lsl #18 │ │ │ │ + subeq sl, lr, r8, asr #4 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - subeq sl, lr, r8, ror #16 │ │ │ │ + subeq sl, lr, r8, ror r8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - strheq r9, [lr], #-108 @ 0xffffff94 │ │ │ │ + subeq r9, lr, ip, asr #13 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00347010 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b 646d84 │ │ │ │ + b 646d94 │ │ │ │ │ │ │ │ 00347018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 6e0d5c │ │ │ │ + bl 6e0d6c │ │ │ │ add r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -366874,76 +366874,76 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #332 @ 0x14c │ │ │ │ ldr r3, [pc, #100] @ 34716c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 646d84 │ │ │ │ + bl 646d94 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6e0d5c │ │ │ │ + bl 6e0d6c │ │ │ │ add r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 347148 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 347060 │ │ │ │ mov r0, r4 │ │ │ │ bl 34533c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 347060 │ │ │ │ - rsbeq r5, r0, r4, lsr r4 │ │ │ │ - subeq sl, lr, r0, lsr r0 │ │ │ │ - subeq r4, sp, r0, asr r0 │ │ │ │ + rsbeq r5, r0, r4, asr #8 │ │ │ │ + subeq sl, lr, r0, asr #32 │ │ │ │ + subeq r4, sp, r0, rrx │ │ │ │ andeq r0, r0, sl, asr #5 │ │ │ │ ldr r0, [pc, #4] @ 34717c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strdeq r1, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3471f4 │ │ │ │ ldr r2, [pc, #92] @ 3471f8 │ │ │ │ ldr r1, [pc, #92] @ 3471fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #64] @ 347200 │ │ │ │ ldr ip, [pc, #64] @ 347204 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 347208 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r5, r0, r8, ror #9 │ │ │ │ - subeq r2, ip, ip, lsr sl │ │ │ │ - subseq lr, r3, r8, asr #10 │ │ │ │ + b 580c7c │ │ │ │ + strdeq r5, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + subeq r2, ip, ip, asr #20 │ │ │ │ + subseq lr, r3, r8, asr r5 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - subeq sl, lr, ip, asr r7 │ │ │ │ + subeq sl, lr, ip, ror #14 │ │ │ │ ldrdeq r2, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add lr, r0, #6208 @ 0x1840 │ │ │ │ ldrh r2, [lr, #4] │ │ │ │ @@ -366985,17 +366985,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r5, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - subeq sl, lr, r4, lsl #13 │ │ │ │ + rsbeq r5, r0, r8, ror #7 │ │ │ │ @ instruction: 0x004ea694 │ │ │ │ + subeq sl, lr, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #704] @ 3475b0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -367004,25 +367004,25 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #684] @ 3475b4 │ │ │ │ ldr r1, [pc, #684] @ 3475b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #664] @ 3475bc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r4, #8192 @ 0x2000 │ │ │ │ add r0, r0, #96 @ 0x60 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r2, [r6, #2432] @ 0x980 │ │ │ │ ldr r3, [pc, #624] @ 3475c0 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -367124,40 +367124,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 347380 │ │ │ │ ldr r3, [pc, #204] @ 3475d4 │ │ │ │ ldr ip, [pc, #204] @ 3475d8 │ │ │ │ ldr r1, [pc, #204] @ 3475dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 347380 │ │ │ │ ldr r3, [pc, #168] @ 3475e0 │ │ │ │ ldr ip, [pc, #168] @ 3475e4 │ │ │ │ ldr r1, [pc, #168] @ 3475e8 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 347380 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2388] @ 0x954 │ │ │ │ b 347424 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2388] @ 0x954 │ │ │ │ ldr lr, [pc, #108] @ 3475ec │ │ │ │ @@ -367168,34 +367168,34 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 347380 │ │ │ │ - @ instruction: 0x00605398 │ │ │ │ - subeq sl, lr, r0, lsr r6 │ │ │ │ - subeq r3, lr, ip, ror #19 │ │ │ │ - subeq r3, lr, r8, asr #19 │ │ │ │ - subeq r3, lr, r4, lsl #20 │ │ │ │ + rsbeq r5, r0, r8, lsr #7 │ │ │ │ + subeq sl, lr, r0, asr #12 │ │ │ │ + strdeq r3, [lr], #-156 @ 0xffffff64 │ │ │ │ + ldrdeq r3, [lr], #-152 @ 0xffffff68 │ │ │ │ + subeq r3, lr, r4, lsl sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r5, r0, r8, lsr #3 │ │ │ │ - @ instruction: 0x004ea49c │ │ │ │ - subeq sl, lr, r4, asr r4 │ │ │ │ - rsbeq r5, r0, r8, ror r1 │ │ │ │ - subeq sl, lr, r8, lsl #9 │ │ │ │ - subeq sl, lr, r4, lsr #8 │ │ │ │ - rsbeq r5, r0, r4, asr #2 │ │ │ │ - subeq sl, lr, r4, ror r4 │ │ │ │ - strdeq sl, [lr], #-48 @ 0xffffffd0 │ │ │ │ - subeq sl, lr, r8, asr r4 │ │ │ │ - rsbeq r5, r0, r0, lsl #2 │ │ │ │ - subeq sl, lr, r0, lsr #7 │ │ │ │ + strheq r5, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ + subeq sl, lr, ip, lsr #9 │ │ │ │ + subeq sl, lr, r4, ror #8 │ │ │ │ + rsbeq r5, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0x004ea498 │ │ │ │ + subeq sl, lr, r4, lsr r4 │ │ │ │ + rsbeq r5, r0, r4, asr r1 │ │ │ │ + subeq sl, lr, r4, lsl #9 │ │ │ │ + subeq sl, lr, r0, lsl #8 │ │ │ │ + subeq sl, lr, r8, ror #8 │ │ │ │ + rsbeq r5, r0, r0, lsl r1 │ │ │ │ + strheq sl, [lr], #-48 @ 0xffffffd0 │ │ │ │ │ │ │ │ 003475f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -367209,15 +367209,15 @@ │ │ │ │ ldr r1, [pc, #520] @ 347838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #504] @ 34783c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3476c8 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35cbb8 │ │ │ │ @@ -367301,15 +367301,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r4, #0 │ │ │ │ b 3476a8 │ │ │ │ mov r0, r1 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r6, #420] @ 0x1a4 │ │ │ │ b 3476a0 │ │ │ │ ldr r3, [pc, #120] @ 347850 │ │ │ │ @@ -367318,42 +367318,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 3477b8 │ │ │ │ ldr r3, [pc, #84] @ 34785c │ │ │ │ ldr ip, [pc, #84] @ 347860 │ │ │ │ ldr r1, [pc, #84] @ 347864 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 3477b8 │ │ │ │ - rsbeq r5, r0, ip, asr r0 │ │ │ │ - subeq r1, lr, r0, asr pc │ │ │ │ - subeq r3, sp, r8, lsr #20 │ │ │ │ + rsbeq r5, r0, ip, rrx │ │ │ │ + subeq r1, lr, r0, ror #30 │ │ │ │ + subeq r3, sp, r8, lsr sl │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq r4, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - subeq sl, lr, ip, ror #4 │ │ │ │ - @ instruction: 0x004ea198 │ │ │ │ - rsbeq r4, r0, r8, lsr #29 │ │ │ │ - subeq sl, lr, r4, ror #4 │ │ │ │ - subeq sl, lr, r4, asr r1 │ │ │ │ - rsbeq r4, r0, r8, ror lr │ │ │ │ - subeq sl, lr, r0, asr r2 │ │ │ │ - subeq sl, lr, r4, lsr #2 │ │ │ │ + rsbeq r4, r0, r0, lsl #30 │ │ │ │ + subeq sl, lr, ip, ror r2 │ │ │ │ + subeq sl, lr, r8, lsr #3 │ │ │ │ + strheq r4, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + subeq sl, lr, r4, ror r2 │ │ │ │ + subeq sl, lr, r4, ror #2 │ │ │ │ + rsbeq r4, r0, r8, lsl #29 │ │ │ │ + subeq sl, lr, r0, ror #4 │ │ │ │ + subeq sl, lr, r4, lsr r1 │ │ │ │ │ │ │ │ 00347868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r1, #1464] @ 0x5b8 │ │ │ │ @@ -367394,23 +367394,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ cmp r0, r8 │ │ │ │ beq 3479e8 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r1, [pc, #432] @ 347b08 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2ea8 │ │ │ │ @@ -367441,15 +367441,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 347ae4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 580354 │ │ │ │ + bl 580364 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #284] @ 347b0c │ │ │ │ ldr r3, [pc, #272] @ 347b04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -367516,17 +367516,17 @@ │ │ │ │ beq 3479c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ tst r3, #1 │ │ │ │ bne 3479c8 │ │ │ │ b 347a6c │ │ │ │ strdeq r3, [ip], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, sp, r0, asr #27 │ │ │ │ + ldrdeq r4, [sp], #-208 @ 0xffffff30 │ │ │ │ rsbeq r3, ip, r4, lsl #20 │ │ │ │ - subeq sl, lr, r0 │ │ │ │ + subeq sl, lr, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #312] @ 347c68 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367535,15 +367535,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #144] @ 0x90 │ │ │ │ - bl 580340 │ │ │ │ + bl 580350 │ │ │ │ add r7, sp, #80 @ 0x50 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e3034 │ │ │ │ ldrb lr, [r4, #15] │ │ │ │ @@ -367586,15 +367586,15 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2fa4 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ad7b0 │ │ │ │ + bl 7ad7c0 │ │ │ │ ldr r2, [pc, #72] @ 347c74 │ │ │ │ ldr r3, [pc, #60] @ 347c6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367606,15 +367606,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq r3, [ip], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r9, [lr], #-224 @ 0xffffff20 │ │ │ │ + subeq r9, lr, r0, asr #29 │ │ │ │ rsbeq r3, ip, r8, asr #15 │ │ │ │ │ │ │ │ 00347c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -367628,15 +367628,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r3, r7, r0, asr lr │ │ │ │ ldr r0, [pc, #4] @ 347cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r0, r9, r4, lsl #20 │ │ │ │ bx lr │ │ │ │ ldrb r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 347d0c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -367760,34 +367760,34 @@ │ │ │ │ ldr r1, [pc, #40] @ 347edc │ │ │ │ ldr r0, [pc, #40] @ 347ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r0, r4, ror r8 │ │ │ │ - @ instruction: 0x004e9c90 │ │ │ │ + rsbeq r4, r0, r4, lsl #17 │ │ │ │ subeq r9, lr, r0, lsr #25 │ │ │ │ + strheq r9, [lr], #-192 @ 0xffffff40 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ - rsbeq r4, r0, r8, asr r8 │ │ │ │ - subeq r9, lr, r4, ror ip │ │ │ │ - strheq r9, [lr], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r4, r0, r8, ror #16 │ │ │ │ + subeq r9, lr, r4, lsl #25 │ │ │ │ + subeq r9, lr, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 347f18 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strdeq r0, [r9], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #752 @ 0x2f0 │ │ │ │ ldrh r3, [r5] │ │ │ │ @@ -367827,15 +367827,15 @@ │ │ │ │ ldr r3, [pc, #136] @ 348048 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 34804c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #128] @ 348050 │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -367846,30 +367846,30 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ - subeq r9, lr, r0, ror #23 │ │ │ │ - rsbeq r4, r0, r8, asr #14 │ │ │ │ - subeq r9, lr, ip, asr fp │ │ │ │ + strdeq r9, [lr], #-176 @ 0xffffff50 │ │ │ │ + rsbeq r4, r0, r8, asr r7 │ │ │ │ + subeq r9, lr, ip, ror #22 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ - rsbeq r4, r0, r4, lsl #14 │ │ │ │ - strheq r9, [lr], #-180 @ 0xffffff4c │ │ │ │ - subeq r9, lr, r0, lsr #22 │ │ │ │ + rsbeq r4, r0, r4, lsl r7 │ │ │ │ + subeq r9, lr, r4, asr #23 │ │ │ │ + subeq r9, lr, r0, lsr fp │ │ │ │ sub r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ 348070 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a68f0 │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -367881,33 +367881,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #64] @ 3480f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #52] @ 3480fc │ │ │ │ ldr r1, [pc, #52] @ 348100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r4, r0, ip, ror r6 │ │ │ │ - subeq r1, ip, r8, asr #22 │ │ │ │ - subseq sp, r3, ip, asr #12 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r4, r0, ip, lsl #13 │ │ │ │ + subeq r1, ip, r8, asr fp │ │ │ │ + subseq sp, r3, ip, asr r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rsbeq r0, r9, ip, lsr #12 │ │ │ │ ldrdeq r1, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -367916,28 +367916,28 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 1e1d08 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 348194 │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 348194 │ │ │ │ ldrd r0, [r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 348194 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -367975,22 +367975,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbeq r3, ip, ip, lsr #4 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subeq r9, lr, r0, lsl #20 │ │ │ │ - subeq r9, lr, r0, lsr #20 │ │ │ │ + subeq r9, lr, r0, lsl sl │ │ │ │ + subeq r9, lr, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d597c │ │ │ │ + bl 5d598c │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -368031,17 +368031,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34830c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 348310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r0, r0, lsr #8 │ │ │ │ - subeq r9, lr, r8, lsr r8 │ │ │ │ + rsbeq r4, r0, r0, lsr r4 │ │ │ │ subeq r9, lr, r8, asr #16 │ │ │ │ + subeq r9, lr, r8, asr r8 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #168] @ 3483d8 │ │ │ │ @@ -368084,17 +368084,17 @@ │ │ │ │ streq r0, [r4, #1012] @ 0x3f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r9, lr, r0, lsl r9 │ │ │ │ - subeq r9, lr, r0, ror #17 │ │ │ │ - strheq r9, [lr], #-136 @ 0xffffff78 │ │ │ │ + subeq r9, lr, r0, lsr #18 │ │ │ │ + strdeq r9, [lr], #-128 @ 0xffffff80 │ │ │ │ + subeq r9, lr, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -368118,21 +368118,21 @@ │ │ │ │ lsr r1, r1, #15 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldr r2, [r0, #756] @ 0x2f4 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 54328c │ │ │ │ + bl 54329c │ │ │ │ ldr r3, [pc, #136] @ 3484f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5432dc │ │ │ │ + bl 5432ec │ │ │ │ ldr r2, [pc, #116] @ 3484f8 │ │ │ │ ldr r3, [pc, #100] @ 3484ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368157,17 +368157,17 @@ │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r2, ip, r8, ror #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq r2, [ip], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ rsbeq r2, ip, r0, ror pc │ │ │ │ - rsbeq r4, r0, ip, lsr r2 │ │ │ │ - subeq r9, lr, r4, asr r6 │ │ │ │ - @ instruction: 0x004e9798 │ │ │ │ + rsbeq r4, r0, ip, asr #4 │ │ │ │ + subeq r9, lr, r4, ror #12 │ │ │ │ + subeq r9, lr, r8, lsr #15 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -368239,20 +368239,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 348658 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 34865c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subeq r9, lr, r4, ror #13 │ │ │ │ - strdeq r9, [lr], #-96 @ 0xffffffa0 │ │ │ │ + strdeq r9, [lr], #-100 @ 0xffffff9c │ │ │ │ subeq r9, lr, r0, lsl #14 │ │ │ │ - rsbeq r4, r0, r0, ror #1 │ │ │ │ - strdeq r9, [lr], #-72 @ 0xffffffb8 │ │ │ │ - subeq r9, lr, r8, asr r6 │ │ │ │ + subeq r9, lr, r0, lsl r7 │ │ │ │ + strdeq r4, [r0], #-0 @ │ │ │ │ + subeq r9, lr, r8, lsl #10 │ │ │ │ + subeq r9, lr, r8, ror #12 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -368296,17 +368296,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 348734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ subcs r4, r3, r7, asr #12 │ │ │ │ cmppl r5, r5, asr sp │ │ │ │ - rsbeq r4, r0, r4 │ │ │ │ - subeq pc, ip, ip, lsr #21 │ │ │ │ - subeq r9, lr, r8, lsl #11 │ │ │ │ + rsbeq r4, r0, r4, lsl r0 │ │ │ │ + strheq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x004e9598 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ bic r3, r1, #49152 @ 0xc000 │ │ │ │ lsl r6, r1, #16 │ │ │ │ @@ -368381,15 +368381,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fa2c4 │ │ │ │ + bl 7fa2d4 │ │ │ │ mov r8, r0 │ │ │ │ b 348818 │ │ │ │ ldr r3, [pc, #208] @ 348960 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 348834 │ │ │ │ @@ -368406,52 +368406,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 34896c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 348834 │ │ │ │ ldr r8, [pc, #88] @ 348970 │ │ │ │ mov r6, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 348820 │ │ │ │ ldr r0, [pc, #76] @ 348974 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 348834 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006c2c94 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r2, ip, r8, ror #24 │ │ │ │ - ldrsbeq r5, [r9], #-204 @ 0xffffff34 │ │ │ │ + subseq r5, r9, ip, ror #25 │ │ │ │ rsbeq pc, r8, r8, ror #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strheq r2, [ip], #-184 @ 0xffffff48 @ │ │ │ │ andeq r4, r0, ip, lsr #1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, lr, ip, asr #7 │ │ │ │ - subseq r5, r9, r0, lsl #23 │ │ │ │ - subeq r9, lr, r0, ror #7 │ │ │ │ + ldrdeq r9, [lr], #-60 @ 0xffffffc4 │ │ │ │ + @ instruction: 0x00595b90 │ │ │ │ + strdeq r9, [lr], #-48 @ 0xffffffd0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ lsl r1, r1, #16 │ │ │ │ @@ -368469,28 +368469,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #44] @ 348a14 │ │ │ │ ldr r3, [pc, #44] @ 348a18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #3 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - rsbeq r3, r0, ip, asr #26 │ │ │ │ - subeq r1, ip, r8, lsl r2 │ │ │ │ - subseq ip, r3, r4, lsr #26 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r3, r0, ip, asr sp │ │ │ │ + subeq r1, ip, r8, lsr #4 │ │ │ │ + subseq ip, r3, r4, lsr sp │ │ │ │ rsbeq r0, fp, r0, asr #23 │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 348a80 │ │ │ │ @@ -368499,28 +368499,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #44] @ 348a8c │ │ │ │ ldr r3, [pc, #44] @ 348a90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - ldrdeq r3, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - subeq r1, ip, r0, lsr #3 │ │ │ │ - subseq ip, r3, ip, lsr #25 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r3, r0, r4, ror #25 │ │ │ │ + strheq r1, [ip], #-16 │ │ │ │ + ldrheq ip, [r3], #-204 @ 0xffffff34 │ │ │ │ rsbeq r0, fp, r8, asr #22 │ │ │ │ andeq r2, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 348ae0 │ │ │ │ @@ -368529,22 +368529,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 348738 │ │ │ │ - rsbeq r3, r0, ip, asr ip │ │ │ │ - subeq r3, ip, r4, lsl r3 │ │ │ │ - @ instruction: 0x004d249c │ │ │ │ + rsbeq r3, r0, ip, ror #24 │ │ │ │ + subeq r3, ip, r4, lsr #6 │ │ │ │ + subeq r2, sp, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r2, [pc, #1628] @ 349160 │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368579,28 +368579,28 @@ │ │ │ │ strd r0, [r3] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r8, [r6, #808] @ 0x328 │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 349018 │ │ │ │ ldr ip, [sp, #144] @ 0x90 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ eor r3, ip, ip, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -368743,28 +368743,28 @@ │ │ │ │ ldr r2, [r9, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, r2, r7 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ str r8, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 349138 │ │ │ │ ldr r1, [r9, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 348e88 │ │ │ │ ldr r0, [r9, #12] │ │ │ │ @@ -368791,27 +368791,27 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [r6, #808] @ 0x328 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [pc, #592] @ 349170 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3490b0 │ │ │ │ ldr r2, [pc, #572] @ 349174 │ │ │ │ @@ -368842,29 +368842,29 @@ │ │ │ │ ldr r2, [r6, #808] @ 0x328 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #136] @ 0x88 │ │ │ │ orrne r3, r3, r8 │ │ │ │ strne r3, [sp, #136] @ 0x88 │ │ │ │ b 348cd8 │ │ │ │ lsr r1, r1, #16 │ │ │ │ @@ -368882,28 +368882,28 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r6, #808] @ 0x328 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 348f30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b 348c84 │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -368928,47 +368928,47 @@ │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 349184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 348f30 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ b 348cfc │ │ │ │ ldr r0, [pc, #64] @ 349188 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 348f30 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [ip], #-128 @ 0xffffff80 @ │ │ │ │ ldrdeq r2, [ip], #-128 @ 0xffffff80 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strheq r2, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, lsr #30 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, r8, lsl #24 │ │ │ │ - subeq r8, lr, r4, lsl ip │ │ │ │ + subeq r8, lr, r8, lsl ip │ │ │ │ + subeq r8, lr, r4, lsr #24 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr lr, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ beq 3491d4 │ │ │ │ orr r2, r2, r3 │ │ │ │ @@ -369118,31 +369118,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 349494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349368 │ │ │ │ ldr r0, [pc, #100] @ 349498 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349368 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 34949c │ │ │ │ ldr r1, [pc, #72] @ 3494a0 │ │ │ │ ldr r0, [pc, #72] @ 3494a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3494a8 │ │ │ │ @@ -369155,19 +369155,19 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r2, ip, r0, ror r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r2, ip, r4, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #30 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, r4, lsl r9 │ │ │ │ - subeq r8, lr, r0, lsr #18 │ │ │ │ - strheq r3, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - subeq r8, lr, ip, asr #13 │ │ │ │ - subeq r8, lr, r4, lsl r9 │ │ │ │ + subeq r8, lr, r4, lsr #18 │ │ │ │ + subeq r8, lr, r0, lsr r9 │ │ │ │ + rsbeq r3, r0, r4, asr #5 │ │ │ │ + ldrdeq r8, [lr], #-108 @ 0xffffff94 │ │ │ │ + subeq r8, lr, r4, lsr #18 │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ │ │ │ │ 003494ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369227,15 +369227,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [pc, #208] @ 349674 │ │ │ │ add r9, pc, r9 │ │ │ │ b 34951c │ │ │ │ mov r0, r1 │ │ │ │ - bl 7fa2c4 │ │ │ │ + bl 7fa2d4 │ │ │ │ mov r9, r0 │ │ │ │ b 349514 │ │ │ │ ldr r3, [pc, #184] @ 349678 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349530 │ │ │ │ @@ -369252,45 +369252,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 349684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349530 │ │ │ │ ldr r0, [pc, #68] @ 349688 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349530 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r8, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, ip, r4, lsl pc │ │ │ │ rsbeq pc, r8, ip, ror #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x006c1e94 │ │ │ │ - ldrsheq r4, [r9], #-232 @ 0xffffff18 │ │ │ │ + subseq r4, r9, r8, lsl #30 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, ip, ror #14 │ │ │ │ - @ instruction: 0x004e8794 │ │ │ │ + subeq r8, lr, ip, ror r7 │ │ │ │ + subeq r8, lr, r4, lsr #15 │ │ │ │ │ │ │ │ 0034968c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -369343,15 +369343,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3494ac │ │ │ │ ldr r9, [pc, #208] @ 34983c │ │ │ │ add r9, pc, r9 │ │ │ │ b 349704 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fa2c4 │ │ │ │ + bl 7fa2d4 │ │ │ │ mov r9, r0 │ │ │ │ b 3496fc │ │ │ │ ldr r3, [pc, #184] @ 349840 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349718 │ │ │ │ @@ -369368,45 +369368,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 34984c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349718 │ │ │ │ ldr r0, [pc, #68] @ 349850 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349718 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r4, asr #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, ip, ip, lsl sp │ │ │ │ rsbeq pc, r8, r4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, ip, r8, asr #25 │ │ │ │ - subseq r4, r9, r0, lsr sp │ │ │ │ + subseq r4, r9, r0, asr #26 │ │ │ │ andeq r3, r0, r0, lsr #31 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, r0, lsl r6 │ │ │ │ - subeq r8, lr, r8, lsr r6 │ │ │ │ + subeq r8, lr, r0, lsr #12 │ │ │ │ + subeq r8, lr, r8, asr #12 │ │ │ │ │ │ │ │ 00349854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -369479,15 +369479,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3494ac │ │ │ │ ldr r9, [pc, #208] @ 349a4c │ │ │ │ add r9, pc, r9 │ │ │ │ b 349920 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fa2c4 │ │ │ │ + bl 7fa2d4 │ │ │ │ mov r9, r0 │ │ │ │ b 349918 │ │ │ │ ldr r3, [pc, #184] @ 349a50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349934 │ │ │ │ @@ -369504,45 +369504,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 349a5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349934 │ │ │ │ ldr r0, [pc, #68] @ 349a60 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349934 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r4, lsr fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, ip, r4, lsl #22 │ │ │ │ rsbeq lr, r8, r8, ror #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strheq r1, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r4, r9, r0, lsr #22 │ │ │ │ + subseq r4, r9, r0, lsr fp │ │ │ │ andeq r4, r0, r4, ror #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, ip, ror #8 │ │ │ │ - @ instruction: 0x004e8490 │ │ │ │ + subeq r8, lr, ip, ror r4 │ │ │ │ + subeq r8, lr, r0, lsr #9 │ │ │ │ │ │ │ │ 00349a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369581,17 +369581,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349b1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r0, r0, lsl ip │ │ │ │ - subeq r8, lr, r8, lsr #32 │ │ │ │ + rsbeq r2, r0, r0, lsr #24 │ │ │ │ subeq r8, lr, r8, lsr r0 │ │ │ │ + subeq r8, lr, r8, asr #32 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00349b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369643,15 +369643,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3494ac │ │ │ │ ldr r9, [pc, #208] @ 349ccc │ │ │ │ add r9, pc, r9 │ │ │ │ b 349ba0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fa2c4 │ │ │ │ + bl 7fa2d4 │ │ │ │ mov r9, r0 │ │ │ │ b 349b98 │ │ │ │ ldr r3, [pc, #184] @ 349cd0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349bb4 │ │ │ │ @@ -369668,45 +369668,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 349cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349bb4 │ │ │ │ ldr r0, [pc, #68] @ 349ce0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349bb4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq r1, [ip], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, ip, r4, lsl #17 │ │ │ │ rsbeq lr, r8, r8, ror #22 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, ip, r8, lsr r8 │ │ │ │ - subseq r4, r9, r0, lsr #17 │ │ │ │ + ldrheq r4, [r9], #-128 @ 0xffffff80 │ │ │ │ andeq r1, r0, r8, lsl #24 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, r4, asr r2 │ │ │ │ - subeq r8, lr, r8, ror r2 │ │ │ │ + subeq r8, lr, r4, ror #4 │ │ │ │ + subeq r8, lr, r8, lsl #5 │ │ │ │ │ │ │ │ 00349ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369745,17 +369745,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349d9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00602990 │ │ │ │ - subeq r7, lr, r8, lsr #27 │ │ │ │ + rsbeq r2, r0, r0, lsr #19 │ │ │ │ strheq r7, [lr], #-216 @ 0xffffff28 │ │ │ │ + subeq r7, lr, r8, asr #27 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00349da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369809,15 +369809,15 @@ │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3494ac │ │ │ │ ldr sl, [pc, #216] @ 349f5c │ │ │ │ add sl, pc, sl │ │ │ │ b 349e28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fa2c4 │ │ │ │ + bl 7fa2d4 │ │ │ │ mov sl, r0 │ │ │ │ b 349e20 │ │ │ │ ldr r3, [pc, #192] @ 349f60 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349e3c │ │ │ │ @@ -369834,47 +369834,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 349f6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349e3c │ │ │ │ ldr r0, [pc, #72] @ 349f70 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 349e3c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r0, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, ip, r0, lsl #12 │ │ │ │ rsbeq lr, r8, r0, ror #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strheq r1, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r4, r9, r8, lsl r6 │ │ │ │ + subseq r4, r9, r8, lsr #12 │ │ │ │ andeq r1, r0, r0, lsl #17 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, r0, lsr r0 │ │ │ │ - subeq r8, lr, r4, asr r0 │ │ │ │ + subeq r8, lr, r0, asr #32 │ │ │ │ + subeq r8, lr, r4, rrx │ │ │ │ │ │ │ │ 00349f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369915,17 +369915,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a034 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34a038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - strdeq r2, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - subeq r7, lr, r0, lsl fp │ │ │ │ + rsbeq r2, r0, r8, lsl #14 │ │ │ │ subeq r7, lr, r0, lsr #22 │ │ │ │ + subeq r7, lr, r0, lsr fp │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0034a03c : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34a064 │ │ │ │ str r1, [r0, #792] @ 0x318 │ │ │ │ @@ -369944,17 +369944,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a0a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34a0a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r0, ip, lsl #13 │ │ │ │ - subeq r7, lr, r4, lsr #21 │ │ │ │ - subeq r7, lr, r4, lsr #30 │ │ │ │ + @ instruction: 0x0060269c │ │ │ │ + strheq r7, [lr], #-164 @ 0xffffff5c │ │ │ │ + subeq r7, lr, r4, lsr pc │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ │ │ │ │ 0034a0a8 : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34a0d4 │ │ │ │ mov r3, #0 │ │ │ │ @@ -369974,17 +369974,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r0, ip, lsl r6 │ │ │ │ - subeq r7, lr, r8, lsr sl │ │ │ │ - ldrdeq r7, [lr], #-232 @ 0xffffff18 │ │ │ │ + rsbeq r2, r0, ip, lsr #12 │ │ │ │ + subeq r7, lr, r8, asr #20 │ │ │ │ + subeq r7, lr, r8, ror #29 │ │ │ │ │ │ │ │ 0034a114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -370005,26 +370005,26 @@ │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrb r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 582ae0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 582af0 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #1264] @ 34a67c │ │ │ │ ldr r2, [pc, #1264] @ 34a680 │ │ │ │ ldr r1, [pc, #1264] @ 34a684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ cmp r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 34a518 │ │ │ │ mov ip, r8 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -370122,15 +370122,15 @@ │ │ │ │ add r0, ip, r0 │ │ │ │ bl 1e3034 │ │ │ │ ldr r0, [r4, #768] @ 0x300 │ │ │ │ add fp, fp, #12 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r0, r0, fp │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ cmp sl, #0 │ │ │ │ add r6, sl, #1 │ │ │ │ movge sl, #0 │ │ │ │ blt 34a398 │ │ │ │ cmp r5, sl │ │ │ │ beq 34a38c │ │ │ │ ldr r1, [r4, #768] @ 0x300 │ │ │ │ @@ -370219,15 +370219,15 @@ │ │ │ │ beq 34a5f0 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #22 │ │ │ │ bne 34a4a0 │ │ │ │ ldr r0, [pc, #452] @ 34a694 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ mov r9, #200 @ 0xc8 │ │ │ │ cmp sl, #0 │ │ │ │ ble 34a5fc │ │ │ │ ldr r2, [r4, #764] @ 0x2fc │ │ │ │ mov r5, sl │ │ │ │ add r2, r2, sl, lsl #2 │ │ │ │ @@ -370278,24 +370278,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 34a6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 34a430 │ │ │ │ add r3, r9, r6, lsl #3 │ │ │ │ ldr r9, [r3, #340] @ 0x154 │ │ │ │ b 34a4e0 │ │ │ │ mov ip, r8 │ │ │ │ mov r5, sl │ │ │ │ @@ -370303,21 +370303,21 @@ │ │ │ │ b 34a300 │ │ │ │ ldr r0, [pc, #148] @ 34a6a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 34a430 │ │ │ │ ldr r0, [pc, #116] @ 34a6ac │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 34a6b0 │ │ │ │ ldr r1, [pc, #92] @ 34a6b4 │ │ │ │ ldr r0, [pc, #92] @ 34a6b8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370325,30 +370325,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #272 @ 0x110 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strheq r1, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006c1290 │ │ │ │ - rsbeq r2, r0, ip, ror r5 │ │ │ │ - subeq pc, fp, r0, lsr sl @ │ │ │ │ - subeq pc, fp, ip, ror pc @ │ │ │ │ + rsbeq r2, r0, ip, lsl #11 │ │ │ │ + subeq pc, fp, r0, asr #20 │ │ │ │ + subeq pc, fp, ip, lsl #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, ip, r8, lsr #31 │ │ │ │ rsbeq lr, r8, r0, ror #4 │ │ │ │ - subeq r7, lr, r0, asr #22 │ │ │ │ + subeq r7, lr, r0, asr fp │ │ │ │ andeq r1, r0, r4, lsl #17 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r7, lr, ip, ror sl │ │ │ │ - subeq r7, lr, ip, ror sl │ │ │ │ - subeq r7, lr, r4, lsl #20 │ │ │ │ - strheq r2, [r0], #-4 @ │ │ │ │ - subeq r7, lr, ip, asr #9 │ │ │ │ - subeq r7, lr, ip, lsl #19 │ │ │ │ + subeq r7, lr, ip, lsl #21 │ │ │ │ + subeq r7, lr, ip, lsl #21 │ │ │ │ + subeq r7, lr, r4, lsl sl │ │ │ │ + rsbeq r2, r0, r4, asr #1 │ │ │ │ + ldrdeq r7, [lr], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x004e799c │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1164] @ 34ab64 │ │ │ │ ldr sl, [pc, #1164] @ 34ab68 │ │ │ │ @@ -370366,38 +370366,38 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r8, [pc, #1100] @ 34ab78 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ ldr r2, [pc, #1088] @ 34ab7c │ │ │ │ ldr r1, [pc, #1088] @ 34ab80 │ │ │ │ add ip, sl, #300 @ 0x12c │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1052] @ 34ab84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58d6c4 │ │ │ │ + bl 58d6d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34aa98 │ │ │ │ ldr r2, [pc, #1016] @ 34ab88 │ │ │ │ mov r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -370581,30 +370581,30 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ bl 34a114 │ │ │ │ b 34a948 │ │ │ │ ldr r0, [pc, #320] @ 34abb8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e154c │ │ │ │ mov r0, r7 │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [r5] │ │ │ │ b 34a954 │ │ │ │ ldr r1, [pc, #284] @ 34abbc │ │ │ │ ldr r2, [pc, #284] @ 34abc0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r1, [pc, #276] @ 34abc4 │ │ │ │ add r3, sl, #308 @ 0x134 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #260] @ 34abc8 │ │ │ │ ldr r3, [pc, #164] @ 34ab6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370617,66 +370617,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #196] @ 34abcc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ b 34aa90 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #176] @ 34abd0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1e1b58 │ │ │ │ b 34aa88 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 34abd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ ldr r0, [pc, #128] @ 34abd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ rsbeq r0, ip, r8, lsl sp │ │ │ │ - rsbeq r2, r0, r0, lsr #32 │ │ │ │ + rsbeq r2, r0, r0, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r1, [ip], #-104 @ 0xffffff98 │ │ │ │ - subeq r0, sp, r8, ror #16 │ │ │ │ + subeq r1, ip, r8, ror #13 │ │ │ │ + subeq r0, sp, r8, ror r8 │ │ │ │ rsbeq r0, ip, ip, asr #25 │ │ │ │ - subeq pc, fp, r4, lsl #9 │ │ │ │ - ldrdeq pc, [fp], #-144 @ 0xffffff70 │ │ │ │ - subseq r5, r4, ip, lsl r4 │ │ │ │ - subseq r6, r4, r8, lsr r6 │ │ │ │ + @ instruction: 0x004bf494 │ │ │ │ + subeq pc, fp, r0, ror #19 │ │ │ │ + subseq r5, r4, ip, lsr #8 │ │ │ │ + subseq r6, r4, r8, asr #12 │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ - ldrdeq r7, [lr], #-132 @ 0xffffff7c │ │ │ │ + subeq r7, lr, r4, ror #17 │ │ │ │ strdeq sp, [r0], -pc @ │ │ │ │ andeq r4, r0, r2, asr #26 │ │ │ │ @ instruction: 0x000033b4 │ │ │ │ - @ instruction: 0x004e7894 │ │ │ │ - subeq r7, lr, r0, ror r8 │ │ │ │ + subeq r7, lr, r4, lsr #17 │ │ │ │ + subeq r7, lr, r0, lsl #17 │ │ │ │ @ instruction: 0xffffd670 │ │ │ │ rsbeq r0, ip, r0, lsl #20 │ │ │ │ - subeq r7, lr, r0, ror #14 │ │ │ │ - strdeq r7, [lr], #-108 @ 0xffffff94 │ │ │ │ - subeq r7, lr, ip, lsl r6 │ │ │ │ + subeq r7, lr, r0, ror r7 │ │ │ │ + subeq r7, lr, ip, lsl #14 │ │ │ │ + subeq r7, lr, ip, lsr #12 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - subeq r7, lr, r8, ror r0 │ │ │ │ + subeq r7, lr, r8, lsl #1 │ │ │ │ rsbeq r0, ip, r0, lsr r9 │ │ │ │ - subeq r7, lr, ip, lsr #12 │ │ │ │ - subeq r7, lr, ip, lsr #12 │ │ │ │ - @ instruction: 0x004e7698 │ │ │ │ - subeq r7, lr, ip, lsl #11 │ │ │ │ + subeq r7, lr, ip, lsr r6 │ │ │ │ + subeq r7, lr, ip, lsr r6 │ │ │ │ + subeq r7, lr, r8, lsr #13 │ │ │ │ + @ instruction: 0x004e759c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #780] @ 34af00 │ │ │ │ ldr ip, [pc, #780] @ 34af04 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370703,43 +370703,43 @@ │ │ │ │ add r3, r8, #332 @ 0x14c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #684] @ 34af1c │ │ │ │ ldr r1, [pc, #684] @ 34af20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr sl, [pc, #672] @ 34af24 │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #344 @ 0x158 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r5 │ │ │ │ bl 347f1c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ad1c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #584] @ 34af28 │ │ │ │ ldr r3, [pc, #544] @ 34af04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370754,29 +370754,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr sl, [pc, #496] @ 34af2c │ │ │ │ ldr r2, [pc, #496] @ 34af30 │ │ │ │ add fp, r4, #1016 @ 0x3f8 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #560 @ 0x230 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 2a78ec │ │ │ │ ldr r8, [r4, #1352] @ 0x548 │ │ │ │ cmp r8, #1 │ │ │ │ addls r9, sl, #512 @ 0x200 │ │ │ │ bls 34adb8 │ │ │ │ @@ -370801,102 +370801,102 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r8, [sp, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #328] @ 34af40 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r9, r4, #1184 @ 0x4a0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a78ec │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ae60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 34a6c0 │ │ │ │ b 34accc │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #156] @ 34af44 │ │ │ │ ldr r1, [pc, #156] @ 34af48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r9, #816 @ 0x330 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r1, r0, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a78ec │ │ │ │ b 34ae50 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, ip, r0, lsl #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - ldrdeq r1, [r0], #-160 @ 0xffffff60 @ │ │ │ │ - subeq r1, ip, ip, lsl #3 │ │ │ │ - subeq pc, ip, r0, lsr #28 │ │ │ │ - subeq sp, ip, r4, lsr r9 │ │ │ │ - subeq sp, ip, r8, asr #18 │ │ │ │ - ldrdeq r0, [sp], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq r1, r0, r0, ror #21 │ │ │ │ + @ instruction: 0x004c119c │ │ │ │ + subeq pc, ip, r0, lsr lr @ │ │ │ │ + subeq sp, ip, r4, asr #18 │ │ │ │ + subeq sp, ip, r8, asr r9 │ │ │ │ + subeq r0, sp, ip, ror #5 │ │ │ │ rsbeq r0, ip, r4, lsl r7 │ │ │ │ strheq sp, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - subeq r7, lr, ip, ror #9 │ │ │ │ - rsbeq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, ip, r4 │ │ │ │ - subeq r0, sp, ip, lsl #3 │ │ │ │ - subeq r7, lr, r4, asr #8 │ │ │ │ + strdeq r7, [lr], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r1, r0, r8, asr r9 │ │ │ │ + subeq r1, ip, r4, lsl r0 │ │ │ │ + @ instruction: 0x004d019c │ │ │ │ + subeq r7, lr, r4, asr r4 │ │ │ │ rsbeq sp, r8, ip, asr #16 │ │ │ │ - @ instruction: 0x004e739c │ │ │ │ + subeq r7, lr, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #496] @ 34b154 │ │ │ │ ldr ip, [pc, #496] @ 34b158 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370923,32 +370923,32 @@ │ │ │ │ add r3, r5, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ addeq r4, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r9, [pc, #400] @ 34b170 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ bl 347f1c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34b060 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #336] @ 34b174 │ │ │ │ ldr r3, [pc, #304] @ 34b158 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370963,82 +370963,82 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #248] @ 34b178 │ │ │ │ mov sl, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #232] @ 34b17c │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r2, r1, #656 @ 0x290 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r6, #1016 @ 0x3f8 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 34b0e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 34a6c0 │ │ │ │ b 34b010 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ str r5, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #84] @ 34b180 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r3, r0 │ │ │ │ add r0, fp, #816 @ 0x330 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ b 34b0d8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006c0490 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, ip, ip, ror #8 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - rsbeq r1, r0, r0, ror #14 │ │ │ │ - subeq r0, ip, ip, lsl lr │ │ │ │ - subeq pc, ip, r8, asr #21 │ │ │ │ - subeq pc, ip, ip, ror pc @ │ │ │ │ + rsbeq r1, r0, r0, ror r7 │ │ │ │ + subeq r0, ip, ip, lsr #28 │ │ │ │ + ldrdeq pc, [ip], #-168 @ 0xffffff58 │ │ │ │ + subeq pc, ip, ip, lsl #31 │ │ │ │ ldrdeq r0, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ rsbeq sp, r8, r4, ror r6 │ │ │ │ - subeq r7, lr, r0, asr #3 │ │ │ │ - subeq r7, lr, ip, lsl r1 │ │ │ │ + ldrdeq r7, [lr], #-16 │ │ │ │ + subeq r7, lr, ip, lsr #2 │ │ │ │ │ │ │ │ 0034b184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, #1 │ │ │ │ @@ -371155,47 +371155,47 @@ │ │ │ │ ldr r0, [pc, #44] @ 34b37c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 34b380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, r4, ror #7 │ │ │ │ - strdeq r6, [lr], #-124 @ 0xffffff84 │ │ │ │ - subeq r6, lr, ip, asr r9 │ │ │ │ + strdeq r1, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + subeq r6, lr, ip, lsl #16 │ │ │ │ + subeq r6, lr, ip, ror #18 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - rsbeq r1, r0, r0, asr #7 │ │ │ │ - ldrdeq r6, [lr], #-120 @ 0xffffff88 │ │ │ │ - subeq r6, lr, r4, lsl #30 │ │ │ │ + ldrdeq r1, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + subeq r6, lr, r8, ror #15 │ │ │ │ + subeq r6, lr, r4, lsl pc │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #252] @ 34b498 │ │ │ │ ldr r3, [pc, #252] @ 34b49c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582ae0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 582af0 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #216] @ 34b4a0 │ │ │ │ ldr r2, [pc, #216] @ 34b4a4 │ │ │ │ ldr r1, [pc, #216] @ 34b4a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #252 @ 0xfc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ac24 │ │ │ │ ldr r1, [pc, #164] @ 34b4ac │ │ │ │ @@ -371234,20 +371234,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34b1d8 │ │ │ │ bl 1e154c │ │ │ │ b 34b428 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, ip, r8, asr r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r1, r0, r0, asr #6 │ │ │ │ - strdeq lr, [fp], #-116 @ 0xffffff8c │ │ │ │ - subeq lr, fp, r0, asr #26 │ │ │ │ - subeq r6, lr, r4, ror lr │ │ │ │ + rsbeq r1, r0, r0, asr r3 │ │ │ │ + subeq lr, fp, r4, lsl #16 │ │ │ │ + subeq lr, fp, r0, asr sp │ │ │ │ + subeq r6, lr, r4, lsl #29 │ │ │ │ rsbeq pc, fp, r4, asr #31 │ │ │ │ - subeq r6, lr, ip, lsl #28 │ │ │ │ + subeq r6, lr, ip, lsl lr │ │ │ │ │ │ │ │ 0034b4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #468] @ 34b6a4 │ │ │ │ @@ -371270,34 +371270,34 @@ │ │ │ │ ldr r3, [r3, ip] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r2 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 58d2ac │ │ │ │ + bl 58d2bc │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 34b638 │ │ │ │ ldr r9, [pc, #376] @ 34b6b4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34b66c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #348] @ 34b6b8 │ │ │ │ ldr r2, [pc, #348] @ 34b6bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #20 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -371305,15 +371305,15 @@ │ │ │ │ moveq r4, r1 │ │ │ │ orrne r4, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 34b5fc │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #256] @ 34b6c0 │ │ │ │ ldr r3, [pc, #228] @ 34b6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -371349,114 +371349,114 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r2, #1040 @ 0x410 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 34b5a8 │ │ │ │ ldr r3, [pc, #92] @ 34b6d0 │ │ │ │ ldr ip, [pc, #92] @ 34b6d4 │ │ │ │ ldr r1, [pc, #92] @ 34b6d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 34b6dc │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r7, r9} │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 34b5a8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, fp, r4, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [fp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - strheq r0, [ip], #-132 @ 0xffffff7c │ │ │ │ - strheq r1, [r0], #-16 @ │ │ │ │ - subeq r0, ip, ip, ror #16 │ │ │ │ + subeq r0, ip, r4, asr #17 │ │ │ │ + rsbeq r1, r0, r0, asr #3 │ │ │ │ + subeq r0, ip, ip, ror r8 │ │ │ │ rsbeq pc, fp, r4, lsr lr @ │ │ │ │ - rsbeq r1, r0, r4, asr #1 │ │ │ │ - subeq r6, lr, r4, asr ip │ │ │ │ - subeq r6, lr, r0, ror #9 │ │ │ │ - @ instruction: 0x00601090 │ │ │ │ - subeq r6, lr, ip, lsr ip │ │ │ │ - subeq r6, lr, r0, lsr #9 │ │ │ │ + ldrdeq r1, [r0], #-4 @ │ │ │ │ + subeq r6, lr, r4, ror #24 │ │ │ │ + strdeq r6, [lr], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r1, r0, r0, lsr #1 │ │ │ │ + subeq r6, lr, ip, asr #24 │ │ │ │ + strheq r6, [lr], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ │ │ │ │ 0034b6e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ - bl 54e898 │ │ │ │ + bl 54e8a8 │ │ │ │ cmp r8, #0 │ │ │ │ cmpne r9, #0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ ldr r6, [pc, #352] @ 34b87c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #344] @ 34b880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 34b81c │ │ │ │ ldr sl, [pc, #324] @ 34b884 │ │ │ │ ldr r4, [pc, #324] @ 34b888 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ - bl 58cc14 │ │ │ │ + bl 58cc24 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #300] @ 34b88c │ │ │ │ ldr r1, [pc, #300] @ 34b890 │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #272] @ 34b894 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #268] @ 34b898 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a7da4 │ │ │ │ ldr r1, [pc, #256] @ 34b89c │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34b830 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371464,45 +371464,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #124] @ 34b8a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ b 34b738 │ │ │ │ str r9, [r0, #808] @ 0x328 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ add r1, r4, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrdeq pc, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - subeq pc, ip, r0, ror #6 │ │ │ │ - subeq pc, ip, ip, lsl r8 @ │ │ │ │ - strheq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - subeq ip, ip, r0, asr #28 │ │ │ │ - subeq ip, ip, r4, asr lr │ │ │ │ + subeq pc, ip, r0, ror r3 @ │ │ │ │ + subeq pc, ip, ip, lsr #16 │ │ │ │ + rsbeq r0, r0, r8, asr #31 │ │ │ │ + subeq ip, ip, r0, asr lr │ │ │ │ + subeq ip, ip, r4, ror #28 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - subeq r0, ip, r4, lsr r6 │ │ │ │ - subeq pc, ip, r4, ror #5 │ │ │ │ - subeq pc, ip, r4, asr r2 @ │ │ │ │ + subeq r0, ip, r4, asr #12 │ │ │ │ + strdeq pc, [ip], #-36 @ 0xffffffdc │ │ │ │ + subeq pc, ip, r4, ror #4 │ │ │ │ │ │ │ │ 0034b8a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -371516,41 +371516,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #344] @ 34ba54 │ │ │ │ ldr sl, [pc, #344] @ 34ba58 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 580548 │ │ │ │ + bl 580558 │ │ │ │ cmp r4, #0 │ │ │ │ beq 34b9ec │ │ │ │ ldr r9, [pc, #316] @ 34ba5c │ │ │ │ ldr r4, [pc, #316] @ 34ba60 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 582ae0 │ │ │ │ + bl 582af0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 58cc14 │ │ │ │ + bl 58cc24 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #292] @ 34ba64 │ │ │ │ ldr r1, [pc, #292] @ 34ba68 │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #264] @ 34ba6c │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 2a7da4 │ │ │ │ @@ -371566,15 +371566,15 @@ │ │ │ │ bl 2a7624 │ │ │ │ ldr r2, [pc, #200] @ 34ba70 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ba04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371583,15 +371583,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #128] @ 34ba74 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ b 34b918 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ str r3, [r0, #808] @ 0x328 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ @@ -371604,24 +371604,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x004cf190 │ │ │ │ - ldrdeq r6, [lr], #-156 @ 0xffffff64 │ │ │ │ + subeq pc, ip, r0, lsr #3 │ │ │ │ + subeq r6, lr, ip, ror #19 │ │ │ │ strdeq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - subeq pc, ip, ip, lsr r6 @ │ │ │ │ - ldrdeq r0, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - subeq ip, ip, r0, ror #24 │ │ │ │ - subeq ip, ip, r4, ror ip │ │ │ │ + subeq pc, ip, ip, asr #12 │ │ │ │ + rsbeq r0, r0, r8, ror #27 │ │ │ │ + subeq ip, ip, r0, ror ip │ │ │ │ + subeq ip, ip, r4, lsl #25 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - subeq r0, ip, r4, lsr #8 │ │ │ │ - subeq pc, ip, r4, lsl #1 │ │ │ │ + subeq r0, ip, r4, lsr r4 │ │ │ │ + @ instruction: 0x004cf094 │ │ │ │ │ │ │ │ 0034ba78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #0 │ │ │ │ @@ -371649,35 +371649,35 @@ │ │ │ │ ldr r4, [pc, #88] @ 34bb38 │ │ │ │ ldr r0, [pc, #88] @ 34bb3c │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58d6c4 │ │ │ │ + bl 58d6d4 │ │ │ │ ldr ip, [pc, #64] @ 34bb40 │ │ │ │ ldr r2, [pc, #64] @ 34bb44 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq pc, ip, ip, ror r4 @ │ │ │ │ - @ instruction: 0x00544090 │ │ │ │ - rsbeq r0, r0, ip, lsl #24 │ │ │ │ - subeq r0, ip, r8, asr #5 │ │ │ │ + subeq pc, ip, ip, lsl #9 │ │ │ │ + subseq r4, r4, r0, lsr #1 │ │ │ │ + rsbeq r0, r0, ip, lsl ip │ │ │ │ + ldrdeq r0, [ip], #-40 @ 0xffffffd8 │ │ │ │ │ │ │ │ 0034bb48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -371745,21 +371745,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ bne 34bbd0 │ │ │ │ b 34bba0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #28] @ 34bc84 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ rsbeq pc, fp, ip, lsl #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - subeq r6, lr, r0, lsl #13 │ │ │ │ + @ instruction: 0x004e6690 │ │ │ │ ldr r0, [pc, #16] @ 34bca0 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ teqeq r2, r8 @ │ │ │ │ @@ -371783,22 +371783,22 @@ │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0fa0 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e35d4 │ │ │ │ rsbeq pc, fp, r8, lsr r7 @ │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subeq r6, lr, r8, lsr #17 │ │ │ │ - ldrdeq r6, [lr], #-132 @ 0xffffff7c │ │ │ │ + strheq r6, [lr], #-136 @ 0xffffff78 │ │ │ │ + subeq r6, lr, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d534c │ │ │ │ + bl 5d535c │ │ │ │ mov r3, r0 │ │ │ │ strh r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371936,15 +371936,15 @@ │ │ │ │ cmp r1, r7 │ │ │ │ asr r0, r0, #16 │ │ │ │ andne r2, r0, #255 @ 0xff │ │ │ │ bne 34bde8 │ │ │ │ lsl r0, r0, #16 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ lsr r0, r0, #16 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ cmp r8, #2 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ beq 34bfec │ │ │ │ and r1, r3, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ mov r2, r1 │ │ │ │ @@ -372023,15 +372023,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #324 @ 0x144 │ │ │ │ add r2, pc, r2 │ │ │ │ strh r5, [r4, #8] │ │ │ │ strb r7, [r4, #7] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #100] @ 34c11c │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ @@ -372048,21 +372048,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 34c124 │ │ │ │ ldr r0, [pc, #40] @ 34c128 │ │ │ │ ldr r2, [pc, #40] @ 34c12c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r0, r8, asr r8 │ │ │ │ - subeq r7, sp, r4, lsl sl │ │ │ │ - subeq r6, lr, r4, asr #10 │ │ │ │ + rsbeq r0, r0, r8, ror #16 │ │ │ │ + subeq r7, sp, r4, lsr #20 │ │ │ │ + subeq r6, lr, r4, asr r5 │ │ │ │ rsbeq ip, r8, r8, ror r9 │ │ │ │ - ldrdeq r0, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - subeq r6, lr, r0, ror #9 │ │ │ │ - strdeq r6, [lr], #-68 @ 0xffffffbc │ │ │ │ + rsbeq r0, r0, r4, ror #15 │ │ │ │ + strdeq r6, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subeq r6, lr, r4, lsl #10 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ │ │ │ │ 0034c130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -372073,26 +372073,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #332 @ 0x14c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #36] @ 34c19c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 48bd50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e154c │ │ │ │ - rsbeq r0, r0, r4, lsl #15 │ │ │ │ - subeq r6, lr, r0, lsl #9 │ │ │ │ - subeq r7, sp, r0, lsr r9 │ │ │ │ + @ instruction: 0x00600794 │ │ │ │ + @ instruction: 0x004e6490 │ │ │ │ + subeq r7, sp, r0, asr #18 │ │ │ │ strheq ip, [r8], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 0034c1a0 : │ │ │ │ add r0, r0, #12 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -372104,38 +372104,38 @@ │ │ │ │ ldr r1, [pc, #68] @ 34c210 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #381] @ 0x17d │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r0, r8, lsr r7 │ │ │ │ - strheq r6, [lr], #-68 @ 0xffffffbc │ │ │ │ - ldrdeq r6, [lr], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r0, r0, r8, asr #14 │ │ │ │ + subeq r6, lr, r4, asr #9 │ │ │ │ + subeq r6, lr, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 34c240 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq ip, r8, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 34c328 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -372144,33 +372144,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 34c32c │ │ │ │ ldr r1, [pc, #188] @ 34c330 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #168] @ 34c334 │ │ │ │ ldr r1, [pc, #168] @ 34c338 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #148] @ 34c33c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #132] @ 34c340 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr ip, [pc, #112] @ 34c344 │ │ │ │ ldr r0, [pc, #112] @ 34c348 │ │ │ │ ldr ip, [r5, ip] │ │ │ │ ldr r1, [pc, #108] @ 34c34c │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #104] @ 34c350 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ @@ -372186,19 +372186,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r0, r0, r8, lsr #13 │ │ │ │ - subeq sp, fp, r4, ror r9 │ │ │ │ - subseq r9, r3, ip, ror r4 │ │ │ │ - @ instruction: 0x004ccc9c │ │ │ │ - strheq ip, [ip], #-192 @ 0xffffff40 │ │ │ │ + strheq r0, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + subeq sp, fp, r4, lsl #19 │ │ │ │ + subseq r9, r3, ip, lsl #9 │ │ │ │ + subeq ip, ip, ip, lsr #25 │ │ │ │ + subeq ip, ip, r0, asr #25 │ │ │ │ rsbeq pc, fp, r0, asr r1 @ │ │ │ │ rsbeq sp, sl, ip, asr #18 │ │ │ │ andeq r2, r0, ip, lsr #11 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ andeq r3, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @@ -372212,25 +372212,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #32] @ 34c3bc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - @ instruction: 0x00600590 │ │ │ │ - subeq sp, fp, r4, ror #16 │ │ │ │ - subseq r9, r3, r0, ror r3 │ │ │ │ + b 580c7c │ │ │ │ + rsbeq r0, r0, r0, lsr #11 │ │ │ │ + subeq sp, fp, r4, ror r8 │ │ │ │ + subseq r9, r3, r0, lsl #7 │ │ │ │ rsbeq sp, sl, ip, ror #16 │ │ │ │ │ │ │ │ 0034c3c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372443,24 +372443,24 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 34c6d0 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 34c6d0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldr r2, [pc, #116] @ 34c784 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34c6d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ cmp r3, r9 │ │ │ │ bne 34c6d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -372473,17 +372473,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r0, r0, r4, asr r2 │ │ │ │ - strdeq r5, [lr], #-248 @ 0xffffff08 │ │ │ │ - subeq r5, lr, r4, ror pc │ │ │ │ + rsbeq r0, r0, r4, ror #4 │ │ │ │ + subeq r6, lr, r8 │ │ │ │ + subeq r5, lr, r4, lsl #31 │ │ │ │ │ │ │ │ 0034c788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #128] @ 34c820 │ │ │ │ @@ -372501,30 +372501,30 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 34c7b0 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 34c7b0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34c7b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r5, lr, r0, lsl pc │ │ │ │ + subeq r5, lr, r0, lsr #30 │ │ │ │ │ │ │ │ 0034c824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ 34c89c │ │ │ │ @@ -372539,28 +372539,28 @@ │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ beq 34c880 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c880 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ addne r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne 34c84c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r5, lr, r4, ror lr │ │ │ │ + subeq r5, lr, r4, lsl #29 │ │ │ │ ldr r0, [pc, #4] @ 34c8ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq ip, r8, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ lsr r1, r4, #20 │ │ │ │ @@ -372601,15 +372601,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 34c9dc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #104] @ 34c9e0 │ │ │ │ ldr r1, [pc, #104] @ 34c9e4 │ │ │ │ mvn r4, #0 │ │ │ │ mvn r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ @@ -372618,28 +372618,28 @@ │ │ │ │ strd r4, [r0] │ │ │ │ mov r4, #268435456 @ 0x10000000 │ │ │ │ mov r5, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r0, r3, #1296 @ 0x510 │ │ │ │ mov r1, r3 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq pc, pc, ip, ror #31 │ │ │ │ - @ instruction: 0x004e5d9c │ │ │ │ - strheq r5, [lr], #-216 @ 0xffffff28 │ │ │ │ + ldrsheq pc, [pc], #-252 @ │ │ │ │ + subeq r5, lr, ip, lsr #27 │ │ │ │ + subeq r5, lr, r8, asr #27 │ │ │ │ rsbeq ip, r8, r8, asr r1 │ │ │ │ - strheq r5, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r5, lr, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ lsr r1, r4, #20 │ │ │ │ lsr r2, r2, #12 │ │ │ │ @@ -372677,17 +372677,17 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1280 @ 0x500 │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ add r1, r4, #1296 @ 0x510 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -372708,15 +372708,15 @@ │ │ │ │ bcc 34cb54 │ │ │ │ cmp r1, #268435456 @ 0x10000000 │ │ │ │ bhi 34cb30 │ │ │ │ str r1, [r0, #1288] @ 0x508 │ │ │ │ str r3, [r0, #1292] @ 0x50c │ │ │ │ add r0, r0, #1296 @ 0x510 │ │ │ │ pop {r4, lr} │ │ │ │ - b 543c50 │ │ │ │ + b 543c60 │ │ │ │ ldr r3, [pc, #100] @ 34cb78 │ │ │ │ ldr r1, [pc, #100] @ 34cb7c │ │ │ │ ldr r0, [pc, #100] @ 34cb80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ @@ -372736,23 +372736,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 34cb98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq pc, pc, ip, lsr #28 │ │ │ │ - subeq r5, lr, r4, lsr #24 │ │ │ │ + subseq pc, pc, ip, lsr lr @ │ │ │ │ subeq r5, lr, r4, lsr ip │ │ │ │ - subseq pc, pc, r8, lsl #28 │ │ │ │ - subeq r5, lr, r0, lsl #24 │ │ │ │ subeq r5, lr, r4, asr #24 │ │ │ │ - subseq pc, pc, r4, ror #27 │ │ │ │ - ldrdeq r5, [lr], #-188 @ 0xffffff44 │ │ │ │ - subeq r5, lr, r4, lsl #24 │ │ │ │ + subseq pc, pc, r8, lsl lr @ │ │ │ │ + subeq r5, lr, r0, lsl ip │ │ │ │ + subeq r5, lr, r4, asr ip │ │ │ │ + ldrsheq pc, [pc], #-212 @ │ │ │ │ + subeq r5, lr, ip, ror #23 │ │ │ │ + subeq r5, lr, r4, lsl ip │ │ │ │ │ │ │ │ 0034cb9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372760,61 +372760,61 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 34cac8 │ │ │ │ str r5, [r4, #1284] @ 0x504 │ │ │ │ str r6, [r4, #1280] @ 0x500 │ │ │ │ add r5, r4, #1280 @ 0x500 │ │ │ │ add r4, r4, #1296 @ 0x510 │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldrd r2, [r5] │ │ │ │ str r4, [sp, #16] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 543974 │ │ │ │ + b 543984 │ │ │ │ │ │ │ │ 0034cbe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 53c844 │ │ │ │ + bl 53c854 │ │ │ │ ldr r0, [r4, #1280] @ 0x500 │ │ │ │ ldr r1, [r4, #1284] @ 0x504 │ │ │ │ add r6, r4, #1280 @ 0x500 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ beq 34cc40 │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ add r1, r4, #1296 @ 0x510 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ bne 34cc54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 540bec │ │ │ │ + b 540bfc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 34cac8 │ │ │ │ add r4, r4, #1296 @ 0x510 │ │ │ │ stm r6, {r7, r9} │ │ │ │ - bl 54e880 │ │ │ │ + bl 54e890 │ │ │ │ ldrd r2, [r6] │ │ │ │ str r4, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 540bec │ │ │ │ + b 540bfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #100] @ 0x64 │ │ │ │ add r3, r1, #1424 @ 0x590 │ │ │ │ ldr r1, [pc, #320] @ 34cde4 │ │ │ │ @@ -372898,17 +372898,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq lr, fp, r8, asr #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006be690 │ │ │ │ - subseq pc, pc, r0, lsr #23 │ │ │ │ - ldrdeq r5, [lr], #-144 @ 0xffffff70 │ │ │ │ - ldrdeq r5, [lr], #-156 @ 0xffffff64 │ │ │ │ + ldrheq pc, [pc], #-176 @ │ │ │ │ + subeq r5, lr, r0, ror #19 │ │ │ │ + subeq r5, lr, ip, ror #19 │ │ │ │ │ │ │ │ 0034cdfc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -373235,15 +373235,15 @@ │ │ │ │ ldr r1, [pc, #172] @ 34d3ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 34d208 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ 34d3b0 │ │ │ │ ldr r1, [pc, #132] @ 34d3b4 │ │ │ │ ldr r0, [pc, #132] @ 34d3b8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -373271,26 +373271,26 @@ │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq lr, fp, r8, asr r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbseq lr, r6, r8, lsr sl │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ rsbeq lr, fp, r4, ror #3 │ │ │ │ - subseq pc, pc, r0, ror r6 @ │ │ │ │ - subeq r5, lr, ip, asr #9 │ │ │ │ - subeq r5, lr, r0, lsr #9 │ │ │ │ - subseq pc, pc, r0, asr #12 │ │ │ │ - subeq r5, lr, r0, ror r4 │ │ │ │ - subeq r5, lr, r0, asr #9 │ │ │ │ - subseq pc, pc, ip, lsl r6 @ │ │ │ │ - subeq r5, lr, ip, asr #8 │ │ │ │ + subseq pc, pc, r0, lsl #13 │ │ │ │ + ldrdeq r5, [lr], #-76 @ 0xffffffb4 │ │ │ │ + strheq r5, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subseq pc, pc, r0, asr r6 @ │ │ │ │ + subeq r5, lr, r0, lsl #9 │ │ │ │ ldrdeq r5, [lr], #-64 @ 0xffffffc0 │ │ │ │ - ldrsheq pc, [pc], #-88 @ │ │ │ │ - subeq r5, lr, r8, lsr #8 │ │ │ │ - @ instruction: 0x004e549c │ │ │ │ + subseq pc, pc, ip, lsr #12 │ │ │ │ + subeq r5, lr, ip, asr r4 │ │ │ │ + subeq r5, lr, r0, ror #9 │ │ │ │ + subseq pc, pc, r8, lsl #12 │ │ │ │ + subeq r5, lr, r8, lsr r4 │ │ │ │ + subeq r5, lr, ip, lsr #9 │ │ │ │ │ │ │ │ 0034d3d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #232] @ 34d4d4 │ │ │ │ @@ -373568,23 +373568,23 @@ │ │ │ │ ldr r3, [pc, #128] @ 34d89c │ │ │ │ ldrh r0, [sp] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 34d790 │ │ │ │ - bl 7fa2f8 │ │ │ │ + bl 7fa308 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r6, [r4, #100] @ 0x64 │ │ │ │ ldrsbeq sl, [r9, #4] │ │ │ │ moveq r1, #16 │ │ │ │ beq 34d790 │ │ │ │ mov r0, #0 │ │ │ │ b 34d7bc │ │ │ │ - bl 7fa2f8 │ │ │ │ + bl 7fa308 │ │ │ │ cmp r0, #0 │ │ │ │ bne 34d848 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ ldrsb sl, [r9, #4] │ │ │ │ b 34d78c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #48] @ 34d8a4 │ │ │ │ @@ -373597,17 +373597,17 @@ │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strdeq sp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq sp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ rsbeq sp, fp, r0, lsr ip │ │ │ │ - ldrsheq pc, [pc], #-8 @ │ │ │ │ - subeq r4, lr, r4, lsr #30 │ │ │ │ - subeq r4, lr, ip, asr #31 │ │ │ │ + subseq pc, pc, r8, lsl #2 │ │ │ │ + subeq r4, lr, r4, lsr pc │ │ │ │ + ldrdeq r4, [lr], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ │ │ │ │ 0034d8b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -373714,20 +373714,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sp, fp, ip, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, fp, r4, ror sl │ │ │ │ - subseq lr, pc, r8, asr #30 │ │ │ │ - subeq r4, lr, r8, ror sp │ │ │ │ - subeq r4, lr, r4, lsl #27 │ │ │ │ - subseq lr, pc, r4, lsr #30 │ │ │ │ - subeq r4, lr, r0, asr sp │ │ │ │ - subeq r4, lr, r8, lsl lr │ │ │ │ + subseq lr, pc, r8, asr pc @ │ │ │ │ + subeq r4, lr, r8, lsl #27 │ │ │ │ + @ instruction: 0x004e4d94 │ │ │ │ + subseq lr, pc, r4, lsr pc @ │ │ │ │ + subeq r4, lr, r0, ror #26 │ │ │ │ + subeq r4, lr, r8, lsr #28 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ │ │ │ │ 0034da8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -373826,15 +373826,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 34db94 │ │ │ │ and r3, r3, r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e2020 │ │ │ │ @@ -373852,17 +373852,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34d8b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, fp, r8, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, fp, r8, asr r8 │ │ │ │ - subseq lr, pc, r8, ror #26 │ │ │ │ - @ instruction: 0x004e4c90 │ │ │ │ - subeq r4, lr, ip, lsl #23 │ │ │ │ + subseq lr, pc, r8, ror sp @ │ │ │ │ + subeq r4, lr, r0, lsr #25 │ │ │ │ + @ instruction: 0x004e4b9c │ │ │ │ rsbeq sp, fp, r4, lsr #15 │ │ │ │ │ │ │ │ 0034dca0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374063,15 +374063,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ strd sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 536220 │ │ │ │ + bl 536230 │ │ │ │ cmp r5, r8 │ │ │ │ bne 34df8c │ │ │ │ b 34de3c │ │ │ │ bic r6, r9, #112 @ 0x70 │ │ │ │ orr r6, r6, r3, lsl #4 │ │ │ │ ldrb r3, [r4, #1428] @ 0x594 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -374288,15 +374288,15 @@ │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ add r3, r5, #8 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ bl 1e2020 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7fa2f8 │ │ │ │ + bl 7fa308 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34e2d0 │ │ │ │ mov r0, #0 │ │ │ │ b 34e2dc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, fp, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @@ -374355,17 +374355,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #217 @ 0xd9 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sp, fp, r0, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, fp, ip │ │ │ │ - @ instruction: 0x005fe594 │ │ │ │ - subeq r4, lr, r8, lsl #9 │ │ │ │ - @ instruction: 0x004e4494 │ │ │ │ + subseq lr, pc, r4, lsr #11 │ │ │ │ + @ instruction: 0x004e4498 │ │ │ │ + subeq r4, lr, r4, lsr #9 │ │ │ │ ldr r1, [pc, #232] @ 34e550 │ │ │ │ ldr ip, [pc, #232] @ 34e554 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r1, ip] │ │ │ │ ldr r1, [ip] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -374388,52 +374388,52 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r7, r7, #32 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #124] @ 34e564 │ │ │ │ ldr r1, [pc, #124] @ 34e568 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 3527ac │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ str r4, [sp, #12] │ │ │ │ and r1, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ str r1, [sp] │ │ │ │ and r3, r3, #31 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ 34e56c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ rsbeq ip, fp, ip, lsl #31 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq lr, pc, r8, lsl r5 @ │ │ │ │ - subeq fp, fp, r8, lsr #14 │ │ │ │ - subseq r7, r3, r4, lsr r2 │ │ │ │ - subeq r1, ip, ip, lsr #6 │ │ │ │ - subeq sl, sp, r8, lsl #19 │ │ │ │ - subeq r4, lr, r4, ror #7 │ │ │ │ + subseq lr, pc, r8, lsr #10 │ │ │ │ + subeq fp, fp, r8, lsr r7 │ │ │ │ + subseq r7, r3, r4, asr #4 │ │ │ │ + subeq r1, ip, ip, lsr r3 │ │ │ │ + @ instruction: 0x004da998 │ │ │ │ + strdeq r4, [lr], #-52 @ 0xffffffcc │ │ │ │ ldr r3, [r1, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ bne 34e594 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -374444,20 +374444,20 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r1, #880] @ 0x370 │ │ │ │ mov r4, r1 │ │ │ │ lsl r2, r6, #4 │ │ │ │ ldr r1, [r1, #884] @ 0x374 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d47a0 │ │ │ │ + bl 5d47b0 │ │ │ │ add r2, r6, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ lsr r2, r2, #3 │ │ │ │ - bl 5d47a0 │ │ │ │ + bl 5d47b0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -374638,15 +374638,15 @@ │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ add r3, r6, #8 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ bl 1e2020 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7fa2f8 │ │ │ │ + bl 7fa308 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34e820 │ │ │ │ mov r5, #0 │ │ │ │ b 34e828 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, fp, r4, lsl ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @@ -374691,22 +374691,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ blt 34e91c │ │ │ │ mov r7, #0 │ │ │ │ add r1, r4, #1248 @ 0x4e0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r4, #880] @ 0x370 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r0, [r4, #888] @ 0x378 │ │ │ │ bl 1e154c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [r4, #888] @ 0x378 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r0, [r4, #884] @ 0x374 │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #1416] @ 0x588 │ │ │ │ str r7, [r4, #884] @ 0x374 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ str r7, [r4, #1416] @ 0x588 │ │ │ │ @@ -374746,21 +374746,21 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #880] @ 0x370 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ lsl r2, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d47a0 │ │ │ │ + bl 5d47b0 │ │ │ │ add r2, r6, #7 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ mov r0, r5 │ │ │ │ lsr r2, r2, #3 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d47a0 │ │ │ │ + b 5d47b0 │ │ │ │ │ │ │ │ 0034ea4c : │ │ │ │ ldr r0, [r0, #872] @ 0x368 │ │ │ │ and r0, r0, #2 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034ea58 : │ │ │ │ @@ -374855,17 +374855,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #544 @ 0x220 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq ip, fp, r8, asr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq ip, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - subseq sp, pc, r0, lsr #28 │ │ │ │ - subeq r3, lr, r4, lsl sp │ │ │ │ - subeq r3, lr, r8, lsr #27 │ │ │ │ + subseq sp, pc, r0, lsr lr @ │ │ │ │ + subeq r3, lr, r4, lsr #26 │ │ │ │ + strheq r3, [lr], #-216 @ 0xffffff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #504] @ 34edec │ │ │ │ ldr r3, [pc, #504] @ 34edf0 │ │ │ │ @@ -374960,15 +374960,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 536220 │ │ │ │ + bl 536230 │ │ │ │ b 34ec3c │ │ │ │ bic r1, r1, r2 │ │ │ │ ldr r2, [pc, #128] @ 34ee04 │ │ │ │ strb r1, [r0, r3, asr #3] │ │ │ │ ldr r3, [pc, #100] @ 34edf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -374998,17 +374998,17 @@ │ │ │ │ rsbeq ip, fp, r0, lsl #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq ip, [fp], #-112 @ 0xffffff90 @ │ │ │ │ andeq r2, r0, r0, lsr sl │ │ │ │ @ instruction: 0x006bc794 │ │ │ │ strdeq ip, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ rsbeq ip, fp, ip, ror #12 │ │ │ │ - ldrsheq sp, [pc], #-180 @ │ │ │ │ - subeq r3, lr, r8, ror #21 │ │ │ │ - subeq r9, sp, r8, asr r7 │ │ │ │ + subseq sp, pc, r4, lsl #24 │ │ │ │ + strdeq r3, [lr], #-168 @ 0xffffff58 │ │ │ │ + subeq r9, sp, r8, ror #14 │ │ │ │ │ │ │ │ 0034ee14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #880] @ 0x370 │ │ │ │ @@ -375037,17 +375037,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34eea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sp, pc, r4, asr #22 │ │ │ │ - subeq r3, lr, r8, lsr sl │ │ │ │ - subeq r3, lr, ip, asr #21 │ │ │ │ + subseq sp, pc, r4, asr fp @ │ │ │ │ + subeq r3, lr, r8, asr #20 │ │ │ │ + ldrdeq r3, [lr], #-172 @ 0xffffff54 │ │ │ │ │ │ │ │ 0034eea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [r0, #872] @ 0x368 │ │ │ │ @@ -375156,24 +375156,24 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ str lr, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 34f10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r4, #1420] @ 0x58c │ │ │ │ beq 34ef04 │ │ │ │ ldrb r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ @@ -375184,27 +375184,27 @@ │ │ │ │ add r1, r1, r0 │ │ │ │ b 34ef90 │ │ │ │ ldr r0, [pc, #60] @ 34f110 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 34f098 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, fp, r8, lsr #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, fp, r8, lsl r5 │ │ │ │ rsbeq ip, fp, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r0, asr #31 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, lr, r8, ror #17 │ │ │ │ - subeq r3, lr, r0, ror #17 │ │ │ │ + strdeq r3, [lr], #-136 @ 0xffffff78 │ │ │ │ + strdeq r3, [lr], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #220] @ 34f208 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #216] @ 34f20c │ │ │ │ @@ -375261,17 +375261,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq ip, fp, r4, asr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, fp, r8, asr #4 │ │ │ │ - ldrsbeq sp, [pc], #-120 @ │ │ │ │ - subeq r3, lr, ip, asr #13 │ │ │ │ - ldrdeq r3, [lr], #-104 @ 0xffffff98 │ │ │ │ + subseq sp, pc, r8, ror #15 │ │ │ │ + ldrdeq r3, [lr], #-108 @ 0xffffff94 │ │ │ │ + subeq r3, lr, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r7, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375366,21 +375366,21 @@ │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcc r1, #0 │ │ │ │ andcs r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 34f5b4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ add r3, sl, r8 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 34f5b4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ add r3, r5, r9 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 34f5b4 │ │ │ │ orr r7, r8, r9 │ │ │ │ ands r7, r7, #7 │ │ │ │ bne 34f5b4 │ │ │ │ @@ -375452,36 +375452,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr r3, [pc, #320] @ 34f668 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #1248 @ 0x4e0 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r5, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr r2, [pc, #260] @ 34f66c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #904] @ 0x388 │ │ │ │ ldr r1, [pc, #248] @ 34f670 │ │ │ │ ldr r2, [pc, #216] @ 34f654 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -375505,63 +375505,63 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #176] @ 34f680 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r3, #21 │ │ │ │ b 34f570 │ │ │ │ ldr r3, [pc, #148] @ 34f684 │ │ │ │ ldr ip, [pc, #148] @ 34f688 │ │ │ │ ldr r1, [pc, #148] @ 34f68c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #136] @ 34f690 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r3, #94 @ 0x5e │ │ │ │ b 34f570 │ │ │ │ ldr r3, [pc, #112] @ 34f694 │ │ │ │ ldr ip, [pc, #112] @ 34f698 │ │ │ │ ldr r1, [pc, #112] @ 34f69c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 34f6a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 34f5e0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, fp, ip, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, fp, r4, lsl #2 │ │ │ │ andeq r2, r0, r0, lsl #23 │ │ │ │ rsbeq r9, r8, r4, ror r6 │ │ │ │ - @ instruction: 0x004e3590 │ │ │ │ - subeq r3, lr, r0, ror #10 │ │ │ │ + subeq r3, lr, r0, lsr #11 │ │ │ │ + subeq r3, lr, r0, ror r5 │ │ │ │ @ instruction: 0xffffec4c │ │ │ │ rsbeq fp, fp, ip, ror lr │ │ │ │ - subseq sp, pc, r8, lsl #8 │ │ │ │ - subeq r3, lr, r8, ror r4 │ │ │ │ - strdeq r3, [lr], #-32 @ 0xffffffe0 │ │ │ │ + subseq sp, pc, r8, lsl r4 @ │ │ │ │ + subeq r3, lr, r8, lsl #9 │ │ │ │ + subeq r3, lr, r0, lsl #6 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - ldrsbeq sp, [pc], #-48 @ │ │ │ │ - strdeq r3, [lr], #-48 @ 0xffffffd0 │ │ │ │ - strheq r3, [lr], #-40 @ 0xffffffd8 │ │ │ │ + subseq sp, pc, r0, ror #7 │ │ │ │ + subeq r3, lr, r0, lsl #8 │ │ │ │ + subeq r3, lr, r8, asr #5 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - @ instruction: 0x005fd39c │ │ │ │ - subeq r3, lr, ip, ror #7 │ │ │ │ - subeq r3, lr, r8, lsl #5 │ │ │ │ + subseq sp, pc, ip, lsr #7 │ │ │ │ + strdeq r3, [lr], #-60 @ 0xffffffc4 │ │ │ │ + @ instruction: 0x004e3298 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ │ │ │ │ 0034f6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -375602,15 +375602,15 @@ │ │ │ │ sub r4, r4, #33 @ 0x21 │ │ │ │ orr r1, r1, r3, lsr r4 │ │ │ │ lsr r3, r3, r0 │ │ │ │ add r4, r5, #912 @ 0x390 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ mov r0, fp │ │ │ │ bl 1e154c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -375640,21 +375640,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 34f80c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r6, #21 │ │ │ │ b 34f7a8 │ │ │ │ - @ instruction: 0x004e3390 │ │ │ │ - ldrsheq sp, [pc], #-16 @ │ │ │ │ - subeq r3, lr, r0, asr #4 │ │ │ │ - subeq r3, lr, r0, ror #1 │ │ │ │ + subeq r3, lr, r0, lsr #7 │ │ │ │ + subseq sp, pc, r0, lsl #4 │ │ │ │ + subeq r3, lr, r0, asr r2 │ │ │ │ + strdeq r3, [lr], #-0 │ │ │ │ muleq r0, r6, r1 │ │ │ │ │ │ │ │ 0034f810 : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -375681,20 +375681,20 @@ │ │ │ │ ldr r2, [r4, #880] @ 0x370 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ blt 34f850 │ │ │ │ ldr r1, [r4, #884] @ 0x374 │ │ │ │ lsl r2, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5048 │ │ │ │ + bl 5d5058 │ │ │ │ add r2, r6, #7 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ lsr r2, r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5048 │ │ │ │ + bl 5d5058 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ beq 34f8d0 │ │ │ │ ldrb r2, [r4, #877] @ 0x36d │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -375821,17 +375821,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34fab4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #584 @ 0x248 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq ip, pc, r4, lsr pc @ │ │ │ │ - subeq r2, lr, r8, lsr #28 │ │ │ │ - strheq r2, [lr], #-236 @ 0xffffff14 │ │ │ │ + subseq ip, pc, r4, asr #30 │ │ │ │ + subeq r2, lr, r8, lsr lr │ │ │ │ + subeq r2, lr, ip, asr #29 │ │ │ │ │ │ │ │ 0034fab8 : │ │ │ │ ldr r3, [r0, #880] @ 0x370 │ │ │ │ cmp r3, r1 │ │ │ │ bls 34fb30 │ │ │ │ ldr r2, [r0, #1416] @ 0x588 │ │ │ │ ldr r3, [r2, r1, lsl #2] │ │ │ │ @@ -375869,17 +375869,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34fb6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34fb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq ip, pc, ip, ror lr @ │ │ │ │ - subeq r2, lr, ip, ror #26 │ │ │ │ - subeq r2, lr, r0, lsl #28 │ │ │ │ + subseq ip, pc, ip, lsl #29 │ │ │ │ + subeq r2, lr, ip, ror sp │ │ │ │ + subeq r2, lr, r0, lsl lr │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ │ │ │ │ 0034fb74 : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -376035,17 +376035,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ mov r2, #640 @ 0x280 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq fp, fp, r4, asr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, fp, r4, asr r7 │ │ │ │ - subseq ip, pc, r8, lsl #24 │ │ │ │ - strdeq r2, [lr], #-172 @ 0xffffff54 │ │ │ │ - ldrdeq r2, [lr], #-196 @ 0xffffff3c │ │ │ │ + subseq ip, pc, r8, lsl ip @ │ │ │ │ + subeq r2, lr, ip, lsl #22 │ │ │ │ + subeq r2, lr, r4, ror #25 │ │ │ │ │ │ │ │ 0034fdf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ @@ -376098,17 +376098,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34fee0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34fee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq ip, pc, r8, lsl #22 │ │ │ │ - strdeq r2, [lr], #-152 @ 0xffffff68 │ │ │ │ - strdeq r2, [lr], #-180 @ 0xffffff4c │ │ │ │ + subseq ip, pc, r8, lsl fp @ │ │ │ │ + subeq r2, lr, r8, lsl #20 │ │ │ │ + subeq r2, lr, r4, lsl #24 │ │ │ │ andeq r0, r0, r2, lsr #5 │ │ │ │ sub r0, r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ @@ -376138,47 +376138,47 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #292] @ 350094 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #276] @ 350098 │ │ │ │ ldr r1, [pc, #276] @ 35009c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ ldr r8, [pc, #264] @ 3500a0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #240] @ 3500a4 │ │ │ │ ldr r1, [pc, #240] @ 3500a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #208] @ 3500ac │ │ │ │ ldr r1, [pc, #208] @ 3500b0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #176] @ 3500b4 │ │ │ │ ldr r1, [pc, #176] @ 3500b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #168] @ 3500bc │ │ │ │ ldr r2, [pc, #168] @ 3500c0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -376206,25 +376206,25 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subseq ip, pc, ip, ror #22 │ │ │ │ - subeq r9, fp, r8, ror ip │ │ │ │ - @ instruction: 0x004f4b94 │ │ │ │ + subseq ip, pc, ip, ror fp @ │ │ │ │ + subeq r9, fp, r8, lsl #25 │ │ │ │ + subeq r4, pc, r4, lsr #23 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x004bf890 │ │ │ │ - subeq r8, sp, ip, ror #29 │ │ │ │ + subeq pc, fp, r0, lsr #17 │ │ │ │ + strdeq r8, [sp], #-236 @ 0xffffff14 │ │ │ │ rsbeq fp, fp, r0, ror #8 │ │ │ │ - subeq r9, fp, ip, asr #24 │ │ │ │ - subeq r9, fp, r4, ror #24 │ │ │ │ - strdeq fp, [fp], #-208 @ 0xffffff30 │ │ │ │ - subeq fp, fp, r8, lsl #28 │ │ │ │ + subeq r9, fp, ip, asr ip │ │ │ │ + subeq r9, fp, r4, ror ip │ │ │ │ + subeq fp, fp, r0, lsl #28 │ │ │ │ + subeq fp, fp, r8, lsl lr │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ muleq r0, ip, sp │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @@ -376238,15 +376238,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ asr r1, r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 5d5894 │ │ │ │ + bl 5d58a4 │ │ │ │ cmp r4, #4 │ │ │ │ bne 3500f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -376271,15 +376271,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d5a34 │ │ │ │ + bl 5d5a44 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5], #4 │ │ │ │ bhi 350220 │ │ │ │ cmp r8, r5 │ │ │ │ bne 350188 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -376324,15 +376324,15 @@ │ │ │ │ b 3501e0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, fp, r8, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, fp, r0, lsl #5 │ │ │ │ rsbeq fp, fp, ip, lsl #4 │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subeq r2, lr, r4, ror #17 │ │ │ │ + strdeq r2, [lr], #-132 @ 0xffffff7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 35c960 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -376423,39 +376423,39 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 3627c0 │ │ │ │ b 3502f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, fp, r0, asr r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, fp, r4, ror #1 │ │ │ │ - subseq ip, pc, ip, ror #14 │ │ │ │ - subeq r2, lr, r8, asr #15 │ │ │ │ - ldrdeq r2, [lr], #-116 @ 0xffffff8c │ │ │ │ + subseq ip, pc, ip, ror r7 @ │ │ │ │ + ldrdeq r2, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq r2, lr, r4, ror #15 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 350448 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r8, r8, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3504e0 │ │ │ │ ldr r2, [pc, #124] @ 3504e4 │ │ │ │ @@ -376464,45 +376464,45 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #88] @ 3504ec │ │ │ │ ldr r2, [pc, #88] @ 3504f0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #84] @ 3504f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #72] @ 3504f8 │ │ │ │ str r2, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r2, [pc, #52] @ 3504fc │ │ │ │ ldr r1, [pc, #52] @ 350500 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58ead4 │ │ │ │ - subseq ip, pc, r4, ror #12 │ │ │ │ - subeq r9, fp, r8, ror #14 │ │ │ │ - subseq r5, r3, r4, ror r2 │ │ │ │ + b 58eae4 │ │ │ │ + subseq ip, pc, r4, ror r6 @ │ │ │ │ + subeq r9, fp, r8, ror r7 │ │ │ │ + subseq r5, r3, r4, lsl #5 │ │ │ │ andeq r6, r0, r0, lsr sl │ │ │ │ andeq r2, r0, ip, ror #20 │ │ │ │ - ldrdeq r8, [sp], #-148 @ 0xffffff6c │ │ │ │ + subeq r8, sp, r4, ror #19 │ │ │ │ rsbeq r9, sl, r4, ror r8 │ │ │ │ - @ instruction: 0x004e269c │ │ │ │ - strdeq r2, [lr], #-104 @ 0xffffff98 │ │ │ │ + subeq r2, lr, ip, lsr #13 │ │ │ │ + subeq r2, lr, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3505ac │ │ │ │ ldr r3, [pc, #144] @ 3505b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376518,32 +376518,32 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2020 │ │ │ │ ldrh r5, [sp, #2] │ │ │ │ ldr r0, [r4, #856] @ 0x358 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ and r5, r5, #1 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ ldr r0, [r4, #860] @ 0x35c │ │ │ │ mov r1, r5 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ ldr r2, [pc, #60] @ 3505b4 │ │ │ │ ldr r3, [pc, #52] @ 3505b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3505a8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #864] @ 0x360 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 543bf0 │ │ │ │ + b 543c00 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [fp], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, fp, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -376551,15 +376551,15 @@ │ │ │ │ ldr r3, [r1, #772] @ 0x304 │ │ │ │ tst r3, #4 │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ movne r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne 350604 │ │ │ │ ldr r1, [r1] │ │ │ │ - bl 5d47a0 │ │ │ │ + bl 5d47b0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -376568,46 +376568,46 @@ │ │ │ │ ldr r0, [pc, #28] @ 350630 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 350634 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq ip, [pc], #-76 @ │ │ │ │ - subeq r2, lr, r8, lsl r5 │ │ │ │ - subeq r2, lr, r0, ror #11 │ │ │ │ + subseq ip, pc, ip, asr #9 │ │ │ │ + subeq r2, lr, r8, lsr #10 │ │ │ │ + strdeq r2, [lr], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895d0 │ │ │ │ + bl 5895e0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #120] @ 3506f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ ldr r1, [pc, #108] @ 3506f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ ldr r1, [pc, #92] @ 3506f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ orr r5, r5, r6 │ │ │ │ orrs r0, r0, r5 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -376618,20 +376618,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 350704 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 350708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subeq r5, ip, r4, ror #6 │ │ │ │ - subeq sp, ip, r0, asr #7 │ │ │ │ - subeq r2, lr, r4, lsr #11 │ │ │ │ - ldrsheq ip, [pc], #-52 @ │ │ │ │ - subeq r2, lr, r0, asr r4 │ │ │ │ - subeq r2, lr, r4, ror #10 │ │ │ │ + subeq r5, ip, r4, ror r3 │ │ │ │ + ldrdeq sp, [ip], #-48 @ 0xffffffd0 │ │ │ │ + strheq r2, [lr], #-84 @ 0xffffffac │ │ │ │ + subseq ip, pc, r4, lsl #8 │ │ │ │ + subeq r2, lr, r0, ror #8 │ │ │ │ + subeq r2, lr, r4, ror r5 │ │ │ │ andeq r0, r0, sp, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #388] @ 3508a8 │ │ │ │ ldr r3, [pc, #388] @ 3508ac │ │ │ │ @@ -376672,15 +376672,15 @@ │ │ │ │ bics r2, r2, r1 │ │ │ │ bne 350790 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3507d0 │ │ │ │ mov r1, #33 @ 0x21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ b 350820 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2020 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r7, r2 │ │ │ │ @@ -376731,47 +376731,47 @@ │ │ │ │ ldr r3, [pc, #36] @ 3508c4 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35083c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, fp, ip, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, r8, ip, asr #9 │ │ │ │ - subeq r2, lr, r8, ror #8 │ │ │ │ - ldrsbeq r9, [r4], #-236 @ 0xffffff14 │ │ │ │ - subeq r2, lr, r8, lsr #8 │ │ │ │ + subeq r2, lr, r8, ror r4 │ │ │ │ + subseq r9, r4, ip, ror #29 │ │ │ │ + subeq r2, lr, r8, lsr r4 │ │ │ │ @ instruction: 0x006bab94 │ │ │ │ - subseq pc, r3, r4, ror #5 │ │ │ │ + ldrsheq pc, [r3], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 35092c │ │ │ │ ldr r2, [pc, #76] @ 350930 │ │ │ │ ldr r1, [pc, #76] @ 350934 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #68] @ 350938 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #52] @ 35093c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq ip, pc, r4, ror #3 │ │ │ │ - strdeq r9, [fp], #-36 @ 0xffffffdc │ │ │ │ - subeq r4, pc, r0, lsl r2 @ │ │ │ │ + ldrsheq ip, [pc], #-20 @ │ │ │ │ + subeq r9, fp, r4, lsl #6 │ │ │ │ + subeq r4, pc, r0, lsr #4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ muleq r0, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3509b0 │ │ │ │ @@ -376780,31 +376780,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 2a0978 │ │ │ │ ldr r1, [pc, #40] @ 3509bc │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 48bd50 │ │ │ │ - subseq ip, pc, r0, ror r1 @ │ │ │ │ - subeq lr, fp, ip, lsr #29 │ │ │ │ - subeq r8, sp, r8, lsl #10 │ │ │ │ + subseq ip, pc, r0, lsl #3 │ │ │ │ + strheq lr, [fp], #-236 @ 0xffffff14 │ │ │ │ + subeq r8, sp, r8, lsl r5 │ │ │ │ strheq r8, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 350a64 │ │ │ │ ldr r2, [pc, #140] @ 350a68 │ │ │ │ @@ -376812,15 +376812,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #108] @ 350a70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 2a0914 │ │ │ │ @@ -376839,17 +376839,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq ip, [pc], #-0 @ │ │ │ │ - subeq lr, fp, r8, lsr #28 │ │ │ │ - subeq r8, sp, r4, lsl #9 │ │ │ │ + subseq ip, pc, r0, lsl #2 │ │ │ │ + subeq lr, fp, r8, lsr lr │ │ │ │ + @ instruction: 0x004d8494 │ │ │ │ andeq r5, r0, r0, lsl #27 │ │ │ │ rsbeq r8, r8, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 350b8c │ │ │ │ @@ -376865,15 +376865,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350b80 │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ cmp r2, #0 │ │ │ │ beq 350b80 │ │ │ │ mov ip, #0 │ │ │ │ mov r1, ip │ │ │ │ @@ -376913,19 +376913,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, #0 │ │ │ │ b 350b40 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq ip, pc, ip, lsr r0 @ │ │ │ │ + subseq ip, pc, ip, asr #32 │ │ │ │ rsbeq sl, fp, r0, asr r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq lr, fp, r0, ror #26 │ │ │ │ - strheq r8, [sp], #-60 @ 0xffffffc4 │ │ │ │ + subeq lr, fp, r0, ror sp │ │ │ │ + subeq r8, sp, ip, asr #7 │ │ │ │ rsbeq sl, fp, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #684] @ 350e6c │ │ │ │ @@ -376962,49 +376962,49 @@ │ │ │ │ ldr r7, [pc, #588] @ 350e88 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r2, [pc, #552] @ 350e8c │ │ │ │ ldr r1, [pc, #552] @ 350e90 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 350e28 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ bne 350c04 │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [r0, #24] │ │ │ │ b 350c0c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blt 350e04 │ │ │ │ ldr r3, [r4, #1152] @ 0x480 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -377050,33 +377050,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 350ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 350c20 │ │ │ │ ldr r0, [pc, #192] @ 350ea8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 350c20 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ 350eac │ │ │ │ ldr r1, [pc, #160] @ 350eb0 │ │ │ │ ldr r0, [pc, #160] @ 350eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -377099,36 +377099,36 @@ │ │ │ │ ldr r2, [pc, #108] @ 350ecc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sl, fp, r0, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsheq fp, [pc], #-224 @ │ │ │ │ - strdeq r8, [fp], #-244 @ 0xffffff0c │ │ │ │ + subseq fp, pc, r0, lsl #30 │ │ │ │ + subeq r9, fp, r4 │ │ │ │ rsbeq sl, fp, r8, lsl #16 │ │ │ │ - subeq r2, lr, r8, ror r0 │ │ │ │ + subeq r2, lr, r8, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r4, [r3], #-168 @ 0xffffff58 │ │ │ │ - subeq lr, fp, r8, lsr #23 │ │ │ │ - subeq r8, sp, r4, lsl #4 │ │ │ │ + subseq r4, r3, r8, asr #21 │ │ │ │ + strheq lr, [fp], #-184 @ 0xffffff48 │ │ │ │ + subeq r8, sp, r4, lsl r2 │ │ │ │ rsbeq sl, fp, r0, ror #13 │ │ │ │ andeq r2, r0, r0, asr #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, lr, ip, asr #29 │ │ │ │ - subeq r1, lr, ip, ror #29 │ │ │ │ - ldrheq fp, [pc], #-204 @ │ │ │ │ - subeq r1, lr, ip, lsl sp │ │ │ │ - subeq r1, lr, r8, ror #29 │ │ │ │ - strdeq r1, [lr], #-204 @ 0xffffff34 │ │ │ │ - subeq r1, lr, r8, asr lr │ │ │ │ - subseq fp, pc, r8, ror ip @ │ │ │ │ - ldrdeq r1, [lr], #-196 @ 0xffffff3c │ │ │ │ - strheq r1, [lr], #-224 @ 0xffffff20 │ │ │ │ + ldrdeq r1, [lr], #-236 @ 0xffffff14 │ │ │ │ + strdeq r1, [lr], #-236 @ 0xffffff14 │ │ │ │ + subseq fp, pc, ip, asr #25 │ │ │ │ + subeq r1, lr, ip, lsr #26 │ │ │ │ + strdeq r1, [lr], #-232 @ 0xffffff18 │ │ │ │ + subeq r1, lr, ip, lsl #26 │ │ │ │ + subeq r1, lr, r8, ror #28 │ │ │ │ + subseq fp, pc, r8, lsl #25 │ │ │ │ + subeq r1, lr, r4, ror #25 │ │ │ │ + subeq r1, lr, r0, asr #29 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ cmp r1, #3 │ │ │ │ @@ -377218,21 +377218,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sl, fp, r4, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, fp, r0, asr #9 │ │ │ │ rsbeq sl, fp, r4, lsr r4 │ │ │ │ - subseq fp, pc, r8, asr #21 │ │ │ │ - subeq r1, lr, r4, lsr #22 │ │ │ │ - subeq r1, lr, ip, lsr sp │ │ │ │ + ldrsbeq fp, [pc], #-168 @ │ │ │ │ + subeq r1, lr, r4, lsr fp │ │ │ │ + subeq r1, lr, ip, asr #26 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ - subseq fp, pc, r4, lsr #21 │ │ │ │ - subeq r1, lr, r0, lsl #22 │ │ │ │ - strdeq r1, [lr], #-192 @ 0xffffff40 │ │ │ │ + ldrheq fp, [pc], #-164 @ │ │ │ │ + subeq r1, lr, r0, lsl fp │ │ │ │ + subeq r1, lr, r0, lsl #26 │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #184] @ 351140 │ │ │ │ ldr r2, [pc, #184] @ 351144 │ │ │ │ @@ -377240,24 +377240,24 @@ │ │ │ │ ldr r1, [pc, #180] @ 351148 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #148] @ 35114c │ │ │ │ ldr r1, [pc, #148] @ 351150 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a20 │ │ │ │ subs r4, r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 3510f0 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ ands r3, r3, #4 │ │ │ │ bne 35110c │ │ │ │ @@ -377278,19 +377278,19 @@ │ │ │ │ beq 3510f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 35ff38 │ │ │ │ sub r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 3510f0 │ │ │ │ - subseq fp, pc, r4, asr #20 │ │ │ │ - subeq r8, fp, r8, asr #22 │ │ │ │ - subseq r4, r3, r4, asr r6 │ │ │ │ - subeq lr, fp, r8, asr r7 │ │ │ │ - strheq r7, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq fp, pc, r4, asr sl @ │ │ │ │ + subeq r8, fp, r8, asr fp │ │ │ │ + subseq r4, r3, r4, ror #12 │ │ │ │ + subeq lr, fp, r8, ror #14 │ │ │ │ + subeq r7, sp, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #296] @ 351294 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #292] @ 351298 │ │ │ │ @@ -377307,52 +377307,52 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #252] @ 3512a4 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #232] @ 3512a8 │ │ │ │ ldr r1, [pc, #232] @ 3512ac │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [pc, #212] @ 3512b0 │ │ │ │ ldr r5, [pc, #212] @ 3512b4 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ add r6, pc, r6 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r5, pc, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r8 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 7ac6a0 │ │ │ │ + bl 7ac6b0 │ │ │ │ ldr r2, [pc, #100] @ 3512b8 │ │ │ │ ldr r3, [pc, #68] @ 35129c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377363,23 +377363,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq fp, pc, ip, asr r9 @ │ │ │ │ + subseq fp, pc, ip, ror #18 │ │ │ │ rsbeq sl, fp, r0, ror r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq lr, fp, ip, lsl #13 │ │ │ │ - subeq r4, ip, ip, lsl #15 │ │ │ │ - subeq r8, fp, r0, lsr #20 │ │ │ │ - subseq r4, r3, ip, lsr #10 │ │ │ │ - subeq lr, fp, r0, lsr r6 │ │ │ │ - subeq r7, sp, r8, lsl #25 │ │ │ │ + @ instruction: 0x004be69c │ │ │ │ + @ instruction: 0x004c479c │ │ │ │ + subeq r8, fp, r0, lsr sl │ │ │ │ + subseq r4, r3, ip, lsr r5 │ │ │ │ + subeq lr, fp, r0, asr #12 │ │ │ │ + @ instruction: 0x004d7c98 │ │ │ │ rsbeq sl, fp, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #236] @ 3513c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -377388,24 +377388,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 3513c4 │ │ │ │ ldr r1, [pc, #220] @ 3513c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #196] @ 3513cc │ │ │ │ ldr r1, [pc, #196] @ 3513d0 │ │ │ │ add r5, r5, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #26 │ │ │ │ ldr r6, [pc, #160] @ 3513d4 │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -377421,36 +377421,36 @@ │ │ │ │ ldr r3, [pc, #112] @ 3513d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 3513b4 │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543f00 │ │ │ │ + bl 543f10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 351398 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 54504c │ │ │ │ + b 54505c │ │ │ │ add r0, r4, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 54504c │ │ │ │ + b 54505c │ │ │ │ mov r0, r4 │ │ │ │ - bl 536224 │ │ │ │ + bl 536234 │ │ │ │ b 351374 │ │ │ │ - ldrsheq fp, [pc], #-120 @ │ │ │ │ - strdeq r8, [fp], #-140 @ 0xffffff74 │ │ │ │ - subseq r4, r3, r4, lsl #8 │ │ │ │ - subeq lr, fp, r4, lsl #10 │ │ │ │ - subeq r7, sp, r8, ror #22 │ │ │ │ + subseq fp, pc, r8, lsl #16 │ │ │ │ + subeq r8, fp, ip, lsl #18 │ │ │ │ + subseq r4, r3, r4, lsl r4 │ │ │ │ + subeq lr, fp, r4, lsl r5 │ │ │ │ + subeq r7, sp, r8, ror fp │ │ │ │ rsbeq sl, fp, r4, asr #1 │ │ │ │ andeq r2, r0, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r4, r2, #4 │ │ │ │ @@ -377491,15 +377491,15 @@ │ │ │ │ ldrh r1, [sp, #8] │ │ │ │ sub r2, r2, r3 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r5, r5, r6, lsl #2 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r0, r2, r0 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ cmp r4, #0 │ │ │ │ add r1, r9, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ bne 35151c │ │ │ │ mov r2, #4 │ │ │ │ bl 1e2020 │ │ │ │ @@ -377582,15 +377582,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3509c0 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ @@ -377619,35 +377619,35 @@ │ │ │ │ ldr r1, [pc, #100] @ 3516e4 │ │ │ │ add r6, r6, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ beq 351630 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 351628 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq fp, pc, r0, lsl r5 @ │ │ │ │ + subseq fp, pc, r0, lsr #10 │ │ │ │ rsbeq r9, fp, r0, lsr lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq lr, fp, r8, lsr r2 │ │ │ │ - @ instruction: 0x004d7894 │ │ │ │ + subeq lr, fp, r8, asr #4 │ │ │ │ + subeq r7, sp, r4, lsr #17 │ │ │ │ strheq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - subeq r8, fp, r4, ror #10 │ │ │ │ - subseq r4, r3, r0, ror r0 │ │ │ │ + subeq r8, fp, r4, ror r5 │ │ │ │ + subseq r4, r3, r0, lsl #1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #552] @ 35192c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -377679,34 +377679,34 @@ │ │ │ │ ldr r1, [pc, #460] @ 35193c │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr sl, [pc, #432] @ 351940 │ │ │ │ - bl 582534 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #428] @ 351944 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add sl, pc, sl │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r9, r9, #308 @ 0x134 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ lsl ip, r0, #24 │ │ │ │ lsr ip, ip, #16 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ @@ -377717,15 +377717,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 5514b4 │ │ │ │ + bl 5514c4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -377737,89 +377737,89 @@ │ │ │ │ ldr r1, [pc, #248] @ 351950 │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #216] @ 351954 │ │ │ │ ldr r1, [pc, #216] @ 351958 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r9, r9, #308 @ 0x134 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr ip, [sl, #120] @ 0x78 │ │ │ │ orr ip, ip, r0, lsl #8 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ b 3517e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 536228 │ │ │ │ + bl 536238 │ │ │ │ cmp r0, #0 │ │ │ │ beq 351744 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 35195c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ rsbeq r9, fp, r8, ror #25 │ │ │ │ andeq r2, r0, r0, lsr sl │ │ │ │ - subseq fp, pc, r8, ror #6 │ │ │ │ - subeq r8, fp, r4, ror r4 │ │ │ │ - subseq r3, r3, r0, lsl #31 │ │ │ │ - ldrdeq r7, [sp], #-108 @ 0xffffff94 │ │ │ │ - subeq lr, fp, r4, ror r0 │ │ │ │ - subseq fp, pc, r0, lsl #5 │ │ │ │ - subeq r8, fp, ip, lsl #7 │ │ │ │ - @ instruction: 0x00533e98 │ │ │ │ - @ instruction: 0x004bdf90 │ │ │ │ - subeq r7, sp, ip, ror #11 │ │ │ │ - subeq r1, lr, ip, asr #8 │ │ │ │ + subseq fp, pc, r8, ror r3 @ │ │ │ │ + subeq r8, fp, r4, lsl #9 │ │ │ │ + @ instruction: 0x00533f90 │ │ │ │ + subeq r7, sp, ip, ror #13 │ │ │ │ + subeq lr, fp, r4, lsl #1 │ │ │ │ + @ instruction: 0x005fb290 │ │ │ │ + @ instruction: 0x004b839c │ │ │ │ + subseq r3, r3, r8, lsr #29 │ │ │ │ + subeq sp, fp, r0, lsr #31 │ │ │ │ + strdeq r7, [sp], #-92 @ 0xffffffa4 │ │ │ │ + subeq r1, lr, ip, asr r4 │ │ │ │ │ │ │ │ 00351960 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 3519c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r6, [r1, #16] │ │ │ │ - bl 58cd7c │ │ │ │ + bl 58cd8c │ │ │ │ ldr r3, [pc, #72] @ 3519e0 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34b4b8 │ │ │ │ @@ -377832,15 +377832,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - subeq r0, lr, r8, lsr #22 │ │ │ │ + subeq r0, lr, r8, lsr fp │ │ │ │ │ │ │ │ 003519e4 : │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 351a40 │ │ │ │ cmp r1, #6 │ │ │ │ beq 351a14 │ │ │ │ @@ -377871,17 +377871,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 351a7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 351a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq fp, pc, r0, ror r0 @ │ │ │ │ - subeq r1, lr, ip, asr #1 │ │ │ │ - subeq r1, lr, r8, lsr #6 │ │ │ │ + subseq fp, pc, r0, lsl #1 │ │ │ │ + ldrdeq r1, [lr], #-12 │ │ │ │ + subeq r1, lr, r8, lsr r3 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ │ │ │ │ 00351a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377913,21 +377913,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 351b2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 351b30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [pc], #-244 @ │ │ │ │ - subeq r1, lr, r0, asr r0 │ │ │ │ - subeq r1, lr, ip, lsl r2 │ │ │ │ + subseq fp, pc, r4 │ │ │ │ + subeq r1, lr, r0, rrx │ │ │ │ + subeq r1, lr, ip, lsr #4 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - ldrsbeq sl, [pc], #-240 @ │ │ │ │ - subeq r1, lr, ip, lsr #32 │ │ │ │ - subeq r1, lr, r8, lsl #4 │ │ │ │ + subseq sl, pc, r0, ror #31 │ │ │ │ + subeq r1, lr, ip, lsr r0 │ │ │ │ + subeq r1, lr, r8, lsl r2 │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ │ │ │ │ 00351b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377958,24 +377958,24 @@ │ │ │ │ ldr r1, [pc, #248] @ 351c9c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #216] @ 351ca0 │ │ │ │ ldr r1, [pc, #216] @ 351ca4 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ bne 351c54 │ │ │ │ ldr r4, [pc, #180] @ 351ca8 │ │ │ │ ldr r6, [pc, #180] @ 351cac │ │ │ │ add r4, pc, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -377984,24 +377984,24 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 351c70 │ │ │ │ ldr r1, [pc, #156] @ 351cb0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #132] @ 351cb4 │ │ │ │ ldr r1, [pc, #132] @ 351cb8 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 351c00 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -378013,27 +378013,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 351cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 351cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sl, pc, r4, lsr pc @ │ │ │ │ - subeq r8, fp, ip, lsr r0 │ │ │ │ - subseq r3, r3, r8, asr #22 │ │ │ │ - subeq sp, fp, r4, asr #24 │ │ │ │ - subeq r7, sp, r0, lsr #5 │ │ │ │ - ldrsbeq sl, [pc], #-232 @ │ │ │ │ - subeq r7, fp, ip, ror #31 │ │ │ │ - subseq r3, r3, r0, ror #21 │ │ │ │ - ldrdeq sp, [fp], #-188 @ 0xffffff44 │ │ │ │ - subeq r7, sp, r8, lsr r2 │ │ │ │ - subseq sl, pc, r0, asr lr @ │ │ │ │ - subeq r0, lr, ip, lsr #29 │ │ │ │ - subeq r1, lr, r8, lsl r1 │ │ │ │ + subseq sl, pc, r4, asr #30 │ │ │ │ + subeq r8, fp, ip, asr #32 │ │ │ │ + subseq r3, r3, r8, asr fp │ │ │ │ + subeq sp, fp, r4, asr ip │ │ │ │ + strheq r7, [sp], #-32 @ 0xffffffe0 │ │ │ │ + subseq sl, pc, r8, ror #29 │ │ │ │ + strdeq r7, [fp], #-252 @ 0xffffff04 │ │ │ │ + ldrsheq r3, [r3], #-160 @ 0xffffff60 │ │ │ │ + subeq sp, fp, ip, ror #23 │ │ │ │ + subeq r7, sp, r8, asr #4 │ │ │ │ + subseq sl, pc, r0, ror #28 │ │ │ │ + strheq r0, [lr], #-236 @ 0xffffff14 │ │ │ │ + subeq r1, lr, r8, lsr #2 │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ │ │ │ │ 00351ccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -378048,23 +378048,23 @@ │ │ │ │ add r3, r8, #380 @ 0x17c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r8, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [r7, #1264] @ 0x4f0 │ │ │ │ cmp r1, r4 │ │ │ │ bne 351d84 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351d64 │ │ │ │ mov r0, r7 │ │ │ │ @@ -378082,19 +378082,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 351dac │ │ │ │ ldr r0, [pc, #32] @ 351db0 │ │ │ │ ldr r2, [pc, #32] @ 351db4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #424 @ 0x1a8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [pc], #-220 @ │ │ │ │ - strheq r1, [lr], #-8 │ │ │ │ - @ instruction: 0x004c9290 │ │ │ │ - subeq r0, lr, r0, lsr #27 │ │ │ │ - subeq r1, lr, r4, lsr r0 │ │ │ │ + subseq sl, pc, ip, ror #27 │ │ │ │ + subeq r1, lr, r8, asr #1 │ │ │ │ + subeq r9, ip, r0, lsr #5 │ │ │ │ + strheq r0, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r1, lr, r4, asr #32 │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #488] @ 351fb8 │ │ │ │ ldr r2, [pc, #488] @ 351fbc │ │ │ │ @@ -378126,24 +378126,24 @@ │ │ │ │ add r9, r8, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #396] @ 351fcc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #368] @ 351fd0 │ │ │ │ ldr r1, [pc, #368] @ 351fd4 │ │ │ │ add r6, r8, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r7, [r0, #1128] @ 0x468 │ │ │ │ cmp r7, #0 │ │ │ │ bne 351e38 │ │ │ │ add r4, r4, r4, lsl #2 │ │ │ │ add r4, r4, fp │ │ │ │ add r0, r4, #1 │ │ │ │ @@ -378178,24 +378178,24 @@ │ │ │ │ ldr r2, [pc, #208] @ 351fdc │ │ │ │ ldr r1, [pc, #208] @ 351fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #180] @ 351fe4 │ │ │ │ ldr r1, [pc, #180] @ 351fe8 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne 351ec4 │ │ │ │ ldr r2, [pc, #144] @ 351fec │ │ │ │ ldr r3, [pc, #96] @ 351fc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -378216,27 +378216,27 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ strb r5, [r0, fp] │ │ │ │ mov r8, r0 │ │ │ │ bl 1e2020 │ │ │ │ b 351f54 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subeq r1, lr, r0, lsr #32 │ │ │ │ + subeq r1, lr, r0, lsr r0 │ │ │ │ rsbeq r9, fp, r0, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sl, pc, r8, lsr #25 │ │ │ │ - strheq r7, [fp], #-212 @ 0xffffff2c │ │ │ │ - ldrheq r3, [r3], #-132 @ 0xffffff7c │ │ │ │ - strheq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq r7, sp, ip │ │ │ │ - subeq r0, lr, ip, lsr pc │ │ │ │ - ldrdeq r7, [fp], #-200 @ 0xffffff38 │ │ │ │ - subseq r3, r3, r4, ror #15 │ │ │ │ - subeq sp, fp, r0, ror #17 │ │ │ │ - subeq r6, sp, ip, lsr pc │ │ │ │ + ldrheq sl, [pc], #-200 @ │ │ │ │ + subeq r7, fp, r4, asr #27 │ │ │ │ + subseq r3, r3, r4, asr #17 │ │ │ │ + subeq sp, fp, r0, asr #19 │ │ │ │ + subeq r7, sp, ip, lsl r0 │ │ │ │ + subeq r0, lr, ip, asr #30 │ │ │ │ + subeq r7, fp, r8, ror #25 │ │ │ │ + ldrsheq r3, [r3], #-116 @ 0xffffff8c │ │ │ │ + strdeq sp, [fp], #-128 @ 0xffffff80 │ │ │ │ + subeq r6, sp, ip, asr #30 │ │ │ │ @ instruction: 0x006b9498 │ │ │ │ │ │ │ │ 00351ff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378251,15 +378251,15 @@ │ │ │ │ add r1, r5, #380 @ 0x17c │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 35209c │ │ │ │ ldr r1, [pc, #108] @ 3520a0 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne 35207c │ │ │ │ ldrb r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -378274,19 +378274,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3520a4 │ │ │ │ ldr r0, [pc, #32] @ 3520a8 │ │ │ │ ldr r2, [pc, #32] @ 3520ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #444 @ 0x1bc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [pc], #-160 @ │ │ │ │ - subeq r0, lr, r8, ror sp │ │ │ │ - subeq r8, ip, r0, asr pc │ │ │ │ - subeq r0, lr, r8, lsr #21 │ │ │ │ - subeq r0, lr, ip, lsr sp │ │ │ │ + subseq sl, pc, r0, asr #21 │ │ │ │ + subeq r0, lr, r8, lsl #27 │ │ │ │ + subeq r8, ip, r0, ror #30 │ │ │ │ + strheq r0, [lr], #-168 @ 0xffffff58 │ │ │ │ + subeq r0, lr, ip, asr #26 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #504] @ 3522c0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -378298,24 +378298,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add r3, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #452] @ 3522cc │ │ │ │ ldr r1, [pc, #452] @ 3522d0 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3521ec │ │ │ │ ldr fp, [pc, #416] @ 3522d4 │ │ │ │ ldr r6, [pc, #416] @ 3522d8 │ │ │ │ add fp, pc, fp │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -378334,29 +378334,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 352234 │ │ │ │ ldr r1, [pc, #352] @ 3522dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #328] @ 3522e0 │ │ │ │ ldr r1, [pc, #328] @ 3522e4 │ │ │ │ add ip, fp, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #304] @ 3522e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ subs sl, r0, #0 │ │ │ │ bne 352150 │ │ │ │ ldr r7, [r4, #1128] @ 0x468 │ │ │ │ ldr r1, [r7, #872] @ 0x368 │ │ │ │ tst r1, #4 │ │ │ │ bne 352218 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -378412,62 +378412,62 @@ │ │ │ │ ldr r0, [pc, #84] @ 352300 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 352304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sl, pc, r4, lsl #20 │ │ │ │ - subseq r3, r3, ip, lsl #12 │ │ │ │ - subeq r7, fp, r0, lsl #22 │ │ │ │ - subeq sp, fp, r4, lsl #14 │ │ │ │ - subeq r6, sp, r0, ror #26 │ │ │ │ - @ instruction: 0x005fa998 │ │ │ │ - subeq r7, fp, ip, lsr #21 │ │ │ │ - subseq r3, r3, r8, ror r5 │ │ │ │ - subeq sp, fp, r8, ror r6 │ │ │ │ - ldrdeq r6, [sp], #-196 @ 0xffffff3c │ │ │ │ - subeq r0, lr, r4, asr #24 │ │ │ │ - subseq sl, pc, ip, asr #17 │ │ │ │ - subeq r0, lr, ip, lsr #18 │ │ │ │ - subeq r0, lr, ip, lsl ip │ │ │ │ - subseq sl, pc, r4, lsr #16 │ │ │ │ - subeq r0, lr, r0, lsl #17 │ │ │ │ - subeq r0, lr, ip, asr #22 │ │ │ │ + subseq sl, pc, r4, lsl sl @ │ │ │ │ + subseq r3, r3, ip, lsl r6 │ │ │ │ + subeq r7, fp, r0, lsl fp │ │ │ │ + subeq sp, fp, r4, lsl r7 │ │ │ │ + subeq r6, sp, r0, ror sp │ │ │ │ + subseq sl, pc, r8, lsr #19 │ │ │ │ + strheq r7, [fp], #-172 @ 0xffffff54 │ │ │ │ + subseq r3, r3, r8, lsl #11 │ │ │ │ + subeq sp, fp, r8, lsl #13 │ │ │ │ + subeq r6, sp, r4, ror #25 │ │ │ │ + subeq r0, lr, r4, asr ip │ │ │ │ + ldrsbeq sl, [pc], #-140 @ │ │ │ │ + subeq r0, lr, ip, lsr r9 │ │ │ │ + subeq r0, lr, ip, lsr #24 │ │ │ │ + subseq sl, pc, r4, lsr r8 @ │ │ │ │ + @ instruction: 0x004e0890 │ │ │ │ + subeq r0, lr, ip, asr fp │ │ │ │ andeq r0, r0, pc, asr #22 │ │ │ │ │ │ │ │ 00352308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ 35233c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r0, [lr], #-172 @ 0xffffff54 │ │ │ │ + subeq r0, lr, ip, ror #21 │ │ │ │ │ │ │ │ 00352340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldrb r6, [sp, #32] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ands ip, r6, #7 │ │ │ │ bne 35241c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #156] @ 352420 │ │ │ │ str r3, [r4, #1132] @ 0x46c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378482,15 +378482,15 @@ │ │ │ │ ldr r2, [pc, #112] @ 352424 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #108] @ 352428 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #88] @ 35242c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r0, #1264 @ 0x4f0 │ │ │ │ addne r2, r2, #8 │ │ │ │ str r3, [r0, #1272] @ 0x4f8 │ │ │ │ @@ -378504,17 +378504,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e435c │ │ │ │ - subseq sl, pc, r4, asr #14 │ │ │ │ - strdeq r0, [lr], #-148 @ 0xffffff6c │ │ │ │ - subeq r8, ip, r4, asr #23 │ │ │ │ + subseq sl, pc, r4, asr r7 @ │ │ │ │ + subeq r0, lr, r4, lsl #20 │ │ │ │ + ldrdeq r8, [ip], #-180 @ 0xffffff4c │ │ │ │ rsbseq r9, r6, r8, lsr #14 │ │ │ │ rsbseq r9, r6, r8, lsl #14 │ │ │ │ │ │ │ │ 00352434 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -378525,23 +378525,23 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldrb r9, [sp, #40] @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 57ebd0 │ │ │ │ + bl 57ebe0 │ │ │ │ ldr r2, [pc, #192] @ 352538 │ │ │ │ ldr r1, [pc, #192] @ 35253c │ │ │ │ add r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ands r2, r9, #7 │ │ │ │ bne 352530 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ str r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r1, [pc, #148] @ 352540 │ │ │ │ ldr r2, [pc, #148] @ 352544 │ │ │ │ @@ -378553,15 +378553,15 @@ │ │ │ │ str r7, [r0, #1136] @ 0x470 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #96] @ 352548 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r0, #1264 @ 0x4f0 │ │ │ │ addne r2, r2, #8 │ │ │ │ str r3, [r0, #1272] @ 0x4f8 │ │ │ │ @@ -378575,19 +378575,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e435c │ │ │ │ - subseq sl, pc, r4, ror #12 │ │ │ │ - @ instruction: 0x004bd398 │ │ │ │ - strdeq r6, [sp], #-144 @ 0xffffff70 │ │ │ │ - strheq r8, [ip], #-172 @ 0xffffff54 │ │ │ │ - strdeq r0, [lr], #-136 @ 0xffffff78 │ │ │ │ + subseq sl, pc, r4, ror r6 @ │ │ │ │ + subeq sp, fp, r8, lsr #7 │ │ │ │ + subeq r6, sp, r0, lsl #20 │ │ │ │ + subeq r8, ip, ip, asr #21 │ │ │ │ + subeq r0, lr, r8, lsl #18 │ │ │ │ rsbseq r9, r6, r4, lsl r6 │ │ │ │ ldrsheq r9, [r6], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 00352550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -378599,24 +378599,24 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #160] @ 35261c │ │ │ │ ldr r2, [pc, #160] @ 352620 │ │ │ │ ldr r3, [pc, #160] @ 352624 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #144] @ 352628 │ │ │ │ ldr r1, [pc, #144] @ 35262c │ │ │ │ add r4, r4, #380 @ 0x17c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [pc, #116] @ 352630 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #500 @ 0x1f4 │ │ │ │ ldr r2, [r0, #1272] @ 0x4f8 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [r0, #1276] @ 0x4fc │ │ │ │ strne r3, [r2, #1276] @ 0x4fc │ │ │ │ @@ -378630,27 +378630,27 @@ │ │ │ │ ldr r2, [pc, #64] @ 352634 │ │ │ │ ldr r1, [pc, #64] @ 352638 │ │ │ │ ldr r3, [pc, #40] @ 352624 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 57ec70 │ │ │ │ - subseq sl, pc, r4, ror #10 │ │ │ │ - subeq r2, pc, r0, lsl #11 │ │ │ │ - subeq r7, fp, r4, ror #12 │ │ │ │ + b 57ec80 │ │ │ │ + subseq sl, pc, r4, ror r5 @ │ │ │ │ + @ instruction: 0x004f2590 │ │ │ │ + subeq r7, fp, r4, ror r6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subeq r0, lr, ip, lsl #16 │ │ │ │ - subeq r8, ip, r4, ror #19 │ │ │ │ - subseq sl, pc, r4, lsl r5 @ │ │ │ │ - subeq r7, fp, ip, ror #11 │ │ │ │ - subeq r2, pc, r8, lsl #10 │ │ │ │ + subeq r0, lr, ip, lsl r8 │ │ │ │ + strdeq r8, [ip], #-148 @ 0xffffff6c │ │ │ │ + subseq sl, pc, r4, lsr #10 │ │ │ │ + strdeq r7, [fp], #-92 @ 0xffffffa4 │ │ │ │ + subeq r2, pc, r8, lsl r5 @ │ │ │ │ │ │ │ │ 0035263c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378753,69 +378753,69 @@ │ │ │ │ 003527ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #52] @ 352804 │ │ │ │ ldr r2, [pc, #52] @ 352808 │ │ │ │ ldr r1, [pc, #52] @ 35280c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ - ldrsheq sl, [pc], #-40 @ │ │ │ │ - subeq sp, fp, r8, lsr r0 │ │ │ │ - @ instruction: 0x004d6694 │ │ │ │ + subseq sl, pc, r8, lsl #6 │ │ │ │ + subeq sp, fp, r8, asr #32 │ │ │ │ + subeq r6, sp, r4, lsr #13 │ │ │ │ │ │ │ │ 00352810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #188] @ 3528f8 │ │ │ │ ldr r2, [pc, #188] @ 3528fc │ │ │ │ ldr r1, [pc, #188] @ 352900 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r7, [pc, #160] @ 352904 │ │ │ │ add r5, r6, #100 @ 0x64 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add r6, r6, #1120 @ 0x460 │ │ │ │ add r6, r6, #4 │ │ │ │ str r0, [r9] │ │ │ │ str r0, [r8] │ │ │ │ ldr r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ subs r0, r4, #0 │ │ │ │ beq 3528d0 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3528d0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r8] │ │ │ │ ldrb r2, [r2, #25] │ │ │ │ cmp r3, r2 │ │ │ │ movge r3, r2 │ │ │ │ @@ -378832,50 +378832,50 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subseq sl, pc, ip, lsl #5 │ │ │ │ - subeq ip, fp, ip, asr #31 │ │ │ │ - subeq r6, sp, r8, lsr #12 │ │ │ │ - subeq r8, ip, r0, lsl #21 │ │ │ │ + @ instruction: 0x005fa29c │ │ │ │ + ldrdeq ip, [fp], #-252 @ 0xffffff04 │ │ │ │ + subeq r6, sp, r8, lsr r6 │ │ │ │ + @ instruction: 0x004c8a90 │ │ │ │ │ │ │ │ 00352908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #72] @ 352974 │ │ │ │ ldr r2, [pc, #72] @ 352978 │ │ │ │ ldr r1, [pc, #72] @ 35297c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x005fa19c │ │ │ │ - ldrdeq ip, [fp], #-236 @ 0xffffff14 │ │ │ │ - subeq r6, sp, r8, lsr r5 │ │ │ │ + subseq sl, pc, ip, lsr #3 │ │ │ │ + subeq ip, fp, ip, ror #29 │ │ │ │ + subeq r6, sp, r8, asr #10 │ │ │ │ │ │ │ │ 00352980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #100] @ 0x64 │ │ │ │ @@ -378885,15 +378885,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r1 │ │ │ │ strb r3, [ip, #6] │ │ │ │ add r1, r2, #1280 @ 0x500 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5d3578 │ │ │ │ + bl 5d3588 │ │ │ │ ldrb r3, [r4, #869] @ 0x365 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ orrne r3, r3, #8 │ │ │ │ andeq r3, r3, #247 @ 0xf7 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -378914,15 +378914,15 @@ │ │ │ │ ldr ip, [pc, #76] @ 352a60 │ │ │ │ mov r4, r0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r4, #1424] @ 0x590 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r1 │ │ │ │ add r1, ip, #1280 @ 0x500 │ │ │ │ - bl 5d1588 │ │ │ │ + bl 5d1598 │ │ │ │ ldrb r3, [r4, #869] @ 0x365 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ orrne r3, r3, #8 │ │ │ │ andeq r3, r3, #247 @ 0xf7 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -378954,32 +378954,32 @@ │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #328] @ 352c08 │ │ │ │ ldr r5, [pc, #328] @ 352c0c │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ add r6, pc, r6 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r5, pc, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ lsl r0, r0, #24 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378996,32 +378996,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ ldr r7, [pc, #184] @ 352c1c │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #180] @ 352c20 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ @@ -379030,28 +379030,28 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #52] @ 352c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ - subseq sl, pc, r4, lsr r0 @ │ │ │ │ - subeq r7, fp, ip, lsr r1 │ │ │ │ - subseq r2, r3, r8, asr #24 │ │ │ │ - subeq ip, fp, ip, asr #26 │ │ │ │ - subeq r6, sp, r4, lsr #7 │ │ │ │ - subseq r9, pc, ip, lsl #31 │ │ │ │ - @ instruction: 0x004b7098 │ │ │ │ - subseq r2, r3, r4, lsr #23 │ │ │ │ - subeq ip, fp, r4, lsr #25 │ │ │ │ - strdeq r6, [sp], #-44 @ 0xffffffd4 │ │ │ │ - subeq r0, lr, ip, ror r1 │ │ │ │ + subseq sl, pc, r4, asr #32 │ │ │ │ + subeq r7, fp, ip, asr #2 │ │ │ │ + subseq r2, r3, r8, asr ip │ │ │ │ + subeq ip, fp, ip, asr sp │ │ │ │ + strheq r6, [sp], #-52 @ 0xffffffcc │ │ │ │ + @ instruction: 0x005f9f9c │ │ │ │ + subeq r7, fp, r8, lsr #1 │ │ │ │ + ldrheq r2, [r3], #-180 @ 0xffffff4c │ │ │ │ + strheq ip, [fp], #-196 @ 0xffffff3c │ │ │ │ + subeq r6, sp, ip, lsl #6 │ │ │ │ + subeq r0, lr, ip, lsl #3 │ │ │ │ │ │ │ │ 00352c28 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00352c30 : │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ @@ -379086,63 +379086,63 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #324] @ 352e04 │ │ │ │ ldr r1, [pc, #324] @ 352e08 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r4, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352d88 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ sub r0, r0, #131072 @ 0x20000 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352ddc │ │ │ │ str r8, [r4, #856] @ 0x358 │ │ │ │ ldr r0, [r6, #1132] @ 0x46c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ sub r0, r0, #12 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352dc0 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ ldr r0, [r6, #1136] @ 0x470 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ sub r0, r0, #32 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352da4 │ │ │ │ str r5, [r4, #864] @ 0x360 │ │ │ │ mov r2, #960 @ 0x3c0 │ │ │ │ ldr r0, [r6, #1136] @ 0x470 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r5, r8} │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ mov r0, r4 │ │ │ │ strb r8, [r4, #868] @ 0x364 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 350504 │ │ │ │ ldr r1, [pc, #124] @ 352e0c │ │ │ │ ldr r0, [pc, #124] @ 352e10 │ │ │ │ @@ -379168,30 +379168,30 @@ │ │ │ │ ldr r1, [pc, #76] @ 352e30 │ │ │ │ ldr r0, [pc, #76] @ 352e34 │ │ │ │ ldr r2, [pc, #76] @ 352e38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #504 @ 0x1f8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, ip, asr #28 │ │ │ │ - subseq r2, r3, r4, asr sl │ │ │ │ - subeq r6, fp, r8, asr #30 │ │ │ │ - subeq ip, fp, ip, asr #22 │ │ │ │ - subeq r6, sp, r8, lsr #3 │ │ │ │ - @ instruction: 0x004dfd9c │ │ │ │ - @ instruction: 0x004e0098 │ │ │ │ + subseq r9, pc, ip, asr lr @ │ │ │ │ + subseq r2, r3, r4, ror #20 │ │ │ │ + subeq r6, fp, r8, asr pc │ │ │ │ + subeq ip, fp, ip, asr fp │ │ │ │ + strheq r6, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subeq pc, sp, ip, lsr #27 │ │ │ │ + subeq r0, lr, r8, lsr #1 │ │ │ │ andeq r0, r0, r7, lsl #12 │ │ │ │ - subeq pc, sp, r0, lsl #27 │ │ │ │ - strdeq r0, [lr], #-12 │ │ │ │ + @ instruction: 0x004dfd90 │ │ │ │ + subeq r0, lr, ip, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ - subeq pc, sp, r4, ror #26 │ │ │ │ - subeq r0, lr, r8, lsr #1 │ │ │ │ + subeq pc, sp, r4, ror sp @ │ │ │ │ + strheq r0, [lr], #-8 │ │ │ │ andeq r0, r0, lr, lsl #12 │ │ │ │ - subeq pc, sp, r8, asr #26 │ │ │ │ - subeq r0, lr, r8, asr r0 │ │ │ │ + subeq pc, sp, r8, asr sp @ │ │ │ │ + subeq r0, lr, r8, rrx │ │ │ │ andeq r0, r0, r9, lsl #12 │ │ │ │ │ │ │ │ 00352e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379202,52 +379202,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 352f00 │ │ │ │ ldr r1, [pc, #152] @ 352f04 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #128] @ 352f08 │ │ │ │ ldr r1, [pc, #128] @ 352f0c │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r5, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ beq 352edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r5, #856] @ 0x358 │ │ │ │ ldr r0, [r0, #1132] @ 0x46c │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r1, [r5, #860] @ 0x35c │ │ │ │ ldr r0, [r4, #1136] @ 0x470 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r1, [r5, #864] @ 0x360 │ │ │ │ ldr r0, [r4, #1136] @ 0x470 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #868] @ 0x364 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r9, pc, r8, ror ip @ │ │ │ │ - subeq r6, fp, ip, ror sp │ │ │ │ - subseq r2, r3, r4, lsl #17 │ │ │ │ - subeq ip, fp, r4, lsl #19 │ │ │ │ - subeq r5, sp, r0, ror #31 │ │ │ │ + subseq r9, pc, r8, lsl #25 │ │ │ │ + subeq r6, fp, ip, lsl #27 │ │ │ │ + @ instruction: 0x00532894 │ │ │ │ + @ instruction: 0x004bc994 │ │ │ │ + strdeq r5, [sp], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #360] @ 353090 │ │ │ │ ldr r7, [pc, #360] @ 353094 │ │ │ │ ldr r6, [pc, #360] @ 353098 │ │ │ │ @@ -379256,37 +379256,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #296 @ 0x128 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r4, r4, #524 @ 0x20c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r4, r5 │ │ │ │ add r7, r5, #224 @ 0xe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 352fac │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ beq 352fac │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ add r4, r4, #32 │ │ │ │ cmp r4, r7 │ │ │ │ bne 352f80 │ │ │ │ mov r0, r5 │ │ │ │ bl 352e3c │ │ │ │ ldrb r3, [r5, #1484] @ 0x5cc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379336,17 +379336,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e39d0 │ │ │ │ bl 1e1594 │ │ │ │ ldr r1, [r5, #1736] @ 0x6c8 │ │ │ │ str r0, [r4, #4] │ │ │ │ b 353064 │ │ │ │ - subseq r9, pc, r0, lsr #23 │ │ │ │ - subeq r2, ip, r0, lsl #20 │ │ │ │ - subeq ip, fp, r0, lsl #18 │ │ │ │ + ldrheq r9, [pc], #-176 @ │ │ │ │ + subeq r2, ip, r0, lsl sl │ │ │ │ + subeq ip, fp, r0, lsl r9 │ │ │ │ rsbseq r8, r6, r4, lsr #21 │ │ │ │ @ instruction: 0xffffce74 │ │ │ │ │ │ │ │ 003530a4 : │ │ │ │ add r0, r0, r1, lsl #5 │ │ │ │ ldrd r0, [r0, #200] @ 0xc8 │ │ │ │ bx lr │ │ │ │ @@ -379371,26 +379371,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ bl 1e2020 │ │ │ │ ldrh sl, [sp, #10] │ │ │ │ - bl 582ae0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 582af0 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #416] @ 3532bc │ │ │ │ ldr r2, [pc, #416] @ 3532c0 │ │ │ │ ldr r1, [pc, #416] @ 3532c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ tst r7, #1 │ │ │ │ ldrb r5, [r0, #108] @ 0x6c │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #1 │ │ │ │ beq 3531fc │ │ │ │ tst sl, #1 │ │ │ │ beq 3531b8 │ │ │ │ @@ -379479,17 +379479,17 @@ │ │ │ │ b 3531b8 │ │ │ │ tst r0, #1 │ │ │ │ bne 353220 │ │ │ │ b 3531b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, fp, r8, lsr #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r9, pc, ip, lsr #19 │ │ │ │ - subeq r6, fp, r0, lsr #21 │ │ │ │ - subeq r6, fp, ip, ror #31 │ │ │ │ + ldrheq r9, [pc], #-156 @ │ │ │ │ + strheq r6, [fp], #-160 @ 0xffffff60 │ │ │ │ + strdeq r6, [fp], #-252 @ 0xffffff04 │ │ │ │ rsbeq r8, fp, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r3, [pc, #1304] @ 3537fc │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ @@ -379548,78 +379548,78 @@ │ │ │ │ ldr r1, [pc, #1120] @ 35381c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #1084] @ 353820 │ │ │ │ ldr r1, [pc, #1084] @ 353824 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1004] @ 353828 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 3536bc │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ cmn r7, #1 │ │ │ │ cmneq r6, #1 │ │ │ │ strd r6, [r4, #200] @ 0xc8 │ │ │ │ beq 353354 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #940] @ 35382c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #936] @ 353830 │ │ │ │ mov r0, fp │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, sl, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, sl, #308 @ 0x134 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #836] @ 353828 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379628,15 +379628,15 @@ │ │ │ │ bne 3535f4 │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ cmp r5, #7 │ │ │ │ add r4, r4, #32 │ │ │ │ bne 353364 │ │ │ │ ldrb r3, [fp, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3535c0 │ │ │ │ ldr r2, [pc, #768] @ 353834 │ │ │ │ @@ -379716,15 +379716,15 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #12] │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -379732,15 +379732,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 353848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ b 3534f8 │ │ │ │ ldr r3, [pc, #392] @ 35384c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35344c │ │ │ │ @@ -379769,15 +379769,15 @@ │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -379787,66 +379787,66 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 353850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35344c │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 353854 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35344c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #128] @ 353858 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ b 3534f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subeq r6, fp, r0, lsl #18 │ │ │ │ - subseq r2, r3, r0, lsl #8 │ │ │ │ - subseq r9, pc, r8, asr #15 │ │ │ │ + subeq r6, fp, r0, lsl r9 │ │ │ │ + subseq r2, r3, r0, lsl r4 │ │ │ │ + ldrsbeq r9, [pc], #-120 @ │ │ │ │ rsbeq r8, fp, ip, ror #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq r9, [pc], #-116 @ │ │ │ │ + subseq r9, pc, r4, asr #15 │ │ │ │ strheq r8, [fp], #-12 @ │ │ │ │ - subeq r6, fp, r8, lsr #16 │ │ │ │ - subseq r2, r3, r4, lsr r3 │ │ │ │ - subeq ip, fp, ip, lsr #8 │ │ │ │ - subeq r5, sp, r8, lsl #21 │ │ │ │ + subeq r6, fp, r8, lsr r8 │ │ │ │ + subseq r2, r3, r4, asr #6 │ │ │ │ + subeq ip, fp, ip, lsr r4 │ │ │ │ + @ instruction: 0x004d5a98 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq ip, fp, r4, lsl #7 │ │ │ │ - ldrdeq r5, [sp], #-156 @ 0xffffff64 │ │ │ │ + @ instruction: 0x004bc394 │ │ │ │ + subeq r5, sp, ip, ror #19 │ │ │ │ rsbeq r7, fp, r0, asr #29 │ │ │ │ rsbeq r7, fp, ip, lsr #28 │ │ │ │ andeq r3, r0, r8, ror #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, sp, r0, asr #17 │ │ │ │ + ldrdeq pc, [sp], #-128 @ 0xffffff80 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - subeq pc, sp, r0, ror #14 │ │ │ │ - subeq pc, sp, ip, ror r7 @ │ │ │ │ - ldrdeq pc, [sp], #-116 @ 0xffffff8c │ │ │ │ + subeq pc, sp, r0, ror r7 @ │ │ │ │ + subeq pc, sp, ip, lsl #15 │ │ │ │ + subeq pc, sp, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r1, #772] @ 0x304 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ tst r3, #4 │ │ │ │ @@ -379868,15 +379868,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bl 1e39b8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5048 │ │ │ │ + bl 5d5058 │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r3, r5, #1 │ │ │ │ sub r0, r0, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -379909,38 +379909,38 @@ │ │ │ │ mov r4, ip │ │ │ │ add r6, pc, r6 │ │ │ │ bl 1e2020 │ │ │ │ mov r0, r5 │ │ │ │ bl 3532cc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3539ac │ │ │ │ ldr r3, [pc, #264] @ 353a90 │ │ │ │ ldr r2, [pc, #264] @ 353a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 3590b0 │ │ │ │ ldr r1, [r7], #580 @ 0x244 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, sp, #42 @ 0x2a │ │ │ │ bl 1e2020 │ │ │ │ ldrh r1, [sp, #42] @ 0x2a │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e154c │ │ │ │ ldr r2, [pc, #180] @ 353a98 │ │ │ │ ldr r3, [pc, #160] @ 353a88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -379962,15 +379962,15 @@ │ │ │ │ ldr r0, [pc, #108] @ 353aa0 │ │ │ │ rsb r2, ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #592 @ 0x250 │ │ │ │ stmib sp, {r8, r9, fp} │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e154c │ │ │ │ mvn r4, #21 │ │ │ │ b 3539dc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 353aa4 │ │ │ │ ldr r1, [pc, #60] @ 353aa8 │ │ │ │ @@ -379979,23 +379979,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 353ab0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r7, fp, r4, ror #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r7, ip, r8, lsl #19 │ │ │ │ - subseq r9, pc, r4, asr #2 │ │ │ │ - subeq pc, sp, r8, asr #13 │ │ │ │ + @ instruction: 0x004c7998 │ │ │ │ + subseq r9, pc, r4, asr r1 @ │ │ │ │ + ldrdeq pc, [sp], #-104 @ 0xffffff98 │ │ │ │ rsbeq r7, fp, r0, lsl sl │ │ │ │ - @ instruction: 0x005f9098 │ │ │ │ - ldrdeq pc, [sp], #-80 @ 0xffffffb0 │ │ │ │ - subseq r9, pc, r0, rrx │ │ │ │ - strheq pc, [sp], #-12 @ │ │ │ │ - subeq pc, sp, r8, ror r5 @ │ │ │ │ + subseq r9, pc, r8, lsr #1 │ │ │ │ + subeq pc, sp, r0, ror #11 │ │ │ │ + subseq r9, pc, r0, ror r0 @ │ │ │ │ + subeq pc, sp, ip, asr #1 │ │ │ │ + subeq pc, sp, r8, lsl #11 │ │ │ │ andeq r0, r0, r7, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #804] @ 353df0 │ │ │ │ ldr r3, [pc, #804] @ 353df4 │ │ │ │ @@ -380199,30 +380199,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r7, fp, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r7, fp, r8, lsl #15 │ │ │ │ - subseq r8, pc, r8, lsl sp @ │ │ │ │ - subeq lr, sp, r4, ror sp │ │ │ │ - strheq pc, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r8, pc, r8, lsr #26 │ │ │ │ + subeq lr, sp, r4, lsl #27 │ │ │ │ + subeq pc, sp, ip, asr #5 │ │ │ │ andeq r0, r0, sp, lsl r2 │ │ │ │ - ldrsheq r8, [pc], #-196 @ │ │ │ │ - subeq lr, sp, r0, asr sp │ │ │ │ - subeq lr, sp, ip, lsr #31 │ │ │ │ + subseq r8, pc, r4, lsl #26 │ │ │ │ + subeq lr, sp, r0, ror #26 │ │ │ │ + strheq lr, [sp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ │ │ │ │ 00353e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582340 │ │ │ │ + bl 582350 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 353ab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -380232,15 +380232,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, r0, #1120 @ 0x460 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, #100 @ 0x64 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 353e9c │ │ │ │ @@ -380272,20 +380272,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 353f2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 353f30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r8, pc, r0, ror ip @ │ │ │ │ - subeq fp, fp, ip, lsr #19 │ │ │ │ - subeq r5, sp, r8 │ │ │ │ - subseq r8, pc, ip, asr #23 │ │ │ │ - subeq lr, sp, r8, lsr #24 │ │ │ │ - subeq pc, sp, r4, lsl #3 │ │ │ │ + subseq r8, pc, r0, lsl #25 │ │ │ │ + strheq fp, [fp], #-156 @ 0xffffff64 │ │ │ │ + subeq r5, sp, r8, lsl r0 │ │ │ │ + ldrsbeq r8, [pc], #-188 @ │ │ │ │ + subeq lr, sp, r8, lsr ip │ │ │ │ + @ instruction: 0x004df194 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ │ │ │ │ 00353f34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -380507,36 +380507,36 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [pc, #1168] @ 354760 │ │ │ │ ldr r1, [pc, #1168] @ 354764 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1088] @ 354768 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -380568,15 +380568,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r4, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -380586,15 +380586,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #896] @ 354778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3540a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3532cc │ │ │ │ ldr r7, [r4, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r7, r7, #4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -380625,15 +380625,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ bl 1e2020 │ │ │ │ ldrh r3, [sp, #56] @ 0x38 │ │ │ │ add r7, r4, #680 @ 0x2a8 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrbne r1, [r4, #97] @ 0x61 │ │ │ │ mov r0, r7 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ b 354120 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movne r2, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -380675,36 +380675,36 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [pc, #536] @ 354788 │ │ │ │ ldr r1, [pc, #536] @ 35478c │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #416] @ 354768 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -380736,15 +380736,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r4, #132 @ 0x84 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -380754,37 +380754,37 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #252] @ 354794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 354098 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #224] @ 354798 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #132 @ 0x84 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3540a0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #192] @ 35479c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #132 @ 0x84 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 354098 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 3547a0 │ │ │ │ ldr r1, [pc, #156] @ 3547a4 │ │ │ │ ldr r0, [pc, #156] @ 3547a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 3547ac │ │ │ │ @@ -380801,40 +380801,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006b7494 │ │ │ │ @ instruction: 0x006b7490 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r7, fp, r4, lsr #5 │ │ │ │ - subseq r8, pc, r4, lsr r8 @ │ │ │ │ - subeq r5, fp, ip, lsr r9 │ │ │ │ - subseq r1, r3, r8, asr #8 │ │ │ │ - subeq fp, fp, r0, asr #10 │ │ │ │ - @ instruction: 0x004d4b9c │ │ │ │ + subseq r8, pc, r4, asr #16 │ │ │ │ + subeq r5, fp, ip, asr #18 │ │ │ │ + subseq r1, r3, r8, asr r4 │ │ │ │ + subeq fp, fp, r0, asr r5 │ │ │ │ + subeq r4, sp, ip, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, ror r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, sp, r4, lsl #27 │ │ │ │ - @ instruction: 0x005f8594 │ │ │ │ - @ instruction: 0x004b569c │ │ │ │ - subseq r1, r3, r8, lsr #3 │ │ │ │ - subeq fp, fp, r0, lsr #5 │ │ │ │ - strdeq r4, [sp], #-140 @ 0xffffff74 │ │ │ │ + @ instruction: 0x004ded94 │ │ │ │ + subseq r8, pc, r4, lsr #11 │ │ │ │ + subeq r5, fp, ip, lsr #13 │ │ │ │ + ldrheq r1, [r3], #-24 @ 0xffffffe8 │ │ │ │ + strheq fp, [fp], #-32 @ 0xffffffe0 │ │ │ │ + subeq r4, sp, ip, lsl #18 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - subeq lr, sp, r8, asr #20 │ │ │ │ - subeq lr, sp, r0, lsl #22 │ │ │ │ - subeq lr, sp, r4, asr #20 │ │ │ │ - subseq r8, pc, r4, asr #7 │ │ │ │ - subeq lr, sp, r0, lsr #8 │ │ │ │ - strheq lr, [sp], #-148 @ 0xffffff6c │ │ │ │ + subeq lr, sp, r8, asr sl │ │ │ │ + subeq lr, sp, r0, lsl fp │ │ │ │ + subeq lr, sp, r4, asr sl │ │ │ │ + ldrsbeq r8, [pc], #-52 @ │ │ │ │ + subeq lr, sp, r0, lsr r4 │ │ │ │ + subeq lr, sp, r4, asr #19 │ │ │ │ andeq r0, r0, pc, ror #13 │ │ │ │ - subseq r8, pc, r0, lsr #7 │ │ │ │ - strdeq lr, [sp], #-60 @ 0xffffffc4 │ │ │ │ - subeq lr, sp, r0, ror r9 │ │ │ │ + ldrheq r8, [pc], #-48 @ │ │ │ │ + subeq lr, sp, ip, lsl #8 │ │ │ │ + subeq lr, sp, r0, lsl #19 │ │ │ │ andeq r0, r0, sl, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 3548c0 │ │ │ │ ldr r3, [pc, #232] @ 3548c4 │ │ │ │ @@ -380853,17 +380853,17 @@ │ │ │ │ add r1, r1, #4 │ │ │ │ bl 1e2020 │ │ │ │ ldrh r1, [sp, #2] │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ ands r1, r1, #4 │ │ │ │ ldrbne r1, [r4, #97] @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ ldrb r5, [r4, #28] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ bne 354880 │ │ │ │ ldr r2, [pc, #132] @ 3548c8 │ │ │ │ ldr r3, [pc, #124] @ 3548c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -380877,15 +380877,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 582340 │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #60] @ 3548cc │ │ │ │ ldr r3, [pc, #48] @ 3548c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -380915,15 +380915,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 354c78 │ │ │ │ cmp r4, #6 │ │ │ │ bgt 354c54 │ │ │ │ orrs r3, r0, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -380963,24 +380963,24 @@ │ │ │ │ ldr r1, [pc, #748] @ 354cac │ │ │ │ add r3, sl, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #716] @ 354cb0 │ │ │ │ ldr r1, [pc, #716] @ 354cb4 │ │ │ │ add sl, sl, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1136] @ 0x470 │ │ │ │ add sl, r6, r8 │ │ │ │ str r3, [sl, #224] @ 0xe0 │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 354afc │ │ │ │ mov r1, r4 │ │ │ │ @@ -381018,32 +381018,32 @@ │ │ │ │ ldr r1, [pc, #552] @ 354cc4 │ │ │ │ add r3, sl, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #520] @ 354cc8 │ │ │ │ ldr r1, [pc, #520] @ 354ccc │ │ │ │ add sl, sl, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #1132] @ 0x46c │ │ │ │ b 354a00 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sl, #224] @ 0xe0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sl, #220] @ 0xdc │ │ │ │ str r1, [sp] │ │ │ │ - bl 543984 │ │ │ │ + bl 543994 │ │ │ │ b 354a44 │ │ │ │ rsbs r5, r5, #0 │ │ │ │ rsc r9, r9, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ cmp r4, #6 │ │ │ │ strd r2, [sl, #200] @ 0xc8 │ │ │ │ @@ -381143,44 +381143,44 @@ │ │ │ │ ldr r2, [pc, #140] @ 354d1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strdeq r6, [fp], #-172 @ 0xffffff54 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r8, pc, r8, lsl r1 @ │ │ │ │ - subeq r5, fp, r4, lsr #4 │ │ │ │ - subseq r0, r3, r0, lsr sp │ │ │ │ - subeq sl, fp, r8, lsr #28 │ │ │ │ - subeq r4, sp, r4, lsl #9 │ │ │ │ + subseq r8, pc, r8, lsr #2 │ │ │ │ + subeq r5, fp, r4, lsr r2 │ │ │ │ + subseq r0, r3, r0, asr #26 │ │ │ │ + subeq sl, fp, r8, lsr lr │ │ │ │ + @ instruction: 0x004d4494 │ │ │ │ rsbeq r6, fp, r8, lsr #19 │ │ │ │ - subseq r8, pc, ip, lsr r0 @ │ │ │ │ - subeq r5, fp, r8, asr #2 │ │ │ │ - subseq r0, r3, r4, asr ip │ │ │ │ - subeq sl, fp, ip, asr #26 │ │ │ │ - subeq r4, sp, r8, lsr #7 │ │ │ │ - ldrsbeq r7, [pc], #-232 @ │ │ │ │ - subeq sp, sp, r4, lsr pc │ │ │ │ - subeq lr, sp, r8, ror r6 │ │ │ │ + subseq r8, pc, ip, asr #32 │ │ │ │ + subeq r5, fp, r8, asr r1 │ │ │ │ + subseq r0, r3, r4, ror #24 │ │ │ │ + subeq sl, fp, ip, asr sp │ │ │ │ + strheq r4, [sp], #-56 @ 0xffffffc8 │ │ │ │ + subseq r7, pc, r8, ror #29 │ │ │ │ + subeq sp, sp, r4, asr #30 │ │ │ │ + subeq lr, sp, r8, lsl #13 │ │ │ │ andeq r0, r0, fp, asr #11 │ │ │ │ - ldrheq r7, [pc], #-228 @ │ │ │ │ - subeq sp, sp, r0, lsl pc │ │ │ │ - subeq lr, sp, ip, lsl r6 │ │ │ │ + subseq r7, pc, r4, asr #29 │ │ │ │ + subeq sp, sp, r0, lsr #30 │ │ │ │ + subeq lr, sp, ip, lsr #12 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ - @ instruction: 0x005f7e90 │ │ │ │ - subeq sp, sp, ip, ror #29 │ │ │ │ - subeq lr, sp, r4, ror #11 │ │ │ │ + subseq r7, pc, r0, lsr #29 │ │ │ │ + strdeq sp, [sp], #-236 @ 0xffffff14 │ │ │ │ + strdeq lr, [sp], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r3, asr #11 │ │ │ │ - subseq r7, pc, ip, ror #28 │ │ │ │ - subeq sp, sp, r8, asr #29 │ │ │ │ - subeq lr, sp, r0, lsr #11 │ │ │ │ + subseq r7, pc, ip, ror lr @ │ │ │ │ + ldrdeq sp, [sp], #-232 @ 0xffffff18 │ │ │ │ + strheq lr, [sp], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ - subseq r7, pc, r8, asr #28 │ │ │ │ - subeq sp, sp, r4, lsr #29 │ │ │ │ - subeq lr, sp, ip, ror #10 │ │ │ │ + subseq r7, pc, r8, asr lr @ │ │ │ │ + strheq sp, [sp], #-228 @ 0xffffff1c │ │ │ │ + subeq lr, sp, ip, ror r5 │ │ │ │ andeq r0, r0, r1, asr #11 │ │ │ │ │ │ │ │ 00354d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -381225,32 +381225,32 @@ │ │ │ │ ldrb r2, [r3, #61] @ 0x3d │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 354de0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ 354e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 5850d0 │ │ │ │ + b 5850e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 354e18 │ │ │ │ ldr r1, [pc, #32] @ 354e1c │ │ │ │ ldr r0, [pc, #32] @ 354e20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 354e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #716 @ 0x2cc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffc0f0 │ │ │ │ - ldrsbeq r7, [pc], #-192 @ │ │ │ │ - subeq sp, sp, ip, lsr #26 │ │ │ │ - subeq lr, sp, ip, ror r4 │ │ │ │ + subseq r7, pc, r0, ror #25 │ │ │ │ + subeq sp, sp, ip, lsr sp │ │ │ │ + subeq lr, sp, ip, lsl #9 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ │ │ │ │ 00354e28 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb r1, [r3, #61] @ 0x3d │ │ │ │ sub r1, r1, #1 │ │ │ │ @@ -381276,17 +381276,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 354ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 354ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #736 @ 0x2e0 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r7, pc, ip, asr #24 │ │ │ │ - subeq sp, sp, r8, lsr #25 │ │ │ │ - subeq lr, sp, ip, lsl r4 │ │ │ │ + subseq r7, pc, ip, asr ip @ │ │ │ │ + strheq sp, [sp], #-200 @ 0xffffff38 │ │ │ │ + subeq lr, sp, ip, lsr #8 │ │ │ │ andeq r0, r0, r1, lsr r7 │ │ │ │ │ │ │ │ 00354ea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -381324,47 +381324,47 @@ │ │ │ │ ldr r6, [pc, #532] @ 355150 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #500] @ 355154 │ │ │ │ ldr r1, [pc, #500] @ 355158 │ │ │ │ add ip, sl, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, fp │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ bne 354f14 │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ beq 354f28 │ │ │ │ ldr r3, [pc, #368] @ 35515c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -381384,26 +381384,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 355168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne 354f34 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355100 │ │ │ │ @@ -381430,47 +381430,47 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #136] @ 355170 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 354f28 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 355174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ ldr r3, [pc, #88] @ 355178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ b 35509c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, fp, r4, lsr r5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, fp, r4, lsl r5 │ │ │ │ - ldrsbeq r7, [pc], #-188 @ │ │ │ │ + subseq r7, pc, ip, ror #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq r4, fp, r8, ror #25 │ │ │ │ - subeq sp, sp, r0, ror #26 │ │ │ │ - ldrheq r0, [r3], #-120 @ 0xffffff88 │ │ │ │ - strheq sl, [fp], #-128 @ 0xffffff80 │ │ │ │ - subeq r3, sp, r8, lsl #30 │ │ │ │ + strdeq r4, [fp], #-200 @ 0xffffff38 │ │ │ │ + subeq sp, sp, r0, ror sp │ │ │ │ + subseq r0, r3, r8, asr #15 │ │ │ │ + subeq sl, fp, r0, asr #17 │ │ │ │ + subeq r3, sp, r8, lsl pc │ │ │ │ andeq r2, r0, r0, asr #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, sp, r8, lsr ip │ │ │ │ + subeq sp, sp, r8, asr #24 │ │ │ │ rsbeq r6, fp, r0, asr r3 │ │ │ │ - subeq sp, sp, ip, ror #23 │ │ │ │ - strheq lr, [sp], #-16 │ │ │ │ - ldrheq r7, [pc], #-144 @ │ │ │ │ + strdeq sp, [sp], #-188 @ 0xffffff44 │ │ │ │ + subeq lr, sp, r0, asr #3 │ │ │ │ + subseq r7, pc, r0, asr #19 │ │ │ │ │ │ │ │ 0035517c : │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3551a0 │ │ │ │ mov r0, #1 │ │ │ │ @@ -381627,17 +381627,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, sp, r8, asr pc │ │ │ │ - subeq sp, pc, ip, lsl r0 @ │ │ │ │ - @ instruction: 0x004ba498 │ │ │ │ + subeq sp, sp, r8, ror #30 │ │ │ │ + subeq sp, pc, ip, lsr #32 │ │ │ │ + subeq sl, fp, r8, lsr #9 │ │ │ │ │ │ │ │ 003553d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #560] @ 355620 │ │ │ │ @@ -381647,25 +381647,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ subs r7, r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 35554c │ │ │ │ mov r9, r1 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #520] @ 355628 │ │ │ │ ldr r2, [pc, #520] @ 35562c │ │ │ │ ldr r1, [pc, #520] @ 355630 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq 355550 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ @@ -381677,15 +381677,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ add sl, sl, #308 @ 0x134 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3554d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 355538 │ │ │ │ ldr fp, [fp, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, fp, #62 @ 0x3e │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2020 │ │ │ │ @@ -381698,21 +381698,21 @@ │ │ │ │ ldrb r3, [fp, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt 355538 │ │ │ │ ldr r7, [r7, #1140] @ 0x474 │ │ │ │ cmp r7, #0 │ │ │ │ beq 35554c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r1, [pc, #340] @ 355640 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str sl, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq 355550 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ @@ -381780,21 +381780,21 @@ │ │ │ │ ldr r7, [r7, #1144] @ 0x478 │ │ │ │ cmp r7, #0 │ │ │ │ bne 3554dc │ │ │ │ b 35554c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, fp, r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r7, pc, r8, lsr #13 │ │ │ │ - subeq sl, fp, r8, ror #7 │ │ │ │ - subeq r3, sp, r0, asr #20 │ │ │ │ - subseq r7, pc, r0, ror #12 │ │ │ │ - subeq sl, fp, r4, lsr #7 │ │ │ │ - subeq r5, ip, r0, ror lr │ │ │ │ - subeq r3, sp, r8, lsl #19 │ │ │ │ + ldrheq r7, [pc], #-104 @ │ │ │ │ + strdeq sl, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subeq r3, sp, r0, asr sl │ │ │ │ + subseq r7, pc, r0, ror r6 @ │ │ │ │ + strheq sl, [fp], #-52 @ 0xffffffcc │ │ │ │ + subeq r5, ip, r0, lsl #29 │ │ │ │ + @ instruction: 0x004d3998 │ │ │ │ @ instruction: 0x006b5e9c │ │ │ │ │ │ │ │ 00355648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -381908,46 +381908,46 @@ │ │ │ │ bne 3559a4 │ │ │ │ mov r0, r8 │ │ │ │ bl 3553d8 │ │ │ │ lsl r5, r5, #3 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 3559a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #436] @ 3559d0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5805a0 │ │ │ │ + bl 5805b0 │ │ │ │ ldr r1, [pc, #420] @ 3559d4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ ldr ip, [pc, #404] @ 3559d8 │ │ │ │ ldr r2, [pc, #404] @ 3559dc │ │ │ │ ldr r1, [pc, #404] @ 3559e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 2a6590 │ │ │ │ ldr r3, [pc, #360] @ 3559e4 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #332] @ 3559e8 │ │ │ │ ldr r3, [pc, #296] @ 3559c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -381990,15 +381990,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 3559a4 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ beq 3557f8 │ │ │ │ ldr r0, [pc, #148] @ 3559ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ add sl, r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, #16 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ @@ -382013,30 +382013,30 @@ │ │ │ │ movcs sl, #1 │ │ │ │ mov r5, r0 │ │ │ │ b 355920 │ │ │ │ ldr r0, [pc, #68] @ 3559f0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e35d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, fp, r4, lsl #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r5, fp, r8, asr ip │ │ │ │ - subseq lr, r3, r8, lsl #18 │ │ │ │ - subeq sp, sp, r0, lsr #22 │ │ │ │ - subseq r7, pc, r4, lsl #5 │ │ │ │ - subeq r0, ip, r4, ror #1 │ │ │ │ - ldrdeq r9, [fp], #-252 @ 0xffffff04 │ │ │ │ + subseq lr, r3, r8, lsl r9 │ │ │ │ + subeq sp, sp, r0, lsr fp │ │ │ │ + @ instruction: 0x005f7294 │ │ │ │ + strdeq r0, [ip], #-4 │ │ │ │ + subeq r9, fp, ip, ror #31 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ rsbeq r5, fp, r8, asr fp │ │ │ │ - ldrdeq sp, [sp], #-152 @ 0xffffff68 │ │ │ │ - subeq sp, sp, r4, asr r9 │ │ │ │ + subeq sp, sp, r8, ror #19 │ │ │ │ + subeq sp, sp, r4, ror #18 │ │ │ │ │ │ │ │ 003559f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ @@ -382094,205 +382094,205 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #104] @ 355b54 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5805a0 │ │ │ │ + bl 5805b0 │ │ │ │ ldr r1, [pc, #88] @ 355b58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ ldr ip, [pc, #72] @ 355b5c │ │ │ │ ldr r2, [pc, #72] @ 355b60 │ │ │ │ ldr r1, [pc, #72] @ 355b64 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq lr, r3, r8, lsr r6 │ │ │ │ - subeq sp, sp, r0, asr r8 │ │ │ │ - ldrheq r6, [pc], #-244 @ │ │ │ │ - subeq pc, fp, r4, lsl lr @ │ │ │ │ - subeq r9, fp, r4, lsl sp │ │ │ │ + subseq lr, r3, r8, asr #12 │ │ │ │ + subeq sp, sp, r0, ror #16 │ │ │ │ + subseq r6, pc, r4, asr #31 │ │ │ │ + subeq pc, fp, r4, lsr #28 │ │ │ │ + subeq r9, fp, r4, lsr #26 │ │ │ │ │ │ │ │ 00355b68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #104] @ 355bf8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5805a0 │ │ │ │ + bl 5805b0 │ │ │ │ ldr r1, [pc, #88] @ 355bfc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ ldr ip, [pc, #72] @ 355c00 │ │ │ │ ldr r2, [pc, #72] @ 355c04 │ │ │ │ ldr r1, [pc, #72] @ 355c08 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0053e594 │ │ │ │ - subeq sp, sp, ip, lsr #15 │ │ │ │ - subseq r6, pc, r0, lsl pc @ │ │ │ │ - subeq pc, fp, r0, ror sp @ │ │ │ │ - subeq r9, fp, r0, ror ip │ │ │ │ + subseq lr, r3, r4, lsr #11 │ │ │ │ + strheq sp, [sp], #-124 @ 0xffffff84 │ │ │ │ + subseq r6, pc, r0, lsr #30 │ │ │ │ + subeq pc, fp, r0, lsl #27 │ │ │ │ + subeq r9, fp, r0, lsl #25 │ │ │ │ │ │ │ │ 00355c0c : │ │ │ │ - b 582474 │ │ │ │ + b 582484 │ │ │ │ │ │ │ │ 00355c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #144] @ 355ccc │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #136] @ 355cd0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5805a0 │ │ │ │ + bl 5805b0 │ │ │ │ ldr r1, [pc, #124] @ 355cd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ ldr ip, [pc, #108] @ 355cd8 │ │ │ │ ldr r2, [pc, #108] @ 355cdc │ │ │ │ ldr r1, [pc, #108] @ 355ce0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #76] @ 355ce4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq lr, r3, r8, ror #9 │ │ │ │ + ldrsheq lr, [r3], #-72 @ 0xffffffb8 │ │ │ │ strheq r5, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - strdeq sp, [sp], #-104 @ 0xffffff98 │ │ │ │ - subseq r6, pc, ip, asr lr @ │ │ │ │ - strheq pc, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r9, [fp], #-180 @ 0xffffff4c │ │ │ │ + subeq sp, sp, r8, lsl #14 │ │ │ │ + subseq r6, pc, ip, ror #28 │ │ │ │ + subeq pc, fp, r8, asr #25 │ │ │ │ + subeq r9, fp, r4, asr #23 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ │ │ │ │ 00355ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ ldr r1, [pc, #144] @ 355da4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #136] @ 355da8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5805a0 │ │ │ │ + bl 5805b0 │ │ │ │ ldr r1, [pc, #124] @ 355dac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ ldr ip, [pc, #108] @ 355db0 │ │ │ │ ldr r2, [pc, #108] @ 355db4 │ │ │ │ ldr r1, [pc, #108] @ 355db8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #76] @ 355dbc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq lr, r3, r0, lsl r4 │ │ │ │ + subseq lr, r3, r0, lsr #8 │ │ │ │ ldrdeq r5, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - subeq sp, sp, r0, lsr #12 │ │ │ │ - subseq r6, pc, r4, lsl #27 │ │ │ │ - subeq pc, fp, r0, ror #23 │ │ │ │ - ldrdeq r9, [fp], #-172 @ 0xffffff54 │ │ │ │ + subeq sp, sp, r0, lsr r6 │ │ │ │ + @ instruction: 0x005f6d94 │ │ │ │ + strdeq pc, [fp], #-176 @ 0xffffff50 │ │ │ │ + subeq r9, fp, ip, ror #21 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ │ │ │ │ 00355dc0 : │ │ │ │ ldr r2, [pc, #164] @ 355e6c │ │ │ │ ldr r1, [pc, #164] @ 355e70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -382334,20 +382334,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 355e8c │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 355ce8 │ │ │ │ rsbeq r5, fp, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, lsr r8 │ │ │ │ andeq r1, r0, r4, asr #27 │ │ │ │ - ldrsbeq r6, [pc], #-200 @ │ │ │ │ - subseq r0, r1, ip, lsl r2 │ │ │ │ - subeq r4, ip, r8, lsl #28 │ │ │ │ - subeq r4, ip, ip, ror #29 │ │ │ │ - subeq r4, ip, r8, ror #29 │ │ │ │ - subeq r4, ip, r0, ror #31 │ │ │ │ + subseq r6, pc, r8, ror #25 │ │ │ │ + subseq r0, r1, ip, lsr #4 │ │ │ │ + subeq r4, ip, r8, lsl lr │ │ │ │ + strdeq r4, [ip], #-236 @ 0xffffff14 │ │ │ │ + strdeq r4, [ip], #-232 @ 0xffffff18 │ │ │ │ + strdeq r4, [ip], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 00355e90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs r7, r2, #0 │ │ │ │ @@ -382477,34 +382477,34 @@ │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #260] @ 3561c0 │ │ │ │ ldr r1, [pc, #260] @ 3561c4 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r9, #308 @ 0x134 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ str r8, [sp, #32] │ │ │ │ str sl, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ @@ -382521,15 +382521,15 @@ │ │ │ │ ldr r2, [pc, #136] @ 3561d0 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mvn r9, #21 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -382539,29 +382539,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3561dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 3561e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r6, pc, r0, asr #23 │ │ │ │ - subeq ip, sp, ip, lsl ip │ │ │ │ - subseq fp, r6, r0, asr r1 │ │ │ │ + ldrsbeq r6, [pc], #-176 @ │ │ │ │ + subeq ip, sp, ip, lsr #24 │ │ │ │ + subseq fp, r6, r0, ror #2 │ │ │ │ andeq r0, r0, r6, lsr sl │ │ │ │ - subseq r6, pc, r4, asr #20 │ │ │ │ - subeq r3, fp, r0, asr fp │ │ │ │ - subseq pc, r2, ip, asr r6 @ │ │ │ │ - subeq r9, fp, r4, asr r7 │ │ │ │ - strheq r2, [sp], #-208 @ 0xffffff30 │ │ │ │ - subeq sp, sp, r4, ror #4 │ │ │ │ - strdeq ip, [sp], #-148 @ 0xffffff6c │ │ │ │ + subseq r6, pc, r4, asr sl @ │ │ │ │ + subeq r3, fp, r0, ror #22 │ │ │ │ + subseq pc, r2, ip, ror #12 │ │ │ │ + subeq r9, fp, r4, ror #14 │ │ │ │ + subeq r2, sp, r0, asr #27 │ │ │ │ + subeq sp, sp, r4, ror r2 │ │ │ │ + subeq ip, sp, r4, lsl #20 │ │ │ │ andeq r0, r0, pc, lsr sl │ │ │ │ - subseq r6, pc, r0, asr #18 │ │ │ │ - @ instruction: 0x004dc99c │ │ │ │ - subeq sp, sp, r8, asr #3 │ │ │ │ + subseq r6, pc, r0, asr r9 @ │ │ │ │ + subeq ip, sp, ip, lsr #19 │ │ │ │ + ldrdeq sp, [sp], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r5, ror r9 │ │ │ │ │ │ │ │ 003561e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382700,31 +382700,31 @@ │ │ │ │ ldr r6, [pc, #184] @ 3564ac │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mvn r9, #18 │ │ │ │ ldr r0, [r4, #1264] @ 0x4f0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5826a0 │ │ │ │ + bl 5826b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 356474 │ │ │ │ mov r1, r6 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 356470 │ │ │ │ ldr ip, [pc, #132] @ 3564b0 │ │ │ │ ldr r2, [pc, #132] @ 3564b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [r7] │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382741,17 +382741,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r9, #18 │ │ │ │ b 356454 │ │ │ │ rsbseq r5, r6, r8, lsl r7 │ │ │ │ - subeq r9, fp, r0, asr #8 │ │ │ │ - subseq r6, pc, r0, lsr #13 │ │ │ │ - subeq pc, fp, r0, lsl #10 │ │ │ │ + subeq r9, fp, r0, asr r4 │ │ │ │ + ldrheq r6, [pc], #-96 @ │ │ │ │ + subeq pc, fp, r0, lsl r5 @ │ │ │ │ │ │ │ │ 003564b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 356538 │ │ │ │ @@ -382760,37 +382760,37 @@ │ │ │ │ ldr r1, [pc, #100] @ 356540 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #68] @ 356544 │ │ │ │ ldr r1, [pc, #68] @ 356548 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [pc], #-92 @ │ │ │ │ - subeq r3, fp, r0, lsl #14 │ │ │ │ - subseq pc, r2, ip, lsl #4 │ │ │ │ - subeq r9, fp, r0, lsl r3 │ │ │ │ - subeq r2, sp, ip, ror #18 │ │ │ │ + subseq r6, pc, ip, lsl #12 │ │ │ │ + subeq r3, fp, r0, lsl r7 │ │ │ │ + subseq pc, r2, ip, lsl r2 @ │ │ │ │ + subeq r9, fp, r0, lsr #6 │ │ │ │ + subeq r2, sp, ip, ror r9 │ │ │ │ │ │ │ │ 0035654c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3565cc │ │ │ │ @@ -382799,37 +382799,37 @@ │ │ │ │ ldr r1, [pc, #100] @ 3565d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #68] @ 3565d8 │ │ │ │ ldr r1, [pc, #68] @ 3565dc │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, pc, r8, ror #10 │ │ │ │ - subeq r3, fp, ip, ror #12 │ │ │ │ - subseq pc, r2, r8, ror r1 @ │ │ │ │ - subeq r9, fp, ip, ror r2 │ │ │ │ - ldrdeq r2, [sp], #-136 @ 0xffffff78 │ │ │ │ + subseq r6, pc, r8, ror r5 @ │ │ │ │ + subeq r3, fp, ip, ror r6 │ │ │ │ + subseq pc, r2, r8, lsl #3 │ │ │ │ + subeq r9, fp, ip, lsl #5 │ │ │ │ + subeq r2, sp, r8, ror #17 │ │ │ │ │ │ │ │ 003565e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ 3566d8 │ │ │ │ @@ -382903,41 +382903,41 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ bl 3565e0 │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 53d4a0 │ │ │ │ + bl 53d4b0 │ │ │ │ ldr r2, [pc, #92] @ 356784 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543bf0 │ │ │ │ + bl 543c00 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r4, #512 @ 0x200 │ │ │ │ str r5, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq ip, [sp], #-192 @ 0xffffff40 │ │ │ │ + subeq ip, sp, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub r4, r0, #1056 @ 0x420 │ │ │ │ sub r4, r4, #4 │ │ │ │ sub r5, r0, #36 @ 0x24 │ │ │ │ @@ -383010,39 +383010,39 @@ │ │ │ │ ldr r9, [r3, #4] │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #76] @ 35691c │ │ │ │ ldr r1, [pc, #76] @ 356920 │ │ │ │ add r8, r8, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ blx r9 │ │ │ │ b 356840 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, fp, r0, lsl ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, fp, ip, lsr #23 │ │ │ │ - subseq r6, pc, r4, lsr r2 @ │ │ │ │ - subeq r3, fp, r8, lsr r3 │ │ │ │ - subseq lr, r2, r4, asr #28 │ │ │ │ - subeq r8, fp, r0, asr #30 │ │ │ │ - @ instruction: 0x004d259c │ │ │ │ + subseq r6, pc, r4, asr #4 │ │ │ │ + subeq r3, fp, r8, asr #6 │ │ │ │ + subseq lr, r2, r4, asr lr │ │ │ │ + subeq r8, fp, r0, asr pc │ │ │ │ + subeq r2, sp, ip, lsr #11 │ │ │ │ │ │ │ │ 00356924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #280] @ 356a54 │ │ │ │ @@ -383087,24 +383087,24 @@ │ │ │ │ ldr r1, [pc, #144] @ 356a68 │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #112] @ 356a6c │ │ │ │ ldr r1, [pc, #112] @ 356a70 │ │ │ │ add r7, r7, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #88] @ 356a74 │ │ │ │ ldr r3, [pc, #56] @ 356a58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383116,19 +383116,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq r4, [fp], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, fp, r8, ror #20 │ │ │ │ - subseq r6, pc, r0, lsl #2 │ │ │ │ - subeq r3, fp, ip, lsl #4 │ │ │ │ - subseq lr, r2, r8, lsl sp │ │ │ │ - subeq r8, fp, r4, lsl lr │ │ │ │ - subeq r2, sp, ip, ror #8 │ │ │ │ + subseq r6, pc, r0, lsl r1 @ │ │ │ │ + subeq r3, fp, ip, lsl r2 │ │ │ │ + subseq lr, r2, r8, lsr #26 │ │ │ │ + subeq r8, fp, r4, lsr #28 │ │ │ │ + subeq r2, sp, ip, ror r4 │ │ │ │ ldrdeq r4, [fp], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 00356a78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383159,21 +383159,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 356b1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 356b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r6, pc, r4 │ │ │ │ - subeq ip, sp, r0, rrx │ │ │ │ - @ instruction: 0x0056f59c │ │ │ │ + subseq r6, pc, r4, lsl r0 @ │ │ │ │ + subeq ip, sp, r0, ror r0 │ │ │ │ + subseq pc, r6, ip, lsr #11 │ │ │ │ muleq r0, r4, fp │ │ │ │ - subseq r5, pc, r0, ror #31 │ │ │ │ - subeq ip, sp, ip, lsr r0 │ │ │ │ - subeq ip, sp, r0, lsl r9 │ │ │ │ + ldrsheq r5, [pc], #-240 @ │ │ │ │ + subeq ip, sp, ip, asr #32 │ │ │ │ + subeq ip, sp, r0, lsr #18 │ │ │ │ muleq r0, r5, fp │ │ │ │ │ │ │ │ 00356b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -383208,15 +383208,15 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1e2020 │ │ │ │ ldrh r3, [sp, #26] │ │ │ │ tst r3, #2 │ │ │ │ beq 356c9c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 356c0c │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 358a30 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -383355,15 +383355,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ cmpeq r2, r0 │ │ │ │ beq 356c0c │ │ │ │ b 356db4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, fp, r8, lsr #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, ip, ip, ror r7 │ │ │ │ + subeq r4, ip, ip, lsl #15 │ │ │ │ rsbeq r4, fp, r8, asr #14 │ │ │ │ │ │ │ │ 00356e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -383374,24 +383374,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #124] @ 356ebc │ │ │ │ ldr r1, [pc, #124] @ 356ec0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #100] @ 356ec4 │ │ │ │ ldr r1, [pc, #100] @ 356ec8 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 351070 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r5, #120] @ 0x78 │ │ │ │ ldrne r0, [r4, #104] @ 0x68 │ │ │ │ andeq r3, r3, #248 @ 0xf8 │ │ │ │ @@ -383400,19 +383400,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r5, pc, r0, lsr #25 │ │ │ │ - subeq r2, fp, r4, lsr #27 │ │ │ │ - subseq lr, r2, ip, lsr #17 │ │ │ │ - subeq r8, fp, ip, lsr #19 │ │ │ │ - subeq r2, sp, r8 │ │ │ │ + ldrheq r5, [pc], #-192 @ │ │ │ │ + strheq r2, [fp], #-212 @ 0xffffff2c │ │ │ │ + ldrheq lr, [r2], #-140 @ 0xffffff74 │ │ │ │ + strheq r8, [fp], #-156 @ 0xffffff64 │ │ │ │ + subeq r2, sp, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r3, [pc, #4068] @ 357ec8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -383425,23 +383425,23 @@ │ │ │ │ ldr r5, [pc, #4044] @ 357ed4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #4016] @ 357ed8 │ │ │ │ ldr r1, [pc, #4016] @ 357edc │ │ │ │ add r3, r5, #524 @ 0x20c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [r4, #1736] @ 0x6c8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bcs 35731c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -383455,92 +383455,92 @@ │ │ │ │ subs r3, r1, #1 │ │ │ │ tst r3, r1 │ │ │ │ bne 35723c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #3920] @ 357ee0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 356fc4 │ │ │ │ ldr r1, [pc, #3900] @ 357ee4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [sp, #28] │ │ │ │ ldreq r3, [r2, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r2, #872] @ 0x368 │ │ │ │ ldr r1, [pc, #3868] @ 357ee8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588dd8 │ │ │ │ + bl 588de8 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ ldr r6, [pc, #3852] @ 357eec │ │ │ │ ldr fp, [pc, #3852] @ 357ef0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #220 @ 0xdc │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r2, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ ldrne r3, [r2, #872] @ 0x368 │ │ │ │ orrne r3, r3, #1024 @ 0x400 │ │ │ │ strne r3, [r2, #872] @ 0x368 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #3792] @ 357ef4 │ │ │ │ ldr r1, [pc, #3792] @ 357ef8 │ │ │ │ add r3, r6, #524 @ 0x20c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #3768] @ 357efc │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #3680] @ 357f00 │ │ │ │ ldr r1, [pc, #3680] @ 357f04 │ │ │ │ add ip, r6, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #3656] @ 357f08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldr r3, [r8, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ bne 357348 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ blt 357b14 │ │ │ │ @@ -383583,42 +383583,42 @@ │ │ │ │ ldr r9, [pc, #3476] @ 357f14 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r8, [pc, #3444] @ 357f18 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #3440] @ 357f1c │ │ │ │ add r4, ip, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ands r3, r3, #1 │ │ │ │ bne 3573a4 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [r0, #1128] @ 0x468 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ moveq sl, #1 │ │ │ │ streq r4, [sp, #32] │ │ │ │ beq 357174 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383636,15 +383636,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3280] @ 357f2c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #3260] @ 357f30 │ │ │ │ ldr r3, [pc, #3160] @ 357ed0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383679,26 +383679,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3136] @ 357f48 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35726c │ │ │ │ ldr ip, [pc, #3112] @ 357f4c │ │ │ │ ldr lr, [pc, #3112] @ 357f50 │ │ │ │ ldr r1, [pc, #3112] @ 357f54 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ mov r2, #2224 @ 0x8b0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35726c │ │ │ │ ldr r3, [r8, #1128] @ 0x468 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -383709,15 +383709,15 @@ │ │ │ │ ldr r1, [pc, #3044] @ 357f5c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3040] @ 357f60 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r6, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35726c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e26a4 │ │ │ │ b 356f60 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ @@ -383728,32 +383728,32 @@ │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r8, [sp, #76] @ 0x4c │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ ldr r2, [pc, #2944] @ 357f64 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r6, r4, #512 @ 0x200 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 544f50 │ │ │ │ + bl 544f60 │ │ │ │ ldr r3, [r4, #1740] @ 0x6cc │ │ │ │ mov r0, #5 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5833cc │ │ │ │ + bl 5833dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 357ccc │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ moveq r6, #256 @ 0x100 │ │ │ │ movne r6, #4096 @ 0x1000 │ │ │ │ @@ -384065,27 +384065,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #220 @ 0xdc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #1612] @ 357f78 │ │ │ │ ldr r1, [pc, #1612] @ 357f7c │ │ │ │ add ip, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #1588] @ 357f80 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3582a8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #2 │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ add r1, r1, #10 │ │ │ │ @@ -384140,16 +384140,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 581bc0 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 581bd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 358344 │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r3, [pc, #1324] @ 357f90 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -384168,19 +384168,19 @@ │ │ │ │ ldr r3, [r1, #1480] @ 0x5c8 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r5, r1, #1488 @ 0x5d0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 545628 │ │ │ │ + bl 545638 │ │ │ │ cmp r7, #0 │ │ │ │ beq 357af4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 29407c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3585b4 │ │ │ │ @@ -384218,15 +384218,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #1072] @ 357fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1068] @ 357fa4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35726c │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #1044] @ 357fa8 │ │ │ │ mov r4, r2 │ │ │ │ add r1, r1, #10 │ │ │ │ mov r2, #2 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ @@ -384237,15 +384237,15 @@ │ │ │ │ add r0, r5, #220 @ 0xdc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r7, [sp, #88] @ 0x58 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35831c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r7, #768 @ 0x300 │ │ │ │ ldr r0, [r3, #1476] @ 0x5c4 │ │ │ │ beq 358350 │ │ │ │ @@ -384262,15 +384262,15 @@ │ │ │ │ beq 358218 │ │ │ │ ldr r3, [pc, #916] @ 357fb4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #896] @ 0x380 │ │ │ │ b 35726c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3512bc │ │ │ │ b 35726c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, #14 │ │ │ │ bl 3624bc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -384284,15 +384284,15 @@ │ │ │ │ tst r3, #248 @ 0xf8 │ │ │ │ beq 3578e0 │ │ │ │ ldr r0, [pc, #828] @ 357fb8 │ │ │ │ asr r3, r3, #3 │ │ │ │ mov r2, fp │ │ │ │ and r1, r3, #31 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0c0 │ │ │ │ + bl 7cd0d0 │ │ │ │ b 3578e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #872] @ 0x368 │ │ │ │ tst r3, #8 │ │ │ │ bne 357860 │ │ │ │ lsl r0, r1, #3 │ │ │ │ mov r3, #1 │ │ │ │ @@ -384324,26 +384324,26 @@ │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #46 @ 0x2e │ │ │ │ strh r3, [sp, #82] @ 0x52 │ │ │ │ bl 1e2020 │ │ │ │ b 357500 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr ip, [pc, #648] @ 357fbc │ │ │ │ ldr r2, [pc, #648] @ 357fc0 │ │ │ │ ldr r1, [pc, #648] @ 357fc4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 352f10 │ │ │ │ b 35726c │ │ │ │ ldr r3, [pc, #608] @ 357fc8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #82] @ 0x52 │ │ │ │ bl 1e2020 │ │ │ │ @@ -384367,49 +384367,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #524] @ 357fd8 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35726c │ │ │ │ stmib sp, {r1, r3} │ │ │ │ ldr r2, [pc, #500] @ 357fdc │ │ │ │ ldr r3, [pc, #500] @ 357fe0 │ │ │ │ ldr r1, [pc, #500] @ 357fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #928 @ 0x3a0 │ │ │ │ ldr r2, [pc, #484] @ 357fe8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357860 │ │ │ │ ldr r1, [pc, #468] @ 357fec │ │ │ │ ldr r5, [pc, #468] @ 357ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ 357ff4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #448] @ 357ff8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #440] @ 357ffc │ │ │ │ ldr r1, [pc, #440] @ 358000 │ │ │ │ add r5, r5, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 352f10 │ │ │ │ b 35726c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1594 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [r3, #1736] @ 0x6c8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -384431,139 +384431,139 @@ │ │ │ │ bl 1e37a8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [r3, #1476] @ 0x5c4 │ │ │ │ b 3579bc │ │ │ │ rsbeq r4, fp, r0, lsl r5 │ │ │ │ rsbeq r4, fp, r0, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq r5, [pc], #-180 @ │ │ │ │ - subeq lr, fp, r0, lsl #20 │ │ │ │ - subeq r8, fp, ip, lsl #18 │ │ │ │ - strheq r6, [ip], #-164 @ 0xffffff5c │ │ │ │ - subeq lr, fp, r4, lsr sl │ │ │ │ - subeq fp, sp, r0, ror ip │ │ │ │ - subseq r5, pc, ip, ror #21 │ │ │ │ - subseq lr, r2, ip, lsl #14 │ │ │ │ - subeq lr, fp, ip, lsl #18 │ │ │ │ - subeq r8, fp, ip, lsl #16 │ │ │ │ - subeq r2, fp, r0, lsr #23 │ │ │ │ - subeq r8, fp, ip, ror #14 │ │ │ │ - subeq r1, sp, r8, asr #27 │ │ │ │ - subeq r4, ip, r8, lsr #4 │ │ │ │ - subseq r5, pc, r8, lsl #19 │ │ │ │ - @ instruction: 0x004b2a94 │ │ │ │ - subseq lr, r2, r4, ror r5 │ │ │ │ - subeq r8, fp, r8, ror #12 │ │ │ │ - subeq r1, sp, r4, asr #25 │ │ │ │ - subseq r5, pc, r0, lsl #17 │ │ │ │ - subeq ip, sp, ip, lsr #4 │ │ │ │ - ldrdeq fp, [sp], #-128 @ 0xffffff80 │ │ │ │ + subseq r5, pc, r4, asr #23 │ │ │ │ + subeq lr, fp, r0, lsl sl │ │ │ │ + subeq r8, fp, ip, lsl r9 │ │ │ │ + subeq r6, ip, r4, asr #21 │ │ │ │ + subeq lr, fp, r4, asr #20 │ │ │ │ + subeq fp, sp, r0, lsl #25 │ │ │ │ + ldrsheq r5, [pc], #-172 @ │ │ │ │ + subseq lr, r2, ip, lsl r7 │ │ │ │ + subeq lr, fp, ip, lsl r9 │ │ │ │ + subeq r8, fp, ip, lsl r8 │ │ │ │ + strheq r2, [fp], #-176 @ 0xffffff50 │ │ │ │ + subeq r8, fp, ip, ror r7 │ │ │ │ + ldrdeq r1, [sp], #-216 @ 0xffffff28 │ │ │ │ + subeq r4, ip, r8, lsr r2 │ │ │ │ + @ instruction: 0x005f5998 │ │ │ │ + subeq r2, fp, r4, lsr #21 │ │ │ │ + subseq lr, r2, r4, lsl #11 │ │ │ │ + subeq r8, fp, r8, ror r6 │ │ │ │ + ldrdeq r1, [sp], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x005f5890 │ │ │ │ + subeq ip, sp, ip, lsr r2 │ │ │ │ + subeq fp, sp, r0, ror #17 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ rsbeq r4, fp, r0, lsl #3 │ │ │ │ rsbseq r4, r6, r8, asr #16 │ │ │ │ @ instruction: 0xffff8c18 │ │ │ │ - ldrsbeq r5, [pc], #-112 @ │ │ │ │ - subeq ip, sp, r4, asr r1 │ │ │ │ - subeq fp, sp, r4, lsr #16 │ │ │ │ + subseq r5, pc, r0, ror #15 │ │ │ │ + subeq ip, sp, r4, ror #2 │ │ │ │ + subeq fp, sp, r4, lsr r8 │ │ │ │ @ instruction: 0x000008be │ │ │ │ - strdeq ip, [sp], #-8 │ │ │ │ + subeq ip, sp, r8, lsl #2 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - subeq fp, sp, r0, lsl #16 │ │ │ │ - subeq ip, sp, ip, lsr #2 │ │ │ │ - subeq fp, sp, ip, lsr #15 │ │ │ │ + subeq fp, sp, r0, lsl r8 │ │ │ │ + subeq ip, sp, ip, lsr r1 │ │ │ │ + strheq fp, [sp], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r1, lsr #10 │ │ │ │ - strdeq ip, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subeq ip, sp, r8, lsl #4 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ - ldrsbeq r5, [pc], #-16 @ │ │ │ │ - subeq r2, fp, r4, ror #5 │ │ │ │ - ldrsheq sp, [r2], #-208 @ 0xffffff30 │ │ │ │ - subeq r7, fp, r4, ror #29 │ │ │ │ - subeq r1, sp, r0, asr #10 │ │ │ │ - strheq fp, [sp], #-64 @ 0xffffffc0 │ │ │ │ - subseq r5, pc, r0, lsr #1 │ │ │ │ - strheq r2, [fp], #-16 │ │ │ │ - ldrheq sp, [r2], #-204 @ 0xffffff34 │ │ │ │ - subeq fp, sp, r8, lsr #28 │ │ │ │ + subseq r5, pc, r0, ror #3 │ │ │ │ + strdeq r2, [fp], #-36 @ 0xffffffdc │ │ │ │ + subseq sp, r2, r0, lsl #28 │ │ │ │ + strdeq r7, [fp], #-228 @ 0xffffff1c │ │ │ │ + subeq r1, sp, r0, asr r5 │ │ │ │ + subeq fp, sp, r0, asr #9 │ │ │ │ + ldrheq r5, [pc], #-0 @ │ │ │ │ + subeq r2, fp, r0, asr #3 │ │ │ │ + subseq sp, r2, ip, asr #25 │ │ │ │ + subeq fp, sp, r8, lsr lr │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ - subeq fp, sp, r8, ror r9 │ │ │ │ - subseq r4, pc, r0, ror #30 │ │ │ │ - strheq sl, [sp], #-244 @ 0xffffff0c │ │ │ │ + subeq fp, sp, r8, lsl #19 │ │ │ │ + subseq r4, pc, r0, ror pc @ │ │ │ │ + subeq sl, sp, r4, asr #31 │ │ │ │ andeq r0, r0, pc, lsr #10 │ │ │ │ - subseq r4, pc, r8, lsr #30 │ │ │ │ - subeq r2, fp, r8, lsr #32 │ │ │ │ - subseq sp, r2, r4, lsr fp │ │ │ │ + subseq r4, pc, r8, lsr pc @ │ │ │ │ + subeq r2, fp, r8, lsr r0 │ │ │ │ + subseq sp, r2, r4, asr #22 │ │ │ │ @ instruction: 0xffff9ac0 │ │ │ │ - subeq fp, sp, r8, lsr sl │ │ │ │ - @ instruction: 0x005f4d94 │ │ │ │ - subeq r1, fp, r4, lsr #29 │ │ │ │ - ldrheq sp, [r2], #-144 @ 0xffffff70 │ │ │ │ + subeq fp, sp, r8, asr #20 │ │ │ │ + subseq r4, pc, r4, lsr #27 │ │ │ │ + strheq r1, [fp], #-228 @ 0xffffff1c │ │ │ │ + subseq sp, r2, r0, asr #19 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - subseq r4, pc, r4, lsl sp @ │ │ │ │ - subeq fp, sp, r0, ror #14 │ │ │ │ - subeq sl, sp, r4, ror #26 │ │ │ │ + subseq r4, pc, r4, lsr #26 │ │ │ │ + subeq fp, sp, r0, ror r7 │ │ │ │ + subeq sl, sp, r4, ror sp │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - subeq fp, sp, r4, asr #16 │ │ │ │ - ldrsbeq r4, [pc], #-204 @ │ │ │ │ - subeq sl, sp, r0, lsr sp │ │ │ │ + subeq fp, sp, r4, asr r8 │ │ │ │ + subseq r4, pc, ip, ror #25 │ │ │ │ + subeq sl, sp, r0, asr #26 │ │ │ │ andeq r0, r0, r6, ror r4 │ │ │ │ - subeq fp, sp, r0, ror #18 │ │ │ │ - subseq r4, pc, r8, lsr #25 │ │ │ │ - strdeq sl, [sp], #-204 @ 0xffffff34 │ │ │ │ + subeq fp, sp, r0, ror r9 │ │ │ │ + ldrheq r4, [pc], #-200 @ │ │ │ │ + subeq sl, sp, ip, lsl #26 │ │ │ │ andeq r0, r0, sl, lsl #18 │ │ │ │ - @ instruction: 0x004b1d9c │ │ │ │ - subseq sp, r2, r8, lsr #17 │ │ │ │ + subeq r1, fp, ip, lsr #27 │ │ │ │ + ldrheq sp, [r2], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0xffff83f8 │ │ │ │ @ instruction: 0xffffc094 │ │ │ │ - ldrsbeq r4, [pc], #-144 @ │ │ │ │ - subeq fp, sp, r4, asr r4 │ │ │ │ - subeq sl, sp, r0, lsr #20 │ │ │ │ + subseq r4, pc, r0, ror #19 │ │ │ │ + subeq fp, sp, r4, ror #8 │ │ │ │ + subeq sl, sp, r0, lsr sl │ │ │ │ andeq r0, r0, r9, lsr r5 │ │ │ │ - subeq fp, sp, r4, lsl #12 │ │ │ │ - ldrdeq sl, [sp], #-156 @ 0xffffff64 │ │ │ │ + subeq fp, sp, r4, lsl r6 │ │ │ │ + subeq sl, sp, ip, ror #19 │ │ │ │ andeq r0, r0, r3, lsl #18 │ │ │ │ - subeq sl, sp, r0, lsr r9 │ │ │ │ - subeq fp, sp, r0, ror #12 │ │ │ │ + subeq sl, sp, r0, asr #18 │ │ │ │ + subeq fp, sp, r0, ror r6 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - subseq r4, pc, r8, asr #17 │ │ │ │ - subeq fp, sp, ip, lsr #6 │ │ │ │ - subseq r4, pc, r8, asr r8 @ │ │ │ │ + ldrsbeq r4, [pc], #-136 @ │ │ │ │ + subeq fp, sp, ip, lsr r3 │ │ │ │ + subseq r4, pc, r8, ror #16 │ │ │ │ andeq r0, r0, r7, asr #10 │ │ │ │ - @ instruction: 0x004da894 │ │ │ │ - subeq fp, sp, r0, ror #8 │ │ │ │ - subeq sl, sp, ip, ror #16 │ │ │ │ + subeq sl, sp, r4, lsr #17 │ │ │ │ + subeq fp, sp, r0, ror r4 │ │ │ │ + subeq sl, sp, ip, ror r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x004db390 │ │ │ │ - subseq r4, pc, r4, ror #15 │ │ │ │ - subeq sl, sp, r8, lsr r8 │ │ │ │ + subeq fp, sp, r0, lsr #7 │ │ │ │ + ldrsheq r4, [pc], #-116 @ │ │ │ │ + subeq sl, sp, r8, asr #16 │ │ │ │ andeq r0, r0, r3, lsl #9 │ │ │ │ - subeq fp, sp, ip, lsl #9 │ │ │ │ - strdeq sl, [sp], #-124 @ 0xffffff84 │ │ │ │ + @ instruction: 0x004db49c │ │ │ │ + subeq sl, sp, ip, lsl #16 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq sl, r0, r5, asr sl │ │ │ │ - ldrheq r4, [pc], #-80 @ │ │ │ │ - strdeq fp, [sp], #-32 @ 0xffffffe0 │ │ │ │ - subeq sl, sp, r4, lsl #12 │ │ │ │ - subseq r4, pc, r4, ror r5 @ │ │ │ │ - @ instruction: 0x004db298 │ │ │ │ - subeq sl, sp, r8, asr #11 │ │ │ │ + subseq r4, pc, r0, asr #11 │ │ │ │ + subeq fp, sp, r0, lsl #6 │ │ │ │ + subeq sl, sp, r4, lsl r6 │ │ │ │ + subseq r4, pc, r4, lsl #11 │ │ │ │ + subeq fp, sp, r8, lsr #5 │ │ │ │ + ldrdeq sl, [sp], #-88 @ 0xffffffa8 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ - subseq r4, pc, r8, lsr r5 @ │ │ │ │ - @ instruction: 0x004db290 │ │ │ │ - subeq sl, sp, ip, lsl #11 │ │ │ │ + subseq r4, pc, r8, asr #10 │ │ │ │ + subeq fp, sp, r0, lsr #5 │ │ │ │ + @ instruction: 0x004da59c │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ - ldrsheq r4, [pc], #-76 @ │ │ │ │ - subeq fp, sp, r8, asr #5 │ │ │ │ - subeq sl, sp, r0, asr r5 │ │ │ │ - subseq r4, pc, ip, asr #9 │ │ │ │ - subeq sl, sp, r8, lsr #10 │ │ │ │ - strdeq sl, [sp], #-244 @ 0xffffff0c │ │ │ │ + subseq r4, pc, ip, lsl #10 │ │ │ │ + ldrdeq fp, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subeq sl, sp, r0, ror #10 │ │ │ │ + ldrsbeq r4, [pc], #-76 @ │ │ │ │ + subeq sl, sp, r8, lsr r5 │ │ │ │ + subeq fp, sp, r4 │ │ │ │ andeq r0, r0, r1, ror r5 │ │ │ │ - subseq r4, pc, r8, lsr #9 │ │ │ │ - subeq sl, sp, r4, lsl #10 │ │ │ │ - subeq sl, sp, ip, ror #31 │ │ │ │ + ldrheq r4, [pc], #-72 @ │ │ │ │ + subeq sl, sp, r4, lsl r5 │ │ │ │ + strdeq sl, [sp], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r2, ror r5 │ │ │ │ ldr ip, [r1, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ and r5, r3, #7 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ @@ -384576,37 +384576,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-248] @ 358018 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35726c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3512bc │ │ │ │ b 35726c │ │ │ │ ldr r2, [pc, #-292] @ 35801c │ │ │ │ ldr r1, [pc, #-292] @ 358020 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-304] @ 358024 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 352f10 │ │ │ │ b 35726c │ │ │ │ mov r0, #0 │ │ │ │ bl 43e0e4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 358308 │ │ │ │ mov r0, r6 │ │ │ │ @@ -384638,15 +384638,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #-464] @ 358034 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357bf4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ bne 357c18 │ │ │ │ mov r1, #1 │ │ │ │ bl 3547c0 │ │ │ │ @@ -384674,15 +384674,15 @@ │ │ │ │ ldr r2, [pc, #-588] @ 358040 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, r0, #132 @ 0x84 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #-600] @ 358044 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35726c │ │ │ │ ldr r2, [pc, #-616] @ 358048 │ │ │ │ ldr r1, [pc, #-616] @ 35804c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-628] @ 358050 │ │ │ │ @@ -384698,33 +384698,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #928 @ 0x3a0 │ │ │ │ ldr r2, [pc, #-668] @ 358060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357860 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #1476] @ 0x5c4 │ │ │ │ bl 1e37a8 │ │ │ │ mov r6, r0 │ │ │ │ b 35818c │ │ │ │ ldr r2, [pc, #-704] @ 358064 │ │ │ │ ldr r1, [pc, #-704] @ 358068 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-716] @ 35806c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357bf4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ b 357a5c │ │ │ │ bl 298378 │ │ │ │ b 357bf4 │ │ │ │ subs r2, r9, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -384839,60 +384839,60 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ mov r2, #2544 @ 0x9f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357bf4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1224] @ 358080 │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1232] @ 358084 │ │ │ │ ldr r1, [pc, #-1232] @ 358088 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1248] @ 35808c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357bf4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1268] @ 358090 │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1276] @ 358094 │ │ │ │ ldr r1, [pc, #-1276] @ 358098 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1292] @ 35809c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357bf4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1312] @ 3580a0 │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1320] @ 3580a4 │ │ │ │ ldr r1, [pc, #-1320] @ 3580a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ mov r2, #2576 @ 0xa10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 357bf4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1360] @ 3580ac │ │ │ │ ldr r1, [pc, #-1360] @ 3580b0 │ │ │ │ ldr r0, [pc, #-1360] @ 3580b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1364] @ 3580b8 │ │ │ │ @@ -384961,22 +384961,22 @@ │ │ │ │ bl 34cf38 │ │ │ │ b 358698 │ │ │ │ ldr r1, [pc, #36] @ 35872c │ │ │ │ ldr r0, [pc, #36] @ 358730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #972 @ 0x3cc │ │ │ │ - bl 7cd020 │ │ │ │ + bl 7cd030 │ │ │ │ bl 1e3424 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006b2d9c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r2, fp, r4, asr sp │ │ │ │ - subseq r4, pc, r4, asr #7 │ │ │ │ - subeq fp, sp, ip, lsr #3 │ │ │ │ + ldrsbeq r4, [pc], #-52 @ │ │ │ │ + strheq fp, [sp], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ 00358734 : │ │ │ │ ldr r2, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -384994,15 +384994,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 3547c0 │ │ │ │ ldr r0, [pc, #4] @ 35878c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r0, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 358838 │ │ │ │ ldr r2, [pc, #144] @ 35883c │ │ │ │ @@ -385010,47 +385010,47 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #112] @ 358844 │ │ │ │ ldr r1, [pc, #112] @ 358848 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r5, [pc, #92] @ 35884c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #76] @ 358850 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #64] @ 358854 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r4, [pc], #-108 @ │ │ │ │ - subeq ip, fp, r8, asr pc │ │ │ │ - subeq ip, fp, ip, lsr pc │ │ │ │ - subeq r1, fp, r8, lsl #8 │ │ │ │ - subseq ip, r2, r4, lsl pc │ │ │ │ + subseq r4, pc, ip, lsl #14 │ │ │ │ + subeq ip, fp, r8, ror #30 │ │ │ │ + subeq ip, fp, ip, asr #30 │ │ │ │ + subeq r1, fp, r8, lsl r4 │ │ │ │ + subseq ip, r2, r4, lsr #30 │ │ │ │ rsbeq r2, fp, r8, lsl #24 │ │ │ │ rsbeq r1, sl, r4, lsl #19 │ │ │ │ andeq r2, r0, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385061,54 +385061,54 @@ │ │ │ │ ldr r1, [pc, #160] @ 358920 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #132] @ 358924 │ │ │ │ ldr r1, [pc, #132] @ 358928 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #96] @ 35892c │ │ │ │ ldr r1, [pc, #96] @ 358930 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r1, r5, #336 @ 0x150 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1136] @ 0x470 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r0, [r4, #1132] @ 0x46c │ │ │ │ add r1, r5, #168 @ 0xa8 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ ldr r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ - bl 543990 │ │ │ │ + bl 5439a0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 352e3c │ │ │ │ - subseq r4, pc, ip, lsr r6 @ │ │ │ │ - subeq sp, fp, ip, lsr #1 │ │ │ │ - subeq r6, fp, r8, lsr #31 │ │ │ │ - subeq r1, fp, ip, lsr r3 │ │ │ │ - subseq ip, r2, r8, asr #28 │ │ │ │ - subeq r6, fp, r8, asr #30 │ │ │ │ - @ instruction: 0x004d059c │ │ │ │ + subseq r4, pc, ip, asr #12 │ │ │ │ + strheq sp, [fp], #-12 │ │ │ │ + strheq r6, [fp], #-248 @ 0xffffff08 │ │ │ │ + subeq r1, fp, ip, asr #6 │ │ │ │ + subseq ip, r2, r8, asr lr │ │ │ │ + subeq r6, fp, r8, asr pc │ │ │ │ + subeq r0, sp, ip, lsr #11 │ │ │ │ │ │ │ │ 00358934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -385350,15 +385350,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrb r7, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ bl 358a30 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ @@ -385378,27 +385378,27 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 543984 │ │ │ │ - subseq r4, pc, r8, ror #3 │ │ │ │ - subeq ip, fp, r4, ror #24 │ │ │ │ - subeq r6, fp, r4, ror #22 │ │ │ │ + b 543994 │ │ │ │ + ldrsheq r4, [pc], #-24 @ │ │ │ │ + subeq ip, fp, r4, ror ip │ │ │ │ + subeq r6, fp, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #704] @ 35906c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385416,34 +385416,34 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #636] @ 359080 │ │ │ │ ldr r1, [pc, #636] @ 359084 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add fp, r4, #3424 @ 0xd60 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #596] @ 359088 │ │ │ │ ldr r1, [pc, #596] @ 35908c │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r8, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ add r5, r4, #2912 @ 0xb60 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #26 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -385486,15 +385486,15 @@ │ │ │ │ bl 358c9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #2 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r8, #944 @ 0x3b0 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r7, #8 │ │ │ │ add sl, r4, #3936 @ 0xf60 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ @@ -385510,40 +385510,40 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r8, #32 │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [pc, #284] @ 3590a0 │ │ │ │ add fp, r4, #4224 @ 0x1080 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add fp, fp, #48 @ 0x30 │ │ │ │ mov r8, #960 @ 0x3c0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #131072 @ 0x20000 │ │ │ │ ldr r2, [pc, #228] @ 3590a4 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r4, #655360 @ 0xa0000 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ strd r4, [sp] │ │ │ │ - bl 53d130 │ │ │ │ + bl 53d140 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ tst ip, #8 │ │ │ │ bne 359028 │ │ │ │ ldr r2, [pc, #188] @ 3590a8 │ │ │ │ ldr r3, [pc, #132] @ 359074 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385573,60 +385573,60 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 352c68 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq r4, pc, r0, lsl #2 │ │ │ │ + subseq r4, pc, r0, lsl r1 @ │ │ │ │ rsbeq r2, fp, r0, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq ip, fp, r0, ror #22 │ │ │ │ - subeq r6, fp, r0, ror #20 │ │ │ │ - ldrdeq r0, [fp], #-216 @ 0xffffff28 │ │ │ │ - subseq ip, r2, r4, ror #17 │ │ │ │ - ldrdeq r6, [fp], #-156 @ 0xffffff64 │ │ │ │ - subeq r0, sp, r8, lsr r0 │ │ │ │ - subeq sl, sp, r0, asr #29 │ │ │ │ - subeq sl, sp, r8, lsr #29 │ │ │ │ - subeq sl, sp, r4, lsl #29 │ │ │ │ - subeq sl, sp, r0, lsr #28 │ │ │ │ - subeq sl, sp, r0, lsl #28 │ │ │ │ - subeq sl, sp, r8, ror #27 │ │ │ │ + subeq ip, fp, r0, ror fp │ │ │ │ + subeq r6, fp, r0, ror sl │ │ │ │ + subeq r0, fp, r8, ror #27 │ │ │ │ + ldrsheq ip, [r2], #-132 @ 0xffffff7c │ │ │ │ + subeq r6, fp, ip, ror #19 │ │ │ │ + subeq r0, sp, r8, asr #32 │ │ │ │ + ldrdeq sl, [sp], #-224 @ 0xffffff20 │ │ │ │ + strheq sl, [sp], #-232 @ 0xffffff18 │ │ │ │ + @ instruction: 0x004dae94 │ │ │ │ + subeq sl, sp, r0, lsr lr │ │ │ │ + subeq sl, sp, r0, lsl lr │ │ │ │ + strdeq sl, [sp], #-216 @ 0xffffff28 │ │ │ │ rsbeq r2, fp, r8, lsl #8 │ │ │ │ rsbeq r2, fp, r4, asr #7 │ │ │ │ │ │ │ │ 003590b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #3424 @ 0xd60 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r5, #8 │ │ │ │ - bl 53c844 │ │ │ │ + bl 53c854 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 358858 │ │ │ │ add r0, r5, #344 @ 0x158 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r4, #3600 @ 0xe10 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r5, #848 @ 0x350 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r4, #3936 @ 0xf60 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r0, r4 │ │ │ │ bl 358d94 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 540bec │ │ │ │ + b 540bfc │ │ │ │ │ │ │ │ 0035911c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -385646,15 +385646,15 @@ │ │ │ │ ldr r2, [pc, #480] @ 35934c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ add r8, sp, #10 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2020 │ │ │ │ @@ -385743,37 +385743,37 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ ldr r3, [pc, #104] @ 359360 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #84] @ 359364 │ │ │ │ ldr r3, [pc, #44] @ 359340 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 359338 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 57eb90 │ │ │ │ + b 57eba0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq r2, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, pc, r0, asr sp @ │ │ │ │ - subeq r2, ip, r4, ror r1 │ │ │ │ - strdeq r9, [sp], #-224 @ 0xffffff20 │ │ │ │ + subseq r3, pc, r0, ror #26 │ │ │ │ + subeq r2, ip, r4, lsl #3 │ │ │ │ + subeq r9, sp, r0, lsl #30 │ │ │ │ rsbeq r2, fp, r8, lsr #3 │ │ │ │ - subseq r3, pc, r4, asr #23 │ │ │ │ - strdeq r0, [fp], #-128 @ 0xffffff80 │ │ │ │ - subeq fp, lr, ip, lsl #16 │ │ │ │ + ldrsbeq r3, [pc], #-180 @ │ │ │ │ + subeq r0, fp, r0, lsl #18 │ │ │ │ + subeq fp, lr, ip, lsl r8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq r2, fp, r4, ror #1 │ │ │ │ │ │ │ │ 00359368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385893,15 +385893,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r4, #28] │ │ │ │ ldrb r3, [r4, #29] │ │ │ │ add r7, r4, #32 │ │ │ │ @@ -385987,19 +385987,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x005f399c │ │ │ │ + subseq r3, pc, ip, lsr #19 │ │ │ │ ldrdeq r1, [fp], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq ip, fp, r0, lsl #8 │ │ │ │ - subeq r6, fp, r0, lsl #6 │ │ │ │ + subeq ip, fp, r0, lsl r4 │ │ │ │ + subeq r6, fp, r0, lsl r3 │ │ │ │ rsbeq r1, fp, ip, ror #26 │ │ │ │ │ │ │ │ 003596dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -386018,37 +386018,37 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #692] @ 3599e0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #668] @ 3599e4 │ │ │ │ ldr r1, [pc, #668] @ 3599e8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #644] @ 3599ec │ │ │ │ ldr r1, [pc, #644] @ 3599f0 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r7, sp, #10 │ │ │ │ ldr sl, [pc, #620] @ 3599f4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr fp, [r5, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add fp, fp, #6 │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -386089,22 +386089,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #424] @ 359a08 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r7, #348] @ 0x15c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ str r5, [r4, #2872] @ 0xb38 │ │ │ │ ldr r3, [r7, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3599c0 │ │ │ │ ldr r2, [pc, #384] @ 359a0c │ │ │ │ add r9, r4, #2912 @ 0xb60 │ │ │ │ add r9, r9, #8 │ │ │ │ @@ -386112,36 +386112,36 @@ │ │ │ │ mvn fp, #0 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ mov r0, r9 │ │ │ │ str r9, [r4, #2876] @ 0xb3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ ldr r2, [pc, #340] @ 359a10 │ │ │ │ add r0, r4, #3248 @ 0xcb0 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 544f50 │ │ │ │ + bl 544f60 │ │ │ │ ldr r2, [pc, #320] @ 359a14 │ │ │ │ add r9, r4, #3088 @ 0xc10 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r4, #2880] @ 0xb40 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ ldr r2, [pc, #284] @ 359a18 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #3344 @ 0xd10 │ │ │ │ - bl 544f50 │ │ │ │ + bl 544f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 358d94 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2884] @ 0xb44 │ │ │ │ ldr r3, [r6, #1140] @ 0x474 │ │ │ │ str r3, [r4, #2888] @ 0xb48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -386184,33 +386184,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ strne r3, [r7, #348] @ 0x15c │ │ │ │ b 35982c │ │ │ │ ldr r3, [pc, #88] @ 359a20 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ b 359884 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r3, [pc], #-116 @ │ │ │ │ + subseq r3, pc, r4, asr #15 │ │ │ │ rsbeq r1, fp, ip, ror #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq fp, r2, r4, asr #31 │ │ │ │ - strheq r0, [fp], #-72 @ 0xffffffb8 │ │ │ │ - subeq r6, fp, r4, asr #1 │ │ │ │ - subeq pc, ip, r0, lsr #14 │ │ │ │ - subeq r9, sp, ip, ror #17 │ │ │ │ - subeq r1, ip, r0, ror fp │ │ │ │ + ldrsbeq fp, [r2], #-244 @ 0xffffff0c │ │ │ │ + subeq r0, fp, r8, asr #9 │ │ │ │ + ldrdeq r6, [fp], #-4 │ │ │ │ + subeq pc, ip, r0, lsr r7 @ │ │ │ │ + strdeq r9, [sp], #-140 @ 0xffffff74 │ │ │ │ + subeq r1, ip, r0, lsl #23 │ │ │ │ rsbeq r1, fp, r0, ror ip │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - subseq r3, pc, r4, ror r6 @ │ │ │ │ - subeq r0, fp, r4, lsr #7 │ │ │ │ - ldrheq fp, [r2], #-224 @ 0xffffff20 │ │ │ │ + subseq r3, pc, r4, lsl #13 │ │ │ │ + strheq r0, [fp], #-52 @ 0xffffffcc │ │ │ │ + subseq fp, r2, r0, asr #29 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - subeq sl, sp, r0, lsr #10 │ │ │ │ - subeq sl, sp, r4, lsl r5 │ │ │ │ - @ instruction: 0x004da494 │ │ │ │ - subeq sl, sp, ip, ror #9 │ │ │ │ + subeq sl, sp, r0, lsr r5 │ │ │ │ + subeq sl, sp, r4, lsr #10 │ │ │ │ + subeq sl, sp, r4, lsr #9 │ │ │ │ + strdeq sl, [sp], #-76 @ 0xffffffb4 │ │ │ │ rsbeq r1, fp, ip, lsl #21 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ │ │ │ │ 00359a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386221,15 +386221,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #2884] @ 0xb44 │ │ │ │ cmp r3, #0 │ │ │ │ bne 359afc │ │ │ │ ldr r3, [r0, #2888] @ 0xb48 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2892] @ 0xb4c │ │ │ │ @@ -386240,47 +386240,47 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r0, #3248 @ 0xcb0 │ │ │ │ str r3, [r1] │ │ │ │ add r5, r4, #3424 @ 0xd60 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 54504c │ │ │ │ + bl 54505c │ │ │ │ add r6, r5, #8 │ │ │ │ add r0, r4, #3344 @ 0xd10 │ │ │ │ - bl 54504c │ │ │ │ + bl 54505c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 358858 │ │ │ │ add r0, r5, #344 @ 0x158 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r4, #3600 @ 0xe10 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r5, #848 @ 0x350 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r0, r4, #3936 @ 0xf60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 588c3c │ │ │ │ + b 588c4c │ │ │ │ ldr r1, [pc, #32] @ 359b24 │ │ │ │ ldr r0, [pc, #32] @ 359b28 │ │ │ │ ldr r2, [pc, #32] @ 359b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r3, pc, ip, ror #8 │ │ │ │ - subeq r9, sp, ip, lsl #12 │ │ │ │ - @ instruction: 0x004c1890 │ │ │ │ - strdeq sl, [sp], #-36 @ 0xffffffdc │ │ │ │ + subseq r3, pc, ip, ror r4 @ │ │ │ │ + subeq r9, sp, ip, lsl r6 │ │ │ │ + subeq r1, ip, r0, lsr #17 │ │ │ │ subeq sl, sp, r4, lsl #6 │ │ │ │ + subeq sl, sp, r4, lsl r3 │ │ │ │ muleq r0, r3, r1 │ │ │ │ │ │ │ │ 00359b30 : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r0, #344] @ 0x158 │ │ │ │ str r1, [r0, #348] @ 0x15c │ │ │ │ mov r0, #0 │ │ │ │ @@ -386395,56 +386395,56 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #148] @ 359d8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r0, #21 │ │ │ │ b 359c4c │ │ │ │ ldr r3, [pc, #120] @ 359d90 │ │ │ │ ldr ip, [pc, #120] @ 359d94 │ │ │ │ ldr r1, [pc, #120] @ 359d98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 359d9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 359d08 │ │ │ │ ldr r3, [pc, #88] @ 359da0 │ │ │ │ ldr ip, [pc, #88] @ 359da4 │ │ │ │ ldr r1, [pc, #88] @ 359da8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #444 @ 0x1bc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 359d08 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, fp, ip, ror r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, fp, r0, lsr #15 │ │ │ │ - subseq r3, pc, r4, asr #3 │ │ │ │ - subeq sl, sp, r4, asr #2 │ │ │ │ - subeq sl, sp, r8, lsl #2 │ │ │ │ + ldrsbeq r3, [pc], #-20 @ │ │ │ │ + subeq sl, sp, r4, asr r1 │ │ │ │ + subeq sl, sp, r8, lsl r1 │ │ │ │ andeq r0, r0, lr, lsr #3 │ │ │ │ - subseq r3, pc, ip, lsl #3 │ │ │ │ - subeq sl, sp, ip, asr #2 │ │ │ │ - ldrdeq sl, [sp], #-4 │ │ │ │ + @ instruction: 0x005f319c │ │ │ │ + subeq sl, sp, ip, asr r1 │ │ │ │ + subeq sl, sp, r4, ror #1 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ - subseq r3, pc, ip, asr r1 @ │ │ │ │ - subeq sl, sp, r8, asr r1 │ │ │ │ - subeq sl, sp, r8, lsr #1 │ │ │ │ + subseq r3, pc, ip, ror #2 │ │ │ │ + subeq sl, sp, r8, ror #2 │ │ │ │ + strheq sl, [sp], #-8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r1, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ streq r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -386455,50 +386455,50 @@ │ │ │ │ ldr r0, [r0, #1256] @ 0x4e8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 359df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq pc, r7, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 359e78 │ │ │ │ ldr r2, [pc, #100] @ 359e7c │ │ │ │ ldr r1, [pc, #100] @ 359e80 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #72] @ 359e84 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #56] @ 359e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r3, pc, ip, lsl r1 @ │ │ │ │ - strheq pc, [sl], #-220 @ 0xffffff24 @ │ │ │ │ - subseq fp, r2, r8, asr #17 │ │ │ │ + subseq r3, pc, ip, lsr #2 │ │ │ │ + subeq pc, sl, ip, asr #27 │ │ │ │ + ldrsbeq fp, [r2], #-136 @ 0xffffff78 │ │ │ │ rsbeq r0, sl, ip, ror r3 │ │ │ │ rsbeq pc, r7, ip, lsr #7 │ │ │ │ │ │ │ │ 00359e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386521,25 +386521,25 @@ │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #656] @ 35a194 │ │ │ │ ldr r1, [pc, #656] @ 35a198 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr sl, [pc, #652] @ 35a19c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #256 @ 0x100 │ │ │ │ add sl, pc, sl │ │ │ │ bls 359f38 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ moveq r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -386564,24 +386564,24 @@ │ │ │ │ ldr r1, [pc, #540] @ 35a1a8 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #508] @ 35a1ac │ │ │ │ ldr r1, [pc, #508] @ 35a1b0 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 3527ac │ │ │ │ ldr r3, [pc, #480] @ 35a1b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 35a08c │ │ │ │ @@ -386651,71 +386651,71 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 35a1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 359fe4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ 35a1d0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 359fe4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 35a1d4 │ │ │ │ ldr r1, [pc, #112] @ 35a1d8 │ │ │ │ ldr r0, [pc, #112] @ 35a1dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r1, fp, r8, asr #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r3, pc, ip, ror r0 @ │ │ │ │ - subseq fp, r2, r4, lsl r8 │ │ │ │ - subeq pc, sl, r8, lsl #26 │ │ │ │ - subeq r5, fp, r8, lsl #18 │ │ │ │ - subeq lr, ip, r4, ror #30 │ │ │ │ + subseq r3, pc, ip, lsl #1 │ │ │ │ + subseq fp, r2, r4, lsr #16 │ │ │ │ + subeq pc, sl, r8, lsl sp @ │ │ │ │ + subeq r5, fp, r8, lsl r9 │ │ │ │ + subeq lr, ip, r4, ror pc │ │ │ │ ldrdeq r1, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrheq r2, [pc], #-248 @ │ │ │ │ - subeq pc, sl, r8, asr ip @ │ │ │ │ - subseq fp, r2, r4, ror #14 │ │ │ │ - subeq r5, fp, ip, asr r8 │ │ │ │ - strheq lr, [ip], #-232 @ 0xffffff18 │ │ │ │ + subseq r2, pc, r8, asr #31 │ │ │ │ + subeq pc, sl, r8, ror #24 │ │ │ │ + subseq fp, r2, r4, ror r7 │ │ │ │ + subeq r5, fp, ip, ror #16 │ │ │ │ + subeq lr, ip, r8, asr #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, fp, r8, lsl #8 │ │ │ │ rsbeq r1, fp, r4, lsr #7 │ │ │ │ andeq r1, r0, r8, asr sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq r9, [sp], #-216 @ 0xffffff28 │ │ │ │ - strdeq r9, [sp], #-220 @ 0xffffff24 │ │ │ │ - ldrsbeq r2, [pc], #-208 @ │ │ │ │ - subeq r9, sp, r8, ror sp │ │ │ │ + subeq r9, sp, r8, ror #27 │ │ │ │ + subeq r9, sp, ip, lsl #28 │ │ │ │ + subseq r2, pc, r0, ror #27 │ │ │ │ subeq r9, sp, r8, lsl #27 │ │ │ │ + @ instruction: 0x004d9d98 │ │ │ │ │ │ │ │ 0035a1e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -386735,25 +386735,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #612] @ 35a4b8 │ │ │ │ ldr r1, [pc, #612] @ 35a4bc │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r9, [pc, #608] @ 35a4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #256 @ 0x100 │ │ │ │ add r9, pc, r9 │ │ │ │ bls 35a288 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ moveq r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -386805,23 +386805,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #360] @ 35a4d4 │ │ │ │ ldr r1, [pc, #360] @ 35a4d8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 3527ac │ │ │ │ ldr r3, [pc, #336] @ 35a4dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 35a2cc │ │ │ │ @@ -386848,76 +386848,76 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 35a4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35a2cc │ │ │ │ mov r0, r6 │ │ │ │ bl 356e14 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35a2a4 │ │ │ │ b 35a2c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #144] @ 35a4f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35a2cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 35a4f4 │ │ │ │ ldr r1, [pc, #108] @ 35a4f8 │ │ │ │ ldr r0, [pc, #108] @ 35a4fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strdeq r1, [fp], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r2, pc, r8, lsr #26 │ │ │ │ - subseq fp, r2, r0, asr #9 │ │ │ │ - strheq pc, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - strheq r5, [fp], #-88 @ 0xffffffa8 │ │ │ │ - subeq lr, ip, r4, lsl ip │ │ │ │ + subseq r2, pc, r8, lsr sp @ │ │ │ │ + ldrsbeq fp, [r2], #-64 @ 0xffffffc0 │ │ │ │ + subeq pc, sl, r4, asr #19 │ │ │ │ + subeq r5, fp, r8, asr #11 │ │ │ │ + subeq lr, ip, r4, lsr #24 │ │ │ │ rsbeq r1, fp, r0, lsl #3 │ │ │ │ rsbeq r1, fp, r0, lsr #2 │ │ │ │ - subseq r2, pc, r4, lsl #24 │ │ │ │ - subeq pc, sl, r4, lsr #17 │ │ │ │ - ldrheq fp, [r2], #-48 @ 0xffffffd0 │ │ │ │ - subeq r5, fp, r4, lsr #9 │ │ │ │ - subeq lr, ip, r0, lsl #22 │ │ │ │ + subseq r2, pc, r4, lsl ip @ │ │ │ │ + strheq pc, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + subseq fp, r2, r0, asr #7 │ │ │ │ + strheq r5, [fp], #-68 @ 0xffffffbc │ │ │ │ + subeq lr, ip, r0, lsl fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsr r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, sp, ip, lsr fp │ │ │ │ - subeq r9, sp, r8, asr #22 │ │ │ │ - subseq r2, pc, ip, lsr #21 │ │ │ │ - subeq r9, sp, r4, asr sl │ │ │ │ + subeq r9, sp, ip, asr #22 │ │ │ │ + subeq r9, sp, r8, asr fp │ │ │ │ + ldrheq r2, [pc], #-172 @ │ │ │ │ subeq r9, sp, r4, ror #20 │ │ │ │ + subeq r9, sp, r4, ror sl │ │ │ │ │ │ │ │ 0035a500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -386989,52 +386989,52 @@ │ │ │ │ beq 35a670 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 35a6bc │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ ldr r0, [pc, #88] @ 35a6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35a57c │ │ │ │ ldr r1, [pc, #76] @ 35a6c4 │ │ │ │ ldr r0, [pc, #76] @ 35a6c8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35a57c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [fp], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006b0e98 │ │ │ │ rsbeq r0, fp, r0, ror lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, sp, r0, asr #3 │ │ │ │ - subeq r9, sp, r0, lsr #17 │ │ │ │ - @ instruction: 0x004d9198 │ │ │ │ - strheq r9, [sp], #-140 @ 0xffffff74 │ │ │ │ + ldrdeq r9, [sp], #-16 │ │ │ │ + strheq r9, [sp], #-128 @ 0xffffff80 │ │ │ │ + subeq r9, sp, r8, lsr #3 │ │ │ │ + subeq r9, sp, ip, asr #17 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [r0, #1256] @ 0x4e8 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ popge {pc} @ (ldrge pc, [sp], #4) │ │ │ │ @@ -387128,55 +387128,55 @@ │ │ │ │ beq 35a898 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mvn ip, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35a8ec │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ ldr r0, [pc, #96] @ 35a8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35a7b4 │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 35a8f4 │ │ │ │ ldr r1, [pc, #76] @ 35a8f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35a7b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [fp], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006b0c9c │ │ │ │ rsbeq r0, fp, r8, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, fp, r8, lsr ip │ │ │ │ andeq r3, r0, ip, lsr r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004d8f98 │ │ │ │ - subeq r9, sp, r4, ror #13 │ │ │ │ - strdeq r9, [sp], #-104 @ 0xffffff98 │ │ │ │ - subeq r8, sp, r8, ror #30 │ │ │ │ + subeq r8, sp, r8, lsr #31 │ │ │ │ + strdeq r9, [sp], #-100 @ 0xffffff9c │ │ │ │ + subeq r9, sp, r8, lsl #14 │ │ │ │ + subeq r8, sp, r8, ror pc │ │ │ │ ldr r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35a944 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -387203,40 +387203,40 @@ │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ ldrd r2, [r1] │ │ │ │ ldr r1, [pc, #968] @ 35ad44 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldrd r2, [r6, #16] │ │ │ │ ldr r1, [pc, #948] @ 35ad48 │ │ │ │ strd r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r6, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [pc, #928] @ 35ad4c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ beq 35ad0c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f28d0 │ │ │ │ + bl 6f28e0 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ ldrd r0, [r1] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #876] @ 35ad50 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb r3, [r1, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35aa08 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ad24 │ │ │ │ @@ -387247,59 +387247,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 35aae8 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #808] @ 35ad54 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #788] @ 35ad58 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #764] @ 35ad5c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #740] @ 35ad60 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #704] @ 35ad64 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #28] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #668] @ 35ad68 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #32] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35ac18 │ │ │ │ ldr r3, [pc, #624] @ 35ad6c │ │ │ │ ldr sl, [pc, #624] @ 35ad70 │ │ │ │ ldr fp, [pc, #624] @ 35ad74 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387323,27 +387323,27 @@ │ │ │ │ subs r4, r4, #1 │ │ │ │ sbc r7, r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 35ac14 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, [ip] │ │ │ │ mov r0, r8 │ │ │ │ ldr r6, [ip, #16] │ │ │ │ ldr r9, [ip, #20] │ │ │ │ ldr r4, [ip, #24] │ │ │ │ ldr r7, [ip, #28] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq 35ab18 │ │ │ │ cmn r9, #1 │ │ │ │ cmneq r6, #1 │ │ │ │ @@ -387363,24 +387363,24 @@ │ │ │ │ sbc r7, r7, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 35ab74 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #352] @ 35ad80 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 35ac68 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 35ac68 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ @@ -387399,27 +387399,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #244] @ 35ad84 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 35ab68 │ │ │ │ ldrb r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35acd8 │ │ │ │ ldr r3, [pc, #204] @ 35ad88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 35ab68 │ │ │ │ ldr r3, [pc, #184] @ 35ad8c │ │ │ │ add r3, pc, r3 │ │ │ │ b 35abdc │ │ │ │ ldr r3, [pc, #176] @ 35ad90 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35acbc │ │ │ │ @@ -387427,53 +387427,53 @@ │ │ │ │ ldrd r2, [r6, #40] @ 0x28 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #148] @ 35ad94 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 35aa14 │ │ │ │ ldr r1, [pc, #132] @ 35ad98 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 35a9cc │ │ │ │ ldrd r2, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, [r1, #24] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #100] @ 35ad9c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 35aa08 │ │ │ │ - @ instruction: 0x004d9690 │ │ │ │ - subeq r9, sp, r8, lsl #13 │ │ │ │ - subeq r2, fp, r4, lsl #7 │ │ │ │ - subeq r9, sp, r8, ror #12 │ │ │ │ - subeq r9, sp, r8, ror r6 │ │ │ │ - subeq r9, sp, r4, ror r6 │ │ │ │ - subeq r9, sp, r4, ror r6 │ │ │ │ - subeq r9, sp, r8, ror r6 │ │ │ │ + subeq r9, sp, r0, lsr #13 │ │ │ │ + @ instruction: 0x004d9698 │ │ │ │ + @ instruction: 0x004b2394 │ │ │ │ subeq r9, sp, r8, ror r6 │ │ │ │ - subeq r9, sp, ip, ror r6 │ │ │ │ - strdeq r9, [sp], #-104 @ 0xffffff98 │ │ │ │ + subeq r9, sp, r8, lsl #13 │ │ │ │ + subeq r9, sp, r4, lsl #13 │ │ │ │ + subeq r9, sp, r4, lsl #13 │ │ │ │ + subeq r9, sp, r8, lsl #13 │ │ │ │ + subeq r9, sp, r8, lsl #13 │ │ │ │ subeq r9, sp, ip, lsl #13 │ │ │ │ - subeq r9, sp, r8, asr #13 │ │ │ │ - subeq r9, sp, r0, asr r6 │ │ │ │ - subeq r9, sp, r4, lsr #8 │ │ │ │ - subeq r9, sp, r0, ror #10 │ │ │ │ - subeq r9, sp, ip, lsr #10 │ │ │ │ - subeq r9, sp, r4, asr #6 │ │ │ │ - ldrheq r4, [r3], #-224 @ 0xffffff20 │ │ │ │ - subseq r4, r3, r4, lsr #29 │ │ │ │ - subeq r9, sp, ip, lsl #7 │ │ │ │ - subeq r9, sp, r8, lsr #6 │ │ │ │ - subeq r9, sp, r0, lsr r3 │ │ │ │ + subeq r9, sp, r8, lsl #14 │ │ │ │ + @ instruction: 0x004d969c │ │ │ │ + ldrdeq r9, [sp], #-104 @ 0xffffff98 │ │ │ │ + subeq r9, sp, r0, ror #12 │ │ │ │ + subeq r9, sp, r4, lsr r4 │ │ │ │ + subeq r9, sp, r0, ror r5 │ │ │ │ + subeq r9, sp, ip, lsr r5 │ │ │ │ + subeq r9, sp, r4, asr r3 │ │ │ │ + subseq r4, r3, r0, asr #29 │ │ │ │ + ldrheq r4, [r3], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0x004d939c │ │ │ │ + subeq r9, sp, r8, lsr r3 │ │ │ │ + subeq r9, sp, r0, asr #6 │ │ │ │ │ │ │ │ 0035ada0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 35ae24 │ │ │ │ @@ -387500,15 +387500,15 @@ │ │ │ │ bne 35adf0 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 35ade0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 793018 │ │ │ │ + b 793028 │ │ │ │ rsbeq r0, fp, ip, lsr r6 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ │ │ │ │ 0035ae2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387552,24 +387552,24 @@ │ │ │ │ ldr r1, [pc, #524] @ 35b0e0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #492] @ 35b0e4 │ │ │ │ ldr r1, [pc, #492] @ 35b0e8 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 3527ac │ │ │ │ ldr r9, [r4, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ ldr r8, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ @@ -387606,15 +387606,15 @@ │ │ │ │ str r8, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ ldr r9, [pc, #296] @ 35b0f4 │ │ │ │ ldr r8, [pc, #296] @ 35b0f8 │ │ │ │ ldr sl, [pc, #296] @ 35b0fc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -387640,15 +387640,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #7 │ │ │ │ add r4, r4, #32 │ │ │ │ bne 35afe0 │ │ │ │ ldr r2, [pc, #160] @ 35b104 │ │ │ │ ldr r3, [pc, #104] @ 35b0d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -387675,28 +387675,28 @@ │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #4] │ │ │ │ bl 1e2fa4 <__snprintf_chk@plt> │ │ │ │ b 35aec4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, fp, r8, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq ip, r4, r8, asr #24 │ │ │ │ - subseq r2, pc, r4, asr #1 │ │ │ │ - subeq lr, sl, r0, lsl sp │ │ │ │ - subseq sl, r2, ip, lsl r8 │ │ │ │ - subeq r4, fp, r4, lsl r9 │ │ │ │ - subeq sp, ip, r0, ror pc │ │ │ │ - ldrsbeq r4, [r3], #-180 @ 0xffffff4c │ │ │ │ - subeq r9, sp, r4, ror r2 │ │ │ │ - ldrheq r4, [r3], #-176 @ 0xffffff50 │ │ │ │ - @ instruction: 0x004d9298 │ │ │ │ - subeq sl, ip, ip, lsr r7 │ │ │ │ - subeq r9, sp, r4, lsl r2 │ │ │ │ + subseq ip, r4, r8, asr ip │ │ │ │ + ldrsbeq r2, [pc], #-4 @ │ │ │ │ + subeq lr, sl, r0, lsr #26 │ │ │ │ + subseq sl, r2, ip, lsr #16 │ │ │ │ + subeq r4, fp, r4, lsr #18 │ │ │ │ + subeq sp, ip, r0, lsl #31 │ │ │ │ + subseq r4, r3, r4, ror #23 │ │ │ │ + subeq r9, sp, r4, lsl #5 │ │ │ │ + subseq r4, r3, r0, asr #23 │ │ │ │ + subeq r9, sp, r8, lsr #5 │ │ │ │ + subeq sl, ip, ip, asr #14 │ │ │ │ + subeq r9, sp, r4, lsr #4 │ │ │ │ @ instruction: 0x006b0390 │ │ │ │ - subeq r9, sp, r4, ror r1 │ │ │ │ + subeq r9, sp, r4, lsl #3 │ │ │ │ │ │ │ │ 0035b10c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1120] @ 35b584 │ │ │ │ @@ -387710,15 +387710,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ strb r5, [sp, #19] │ │ │ │ str r5, [sp, #32] │ │ │ │ @@ -387742,15 +387742,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 4a4508 │ │ │ │ ldr r2, [pc, #940] @ 35b59c │ │ │ │ ldr r3, [pc, #916] @ 35b588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -387766,114 +387766,114 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #876] @ 35b5a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b558c │ │ │ │ + bl 7b559c │ │ │ │ add r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r9, r0 │ │ │ │ bl 364950 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35b47c │ │ │ │ ldr r1, [pc, #840] @ 35b5a4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b5230 │ │ │ │ + bl 7b5240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35b550 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 352a64 │ │ │ │ ldr r1, [pc, #804] @ 35b5a8 │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strh r3, [sp, #42] @ 0x2a │ │ │ │ strh r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b56f8 │ │ │ │ + bl 7b5708 │ │ │ │ ldr r1, [pc, #776] @ 35b5ac │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ - bl 7b5230 │ │ │ │ + bl 7b5240 │ │ │ │ ldr r1, [pc, #748] @ 35b5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #4 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ - bl 7b5230 │ │ │ │ + bl 7b5240 │ │ │ │ ldr r1, [pc, #720] @ 35b5b4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #8 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #684] @ 35b5b8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #660] @ 35b5bc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #636] @ 35b5c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #612] @ 35b5c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #588] @ 35b5c8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #564] @ 35b5cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ ldr r1, [pc, #540] @ 35b5d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b55f8 │ │ │ │ + bl 7b5608 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 363b9c │ │ │ │ cmp r0, #0 │ │ │ │ blt 35b4ec │ │ │ │ @@ -387886,144 +387886,144 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #440] @ 35b5e0 │ │ │ │ ldr r1, [pc, #440] @ 35b5e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 3527ac │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [pc, #412] @ 35b5e8 │ │ │ │ ldr ip, [r2, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ asr r0, ip, #3 │ │ │ │ and r0, r0, #31 │ │ │ │ and ip, ip, #7 │ │ │ │ str r0, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f298c │ │ │ │ + bl 6f299c │ │ │ │ b 35b1dc │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bcc20 │ │ │ │ + bl 7bcc30 │ │ │ │ cmp r0, #0 │ │ │ │ blt 35b520 │ │ │ │ ldr r1, [pc, #332] @ 35b5ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7b56f8 │ │ │ │ + bl 7b5708 │ │ │ │ strb r0, [sp, #19] │ │ │ │ b 35b26c │ │ │ │ ldr r3, [pc, #300] @ 35b5f0 │ │ │ │ ldr r0, [pc, #300] @ 35b5f4 │ │ │ │ ldr r1, [pc, #300] @ 35b5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #187 @ 0xbb │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35b1dc │ │ │ │ ldr r3, [pc, #264] @ 35b5fc │ │ │ │ ldr ip, [pc, #264] @ 35b600 │ │ │ │ ldr r1, [pc, #264] @ 35b604 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 35b1dc │ │ │ │ ldr r3, [pc, #224] @ 35b608 │ │ │ │ ldr r0, [pc, #224] @ 35b60c │ │ │ │ ldr r1, [pc, #224] @ 35b610 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35b1dc │ │ │ │ ldr r3, [pc, #188] @ 35b614 │ │ │ │ ldr r0, [pc, #188] @ 35b618 │ │ │ │ ldr r1, [pc, #188] @ 35b61c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35b1dc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r6, sp, r8, lsr r9 │ │ │ │ - ldrsbeq r1, [pc], #-212 @ │ │ │ │ - subeq r9, sp, r4, lsl #2 │ │ │ │ - subeq r9, sp, r8, asr #1 │ │ │ │ + subeq r6, sp, r8, asr #18 │ │ │ │ + subseq r1, pc, r4, ror #27 │ │ │ │ + subeq r9, sp, r4, lsl r1 │ │ │ │ + ldrdeq r9, [sp], #-8 │ │ │ │ rsbeq r0, fp, r4, lsl #4 │ │ │ │ - subeq r6, ip, r8, ror #16 │ │ │ │ + subeq r6, ip, r8, ror r8 │ │ │ │ + strheq r9, [sp], #-8 │ │ │ │ + subeq r9, sp, r4, asr #1 │ │ │ │ + subeq r9, sp, r0, asr #1 │ │ │ │ subeq r9, sp, r8, lsr #1 │ │ │ │ - strheq r9, [sp], #-4 │ │ │ │ - strheq r9, [sp], #-0 │ │ │ │ - @ instruction: 0x004d9098 │ │ │ │ - subeq r9, sp, ip, rrx │ │ │ │ - subeq r9, sp, r0, asr r0 │ │ │ │ - subeq r9, sp, ip, lsr r0 │ │ │ │ - subeq r9, sp, r8, lsr #32 │ │ │ │ + subeq r9, sp, ip, ror r0 │ │ │ │ + subeq r9, sp, r0, rrx │ │ │ │ + subeq r9, sp, ip, asr #32 │ │ │ │ + subeq r9, sp, r8, lsr r0 │ │ │ │ + subeq r9, sp, r4 │ │ │ │ + subeq r9, sp, r8 │ │ │ │ strdeq r8, [sp], #-244 @ 0xffffff0c │ │ │ │ - strdeq r8, [sp], #-248 @ 0xffffff08 │ │ │ │ - subeq r8, sp, r4, ror #31 │ │ │ │ - ldrdeq r8, [sp], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0x005f1b9c │ │ │ │ - subeq lr, sl, r4, ror #15 │ │ │ │ - ldrsheq sl, [r2], #-32 @ 0xffffffe0 │ │ │ │ - subeq r4, fp, ip, ror #7 │ │ │ │ - subeq sp, ip, r8, asr #20 │ │ │ │ - subeq r8, sp, ip, asr pc │ │ │ │ - subeq r8, sp, r0, ror #28 │ │ │ │ - subseq r1, pc, r8, asr #21 │ │ │ │ - subeq r8, sp, r0, ror #27 │ │ │ │ - strheq r8, [sp], #-220 @ 0xffffff24 │ │ │ │ - @ instruction: 0x005f1a94 │ │ │ │ - @ instruction: 0x004d8e98 │ │ │ │ - subeq r8, sp, r8, lsl #27 │ │ │ │ - subseq r1, pc, r4, ror #20 │ │ │ │ - strheq r8, [sp], #-216 @ 0xffffff28 │ │ │ │ - subeq r8, sp, r8, asr sp │ │ │ │ - subseq r1, pc, r4, lsr sl @ │ │ │ │ - strheq r8, [sp], #-212 @ 0xffffff2c │ │ │ │ - subeq r8, sp, r8, lsr #26 │ │ │ │ + subeq r8, sp, r0, ror #31 │ │ │ │ + subseq r1, pc, ip, lsr #23 │ │ │ │ + strdeq lr, [sl], #-116 @ 0xffffff8c │ │ │ │ + subseq sl, r2, r0, lsl #6 │ │ │ │ + strdeq r4, [fp], #-60 @ 0xffffffc4 │ │ │ │ + subeq sp, ip, r8, asr sl │ │ │ │ + subeq r8, sp, ip, ror #30 │ │ │ │ + subeq r8, sp, r0, ror lr │ │ │ │ + ldrsbeq r1, [pc], #-168 @ │ │ │ │ + strdeq r8, [sp], #-208 @ 0xffffff30 │ │ │ │ + subeq r8, sp, ip, asr #27 │ │ │ │ + subseq r1, pc, r4, lsr #21 │ │ │ │ + subeq r8, sp, r8, lsr #29 │ │ │ │ + @ instruction: 0x004d8d98 │ │ │ │ + subseq r1, pc, r4, ror sl @ │ │ │ │ + subeq r8, sp, r8, asr #27 │ │ │ │ + subeq r8, sp, r8, ror #26 │ │ │ │ + subseq r1, pc, r4, asr #20 │ │ │ │ + subeq r8, sp, r4, asr #27 │ │ │ │ + subeq r8, sp, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1232] @ 35bb08 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -388330,20 +388330,20 @@ │ │ │ │ strb r4, [sl, #4] │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ ldrb r1, [r3, #25] │ │ │ │ bl 35b620 │ │ │ │ str r0, [sl, #8] │ │ │ │ b 35ba84 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subeq r7, sp, r4, lsl #11 │ │ │ │ - subeq lr, sp, r8, ror r0 │ │ │ │ + @ instruction: 0x004d7594 │ │ │ │ + subeq lr, sp, r8, lsl #1 │ │ │ │ @ instruction: 0x006afd94 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, sl, r4, ror #21 │ │ │ │ - subseq r4, r3, r4, lsr r2 │ │ │ │ + subseq r4, r3, r4, asr #4 │ │ │ │ │ │ │ │ 0035bb20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #252] @ 35bc34 │ │ │ │ @@ -388511,44 +388511,44 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 35be44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35bca8 │ │ │ │ ldr r0, [pc, #60] @ 35be48 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35bca4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006af794 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, sl, r4, ror r7 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq pc, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, sp, r0, ror #11 │ │ │ │ - subeq r8, sp, r0, lsl r6 │ │ │ │ + strdeq r8, [sp], #-80 @ 0xffffffb0 │ │ │ │ + subeq r8, sp, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #592] @ 35c0b4 │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ ldr sl, [r0, #100] @ 0x64 │ │ │ │ @@ -388666,33 +388666,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 35c0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35beec │ │ │ │ ldr r0, [pc, #96] @ 35c0d8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35beec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 35c0dc │ │ │ │ ldr r1, [pc, #64] @ 35c0e0 │ │ │ │ ldr r0, [pc, #64] @ 35c0e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -388703,19 +388703,19 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, sl, r4, asr #10 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strheq pc, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, r8, ror #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, sp, r8, lsl r4 │ │ │ │ - subeq r8, sp, r0, asr #8 │ │ │ │ - subseq r0, pc, r0, lsr #30 │ │ │ │ - strheq r8, [sp], #-52 @ 0xffffffcc │ │ │ │ + subeq r8, sp, r8, lsr #8 │ │ │ │ + subeq r8, sp, r0, asr r4 │ │ │ │ + subseq r0, pc, r0, lsr pc @ │ │ │ │ subeq r8, sp, r4, asr #7 │ │ │ │ + ldrdeq r8, [sp], #-52 @ 0xffffffcc │ │ │ │ │ │ │ │ 0035c0e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -388734,15 +388734,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ ldrh sl, [sp, #84] @ 0x54 │ │ │ │ ldrh r5, [sp, #88] @ 0x58 │ │ │ │ mov r9, r1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 582534 │ │ │ │ + bl 582544 │ │ │ │ ldr r7, [r6, #120] @ 0x78 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ cmp sl, #0 │ │ │ │ add r7, r5, r7 │ │ │ │ add r4, r4, r9 │ │ │ │ str r0, [sp, #16] │ │ │ │ beq 35c178 │ │ │ │ @@ -388827,15 +388827,15 @@ │ │ │ │ add r0, r4, #32 │ │ │ │ strh r3, [sp, #34] @ 0x22 │ │ │ │ bl 1e2020 │ │ │ │ ldr r1, [pc, #400] @ 35c444 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1834 │ │ │ │ cmp sl, fp │ │ │ │ str r0, [r6, #1460] @ 0x5b4 │ │ │ │ bne 35c324 │ │ │ │ b 35c3fc │ │ │ │ @@ -388864,34 +388864,34 @@ │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, r0, #1456 @ 0x5b0 │ │ │ │ str r6, [r0, #1464] @ 0x5b8 │ │ │ │ strh r5, [r2, #12] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ cmp r0, #0 │ │ │ │ bne 35c2dc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ cmp r5, #0 │ │ │ │ beq 35c3a8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r5, fp, #2 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r6, #1460] @ 0x5b4 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r0, r7 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c384 │ │ │ │ ldr r0, [r6, #1460] @ 0x5b4 │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #1460] @ 0x5b4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -388919,25 +388919,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35c3b8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, sl, r8, ror #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r3, asr r5 │ │ │ │ - @ instruction: 0x004d709c │ │ │ │ + subeq r7, sp, ip, lsr #1 │ │ │ │ rsbeq pc, sl, r0, lsr r0 @ │ │ │ │ - subseq r0, pc, ip, lsr #23 │ │ │ │ - subeq r8, sp, r4, ror #1 │ │ │ │ - subeq r8, sp, ip, lsr r0 │ │ │ │ + ldrheq r0, [pc], #-188 @ │ │ │ │ + strdeq r8, [sp], #-4 │ │ │ │ + subeq r8, sp, ip, asr #32 │ │ │ │ │ │ │ │ 0035c458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #212] @ 35c544 │ │ │ │ @@ -388980,17 +388980,17 @@ │ │ │ │ beq 35c52c │ │ │ │ lsl r7, r7, #2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r6, #1460] @ 0x5b4 │ │ │ │ ldr r5, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ cmp r7, r4 │ │ │ │ bne 35c508 │ │ │ │ ldr r0, [r6, #1460] @ 0x5b4 │ │ │ │ bl 1e154c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #1460] @ 0x5b4 │ │ │ │ b 35c498 │ │ │ │ @@ -389121,26 +389121,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq lr, sl, r8, lsl #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, sl, r8, asr #27 │ │ │ │ - subseq r0, pc, ip, lsl #18 │ │ │ │ - subeq r7, sp, r0, lsr #27 │ │ │ │ - subeq r7, sp, ip, asr #28 │ │ │ │ - subseq r0, pc, r8, ror #17 │ │ │ │ - subeq r7, sp, ip, ror sp │ │ │ │ + subseq r0, pc, ip, lsl r9 @ │ │ │ │ + strheq r7, [sp], #-208 @ 0xffffff30 │ │ │ │ + subeq r7, sp, ip, asr lr │ │ │ │ + ldrsheq r0, [pc], #-136 @ │ │ │ │ subeq r7, sp, ip, lsl #27 │ │ │ │ - subseq r0, pc, r4, asr #17 │ │ │ │ - subeq r7, sp, r8, asr sp │ │ │ │ - subeq r6, sp, r8, lsl #22 │ │ │ │ - subseq r0, pc, r0, lsr #17 │ │ │ │ - subeq r7, sp, r4, lsr sp │ │ │ │ - ldrdeq r6, [sp], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x004d7d9c │ │ │ │ + ldrsbeq r0, [pc], #-132 @ │ │ │ │ + subeq r7, sp, r8, ror #26 │ │ │ │ + subeq r6, sp, r8, lsl fp │ │ │ │ + ldrheq r0, [pc], #-128 @ │ │ │ │ + subeq r7, sp, r4, asr #26 │ │ │ │ + subeq r6, sp, r4, ror #21 │ │ │ │ │ │ │ │ 0035c774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #424] @ 35c934 │ │ │ │ @@ -389222,50 +389222,50 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 35c958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35c7e8 │ │ │ │ ldr r0, [pc, #72] @ 35c95c │ │ │ │ stmib sp, {r2, r3} │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35c7e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sl, r4, ror #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, sl, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, sl, r4, lsl #24 │ │ │ │ ldrdeq lr, [sl], #-176 @ 0xffffff50 @ │ │ │ │ andeq r1, r0, r4, lsr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r7, sp, r4, lsr #24 │ │ │ │ - subeq r7, sp, r4, asr ip │ │ │ │ + subeq r7, sp, r4, lsr ip │ │ │ │ + subeq r7, sp, r4, ror #24 │ │ │ │ │ │ │ │ 0035c960 : │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389439,17 +389439,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 35cc1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 35cc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r0, pc, r4, asr #7 │ │ │ │ - subeq r7, sp, r4, asr r8 │ │ │ │ - strheq r7, [sp], #-144 @ 0xffffff70 │ │ │ │ + ldrsbeq r0, [pc], #-52 @ │ │ │ │ + subeq r7, sp, r4, ror #16 │ │ │ │ + subeq r7, sp, r0, asr #19 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ │ │ │ │ 0035cc24 : │ │ │ │ ldr r0, [r0, #1464] @ 0x5b8 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0035cc2c : │ │ │ │ @@ -389518,17 +389518,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strheq lr, [sl], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, sl, ip, asr r7 │ │ │ │ - subseq r0, pc, r4, lsr #5 │ │ │ │ - subeq r7, sp, r4, lsr r7 │ │ │ │ - subeq r7, sp, r0, lsr #17 │ │ │ │ + ldrheq r0, [pc], #-36 @ │ │ │ │ + subeq r7, sp, r4, asr #14 │ │ │ │ + strheq r7, [sp], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ │ │ │ │ 0035cd50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -389672,15 +389672,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r2, r2, #9 │ │ │ │ lsl r2, r2, #2 │ │ │ │ - bl 5d47a0 │ │ │ │ + bl 5d47b0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -389691,15 +389691,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r5], #-1472 @ 0xfffffa40 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r2, r2, #9 │ │ │ │ lsl r2, r2, #2 │ │ │ │ - bl 5d5048 │ │ │ │ + bl 5d5058 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r3, #9 │ │ │ │ cmp r0, r3, lsl #2 │ │ │ │ bne 35d030 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -389803,45 +389803,45 @@ │ │ │ │ ldr r5, [r0, ip, lsl #2] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ subs r0, r5, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ beq 35d1f4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 2a395c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #84] @ 35d22c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 29338c │ │ │ │ mov r0, r5 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ bge 35d188 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq ip, sl, r4, ror sl │ │ │ │ - subseq r8, r2, r0, lsl #11 │ │ │ │ - ldrheq pc, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + subeq ip, sl, r4, lsl #21 │ │ │ │ + @ instruction: 0x00528590 │ │ │ │ + subseq pc, lr, ip, asr #29 │ │ │ │ rsbeq lr, sl, r0, ror r2 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [r0, #1472] @ 0x5c0 │ │ │ │ @@ -390113,27 +390113,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [r7, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ lsl r0, r4, #3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r0, r0, #26 │ │ │ │ ldr r0, [ip, r0, lsl #2] │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35d878 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r9, #2 │ │ │ │ beq 35d97c │ │ │ │ cmp r9, #3 │ │ │ │ beq 35d96c │ │ │ │ @@ -390214,15 +390214,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -390236,15 +390236,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 35da14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35d514 │ │ │ │ ldr r3, [pc, #408] @ 35da18 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35d6c4 │ │ │ │ ldr r8, [pc, #400] @ 35da1c │ │ │ │ add r8, pc, r8 │ │ │ │ b 35d79c │ │ │ │ @@ -390322,54 +390322,54 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #20] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 35d514 │ │ │ │ strdeq sp, [sl], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq sp, [sl], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sp, sl, ip, lsr lr │ │ │ │ andeq r3, r0, r8, lsr #17 │ │ │ │ - ldrsbeq pc, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - subeq ip, sl, r0, lsl #11 │ │ │ │ - subseq r8, r2, ip, lsl #1 │ │ │ │ - subseq r9, r1, r4, ror #20 │ │ │ │ - subseq r9, r1, ip, lsr sl │ │ │ │ - subseq r9, r1, r8, lsl sl │ │ │ │ - ldrsheq r9, [r1], #-148 @ 0xffffff6c │ │ │ │ - ldrsbeq r9, [r1], #-144 @ 0xffffff70 │ │ │ │ - subseq r9, r1, ip, lsr #19 │ │ │ │ - andeq r3, r0, r4, lsl #23 │ │ │ │ - andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r6, sp, ip, lsl #27 │ │ │ │ - subeq r6, sp, ip, asr sp │ │ │ │ - subeq r6, sp, r4, ror #26 │ │ │ │ - subeq r3, fp, r4, asr sp │ │ │ │ - ldrsbeq r6, [r6], #-148 @ 0xffffff6c │ │ │ │ - subeq r6, sp, r0, asr #26 │ │ │ │ - subeq r3, fp, ip, lsr #26 │ │ │ │ - subseq r6, r6, r8, lsr #19 │ │ │ │ - ldrsbeq sl, [r2], #-208 @ 0xffffff30 │ │ │ │ - subeq sl, pc, r8, ror #4 │ │ │ │ - subeq r6, sp, r8, ror #25 │ │ │ │ - subseq sl, r2, r0, lsr #27 │ │ │ │ - subeq sl, pc, ip, lsr r2 @ │ │ │ │ - subeq r6, sp, r0, asr #25 │ │ │ │ - subseq sl, r2, ip, ror sp │ │ │ │ - subeq sl, pc, r4, lsl r2 @ │ │ │ │ - @ instruction: 0x004d6c94 │ │ │ │ - subseq sl, r2, ip, asr #26 │ │ │ │ - subeq sl, pc, r4, ror #3 │ │ │ │ - subeq r6, sp, r4, ror #24 │ │ │ │ - @ instruction: 0x004d6c90 │ │ │ │ + subseq pc, lr, r4, ror #19 │ │ │ │ + @ instruction: 0x004ac590 │ │ │ │ + @ instruction: 0x0052809c │ │ │ │ + subseq r9, r1, r4, ror sl │ │ │ │ + subseq r9, r1, ip, asr #20 │ │ │ │ + subseq r9, r1, r8, lsr #20 │ │ │ │ + subseq r9, r1, r4, lsl #20 │ │ │ │ + subseq r9, r1, r0, ror #19 │ │ │ │ + ldrheq r9, [r1], #-156 @ 0xffffff64 │ │ │ │ + andeq r3, r0, r4, lsl #23 │ │ │ │ + andeq r2, r0, r8, lsl #26 │ │ │ │ + @ instruction: 0x004d6d9c │ │ │ │ + subeq r6, sp, ip, ror #26 │ │ │ │ + subeq r6, sp, r4, ror sp │ │ │ │ + subeq r3, fp, r4, ror #26 │ │ │ │ + subseq r6, r6, r4, ror #19 │ │ │ │ + subeq r6, sp, r0, asr sp │ │ │ │ + subeq r3, fp, ip, lsr sp │ │ │ │ + ldrheq r6, [r6], #-152 @ 0xffffff68 │ │ │ │ + subseq sl, r2, r0, ror #27 │ │ │ │ + subeq sl, pc, r8, ror r2 @ │ │ │ │ + strdeq r6, [sp], #-200 @ 0xffffff38 │ │ │ │ + ldrheq sl, [r2], #-208 @ 0xffffff30 │ │ │ │ + subeq sl, pc, ip, asr #4 │ │ │ │ + ldrdeq r6, [sp], #-192 @ 0xffffff40 │ │ │ │ + subseq sl, r2, ip, lsl #27 │ │ │ │ + subeq sl, pc, r4, lsr #4 │ │ │ │ + subeq r6, sp, r4, lsr #25 │ │ │ │ + subseq sl, r2, ip, asr sp │ │ │ │ + strdeq sl, [pc], #-20 @ │ │ │ │ + subeq r6, sp, r4, ror ip │ │ │ │ + subeq r6, sp, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #1120] @ 35dee0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1116] @ 35dee4 │ │ │ │ @@ -390652,17 +390652,17 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #456 @ 0x1c8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sp, sl, r0, ror r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, sl, r4, lsl #17 │ │ │ │ @ instruction: 0x006ad79c │ │ │ │ - subseq pc, lr, ip, ror #2 │ │ │ │ - subeq r6, sp, ip, asr #15 │ │ │ │ - strdeq r5, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subseq pc, lr, ip, ror r1 @ │ │ │ │ + ldrdeq r6, [sp], #-124 @ 0xffffff84 │ │ │ │ + subeq r5, sp, r8, lsl #4 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ ldrd r2, [sp] │ │ │ │ str ip, [sp] │ │ │ │ b 35da68 │ │ │ │ │ │ │ │ 0035df10 : │ │ │ │ @@ -390843,23 +390843,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ ldr r7, [r0, #1472] @ 0x5c0 │ │ │ │ mov r6, r0 │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr ip, [r0, #120] @ 0x78 │ │ │ │ asr ip, ip, #3 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp ip, #0 │ │ │ │ beq 35e304 │ │ │ │ sub r5, ip, #1 │ │ │ │ @@ -390931,15 +390931,15 @@ │ │ │ │ add r3, r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #180] @ 35e3e8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #164] @ 35e3ec │ │ │ │ ldr r3, [pc, #120] @ 35e3c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -390966,28 +390966,28 @@ │ │ │ │ ldrb r3, [r2, r4] │ │ │ │ orr r3, r3, #13 │ │ │ │ strb r3, [r2, r4] │ │ │ │ b 35e268 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, sl, ip, asr r2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, lr, ip, lsl #29 │ │ │ │ - subeq r7, fp, r4, lsl #15 │ │ │ │ - subeq r1, fp, r4, lsl #13 │ │ │ │ + @ instruction: 0x005eee9c │ │ │ │ + @ instruction: 0x004b7794 │ │ │ │ + @ instruction: 0x004b1694 │ │ │ │ rsbeq sp, sl, r0, ror r1 │ │ │ │ rsbeq sp, sl, r8, lsr #2 │ │ │ │ - subseq lr, lr, r8, lsl sp │ │ │ │ - @ instruction: 0x004d6390 │ │ │ │ - subeq r6, sp, r8, ror #6 │ │ │ │ + subseq lr, lr, r8, lsr #26 │ │ │ │ + subeq r6, sp, r0, lsr #7 │ │ │ │ + subeq r6, sp, r8, ror r3 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ rsbeq sp, sl, ip, lsr #1 │ │ │ │ │ │ │ │ 0035e3f0 : │ │ │ │ mov r0, r1 │ │ │ │ - b 5824b0 │ │ │ │ + b 5824c0 │ │ │ │ │ │ │ │ 0035e3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -391007,23 +391007,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, fp │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r0, #1472] @ 0x5c0 │ │ │ │ mov r4, r0 │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ asr r1, r1, #3 │ │ │ │ and r1, r1, #31 │ │ │ │ cmp r1, #0 │ │ │ │ beq 35e554 │ │ │ │ sub r9, r1, #1 │ │ │ │ @@ -391083,15 +391083,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #32 │ │ │ │ ldr r2, [pc, #232] @ 35e66c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #216] @ 35e670 │ │ │ │ ldr r3, [pc, #176] @ 35e64c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391109,15 +391109,15 @@ │ │ │ │ ldr r1, [pc, #152] @ 35e678 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #148] @ 35e67c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 35e590 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 35d140 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r2, #1 │ │ │ │ @@ -391132,25 +391132,25 @@ │ │ │ │ ldrb r3, [r2, r8] │ │ │ │ orr r3, r3, #9 │ │ │ │ strb r3, [r2, r8] │ │ │ │ b 35e50c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [sl], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, lr, ip, lsl #24 │ │ │ │ - subeq r7, fp, r4, lsl #10 │ │ │ │ - subeq r1, fp, r4, lsl #8 │ │ │ │ + subseq lr, lr, ip, lsl ip │ │ │ │ + subeq r7, fp, r4, lsl r5 │ │ │ │ + subeq r1, fp, r4, lsl r4 │ │ │ │ rsbeq ip, sl, ip, asr #29 │ │ │ │ - subseq lr, lr, ip, asr #21 │ │ │ │ - subeq r6, sp, ip, lsr r1 │ │ │ │ - subeq r6, sp, r4, lsl r1 │ │ │ │ + ldrsbeq lr, [lr], #-172 @ 0xffffff54 │ │ │ │ + subeq r6, sp, ip, asr #2 │ │ │ │ + subeq r6, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ rsbeq ip, sl, ip, asr lr │ │ │ │ - subeq r6, sp, r8, lsr #2 │ │ │ │ - strheq r6, [sp], #-4 │ │ │ │ + subeq r6, sp, r8, lsr r1 │ │ │ │ + subeq r6, sp, r4, asr #1 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ │ │ │ │ 0035e680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -391279,36 +391279,36 @@ │ │ │ │ ldr r3, [pc, #220] @ 35e95c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r1, [r5, #1472] @ 0x5c0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ bl 35d04c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ ldr ip, [pc, #160] @ 35e960 │ │ │ │ ldr r2, [pc, #160] @ 35e964 │ │ │ │ ldr r1, [pc, #160] @ 35e968 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ ldr r3, [pc, #152] @ 35e96c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 57e8f8 │ │ │ │ + bl 57e908 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ ldr r2, [pc, #108] @ 35e970 │ │ │ │ ldr r3, [pc, #76] @ 35e954 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -391329,18 +391329,18 @@ │ │ │ │ ldr r0, [r5, #1472] @ 0x5c0 │ │ │ │ bl 1e154c │ │ │ │ b 35e8fc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, sl, r4, asr sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, r7, r4, ror sl │ │ │ │ - subeq r5, sp, r0, asr #29 │ │ │ │ - subseq lr, lr, r0, ror r7 │ │ │ │ - subeq fp, sl, r4, lsl r3 │ │ │ │ - subeq r6, lr, r0, lsr r2 │ │ │ │ + ldrdeq r5, [sp], #-224 @ 0xffffff20 │ │ │ │ + subseq lr, lr, r0, lsl #15 │ │ │ │ + subeq fp, sl, r4, lsr #6 │ │ │ │ + subeq r6, lr, r0, asr #4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ strdeq ip, [sl], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 0035e974 : │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -391348,29 +391348,29 @@ │ │ │ │ ldr r2, [r0, #872] @ 0x368 │ │ │ │ ldr ip, [r0, #1472] @ 0x5c0 │ │ │ │ mov r3, r0 │ │ │ │ bic r2, r2, #32 │ │ │ │ mov r0, r1 │ │ │ │ str r2, [r3, #872] @ 0x368 │ │ │ │ add r1, ip, #24 │ │ │ │ - b 543990 │ │ │ │ + b 5439a0 │ │ │ │ │ │ │ │ 0035e99c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #1472] @ 0x5c0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1e154c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -391533,20 +391533,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 35ec78 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r0, #21 │ │ │ │ b 35ec28 │ │ │ │ - subeq r5, sp, r4, lsl fp │ │ │ │ - subseq lr, lr, ip, lsr r4 │ │ │ │ - strdeq r5, [sp], #-164 @ 0xffffff5c │ │ │ │ + subeq r5, sp, r4, lsr #22 │ │ │ │ + subseq lr, lr, ip, asr #8 │ │ │ │ + subeq r5, sp, r4, lsl #22 │ │ │ │ │ │ │ │ 0035ec7c : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #872] @ 0x368 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -391783,21 +391783,21 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq ip, sl, r8, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbeq ip, sl, r0, ror #8 │ │ │ │ - subseq lr, lr, r4, lsr #1 │ │ │ │ - subeq r5, sp, r0, asr #15 │ │ │ │ - subeq r5, sp, ip, asr #15 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - subseq lr, lr, r8, lsl #1 │ │ │ │ - subeq r5, sp, r4, lsr #15 │ │ │ │ + ldrheq lr, [lr], #-4 │ │ │ │ ldrdeq r5, [sp], #-112 @ 0xffffff90 │ │ │ │ + ldrdeq r5, [sp], #-124 @ 0xffffff84 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + @ instruction: 0x005ee098 │ │ │ │ + strheq r5, [sp], #-116 @ 0xffffff8c │ │ │ │ + subeq r5, sp, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ 35f174 │ │ │ │ ldrb ip, [r0, #1432] @ 0x598 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ @@ -391814,15 +391814,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a28 │ │ │ │ add r6, sp, #8 │ │ │ │ add r1, r5, #20 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2020 │ │ │ │ @@ -391859,19 +391859,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq lr, lr, ip, lsl r0 │ │ │ │ + subseq lr, lr, ip, lsr #32 │ │ │ │ rsbeq ip, sl, r4, ror #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r3, [sp], #-240 @ 0xffffff10 │ │ │ │ - subeq ip, fp, r4, lsr r2 │ │ │ │ + subeq r3, sp, r0, asr #31 │ │ │ │ + subeq ip, fp, r4, asr #4 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ strheq ip, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #188] @ 35f264 │ │ │ │ @@ -391884,15 +391884,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 2a395c │ │ │ │ ldrb r3, [r5, #96] @ 0x60 │ │ │ │ ldr r9, [pc, #132] @ 35f270 │ │ │ │ cmp r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 35f21c │ │ │ │ mov r3, #0 │ │ │ │ @@ -391907,29 +391907,29 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #52] @ 35f274 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 29338c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 588c3c │ │ │ │ - ldrsheq sp, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq sl, sl, ip, lsr #20 │ │ │ │ - subseq r6, r2, r8, lsr r5 │ │ │ │ + b 588c4c │ │ │ │ + subseq sp, lr, r4, lsl #30 │ │ │ │ + subeq sl, sl, ip, lsr sl │ │ │ │ + subseq r6, r2, r8, asr #10 │ │ │ │ rsbeq ip, sl, r8, lsl #4 │ │ │ │ andeq r4, r0, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #404] @ 35f424 │ │ │ │ @@ -392129,15 +392129,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a28 │ │ │ │ ldrb r3, [r5, #1432] @ 0x598 │ │ │ │ ldr r4, [r5, #100] @ 0x64 │ │ │ │ add r6, sp, #8 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r4, #12 │ │ │ │ @@ -392204,19 +392204,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq sp, lr, r4, lsr fp │ │ │ │ + subseq sp, lr, r4, asr #22 │ │ │ │ rsbeq fp, sl, r4, ror lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r3, sp, ip, asr #21 │ │ │ │ - subeq fp, fp, r0, asr sp │ │ │ │ + ldrdeq r3, [sp], #-172 @ 0xffffff54 │ │ │ │ + subeq fp, fp, r0, ror #26 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ rsbeq fp, sl, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -392403,15 +392403,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #1432] @ 0x598 │ │ │ │ ldr r9, [r4, #100] @ 0x64 │ │ │ │ bl 35ed88 │ │ │ │ ldr r1, [pc, #404] @ 35fb74 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589074 │ │ │ │ + bl 589084 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r8, r8, r3 │ │ │ │ subs r6, r0, #0 │ │ │ │ addeq r7, sp, #8 │ │ │ │ beq 35fa88 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -392503,19 +392503,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, ip, ror sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r2, sp, r4, asr #25 │ │ │ │ + ldrdeq r2, [sp], #-196 @ 0xffffff3c │ │ │ │ rsbeq fp, sl, ip, lsl r9 │ │ │ │ - subseq sp, lr, ip, asr #10 │ │ │ │ - subeq r4, sp, r8, ror #24 │ │ │ │ - strheq r4, [sp], #-200 @ 0xffffff38 │ │ │ │ + subseq sp, lr, ip, asr r5 │ │ │ │ + subeq r4, sp, r8, ror ip │ │ │ │ + subeq r4, sp, r8, asr #25 │ │ │ │ │ │ │ │ 0035fb88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -392562,32 +392562,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ b 35fc10 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 35fc94 │ │ │ │ ldr r1, [pc, #40] @ 35fc98 │ │ │ │ ldr r0, [pc, #40] @ 35fc9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35fca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, ip, asr #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq fp, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - subseq sp, lr, r0, lsr r4 │ │ │ │ - subeq r4, sp, r8, asr #22 │ │ │ │ - @ instruction: 0x004d4b98 │ │ │ │ + subseq sp, lr, r0, asr #8 │ │ │ │ + subeq r4, sp, r8, asr fp │ │ │ │ + subeq r4, sp, r8, lsr #23 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ │ │ │ │ 0035fca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -392613,23 +392613,23 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ - bl 582534 │ │ │ │ + bl 582544 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 352308 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fdb4 │ │ │ │ mov r2, #0 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -392656,37 +392656,37 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 35fd4c │ │ │ │ mov r2, #9 │ │ │ │ b 35fd50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cbfe0 │ │ │ │ + bl 7cbff0 │ │ │ │ b 35fd70 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, sl, r8, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sp, lr, ip, asr #7 │ │ │ │ - strdeq r9, [sl], #-224 @ 0xffffff20 │ │ │ │ - ldrsheq r5, [r2], #-156 @ 0xffffff64 │ │ │ │ - strdeq pc, [sl], #-172 @ 0xffffff54 │ │ │ │ - subeq r9, ip, r4, asr r1 │ │ │ │ + ldrsbeq sp, [lr], #-60 @ 0xffffffc4 │ │ │ │ + subeq r9, sl, r0, lsl #30 │ │ │ │ + subseq r5, r2, ip, lsl #20 │ │ │ │ + subeq pc, sl, ip, lsl #22 │ │ │ │ + subeq r9, ip, r4, ror #2 │ │ │ │ rsbeq fp, sl, ip, ror r6 │ │ │ │ │ │ │ │ 0035fe28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -392703,23 +392703,23 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r6, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ - bl 582534 │ │ │ │ + bl 582544 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 352308 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fec8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -392727,31 +392727,31 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 35fb88 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 35feac │ │ │ │ mov r2, #9 │ │ │ │ b 35feb0 │ │ │ │ - subseq sp, lr, ip, asr r2 │ │ │ │ - subeq r9, sl, ip, lsl #27 │ │ │ │ - @ instruction: 0x00525898 │ │ │ │ - @ instruction: 0x004af99c │ │ │ │ - strdeq r8, [ip], #-244 @ 0xffffff0c │ │ │ │ + subseq sp, lr, ip, ror #4 │ │ │ │ + @ instruction: 0x004a9d9c │ │ │ │ + subseq r5, r2, r8, lsr #17 │ │ │ │ + subeq pc, sl, ip, lsr #19 │ │ │ │ + subeq r9, ip, r4 │ │ │ │ │ │ │ │ 0035ff20 : │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, #16 │ │ │ │ b 356244 │ │ │ │ │ │ │ │ 0035ff2c : │ │ │ │ @@ -392809,17 +392809,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, r4, lsr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, sl, r0, ror #8 │ │ │ │ - ldrheq sp, [lr], #-8 │ │ │ │ - ldrdeq r4, [sp], #-112 @ 0xffffff90 │ │ │ │ - subeq r4, sp, r4, lsr r8 │ │ │ │ + subseq sp, lr, r8, asr #1 │ │ │ │ + subeq r4, sp, r0, ror #15 │ │ │ │ + subeq r4, sp, r4, asr #16 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ │ │ │ │ 0036001c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -392867,17 +392867,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, r0, asr #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, sl, ip, ror r3 │ │ │ │ - ldrsbeq ip, [lr], #-248 @ 0xffffff08 │ │ │ │ - strdeq r4, [sp], #-96 @ 0xffffffa0 │ │ │ │ - subeq r4, sp, r4, asr r7 │ │ │ │ + subseq ip, lr, r8, ror #31 │ │ │ │ + subeq r4, sp, r0, lsl #14 │ │ │ │ + subeq r4, sp, r4, ror #14 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ │ │ │ │ 003600fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -392935,17 +392935,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrdeq fp, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, sl, r0, ror r2 │ │ │ │ - ldrsbeq ip, [lr], #-224 @ 0xffffff20 │ │ │ │ - subeq r4, sp, r8, ror #11 │ │ │ │ - subeq r9, ip, r0, ror #23 │ │ │ │ + subseq ip, lr, r0, ror #29 │ │ │ │ + strdeq r4, [sp], #-88 @ 0xffffffa8 │ │ │ │ + strdeq r9, [ip], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ │ │ │ │ 00360204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -393295,15 +393295,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r8, sp, #10 │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -393321,15 +393321,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ add r3, r3, #26 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2020 │ │ │ │ @@ -393358,52 +393358,52 @@ │ │ │ │ mov lr, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #204 @ 0xcc │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ b 3607f0 │ │ │ │ add r1, r9, #40 @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #112] @ 3608e0 │ │ │ │ ldr r1, [pc, #112] @ 3608e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [pc, #92] @ 3608e8 │ │ │ │ ldr r1, [pc, #92] @ 3608ec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #88] @ 3608f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #176 @ 0xb0 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 3607f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq ip, lr, ip, lsl #19 │ │ │ │ + @ instruction: 0x005ec99c │ │ │ │ rsbeq sl, sl, r8, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, sl, r8, ror #1 │ │ │ │ - subeq r5, fp, r8, ror #3 │ │ │ │ - ldrsheq ip, [lr], #-136 @ 0xffffff78 │ │ │ │ - subeq r5, fp, r4, lsl #3 │ │ │ │ - subeq pc, sl, r4, lsl #1 │ │ │ │ + strdeq pc, [sl], #-8 │ │ │ │ + strdeq r5, [fp], #-24 @ 0xffffffe8 │ │ │ │ + subseq ip, lr, r8, lsl #18 │ │ │ │ + @ instruction: 0x004b5194 │ │ │ │ + @ instruction: 0x004af094 │ │ │ │ strdeq sl, [sl], #-188 @ 0xffffff44 @ │ │ │ │ - subeq r4, sp, r0, lsr r0 │ │ │ │ - subeq r3, sp, r0, lsl #31 │ │ │ │ - subeq r9, sl, r4, ror r3 │ │ │ │ - subseq r4, r2, r8, ror lr │ │ │ │ - subeq r3, sp, r4, lsr #31 │ │ │ │ - subeq r3, sp, ip, lsr #30 │ │ │ │ + subeq r4, sp, r0, asr #32 │ │ │ │ + @ instruction: 0x004d3f90 │ │ │ │ + subeq r9, sl, r4, lsl #7 │ │ │ │ + subseq r4, r2, r8, lsl #29 │ │ │ │ + strheq r3, [sp], #-244 @ 0xffffff0c │ │ │ │ + subeq r3, sp, ip, lsr pc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ │ │ │ 003608f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -393423,26 +393423,26 @@ │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #8 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r7, r0 │ │ │ │ add r8, r8, r3 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r8, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2020 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ @@ -393552,26 +393552,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 360aac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x005ec790 │ │ │ │ + subseq ip, lr, r0, lsr #15 │ │ │ │ ldrdeq sl, [sl], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r5, fp, r4 │ │ │ │ - subeq lr, sl, r4, lsl #30 │ │ │ │ + subeq r5, fp, r4, lsl r0 │ │ │ │ + subeq lr, sl, r4, lsl pc │ │ │ │ rsbeq sl, sl, r4, asr #20 │ │ │ │ rsbeq sl, sl, r4, ror #18 │ │ │ │ strheq sl, [sl], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00360b78 : │ │ │ │ mov r0, r1 │ │ │ │ - b 5824b0 │ │ │ │ + b 5824c0 │ │ │ │ │ │ │ │ 00360b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -393595,43 +393595,43 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r9, [pc, #700] @ 360ebc │ │ │ │ ldr r3, [pc, #700] @ 360ec0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r7, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #656] @ 360ec4 │ │ │ │ ldr r1, [pc, #656] @ 360ec8 │ │ │ │ add ip, r7, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sl, sp, #38 @ 0x26 │ │ │ │ mov r2, #2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrb r5, [r0, #1432] @ 0x598 │ │ │ │ mov r4, r0 │ │ │ │ add fp, r3, r5 │ │ │ │ add r1, fp, #20 │ │ │ │ @@ -393660,18 +393660,18 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 360d4c │ │ │ │ and r7, fp, #768 @ 0x300 │ │ │ │ cmp r7, #512 @ 0x200 │ │ │ │ beq 360e34 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #29] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #452] @ 360ecc │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r3, [pc, #448] @ 360ed0 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adc r1, r1, #0 │ │ │ │ strd r0, [r6, #32] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -393682,15 +393682,15 @@ │ │ │ │ ands r7, r7, fp, lsr #10 │ │ │ │ bne 360e64 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f43c │ │ │ │ b 360d54 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #376] @ 360ed4 │ │ │ │ ldr r3, [pc, #336] @ 360eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393709,35 +393709,35 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r7, #204 @ 0xcc │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq 360ce4 │ │ │ │ b 360d4c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [pc, #240] @ 360ee0 │ │ │ │ ldr r1, [pc, #240] @ 360ee4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #236] @ 360ee8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #232 @ 0xe8 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 360d54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne 360d28 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ @@ -393749,15 +393749,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 360ef8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 360d54 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f554 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f278 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #2 │ │ │ │ @@ -393769,33 +393769,33 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ strh r3, [sp, #38] @ 0x26 │ │ │ │ bl 1e2020 │ │ │ │ b 360d54 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, sl, r8, asr #16 │ │ │ │ - subseq ip, lr, r4, ror #9 │ │ │ │ + ldrsheq ip, [lr], #-68 @ 0xffffffbc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, fp, r4, ror sp │ │ │ │ - subeq lr, sl, r4, ror ip │ │ │ │ - subeq r8, sl, r4, ror #31 │ │ │ │ - ldrsheq r4, [r2], #-160 @ 0xffffff60 │ │ │ │ - ldrdeq lr, [sl], #-184 @ 0xffffff48 │ │ │ │ - subeq r8, ip, r4, lsr r2 │ │ │ │ + subeq r4, fp, r4, lsl #27 │ │ │ │ + subeq lr, sl, r4, lsl #25 │ │ │ │ + strdeq r8, [sl], #-244 @ 0xffffff0c │ │ │ │ + subseq r4, r2, r0, lsl #22 │ │ │ │ + subeq lr, sl, r8, ror #23 │ │ │ │ + subeq r8, ip, r4, asr #4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ @ instruction: 0x006aa698 │ │ │ │ - subeq r3, sp, ip, asr #21 │ │ │ │ - subeq r3, sp, r8, lsl sl │ │ │ │ - @ instruction: 0x004d3a9c │ │ │ │ - subeq r3, sp, r8, asr #19 │ │ │ │ + ldrdeq r3, [sp], #-172 @ 0xffffff54 │ │ │ │ + subeq r3, sp, r8, lsr #20 │ │ │ │ + subeq r3, sp, ip, lsr #21 │ │ │ │ + ldrdeq r3, [sp], #-152 @ 0xffffff68 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - subseq ip, lr, ip, asr r2 │ │ │ │ - subeq r3, sp, r4, asr #17 │ │ │ │ - subeq r3, sp, r0, ror r9 │ │ │ │ + subseq ip, lr, ip, ror #4 │ │ │ │ + ldrdeq r3, [sp], #-132 @ 0xffffff7c │ │ │ │ + subeq r3, sp, r0, lsl #19 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ │ │ │ │ 00360efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -393970,48 +393970,48 @@ │ │ │ │ add r0, r4, #28 │ │ │ │ strb ip, [r5, #1433] @ 0x599 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a28 │ │ │ │ ldr r2, [pc, #320] @ 361318 │ │ │ │ ldr r1, [pc, #320] @ 36131c │ │ │ │ add r4, r4, #264 @ 0x108 │ │ │ │ ldr r3, [pc, #316] @ 361320 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #300] @ 361324 │ │ │ │ ldr r3, [pc, #268] @ 361308 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 361300 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 57e8f8 │ │ │ │ + b 57e908 │ │ │ │ ldr r3, [pc, #252] @ 361328 │ │ │ │ ldr r2, [pc, #252] @ 36132c │ │ │ │ ldr r1, [pc, #252] @ 361330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 361014 │ │ │ │ b 361048 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r1, r8 │ │ │ │ @@ -394051,24 +394051,24 @@ │ │ │ │ mov r1, r4 │ │ │ │ strh r3, [sp, #8] │ │ │ │ bl 1e2020 │ │ │ │ b 361058 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, sl, ip, asr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq fp, lr, ip, lsl #30 │ │ │ │ - subeq r1, sp, r8, lsr #29 │ │ │ │ - subeq sl, fp, r8, lsr #2 │ │ │ │ - subeq r8, sl, r4, lsl #20 │ │ │ │ - subeq r3, lr, r0, lsr #18 │ │ │ │ + subseq fp, lr, ip, lsl pc │ │ │ │ + strheq r1, [sp], #-232 @ 0xffffff18 │ │ │ │ + subeq sl, fp, r8, lsr r1 │ │ │ │ + subeq r8, sl, r4, lsl sl │ │ │ │ + subeq r3, lr, r0, lsr r9 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ strdeq sl, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq fp, lr, r0, ror lr │ │ │ │ - subeq r8, sl, r8, lsr #19 │ │ │ │ - ldrheq r4, [r2], #-64 @ 0xffffffc0 │ │ │ │ + subseq fp, lr, r0, lsl #29 │ │ │ │ + strheq r8, [sl], #-152 @ 0xffffff68 │ │ │ │ + subseq r4, r2, r0, asr #9 │ │ │ │ │ │ │ │ 00361334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ @@ -394145,15 +394145,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a28 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3614f0 │ │ │ │ @@ -394207,24 +394207,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006aa09c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xfffff406 │ │ │ │ rsbeq r9, sl, ip, asr #31 │ │ │ │ - subseq fp, lr, r0, asr #24 │ │ │ │ - strdeq r1, [sp], #-180 @ 0xffffff4c │ │ │ │ - subeq r9, fp, r8, ror lr │ │ │ │ - subseq fp, lr, r8, ror fp │ │ │ │ - @ instruction: 0x004d3290 │ │ │ │ - @ instruction: 0x004d3390 │ │ │ │ + subseq fp, lr, r0, asr ip │ │ │ │ + subeq r1, sp, r4, lsl #24 │ │ │ │ + subeq r9, fp, r8, lsl #29 │ │ │ │ + subseq fp, lr, r8, lsl #23 │ │ │ │ + subeq r3, sp, r0, lsr #5 │ │ │ │ + subeq r3, sp, r0, lsr #7 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - subseq fp, lr, r4, asr fp │ │ │ │ - subeq r3, sp, ip, ror #4 │ │ │ │ - ldrdeq r3, [sp], #-32 @ 0xffffffe0 │ │ │ │ + subseq fp, lr, r4, ror #22 │ │ │ │ + subeq r3, sp, ip, ror r2 │ │ │ │ + subeq r3, sp, r0, ror #5 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ │ │ │ │ 003615a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -394480,25 +394480,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #916] @ 361d48 │ │ │ │ ldr r1, [pc, #916] @ 361d4c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ bl 3527ac │ │ │ │ ldr r2, [pc, #864] @ 361d50 │ │ │ │ mov r3, r9 │ │ │ │ @@ -394507,15 +394507,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3556cc │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 361c2c │ │ │ │ ldr r3, [r0, #24] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ and sl, sl, #64 @ 0x40 │ │ │ │ subs r1, sl, #0 │ │ │ │ beq 361b0c │ │ │ │ @@ -394602,15 +394602,15 @@ │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -394621,15 +394621,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 361d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 361820 │ │ │ │ ldr r8, [pc, #404] @ 361d80 │ │ │ │ add r8, pc, r8 │ │ │ │ b 361ae8 │ │ │ │ cmp r2, #512 @ 0x200 │ │ │ │ beq 361cc8 │ │ │ │ cmp r2, #768 @ 0x300 │ │ │ │ @@ -394700,58 +394700,58 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 361820 │ │ │ │ rsbeq r9, sl, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, sl, r8, lsr #26 │ │ │ │ rsbeq r9, sl, r4, ror #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r9, sl, r0, lsr #23 │ │ │ │ andeq r1, r0, r0, lsl #24 │ │ │ │ - subseq fp, lr, r0, lsr #14 │ │ │ │ - subeq r8, sl, r8, asr r2 │ │ │ │ - subseq r3, r2, r4, ror #26 │ │ │ │ - subeq r1, sp, r4, lsr #13 │ │ │ │ - subeq r9, fp, r8, lsr #18 │ │ │ │ + subseq fp, lr, r0, lsr r7 │ │ │ │ + subeq r8, sl, r8, ror #4 │ │ │ │ + subseq r3, r2, r4, ror sp │ │ │ │ + strheq r1, [sp], #-100 @ 0xffffff9c │ │ │ │ + subeq r9, fp, r8, lsr r9 │ │ │ │ @ instruction: 0xffffd29c │ │ │ │ - subseq r0, r5, r8, lsr #1 │ │ │ │ - subseq r5, r1, ip, ror #13 │ │ │ │ - subseq r5, r1, r4, asr #13 │ │ │ │ - @ instruction: 0x00515698 │ │ │ │ - subseq r5, r1, r4, ror r6 │ │ │ │ - subeq r6, pc, r0, ror r0 @ │ │ │ │ - subseq r3, r4, r0, lsr #5 │ │ │ │ - subseq r6, r2, r4, ror fp │ │ │ │ - andeq r3, r0, r4, lsl #23 │ │ │ │ - andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, sp, r8, lsr sp │ │ │ │ - subseq r6, r2, r4, asr #21 │ │ │ │ - subeq r5, pc, r0, asr pc @ │ │ │ │ - subeq r5, pc, r0, lsr pc @ │ │ │ │ - subeq r2, sp, r8, lsr #19 │ │ │ │ - subseq r6, r2, ip, ror #20 │ │ │ │ - subeq r5, pc, r8, lsl #30 │ │ │ │ - subeq r2, sp, ip, lsl #19 │ │ │ │ - subseq r6, r2, r8, asr #20 │ │ │ │ - subeq r5, pc, r4, ror #29 │ │ │ │ - subeq r2, sp, r8, ror #18 │ │ │ │ + ldrheq r0, [r5], #-8 │ │ │ │ + ldrsheq r5, [r1], #-108 @ 0xffffff94 │ │ │ │ + ldrsbeq r5, [r1], #-100 @ 0xffffff9c │ │ │ │ + subseq r5, r1, r8, lsr #13 │ │ │ │ + subseq r5, r1, r4, lsl #13 │ │ │ │ + subeq r6, pc, r0, lsl #1 │ │ │ │ + ldrheq r3, [r4], #-32 @ 0xffffffe0 │ │ │ │ + subseq r6, r2, r4, lsl #23 │ │ │ │ + andeq r3, r0, r4, lsl #23 │ │ │ │ + andeq r2, r0, r8, lsl #26 │ │ │ │ + subeq r2, sp, r8, asr #26 │ │ │ │ + ldrsbeq r6, [r2], #-164 @ 0xffffff5c │ │ │ │ + subeq r5, pc, r0, ror #30 │ │ │ │ + subeq r5, pc, r0, asr #30 │ │ │ │ + strheq r2, [sp], #-152 @ 0xffffff68 │ │ │ │ + subseq r6, r2, ip, ror sl │ │ │ │ + subeq r5, pc, r8, lsl pc @ │ │ │ │ + @ instruction: 0x004d299c │ │ │ │ + subseq r6, r2, r8, asr sl │ │ │ │ + strdeq r5, [pc], #-228 @ │ │ │ │ + subeq r2, sp, r8, ror r9 │ │ │ │ + subseq r6, r2, r4, lsr sl │ │ │ │ subseq r6, r2, r4, lsr #20 │ │ │ │ - subseq r6, r2, r4, lsl sl │ │ │ │ - subseq r5, r1, r0, lsr #9 │ │ │ │ - subeq r2, sp, r4, lsr r9 │ │ │ │ - subseq r5, r1, r8, lsl #9 │ │ │ │ - subeq r2, sp, r8, lsl r9 │ │ │ │ - subeq r5, pc, r4, ror lr @ │ │ │ │ - subeq r2, sp, r0, ror ip │ │ │ │ + ldrheq r5, [r1], #-64 @ 0xffffffc0 │ │ │ │ + subeq r2, sp, r4, asr #18 │ │ │ │ + @ instruction: 0x00515498 │ │ │ │ + subeq r2, sp, r8, lsr #18 │ │ │ │ + subeq r5, pc, r4, lsl #29 │ │ │ │ + subeq r2, sp, r0, lsl #25 │ │ │ │ │ │ │ │ 00361dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395376,41 +395376,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r8, sl, r8, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r8, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - subseq sl, lr, ip, asr #20 │ │ │ │ - subeq r2, sp, r4, ror #2 │ │ │ │ - subeq r2, sp, ip, ror #6 │ │ │ │ + subseq sl, lr, ip, asr sl │ │ │ │ + subeq r2, sp, r4, ror r1 │ │ │ │ + subeq r2, sp, ip, ror r3 │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ - subseq sl, lr, r8, lsr #20 │ │ │ │ - subeq r2, sp, r0, asr #2 │ │ │ │ - subeq r2, sp, ip, ror #7 │ │ │ │ + subseq sl, lr, r8, lsr sl │ │ │ │ + subeq r2, sp, r0, asr r1 │ │ │ │ + strdeq r2, [sp], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r7, lsl r4 │ │ │ │ - subseq sl, lr, r4, lsl #20 │ │ │ │ - subeq r2, sp, ip, lsl r1 │ │ │ │ - subeq r2, sp, r8, lsr #7 │ │ │ │ + subseq sl, lr, r4, lsl sl │ │ │ │ + subeq r2, sp, ip, lsr #2 │ │ │ │ + strheq r2, [sp], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ - subseq sl, lr, r0, ror #19 │ │ │ │ - strdeq r2, [sp], #-8 │ │ │ │ - subeq r2, sp, r8, asr #2 │ │ │ │ + ldrsheq sl, [lr], #-144 @ 0xffffff70 │ │ │ │ + subeq r2, sp, r8, lsl #2 │ │ │ │ + subeq r2, sp, r8, asr r1 │ │ │ │ andeq r0, r0, sl, lsr #8 │ │ │ │ - ldrheq sl, [lr], #-156 @ 0xffffff64 │ │ │ │ - ldrdeq r2, [sp], #-4 │ │ │ │ - subeq r2, sp, r4, asr r3 │ │ │ │ + subseq sl, lr, ip, asr #19 │ │ │ │ + subeq r2, sp, r4, ror #1 │ │ │ │ + subeq r2, sp, r4, ror #6 │ │ │ │ andeq r0, r0, r9, lsr #8 │ │ │ │ - @ instruction: 0x005ea998 │ │ │ │ - strheq r2, [sp], #-0 │ │ │ │ - strdeq r2, [sp], #-44 @ 0xffffffd4 │ │ │ │ + subseq sl, lr, r8, lsr #19 │ │ │ │ + subeq r2, sp, r0, asr #1 │ │ │ │ + subeq r2, sp, ip, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - subseq sl, lr, r4, ror r9 │ │ │ │ - subeq r2, sp, ip, lsl #1 │ │ │ │ - strheq r2, [sp], #-36 @ 0xffffffdc │ │ │ │ + subseq sl, lr, r4, lsl #19 │ │ │ │ + @ instruction: 0x004d209c │ │ │ │ + subeq r2, sp, r4, asr #5 │ │ │ │ andeq r0, r0, r7, lsr #8 │ │ │ │ │ │ │ │ 003627c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -395428,15 +395428,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a28 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ add r6, sp, #10 │ │ │ │ add r5, r5, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r5, #12 │ │ │ │ @@ -395506,19 +395506,19 @@ │ │ │ │ cmp r3, r4 │ │ │ │ ldrhi r3, [pc, #40] @ 362968 │ │ │ │ movls r4, r0 │ │ │ │ andhi r3, r3, r0 │ │ │ │ orrhi r4, r3, r4 │ │ │ │ b 36285c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq sl, lr, r8, asr #17 │ │ │ │ + ldrsbeq sl, [lr], #-136 @ 0xffffff78 │ │ │ │ rsbeq r8, sl, r8, lsl #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r0, sp, r0, ror #16 │ │ │ │ - subeq r8, fp, r4, ror #21 │ │ │ │ + subeq r0, sp, r0, ror r8 │ │ │ │ + strdeq r8, [fp], #-164 @ 0xffffff5c │ │ │ │ rsbeq r8, sl, r4, lsr fp │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ │ │ │ │ 0036296c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -395799,17 +395799,17 @@ │ │ │ │ bl 3624c8 │ │ │ │ mov r7, #95 @ 0x5f │ │ │ │ b 362cb0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, sl, r8, lsr #15 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r8, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - subseq sl, lr, r4, asr r3 │ │ │ │ - subeq r1, sp, ip, ror #20 │ │ │ │ - subeq r1, sp, ip, lsr sp │ │ │ │ + subseq sl, lr, r4, ror #6 │ │ │ │ + subeq r1, sp, ip, ror sl │ │ │ │ + subeq r1, sp, ip, asr #26 │ │ │ │ andeq r0, r0, r3, lsr #9 │ │ │ │ │ │ │ │ 00362dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -396008,25 +396008,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r8, sl, r8, lsr #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, sl, r4, lsl #8 │ │ │ │ - subseq sl, lr, r8, asr r1 │ │ │ │ - subeq r1, sp, r8, asr #20 │ │ │ │ - subeq r1, sp, r8, lsl #21 │ │ │ │ + subseq sl, lr, r8, ror #2 │ │ │ │ + subeq r1, sp, r8, asr sl │ │ │ │ + @ instruction: 0x004d1a98 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - subseq sl, lr, r8, lsr r1 │ │ │ │ - subeq r1, sp, r8, lsr #20 │ │ │ │ - subeq r1, sp, r4, asr #20 │ │ │ │ + subseq sl, lr, r8, asr #2 │ │ │ │ + subeq r1, sp, r8, lsr sl │ │ │ │ + subeq r1, sp, r4, asr sl │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - subseq sl, lr, ip, lsl r1 │ │ │ │ - subeq r1, sp, ip, lsl #20 │ │ │ │ + subseq sl, lr, ip, lsr #2 │ │ │ │ subeq r1, sp, ip, lsl sl │ │ │ │ + subeq r1, sp, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r7, r0, #1424 @ 0x590 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ @@ -396117,21 +396117,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #508 @ 0x1fc │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r8, sl, r0, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r8, sl, r0, lsl r2 │ │ │ │ - @ instruction: 0x005e9f90 │ │ │ │ - subeq r1, sp, ip, ror r8 │ │ │ │ - @ instruction: 0x004d1898 │ │ │ │ + subseq r9, lr, r0, lsr #31 │ │ │ │ + subeq r1, sp, ip, lsl #17 │ │ │ │ + subeq r1, sp, r8, lsr #17 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - subseq r9, lr, ip, ror #30 │ │ │ │ - subeq r1, sp, ip, asr r8 │ │ │ │ + subseq r9, lr, ip, ror pc │ │ │ │ subeq r1, sp, ip, ror #16 │ │ │ │ + subeq r1, sp, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #384] @ 363468 │ │ │ │ ldr r3, [pc, #384] @ 36346c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -396608,27 +396608,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mvn r0, #21 │ │ │ │ b 363924 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, sl, ip, asr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ mvnseq pc, #48 @ 0x30 │ │ │ │ subeq r2, r6, r0, lsr r0 │ │ │ │ andeq pc, r0, r1, asr #3 │ │ │ │ rsbeq r7, sl, r8, asr #21 │ │ │ │ - subseq r9, lr, r4, asr #15 │ │ │ │ - subeq r1, sp, r4, lsr r1 │ │ │ │ - subeq r1, sp, r8, lsr #1 │ │ │ │ + ldrsbeq r9, [lr], #-116 @ 0xffffff8c │ │ │ │ + subeq r1, sp, r4, asr #2 │ │ │ │ + strheq r1, [sp], #-8 │ │ │ │ │ │ │ │ 00363a8c : │ │ │ │ ldr r0, [r0, #1440] @ 0x5a0 │ │ │ │ b 1e154c │ │ │ │ │ │ │ │ 00363a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396689,17 +396689,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r7, sl, r0, asr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r7, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x005e9694 │ │ │ │ - subeq r0, sp, r0, lsl #31 │ │ │ │ - subeq r1, sp, r8, lsr #32 │ │ │ │ + subseq r9, lr, r4, lsr #13 │ │ │ │ + @ instruction: 0x004d0f90 │ │ │ │ + subeq r1, sp, r8, lsr r0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00363b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -396886,24 +396886,24 @@ │ │ │ │ beq 3641d0 │ │ │ │ ldr r1, [pc, #1296] @ 364398 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #1268] @ 36439c │ │ │ │ ldr r1, [pc, #1268] @ 3643a0 │ │ │ │ add ip, r9, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 358a20 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 363ca4 │ │ │ │ ldrb r3, [sp, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ beq 363d34 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ @@ -397203,23 +397203,23 @@ │ │ │ │ mvn r0, #37 @ 0x25 │ │ │ │ b 363d38 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, sl, r4, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq pc, r0, r1, asr #3 │ │ │ │ mvnseq pc, #48 @ 0x30 │ │ │ │ - subseq r9, lr, r8, ror r5 │ │ │ │ - subeq r5, sl, ip, asr pc │ │ │ │ + subseq r9, lr, r8, lsl #11 │ │ │ │ + subeq r5, sl, ip, ror #30 │ │ │ │ strheq r7, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r1, r2, ip, ror #16 │ │ │ │ - subeq fp, sl, r8, ror #18 │ │ │ │ - subeq r4, ip, r4, asr #31 │ │ │ │ - subseq r9, lr, r4, ror #5 │ │ │ │ - ldrdeq r0, [sp], #-176 @ 0xffffff50 │ │ │ │ - subeq pc, sl, ip, asr #9 │ │ │ │ + subseq r1, r2, ip, ror r8 │ │ │ │ + subeq fp, sl, r8, ror r9 │ │ │ │ + ldrdeq r4, [ip], #-244 @ 0xffffff0c │ │ │ │ + ldrsheq r9, [lr], #-36 @ 0xffffffdc │ │ │ │ + subeq r0, sp, r0, ror #23 │ │ │ │ + ldrdeq pc, [sl], #-76 @ 0xffffffb4 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ │ │ │ │ 003643b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -397369,17 +397369,17 @@ │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r7, sl, ip, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq r6, [sl], #-240 @ 0xffffff10 @ │ │ │ │ rsbeq r6, sl, r0, ror pc │ │ │ │ strheq r6, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r8, lr, ip, lsl #24 │ │ │ │ - strdeq r0, [sp], #-76 @ 0xffffffb4 │ │ │ │ - subeq r0, sp, r4, asr #11 │ │ │ │ + subseq r8, lr, ip, lsl ip │ │ │ │ + subeq r0, sp, ip, lsl #10 │ │ │ │ + ldrdeq r0, [sp], #-84 @ 0xffffffac │ │ │ │ │ │ │ │ 00364628 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #200] @ 364708 │ │ │ │ @@ -397826,17 +397826,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 364d1c │ │ │ │ ldr r0, [pc, #24] @ 364d20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005e8598 │ │ │ │ - subeq r0, sp, r0, lsl r0 │ │ │ │ + subseq r8, lr, r8, lsr #11 │ │ │ │ subeq r0, sp, r0, lsr #32 │ │ │ │ + subeq r0, sp, r0, lsr r0 │ │ │ │ │ │ │ │ 00364d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398012,17 +398012,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 364fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 364fdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r8, lr, r4, ror #5 │ │ │ │ - strdeq r3, [fp], #-28 @ 0xffffffe4 │ │ │ │ - subeq r3, fp, r0, lsl r2 │ │ │ │ + ldrsheq r8, [lr], #-36 @ 0xffffffdc │ │ │ │ + subeq r3, fp, ip, lsl #4 │ │ │ │ + subeq r3, fp, r0, lsr #4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ │ │ │ 00364fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398248,35 +398248,35 @@ │ │ │ │ ldr r0, [pc, #36] @ 365388 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 36538c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r8, lr, ip, lsr #4 │ │ │ │ + subseq r8, lr, ip, lsr r2 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - subseq r7, lr, ip, lsr pc │ │ │ │ - subeq r2, fp, r4, asr lr │ │ │ │ - subeq r2, fp, r8, ror #28 │ │ │ │ + subseq r7, lr, ip, asr #30 │ │ │ │ + subeq r2, fp, r4, ror #28 │ │ │ │ + subeq r2, fp, r8, ror lr │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldrb r0, [r0, #872] @ 0x368 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3653cc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r4, r7, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #316] @ 365524 │ │ │ │ ldr r2, [pc, #316] @ 365528 │ │ │ │ @@ -398284,35 +398284,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #284] @ 365530 │ │ │ │ ldr r1, [pc, #284] @ 365534 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #252] @ 365538 │ │ │ │ ldr r1, [pc, #252] @ 36553c │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #220] @ 365540 │ │ │ │ ldr r1, [pc, #220] @ 365544 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #212] @ 365548 │ │ │ │ ldr r3, [pc, #212] @ 36554c │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ @@ -398325,20 +398325,20 @@ │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #188] @ 365558 │ │ │ │ str r2, [r5, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r1, [pc, #164] @ 36555c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #148] @ 365560 │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #144] @ 365564 │ │ │ │ ldr r1, [pc, #144] @ 365568 │ │ │ │ ldr r2, [pc, #144] @ 36556c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -398355,26 +398355,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r7, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq r4, sl, ip, ror #15 │ │ │ │ - ldrsheq r0, [r2], #-40 @ 0xffffffd8 │ │ │ │ - subeq r0, fp, r0, lsr #10 │ │ │ │ - subeq sl, sl, r0, lsr #8 │ │ │ │ - strdeq r3, [fp], #-160 @ 0xffffff60 │ │ │ │ + subseq r7, lr, r4, ror #29 │ │ │ │ + strdeq r4, [sl], #-124 @ 0xffffff84 │ │ │ │ + subseq r0, r2, r8, lsl #6 │ │ │ │ + subeq r0, fp, r0, lsr r5 │ │ │ │ + subeq sl, sl, r0, lsr r4 │ │ │ │ subeq r3, fp, r0, lsl #22 │ │ │ │ + subeq r3, fp, r0, lsl fp │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - ldrdeq pc, [ip], #-132 @ 0xffffff7c │ │ │ │ + subeq pc, ip, r4, ror #17 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ andeq r1, r1, r6, lsr fp │ │ │ │ rsbeq r5, r9, r8, lsr r0 │ │ │ │ ldrdeq r3, [r7], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ @@ -398438,26 +398438,26 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #672] @ 365904 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #652] @ 365908 │ │ │ │ ldr r1, [pc, #652] @ 36590c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #616] @ 365910 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r5, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ bl 3596dc │ │ │ │ @@ -398491,15 +398491,15 @@ │ │ │ │ bne 365850 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 365744 │ │ │ │ ldr r3, [r5, #536] @ 0x218 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3658d0 │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ add lr, r5, #552 @ 0x228 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ mov ip, sp │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ add r5, r5, #544 @ 0x220 │ │ │ │ @@ -398548,15 +398548,15 @@ │ │ │ │ ldr r2, [pc, #260] @ 365918 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ asr r3, r0, #31 │ │ │ │ stm sp, {r0, r3} │ │ │ │ mov r0, sl │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ add r1, r8, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 35e680 │ │ │ │ cmp r0, r9 │ │ │ │ @@ -398564,18 +398564,18 @@ │ │ │ │ b 3657e8 │ │ │ │ ldr r3, [r5, #536] @ 0x218 │ │ │ │ cmp r3, #1 │ │ │ │ bne 36572c │ │ │ │ ldr r1, [pc, #184] @ 36591c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 3657d4 │ │ │ │ add r3, r7, #4416 @ 0x1140 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3548d0 │ │ │ │ b 36578c │ │ │ │ @@ -398599,31 +398599,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 365934 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005e7c94 │ │ │ │ + subseq r7, lr, r4, lsr #25 │ │ │ │ strheq r5, [sl], #-212 @ 0xffffff2c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r5, fp, ip, ror ip │ │ │ │ - strdeq sp, [ip], #-152 @ 0xffffff68 │ │ │ │ - strdeq pc, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq r5, fp, r4, asr #10 │ │ │ │ - subeq r3, ip, ip, asr #15 │ │ │ │ + subeq r5, fp, ip, lsl #25 │ │ │ │ + subeq sp, ip, r8, lsl #20 │ │ │ │ + subeq pc, ip, r0, lsl #14 │ │ │ │ + subeq r5, fp, r4, asr r5 │ │ │ │ + ldrdeq r3, [ip], #-124 @ 0xffffff84 │ │ │ │ rsbeq r5, sl, r0, ror #24 │ │ │ │ - subeq pc, ip, r0, lsl #11 │ │ │ │ - subeq r0, fp, r0, ror #15 │ │ │ │ - subseq r7, lr, ip, lsl #20 │ │ │ │ - strheq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - subeq pc, ip, r0, ror #9 │ │ │ │ - subseq r7, lr, r8, ror #19 │ │ │ │ - @ instruction: 0x004cf494 │ │ │ │ - ldrdeq pc, [ip], #-68 @ 0xffffffbc │ │ │ │ + @ instruction: 0x004cf590 │ │ │ │ + strdeq r0, [fp], #-112 @ 0xffffff90 │ │ │ │ + subseq r7, lr, ip, lsl sl │ │ │ │ + subeq pc, ip, r8, asr #9 │ │ │ │ + strdeq pc, [ip], #-64 @ 0xffffffc0 │ │ │ │ + ldrsheq r7, [lr], #-152 @ 0xffffff68 │ │ │ │ + subeq pc, ip, r4, lsr #9 │ │ │ │ + subeq pc, ip, r4, ror #9 │ │ │ │ │ │ │ │ 00365938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #160] @ 3659f0 │ │ │ │ @@ -398635,92 +398635,92 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ beq 3659a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 35e178 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr ip, [pc, #72] @ 3659fc │ │ │ │ ldr r1, [pc, #72] @ 365a00 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r7, lr, r4, ror r9 │ │ │ │ - subeq r9, sl, r4, asr #29 │ │ │ │ - subeq pc, sl, r8, asr #31 │ │ │ │ - subeq pc, ip, r8, lsr r4 @ │ │ │ │ - strheq pc, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r7, lr, r4, lsl #19 │ │ │ │ + ldrdeq r9, [sl], #-228 @ 0xffffff1c │ │ │ │ + ldrdeq pc, [sl], #-248 @ 0xffffff08 │ │ │ │ + subeq pc, ip, r8, asr #8 │ │ │ │ + subeq pc, ip, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 365a9c │ │ │ │ ldr r2, [pc, #128] @ 365aa0 │ │ │ │ ldr r1, [pc, #128] @ 365aa4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #96] @ 365aa8 │ │ │ │ ldr r1, [pc, #96] @ 365aac │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #64] @ 365ab0 │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r7, lr, r0, lsr #17 │ │ │ │ - strheq r4, [sl], #-24 @ 0xffffffe8 │ │ │ │ - subseq pc, r1, r4, asr #25 │ │ │ │ - subeq pc, sl, r8, ror #29 │ │ │ │ - subeq r9, sl, r8, ror #27 │ │ │ │ - strheq pc, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq r7, [lr], #-128 @ 0xffffff80 │ │ │ │ + subeq r4, sl, r8, asr #3 │ │ │ │ + ldrsbeq pc, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + strdeq pc, [sl], #-232 @ 0xffffff18 │ │ │ │ + strdeq r9, [sl], #-216 @ 0xffffff28 │ │ │ │ + subeq pc, ip, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #152] @ 365b64 │ │ │ │ ldr r2, [pc, #152] @ 365b68 │ │ │ │ ldr r1, [pc, #152] @ 365b6c │ │ │ │ @@ -398728,15 +398728,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 356244 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #1 │ │ │ │ @@ -398757,38 +398757,38 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 35e97c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 359a24 │ │ │ │ - ldrsheq r7, [lr], #-116 @ 0xffffff8c │ │ │ │ - @ instruction: 0x004cf294 │ │ │ │ - subeq r5, fp, r8, ror #1 │ │ │ │ + subseq r7, lr, r4, lsl #16 │ │ │ │ + subeq pc, ip, r4, lsr #5 │ │ │ │ + strdeq r5, [fp], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 365bb8 │ │ │ │ ldr r2, [pc, #48] @ 365bbc │ │ │ │ ldr r1, [pc, #48] @ 365bc0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35e99c │ │ │ │ - subseq r7, lr, r8, lsr r7 │ │ │ │ - @ instruction: 0x004afd9c │ │ │ │ - @ instruction: 0x004a9c9c │ │ │ │ + subseq r7, lr, r8, asr #14 │ │ │ │ + subeq pc, sl, ip, lsr #27 │ │ │ │ + subeq r9, sl, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 365c4c │ │ │ │ ldr r2, [pc, #112] @ 365c50 │ │ │ │ ldr r1, [pc, #112] @ 365c54 │ │ │ │ @@ -398796,15 +398796,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3594f8 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ bne 365c3c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -398815,17 +398815,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 35df10 │ │ │ │ - subseq r7, lr, r4, ror #13 │ │ │ │ - subeq pc, sl, r4, asr #26 │ │ │ │ - subeq r9, sl, r4, asr #24 │ │ │ │ + ldrsheq r7, [lr], #-100 @ 0xffffff9c │ │ │ │ + subeq pc, sl, r4, asr sp @ │ │ │ │ + subeq r9, sl, r4, asr ip │ │ │ │ │ │ │ │ 00365c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #116] @ 365ce4 │ │ │ │ @@ -398837,15 +398837,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ ands r0, r3, #32 │ │ │ │ beq 365cc4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -398855,19 +398855,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 365cf4 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #148 @ 0x94 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1258 │ │ │ │ - subseq r7, lr, r4, asr r6 │ │ │ │ - subeq r9, sl, r4, lsr #23 │ │ │ │ - subeq pc, sl, r8, lsr #25 │ │ │ │ - subeq pc, ip, ip, ror r1 @ │ │ │ │ - subeq pc, ip, r4, lsr #1 │ │ │ │ + subseq r7, lr, r4, ror #12 │ │ │ │ + strheq r9, [sl], #-180 @ 0xffffff4c │ │ │ │ + strheq pc, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + subeq pc, ip, ip, lsl #3 │ │ │ │ + strheq pc, [ip], #-4 @ │ │ │ │ │ │ │ │ 00365cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #160] @ 365db0 │ │ │ │ @@ -398879,51 +398879,51 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ beq 365d64 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 35e3f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895b4 │ │ │ │ + bl 5895c4 │ │ │ │ ldr ip, [pc, #72] @ 365dbc │ │ │ │ ldr r1, [pc, #72] @ 365dc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ add r3, r7, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq r7, [lr], #-84 @ 0xffffffac │ │ │ │ - subeq r9, sl, r4, lsl #22 │ │ │ │ - subeq pc, sl, r8, lsl #24 │ │ │ │ - subeq pc, ip, r8, ror r0 @ │ │ │ │ - strdeq lr, [ip], #-252 @ 0xffffff04 │ │ │ │ + subseq r7, lr, r4, asr #11 │ │ │ │ + subeq r9, sl, r4, lsl fp │ │ │ │ + subeq pc, sl, r8, lsl ip @ │ │ │ │ + subeq pc, ip, r8, lsl #1 │ │ │ │ + subeq pc, ip, ip │ │ │ │ ldr r0, [pc, #4] @ 365dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r3, r7, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ 365e58 │ │ │ │ @@ -398950,42 +398950,42 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 359a24 │ │ │ │ - subeq r3, ip, r4, lsl #1 │ │ │ │ + @ instruction: 0x004c3094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #208] @ 365f44 │ │ │ │ ldr r2, [pc, #208] @ 365f48 │ │ │ │ ldr r1, [pc, #208] @ 365f4c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #176] @ 365f50 │ │ │ │ ldr r1, [pc, #176] @ 365f54 │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 365f58 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr ip, [pc, #140] @ 365f5c │ │ │ │ ldr r2, [pc, #140] @ 365f60 │ │ │ │ ldr r3, [pc, #140] @ 365f64 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #136] @ 365f68 │ │ │ │ str ip, [r4, #92] @ 0x5c │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ @@ -398997,31 +398997,31 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r7, lr, ip, lsl r5 │ │ │ │ - subeq pc, sl, ip, lsr #21 │ │ │ │ - subeq r9, sl, ip, lsr #19 │ │ │ │ - subeq r3, sl, ip, lsr sp │ │ │ │ - subseq pc, r1, r4, asr #16 │ │ │ │ + subseq r7, lr, ip, lsr #10 │ │ │ │ + strheq pc, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + strheq r9, [sl], #-156 @ 0xffffff64 │ │ │ │ + subeq r3, sl, ip, asr #26 │ │ │ │ + subseq pc, r1, r4, asr r8 @ │ │ │ │ rsbeq r5, sl, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ rsbeq r3, r7, r4, ror #12 │ │ │ │ strbcs r8, [lr], #-134 @ 0xffffff7a │ │ │ │ andeq r1, r0, r0, lsl sp │ │ │ │ andeq r4, r0, r8, lsr #22 │ │ │ │ │ │ │ │ @@ -399037,26 +399037,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 365fac │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - subeq lr, ip, r8, asr pc │ │ │ │ + subeq lr, ip, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 365fdc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strdeq r3, [r7], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #784] @ 366308 │ │ │ │ ldr r2, [pc, #784] @ 36630c │ │ │ │ @@ -399064,48 +399064,48 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #752] @ 366314 │ │ │ │ ldr r1, [pc, #752] @ 366318 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ ldr sl, [pc, #740] @ 36631c │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, r7, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #716] @ 366320 │ │ │ │ ldr r1, [pc, #716] @ 366324 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #684] @ 366328 │ │ │ │ ldr r1, [pc, #684] @ 36632c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ add r9, r4, #3376 @ 0xd30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r4, #3884] @ 0xf2c │ │ │ │ bl 1e13f0 │ │ │ │ mov r1, #268435456 @ 0x10000000 │ │ │ │ str r0, [r4, #3880] @ 0xf28 │ │ │ │ mov r0, r7 │ │ │ │ @@ -399116,25 +399116,25 @@ │ │ │ │ ldr r2, [pc, #604] @ 366330 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ add r7, r4, #3200 @ 0xc80 │ │ │ │ ldr r2, [pc, #572] @ 366334 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #8 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c884 │ │ │ │ + bl 53c894 │ │ │ │ ldrb r3, [r4, #3885] @ 0xf2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 3662ec │ │ │ │ ldr r3, [pc, #528] @ 366338 │ │ │ │ mvn r0, #0 │ │ │ │ ldr fp, [sl, r3] │ │ │ │ ldr r3, [pc, #520] @ 36633c │ │ │ │ @@ -399143,38 +399143,38 @@ │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ add r0, r4, #3712 @ 0xe80 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #480] @ 366340 │ │ │ │ mov r2, fp │ │ │ │ add fp, r4, #3536 @ 0xdd0 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 543974 │ │ │ │ + bl 543984 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a78ec │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 2a78ec │ │ │ │ ldrb r2, [r4, #3884] @ 0xf2c │ │ │ │ @@ -399226,87 +399226,87 @@ │ │ │ │ add r0, r4, #1456 @ 0x5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r0, r0, #8 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #184] @ 366364 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #176] @ 366368 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r7, #1264] @ 0x4f0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #156] @ 36636c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 58234c │ │ │ │ + b 58235c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a78ec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a78ec │ │ │ │ b 3661cc │ │ │ │ - ldrheq r7, [lr], #-60 @ 0xffffffc4 │ │ │ │ - subeq ip, ip, r4, lsr #27 │ │ │ │ - subeq r4, fp, ip, ror pc │ │ │ │ - subeq lr, ip, r0, ror #29 │ │ │ │ - strdeq r5, [fp], #-0 │ │ │ │ + subseq r7, lr, ip, asr #7 │ │ │ │ + strheq ip, [ip], #-212 @ 0xffffff2c │ │ │ │ + subeq r4, fp, ip, lsl #31 │ │ │ │ + strdeq lr, [ip], #-224 @ 0xffffff20 │ │ │ │ + subeq r5, fp, r0, lsl #2 │ │ │ │ rsbeq r5, sl, r0, asr #7 │ │ │ │ - subeq r2, fp, r0, asr r5 │ │ │ │ - subeq r2, fp, r4, ror #10 │ │ │ │ - subeq ip, ip, r8, ror r6 │ │ │ │ - @ instruction: 0x004cc694 │ │ │ │ - subeq lr, ip, r8, asr #28 │ │ │ │ - subeq lr, ip, ip, lsr #28 │ │ │ │ + subeq r2, fp, r0, ror #10 │ │ │ │ + subeq r2, fp, r4, ror r5 │ │ │ │ + subeq ip, ip, r8, lsl #13 │ │ │ │ + subeq ip, ip, r4, lsr #13 │ │ │ │ + subeq lr, ip, r8, asr lr │ │ │ │ + subeq lr, ip, ip, lsr lr │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - subeq lr, ip, r8, lsl #28 │ │ │ │ - subeq lr, ip, r0, ror #27 │ │ │ │ - ldrdeq ip, [ip], #-180 @ 0xffffff4c │ │ │ │ + subeq lr, ip, r8, lsl lr │ │ │ │ + strdeq lr, [ip], #-208 @ 0xffffff30 │ │ │ │ + subeq ip, ip, r4, ror #23 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - subeq lr, ip, r4, lsl sp │ │ │ │ + subeq lr, ip, r4, lsr #26 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - subseq r7, lr, r0, asr r1 │ │ │ │ - subeq r3, sl, ip, asr r9 │ │ │ │ - subseq pc, r1, r4, ror #8 │ │ │ │ - subeq lr, sp, r0, asr r8 │ │ │ │ + subseq r7, lr, r0, ror #2 │ │ │ │ + subeq r3, sl, ip, ror #18 │ │ │ │ + subseq pc, r1, r4, ror r4 @ │ │ │ │ + subeq lr, sp, r0, ror #16 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 351b80 │ │ │ │ ldr r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsl r0, r0, #24 │ │ │ │ add r0, r4, r0, lsr #27 │ │ │ │ - bl 8074e4 │ │ │ │ + bl 8074f4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #3880] @ 0xf28 │ │ │ │ ldr r0, [r3, r1, lsl #3] │ │ │ │ mov r1, r2 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 366490 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -399314,25 +399314,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 366494 │ │ │ │ ldr r1, [pc, #164] @ 366498 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 36649c │ │ │ │ ldr r1, [pc, #144] @ 3664a0 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #112] @ 3664a4 │ │ │ │ ldr ip, [pc, #112] @ 3664a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ @@ -399350,21 +399350,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, lr, r0, ror #31 │ │ │ │ - subeq pc, sl, r4, asr #10 │ │ │ │ - subeq r9, sl, r0, asr #8 │ │ │ │ - ldrdeq r3, [sl], #-116 @ 0xffffff8c │ │ │ │ - subseq pc, r1, r0, ror #5 │ │ │ │ + ldrsheq r6, [lr], #-240 @ 0xffffff10 │ │ │ │ + subeq pc, sl, r4, asr r5 @ │ │ │ │ + subeq r9, sl, r0, asr r4 │ │ │ │ + subeq r3, sl, r4, ror #15 │ │ │ │ + ldrsheq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ rsbeq r3, r7, r4, lsl #3 │ │ │ │ - subeq lr, ip, ip, lsr #22 │ │ │ │ + subeq lr, ip, ip, lsr fp │ │ │ │ andeq r1, r8, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 366570 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -399373,25 +399373,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 366574 │ │ │ │ ldr r1, [pc, #152] @ 366578 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #132] @ 36657c │ │ │ │ ldr r1, [pc, #132] @ 366580 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #100] @ 366584 │ │ │ │ ldr lr, [pc, #100] @ 366588 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 36658c │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ @@ -399405,22 +399405,22 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str lr, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4, #48] @ 0x30 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580c6c │ │ │ │ - ldrsheq r6, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq r3, sl, r8, lsl #14 │ │ │ │ - subseq pc, r1, r0, lsl r2 @ │ │ │ │ - strheq ip, [ip], #-128 @ 0xffffff80 │ │ │ │ - subeq r4, fp, r8, lsl #21 │ │ │ │ + b 580c7c │ │ │ │ + subseq r6, lr, r4, lsl #30 │ │ │ │ + subeq r3, sl, r8, lsl r7 │ │ │ │ + subseq pc, r1, r0, lsr #4 │ │ │ │ + subeq ip, ip, r0, asr #17 │ │ │ │ + @ instruction: 0x004b4a98 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - subeq r5, pc, r8, lsl #5 │ │ │ │ + @ instruction: 0x004f5298 │ │ │ │ rsbeq r4, r9, ip, asr r2 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399430,22 +399430,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #3880] @ 0xf28 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e154c │ │ │ │ - subseq r6, lr, r8, lsl #28 │ │ │ │ - subeq lr, ip, r4, asr #18 │ │ │ │ - subeq r4, fp, r4, asr fp │ │ │ │ + subseq r6, lr, r8, lsl lr │ │ │ │ + subeq lr, ip, r4, asr r9 │ │ │ │ + subeq r4, fp, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 3666c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -399453,15 +399453,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3666cc │ │ │ │ ldr r1, [pc, #176] @ 3666d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr ip, [pc, #156] @ 3666d4 │ │ │ │ ldr r1, [pc, #156] @ 3666d8 │ │ │ │ ldr r7, [pc, #156] @ 3666dc │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ @@ -399469,46 +399469,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r0, #1456 @ 0x5b0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #124] @ 3666e0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 58c974 │ │ │ │ + bl 58c984 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #84] @ 3666e4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5805a0 │ │ │ │ + bl 5805b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #48] @ 3666e8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 580470 │ │ │ │ - ldrheq r6, [lr], #-212 @ 0xffffff2c │ │ │ │ - subeq lr, ip, r8, ror #17 │ │ │ │ - strdeq r4, [fp], #-164 @ 0xffffff5c │ │ │ │ - subeq lr, ip, ip, asr r9 │ │ │ │ - subeq lr, ip, ip, lsr r9 │ │ │ │ - subeq r3, sl, r0, lsr #11 │ │ │ │ - subseq pc, r1, ip, lsl #1 │ │ │ │ - @ instruction: 0x0052da94 │ │ │ │ - @ instruction: 0x004ccc98 │ │ │ │ + b 580480 │ │ │ │ + subseq r6, lr, r4, asr #27 │ │ │ │ + strdeq lr, [ip], #-136 @ 0xffffff78 │ │ │ │ + subeq r4, fp, r4, lsl #22 │ │ │ │ + subeq lr, ip, ip, ror #18 │ │ │ │ + subeq lr, ip, ip, asr #18 │ │ │ │ + strheq r3, [sl], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x0051f09c │ │ │ │ + subseq sp, r2, r4, lsr #21 │ │ │ │ + subeq ip, ip, r8, lsr #25 │ │ │ │ │ │ │ │ 003666ec : │ │ │ │ ldrb r3, [r0, #3884] @ 0xf2c │ │ │ │ cmp r3, r1 │ │ │ │ ldrgt r3, [r0, #3880] @ 0xf28 │ │ │ │ movgt r0, #0 │ │ │ │ addgt r3, r3, r1, lsl #3 │ │ │ │ @@ -399516,15 +399516,15 @@ │ │ │ │ mvnle r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 366724 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r2, r7, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -399593,15 +399593,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 3667bc │ │ │ │ ldr r3, [pc, #264] @ 366950 │ │ │ │ ldr r9, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r5, #932] @ 0x3a4 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ adds r0, r0, r9 │ │ │ │ adc r8, r8, r1 │ │ │ │ str r8, [r5, #964] @ 0x3c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, #0 │ │ │ │ b 3667bc │ │ │ │ ldr r3, [pc, #220] @ 366954 │ │ │ │ @@ -399622,97 +399622,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 36695c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3667d0 │ │ │ │ ldr r1, [pc, #96] @ 366960 │ │ │ │ ldr r0, [pc, #96] @ 366964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 366788 │ │ │ │ ldr r0, [pc, #76] @ 366968 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r5, r8} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3667d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, sl, r4, lsr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006a4c94 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq r6, lr, r8, lsr #25 │ │ │ │ + ldrheq r6, [lr], #-200 @ 0xffffff38 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, sl, ip, lsl ip │ │ │ │ andeq r3, r0, r0, asr #29 │ │ │ │ andeq r2, r0, r0, lsr #6 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, ip, r0, ror r7 │ │ │ │ - subseq r6, lr, ip, ror fp │ │ │ │ - subeq lr, ip, ip, lsr r7 │ │ │ │ subeq lr, ip, r0, lsl #15 │ │ │ │ + subseq r6, lr, ip, lsl #23 │ │ │ │ + subeq lr, ip, ip, asr #14 │ │ │ │ + @ instruction: 0x004ce790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 366a08 │ │ │ │ ldr r2, [pc, #132] @ 366a0c │ │ │ │ ldr r1, [pc, #132] @ 366a10 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #100] @ 366a14 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #84] @ 366a18 │ │ │ │ ldr r1, [pc, #84] @ 366a1c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #64] @ 366a20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [lr], #-164 @ 0xffffff5c │ │ │ │ - subeq r3, sl, r8, asr #4 │ │ │ │ - subseq lr, r1, r4, asr sp │ │ │ │ + subseq r6, lr, r4, lsl #22 │ │ │ │ + subeq r3, sl, r8, asr r2 │ │ │ │ + subseq lr, r1, r4, ror #26 │ │ │ │ rsbeq r4, r9, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ rsbeq r2, r7, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -399731,28 +399731,28 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #408] @ 366c08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #388] @ 366c0c │ │ │ │ ldr r2, [pc, #388] @ 366c10 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ ldr r5, [pc, #364] @ 366c14 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e3034 │ │ │ │ ldrb r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -399766,15 +399766,15 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ add r2, r2, r3 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a78ec │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r6 │ │ │ │ bl 2a77ec │ │ │ │ ldr r3, [pc, #240] @ 366c1c │ │ │ │ @@ -399787,29 +399787,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ bl 4487e0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7bc9bc │ │ │ │ + bl 7bc9cc │ │ │ │ ldr r2, [pc, #160] @ 366c24 │ │ │ │ umull ip, r3, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ str ip, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r3, r0 │ │ │ │ sbc r1, r2, r1 │ │ │ │ ldr r2, [pc, #120] @ 366c28 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [pc, #72] @ 366c00 │ │ │ │ @@ -399826,21 +399826,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq r6, lr, r0, asr #20 │ │ │ │ + subseq r6, lr, r0, asr sl │ │ │ │ rsbeq r4, sl, r4, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r1, fp, r8, lsr fp │ │ │ │ subeq r1, fp, r8, asr #22 │ │ │ │ - subeq lr, ip, r4, ror #12 │ │ │ │ - subeq lr, ip, r4, lsr r6 │ │ │ │ + subeq r1, fp, r8, asr fp │ │ │ │ + subeq lr, ip, r4, ror r6 │ │ │ │ + subeq lr, ip, r4, asr #12 │ │ │ │ rsbeq r4, sl, r0, asr r9 │ │ │ │ rsbeq r2, r7, ip, ror fp │ │ │ │ andeq r3, r0, r0, asr #29 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ blcc fea1942c <__bss_end__@@Base+0xfdf386b0> │ │ │ │ rsbeq r4, sl, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399853,18 +399853,18 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ strd r2, [r0] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -399873,64 +399873,64 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, lr, r4, lsr r8 │ │ │ │ - subeq lr, ip, r8, ror r4 │ │ │ │ - @ instruction: 0x004ce494 │ │ │ │ + subseq r6, lr, r4, asr #16 │ │ │ │ + subeq lr, ip, r8, lsl #9 │ │ │ │ + subeq lr, ip, r4, lsr #9 │ │ │ │ push {r4, r5} │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #1 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ pop {r4, r5} │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ 366da0 │ │ │ │ ldr r2, [pc, #160] @ 366da4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [r0, #928] @ 0x3a0 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r5, r5, r1 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r5, r5, r3 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bcc 366d68 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 584e90 │ │ │ │ + b 584ea0 │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr ip, [r6, #4] │ │ │ │ subs r2, r2, r1 │ │ │ │ sbc r3, r3, ip │ │ │ │ - bl 7e5f50 │ │ │ │ + bl 7e5f60 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -399955,19 +399955,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #64] @ 366e38 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ subs r5, r5, r0 │ │ │ │ sbc r6, r6, r1 │ │ │ │ subs r3, r3, r5 │ │ │ │ sbc r2, r2, r6 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -400028,40 +400028,40 @@ │ │ │ │ bhi 366e8c │ │ │ │ ldrsb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 366ea0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ b 366ea0 │ │ │ │ ldr r1, [r0, #956] @ 0x3bc │ │ │ │ and r3, r6, #1 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ b 366ea0 │ │ │ │ str r6, [r0, #948] @ 0x3b4 │ │ │ │ b 366ea0 │ │ │ │ str r6, [r0, #944] @ 0x3b0 │ │ │ │ bl 366ce8 │ │ │ │ b 366ea0 │ │ │ │ ldr r3, [pc, #408] @ 36710c │ │ │ │ ldr fp, [r4, #932] @ 0x3a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ adc r1, fp, r1 │ │ │ │ subs r2, r2, r0 │ │ │ │ sbc r3, r3, r1 │ │ │ │ @@ -400072,15 +400072,15 @@ │ │ │ │ b 366ea0 │ │ │ │ ldr r3, [pc, #332] @ 36710c │ │ │ │ ldr fp, [r4, #932] @ 0x3a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ adc r1, fp, r1 │ │ │ │ subs r3, r3, r0 │ │ │ │ sbc r2, r2, r1 │ │ │ │ @@ -400107,32 +400107,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 367118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 366eb4 │ │ │ │ ldr r1, [pc, #140] @ 36711c │ │ │ │ ldr r0, [pc, #140] @ 367120 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 366ea0 │ │ │ │ ldr r2, [pc, #116] @ 367124 │ │ │ │ ldr r3, [pc, #64] @ 3670f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -400142,31 +400142,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 367128 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006a4590 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, sl, r0, ror r5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, sl, r8, lsr r5 │ │ │ │ - subseq r6, lr, r1, ror #10 │ │ │ │ + subseq r6, lr, r1, ror r5 │ │ │ │ andeq r3, r0, r0, asr #29 │ │ │ │ andeq r4, r0, r0, lsl r8 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, ip, r0, lsl #1 │ │ │ │ - subseq r6, lr, ip, ror #7 │ │ │ │ - subeq sp, ip, r8, lsr #31 │ │ │ │ + @ instruction: 0x004ce090 │ │ │ │ + ldrsheq r6, [lr], #-60 @ 0xffffffc4 │ │ │ │ + strheq sp, [ip], #-248 @ 0xffffff08 │ │ │ │ rsbeq r4, sl, r4, asr #6 │ │ │ │ - subeq lr, ip, r8, rrx │ │ │ │ + subeq lr, ip, r8, ror r0 │ │ │ │ │ │ │ │ 0036712c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #484] @ 367328 │ │ │ │ @@ -400354,42 +400354,42 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 367430 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbeq r3, sl, r8, ror #31 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - strheq r2, [sl], #-212 @ 0xffffff2c │ │ │ │ + subeq r2, sl, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 3674f0 │ │ │ │ ldr r2, [pc, #164] @ 3674f4 │ │ │ │ ldr r1, [pc, #164] @ 3674f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #152] @ 3674fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #136] @ 367500 │ │ │ │ ldr r1, [pc, #136] @ 367504 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r6, [pc, #116] @ 367508 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #100] @ 36750c │ │ │ │ ldr r1, [pc, #100] @ 367510 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #92] @ 367514 │ │ │ │ ldr r3, [pc, #92] @ 367518 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -400402,68 +400402,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r6, lr, r8, ror r1 │ │ │ │ - subeq r2, sl, r4, lsl #15 │ │ │ │ - subeq sp, sp, r0, lsr #13 │ │ │ │ + subseq r6, lr, r8, lsl #3 │ │ │ │ + @ instruction: 0x004a2794 │ │ │ │ + strheq sp, [sp], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - strheq r1, [fp], #-168 @ 0xffffff58 │ │ │ │ subeq r1, fp, r8, asr #21 │ │ │ │ + ldrdeq r1, [fp], #-168 @ 0xffffff58 │ │ │ │ rsbeq r3, sl, r4, ror #30 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r4, lsr #17 │ │ │ │ ldr r0, [r0, #372] @ 0x174 │ │ │ │ b 1e154c │ │ │ │ ldr r1, [pc, #8] @ 367534 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c4484 │ │ │ │ - subeq r2, sl, r8, lsr #25 │ │ │ │ + b 7c4494 │ │ │ │ + strheq r2, [sl], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ bl 1e39b8 │ │ │ │ mov r4, r0 │ │ │ │ ldm r5, {r0, r2, r3} │ │ │ │ stm r4, {r0, r2, r3} │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6462ac │ │ │ │ + bl 6462bc │ │ │ │ ldr r3, [pc, #24] @ 367594 │ │ │ │ ldr r1, [pc, #24] @ 367598 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7e0654 │ │ │ │ - subeq sp, ip, r8, asr ip │ │ │ │ + b 7e0664 │ │ │ │ + subeq sp, ip, r8, ror #24 │ │ │ │ andeq r3, r0, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3675c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq r2, r7, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 367650 │ │ │ │ ldr r2, [pc, #108] @ 367654 │ │ │ │ @@ -400471,15 +400471,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #76] @ 36765c │ │ │ │ ldr lr, [pc, #76] @ 367660 │ │ │ │ ldr ip, [pc, #76] @ 367664 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -400489,19 +400489,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 367668 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580c6c │ │ │ │ - subseq r5, lr, r4, ror #31 │ │ │ │ - subeq r2, sl, ip, ror #11 │ │ │ │ - ldrsheq lr, [r1], #-8 │ │ │ │ - subeq sp, ip, ip, ror #23 │ │ │ │ + b 580c7c │ │ │ │ + ldrsheq r5, [lr], #-244 @ 0xffffff0c │ │ │ │ + strdeq r2, [sl], #-92 @ 0xffffffa4 │ │ │ │ + subseq lr, r1, r8, lsl #2 │ │ │ │ + strdeq sp, [ip], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r5, r0, r8, lsl r5 │ │ │ │ @ instruction: 0x00693590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -400513,15 +400513,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 63afb0 │ │ │ │ + bl 63afc0 │ │ │ │ str r0, [r5, #20] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi 36770c │ │ │ │ cmp r3, #29 │ │ │ │ bls 367750 │ │ │ │ ldr r2, [pc, #868] @ 367a34 │ │ │ │ @@ -400739,18 +400739,18 @@ │ │ │ │ mul r3, r2, r3 │ │ │ │ b 36784c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ mov r3, #8 │ │ │ │ b 36784c │ │ │ │ rsbeq r3, sl, r4, ror #26 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r5, lr, r4, lsl #28 │ │ │ │ + subseq r5, lr, r4, lsl lr │ │ │ │ rsbeq r3, sl, r0, ror #25 │ │ │ │ - subseq r5, lr, sl, lsl lr │ │ │ │ - ldrsheq r5, [lr], #-197 @ 0xffffff3b │ │ │ │ + subseq r5, lr, sl, lsr #28 │ │ │ │ + subseq r5, lr, r5, lsl #26 │ │ │ │ beq ff429a4c <__bss_end__@@Base+0xfe948cd0> │ │ │ │ andcc r0, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400775,15 +400775,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 367b00 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne 367aa4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, sl │ │ │ │ bne 367aa4 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -400806,32 +400806,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb r4, [r9, #28] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ bne 367b1c │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r9, r0 │ │ │ │ b 367b04 │ │ │ │ - subseq r5, lr, ip, asr #22 │ │ │ │ - subeq sp, ip, r0, lsr #15 │ │ │ │ - strheq sp, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq r5, lr, ip, asr fp │ │ │ │ + strheq sp, [ip], #-112 @ 0xffffff90 │ │ │ │ + subeq sp, ip, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 367c08 │ │ │ │ ldr r2, [pc, #104] @ 367c0c │ │ │ │ ldr r1, [pc, #104] @ 367c10 │ │ │ │ @@ -400839,15 +400839,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #68] @ 367c14 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ @@ -400856,18 +400856,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, lr, r8, lsr #20 │ │ │ │ - subeq sp, ip, ip, ror r6 │ │ │ │ - @ instruction: 0x004cd694 │ │ │ │ - strheq sl, [fp], #-136 @ 0xffffff78 │ │ │ │ + subseq r5, lr, r8, lsr sl │ │ │ │ + subeq sp, ip, ip, lsl #13 │ │ │ │ + subeq sp, ip, r4, lsr #13 │ │ │ │ + subeq sl, fp, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 367ca4 │ │ │ │ ldr r2, [pc, #116] @ 367ca8 │ │ │ │ ldr r1, [pc, #116] @ 367cac │ │ │ │ @@ -400875,15 +400875,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [r0, #480] @ 0x1e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3450 │ │ │ │ ldr r1, [r4, #484] @ 0x1e4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ str r1, [sp] │ │ │ │ @@ -400895,18 +400895,18 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x005e5998 │ │ │ │ - subeq sp, ip, ip, ror #11 │ │ │ │ - subeq sp, ip, r4, lsl #12 │ │ │ │ - ldrdeq sp, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subseq r5, lr, r8, lsr #19 │ │ │ │ + strdeq sp, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subeq sp, ip, r4, lsl r6 │ │ │ │ + subeq sp, ip, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 367d78 │ │ │ │ ldr r2, [pc, #172] @ 367d7c │ │ │ │ ldr r1, [pc, #172] @ 367d80 │ │ │ │ @@ -400914,19 +400914,19 @@ │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 58286c │ │ │ │ + bl 58287c │ │ │ │ ldr r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr ip, [r4, #484] @ 0x1e4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 367d60 │ │ │ │ ldr r0, [pc, #100] @ 367d84 │ │ │ │ mov r3, r2 │ │ │ │ @@ -400948,19 +400948,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #32] @ 367d88 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ mov r4, r0 │ │ │ │ b 367d38 │ │ │ │ - ldrsheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ - subeq sp, ip, r4, asr r5 │ │ │ │ - subeq sp, ip, ip, ror #10 │ │ │ │ - subeq sp, ip, ip, asr #10 │ │ │ │ - subeq sp, ip, r0, lsl r5 │ │ │ │ + subseq r5, lr, ip, lsl #18 │ │ │ │ + subeq sp, ip, r4, ror #10 │ │ │ │ + subeq sp, ip, ip, ror r5 │ │ │ │ + subeq sp, ip, ip, asr r5 │ │ │ │ + subeq sp, ip, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #680] @ 36804c │ │ │ │ ldr r5, [pc, #680] @ 368050 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -400971,26 +400971,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #632] @ 368058 │ │ │ │ add ip, r8, #80 @ 0x50 │ │ │ │ mov r3, #155 @ 0x9b │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #612] @ 36805c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr sl, [r4, #480] @ 0x1e0 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi 367f4c │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ cmn r6, #1 │ │ │ │ @@ -401001,15 +401001,15 @@ │ │ │ │ ldr r4, [r4, #484] @ 0x1e4 │ │ │ │ cmn r4, #1 │ │ │ │ beq 367ee0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi 367f18 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 367fc0 │ │ │ │ mov r8, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -401020,26 +401020,26 @@ │ │ │ │ bl 367a4c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 367e98 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ movne r5, #0 │ │ │ │ moveq r8, #0 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 368028 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 367ed8 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [r6] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 36800c │ │ │ │ cmp r8, #0 │ │ │ │ beq 367fd8 │ │ │ │ mov r0, #1 │ │ │ │ @@ -401063,26 +401063,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 367f74 │ │ │ │ ldr ip, [pc, #280] @ 36806c │ │ │ │ ldr r1, [pc, #280] @ 368070 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -401092,72 +401092,72 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 367f74 │ │ │ │ ldr r3, [pc, #180] @ 36807c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ b 367e64 │ │ │ │ ldr r1, [pc, #160] @ 368080 │ │ │ │ ldr ip, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #152] @ 368084 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #148] @ 368088 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #144] @ 36808c │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 367f74 │ │ │ │ strb r4, [r6, #4] │ │ │ │ ldr r3, [pc, #120] @ 368090 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 367ed8 │ │ │ │ ldr r3, [pc, #100] @ 368094 │ │ │ │ ldr r1, [pc, #100] @ 368098 │ │ │ │ ldr r0, [pc, #100] @ 36809c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r5, lr, r8, lsr #16 │ │ │ │ - subeq sp, ip, r8, ror r4 │ │ │ │ - subeq sp, ip, ip, lsl #9 │ │ │ │ - subeq sp, ip, r8, lsl r4 │ │ │ │ + subseq r5, lr, r8, lsr r8 │ │ │ │ + subeq sp, ip, r8, lsl #9 │ │ │ │ + @ instruction: 0x004cd49c │ │ │ │ + subeq sp, ip, r8, lsr #8 │ │ │ │ rsbeq r3, sl, r0, lsl #12 │ │ │ │ - subseq r5, lr, r4, lsr #13 │ │ │ │ - @ instruction: 0x004cd390 │ │ │ │ - ldrdeq sp, [ip], #-44 @ 0xffffffd4 │ │ │ │ - subeq sp, ip, r0, lsr r3 │ │ │ │ - strheq sp, [ip], #-32 @ 0xffffffe0 │ │ │ │ - subeq sp, ip, r0, lsl #6 │ │ │ │ - subeq sp, ip, r8, ror #4 │ │ │ │ - andeq r3, r0, r0, lsl sl │ │ │ │ + ldrheq r5, [lr], #-100 @ 0xffffff9c │ │ │ │ + subeq sp, ip, r0, lsr #7 │ │ │ │ subeq sp, ip, ip, ror #5 │ │ │ │ - ldrsbeq r5, [lr], #-92 @ 0xffffffa4 │ │ │ │ - subeq sp, ip, r8, lsl #4 │ │ │ │ + subeq sp, ip, r0, asr #6 │ │ │ │ + subeq sp, ip, r0, asr #5 │ │ │ │ + subeq sp, ip, r0, lsl r3 │ │ │ │ + subeq sp, ip, r8, ror r2 │ │ │ │ + andeq r3, r0, r0, lsl sl │ │ │ │ + strdeq sp, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subseq r5, lr, ip, ror #11 │ │ │ │ + subeq sp, ip, r8, lsl r2 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r1, r0, r4, ror sl │ │ │ │ - @ instruction: 0x005e5598 │ │ │ │ - subeq fp, sl, r4, asr #11 │ │ │ │ - ldrdeq fp, [sl], #-88 @ 0xffffffa8 │ │ │ │ + subseq r5, lr, r8, lsr #11 │ │ │ │ + ldrdeq fp, [sl], #-84 @ 0xffffffac │ │ │ │ + subeq fp, sl, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 449700 │ │ │ │ @@ -401190,25 +401190,25 @@ │ │ │ │ bne 368228 │ │ │ │ ldrb r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq 368204 │ │ │ │ ldrb r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5d4dcc │ │ │ │ + bl 5d4ddc │ │ │ │ mov r2, #16 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d47a0 │ │ │ │ + bl 5d47b0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5894 │ │ │ │ + bl 5d58a4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5894 │ │ │ │ + bl 5d58a4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36818c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -401222,15 +401222,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne 368108 │ │ │ │ mov r0, r7 │ │ │ │ bl 367524 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5d4dcc │ │ │ │ + bl 5d4ddc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -401277,33 +401277,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r3, sl, r4, lsr r3 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subeq r2, sl, r4, ror #1 │ │ │ │ - subseq r5, lr, r0, ror #7 │ │ │ │ - subeq sp, ip, r8, lsl r0 │ │ │ │ - strdeq sp, [ip], #-4 │ │ │ │ - ldrheq r5, [lr], #-60 @ 0xffffffc4 │ │ │ │ - strdeq ip, [ip], #-240 @ 0xffffff10 │ │ │ │ - subeq sp, ip, ip, lsr r1 │ │ │ │ + strdeq r2, [sl], #-4 │ │ │ │ + ldrsheq r5, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subeq sp, ip, r8, lsr #32 │ │ │ │ + subeq sp, ip, r4, lsl #2 │ │ │ │ + subseq r5, lr, ip, asr #7 │ │ │ │ + subeq sp, ip, r0 │ │ │ │ + subeq sp, ip, ip, asr #2 │ │ │ │ andeq r0, r0, r5, asr r7 │ │ │ │ - @ instruction: 0x005e5398 │ │ │ │ - subeq ip, ip, ip, asr #31 │ │ │ │ - subeq sp, ip, ip, ror #1 │ │ │ │ + subseq r5, lr, r8, lsr #7 │ │ │ │ + ldrdeq ip, [ip], #-252 @ 0xffffff04 │ │ │ │ + strdeq sp, [ip], #-12 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - subseq r5, lr, r4, ror r3 │ │ │ │ - subeq ip, ip, r8, lsr #31 │ │ │ │ - strheq sp, [ip], #-4 │ │ │ │ + subseq r5, lr, r4, lsl #7 │ │ │ │ + strheq ip, [ip], #-248 @ 0xffffff08 │ │ │ │ + subeq sp, ip, r4, asr #1 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - subseq r5, lr, r0, asr r3 │ │ │ │ - subeq ip, ip, r8, lsl #31 │ │ │ │ - subeq sp, ip, ip, ror r0 │ │ │ │ + subseq r5, lr, r0, ror #6 │ │ │ │ + @ instruction: 0x004ccf98 │ │ │ │ + subeq sp, ip, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #304] @ 368430 │ │ │ │ ldr r3, [pc, #304] @ 368434 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -401382,20 +401382,20 @@ │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strdeq r3, [sl], #-4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, sl, ip, asr #1 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subeq r1, sl, r8, ror lr │ │ │ │ + subeq r1, sl, r8, lsl #29 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ rsbeq r3, sl, r8, lsr #32 │ │ │ │ - ldrheq r5, [lr], #-20 @ 0xffffffec │ │ │ │ - subeq ip, ip, ip, ror #27 │ │ │ │ - subeq ip, ip, r0, ror #29 │ │ │ │ + subseq r5, lr, r4, asr #3 │ │ │ │ + strdeq ip, [ip], #-220 @ 0xffffff24 │ │ │ │ + strdeq ip, [ip], #-224 @ 0xffffff20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 43c084 │ │ │ │ @@ -401420,17 +401420,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3684e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ andeq r2, r0, r8, ror #22 │ │ │ │ - subseq r5, lr, r0, lsl r1 │ │ │ │ - subeq ip, ip, r4, asr #26 │ │ │ │ - subeq ip, ip, r8, lsr lr │ │ │ │ + subseq r5, lr, r0, lsr #2 │ │ │ │ + subeq ip, ip, r4, asr sp │ │ │ │ + subeq ip, ip, r8, asr #28 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #348] @ 0x15c │ │ │ │ ldr r6, [pc, #200] @ 3685cc │ │ │ │ @@ -401483,18 +401483,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e43a0 │ │ │ │ strdeq r2, [sl], #-224 @ 0xffffff20 @ │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subeq r1, sl, r8, ror #24 │ │ │ │ - subseq r5, lr, ip, lsl r0 │ │ │ │ - subeq ip, ip, r0, asr ip │ │ │ │ - subeq ip, ip, ip, lsr #27 │ │ │ │ + subeq r1, sl, r8, ror ip │ │ │ │ + subseq r5, lr, ip, lsr #32 │ │ │ │ + subeq ip, ip, r0, ror #24 │ │ │ │ + strheq ip, [ip], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #996] @ 3689e4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -401511,56 +401511,56 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r9, [pc, #936] @ 3689f8 │ │ │ │ mov r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ ldr r7, [r0, #48] @ 0x30 │ │ │ │ cmn r6, #1 │ │ │ │ ldr r5, [r0, #484] @ 0x1e4 │ │ │ │ mov r4, r0 │ │ │ │ beq 368844 │ │ │ │ cmn r5, #1 │ │ │ │ beq 368774 │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 7c3f90 │ │ │ │ + bl 7c3fa0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #472]! @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #860] @ 3689fc │ │ │ │ ldr r2, [pc, #860] @ 368a00 │ │ │ │ ldr r1, [pc, #860] @ 368a04 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3686d8 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 368730 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #788] @ 368a08 │ │ │ │ ldr r3, [pc, #756] @ 3689ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -401580,65 +401580,65 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #284 @ 0x11c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #692] @ 368a18 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2a7f3c │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b 3686ec │ │ │ │ mov fp, #1 │ │ │ │ b 368790 │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, r5 │ │ │ │ ble 36898c │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3687c4 │ │ │ │ ldr r3, [pc, #612] @ 368a1c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 367a4c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 3687f4 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r6, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3689c0 │ │ │ │ sub r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r6, [r0, #8] │ │ │ │ bne 368834 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r6, [sl] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 368940 │ │ │ │ cmp r8, #0 │ │ │ │ beq 36877c │ │ │ │ str r5, [r4, #484] @ 0x1e4 │ │ │ │ @@ -401651,166 +401651,166 @@ │ │ │ │ b 368870 │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r6 │ │ │ │ ble 36895c │ │ │ │ ldr r5, [r4, #484] @ 0x1e4 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ bne 3688a4 │ │ │ │ ldr r3, [pc, #388] @ 368a1c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 367a4c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 3688d4 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3689c0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 368914 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sl] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 368924 │ │ │ │ cmp r8, #0 │ │ │ │ beq 36885c │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ b 368678 │ │ │ │ strb r5, [sl, #4] │ │ │ │ ldr r3, [pc, #240] @ 368a20 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 368914 │ │ │ │ strb r6, [sl, #4] │ │ │ │ ldr r3, [pc, #212] @ 368a20 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 368834 │ │ │ │ ldr r3, [pc, #192] @ 368a24 │ │ │ │ ldr ip, [pc, #192] @ 368a28 │ │ │ │ ldr r1, [pc, #192] @ 368a2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 368a30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 3686ec │ │ │ │ ldr r3, [pc, #160] @ 368a34 │ │ │ │ ldr ip, [pc, #160] @ 368a38 │ │ │ │ ldr r1, [pc, #160] @ 368a3c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 368a40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 3686ec │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 368a44 │ │ │ │ ldr r1, [pc, #124] @ 368a48 │ │ │ │ ldr r0, [pc, #124] @ 368a4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r4, lr, ip, asr #31 │ │ │ │ + ldrsbeq r4, [lr], #-252 @ 0xffffff04 │ │ │ │ rsbeq r2, sl, r0, ror #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq ip, ip, r0, lsl #24 │ │ │ │ - subeq ip, ip, r8, lsl ip │ │ │ │ + subeq ip, ip, r0, lsl ip │ │ │ │ + subeq ip, ip, r8, lsr #24 │ │ │ │ rsbeq r2, sl, r4, lsr #27 │ │ │ │ - subseq r4, lr, r8, lsr #30 │ │ │ │ - subeq ip, ip, r0, lsl #23 │ │ │ │ - @ instruction: 0x004ccb98 │ │ │ │ + subseq r4, lr, r8, lsr pc │ │ │ │ + @ instruction: 0x004ccb90 │ │ │ │ + subeq ip, ip, r8, lsr #23 │ │ │ │ rsbeq r2, sl, r0, lsl #26 │ │ │ │ - @ instruction: 0x005e4e90 │ │ │ │ - subeq r1, sl, r0, lsr #9 │ │ │ │ - subseq ip, r1, ip, lsr #31 │ │ │ │ + subseq r4, lr, r0, lsr #29 │ │ │ │ + strheq r1, [sl], #-64 @ 0xffffffc0 │ │ │ │ + ldrheq ip, [r1], #-252 @ 0xffffff04 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r1, r0, r4, ror sl │ │ │ │ - subseq r4, lr, r0, ror #24 │ │ │ │ - subeq ip, ip, r0, lsl sl │ │ │ │ - @ instruction: 0x004cc890 │ │ │ │ + subseq r4, lr, r0, ror ip │ │ │ │ + subeq ip, ip, r0, lsr #20 │ │ │ │ + subeq ip, ip, r0, lsr #17 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - subseq r4, lr, r0, lsr ip │ │ │ │ - strdeq ip, [ip], #-144 @ 0xffffff70 │ │ │ │ - subeq ip, ip, r0, ror #16 │ │ │ │ + subseq r4, lr, r0, asr #24 │ │ │ │ + subeq ip, ip, r0, lsl #20 │ │ │ │ + subeq ip, ip, r0, ror r8 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ - subseq r4, lr, r0, lsl #24 │ │ │ │ - subeq sl, sl, ip, lsr #24 │ │ │ │ - subeq sl, sl, r0, asr #24 │ │ │ │ + subseq r4, lr, r0, lsl ip │ │ │ │ + subeq sl, sl, ip, lsr ip │ │ │ │ + subeq sl, sl, r0, asr ip │ │ │ │ │ │ │ │ 00368a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r6, [pc, #232] @ 368b68 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 368aa8 │ │ │ │ ldr r3, [pc, #208] @ 368b6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 367a4c │ │ │ │ mov r7, r0 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 368b44 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -401819,78 +401819,78 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [r5] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 368aec │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 368b70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 368aec │ │ │ │ ldr r3, [pc, #40] @ 368b74 │ │ │ │ ldr r1, [pc, #40] @ 368b78 │ │ │ │ ldr r0, [pc, #40] @ 368b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r2, sl, r8, ror r9 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r1, r0, r4, ror sl │ │ │ │ - subseq r4, lr, ip, ror sl │ │ │ │ - subeq sl, sl, r8, lsr #21 │ │ │ │ - strheq sl, [sl], #-172 @ 0xffffff54 │ │ │ │ + subseq r4, lr, ip, lsl #21 │ │ │ │ + strheq sl, [sl], #-168 @ 0xffffff58 │ │ │ │ + subeq sl, sl, ip, asr #21 │ │ │ │ │ │ │ │ 00368b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r6, [pc, #240] @ 368ca0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 368bd8 │ │ │ │ ldr r3, [pc, #216] @ 368ca4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 367a4c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 368c00 │ │ │ │ - bl 589bfc │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 589c0c │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 368c7c │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -401899,62 +401899,62 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r4, [r5] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 368c24 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 368ca8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 368c24 │ │ │ │ ldr r3, [pc, #40] @ 368cac │ │ │ │ ldr r1, [pc, #40] @ 368cb0 │ │ │ │ ldr r0, [pc, #40] @ 368cb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r2, sl, r8, asr #16 │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r1, r0, r4, ror sl │ │ │ │ - subseq r4, lr, r4, asr #18 │ │ │ │ - subeq sl, sl, r0, ror r9 │ │ │ │ - subeq sl, sl, r4, lsl #19 │ │ │ │ + subseq r4, lr, r4, asr r9 │ │ │ │ + subeq sl, sl, r0, lsl #19 │ │ │ │ + @ instruction: 0x004aa994 │ │ │ │ │ │ │ │ 00368cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #92] @ 368d38 │ │ │ │ ldr r2, [pc, #92] @ 368d3c │ │ │ │ ldr r1, [pc, #92] @ 368d40 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 368d18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -401962,32 +401962,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, lr, ip, ror #17 │ │ │ │ - subeq ip, ip, r4, asr #10 │ │ │ │ - subeq ip, ip, ip, asr r5 │ │ │ │ + ldrsheq r4, [lr], #-140 @ 0xffffff74 │ │ │ │ + subeq ip, ip, r4, asr r5 │ │ │ │ + subeq ip, ip, ip, ror #10 │ │ │ │ │ │ │ │ 00368d44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #92] @ 368dcc │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57eb9c │ │ │ │ + bl 57ebac │ │ │ │ ldr r3, [pc, #80] @ 368dd0 │ │ │ │ ldr r0, [pc, #80] @ 368dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3] │ │ │ │ ldr r1, [pc, #72] @ 368dd8 │ │ │ │ add r2, ip, #1 │ │ │ │ str r2, [r3] │ │ │ │ @@ -401997,23 +401997,23 @@ │ │ │ │ str ip, [r4, #68] @ 0x44 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #48] @ 368de0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 57e930 │ │ │ │ - @ instruction: 0x004cc490 │ │ │ │ + b 57e940 │ │ │ │ + subeq ip, ip, r0, lsr #9 │ │ │ │ rsbseq r2, r5, r0, lsl #27 │ │ │ │ - subseq r4, lr, r8, lsr r8 │ │ │ │ - subeq fp, sp, r0, asr sp │ │ │ │ - subeq r0, sl, r4, lsr lr │ │ │ │ + subseq r4, lr, r8, asr #16 │ │ │ │ + subeq fp, sp, r0, ror #26 │ │ │ │ + subeq r0, sl, r4, asr #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00368de4 : │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #350] @ 0x15e │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -402038,43 +402038,43 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 647310 │ │ │ │ + bl 647320 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368fec │ │ │ │ ldr r0, [pc, #508] @ 369060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581fe0 │ │ │ │ + bl 581ff0 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #492] @ 369064 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e12b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58cc14 │ │ │ │ + bl 58cc24 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e154c │ │ │ │ ldr r3, [pc, #456] @ 369068 │ │ │ │ ldr r2, [pc, #456] @ 36906c │ │ │ │ ldr r1, [pc, #456] @ 369070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 1e2020 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -402087,49 +402087,49 @@ │ │ │ │ bl 43a910 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #364] @ 369074 │ │ │ │ ldr r7, [pc, #364] @ 369078 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 580548 │ │ │ │ + bl 580558 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a9a4 │ │ │ │ + bl 58a9b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368f3c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580470 │ │ │ │ + bl 580480 │ │ │ │ cmp fp, #0 │ │ │ │ beq 368f70 │ │ │ │ ldr r7, [pc, #304] @ 36907c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 58a9a4 │ │ │ │ + bl 58a9b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368f70 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580644 │ │ │ │ + bl 580654 │ │ │ │ ldr r1, [pc, #264] @ 369080 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 2a636c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36903c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582474 │ │ │ │ + bl 582484 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36903c │ │ │ │ ldr r2, [pc, #212] @ 369084 │ │ │ │ ldr r3, [pc, #168] @ 36905c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -402142,55 +402142,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 645160 │ │ │ │ + bl 645170 │ │ │ │ cmp r0, #0 │ │ │ │ beq 369048 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369030 │ │ │ │ ldr r0, [pc, #120] @ 369088 │ │ │ │ add r0, pc, r0 │ │ │ │ b 368e64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ mov r5, #0 │ │ │ │ b 368fa8 │ │ │ │ ldr r0, [pc, #84] @ 36908c │ │ │ │ add r0, pc, r0 │ │ │ │ b 368e64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588c3c │ │ │ │ + bl 588c4c │ │ │ │ b 369028 │ │ │ │ ldr r0, [pc, #64] @ 369090 │ │ │ │ add r0, pc, r0 │ │ │ │ b 368e64 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq ip, ip, r4, lsr r5 │ │ │ │ - subeq ip, ip, r0, lsr r5 │ │ │ │ - subseq r4, lr, r8, lsr #14 │ │ │ │ - subeq ip, ip, r4, lsl #7 │ │ │ │ - @ instruction: 0x004cc39c │ │ │ │ - subeq ip, ip, r8, lsr #9 │ │ │ │ - subeq ip, ip, r8, lsr #9 │ │ │ │ - @ instruction: 0x004fd694 │ │ │ │ - subseq sp, r3, ip, lsr #20 │ │ │ │ + subeq ip, ip, r4, asr #10 │ │ │ │ + subeq ip, ip, r0, asr #10 │ │ │ │ + subseq r4, lr, r8, lsr r7 │ │ │ │ + @ instruction: 0x004cc394 │ │ │ │ + subeq ip, ip, ip, lsr #7 │ │ │ │ + strheq ip, [ip], #-72 @ 0xffffffb8 │ │ │ │ + strheq ip, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subeq sp, pc, r4, lsr #13 │ │ │ │ + subseq sp, r3, ip, lsr sl │ │ │ │ rsbeq r2, sl, r4, asr #8 │ │ │ │ - strdeq r2, [fp], #-60 @ 0xffffffc4 │ │ │ │ - subeq r2, fp, ip, lsr #7 │ │ │ │ - @ instruction: 0x004b2394 │ │ │ │ + subeq r2, fp, ip, lsl #8 │ │ │ │ + strheq r2, [fp], #-60 @ 0xffffffc4 │ │ │ │ + subeq r2, fp, r4, lsr #7 │ │ │ │ │ │ │ │ 00369094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r6, r0 │ │ │ │ @@ -402215,47 +402215,47 @@ │ │ │ │ bl 1e3034 │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ - bl 7ccd70 │ │ │ │ + bl 7ccd80 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #196] @ 3691e0 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, r4 │ │ │ │ blt 369188 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 60a800 │ │ │ │ + bl 60a810 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 369174 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 7d0f04 │ │ │ │ + bl 7d0f14 │ │ │ │ mov r0, r5 │ │ │ │ - bl 645288 │ │ │ │ + bl 645298 │ │ │ │ ldr r2, [pc, #136] @ 3691e4 │ │ │ │ mov r3, #0 │ │ │ │ ldr ip, [r7, r2] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r8, r9, ip} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368df8 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge 36912c │ │ │ │ mov r0, sl │ │ │ │ - bl 7ccda4 │ │ │ │ + bl 7ccdb4 │ │ │ │ ldr r2, [pc, #80] @ 3691e8 │ │ │ │ ldr r3, [pc, #64] @ 3691dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -402301,15 +402301,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 3693fc │ │ │ │ ldr r3, [pc, #436] @ 369400 │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r9, [pc, #412] @ 369404 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e39b8 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #0 │ │ │ │ @@ -402324,20 +402324,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r4] │ │ │ │ str r8, [r4, #20] │ │ │ │ str r7, [r4, #24] │ │ │ │ str fp, [r4, #32] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 589bfc │ │ │ │ + bl 589c0c │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7ce93c │ │ │ │ + bl 7ce94c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3692e4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #284] @ 369408 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -402383,46 +402383,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 36941c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3692f8 │ │ │ │ ldr r0, [pc, #76] @ 369420 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3692f8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, sl, r8, ror #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r4, lr, r0, lsr #7 │ │ │ │ - @ instruction: 0x004a0998 │ │ │ │ - strheq fp, [sp], #-132 @ 0xffffff7c │ │ │ │ + ldrheq r4, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subeq r0, sl, r8, lsr #19 │ │ │ │ + subeq fp, sp, r4, asr #17 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x006a2190 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r2, [sl], #-4 @ │ │ │ │ andeq r3, r0, r4, lsl #24 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq ip, ip, r4 │ │ │ │ - subeq ip, ip, r8, lsr #32 │ │ │ │ + subeq ip, ip, r4, lsl r0 │ │ │ │ + subeq ip, ip, r8, lsr r0 │ │ │ │ │ │ │ │ 00369424 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ │ │ │ │ 00369430 : │ │ │ │ @@ -402446,15 +402446,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ - bl 63b520 │ │ │ │ + bl 63b530 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 369468 │ │ │ │ bl 368cb8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -402475,32 +402475,32 @@ │ │ │ │ ldr r0, [pc, #28] @ 36950c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ mov r2, #968 @ 0x3c8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r4, lr, r0, ror #1 │ │ │ │ - subeq fp, ip, r8, lsl sp │ │ │ │ - subeq fp, ip, r0, lsr pc │ │ │ │ + ldrsheq r4, [lr], #-0 │ │ │ │ + subeq fp, ip, r8, lsr #26 │ │ │ │ + subeq fp, ip, r0, asr #30 │ │ │ │ │ │ │ │ 00369510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r3 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ mov r3, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, lr │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ - bl 63b520 │ │ │ │ + bl 63b530 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ │ │ │ │ @@ -402524,15 +402524,15 @@ │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 369604 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 63b458 │ │ │ │ + bl 63b468 │ │ │ │ ldr r2, [pc, #288] @ 3696e4 │ │ │ │ ldr r3, [pc, #272] @ 3696d8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #344] @ 0x158 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -402572,47 +402572,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3696f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3695b0 │ │ │ │ ldr r0, [pc, #68] @ 3696f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r9, sl} │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3695b0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, sl, r8, ror lr │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, sl, ip, asr lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, sl, r0, lsr lr │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004cbd90 │ │ │ │ - ldrdeq fp, [ip], #-212 @ 0xffffff2c │ │ │ │ + subeq fp, ip, r0, lsr #27 │ │ │ │ + subeq fp, ip, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr r5, [pc, #152] @ 3697b0 │ │ │ │ ldrb r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -402666,15 +402666,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mvn r3, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r2, [r1, #24] │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 63b22c │ │ │ │ + bl 63b23c │ │ │ │ cmp r0, r6 │ │ │ │ movls r6, #0 │ │ │ │ movhi r6, #1 │ │ │ │ orrs r6, r6, r0, lsr #31 │ │ │ │ bne 369b68 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r7, #492] @ 0x1ec │ │ │ │ @@ -402753,15 +402753,15 @@ │ │ │ │ bhi 369a7c │ │ │ │ ldr r2, [pc, #628] @ 369ba8 │ │ │ │ lsr r3, r2, r3 │ │ │ │ and r3, r3, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 63b0e8 │ │ │ │ + bl 63b0f8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -402908,18 +402908,18 @@ │ │ │ │ b 369860 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #20] │ │ │ │ b 3698e4 │ │ │ │ andseq r8, r0, r0, lsl #10 │ │ │ │ stmdbcs r0!, {r4, r7, sl} │ │ │ │ eormi lr, r3, r8, lsl #4 │ │ │ │ - subseq r3, lr, r7, asr #23 │ │ │ │ - @ instruction: 0x005e3b92 │ │ │ │ + ldrsbeq r3, [lr], #-183 @ 0xffffff49 │ │ │ │ + subseq r3, lr, r2, lsr #23 │ │ │ │ andeq r0, sl, r1, lsl #4 │ │ │ │ - subseq r3, lr, r0, lsr fp │ │ │ │ + subseq r3, lr, r0, asr #22 │ │ │ │ bvc fff88ccc <__bss_end__@@Base+0xff4a7f50> │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ │ │ │ │ 00369bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -402955,17 +402955,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #239 @ 0xef │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r3, lr, r0, lsl #19 │ │ │ │ - strheq fp, [ip], #-88 @ 0xffffffa8 │ │ │ │ - subeq fp, ip, ip, lsl #17 │ │ │ │ + @ instruction: 0x005e3990 │ │ │ │ + subeq fp, ip, r8, asr #11 │ │ │ │ + @ instruction: 0x004cb89c │ │ │ │ │ │ │ │ 00369c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r2 │ │ │ │ @@ -402980,25 +402980,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr fp, [r0, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #2412] @ 36a638 │ │ │ │ ldr r2, [pc, #2412] @ 36a63c │ │ │ │ ldr r1, [pc, #2412] @ 36a640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #2380] @ 36a644 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -403041,15 +403041,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 3691ec │ │ │ │ mov sl, r0 │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ add ip, sl, #48 @ 0x30 │ │ │ │ mov lr, #0 │ │ │ │ str r0, [sl, #12] │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ @@ -403144,15 +403144,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1796] @ 36a664 │ │ │ │ add r0, pc, r0 │ │ │ │ b 36a14c │ │ │ │ ldr r3, [pc, #1760] @ 36a64c │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -403188,26 +403188,26 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1604] @ 36a670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369f78 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369e14 │ │ │ │ ldr r3, [pc, #1580] @ 36a674 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -403229,26 +403229,26 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1448] @ 36a678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369e14 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369e14 │ │ │ │ ldr r3, [pc, #1424] @ 36a67c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -403267,48 +403267,48 @@ │ │ │ │ beq 36a5a8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 36a680 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369e14 │ │ │ │ ldr r3, [pc, #1296] @ 36a684 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ b 369d44 │ │ │ │ ldr r0, [pc, #1284] @ 36a688 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ b 369da0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [pc, #1256] @ 36a68c │ │ │ │ ldr r2, [pc, #1256] @ 36a690 │ │ │ │ ldr r1, [pc, #1256] @ 36a694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr sl, [r0, #104] @ 0x68 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36a600 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ @@ -403348,15 +403348,15 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -403364,15 +403364,15 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #992] @ 36a6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ beq 36a2f0 │ │ │ │ ldr r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -403406,15 +403406,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ @@ -403423,15 +403423,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ 36a6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ b 369d84 │ │ │ │ ldr r3, [pc, #748] @ 36a6ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369e14 │ │ │ │ @@ -403449,15 +403449,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #652] @ 36a6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 36a14c │ │ │ │ ldrb r3, [r5, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ bne 36a4d8 │ │ │ │ @@ -403485,26 +403485,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 36a6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369f78 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r7, r3 │ │ │ │ beq 36a1f4 │ │ │ │ ldr r3, [pc, #464] @ 36a6bc │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ @@ -403513,132 +403513,132 @@ │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36a2c4 │ │ │ │ ldr r0, [pc, #416] @ 36a6c4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36a2f0 │ │ │ │ ldr r0, [pc, #380] @ 36a6c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369f78 │ │ │ │ ldr r0, [pc, #352] @ 36a6cc │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369f78 │ │ │ │ ldr r0, [pc, #324] @ 36a6d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369e14 │ │ │ │ ldr r0, [pc, #292] @ 36a6d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369e14 │ │ │ │ ldr r0, [pc, #268] @ 36a6d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369e14 │ │ │ │ ldr r0, [pc, #244] @ 36a6dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 369e14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ str r0, [fp, #12] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #204] @ 36a6e0 │ │ │ │ ldr r1, [pc, #204] @ 36a6e4 │ │ │ │ ldr r0, [pc, #204] @ 36a6e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #900 @ 0x384 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r1, sl, r0, ror #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsheq r3, [lr], #-140 @ 0xffffff74 │ │ │ │ - subeq fp, ip, r8, asr r5 │ │ │ │ - subeq fp, ip, r0, ror r5 │ │ │ │ + subseq r3, lr, ip, lsl #18 │ │ │ │ + subeq fp, ip, r8, ror #10 │ │ │ │ + subeq fp, ip, r0, lsl #11 │ │ │ │ strdeq r1, [sl], #-104 @ 0xffffff98 @ │ │ │ │ rsbeq pc, r6, r0, ror #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r1, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ rsbeq pc, r6, r8, asr #16 │ │ │ │ @ instruction: 0x00002cb8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq fp, ip, r0, asr #16 │ │ │ │ + subeq fp, ip, r0, asr r8 │ │ │ │ @ instruction: 0x0066f79c │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq fp, ip, r8, asr #9 │ │ │ │ + ldrdeq fp, [ip], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0x000048b8 │ │ │ │ - subeq fp, ip, r0, ror #11 │ │ │ │ + strdeq fp, [ip], #-80 @ 0xffffffb0 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ - subeq fp, ip, r8, ror #11 │ │ │ │ + strdeq fp, [ip], #-88 @ 0xffffffa8 │ │ │ │ rsbeq pc, r6, ip, lsr #11 │ │ │ │ @ instruction: 0x0066f598 │ │ │ │ - subseq r3, lr, r4, lsr #8 │ │ │ │ - subeq fp, ip, ip, ror r0 │ │ │ │ - @ instruction: 0x004cb094 │ │ │ │ + subseq r3, lr, r4, lsr r4 │ │ │ │ + subeq fp, ip, ip, lsl #1 │ │ │ │ + subeq fp, ip, r4, lsr #1 │ │ │ │ rsbeq pc, r6, r8, lsl r5 @ │ │ │ │ andeq r2, r0, r4, lsl lr │ │ │ │ - subeq fp, ip, r0, asr #5 │ │ │ │ + ldrdeq fp, [ip], #-32 @ 0xffffffe0 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - subeq fp, ip, r0, ror r2 │ │ │ │ + subeq fp, ip, r0, lsl #5 │ │ │ │ andeq r1, r0, ip, asr #19 │ │ │ │ - subeq fp, ip, r0, ror #7 │ │ │ │ + strdeq fp, [ip], #-48 @ 0xffffffd0 │ │ │ │ rsbeq pc, r6, r4, ror #5 │ │ │ │ - subeq fp, ip, r4, lsr #32 │ │ │ │ + subeq fp, ip, r4, lsr r0 │ │ │ │ rsbeq pc, r6, r4, lsr r2 @ │ │ │ │ - subeq fp, ip, r4, asr #1 │ │ │ │ - subeq fp, ip, r4, lsr r1 │ │ │ │ - subeq sl, ip, r4, ror #31 │ │ │ │ - subeq sl, ip, r0, asr #31 │ │ │ │ - subeq fp, ip, r0, ror #2 │ │ │ │ - strheq fp, [ip], #-28 @ 0xffffffe4 │ │ │ │ - subeq fp, ip, r8, lsl #4 │ │ │ │ - subeq fp, ip, r4, asr r2 │ │ │ │ - ldrheq r2, [lr], #-244 @ 0xffffff0c │ │ │ │ - subeq sl, ip, ip, ror #23 │ │ │ │ - subeq sl, ip, ip, asr #30 │ │ │ │ + ldrdeq fp, [ip], #-4 │ │ │ │ + subeq fp, ip, r4, asr #2 │ │ │ │ + strdeq sl, [ip], #-244 @ 0xffffff0c │ │ │ │ + ldrdeq sl, [ip], #-240 @ 0xffffff10 │ │ │ │ + subeq fp, ip, r0, ror r1 │ │ │ │ + subeq fp, ip, ip, asr #3 │ │ │ │ + subeq fp, ip, r8, lsl r2 │ │ │ │ + subeq fp, ip, r4, ror #4 │ │ │ │ + subseq r2, lr, r4, asr #31 │ │ │ │ + strdeq sl, [ip], #-188 @ 0xffffff44 │ │ │ │ + subeq sl, ip, ip, asr pc │ │ │ │ │ │ │ │ 0036a6ec : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36a710 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #16] │ │ │ │ @@ -403683,32 +403683,32 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a7a8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e154c │ │ │ │ ldr r3, [pc, #28] @ 36a7e8 │ │ │ │ ldr r1, [pc, #28] @ 36a7ec │ │ │ │ ldr r0, [pc, #28] @ 36a7f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36a7f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrsheq r2, [lr], #-220 @ 0xffffff24 │ │ │ │ - subeq sl, ip, r0, lsr sl │ │ │ │ + subseq r2, lr, ip, lsl #28 │ │ │ │ subeq sl, ip, r0, asr #20 │ │ │ │ + subeq sl, ip, r0, asr sl │ │ │ │ andeq r0, r0, r2, ror #11 │ │ │ │ │ │ │ │ 0036a7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403743,17 +403743,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e43a0 │ │ │ │ - subseq r2, lr, r4, asr sp │ │ │ │ - subeq sl, ip, ip, lsl #19 │ │ │ │ - subeq sl, ip, r8, ror #31 │ │ │ │ + subseq r2, lr, r4, ror #26 │ │ │ │ + @ instruction: 0x004ca99c │ │ │ │ + strdeq sl, [ip], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ 36a9b4 │ │ │ │ ldr r8, [r0] │ │ │ │ ldr r2, [pc, #248] @ 36a9b8 │ │ │ │ @@ -403763,15 +403763,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r1, [pc, #228] @ 36a9bc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ ldr r4, [r8, #472] @ 0x1d8 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r5, r4 │ │ │ │ beq 36a948 │ │ │ │ mov r9, r0 │ │ │ │ mov r5, #0 │ │ │ │ b 36a90c │ │ │ │ @@ -403804,28 +403804,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 36a724 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 36a960 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589d8c │ │ │ │ + bl 589d9c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 6462dc │ │ │ │ + bl 6462ec │ │ │ │ cmp r5, #0 │ │ │ │ beq 36a9a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1fb4 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e154c │ │ │ │ bl 1e43a0 │ │ │ │ rsbeq r0, sl, r8, lsr fp │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - strdeq pc, [r9], #-140 @ 0xffffff74 │ │ │ │ + subeq pc, r9, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #324] @ 36ab1c │ │ │ │ ldr r3, [pc, #324] @ 36ab20 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -403844,23 +403844,23 @@ │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - bl 5d5048 │ │ │ │ + bl 5d5058 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5a34 │ │ │ │ + bl 5d5a44 │ │ │ │ sub r4, r4, #1 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5a34 │ │ │ │ + bl 5d5a44 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 369c70 │ │ │ │ @@ -403882,15 +403882,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ bl 3684e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 36a724 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d534c │ │ │ │ + bl 5d535c │ │ │ │ lsl r4, r0, #24 │ │ │ │ asr r4, r4, #24 │ │ │ │ cmp r4, #0 │ │ │ │ bgt 36aa0c │ │ │ │ ldr r2, [pc, #72] @ 36ab24 │ │ │ │ ldr r3, [pc, #64] @ 36ab20 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -404015,45 +404015,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36ad48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36ab78 │ │ │ │ ldr r0, [pc, #72] @ 36ad4c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36ab78 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [sl], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x006a0894 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, sl, r0, ror #16 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ - subeq pc, r9, ip, ror #11 │ │ │ │ + strdeq pc, [r9], #-92 @ 0xffffffa4 │ │ │ │ strheq r0, [sl], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r0, ror #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sl, ip, r4, lsl #23 │ │ │ │ - subeq sl, ip, r0, lsr #23 │ │ │ │ + @ instruction: 0x004cab94 │ │ │ │ + strheq sl, [ip], #-176 @ 0xffffff50 │ │ │ │ │ │ │ │ 0036ad50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404143,23 +404143,23 @@ │ │ │ │ beq 36af74 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 36affc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36adbc │ │ │ │ ldr r2, [pc, #260] @ 36b000 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36ae38 │ │ │ │ ldr r2, [pc, #228] @ 36aff4 │ │ │ │ @@ -404175,30 +404175,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 36b004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36ae38 │ │ │ │ ldr r0, [pc, #140] @ 36b008 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36adbc │ │ │ │ ldr r2, [pc, #116] @ 36b00c │ │ │ │ ldr r3, [pc, #60] @ 36afd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404208,31 +404208,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 36b010 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ rsbeq r0, sl, r4, lsl #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, sl, r4, ror #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, sl, r0, lsr #12 │ │ │ │ rsbeq r0, sl, r8, ror #11 │ │ │ │ strheq r0, [sl], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sl, ip, r8, ror #20 │ │ │ │ + subeq sl, ip, r8, ror sl │ │ │ │ andeq r1, r0, ip, ror #25 │ │ │ │ - subeq sl, ip, r0, ror r9 │ │ │ │ - subeq sl, ip, ip, lsl #20 │ │ │ │ + subeq sl, ip, r0, lsl #19 │ │ │ │ + subeq sl, ip, ip, lsl sl │ │ │ │ rsbeq r0, sl, ip, asr r4 │ │ │ │ - subeq sl, ip, r0, ror #18 │ │ │ │ + subeq sl, ip, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b090 │ │ │ │ @@ -404408,25 +404408,25 @@ │ │ │ │ beq 36b39c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 36b450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36b104 │ │ │ │ ldr r3, [pc, #308] @ 36b454 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b1c8 │ │ │ │ ldr r3, [pc, #276] @ 36b448 │ │ │ │ @@ -404442,40 +404442,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36b458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36b1c8 │ │ │ │ ldr r0, [pc, #184] @ 36b45c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36b104 │ │ │ │ ldr r0, [pc, #156] @ 36b460 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36b1c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 36b464 │ │ │ │ ldr r1, [pc, #124] @ 36b468 │ │ │ │ ldr r0, [pc, #124] @ 36b46c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 36b470 │ │ │ │ @@ -404498,26 +404498,26 @@ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, sl, r0, ror #4 │ │ │ │ rsbeq r0, sl, r4, lsr #4 │ │ │ │ @ instruction: 0x006a019c │ │ │ │ andeq r1, r0, ip, lsr #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sl, ip, r4, lsr #14 │ │ │ │ + subeq sl, ip, r4, lsr r7 │ │ │ │ andeq r1, r0, r4, ror sp │ │ │ │ - subeq sl, ip, r4, lsr #12 │ │ │ │ - subeq sl, ip, r0, asr #13 │ │ │ │ subeq sl, ip, r4, lsr r6 │ │ │ │ - subseq r2, lr, r0, ror #3 │ │ │ │ - subeq r9, ip, r4, lsl lr │ │ │ │ - subeq sl, ip, r4, asr #13 │ │ │ │ + ldrdeq sl, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq sl, ip, r4, asr #12 │ │ │ │ + ldrsheq r2, [lr], #-16 │ │ │ │ + subeq r9, ip, r4, lsr #28 │ │ │ │ + ldrdeq sl, [ip], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ - ldrheq r2, [lr], #-28 @ 0xffffffe4 │ │ │ │ - strdeq r9, [ip], #-208 @ 0xffffff30 │ │ │ │ - subeq sl, ip, r0, lsl #13 │ │ │ │ + subseq r2, lr, ip, asr #3 │ │ │ │ + subeq r9, ip, r0, lsl #28 │ │ │ │ + @ instruction: 0x004ca690 │ │ │ │ andeq r0, r0, lr, lsl #12 │ │ │ │ │ │ │ │ 0036b484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -404529,15 +404529,15 @@ │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldrb r0, [r6, #48] @ 0x30 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ - bl 63b9cc │ │ │ │ + bl 63b9dc │ │ │ │ ldr r2, [pc, #232] @ 36b5b8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ @@ -404590,20 +404590,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e337c <__fprintf_chk@plt> │ │ │ │ rsbeq pc, r9, r4, asr pc @ │ │ │ │ andeq r4, r0, r8, lsr #2 │ │ │ │ - subeq sl, ip, r0, lsl #12 │ │ │ │ - subeq sl, ip, r4, ror #11 │ │ │ │ - @ instruction: 0x004ca59c │ │ │ │ - strheq sl, [ip], #-84 @ 0xffffffac │ │ │ │ - @ instruction: 0x004ca590 │ │ │ │ - subeq sl, ip, r8, asr r5 │ │ │ │ + subeq sl, ip, r0, lsl r6 │ │ │ │ + strdeq sl, [ip], #-84 @ 0xffffffac │ │ │ │ + subeq sl, ip, ip, lsr #11 │ │ │ │ + subeq sl, ip, r4, asr #11 │ │ │ │ + subeq sl, ip, r0, lsr #11 │ │ │ │ + subeq sl, ip, r8, ror #10 │ │ │ │ │ │ │ │ 0036b5d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -404652,15 +404652,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a724 │ │ │ │ ldr r3, [pc, #72] @ 36b708 │ │ │ │ ldr r1, [pc, #72] @ 36b70c │ │ │ │ ldr r0, [pc, #72] @ 36b710 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404676,21 +404676,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 36b724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e43a0 │ │ │ │ rsbeq lr, r6, r0, ror #1 │ │ │ │ - subseq r1, lr, r8, lsl #30 │ │ │ │ - subeq r9, ip, ip, lsr fp │ │ │ │ - subeq sl, ip, ip, asr r4 │ │ │ │ + subseq r1, lr, r8, lsl pc │ │ │ │ + subeq r9, ip, ip, asr #22 │ │ │ │ + subeq sl, ip, ip, ror #8 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - subseq r1, lr, r4, ror #29 │ │ │ │ - subeq r9, ip, r8, lsl fp │ │ │ │ - subeq r9, ip, r8, lsr ip │ │ │ │ + ldrsheq r1, [lr], #-228 @ 0xffffff1c │ │ │ │ + subeq r9, ip, r8, lsr #22 │ │ │ │ + subeq r9, ip, r8, asr #24 │ │ │ │ andeq r0, r0, pc, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #76] @ 36b78c │ │ │ │ ldr r2, [pc, #76] @ 36b790 │ │ │ │ @@ -404795,15 +404795,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r8, r7 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ movcc r3, r8 │ │ │ │ movcs r3, r7 │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ str r5, [sp] │ │ │ │ - bl 63b520 │ │ │ │ + bl 63b530 │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 36baa4 │ │ │ │ bl 368cb8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -404838,15 +404838,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 1e2248 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2248 │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ beq 36be04 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r5, [r2, #44] @ 0x2c │ │ │ │ @@ -404868,28 +404868,28 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 36bc3c │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r8, r3 │ │ │ │ bne 36b9e8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ bne 36b9e8 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b9e8 │ │ │ │ ldrb r3, [r0, #28] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b9e8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -404995,29 +404995,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2020 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63b344 │ │ │ │ + bl 63b354 │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ b 36b8ec │ │ │ │ cmp r1, #0 │ │ │ │ beq 36bd20 │ │ │ │ ldr r2, [pc, #656] @ 36beb0 │ │ │ │ b 36bbd0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 36b5d0 │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 36bab0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d37d0 │ │ │ │ + bl 7d37e0 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36be44 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -405102,40 +405102,40 @@ │ │ │ │ add r0, r6, r2 │ │ │ │ bl 1e2020 │ │ │ │ ldr r1, [pc, #284] @ 36bec0 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, r2 │ │ │ │ bl 1e2020 │ │ │ │ - bl 7bc378 │ │ │ │ + bl 7bc388 │ │ │ │ mov r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r6, #32 │ │ │ │ - bl 7bc6fc │ │ │ │ + bl 7bc70c │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 36baa8 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [r6] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ cmp r2, #0 │ │ │ │ beq 36bc60 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r2, [pc, #208] @ 36bec4 │ │ │ │ ldr r3, [fp, r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c545c │ │ │ │ + bl 7c546c │ │ │ │ b 36bc60 │ │ │ │ ldr r2, [pc, #188] @ 36bec8 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r0] │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ b 36b9a8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #164] @ 36becc │ │ │ │ ldr r1, [pc, #164] @ 36bed0 │ │ │ │ ldr r0, [pc, #164] @ 36bed4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405160,36 +405160,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ mov r2, #652 @ 0x28c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strheq pc, [r9], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, r9, r4, lsr #23 │ │ │ │ - subseq r1, lr, r8, lsl #24 │ │ │ │ - subeq r9, ip, r8, asr r8 │ │ │ │ - subeq r9, ip, r0, ror r8 │ │ │ │ + subseq r1, lr, r8, lsl ip │ │ │ │ + subeq r9, ip, r8, ror #16 │ │ │ │ + subeq r9, ip, r0, lsl #17 │ │ │ │ rsbeq pc, r9, ip, lsr r9 @ │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r3, r0, r4, asr #2 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ @ instruction: 0x00004bb8 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - strdeq r9, [ip], #-216 @ 0xffffff28 │ │ │ │ - strdeq r9, [ip], #-208 @ 0xffffff30 │ │ │ │ + subeq r9, ip, r8, lsl #28 │ │ │ │ + subeq r9, ip, r0, lsl #28 │ │ │ │ andeq r1, r0, r4, ror sl │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ - subseq r1, lr, r0, lsr #15 │ │ │ │ - ldrdeq r9, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subeq r9, ip, r0, asr #26 │ │ │ │ - subseq r1, lr, ip, ror r7 │ │ │ │ - subeq r7, sl, r8, lsr #15 │ │ │ │ - strheq r7, [sl], #-124 @ 0xffffff84 │ │ │ │ - subseq r1, lr, r8, asr r7 │ │ │ │ - @ instruction: 0x004c9390 │ │ │ │ - ldrdeq r9, [ip], #-200 @ 0xffffff38 │ │ │ │ + ldrheq r1, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq r9, ip, r8, ror #7 │ │ │ │ + subeq r9, ip, r0, asr sp │ │ │ │ + subseq r1, lr, ip, lsl #15 │ │ │ │ + strheq r7, [sl], #-120 @ 0xffffff88 │ │ │ │ + subeq r7, sl, ip, asr #15 │ │ │ │ + subseq r1, lr, r8, ror #14 │ │ │ │ + subeq r9, ip, r0, lsr #7 │ │ │ │ + subeq r9, ip, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #2 │ │ │ │ bl 36b5d0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -405239,15 +405239,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ mov r0, r4 │ │ │ │ bl 36a724 │ │ │ │ ldr r2, [pc, #208] @ 36c0b0 │ │ │ │ ldr r3, [pc, #196] @ 36c0a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -405261,15 +405261,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r0, [r0, #30] │ │ │ │ mov r1, sp │ │ │ │ - bl 63bc04 │ │ │ │ + bl 63bc14 │ │ │ │ cmp r0, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 36c044 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 36b5d0 │ │ │ │ b 36bfd8 │ │ │ │ @@ -405297,21 +405297,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq pc, r9, r0, asr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq sp, [r6], #-112 @ 0xffffff90 @ │ │ │ │ rsbeq pc, r9, r4, lsl r4 @ │ │ │ │ - subseq r1, lr, r4, ror #10 │ │ │ │ - @ instruction: 0x004c9198 │ │ │ │ - subeq r9, ip, r4, lsr fp │ │ │ │ + subseq r1, lr, r4, ror r5 │ │ │ │ + subeq r9, ip, r8, lsr #3 │ │ │ │ + subeq r9, ip, r4, asr #22 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ - subseq r1, lr, r0, asr #10 │ │ │ │ - subeq r9, ip, r4, ror r1 │ │ │ │ - @ instruction: 0x004c9294 │ │ │ │ + subseq r1, lr, r0, asr r5 │ │ │ │ + subeq r9, ip, r4, lsl #3 │ │ │ │ + subeq r9, ip, r4, lsr #5 │ │ │ │ andeq r0, r0, r7, asr #12 │ │ │ │ │ │ │ │ 0036c0d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -405323,30 +405323,30 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c10c │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a724 │ │ │ │ ldr r3, [pc, #28] @ 36c148 │ │ │ │ ldr r1, [pc, #28] @ 36c14c │ │ │ │ ldr r0, [pc, #28] @ 36c150 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36c154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005e149c │ │ │ │ - ldrdeq r9, [ip], #-0 │ │ │ │ - @ instruction: 0x004c9a90 │ │ │ │ + subseq r1, lr, ip, lsr #9 │ │ │ │ + subeq r9, ip, r0, ror #1 │ │ │ │ + subeq r9, ip, r0, lsr #21 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ │ │ │ │ 0036c158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -405367,15 +405367,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 36c2d4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36c1c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7ce950 │ │ │ │ + bl 7ce960 │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ bne 36c22c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c384 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -405394,15 +405394,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36c380 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6466d4 │ │ │ │ + b 6466e4 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c388 │ │ │ │ ldr r2, [pc, #384] @ 36c3c0 │ │ │ │ ldr r3, [pc, #364] @ 36c3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -405423,15 +405423,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c294 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ ldr r2, [pc, #284] @ 36c3c4 │ │ │ │ ldr r3, [pc, #260] @ 36c3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405463,30 +405463,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 36c3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36c1ac │ │ │ │ ldr r0, [pc, #108] @ 36c3d8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36c1ac │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e43a0 │ │ │ │ ldr r3, [pc, #76] @ 36c3dc │ │ │ │ ldr r1, [pc, #76] @ 36c3e0 │ │ │ │ ldr r0, [pc, #76] @ 36c3e4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405501,19 +405501,19 @@ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r9], #-16 @ │ │ │ │ strheq pc, [r9], #-20 @ 0xffffffec @ │ │ │ │ rsbeq pc, r9, ip, asr #2 │ │ │ │ andeq r1, r0, r8, asr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, ip, r8, lsl #17 │ │ │ │ - subeq r9, ip, r4, lsr #17 │ │ │ │ - subseq r1, lr, r8, lsr r2 │ │ │ │ - subeq r8, ip, ip, ror #28 │ │ │ │ - subeq r9, ip, r4, lsr #17 │ │ │ │ + @ instruction: 0x004c9898 │ │ │ │ + strheq r9, [ip], #-132 @ 0xffffff7c │ │ │ │ + subseq r1, lr, r8, asr #4 │ │ │ │ + subeq r8, ip, ip, ror lr │ │ │ │ + strheq r9, [ip], #-132 @ 0xffffff7c │ │ │ │ muleq r0, r4, r6 │ │ │ │ mov r1, #0 │ │ │ │ b 36c158 │ │ │ │ │ │ │ │ 0036c3f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -405560,15 +405560,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36c604 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 646678 │ │ │ │ + b 646688 │ │ │ │ ldr r2, [pc, #384] @ 36c644 │ │ │ │ ldr r3, [pc, #364] @ 36c634 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405586,15 +405586,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c518 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7ce9bc │ │ │ │ + bl 7ce9cc │ │ │ │ ldr r2, [pc, #284] @ 36c648 │ │ │ │ ldr r3, [pc, #260] @ 36c634 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405626,30 +405626,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 36c658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36c444 │ │ │ │ ldr r0, [pc, #108] @ 36c65c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36c444 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ bl 1e43a0 │ │ │ │ ldr r3, [pc, #76] @ 36c660 │ │ │ │ ldr r1, [pc, #76] @ 36c664 │ │ │ │ ldr r0, [pc, #76] @ 36c668 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405664,19 +405664,19 @@ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, r9, r0, ror #30 │ │ │ │ rsbeq lr, r9, r0, lsr pc │ │ │ │ rsbeq lr, r9, r8, asr #29 │ │ │ │ andeq r1, r0, r8, asr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, ip, r4, lsl #12 │ │ │ │ - subeq r9, ip, r8, lsr #12 │ │ │ │ - ldrheq r0, [lr], #-244 @ 0xffffff0c │ │ │ │ - subeq r8, ip, r8, ror #23 │ │ │ │ - strdeq r8, [ip], #-196 @ 0xffffff3c │ │ │ │ + subeq r9, ip, r4, lsl r6 │ │ │ │ + subeq r9, ip, r8, lsr r6 │ │ │ │ + subseq r0, lr, r4, asr #31 │ │ │ │ + strdeq r8, [ip], #-184 @ 0xffffff48 │ │ │ │ + subeq r8, ip, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ │ │ │ │ 0036c670 : │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -405922,46 +405922,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 36cac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36c9bc │ │ │ │ ldr r0, [pc, #68] @ 36cacc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36c9bc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq lr, [r9], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, r9, r4, lsr #21 │ │ │ │ rsbeq lr, r9, r8, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq r9, [ip], #-28 @ 0xffffffe4 │ │ │ │ - subeq r9, ip, r4, lsl r2 │ │ │ │ + subeq r9, ip, ip, ror #3 │ │ │ │ + subeq r9, ip, r4, lsr #4 │ │ │ │ │ │ │ │ 0036cad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #48] @ 0x30 │ │ │ │ @@ -405997,15 +405997,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #188] @ 36cc3c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36cb94 │ │ │ │ bl 4499dc │ │ │ │ @@ -406017,64 +406017,64 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2020 │ │ │ │ ldr r1, [pc, #140] @ 36cc44 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3682e8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 646d84 │ │ │ │ + bl 646d94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 36c91c │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 7c3fe8 │ │ │ │ + bl 7c3ff8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr ip, [pc, #92] @ 36cc48 │ │ │ │ ldr r2, [pc, #92] @ 36cc4c │ │ │ │ ldr r1, [pc, #92] @ 36cc50 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cc20 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 60a4b8 │ │ │ │ - subseq r0, lr, r4, ror sl │ │ │ │ - subeq r8, ip, ip, asr #13 │ │ │ │ - subeq r8, ip, r4, ror #13 │ │ │ │ + b 60a4c8 │ │ │ │ + subseq r0, lr, r4, lsl #21 │ │ │ │ + ldrdeq r8, [ip], #-108 @ 0xffffff94 │ │ │ │ + strdeq r8, [ip], #-100 @ 0xffffff9c │ │ │ │ rsbeq lr, r9, r8, ror r8 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ - ldrsbeq r0, [lr], #-156 @ 0xffffff64 │ │ │ │ - subeq r8, ip, r4, lsr r6 │ │ │ │ - subeq r8, ip, ip, asr #12 │ │ │ │ + subseq r0, lr, ip, ror #19 │ │ │ │ + subeq r8, ip, r4, asr #12 │ │ │ │ + subeq r8, ip, ip, asr r6 │ │ │ │ │ │ │ │ 0036cc54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #36] @ 36cc98 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3682e8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 646d84 │ │ │ │ + bl 646d94 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c91c │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ │ │ │ │ @@ -406093,17 +406093,17 @@ │ │ │ │ cmp r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 36cd14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ cmp r5, r0 │ │ │ │ bne 36ce68 │ │ │ │ ldr r1, [r7, #80] @ 0x50 │ │ │ │ cmn r1, #-2147483647 @ 0x80000001 │ │ │ │ beq 36ce44 │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -406164,29 +406164,29 @@ │ │ │ │ beq 36ce28 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 36ceb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36cd68 │ │ │ │ ldr r0, [pc, #132] @ 36ceb4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36cd68 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 36ceb8 │ │ │ │ ldr r1, [pc, #108] @ 36cebc │ │ │ │ ldr r0, [pc, #108] @ 36cec0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 36cec4 │ │ │ │ @@ -406208,23 +406208,23 @@ │ │ │ │ rsbeq lr, r9, r8, lsr #14 │ │ │ │ ldrdeq lr, [r9], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, r9, r4, ror r6 │ │ │ │ andeq r1, r0, ip, lsr r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, ip, r8, lsr #30 │ │ │ │ - subeq r8, ip, r8, asr #30 │ │ │ │ - subseq r0, lr, ip, ror r7 │ │ │ │ - strheq r8, [ip], #-48 @ 0xffffffd0 │ │ │ │ - subeq r8, ip, ip, asr #29 │ │ │ │ + subeq r8, ip, r8, lsr pc │ │ │ │ + subeq r8, ip, r8, asr pc │ │ │ │ + subseq r0, lr, ip, lsl #15 │ │ │ │ + subeq r8, ip, r0, asr #7 │ │ │ │ + ldrdeq r8, [ip], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r5, lsl r7 │ │ │ │ - subseq r0, lr, r8, asr r7 │ │ │ │ - subeq r8, ip, ip, lsl #7 │ │ │ │ - subeq r8, ip, ip, ror #28 │ │ │ │ + subseq r0, lr, r8, ror #14 │ │ │ │ + @ instruction: 0x004c839c │ │ │ │ + subeq r8, ip, ip, ror lr │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ │ │ │ │ 0036ced8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -406238,17 +406238,17 @@ │ │ │ │ cmp r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 36cf50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ cmp r5, r0 │ │ │ │ bne 36d0a8 │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble 36d084 │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -406310,29 +406310,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 36d0f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36cfa4 │ │ │ │ ldr r0, [pc, #132] @ 36d0f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36cfa4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 36d0f8 │ │ │ │ ldr r1, [pc, #108] @ 36d0fc │ │ │ │ ldr r0, [pc, #108] @ 36d100 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 36d104 │ │ │ │ @@ -406354,23 +406354,23 @@ │ │ │ │ rsbeq lr, r9, ip, ror #9 │ │ │ │ @ instruction: 0x0069e49c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, r9, r8, lsr r4 │ │ │ │ andeq r3, r0, ip, ror pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, ip, ip, asr sp │ │ │ │ - subeq r8, ip, ip, ror sp │ │ │ │ - subseq r0, lr, ip, lsr r5 │ │ │ │ - subeq r8, ip, r0, ror r1 │ │ │ │ - subeq r8, ip, r4, lsl #26 │ │ │ │ + subeq r8, ip, ip, ror #26 │ │ │ │ + subeq r8, ip, ip, lsl #27 │ │ │ │ + subseq r0, lr, ip, asr #10 │ │ │ │ + subeq r8, ip, r0, lsl #3 │ │ │ │ + subeq r8, ip, r4, lsl sp │ │ │ │ andeq r0, r0, fp, lsr #14 │ │ │ │ - subseq r0, lr, r8, lsl r5 │ │ │ │ - subeq r8, ip, ip, asr #2 │ │ │ │ - subeq r8, ip, ip, lsr #24 │ │ │ │ + subseq r0, lr, r8, lsr #10 │ │ │ │ + subeq r8, ip, ip, asr r1 │ │ │ │ + subeq r8, ip, ip, lsr ip │ │ │ │ andeq r0, r0, sl, lsr #14 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi 36d160 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls 36d14c │ │ │ │ ldr r2, [pc, #128] @ 36d1b4 │ │ │ │ @@ -406403,15 +406403,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subseq r0, lr, r4, lsl #14 │ │ │ │ + subseq r0, lr, r4, lsl r7 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ bx lr │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [r0, #542] @ 0x21e │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r0, #597] @ 0x255 │ │ │ │ @@ -406482,38 +406482,38 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 36d274 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - subseq r0, lr, r4, lsl #12 │ │ │ │ - ldrheq r0, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subseq r0, lr, r4, lsl r6 │ │ │ │ + subseq r0, lr, r0, asr #11 │ │ │ │ ldrb r3, [r0, #487] @ 0x1e7 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ movcs r3, #252 @ 0xfc │ │ │ │ str r3, [r0, #344] @ 0x158 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 36d350 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq ip, r6, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1296] @ 36d880 │ │ │ │ @@ -406534,24 +406534,24 @@ │ │ │ │ str ip, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ add ip, r4, #440 @ 0x1b8 │ │ │ │ mov r1, r6 │ │ │ │ asr r3, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ ldr r9, [pc, #1212] @ 36d888 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 36d860 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 8072a4 │ │ │ │ + bl 8072b4 │ │ │ │ subs r3, r1, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bne 36d840 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str sl, [r4, #444] @ 0x1bc │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -406570,20 +406570,20 @@ │ │ │ │ add fp, r4, #504 @ 0x1f8 │ │ │ │ add fp, fp, #3 │ │ │ │ str fp, [r4, #460] @ 0x1cc │ │ │ │ ldr r8, [r7, #488] @ 0x1e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ asr r3, r8, #31 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ ldrb r2, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ mov sl, r0 │ │ │ │ bne 36d508 │ │ │ │ cmp r5, #131072 @ 0x20000 │ │ │ │ sbcs r1, r6, #0 │ │ │ │ bcc 36d678 │ │ │ │ @@ -406689,15 +406689,15 @@ │ │ │ │ bne 36d740 │ │ │ │ ldr r3, [pc, #628] @ 36d890 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #624] @ 36d894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r4, #440 @ 0x1b8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 6466d8 │ │ │ │ + bl 6466e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d820 │ │ │ │ ldr r2, [pc, #600] @ 36d898 │ │ │ │ ldr r3, [pc, #576] @ 36d884 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -406782,36 +406782,36 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 36d8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36d614 │ │ │ │ ldr r0, [pc, #200] @ 36d8ac │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6, sl} │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36d614 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 36d8b0 │ │ │ │ ldr r1, [pc, #168] @ 36d8b4 │ │ │ │ ldr r0, [pc, #168] @ 36d8b8 │ │ │ │ ldr r2, [pc, #168] @ 36d8bc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -406848,30 +406848,30 @@ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ strheq sp, [r9], #-212 @ 0xffffff2c @ │ │ │ │ andeq r2, r0, r0, lsl #6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, ip, r4, asr #14 │ │ │ │ - @ instruction: 0x004c8798 │ │ │ │ - subseq r0, lr, ip, asr #5 │ │ │ │ - subeq r8, ip, r4, lsl #13 │ │ │ │ - ldrdeq r8, [ip], #-104 @ 0xffffff98 │ │ │ │ + subeq r8, ip, r4, asr r7 │ │ │ │ + subeq r8, ip, r8, lsr #15 │ │ │ │ + ldrsbeq r0, [lr], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x004c8694 │ │ │ │ + subeq r8, ip, r8, ror #13 │ │ │ │ andeq r0, r0, r7, asr fp │ │ │ │ - ldrheq r0, [lr], #-32 @ 0xffffffe0 │ │ │ │ - subeq r8, ip, r8, ror #12 │ │ │ │ - strheq r8, [ip], #-112 @ 0xffffff90 │ │ │ │ - subseq r0, lr, ip, lsl #5 │ │ │ │ - subeq r8, ip, r4, asr #12 │ │ │ │ - subeq r8, ip, r4, ror r6 │ │ │ │ + subseq r0, lr, r0, asr #5 │ │ │ │ + subeq r8, ip, r8, ror r6 │ │ │ │ + subeq r8, ip, r0, asr #15 │ │ │ │ + @ instruction: 0x005e029c │ │ │ │ + subeq r8, ip, r4, asr r6 │ │ │ │ + subeq r8, ip, r4, lsl #13 │ │ │ │ andeq r0, r0, lr, asr #22 │ │ │ │ - subseq r0, lr, ip, ror #4 │ │ │ │ - subeq r8, ip, r4, lsr #12 │ │ │ │ + subseq r0, lr, ip, ror r2 │ │ │ │ subeq r8, ip, r4, lsr r6 │ │ │ │ + subeq r8, ip, r4, asr #12 │ │ │ │ andeq r0, r0, sp, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov ip, r3 │ │ │ │ @@ -406995,44 +406995,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 36db64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36da48 │ │ │ │ ldr r0, [pc, #64] @ 36db68 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36da48 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, r9, r0, ror #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, r9, r4, asr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0069d998 │ │ │ │ andeq r4, r0, ip, lsl #13 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, ip, r0, ror #9 │ │ │ │ - subeq r8, ip, r8, lsl r5 │ │ │ │ + strdeq r8, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subeq r8, ip, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #612] @ 36ddec │ │ │ │ ldr r3, [pc, #612] @ 36ddf0 │ │ │ │ @@ -407043,15 +407043,15 @@ │ │ │ │ ldr fp, [r0, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r8, [pc, #564] @ 36ddf4 │ │ │ │ ldr r3, [pc, #564] @ 36ddf8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, #3 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -407066,30 +407066,30 @@ │ │ │ │ cmn r4, #19 │ │ │ │ mvneq r2, #0 │ │ │ │ strheq r2, [r5, #30] │ │ │ │ bne 36ddc8 │ │ │ │ rsb r9, r4, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 63ba18 │ │ │ │ + bl 63ba28 │ │ │ │ mov sl, #0 │ │ │ │ mov r4, r0 │ │ │ │ sub fp, fp, #1 │ │ │ │ clz fp, fp │ │ │ │ lsr fp, fp, #5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 6470fc │ │ │ │ + bl 64710c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 6471a8 │ │ │ │ + bl 6471b8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #1 │ │ │ │ beq 36dc94 │ │ │ │ cmp r1, #2 │ │ │ │ beq 36dd8c │ │ │ │ cmp r1, #0 │ │ │ │ moveq r0, r1 │ │ │ │ @@ -407132,17 +407132,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ cmn r8, #1 │ │ │ │ beq 36dca4 │ │ │ │ b 36dcc4 │ │ │ │ cmp r4, #0 │ │ │ │ blt 36dc04 │ │ │ │ cmp r4, #2 │ │ │ │ beq 36dd54 │ │ │ │ @@ -407150,15 +407150,15 @@ │ │ │ │ movne sl, #0 │ │ │ │ movne r9, #22 │ │ │ │ bne 36dc1c │ │ │ │ b 36dcb4 │ │ │ │ add sl, r5, #92 @ 0x5c │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ mov r0, sl │ │ │ │ - bl 63b774 │ │ │ │ + bl 63b784 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 36dda8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ @@ -407170,15 +407170,15 @@ │ │ │ │ b 36dcd0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 36955c │ │ │ │ b 36dcb4 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ - bl 63b828 │ │ │ │ + bl 63b838 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36dd6c │ │ │ │ mov sl, #1 │ │ │ │ b 36dc1c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 36de0c │ │ │ │ ldr r1, [pc, #60] @ 36de10 │ │ │ │ @@ -407189,31 +407189,31 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sp, r9, ip, ror #16 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, r9, r4, lsr r8 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - subseq pc, sp, r4, ror #28 │ │ │ │ - subeq r8, ip, r4, lsl r2 │ │ │ │ + subseq pc, sp, r4, ror lr @ │ │ │ │ + subeq r8, ip, r4, lsr #4 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ rsbeq sp, r9, r8, lsl r7 │ │ │ │ - subseq pc, sp, r8, lsl #26 │ │ │ │ - subeq r8, ip, r0, asr #1 │ │ │ │ - strheq r8, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subseq pc, sp, r8, lsl sp @ │ │ │ │ + ldrdeq r8, [ip], #-0 │ │ │ │ + subeq r8, ip, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 36e004 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne 36df04 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -407277,23 +407277,23 @@ │ │ │ │ sbcs r1, r1, r3 │ │ │ │ movcc r2, r0 │ │ │ │ add r5, r4, #396 @ 0x18c │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7efbcc │ │ │ │ + bl 7efbdc │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #156] @ 36e02c │ │ │ │ lsl r1, r1, #9 │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -407316,31 +407316,31 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 36a724 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6489cc │ │ │ │ + bl 6489dc │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 36df28 │ │ │ │ ldr r3, [pc, #36] @ 36e030 │ │ │ │ ldr r1, [pc, #36] @ 36e034 │ │ │ │ ldr r0, [pc, #36] @ 36e038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #492 @ 0x1ec │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r4, lsr #26 │ │ │ │ - subseq pc, sp, ip, asr #21 │ │ │ │ - subeq r7, ip, r4, lsl #29 │ │ │ │ - subeq r8, ip, r4, lsl #1 │ │ │ │ + ldrsbeq pc, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x004c7e94 │ │ │ │ + @ instruction: 0x004c8094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -407348,40 +407348,40 @@ │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ blt 36e094 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36de18 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36de18 │ │ │ │ ldr r3, [pc, #28] @ 36e0d4 │ │ │ │ ldr r1, [pc, #28] @ 36e0d8 │ │ │ │ ldr r0, [pc, #28] @ 36e0dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq pc, sp, r0, lsr #20 │ │ │ │ - ldrdeq r7, [ip], #-216 @ 0xffffff28 │ │ │ │ - strdeq r7, [ip], #-240 @ 0xffffff10 │ │ │ │ + subseq pc, sp, r0, lsr sl @ │ │ │ │ + subeq r7, ip, r8, ror #27 │ │ │ │ + subeq r8, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407396,26 +407396,26 @@ │ │ │ │ bl 36b5d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36a724 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #120] @ 36e1d4 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6467a8 │ │ │ │ + bl 6467b8 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -407436,21 +407436,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r5 │ │ │ │ - subseq pc, sp, r4, asr #18 │ │ │ │ - strdeq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ - subeq r7, ip, r8, lsr #30 │ │ │ │ + subseq pc, sp, r4, asr r9 @ │ │ │ │ + subeq r7, ip, r8, lsl #26 │ │ │ │ + subeq r7, ip, r8, lsr pc │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - subseq pc, sp, r0, lsr #18 │ │ │ │ - ldrdeq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ - ldrdeq r7, [ip], #-232 @ 0xffffff18 │ │ │ │ + subseq pc, sp, r0, lsr r9 @ │ │ │ │ + subeq r7, ip, r8, ror #25 │ │ │ │ + subeq r7, ip, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1128] @ 36e674 │ │ │ │ ldr r3, [pc, #1128] @ 36e678 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -407459,27 +407459,27 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldrb r6, [r6] │ │ │ │ ldr r8, [pc, #1080] @ 36e67c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ ldr r3, [pc, #1064] @ 36e680 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e308 │ │ │ │ add sl, r4, #48 @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 63b0bc │ │ │ │ + bl 63b0cc │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r7, r0 │ │ │ │ bls 36e36c │ │ │ │ add r3, r6, #120 @ 0x78 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 36e670 │ │ │ │ @@ -407488,15 +407488,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ bhi 36e670 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 647300 │ │ │ │ + bl 647310 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e4ec │ │ │ │ and r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq 36e4e0 │ │ │ │ ldr r6, [pc, #960] @ 36e688 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -407659,24 +407659,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 36e6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36e3ac │ │ │ │ ldr r3, [pc, #304] @ 36e6b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e2dc │ │ │ │ ldr r3, [pc, #272] @ 36e6ac │ │ │ │ @@ -407694,39 +407694,39 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 36e6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36e2dc │ │ │ │ mov r0, r4 │ │ │ │ bl 36b5d0 │ │ │ │ b 36e4ac │ │ │ │ ldr r0, [pc, #156] @ 36e6c0 │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36e3ac │ │ │ │ ldr r0, [pc, #140] @ 36e6c4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36e2dc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 36e6c8 │ │ │ │ ldr r1, [pc, #116] @ 36e6cc │ │ │ │ ldr r0, [pc, #116] @ 36e6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 36e6d4 │ │ │ │ @@ -407735,34 +407735,34 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ bl 1e3424 │ │ │ │ rsbeq sp, r9, r8, ror #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq sp, [r9], #-20 @ 0xffffffec @ │ │ │ │ andeq r2, r0, r0, asr #4 │ │ │ │ - subseq pc, sp, r4, lsr #12 │ │ │ │ - ldrheq r1, [r2], #-140 @ 0xffffff74 │ │ │ │ + subseq pc, sp, r4, lsr r6 @ │ │ │ │ + subseq r1, r2, ip, asr #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, r9, r0, asr #1 │ │ │ │ - subseq pc, sp, ip, asr r5 @ │ │ │ │ + subseq pc, sp, ip, ror #10 │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ - strdeq r7, [ip], #-188 @ 0xffffff44 │ │ │ │ + subeq r7, ip, ip, lsl #24 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r2, r0, r0, lsr #30 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r7, ip, r8, ror fp │ │ │ │ + subeq r7, ip, r8, lsl #23 │ │ │ │ andeq r4, r0, r0, lsl #2 │ │ │ │ - subeq r7, ip, ip, ror #22 │ │ │ │ - subeq r7, ip, r0, lsl fp │ │ │ │ - subeq r7, ip, r4, lsl #23 │ │ │ │ - subseq pc, sp, r4, lsl #9 │ │ │ │ - subeq r7, ip, r8, lsr r8 │ │ │ │ - @ instruction: 0x004c7b98 │ │ │ │ + subeq r7, ip, ip, ror fp │ │ │ │ + subeq r7, ip, r0, lsr #22 │ │ │ │ + @ instruction: 0x004c7b94 │ │ │ │ + @ instruction: 0x005df494 │ │ │ │ + subeq r7, ip, r8, asr #16 │ │ │ │ + subeq r7, ip, r8, lsr #23 │ │ │ │ andeq r0, r0, lr, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #212] @ 36e7c4 │ │ │ │ ldrb ip, [r0, #48] @ 0x30 │ │ │ │ @@ -407815,19 +407815,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e3424 │ │ │ │ - subseq pc, sp, r0, lsr r2 @ │ │ │ │ + subseq pc, sp, r0, asr #4 │ │ │ │ strdeq ip, [r9], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ - b 7dc5f0 │ │ │ │ + b 7dc600 │ │ │ │ b 36ced8 │ │ │ │ b 36cc9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ 36e854 │ │ │ │ @@ -407866,15 +407866,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r1 │ │ │ │ beq 36ea5c │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ tst r3, #1 │ │ │ │ bne 36e89c │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36ea2c │ │ │ │ add r6, r4, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 28b8b8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407884,17 +407884,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6489e4 │ │ │ │ + bl 6489f4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ cmp r7, r0 │ │ │ │ beq 36e8f8 │ │ │ │ ldrb r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36eaa4 │ │ │ │ ldr r1, [r4, #492] @ 0x1ec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -407903,15 +407903,15 @@ │ │ │ │ ldr r2, [pc, #728] @ 36ebe8 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ bl 28bdcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e8b4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 64723c │ │ │ │ + bl 64724c │ │ │ │ ldr r2, [r4, #492] @ 0x1ec │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ cmp r2, #5 │ │ │ │ orreq r1, r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ @@ -407940,29 +407940,29 @@ │ │ │ │ bl 1e2878 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi 36ebb4 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ea8c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 647310 │ │ │ │ + bl 647320 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36eb84 │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36eb3c │ │ │ │ ldr r1, [pc, #524] @ 36ebec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ - bl 645948 │ │ │ │ + bl 645958 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 645e38 │ │ │ │ + bl 645e48 │ │ │ │ add r2, r4, #148 @ 0x94 │ │ │ │ ldm r2, {r2, r3, ip} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 43ae8c │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -407979,27 +407979,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 36ebfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36e8b4 │ │ │ │ ldr r3, [pc, #412] @ 36ec00 │ │ │ │ ldr ip, [pc, #412] @ 36ec04 │ │ │ │ ldr r1, [pc, #412] @ 36ec08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #404] @ 36ec0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36e8b4 │ │ │ │ cmp r0, #20 │ │ │ │ bhi 36eb08 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ b 36e9b4 │ │ │ │ @@ -408009,21 +408009,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 36ec1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36e8b4 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne 36e9b4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 644c98 │ │ │ │ + bl 644ca8 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 36e9b4 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e9b4 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ @@ -408035,23 +408035,23 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #260] @ 36ec28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 36ec2c │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36e8b4 │ │ │ │ ldr r1, [pc, #236] @ 36ec30 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ - bl 645948 │ │ │ │ + bl 645958 │ │ │ │ b 36e9ec │ │ │ │ - bl 7bc378 │ │ │ │ + bl 7bc388 │ │ │ │ bl 1e37a8 │ │ │ │ str r0, [r4, #572] @ 0x23c │ │ │ │ b 36e980 │ │ │ │ mov r0, #5 │ │ │ │ bl 1e39b8 │ │ │ │ ldr r1, [pc, #192] @ 36ec34 │ │ │ │ mov r2, #5 │ │ │ │ @@ -408065,56 +408065,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 36ec44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36e8b4 │ │ │ │ ldr r1, [pc, #140] @ 36ec48 │ │ │ │ mov ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 36ec4c │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 36ec50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 36ec54 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36e8b4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strheq sl, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - subseq pc, sp, r0, lsr #1 │ │ │ │ - ldrdeq r2, [fp], #-240 @ 0xffffff10 │ │ │ │ - subeq r7, ip, r4, asr r4 │ │ │ │ + ldrheq pc, [sp], #-0 @ │ │ │ │ + subeq r2, fp, r0, ror #31 │ │ │ │ + subeq r7, ip, r4, ror #8 │ │ │ │ andeq r0, r0, r3, ror #19 │ │ │ │ - subseq pc, sp, r0, ror r0 @ │ │ │ │ - subeq r7, ip, r8, lsr #15 │ │ │ │ - subeq r7, ip, r4, lsr #8 │ │ │ │ + subseq pc, sp, r0, lsl #1 │ │ │ │ + strheq r7, [ip], #-120 @ 0xffffff88 │ │ │ │ + subeq r7, ip, r4, lsr r4 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ - subseq pc, sp, r8, lsr #32 │ │ │ │ - subeq r7, ip, r8, ror r7 │ │ │ │ - ldrdeq r7, [ip], #-60 @ 0xffffffc4 │ │ │ │ + subseq pc, sp, r8, lsr r0 @ │ │ │ │ + subeq r7, ip, r8, lsl #15 │ │ │ │ + subeq r7, ip, ip, ror #7 │ │ │ │ andeq r0, r0, lr, ror #19 │ │ │ │ - subeq r7, ip, r0, ror r7 │ │ │ │ - ldrheq lr, [sp], #-252 @ 0xffffff04 │ │ │ │ - subeq r7, ip, r8, ror #6 │ │ │ │ + subeq r7, ip, r0, lsl #15 │ │ │ │ + subseq lr, sp, ip, asr #31 │ │ │ │ + subeq r7, ip, r8, ror r3 │ │ │ │ andeq r0, r0, r5, lsl sl │ │ │ │ rsbeq sl, r6, ip, asr #26 │ │ │ │ - subseq r2, r2, r4, asr r2 │ │ │ │ - subseq lr, sp, r8, asr #30 │ │ │ │ - subeq r7, ip, r8, asr r7 │ │ │ │ - strdeq r7, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subseq r2, r2, r4, ror #4 │ │ │ │ + subseq lr, sp, r8, asr pc │ │ │ │ + subeq r7, ip, r8, ror #14 │ │ │ │ + subeq r7, ip, ip, lsl #6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - subeq r7, ip, ip, lsl #13 │ │ │ │ - subseq lr, sp, r0, lsl pc │ │ │ │ - strheq r7, [ip], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x004c769c │ │ │ │ + subseq lr, sp, r0, lsr #30 │ │ │ │ + subeq r7, ip, ip, asr #5 │ │ │ │ andeq r0, r0, lr, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ @@ -408149,15 +408149,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2020 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36e85c │ │ │ │ - @ instruction: 0x004b2d94 │ │ │ │ + subeq r2, fp, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1008] @ 36f110 │ │ │ │ @@ -408329,15 +408329,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #30 │ │ │ │ b 36edb8 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36efd8 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 6473ac │ │ │ │ + bl 6473bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 36f0ac │ │ │ │ mov r3, #4 │ │ │ │ mov r0, #20 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ @@ -408410,17 +408410,17 @@ │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ mov r0, #12 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #10 │ │ │ │ b 36edb8 │ │ │ │ - ldrheq lr, [sp], #-220 @ 0xffffff24 │ │ │ │ - subseq lr, sp, lr, ror #23 │ │ │ │ - subeq r7, ip, r0, ror #10 │ │ │ │ + subseq lr, sp, ip, asr #27 │ │ │ │ + ldrsheq lr, [sp], #-190 @ 0xffffff42 │ │ │ │ + subeq r7, ip, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #388] @ 36f2bc │ │ │ │ mov r8, r3 │ │ │ │ @@ -408520,17 +408520,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ strheq ip, [r9], #-36 @ 0xffffffdc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0069c19c │ │ │ │ - subseq lr, sp, r8, lsr r8 │ │ │ │ - subeq r6, ip, ip, ror #23 │ │ │ │ - subeq r7, ip, r4, rrx │ │ │ │ + subseq lr, sp, r8, asr #16 │ │ │ │ + strdeq r6, [ip], #-188 @ 0xffffff44 │ │ │ │ + subeq r7, ip, r4, ror r0 │ │ │ │ andeq r0, r0, r9, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ @@ -408542,15 +408542,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -408576,24 +408576,24 @@ │ │ │ │ str r2, [r4, #536] @ 0x218 │ │ │ │ beq 36f3fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36e85c │ │ │ │ - bl 7e15c0 │ │ │ │ + bl 7e15d0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 6448c0 │ │ │ │ + bl 6448d0 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6456c0 │ │ │ │ + bl 6456d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36f364 │ │ │ │ ldr r3, [pc, #60] @ 36f41c │ │ │ │ ldr r1, [pc, #60] @ 36f420 │ │ │ │ ldr r0, [pc, #60] @ 36f424 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 36f428 │ │ │ │ @@ -408605,31 +408605,31 @@ │ │ │ │ bl 1e39b8 │ │ │ │ ldr r1, [pc, #32] @ 36f42c │ │ │ │ mov r2, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2020 │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 36f394 │ │ │ │ - ldrsheq lr, [sp], #-104 @ 0xffffff98 │ │ │ │ - subeq r6, ip, ip, lsr #21 │ │ │ │ - subeq r4, sl, ip, lsr r1 │ │ │ │ + subseq lr, sp, r8, lsl #14 │ │ │ │ + strheq r6, [ip], #-172 @ 0xffffff54 │ │ │ │ + subeq r4, sl, ip, asr #2 │ │ │ │ andeq r0, r0, fp, asr sl │ │ │ │ - subeq r6, ip, r0, lsr #30 │ │ │ │ + subeq r6, ip, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 36f53c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58bab4 │ │ │ │ + bl 58bac4 │ │ │ │ cmp r1, #0 │ │ │ │ blt 36f4f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2878 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e1240 │ │ │ │ mov r2, r7 │ │ │ │ @@ -408644,15 +408644,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r6, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -408668,30 +408668,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 36f558 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r3, fp, r8, lsr r0 │ │ │ │ - subseq lr, sp, r0, asr #12 │ │ │ │ - strdeq r6, [ip], #-148 @ 0xffffff6c │ │ │ │ - strheq r6, [ip], #-236 @ 0xffffff14 │ │ │ │ - ldrsbeq lr, [sp], #-92 @ 0xffffffa4 │ │ │ │ - subeq r6, ip, ip, lsr lr │ │ │ │ - @ instruction: 0x004c6990 │ │ │ │ + subeq r3, fp, r8, asr #32 │ │ │ │ + subseq lr, sp, r0, asr r6 │ │ │ │ + subeq r6, ip, r4, lsl #20 │ │ │ │ + subeq r6, ip, ip, asr #29 │ │ │ │ + subseq lr, sp, ip, ror #11 │ │ │ │ + subeq r6, ip, ip, asr #28 │ │ │ │ + subeq r6, ip, r0, lsr #19 │ │ │ │ andeq r0, r0, r2, asr ip │ │ │ │ mov r1, #0 │ │ │ │ b 43af64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -408705,15 +408705,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 646590 │ │ │ │ + bl 6465a0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -408740,27 +408740,27 @@ │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrb r1, [r1, #2] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ orr r1, r2, r1, lsl #16 │ │ │ │ bl 36cc54 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, sp │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r5, [r4, #488] @ 0x1e8 │ │ │ │ ldr r8, [sp] │ │ │ │ asr r6, r5, #31 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ lsr r5, r5, #9 │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r6, r6, #9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ cmp r8, r5 │ │ │ │ sbcs r6, r7, r6 │ │ │ │ movcc r3, r1 │ │ │ │ bcc 36f684 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ add r2, r4, #596 @ 0x254 │ │ │ │ @@ -408833,21 +408833,21 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r1, #368 @ 0x170 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d594c │ │ │ │ + bl 5d595c │ │ │ │ ldr r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5894 │ │ │ │ + bl 5d58a4 │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5894 │ │ │ │ + bl 5d58a4 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -408863,20 +408863,20 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5894 │ │ │ │ + bl 5d58a4 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d47a0 │ │ │ │ + b 5d47b0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 36f78c │ │ │ │ @@ -408952,40 +408952,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 36f9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36f8e8 │ │ │ │ ldr r0, [pc, #56] @ 36f9ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 36f8e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r9, r4, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, r9, ip, ror #22 │ │ │ │ rsbeq fp, r9, r0, asr fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq fp, [r9], #-164 @ 0xffffff5c @ │ │ │ │ andeq r4, r0, ip, ror r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq r6, [ip], #-148 @ 0xffffff6c │ │ │ │ - strdeq r6, [ip], #-156 @ 0xffffff64 │ │ │ │ + subeq r6, ip, r4, ror #19 │ │ │ │ + subeq r6, ip, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #584] @ 36fc54 │ │ │ │ ldr r2, [pc, #584] @ 36fc58 │ │ │ │ @@ -409003,15 +409003,15 @@ │ │ │ │ beq 36fbf0 │ │ │ │ add r3, r4, #596 @ 0x254 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36fb58 │ │ │ │ ldr r1, [pc, #520] @ 36fc5c │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6e0f68 │ │ │ │ + bl 6e0f78 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt 36fba4 │ │ │ │ ldr r3, [pc, #504] @ 36fc60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 36fb74 │ │ │ │ mov r2, #15 │ │ │ │ @@ -409072,96 +409072,96 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #264] @ 36fc68 │ │ │ │ ldr r0, [pc, #264] @ 36fc6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd404 │ │ │ │ + bl 7cd414 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ b 36fa4c │ │ │ │ ldr r3, [pc, #244] @ 36fc70 │ │ │ │ ldr ip, [pc, #244] @ 36fc74 │ │ │ │ ldr r1, [pc, #244] @ 36fc78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 36fc7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36fb14 │ │ │ │ ldr r2, [pc, #212] @ 36fc80 │ │ │ │ rsb r1, r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #204] @ 36fc84 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #200] @ 36fc88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #196] @ 36fc8c │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ cmn r6, #1 │ │ │ │ beq 36fb14 │ │ │ │ ldr r1, [pc, #172] @ 36fc90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ b 36fb14 │ │ │ │ ldr r3, [pc, #156] @ 36fc94 │ │ │ │ ldr ip, [pc, #156] @ 36fc98 │ │ │ │ ldr r1, [pc, #156] @ 36fc9c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 36fca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36fb14 │ │ │ │ ldr r3, [pc, #124] @ 36fca4 │ │ │ │ ldr ip, [pc, #124] @ 36fca8 │ │ │ │ ldr r1, [pc, #124] @ 36fcac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36fcb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 36fb14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r9, r8, ror #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ ldrdeq fp, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - subeq r6, ip, r0, lsl #17 │ │ │ │ + @ instruction: 0x004c6890 │ │ │ │ rsbseq fp, r4, r0, lsr #31 │ │ │ │ - subseq sp, sp, r8, asr pc │ │ │ │ - subeq r6, ip, ip, lsl r9 │ │ │ │ - subeq r6, ip, ip, lsl #6 │ │ │ │ + subseq sp, sp, r8, ror #30 │ │ │ │ + subeq r6, ip, ip, lsr #18 │ │ │ │ + subeq r6, ip, ip, lsl r3 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - strheq r6, [ip], #-136 @ 0xffffff78 │ │ │ │ - subseq sp, sp, r0, lsr #30 │ │ │ │ - ldrdeq r6, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subeq r6, ip, r8, asr #17 │ │ │ │ + subseq sp, sp, r0, lsr pc │ │ │ │ + subeq r6, ip, r0, ror #5 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - subeq r6, ip, r0, lsr #17 │ │ │ │ - ldrsbeq sp, [sp], #-236 @ 0xffffff14 │ │ │ │ - subeq r6, ip, r4, lsl r6 │ │ │ │ - @ instruction: 0x004c6290 │ │ │ │ + strheq r6, [ip], #-128 @ 0xffffff80 │ │ │ │ + subseq sp, sp, ip, ror #29 │ │ │ │ + subeq r6, ip, r4, lsr #12 │ │ │ │ + subeq r6, ip, r0, lsr #5 │ │ │ │ andeq r0, r0, sl, ror #21 │ │ │ │ - subseq sp, sp, ip, lsr #29 │ │ │ │ - @ instruction: 0x004c6890 │ │ │ │ - subeq r6, ip, r0, ror #4 │ │ │ │ + ldrheq sp, [sp], #-236 @ 0xffffff14 │ │ │ │ + subeq r6, ip, r0, lsr #17 │ │ │ │ + subeq r6, ip, r0, ror r2 │ │ │ │ andeq r0, r0, r5, lsl #22 │ │ │ │ ldr r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #52] @ 36fcf4 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -409265,17 +409265,17 @@ │ │ │ │ adcs r9, r9, #0 │ │ │ │ mul r3, r2, r3 │ │ │ │ movcs r1, #1 │ │ │ │ orrs r1, r1, #0 │ │ │ │ str r3, [r5, #376] @ 0x178 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ beq 36fed8 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #5 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ ldr r3, [pc, #376] @ 36fff8 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ @@ -409299,22 +409299,22 @@ │ │ │ │ ldr r3, [r7, #496] @ 0x1f0 │ │ │ │ ldr r2, [r7, #500] @ 0x1f4 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r2, r2, r9 │ │ │ │ bcc 36fe6c │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r3, [r5, #376] @ 0x178 │ │ │ │ mov r2, #5 │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #228] @ 370000 │ │ │ │ ldr r2, [r5, #368] @ 0x170 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -409322,15 +409322,15 @@ │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsr ip, r1, #23 │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r3, r3, r2, lsr #23 │ │ │ │ str ip, [sp, #4] │ │ │ │ lsl r2, r2, #9 │ │ │ │ str r1, [sp] │ │ │ │ - bl 646740 │ │ │ │ + bl 646750 │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #144] @ 370004 │ │ │ │ @@ -409368,17 +409368,17 @@ │ │ │ │ rsbeq fp, r9, ip, lsl #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, r9, r4, ror r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, r9, r8, asr #10 │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ rsbeq fp, r9, ip, ror r4 │ │ │ │ - subseq sp, sp, r8, lsl #22 │ │ │ │ - strheq r5, [ip], #-236 @ 0xffffff14 │ │ │ │ - strheq r6, [ip], #-12 │ │ │ │ + subseq sp, sp, r8, lsl fp │ │ │ │ + subeq r5, ip, ip, asr #29 │ │ │ │ + subeq r6, ip, ip, asr #1 │ │ │ │ andeq r0, r0, lr, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #2980] @ 370bd4 │ │ │ │ ldr r3, [pc, #2980] @ 370bd8 │ │ │ │ @@ -409557,22 +409557,22 @@ │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ beq 370414 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 370594 │ │ │ │ add r0, r7, #48 @ 0x30 │ │ │ │ ldr sl, [r7, #388] @ 0x184 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ - bl 63b0bc │ │ │ │ + bl 63b0cc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 370538 │ │ │ │ ldrb r3, [r7, #49] @ 0x31 │ │ │ │ ands r6, r3, #22 │ │ │ │ bne 370538 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647300 │ │ │ │ + bl 647310 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370710 │ │ │ │ ldr r2, [r7, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ adds r1, r2, r5 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ adcs r2, r2, #0 │ │ │ │ @@ -409587,30 +409587,30 @@ │ │ │ │ sbcs r0, r0, r2 │ │ │ │ bcc 370880 │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ tst r6, #1 │ │ │ │ bne 370384 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7eb06c │ │ │ │ + bl 7eb07c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37099c │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a6ec │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #2 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ ldr ip, [pc, #2092] @ 370bec │ │ │ │ mul r5, r1, r5 │ │ │ │ asr r2, r6, #1 │ │ │ │ add ip, pc, ip │ │ │ │ and r2, r2, #4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ @@ -409622,15 +409622,15 @@ │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr ip, [r7, #72] @ 0x48 │ │ │ │ mul r3, r1, r3 │ │ │ │ asr r2, r1, #31 │ │ │ │ mla r3, r2, ip, r3 │ │ │ │ umull r2, lr, ip, r1 │ │ │ │ add r3, r3, lr │ │ │ │ - bl 646394 │ │ │ │ + bl 6463a4 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 370420 │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bne 370594 │ │ │ │ ldrsh r3, [r7, #28] │ │ │ │ cmn r3, #1 │ │ │ │ beq 370538 │ │ │ │ @@ -409668,17 +409668,17 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3 │ │ │ │ bge 370598 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #5 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ ldr r2, [pc, #1832] @ 370bf4 │ │ │ │ ldr r3, [pc, #1800] @ 370bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -409745,15 +409745,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2020 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ tst r3, #3840 @ 0xf00 │ │ │ │ bne 3704b4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647300 │ │ │ │ + bl 647310 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370b08 │ │ │ │ mov r0, #12 │ │ │ │ bl 1e1240 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, sl │ │ │ │ @@ -409809,22 +409809,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1296] @ 370c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3702a0 │ │ │ │ ldr r2, [pc, #1284] @ 370c1c │ │ │ │ ldr r3, [pc, #1212] @ 370bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -409847,20 +409847,20 @@ │ │ │ │ cmp r8, #8 │ │ │ │ bne 370254 │ │ │ │ ldrb r1, [r5], r4 │ │ │ │ ldr r0, [sl, #104] @ 0x68 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ sub r6, r6, r4 │ │ │ │ - bl 6473b4 │ │ │ │ + bl 6473c4 │ │ │ │ cmp r6, #0 │ │ │ │ bgt 370264 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6473ac │ │ │ │ + bl 6473bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37093c │ │ │ │ ldr r2, [pc, #1152] @ 370c2c │ │ │ │ ldr r3, [pc, #1064] @ 370bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409889,23 +409889,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 370c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 370230 │ │ │ │ mov sl, r4 │ │ │ │ b 370198 │ │ │ │ cmp fp, #1 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ beq 370794 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -409942,17 +409942,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #860] @ 370c4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #5 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ ldr r2, [pc, #828] @ 370c50 │ │ │ │ ldr r3, [pc, #704] @ 370bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -409960,34 +409960,34 @@ │ │ │ │ beq 37055c │ │ │ │ b 3707d0 │ │ │ │ ldr r3, [pc, #748] @ 370c28 │ │ │ │ b 3708b0 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a6ec │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #744] @ 370c54 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6467a8 │ │ │ │ + bl 6467b8 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 370420 │ │ │ │ ldr r0, [pc, #720] @ 370c58 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 370230 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 1e1240 │ │ │ │ ldr r1, [r7, #72] @ 0x48 │ │ │ │ str r7, [r0] │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -410014,21 +410014,21 @@ │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ rsbs r2, r1, #524288 @ 0x80000 │ │ │ │ rscs r3, r3, #0 │ │ │ │ movcc r1, #524288 @ 0x80000 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 6489cc │ │ │ │ + bl 6489dc │ │ │ │ mov r2, #1 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7efbcc │ │ │ │ + bl 7efbdc │ │ │ │ ldr r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ movne fp, #0 │ │ │ │ movne r2, r3 │ │ │ │ movne r0, r4 │ │ │ │ beq 370a8c │ │ │ │ ldr r3, [r8, #488] @ 0x1e8 │ │ │ │ @@ -410044,46 +410044,46 @@ │ │ │ │ add fp, fp, r4 │ │ │ │ cmp r2, fp │ │ │ │ mov r0, fp │ │ │ │ bhi 370a54 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a6ec │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r2, [pc, #412] @ 370c5c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 370420 │ │ │ │ ldr r0, [pc, #356] @ 370c60 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3702a0 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #5 │ │ │ │ - bl 63d834 │ │ │ │ + bl 63d844 │ │ │ │ ldr r2, [pc, #324] @ 370c64 │ │ │ │ ldr r3, [pc, #180] @ 370bd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -410108,27 +410108,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 370c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 370194 │ │ │ │ ldr r0, [pc, #172] @ 370c70 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [r7, #4] │ │ │ │ b 370198 │ │ │ │ rsbeq fp, r9, r4, asr #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, r9, ip, lsr #7 │ │ │ │ rsbeq fp, r9, r8, ror #6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @@ -410140,37 +410140,37 @@ │ │ │ │ strheq sl, [r9], #-228 @ 0xffffff1c @ │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ rsbeq sl, r9, r8, lsl #29 │ │ │ │ rsbeq sl, r9, r8, lsr #27 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r5, ip, r8, asr #27 │ │ │ │ + ldrdeq r5, [ip], #-216 @ 0xffffff28 │ │ │ │ ldrdeq sl, [r9], #-204 @ 0xffffff34 @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ strheq sl, [r9], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ rsbeq sl, r9, r8, asr #24 │ │ │ │ andeq r3, r0, ip, ror lr │ │ │ │ - subeq r5, ip, r4, ror sp │ │ │ │ + subeq r5, ip, r4, lsl #27 │ │ │ │ rsbeq sl, r9, ip, ror #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrsheq sp, [sp], #-24 @ 0xffffffe8 │ │ │ │ - subeq r5, ip, ip, lsr #11 │ │ │ │ - subeq r5, ip, ip, lsl #27 │ │ │ │ + subseq sp, sp, r8, lsl #4 │ │ │ │ + strheq r5, [ip], #-92 @ 0xffffffa4 │ │ │ │ + @ instruction: 0x004c5d9c │ │ │ │ @ instruction: 0x000006b4 │ │ │ │ rsbeq sl, r9, r0, ror #21 │ │ │ │ andeq r2, r0, r8, ror #26 │ │ │ │ - @ instruction: 0x004c5c9c │ │ │ │ + subeq r5, ip, ip, lsr #25 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - subeq r5, ip, ip, lsl #20 │ │ │ │ + subeq r5, ip, ip, lsl sl │ │ │ │ ldrdeq sl, [r9], #-132 @ 0xffffff7c @ │ │ │ │ muleq r0, r0, r6 │ │ │ │ - subeq r5, ip, r8, lsl #19 │ │ │ │ - strheq r5, [ip], #-156 @ 0xffffff64 │ │ │ │ + @ instruction: 0x004c5998 │ │ │ │ + subeq r5, ip, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #476] @ 370e6c │ │ │ │ mov r4, r3 │ │ │ │ @@ -410222,25 +410222,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #308] @ 370e84 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldrh r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 370d04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 63b22c │ │ │ │ + bl 63b23c │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ mov r2, r0 │ │ │ │ bhi 370e48 │ │ │ │ mov fp, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 7edf84 │ │ │ │ + bl 7edf94 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ mov r4, r0 │ │ │ │ bne 370dac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e10fc │ │ │ │ @@ -410262,31 +410262,31 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #16 │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 370e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 370d9c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 370e94 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 370d9c │ │ │ │ ldr r3, [pc, #72] @ 370e98 │ │ │ │ ldr r1, [pc, #72] @ 370e9c │ │ │ │ ldr r0, [pc, #72] @ 370ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -410298,41 +410298,41 @@ │ │ │ │ ldrdeq r8, [r6], #-188 @ 0xffffff44 @ │ │ │ │ rsbeq sl, r9, r8, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sl, r9, r8, ror #13 │ │ │ │ andeq r1, r0, ip, lsr r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r5, ip, r4, lsl #17 │ │ │ │ - subeq r5, ip, ip, lsr #17 │ │ │ │ - subseq ip, sp, r8, lsl #25 │ │ │ │ - subeq r5, ip, r0, asr #32 │ │ │ │ - subeq r5, ip, ip, lsr #16 │ │ │ │ + @ instruction: 0x004c5894 │ │ │ │ + strheq r5, [ip], #-140 @ 0xffffff74 │ │ │ │ + @ instruction: 0x005dcc98 │ │ │ │ + subeq r5, ip, r0, asr r0 │ │ │ │ + subeq r5, ip, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 370ef0 │ │ │ │ ldr r2, [pc, #52] @ 370ef4 │ │ │ │ ldr r1, [pc, #52] @ 370ef8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e37a8 │ │ │ │ - subseq ip, sp, ip, lsl ip │ │ │ │ - subeq r4, ip, ip, asr #31 │ │ │ │ - @ instruction: 0x004c5494 │ │ │ │ + subseq ip, sp, ip, lsr #24 │ │ │ │ + ldrdeq r4, [ip], #-252 @ 0xffffff04 │ │ │ │ + subeq r5, ip, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #292] @ 371038 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -410340,25 +410340,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #276] @ 37103c │ │ │ │ ldr r1, [pc, #276] @ 371040 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #256] @ 371044 │ │ │ │ ldr r1, [pc, #256] @ 371048 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #224] @ 37104c │ │ │ │ ldr r3, [pc, #224] @ 371050 │ │ │ │ ldr r1, [pc, #224] @ 371054 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ @@ -410370,22 +410370,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #168] @ 371064 │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 536890 │ │ │ │ + bl 5368a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 370ff8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410396,38 +410396,38 @@ │ │ │ │ ldr r3, [pc, #104] @ 37106c │ │ │ │ ldr r2, [pc, #104] @ 371070 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #80] @ 371074 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58ead4 │ │ │ │ - subseq ip, sp, r8, asr #23 │ │ │ │ - strheq r8, [r9], #-204 @ 0xffffff34 │ │ │ │ - subseq r4, r1, r4, asr #15 │ │ │ │ - subeq r4, ip, r8, ror #5 │ │ │ │ - subeq r4, ip, r0, lsl #6 │ │ │ │ + b 58eae4 │ │ │ │ + ldrsbeq ip, [sp], #-184 @ 0xffffff48 │ │ │ │ + subeq r8, r9, ip, asr #25 │ │ │ │ + ldrsbeq r4, [r1], #-116 @ 0xffffff8c │ │ │ │ + strdeq r4, [ip], #-40 @ 0xffffffd8 │ │ │ │ + subeq r4, ip, r0, lsl r3 │ │ │ │ @ instruction: 0xffffdce0 │ │ │ │ @ instruction: 0xffffe5e0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffed5c │ │ │ │ - subeq r5, ip, ip, lsl #15 │ │ │ │ + @ instruction: 0x004c579c │ │ │ │ rsbeq r9, r8, r8, ror #29 │ │ │ │ ldrdeq r8, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - subeq r5, ip, r0, lsr r7 │ │ │ │ + subeq r5, ip, r0, asr #14 │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - subeq r5, ip, ip, lsl r7 │ │ │ │ + subeq r5, ip, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 371144 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -410435,33 +410435,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 371148 │ │ │ │ ldr r1, [pc, #164] @ 37114c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 371150 │ │ │ │ ldr r1, [pc, #144] @ 371154 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #112] @ 371158 │ │ │ │ ldr r1, [pc, #112] @ 37115c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r1, [pc, #88] @ 371160 │ │ │ │ ldr r2, [pc, #88] @ 371164 │ │ │ │ ldr r3, [pc, #88] @ 371168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -410471,20 +410471,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq ip, sp, ip, asr #20 │ │ │ │ - subeq r8, r9, r0, asr #22 │ │ │ │ - subseq r4, r1, r8, asr #12 │ │ │ │ - ldrdeq r4, [ip], #-212 @ 0xffffff2c │ │ │ │ - @ instruction: 0x004c5298 │ │ │ │ - subeq r1, fp, ip, asr #7 │ │ │ │ + subseq ip, sp, ip, asr sl │ │ │ │ + subeq r8, r9, r0, asr fp │ │ │ │ + subseq r4, r1, r8, asr r6 │ │ │ │ + subeq r4, ip, r4, ror #27 │ │ │ │ + subeq r5, ip, r8, lsr #5 │ │ │ │ + ldrdeq r1, [fp], #-60 @ 0xffffffc4 │ │ │ │ @ instruction: 0xffffe4d0 │ │ │ │ @ instruction: 0xffffe450 │ │ │ │ @ instruction: 0xffffe1c0 │ │ │ │ @ instruction: 0xffffbffc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410496,35 +410496,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #280] @ 3712b0 │ │ │ │ ldr r1, [pc, #280] @ 3712b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #260] @ 3712b8 │ │ │ │ ldr r1, [pc, #260] @ 3712bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #228] @ 3712c0 │ │ │ │ ldr r1, [pc, #228] @ 3712c4 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #196] @ 3712c8 │ │ │ │ ldr r1, [pc, #196] @ 3712cc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #188] @ 3712d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -410547,44 +410547,44 @@ │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #128] @ 3712e8 │ │ │ │ mov r2, #9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #108] @ 3712ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq ip, sp, r8, asr r9 │ │ │ │ - subeq r8, r9, ip, asr #20 │ │ │ │ - subseq r4, r1, r4, asr r5 │ │ │ │ - subeq r4, ip, ip, ror r0 │ │ │ │ - @ instruction: 0x004c4094 │ │ │ │ - strheq r4, [ip], #-200 @ 0xffffff38 │ │ │ │ - subeq r5, ip, ip, ror r1 │ │ │ │ + subseq ip, sp, r8, ror #18 │ │ │ │ + subeq r8, r9, ip, asr sl │ │ │ │ + subseq r4, r1, r4, ror #10 │ │ │ │ + subeq r4, ip, ip, lsl #1 │ │ │ │ + subeq r4, ip, r4, lsr #1 │ │ │ │ + subeq r4, ip, r8, asr #25 │ │ │ │ + subeq r5, ip, ip, lsl #3 │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ rsbeq r9, r8, r8, ror ip │ │ │ │ @ instruction: 0xffffc788 │ │ │ │ @ instruction: 0xffffc6c0 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @ instruction: 0xffffc700 │ │ │ │ @ instruction: 0xffffbfd8 │ │ │ │ @ instruction: 0xffffc09c │ │ │ │ - strdeq r5, [ip], #-68 @ 0xffffffbc │ │ │ │ + subeq r5, ip, r4, lsl #10 │ │ │ │ rsbeq r8, r6, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #284] @ 371424 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -410593,25 +410593,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #268] @ 371428 │ │ │ │ ldr r1, [pc, #268] @ 37142c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #248] @ 371430 │ │ │ │ ldr r1, [pc, #248] @ 371434 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #216] @ 371438 │ │ │ │ ldr r3, [pc, #216] @ 37143c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #208] @ 371440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2112 @ 0x840 │ │ │ │ @@ -410621,22 +410621,22 @@ │ │ │ │ ldr r3, [pc, #192] @ 371448 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #164] @ 37144c │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 536890 │ │ │ │ + bl 5368a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3713e4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410647,37 +410647,37 @@ │ │ │ │ ldr r3, [pc, #100] @ 371454 │ │ │ │ ldr r2, [pc, #100] @ 371458 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58dff4 │ │ │ │ + bl 58e004 │ │ │ │ ldr r2, [pc, #76] @ 37145c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58ead4 │ │ │ │ - ldrsbeq ip, [sp], #-116 @ 0xffffff8c │ │ │ │ - subeq r8, r9, r8, asr #17 │ │ │ │ - ldrsbeq r4, [r1], #-48 @ 0xffffffd0 │ │ │ │ - strdeq r3, [ip], #-228 @ 0xffffff1c │ │ │ │ - subeq r3, ip, ip, lsl #30 │ │ │ │ + b 58eae4 │ │ │ │ + subseq ip, sp, r4, ror #15 │ │ │ │ + ldrdeq r8, [r9], #-136 @ 0xffffff78 │ │ │ │ + subseq r4, r1, r0, ror #7 │ │ │ │ + subeq r3, ip, r4, lsl #30 │ │ │ │ + subeq r3, ip, ip, lsl pc │ │ │ │ @ instruction: 0xffffdfd4 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ rsbeq r9, r8, ip, lsl fp │ │ │ │ @ instruction: 0xffffe970 │ │ │ │ - strdeq r5, [ip], #-52 @ 0xffffffcc │ │ │ │ + subeq r5, ip, r4, lsl #8 │ │ │ │ rsbeq r8, r6, r8, ror #9 │ │ │ │ - subeq r5, ip, r4, asr #6 │ │ │ │ + subeq r5, ip, r4, asr r3 │ │ │ │ @ instruction: 0xffffe030 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - subeq r5, ip, r0, lsr r3 │ │ │ │ + subeq r5, ip, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #3944] @ 3723e0 │ │ │ │ ldr r3, [pc, #3944] @ 3723e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -410730,15 +410730,15 @@ │ │ │ │ ldr r2, [pc, #3768] @ 3723f4 │ │ │ │ sub r3, r3, #70 @ 0x46 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ bne 3714e0 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ ldr r3, [pc, #3740] @ 3723f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3714e0 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ @@ -410770,24 +410770,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ bne 37154c │ │ │ │ b 3714e0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6489cc │ │ │ │ + bl 6489dc │ │ │ │ ldr r2, [r4, #380] @ 0x17c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 371504 │ │ │ │ ldr r3, [pc, #3752] @ 3724b4 │ │ │ │ b 371560 │ │ │ │ ldrb r5, [r5] │ │ │ │ mov r0, r5 │ │ │ │ - bl 63b9cc │ │ │ │ + bl 63b9dc │ │ │ │ ldr r3, [pc, #3808] @ 372500 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 372a18 │ │ │ │ ldr r3, [pc, #3528] @ 372400 │ │ │ │ @@ -410873,15 +410873,15 @@ │ │ │ │ add fp, sl, #8 │ │ │ │ strb r3, [sl, #2] │ │ │ │ strb r3, [sl, #7] │ │ │ │ strb r3, [sl, #6] │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ cmp r5, #0 │ │ │ │ bne 371828 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 371828 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -410889,15 +410889,15 @@ │ │ │ │ strbeq r3, [sl, #3] │ │ │ │ strbne r3, [sl, #7] │ │ │ │ ldr r2, [r7, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ cmp r0, #16777216 @ 0x1000000 │ │ │ │ sbcs r3, r1, #0 │ │ │ │ movcs r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, [sp, #32] │ │ │ │ strb r3, [fp] │ │ │ │ @@ -410974,25 +410974,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2784] @ 37241c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 371658 │ │ │ │ ldr r3, [pc, #2756] @ 372420 │ │ │ │ ldr r1, [pc, #2756] @ 372424 │ │ │ │ ldr r0, [pc, #2756] @ 372428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2752] @ 37242c │ │ │ │ @@ -411002,15 +411002,15 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r9, #597] @ 0x255 │ │ │ │ ldrb r1, [r4, #52] @ 0x34 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6dec64 │ │ │ │ + bl 6dec74 │ │ │ │ b 371658 │ │ │ │ ldr r3, [pc, #2912] @ 372500 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371658 │ │ │ │ ldr r3, [pc, #2684] @ 372430 │ │ │ │ @@ -411032,22 +411032,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 372434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ands r3, r3, #1 │ │ │ │ bne 372764 │ │ │ │ ldrb r6, [r4, #50] @ 0x32 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -411062,20 +411062,20 @@ │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ add r0, sl, r1 │ │ │ │ strb r3, [sl, #1] │ │ │ │ mov r3, #32 │ │ │ │ ldr r2, [r5, #584] @ 0x248 │ │ │ │ movlt r9, r7 │ │ │ │ movge r9, #256 @ 0x100 │ │ │ │ - bl 7bc678 │ │ │ │ + bl 7bc688 │ │ │ │ mov r1, #8 │ │ │ │ ldr r2, [r5, #580] @ 0x244 │ │ │ │ mov r3, #32 │ │ │ │ add r0, sl, r1 │ │ │ │ - bl 7bc678 │ │ │ │ + bl 7bc688 │ │ │ │ strb r6, [sl, #32] │ │ │ │ strb r6, [sl, #33] @ 0x21 │ │ │ │ strb r6, [sl, #34] @ 0x22 │ │ │ │ strb r6, [sl, #35] @ 0x23 │ │ │ │ ldr r1, [r5, #572] @ 0x23c │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ @@ -411106,15 +411106,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r1 │ │ │ │ - bl 63b520 │ │ │ │ + bl 63b530 │ │ │ │ cmp r0, #0 │ │ │ │ bge 371658 │ │ │ │ b 371590 │ │ │ │ ldrb r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 371658 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -411128,15 +411128,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 371658 │ │ │ │ ldrb r3, [r6, #597] @ 0x255 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37336c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6dee74 │ │ │ │ + bl 6dee84 │ │ │ │ strb r5, [r6, #596] @ 0x254 │ │ │ │ b 371658 │ │ │ │ ldr r3, [pc, #2404] @ 372500 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371658 │ │ │ │ @@ -411159,30 +411159,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 37243c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 1e3034 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 372724 │ │ │ │ ldrb r3, [r4, #56] @ 0x38 │ │ │ │ tst r3, #1 │ │ │ │ bne 371c6c │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -411190,15 +411190,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 371590 │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ str r3, [sp, #28] │ │ │ │ lsreq r0, r0, #24 │ │ │ │ @@ -411223,26 +411223,26 @@ │ │ │ │ strb r2, [sl, #7] │ │ │ │ asr r3, r3, #8 │ │ │ │ strb r3, [sl, #6] │ │ │ │ b 371658 │ │ │ │ mov r0, r4 │ │ │ │ bl 36a6ec │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #1816] @ 372440 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6467a8 │ │ │ │ + bl 6467b8 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ b 37159c │ │ │ │ ldr r3, [pc, #1980] @ 372500 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371658 │ │ │ │ @@ -411265,45 +411265,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 372448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r9, [r4, #4] │ │ │ │ strd r6, [sp, #32] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ ldrb r6, [r4, #49] @ 0x31 │ │ │ │ ldrb r5, [r4, #50] @ 0x32 │ │ │ │ ldrb r7, [r4, #54] @ 0x36 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r3, [pc, #1800] @ 372500 │ │ │ │ and r6, r6, #2 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ and r5, r5, #15 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3728b0 │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ cmp r5, #1 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #32] │ │ │ │ beq 37272c │ │ │ │ cmp r5, #2 │ │ │ │ beq 372750 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -411314,15 +411314,15 @@ │ │ │ │ bl 28bfc0 │ │ │ │ b 371b34 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne 371590 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372658 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ beq 372934 │ │ │ │ @@ -411437,36 +411437,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 372450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ ldrb r5, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ ldrb fp, [r4, #55] @ 0x37 │ │ │ │ bne 371590 │ │ │ │ cmp r5, #0 │ │ │ │ bne 372e68 │ │ │ │ cmp fp, #255 @ 0xff │ │ │ │ beq 3725c8 │ │ │ │ ldrb r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ ldr r3, [pc, #828] @ 3723f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 372860 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r9, #492] @ 0x1ec │ │ │ │ cmp r2, #5 │ │ │ │ beq 372828 │ │ │ │ @@ -411492,15 +411492,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ bne 371590 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sl, #4] │ │ │ │ strb r2, [sl, #6] │ │ │ │ mov r2, #15 │ │ │ │ strb r5, [sl, #7] │ │ │ │ strb r2, [sl, #5] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -411571,15 +411571,15 @@ │ │ │ │ bne 372c04 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 1e3034 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 372724 │ │ │ │ ldrb r3, [r4, #62] @ 0x3e │ │ │ │ tst r3, #1 │ │ │ │ bne 3722a0 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -411587,15 +411587,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 371590 │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r2, #0 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [r9, #500] @ 0x1f4 │ │ │ │ lsr r3, r3, #24 │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ @@ -411666,99 +411666,99 @@ │ │ │ │ bl 36b5d0 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ b 371680 │ │ │ │ rsbeq r9, r9, ip, ror pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r9, r9, r0, asr pc │ │ │ │ stclmi 0, cr0, [r4], {8} │ │ │ │ - subseq ip, sp, r8, asr #8 │ │ │ │ + subseq ip, sp, r8, asr r4 │ │ │ │ andseq r0, r3, r1, lsl r0 │ │ │ │ andeq r2, r0, r0, asr #4 │ │ │ │ rsbeq r9, r9, ip, asr #28 │ │ │ │ andeq r3, r0, r4, asr #2 │ │ │ │ - subseq ip, sp, r0, lsr r4 │ │ │ │ - subeq r4, ip, r4, ror #15 │ │ │ │ - subeq r5, ip, r8, ror fp │ │ │ │ + subseq ip, sp, r0, asr #8 │ │ │ │ + strdeq r4, [ip], #-116 @ 0xffffff8c │ │ │ │ + subeq r5, ip, r8, lsl #23 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x00003ab8 │ │ │ │ - subeq r5, ip, r4, lsr r7 │ │ │ │ - subseq ip, sp, ip, ror r1 │ │ │ │ - subeq r4, ip, r0, lsr r5 │ │ │ │ - subeq r4, ip, r4, lsr #28 │ │ │ │ + subeq r5, ip, r4, asr #14 │ │ │ │ + subseq ip, sp, ip, lsl #3 │ │ │ │ + subeq r4, ip, r0, asr #10 │ │ │ │ + subeq r4, ip, r4, lsr lr │ │ │ │ andeq r0, r0, r7, lsr #16 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ - ldrdeq r5, [ip], #-104 @ 0xffffff98 │ │ │ │ + subeq r5, ip, r8, ror #13 │ │ │ │ andeq r2, r0, ip, ror #21 │ │ │ │ - subeq r5, ip, r8, lsr r2 │ │ │ │ + subeq r5, ip, r8, asr #4 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ andeq r2, r0, ip, lsr #29 │ │ │ │ - strheq r5, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subeq r5, ip, r8, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, ip, r0, ror lr │ │ │ │ - ldrsheq fp, [sp], #-156 @ 0xffffff64 │ │ │ │ + subeq r4, ip, r0, lsl #29 │ │ │ │ + subseq fp, sp, ip, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - subeq r4, ip, r0, ror r7 │ │ │ │ - subseq fp, sp, ip, lsl #10 │ │ │ │ + subeq r4, ip, r0, lsl #15 │ │ │ │ + subseq fp, sp, ip, lsl r5 │ │ │ │ andeq r3, r0, r4, asr r9 │ │ │ │ andseq pc, r5, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, asr #25 │ │ │ │ andeq r3, r0, r4, asr #3 │ │ │ │ - strdeq r4, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subeq r4, ip, r0, lsl #6 │ │ │ │ andseq pc, r5, r1, lsl #18 │ │ │ │ andeq r4, r0, ip, ror fp │ │ │ │ - subeq r4, ip, ip, asr r1 │ │ │ │ + subeq r4, ip, ip, ror #2 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - strdeq r4, [ip], #-108 @ 0xffffff94 │ │ │ │ + subeq r4, ip, ip, lsl #14 │ │ │ │ andeq r1, r0, r4, asr sl │ │ │ │ - subeq r4, ip, r4, ror #9 │ │ │ │ + strdeq r4, [ip], #-68 @ 0xffffffbc │ │ │ │ @ instruction: 0x00001fbc │ │ │ │ - subeq r4, ip, r4, asr #4 │ │ │ │ + subeq r4, ip, r4, asr r2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq r4, ip, ip, lsr r0 │ │ │ │ - ldrheq sl, [sp], #-204 @ 0xffffff34 │ │ │ │ - subeq r3, ip, r4, ror r0 │ │ │ │ - subeq r3, ip, r4, lsr #26 │ │ │ │ + subeq r4, ip, ip, asr #32 │ │ │ │ + subseq sl, sp, ip, asr #25 │ │ │ │ + subeq r3, ip, r4, lsl #1 │ │ │ │ + subeq r3, ip, r4, lsr sp │ │ │ │ andeq r1, r0, ip, lsl #6 │ │ │ │ - strheq r4, [ip], #-12 │ │ │ │ - ldrdeq r3, [ip], #-216 @ 0xffffff28 │ │ │ │ - subeq r4, ip, r0, lsl r1 │ │ │ │ - subeq r3, ip, r4, lsl #26 │ │ │ │ - subeq r3, ip, r4, lsr pc │ │ │ │ - subeq r4, ip, r4, asr #4 │ │ │ │ - subeq r4, ip, r4, lsr #3 │ │ │ │ - subeq r3, ip, r8, ror pc │ │ │ │ - @ instruction: 0x004c4298 │ │ │ │ - ldrdeq r4, [ip], #-12 │ │ │ │ + subeq r4, ip, ip, asr #1 │ │ │ │ + subeq r3, ip, r8, ror #27 │ │ │ │ + subeq r4, ip, r0, lsr #2 │ │ │ │ + subeq r3, ip, r4, lsl sp │ │ │ │ + subeq r3, ip, r4, asr #30 │ │ │ │ + subeq r4, ip, r4, asr r2 │ │ │ │ + strheq r4, [ip], #-20 @ 0xffffffec │ │ │ │ + subeq r3, ip, r8, lsl #31 │ │ │ │ + subeq r4, ip, r8, lsr #5 │ │ │ │ + subeq r4, ip, ip, ror #1 │ │ │ │ andeq r2, r0, ip, asr #30 │ │ │ │ - subeq r3, ip, ip, asr #16 │ │ │ │ - subeq r3, ip, ip, ror #22 │ │ │ │ - subeq r3, ip, ip, ror #23 │ │ │ │ + subeq r3, ip, ip, asr r8 │ │ │ │ + subeq r3, ip, ip, ror fp │ │ │ │ + strdeq r3, [ip], #-188 @ 0xffffff44 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - @ instruction: 0x004c359c │ │ │ │ + subeq r3, ip, ip, lsr #11 │ │ │ │ andeq r4, r0, r4, lsr #6 │ │ │ │ - subeq r3, ip, r8, lsl #13 │ │ │ │ + @ instruction: 0x004c3698 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subeq r3, ip, r4, asr r7 │ │ │ │ - subeq r3, ip, r0, asr #12 │ │ │ │ - @ instruction: 0x004c379c │ │ │ │ - subeq r3, ip, r4, asr #13 │ │ │ │ + subeq r3, ip, r4, ror #14 │ │ │ │ + subeq r3, ip, r0, asr r6 │ │ │ │ + subeq r3, ip, ip, lsr #15 │ │ │ │ + ldrdeq r3, [ip], #-100 @ 0xffffff9c │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, ip, r0, asr #8 │ │ │ │ - ldrdeq r3, [ip], #-60 @ 0xffffffc4 │ │ │ │ - subeq r3, ip, r4, lsl #9 │ │ │ │ - subseq sl, sp, r0, lsl #13 │ │ │ │ - subeq r2, ip, r4, lsr sl │ │ │ │ - strheq r3, [ip], #-216 @ 0xffffff28 │ │ │ │ + subeq r3, ip, r0, asr r4 │ │ │ │ + subeq r3, ip, ip, ror #7 │ │ │ │ + @ instruction: 0x004c3494 │ │ │ │ + @ instruction: 0x005da690 │ │ │ │ + subeq r2, ip, r4, asr #20 │ │ │ │ + subeq r3, ip, r8, asr #27 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ cmp r2, #0 │ │ │ │ beq 371590 │ │ │ │ ldr r3, [pc, #-252] @ 37245c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -411776,21 +411776,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-352] @ 372460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371590 │ │ │ │ ldr r7, [pc, #-364] @ 372464 │ │ │ │ mov r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #724 @ 0x2d4 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ @@ -411822,15 +411822,15 @@ │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ bl 36ed00 │ │ │ │ cmn r0, #1 │ │ │ │ bne 371864 │ │ │ │ b 371590 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-516] @ 37246c │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r2, r3 │ │ │ │ movcc r7, r2 │ │ │ │ @@ -411853,15 +411853,15 @@ │ │ │ │ strb fp, [sl, #2] │ │ │ │ strb r3, [sl, #1] │ │ │ │ add fp, sl, #4 │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 371780 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr fp, [r7, #536] @ 0x218 │ │ │ │ - bl 647300 │ │ │ │ + bl 647310 │ │ │ │ lsl fp, fp, #3 │ │ │ │ and fp, fp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ orreq fp, fp, #128 @ 0x80 │ │ │ │ b 37175c │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [sl, #2] │ │ │ │ @@ -411937,20 +411937,20 @@ │ │ │ │ mvn r1, #77 @ 0x4d │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 371658 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ b 3721a8 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3720d0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-996] @ 37246c │ │ │ │ cmp r1, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ sbcs r2, r5, r2 │ │ │ │ bcc 3720d0 │ │ │ │ ldr r3, [pc, #-1012] @ 372470 │ │ │ │ @@ -411960,15 +411960,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 36d9f4 │ │ │ │ b 371590 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ ldrb r1, [r9, #541] @ 0x21d │ │ │ │ cmp r1, #0 │ │ │ │ lsl r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ beq 372bec │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #2 │ │ │ │ @@ -411993,31 +411993,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1204] @ 372478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371e0c │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 371e90 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r3, [pc, #-1244] @ 37247c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcc r7, #1 │ │ │ │ @@ -412045,27 +412045,27 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 372484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 371718 │ │ │ │ ldr r3, [pc, #-1432] @ 372488 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371630 │ │ │ │ @@ -412082,22 +412082,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1536] @ 37248c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371630 │ │ │ │ ldr r3, [pc, #-1548] @ 372490 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371650 │ │ │ │ ldr r3, [pc, #-1420] @ 372524 │ │ │ │ @@ -412115,22 +412115,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1660] @ 372494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 371650 │ │ │ │ ldr r3, [pc, #-1676] @ 372498 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3723b4 │ │ │ │ @@ -412147,22 +412147,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1780] @ 37249c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 3723b4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 371658 │ │ │ │ mov r5, #0 │ │ │ │ b 371b80 │ │ │ │ @@ -412205,21 +412205,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2000] @ 3724a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37225c │ │ │ │ ldr r3, [pc, #-1924] @ 372500 │ │ │ │ ldr r0, [r5, #588] @ 0x24c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r0, #0 │ │ │ │ ldr r6, [r3] │ │ │ │ beq 3730f4 │ │ │ │ @@ -412282,35 +412282,35 @@ │ │ │ │ cmp r7, #5 │ │ │ │ beq 3732a8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r5, #488] @ 0x1e8 │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #560 @ 0x230 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ mov r1, r6 │ │ │ │ strh r0, [sp, #50] @ 0x32 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 8070b8 │ │ │ │ + bl 8070c8 │ │ │ │ asr r3, r6, #31 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, [r9, #-8] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ beq 372f68 │ │ │ │ mov r1, fp │ │ │ │ add r0, sl, #4 │ │ │ │ @@ -412342,76 +412342,76 @@ │ │ │ │ b 371658 │ │ │ │ ldr r3, [pc, #-2492] @ 3724b4 │ │ │ │ b 372860 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-2500] @ 3724b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r0, [pc, #-2516] @ 3724bc │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371e0c │ │ │ │ ldr r0, [pc, #-2540] @ 3724c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r0, [pc, #-2556] @ 3724c4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 371718 │ │ │ │ ldr r0, [pc, #-2584] @ 3724c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 3723b4 │ │ │ │ ldr r0, [pc, #-2612] @ 3724cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r0, [pc, #-2628] @ 3724d0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r0, [pc, #-2648] @ 3724d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371658 │ │ │ │ ldr r0, [pc, #-2664] @ 3724d8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371630 │ │ │ │ ldr r0, [pc, #-2684] @ 3724dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 371650 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 648904 │ │ │ │ + bl 648914 │ │ │ │ ldr r1, [r5, #488] @ 0x1e8 │ │ │ │ - bl 8072c4 │ │ │ │ + bl 8072d4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 372f90 │ │ │ │ sub r1, r2, #1 │ │ │ │ cmp r3, r1 │ │ │ │ movls r2, r3 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -412526,30 +412526,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3224] @ 3724e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 372cb0 │ │ │ │ ldr r0, [pc, #-3236] @ 3724e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37225c │ │ │ │ ldr r0, [pc, #-3248] @ 3724ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371590 │ │ │ │ ldr r3, [pc, #-3260] @ 3724f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3727bc │ │ │ │ ldr r3, [pc, #-3228] @ 372524 │ │ │ │ @@ -412566,22 +412566,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3368] @ 3724f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3727bc │ │ │ │ ldr r3, [pc, #-3380] @ 3724f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372d3c │ │ │ │ ldr r3, [pc, #-3356] @ 372524 │ │ │ │ @@ -412598,22 +412598,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3488] @ 3724fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 372d3c │ │ │ │ ldr r3, [pc, #-3504] @ 372500 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371590 │ │ │ │ @@ -412634,39 +412634,39 @@ │ │ │ │ beq 373348 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3616] @ 372508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371590 │ │ │ │ ldr r0, [pc, #-3628] @ 37250c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 372d3c │ │ │ │ ldr r0, [pc, #-3648] @ 372510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371590 │ │ │ │ ldr r0, [pc, #-3660] @ 372514 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 372cb0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6de84c │ │ │ │ + bl 6de85c │ │ │ │ ldr r3, [pc, #-3684] @ 372518 │ │ │ │ cmp r0, #0 │ │ │ │ bne 373384 │ │ │ │ ldr r3, [pc, #-3692] @ 37251c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r3 │ │ │ │ @@ -412697,30 +412697,30 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3832] @ 37252c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371590 │ │ │ │ ldr r0, [pc, #-3844] @ 372530 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3727bc │ │ │ │ ldr r0, [pc, #-3860] @ 372534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 371590 │ │ │ │ ldr r3, [pc, #-3872] @ 372538 │ │ │ │ ldr r1, [pc, #-3872] @ 37253c │ │ │ │ ldr r0, [pc, #-3872] @ 372540 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-3876] @ 372544 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -412741,17 +412741,17 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #352] @ 0x160 │ │ │ │ bne 3734d4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3734f0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36fd4c │ │ │ │ mov r0, r4 │ │ │ │ bl 36c0d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 36a724 │ │ │ │ @@ -412769,17 +412769,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373534 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 373538 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sl, sp, r8, asr #11 │ │ │ │ - subeq r2, ip, ip, ror r9 │ │ │ │ - @ instruction: 0x004c2b94 │ │ │ │ + ldrsbeq sl, [sp], #-88 @ 0xffffffa8 │ │ │ │ + subeq r2, ip, ip, lsl #19 │ │ │ │ + subeq r2, ip, r4, lsr #23 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412827,17 +412827,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 37361c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ mov r2, #412 @ 0x19c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sl, sp, r0, ror #9 │ │ │ │ - @ instruction: 0x004c2898 │ │ │ │ - @ instruction: 0x004c2a98 │ │ │ │ + ldrsheq sl, [sp], #-64 @ 0xffffffc0 │ │ │ │ + subeq r2, ip, r8, lsr #17 │ │ │ │ + subeq r2, ip, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412850,67 +412850,67 @@ │ │ │ │ blt 37368c │ │ │ │ beq 37366c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 37353c │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 37353c │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 37353c │ │ │ │ ldr r3, [pc, #28] @ 3736d0 │ │ │ │ ldr r1, [pc, #28] @ 3736d4 │ │ │ │ ldr r0, [pc, #28] @ 3736d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3736dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #788 @ 0x314 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sl, sp, r4, lsr #8 │ │ │ │ - ldrdeq r2, [ip], #-120 @ 0xffffff88 │ │ │ │ - strdeq r2, [ip], #-144 @ 0xffffff70 │ │ │ │ + subseq sl, sp, r4, lsr r4 │ │ │ │ + subeq r2, ip, r8, ror #15 │ │ │ │ + subeq r2, ip, r0, lsl #20 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ cmp r7, r0 │ │ │ │ bne 373794 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3737b8 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ bne 37375c │ │ │ │ cmp r5, #0 │ │ │ │ bne 373770 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 36b5d0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36a724 │ │ │ │ mov r0, r4 │ │ │ │ @@ -412941,29 +412941,29 @@ │ │ │ │ ldr r0, [pc, #44] @ 3737f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #808 @ 0x328 │ │ │ │ mov r2, #352 @ 0x160 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sl, sp, ip, lsr r3 │ │ │ │ - strdeq r2, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq r3, ip, r4, lsr #21 │ │ │ │ + subseq sl, sp, ip, asr #6 │ │ │ │ + subeq r2, ip, r0, lsl #14 │ │ │ │ + strheq r3, [ip], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - subseq sl, sp, r8, lsl r3 │ │ │ │ - ldrdeq r2, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq r2, ip, r8, ror #17 │ │ │ │ + subseq sl, sp, r8, lsr #6 │ │ │ │ + subeq r2, ip, r0, ror #13 │ │ │ │ + strdeq r2, [ip], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ cmp r6, r0 │ │ │ │ bne 3738bc │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3738e0 │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413015,20 +413015,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 373918 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 37391c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #828 @ 0x33c │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq sl, sp, r4, lsl r2 │ │ │ │ - subeq r2, ip, ip, asr #11 │ │ │ │ - subeq r3, ip, r0, lsl #19 │ │ │ │ - ldrsheq sl, [sp], #-16 │ │ │ │ - subeq r2, ip, r4, lsr #11 │ │ │ │ - subeq r2, ip, r4, lsr #15 │ │ │ │ + subseq sl, sp, r4, lsr #4 │ │ │ │ + ldrdeq r2, [ip], #-92 @ 0xffffffa4 │ │ │ │ + @ instruction: 0x004c3990 │ │ │ │ + subseq sl, sp, r0, lsl #4 │ │ │ │ + strheq r2, [ip], #-84 @ 0xffffffac │ │ │ │ + strheq r2, [ip], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #828] @ 373c74 │ │ │ │ ldr r2, [pc, #828] @ 373c78 │ │ │ │ @@ -413056,15 +413056,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36a6ec │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373a44 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 373a88 │ │ │ │ ldrb r2, [r4, #384] @ 0x180 │ │ │ │ mov r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #384] @ 0x180 │ │ │ │ bne 3739d4 │ │ │ │ @@ -413124,26 +413124,26 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ beq 373a78 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [pc, #440] @ 373c94 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6467a8 │ │ │ │ + bl 6467b8 │ │ │ │ ldr r2, [pc, #424] @ 373c98 │ │ │ │ ldr r3, [pc, #388] @ 373c78 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -413176,22 +413176,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 373ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 373978 │ │ │ │ ldr r3, [pc, #244] @ 373cac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373a50 │ │ │ │ @@ -413208,31 +413208,31 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 373cb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 373a50 │ │ │ │ ldr r0, [pc, #132] @ 373cb4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 373978 │ │ │ │ ldr r0, [pc, #112] @ 373cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 373a50 │ │ │ │ ldr r3, [pc, #100] @ 373cbc │ │ │ │ ldr r1, [pc, #100] @ 373cc0 │ │ │ │ ldr r0, [pc, #100] @ 373cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 373cc8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -413248,22 +413248,22 @@ │ │ │ │ @ instruction: 0x0069799c │ │ │ │ rsbeq r7, r9, r4, ror #18 │ │ │ │ @ instruction: 0xffffa554 │ │ │ │ rsbeq r7, r9, r4, lsl #18 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, ip, r0, ror #13 │ │ │ │ + strdeq r3, [ip], #-96 @ 0xffffffa0 │ │ │ │ andeq r2, r0, ip, asr r7 │ │ │ │ - ldrdeq r3, [ip], #-100 @ 0xffffff9c │ │ │ │ - @ instruction: 0x004c3690 │ │ │ │ - strdeq r3, [ip], #-104 @ 0xffffff98 │ │ │ │ - subseq r9, sp, r0, lsl #29 │ │ │ │ - subeq r2, ip, r4, lsr r2 │ │ │ │ - subeq r2, ip, r4, lsr r4 │ │ │ │ + subeq r3, ip, r4, ror #13 │ │ │ │ + subeq r3, ip, r0, lsr #13 │ │ │ │ + subeq r3, ip, r8, lsl #14 │ │ │ │ + @ instruction: 0x005d9e90 │ │ │ │ + subeq r2, ip, r4, asr #4 │ │ │ │ + subeq r2, ip, r4, asr #8 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ @@ -413297,17 +413297,17 @@ │ │ │ │ bne 373e3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3737f8 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r3, [pc, #244] @ 373e74 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373d30 │ │ │ │ ldr r3, [pc, #228] @ 373e78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -413329,33 +413329,33 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 373e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 373d30 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ b 373d30 │ │ │ │ ldr r0, [pc, #92] @ 373e88 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 373d30 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 373e8c │ │ │ │ ldr r1, [pc, #68] @ 373e90 │ │ │ │ ldr r0, [pc, #68] @ 373e94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 373e98 │ │ │ │ @@ -413367,34 +413367,34 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r7, [r9], #-100 @ 0xffffff9c @ │ │ │ │ strheq r7, [r9], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, ip, r8, ror r5 │ │ │ │ - @ instruction: 0x004c3594 │ │ │ │ - @ instruction: 0x005d9c90 │ │ │ │ - subeq r2, ip, r4, asr #32 │ │ │ │ - subeq r2, ip, ip, asr r2 │ │ │ │ + subeq r3, ip, r8, lsl #11 │ │ │ │ + subeq r3, ip, r4, lsr #11 │ │ │ │ + subseq r9, sp, r0, lsr #25 │ │ │ │ + subeq r2, ip, r4, asr r0 │ │ │ │ + subeq r2, ip, ip, ror #4 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d5a90 │ │ │ │ + bl 5d5aa0 │ │ │ │ add r3, r4, #368 @ 0x170 │ │ │ │ strd r0, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5a34 │ │ │ │ + bl 5d5a44 │ │ │ │ str r0, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5a34 │ │ │ │ + bl 5d5a44 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r4, #388 @ 0x184 │ │ │ │ addeq r6, r4, #396 @ 0x18c │ │ │ │ str r0, [r4, #380] @ 0x17c │ │ │ │ beq 373f48 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ mov r1, r0 │ │ │ │ @@ -413409,60 +413409,60 @@ │ │ │ │ movcc r2, r1 │ │ │ │ add r7, r4, #388 @ 0x184 │ │ │ │ add r6, r4, #396 @ 0x18c │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7efbcc │ │ │ │ + bl 7efbdc │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373f88 │ │ │ │ ldrb r3, [r4, #350] @ 0x15e │ │ │ │ cmp r3, #0 │ │ │ │ beq 373f5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7efbcc │ │ │ │ + b 7efbdc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5a34 │ │ │ │ + bl 5d5a44 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, r0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r4, #392] @ 0x188 │ │ │ │ bcc 373fb4 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5048 │ │ │ │ + bl 5d5058 │ │ │ │ b 373f48 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5048 │ │ │ │ + bl 5d5058 │ │ │ │ b 373f48 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6489cc │ │ │ │ + bl 6489dc │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 373ef8 │ │ │ │ ldr r3, [pc, #28] @ 373fd8 │ │ │ │ ldr r1, [pc, #28] @ 373fdc │ │ │ │ ldr r0, [pc, #28] @ 373fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #888 @ 0x378 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, ip, lsl fp │ │ │ │ - ldrdeq r1, [ip], #-228 @ 0xffffff1c │ │ │ │ - subeq r3, ip, r0, lsr r4 │ │ │ │ + subseq r9, sp, ip, lsr #22 │ │ │ │ + subeq r1, ip, r4, ror #29 │ │ │ │ + subeq r3, ip, r0, asr #8 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 373e9c │ │ │ │ @@ -413482,17 +413482,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #352] @ 0x160 │ │ │ │ bne 3740dc │ │ │ │ cmp r1, #0 │ │ │ │ bne 374174 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr ip, [r4, #12] │ │ │ │ lsr lr, r2, #9 │ │ │ │ adds r3, r3, lr │ │ │ │ sub r1, r1, r2, lsr #9 │ │ │ │ @@ -413512,48 +413512,48 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ bne 3740e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 36b5d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36a724 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 7dc5f0 │ │ │ │ + bl 7dc600 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e154c │ │ │ │ mov r0, r5 │ │ │ │ bl 36c0d4 │ │ │ │ b 3740bc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r8, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ add r7, r4, #20 │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7efbcc │ │ │ │ + bl 7efbdc │ │ │ │ ldr r2, [pc, #136] @ 3741b0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r7, r8} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 646604 │ │ │ │ + bl 646614 │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -413571,17 +413571,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3741c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - subseq r9, sp, r4, asr #18 │ │ │ │ - strdeq r1, [ip], #-200 @ 0xffffff38 │ │ │ │ - subeq r1, ip, r0, lsl pc │ │ │ │ + subseq r9, sp, r4, asr r9 │ │ │ │ + subeq r1, ip, r8, lsl #26 │ │ │ │ + subeq r1, ip, r0, lsr #30 │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #656] @ 37446c │ │ │ │ ldr r3, [pc, #656] @ 374470 │ │ │ │ @@ -413590,15 +413590,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0ec4 │ │ │ │ + bl 7e0ed4 │ │ │ │ ldr r5, [pc, #616] @ 374474 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r6, r0 │ │ │ │ bne 374448 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 374424 │ │ │ │ @@ -413630,15 +413630,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r0 │ │ │ │ movcc r3, r1 │ │ │ │ str r3, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ add r0, r4, #396 @ 0x18c │ │ │ │ - bl 7efbcc │ │ │ │ + bl 7efbdc │ │ │ │ ldr r3, [pc, #460] @ 374478 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37437c │ │ │ │ mov r1, r6 │ │ │ │ @@ -413681,15 +413681,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 3742c8 │ │ │ │ b 374234 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6489cc │ │ │ │ + bl 6489dc │ │ │ │ ldr r3, [r4, #376] @ 0x178 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 374274 │ │ │ │ ldr r3, [pc, #256] @ 374484 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413708,30 +413708,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 374490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 3742bc │ │ │ │ ldr r0, [pc, #136] @ 374494 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 3742bc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 374498 │ │ │ │ ldr r1, [pc, #108] @ 37449c │ │ │ │ ldr r0, [pc, #108] @ 3744a0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -413754,23 +413754,23 @@ │ │ │ │ rsbeq r7, r9, ip, ror #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r7, r9, r4, lsr #2 │ │ │ │ strdeq r7, [r9], #-0 @ │ │ │ │ andeq r2, r0, r4, asr #7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, ip, r0, lsr #32 │ │ │ │ - subeq r3, ip, r8, asr r0 │ │ │ │ - subseq r9, sp, ip, lsr #13 │ │ │ │ - subeq r1, ip, r0, ror #20 │ │ │ │ - subeq r1, ip, r0, ror #24 │ │ │ │ + subeq r3, ip, r0, lsr r0 │ │ │ │ + subeq r3, ip, r8, rrx │ │ │ │ + ldrheq r9, [sp], #-108 @ 0xffffff94 │ │ │ │ + subeq r1, ip, r0, ror sl │ │ │ │ + subeq r1, ip, r0, ror ip │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ - subseq r9, sp, r8, lsl #13 │ │ │ │ - subeq r1, ip, ip, lsr sl │ │ │ │ - strdeq r2, [ip], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x005d9698 │ │ │ │ + subeq r1, ip, ip, asr #20 │ │ │ │ + subeq r2, ip, r0, lsl #28 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #904] @ 374858 │ │ │ │ ldr r3, [pc, #904] @ 37485c │ │ │ │ @@ -413779,15 +413779,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r6, [r4, #352] @ 0x160 │ │ │ │ ldr r5, [pc, #860] @ 374860 │ │ │ │ cmp r6, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ bne 374834 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -413796,15 +413796,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3745e0 │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3745a4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6dea58 │ │ │ │ + bl 6dea68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3746f4 │ │ │ │ ldrb r0, [r4, #48] @ 0x30 │ │ │ │ ldr r6, [r4, #356] @ 0x164 │ │ │ │ and ip, r0, #127 @ 0x7f │ │ │ │ cmp r0, #143 @ 0x8f │ │ │ │ cmpne ip, #47 @ 0x2f │ │ │ │ @@ -413921,21 +413921,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ bne 3745dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3741c4 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 63d608 │ │ │ │ + bl 63d618 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #296] @ 374880 │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ @@ -413975,25 +413975,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 374894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3745f4 │ │ │ │ ldr r0, [pc, #108] @ 374898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3745f4 │ │ │ │ ldr r3, [pc, #96] @ 37489c │ │ │ │ ldr r1, [pc, #96] @ 3748a0 │ │ │ │ ldr r0, [pc, #96] @ 3748a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -414011,19 +414011,19 @@ │ │ │ │ rsbeq r6, r9, ip, lsr sp │ │ │ │ strdeq r6, [r9], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ rsbeq r6, r9, ip, ror #24 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, ip, ip, lsl #25 │ │ │ │ - subeq r2, ip, r8, asr #25 │ │ │ │ - @ instruction: 0x005d929c │ │ │ │ - subeq r1, ip, r4, asr r6 │ │ │ │ - subeq r1, ip, r4, asr r8 │ │ │ │ + @ instruction: 0x004c2c9c │ │ │ │ + ldrdeq r2, [ip], #-200 @ 0xffffff38 │ │ │ │ + subseq r9, sp, ip, lsr #5 │ │ │ │ + subeq r1, ip, r4, ror #12 │ │ │ │ + subeq r1, ip, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414036,41 +414036,41 @@ │ │ │ │ blt 374914 │ │ │ │ beq 3748f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3741c4 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d824 │ │ │ │ + bl 63d834 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3741c4 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648d3c │ │ │ │ + bl 648d4c │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63d82c │ │ │ │ + bl 63d83c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3741c4 │ │ │ │ ldr r3, [pc, #28] @ 374958 │ │ │ │ ldr r1, [pc, #28] @ 37495c │ │ │ │ ldr r0, [pc, #28] @ 374960 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 374964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #984 @ 0x3d8 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005d919c │ │ │ │ - subeq r1, ip, r0, asr r5 │ │ │ │ - subeq r1, ip, r8, ror #14 │ │ │ │ + subseq r9, sp, ip, lsr #3 │ │ │ │ + subeq r1, ip, r0, ror #10 │ │ │ │ + subeq r1, ip, r8, ror r7 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414222,15 +414222,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 374c38 │ │ │ │ mov r3, r7 │ │ │ │ add r2, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #284] @ 374cf8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 6466d8 │ │ │ │ + bl 6466e8 │ │ │ │ ldr r2, [pc, #272] @ 374cfc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [pc, #240] @ 374cec │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -414269,44 +414269,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 374d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374bcc │ │ │ │ ldr r0, [pc, #64] @ 374d10 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374bcc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00696898 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, r9, ip, asr #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ rsbeq r6, r9, ip, lsl #16 │ │ │ │ andeq r2, r0, r8, ror #24 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, ip, ip, lsr #19 │ │ │ │ - subeq r2, ip, ip, ror #19 │ │ │ │ + strheq r2, [ip], #-156 @ 0xffffff64 │ │ │ │ + strdeq r2, [ip], #-156 @ 0xffffff64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #496] @ 374f1c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #492] @ 374f20 │ │ │ │ @@ -414368,15 +414368,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, ip │ │ │ │ rsb r0, r3, #0 │ │ │ │ - bl 63ba18 │ │ │ │ + bl 63ba28 │ │ │ │ cmp r0, #2 │ │ │ │ mov r6, r0 │ │ │ │ bne 374db4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 36955c │ │ │ │ b 374db4 │ │ │ │ @@ -414403,30 +414403,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 374f3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374dc8 │ │ │ │ ldr r0, [pc, #92] @ 374f40 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374dc8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 374f44 │ │ │ │ ldr r1, [pc, #64] @ 374f48 │ │ │ │ ldr r0, [pc, #64] @ 374f4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414437,19 +414437,19 @@ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00696690 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r6, r9, r0, lsl r6 │ │ │ │ andeq r4, r0, r0, lsr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, ip, ip, asr r8 │ │ │ │ - @ instruction: 0x004c2898 │ │ │ │ - subseq r8, sp, r0, asr #31 │ │ │ │ - subeq r2, ip, r8, lsl #16 │ │ │ │ - subeq r1, ip, ip, lsl #3 │ │ │ │ + subeq r2, ip, ip, ror #16 │ │ │ │ + subeq r2, ip, r8, lsr #17 │ │ │ │ + ldrsbeq r8, [sp], #-240 @ 0xffffff10 │ │ │ │ + subeq r2, ip, r8, lsl r8 │ │ │ │ + @ instruction: 0x004c119c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #604] @ 3751c4 │ │ │ │ ldr r2, [pc, #604] @ 3751c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414541,22 +414541,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3751e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374fdc │ │ │ │ ldr r3, [pc, #228] @ 3751ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 374fa8 │ │ │ │ ldr r3, [pc, #196] @ 3751e0 │ │ │ │ @@ -414572,31 +414572,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3751f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374fa8 │ │ │ │ ldr r0, [pc, #112] @ 3751f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374fa8 │ │ │ │ ldr r0, [pc, #100] @ 3751f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 374fdc │ │ │ │ ldr r3, [pc, #84] @ 3751fc │ │ │ │ ldr r1, [pc, #84] @ 375200 │ │ │ │ ldr r0, [pc, #84] @ 375204 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 375208 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414608,22 +414608,22 @@ │ │ │ │ rsbeq r6, r9, r8, ror r4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r6, r9, r0, lsl r4 │ │ │ │ ldrdeq r6, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r2, r0, r4, lsr #19 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, ip, r4, ror #14 │ │ │ │ + subeq r2, ip, r4, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - subeq r2, ip, r0, ror #12 │ │ │ │ - @ instruction: 0x004c269c │ │ │ │ - subeq r2, ip, r8, lsl #14 │ │ │ │ - subseq r8, sp, ip, lsl sp │ │ │ │ - subeq r2, ip, r0, ror #10 │ │ │ │ - strdeq r0, [ip], #-236 @ 0xffffff14 │ │ │ │ + subeq r2, ip, r0, ror r6 │ │ │ │ + subeq r2, ip, ip, lsr #13 │ │ │ │ + subeq r2, ip, r8, lsl r7 │ │ │ │ + subseq r8, sp, ip, lsr #26 │ │ │ │ + subeq r2, ip, r0, ror r5 │ │ │ │ + subeq r0, ip, ip, lsl #30 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ b 1e154c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -414755,45 +414755,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37549c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3753d4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 3754a0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3753d4 │ │ │ │ rsbeq r6, r9, r8, asr #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, r9, r8, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r6, r9, r4, asr #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ - subeq r0, ip, r4, asr #14 │ │ │ │ + subeq r0, ip, r4, asr r7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, ip, r4, lsl #9 │ │ │ │ - subeq r2, ip, r8, lsr #9 │ │ │ │ + @ instruction: 0x004c2494 │ │ │ │ + strheq r2, [ip], #-72 @ 0xffffffb8 │ │ │ │ ldr r0, [pc, #4] @ 3754b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ @ instruction: 0x00664998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 375528 │ │ │ │ ldr r2, [pc, #92] @ 37552c │ │ │ │ @@ -414801,32 +414801,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r4, [pc, #60] @ 375534 │ │ │ │ ldr r2, [pc, #60] @ 375538 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r0, #524] @ 0x20c │ │ │ │ str r1, [r0, #520] @ 0x208 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36cc54 │ │ │ │ - ldrsheq r8, [sp], #-152 @ 0xffffff68 │ │ │ │ - subeq pc, fp, r0, asr sp @ │ │ │ │ - subeq pc, fp, r8, ror #26 │ │ │ │ + subseq r8, sp, r8, lsl #20 │ │ │ │ + subeq pc, fp, r0, ror #26 │ │ │ │ + subeq pc, fp, r8, ror sp @ │ │ │ │ strdeq r5, [r9], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r0, asr fp │ │ │ │ b 369bc8 │ │ │ │ ldr ip, [pc, #20] @ 37555c │ │ │ │ mov r3, r2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r1 │ │ │ │ @@ -414845,27 +414845,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 375660 │ │ │ │ ldr r1, [pc, #212] @ 375664 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #192] @ 375668 │ │ │ │ ldr r1, [pc, #192] @ 37566c │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ ldr r6, [pc, #172] @ 375670 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #156] @ 375674 │ │ │ │ ldr r2, [pc, #156] @ 375678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #148] @ 37567c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -414876,52 +414876,52 @@ │ │ │ │ ldr r2, [pc, #128] @ 375684 │ │ │ │ ldr r3, [pc, #128] @ 375688 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r1, [pc, #104] @ 37568c │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r3, [pc, #88] @ 375690 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r8, sp, r0, asr r9 │ │ │ │ - subeq r4, r9, r8, asr r6 │ │ │ │ - subseq r0, r1, r0, ror #2 │ │ │ │ - subeq pc, fp, r4, lsl #25 │ │ │ │ - @ instruction: 0x004bfc98 │ │ │ │ + subseq r8, sp, r0, ror #18 │ │ │ │ + subeq r4, r9, r8, ror #12 │ │ │ │ + subseq r0, r1, r0, ror r1 │ │ │ │ + @ instruction: 0x004bfc94 │ │ │ │ + subeq pc, fp, r8, lsr #25 │ │ │ │ rsbeq r5, r9, r4, lsr lr │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strheq ip, [sl], #-224 @ 0xffffff20 │ │ │ │ - subeq r2, ip, r4, lsr r3 │ │ │ │ + subeq ip, sl, r0, asr #29 │ │ │ │ + subeq r2, ip, r4, asr #6 │ │ │ │ rsbeq r6, r8, ip, ror #14 │ │ │ │ andeq r2, r0, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d5a34 │ │ │ │ + bl 5d5a44 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #372] @ 0x174 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414939,35 +414939,35 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 375718 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d5048 │ │ │ │ + b 5d5058 │ │ │ │ ldr r3, [pc, #28] @ 37573c │ │ │ │ ldr r1, [pc, #28] @ 375740 │ │ │ │ ldr r0, [pc, #28] @ 375744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r8, sp, r4, lsr #15 │ │ │ │ - subeq r1, ip, ip, ror #31 │ │ │ │ - subeq r2, ip, ip, lsr r2 │ │ │ │ + ldrheq r8, [sp], #-116 @ 0xffffff8c │ │ │ │ + strdeq r1, [ip], #-252 @ 0xffffff04 │ │ │ │ + subeq r2, ip, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d5894 │ │ │ │ + bl 5d58a4 │ │ │ │ ldr r3, [r4, #372] @ 0x174 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414985,27 +414985,27 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3757d0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d47a0 │ │ │ │ + b 5d47b0 │ │ │ │ ldr r3, [pc, #28] @ 3757f4 │ │ │ │ ldr r1, [pc, #28] @ 3757f8 │ │ │ │ ldr r0, [pc, #28] @ 3757fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r8, sp, ip, ror #13 │ │ │ │ - subeq r1, ip, r4, lsr pc │ │ │ │ - subeq r2, ip, r4, lsl #3 │ │ │ │ + ldrsheq r8, [sp], #-108 @ 0xffffff94 │ │ │ │ + subeq r1, ip, r4, asr #30 │ │ │ │ + @ instruction: 0x004c2194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #448] @ 3759d8 │ │ │ │ ldr r1, [pc, #448] @ 3759dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415101,42 +415101,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 375a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 375854 │ │ │ │ ldr r0, [pc, #64] @ 375a08 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 375854 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r9], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq r5, [r9], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ rsbeq r5, r9, r4, ror #22 │ │ │ │ rsbeq r5, r9, r0, lsr #22 │ │ │ │ rsbeq r5, r9, r8, ror #21 │ │ │ │ andeq r4, r0, r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, ip, r0, asr #31 │ │ │ │ - subeq r1, ip, ip, ror #31 │ │ │ │ + ldrdeq r1, [ip], #-240 @ 0xffffff10 │ │ │ │ + strdeq r1, [ip], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #428] @ 375bd0 │ │ │ │ ldr r1, [pc, #428] @ 375bd4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415228,41 +415228,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 375bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 375a60 │ │ │ │ ldr r0, [pc, #60] @ 375c00 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 375a60 │ │ │ │ ldrdeq r5, [r9], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq r5, [r9], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ rsbeq r5, r9, r8, asr r9 │ │ │ │ rsbeq r5, r9, r4, lsl r9 │ │ │ │ ldrdeq r5, [r9], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, r8, asr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, ip, r8, lsr lr │ │ │ │ - subeq r1, ip, r4, ror #28 │ │ │ │ + subeq r1, ip, r8, asr #28 │ │ │ │ + subeq r1, ip, r4, ror lr │ │ │ │ ldr r2, [r0, #352] @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ beq 375c1c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ b 374d14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -415274,60 +415274,60 @@ │ │ │ │ ldr r0, [pc, #28] @ 375c58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005d8290 │ │ │ │ - ldrdeq r1, [ip], #-168 @ 0xffffff58 │ │ │ │ - subeq r0, ip, r4, ror r4 │ │ │ │ + subseq r8, sp, r0, lsr #5 │ │ │ │ + subeq r1, ip, r8, ror #21 │ │ │ │ + subeq r0, ip, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 648864 │ │ │ │ + bl 648874 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 648958 │ │ │ │ + bl 648968 │ │ │ │ orrs r3, r6, r5 │ │ │ │ beq 375cd8 │ │ │ │ mov r7, r0 │ │ │ │ bl 1e1d08 │ │ │ │ mov r1, #0 │ │ │ │ mul r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ sbc r3, r3, r3 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r2, [r4, #488] @ 0x1e8 │ │ │ │ sbcs r3, r3, r5 │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 808794 │ │ │ │ + bl 8087a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #28] @ 375cfc │ │ │ │ ldr r1, [pc, #28] @ 375d00 │ │ │ │ ldr r0, [pc, #28] @ 375d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq r8, sp, r4, ror #3 │ │ │ │ - subeq r1, ip, ip, lsr #20 │ │ │ │ - subseq r9, r3, r4, ror pc │ │ │ │ + ldrsheq r8, [sp], #-20 @ 0xffffffec │ │ │ │ + subeq r1, ip, ip, lsr sl │ │ │ │ + subseq r9, r3, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #1916] @ 37649c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -415515,15 +415515,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 375d9c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrb r1, [r4, #427] @ 0x1ab │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 63b268 │ │ │ │ + bl 63b278 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ lsr r2, r0, #8 │ │ │ │ strb r0, [sp, #12] │ │ │ │ cmp r3, #5 │ │ │ │ lsr r0, r0, #16 │ │ │ │ strb r2, [sp, #13] │ │ │ │ strb r0, [sp, #14] │ │ │ │ @@ -415536,15 +415536,15 @@ │ │ │ │ cmp r3, #16 │ │ │ │ beq 3762f8 │ │ │ │ ldr r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r3, #20 │ │ │ │ cmpne r3, #1 │ │ │ │ bhi 375fa0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 647300 │ │ │ │ + bl 647310 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 375e40 │ │ │ │ and r2, r3, #191 @ 0xbf │ │ │ │ cmp r2, #26 │ │ │ │ bne 375e40 │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ @@ -415634,23 +415634,23 @@ │ │ │ │ beq 3762e0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3764c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 375dcc │ │ │ │ ldr r8, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r8 │ │ │ │ bl 1e2020 │ │ │ │ @@ -415698,15 +415698,15 @@ │ │ │ │ ldrbhi r2, [r2, #2] │ │ │ │ strhi r2, [r5, #520] @ 0x208 │ │ │ │ b 375e68 │ │ │ │ ldr r0, [pc, #480] @ 3764c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 375dcc │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2020 │ │ │ │ @@ -415815,23 +415815,23 @@ │ │ │ │ rsbeq r5, r9, r8, ror r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r5, r9, r0, asr #8 │ │ │ │ rsbeq r5, r9, ip, lsl #8 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, ip, ip, asr #16 │ │ │ │ - strheq r1, [ip], #-112 @ 0xffffff90 │ │ │ │ - subseq r7, sp, r8, ror #20 │ │ │ │ - subeq r1, ip, ip, lsr #5 │ │ │ │ - subeq pc, fp, r8, asr #24 │ │ │ │ + subeq r1, ip, ip, asr r8 │ │ │ │ + subeq r1, ip, r0, asr #15 │ │ │ │ + subseq r7, sp, r8, ror sl │ │ │ │ + strheq r1, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subeq pc, fp, r8, asr ip @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - subseq r7, sp, r4, asr #20 │ │ │ │ - subeq r1, ip, ip, lsl #5 │ │ │ │ - subeq r1, ip, r8, asr #12 │ │ │ │ + subseq r7, sp, r4, asr sl │ │ │ │ + @ instruction: 0x004c129c │ │ │ │ + subeq r1, ip, r8, asr r6 │ │ │ │ │ │ │ │ 003764e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r9, r2 │ │ │ │ @@ -415876,15 +415876,15 @@ │ │ │ │ ldr r9, [r8, r1] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 376614 │ │ │ │ ldr r1, [pc, #476] @ 376788 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6e0f68 │ │ │ │ + bl 6e0f78 │ │ │ │ ldrb r5, [sp, #76] @ 0x4c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 376698 │ │ │ │ cmp r5, #0 │ │ │ │ bne 376698 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -415924,34 +415924,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 37679c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3765a4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3766c4 │ │ │ │ mvn r0, #0 │ │ │ │ b 3765d4 │ │ │ │ ldr r0, [pc, #236] @ 3767a0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3765a4 │ │ │ │ ldr r3, [pc, #216] @ 3767a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3766a4 │ │ │ │ ldr r3, [pc, #180] @ 376794 │ │ │ │ @@ -415969,49 +415969,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3767a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3766a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3767ac │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3766a4 │ │ │ │ rsbeq r4, r9, ip, ror #29 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, r9, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ rsbeq r4, r9, r8, lsl lr │ │ │ │ andeq r1, r0, r0, asr #10 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, ip, r0, ror #8 │ │ │ │ - subeq r1, ip, ip, lsl #9 │ │ │ │ - andeq r2, r0, r4, asr #31 │ │ │ │ - subeq r1, ip, r8, asr #8 │ │ │ │ + subeq r1, ip, r0, ror r4 │ │ │ │ @ instruction: 0x004c149c │ │ │ │ + andeq r2, r0, r4, asr #31 │ │ │ │ + subeq r1, ip, r8, asr r4 │ │ │ │ + subeq r1, ip, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #372] @ 37693c │ │ │ │ ldr r3, [pc, #372] @ 376940 │ │ │ │ sub sp, sp, #280 @ 0x118 │ │ │ │ @@ -416224,46 +416224,46 @@ │ │ │ │ bl 1e3034 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r8, [pc, #1060] @ 376f30 │ │ │ │ cmp r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 376ce0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6470e0 │ │ │ │ + bl 6470f0 │ │ │ │ cmp r0, #2 │ │ │ │ beq 376b38 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6470e0 │ │ │ │ + bl 6470f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376c80 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, #1 │ │ │ │ - bl 6470e0 │ │ │ │ + bl 6470f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376c10 │ │ │ │ ldr r1, [pc, #992] @ 376f34 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6e0f68 │ │ │ │ + bl 6e0f78 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 376d40 │ │ │ │ ldr r3, [pc, #972] @ 376f38 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 376d10 │ │ │ │ ldr r1, [pc, #960] @ 376f3c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ - bl 6e0f68 │ │ │ │ + bl 6e0f78 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 376cb0 │ │ │ │ mov r7, r4 │ │ │ │ ldr r0, [r7, #104]! @ 0x68 │ │ │ │ - bl 64723c │ │ │ │ + bl 64724c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r6 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r7 │ │ │ │ bl 28bc68 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -416296,15 +416296,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #804] @ 376f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ ldr r2, [pc, #784] @ 376f54 │ │ │ │ ldr r3, [pc, #740] @ 376f2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416324,70 +416324,70 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #712] @ 376f64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 376c3c │ │ │ │ ldr r3, [pc, #688] @ 376f68 │ │ │ │ ldr ip, [pc, #688] @ 376f6c │ │ │ │ ldr r1, [pc, #688] @ 376f70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #680] @ 376f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 376c3c │ │ │ │ ldr r3, [pc, #656] @ 376f78 │ │ │ │ ldr ip, [pc, #656] @ 376f7c │ │ │ │ ldr r1, [pc, #656] @ 376f80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #648] @ 376f84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 376c3c │ │ │ │ ldr r3, [pc, #624] @ 376f88 │ │ │ │ ldr ip, [pc, #624] @ 376f8c │ │ │ │ ldr r1, [pc, #624] @ 376f90 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #616] @ 376f94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cc3b8 │ │ │ │ + bl 7cc3c8 │ │ │ │ b 376c3c │ │ │ │ ldr r2, [pc, #592] @ 376f98 │ │ │ │ rsb r1, r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #584] @ 376f9c │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #580] @ 376fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc45c │ │ │ │ + bl 7cc46c │ │ │ │ cmn r5, #1 │ │ │ │ beq 376c3c │ │ │ │ ldr r1, [pc, #548] @ 376fa4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ b 376c3c │ │ │ │ mov r3, #12 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, #6 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ @@ -416431,22 +416431,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 376fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 376bfc │ │ │ │ ldr r3, [pc, #312] @ 376fb8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 376bd4 │ │ │ │ ldr r3, [pc, #280] @ 376fac │ │ │ │ @@ -416462,76 +416462,76 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 376fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 376bd4 │ │ │ │ ldr r0, [pc, #192] @ 376fc0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 376bfc │ │ │ │ ldr r0, [pc, #176] @ 376fc4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 376bd4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, r9, r8, ror #17 │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ andeq r2, r0, r6, ror r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r7, sp, ip, lsr #5 │ │ │ │ - subeq r1, ip, r8, rrx │ │ │ │ - subeq r0, ip, ip, ror #21 │ │ │ │ + ldrheq r7, [sp], #-44 @ 0xffffffd4 │ │ │ │ + subeq r1, ip, r8, ror r0 │ │ │ │ + strdeq r0, [ip], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ strheq r4, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r7, sp, r8, lsr r2 │ │ │ │ - ldrdeq r0, [ip], #-240 @ 0xffffff10 │ │ │ │ - subeq r0, ip, ip, ror sl │ │ │ │ + subseq r7, sp, r8, asr #4 │ │ │ │ + subeq r0, ip, r0, ror #31 │ │ │ │ + subeq r0, ip, ip, lsl #21 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - subseq r7, sp, r8, lsl #4 │ │ │ │ - strdeq r0, [ip], #-248 @ 0xffffff08 │ │ │ │ - subeq r0, ip, ip, asr #20 │ │ │ │ + subseq r7, sp, r8, lsl r2 │ │ │ │ + subeq r1, ip, r8 │ │ │ │ + subeq r0, ip, ip, asr sl │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ - ldrsbeq r7, [sp], #-24 @ 0xffffffe8 │ │ │ │ - subeq pc, fp, r4, lsr #10 │ │ │ │ - subeq r0, ip, ip, lsl sl │ │ │ │ + subseq r7, sp, r8, ror #3 │ │ │ │ + subeq pc, fp, r4, lsr r5 @ │ │ │ │ + subeq r0, ip, ip, lsr #20 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ - subseq r7, sp, r8, lsr #3 │ │ │ │ - subeq pc, fp, r0, lsl #15 │ │ │ │ - subeq r0, ip, ip, ror #19 │ │ │ │ + ldrheq r7, [sp], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x004bf790 │ │ │ │ + strdeq r0, [ip], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ - subeq pc, fp, ip, lsl r7 @ │ │ │ │ - subseq r7, sp, r0, ror r1 │ │ │ │ - strheq r0, [ip], #-148 @ 0xffffff6c │ │ │ │ - subeq pc, fp, r4, lsl #14 │ │ │ │ + subeq pc, fp, ip, lsr #14 │ │ │ │ + subseq r7, sp, r0, lsl #3 │ │ │ │ + subeq r0, ip, r4, asr #19 │ │ │ │ + subeq pc, fp, r4, lsl r7 @ │ │ │ │ andeq r3, r0, r0, asr #15 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, ip, r8, asr #29 │ │ │ │ + ldrdeq r0, [ip], #-232 @ 0xffffff18 │ │ │ │ andeq r1, r0, r0, lsl #6 │ │ │ │ - subeq r0, ip, r8, ror #27 │ │ │ │ - subeq r0, ip, r0, ror lr │ │ │ │ - strdeq r0, [ip], #-212 @ 0xffffff2c │ │ │ │ + strdeq r0, [ip], #-216 @ 0xffffff28 │ │ │ │ + subeq r0, ip, r0, lsl #29 │ │ │ │ + subeq r0, ip, r4, lsl #28 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq 376fec │ │ │ │ cmp r3, #4 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ @@ -416599,15 +416599,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ strb r2, [r3, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r3, [pc, #208] @ 3771c8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377098 │ │ │ │ ldr r3, [pc, #192] @ 3771cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -416627,48 +416627,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3771d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 377098 │ │ │ │ ldr r2, [pc, #88] @ 3771dc │ │ │ │ ldr r3, [pc, #52] @ 3771bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3771b4 │ │ │ │ ldr r0, [pc, #56] @ 3771e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, r4, lsl #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, r9, r0, ror r3 │ │ │ │ rsbeq r4, r9, r4, asr r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r4, lsr #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, ip, r0, lsr ip │ │ │ │ + subeq r0, ip, r0, asr #24 │ │ │ │ rsbeq r4, r9, r0, ror r2 │ │ │ │ - subeq r0, ip, r4, lsr #24 │ │ │ │ + subeq r0, ip, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #196] @ 3772c0 │ │ │ │ ldr r3, [pc, #196] @ 3772c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416677,23 +416677,23 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldrb r7, [r4, #276] @ 0x114 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 377258 │ │ │ │ mov r2, sp │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7cb910 │ │ │ │ + bl 7cb920 │ │ │ │ ldr r2, [sp] │ │ │ │ add r3, r7, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 37729c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #100] @ 3772c8 │ │ │ │ ldr r3, [pc, #92] @ 3772c4 │ │ │ │ @@ -416709,50 +416709,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r3, [r4, #276] @ 0x114 │ │ │ │ add r0, r0, r3 │ │ │ │ - bl 63b22c │ │ │ │ + bl 63b23c │ │ │ │ cmp r0, #0 │ │ │ │ cmpge r5, r0 │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ b 37725c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00694190 │ │ │ │ ldr r0, [pc, #8] @ 3772dc │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588a40 │ │ │ │ + b 588a50 │ │ │ │ rsbeq r2, r6, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 377370 │ │ │ │ ldr r2, [pc, #120] @ 377374 │ │ │ │ ldr r1, [pc, #120] @ 377378 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #92] @ 37737c │ │ │ │ ldr r1, [pc, #92] @ 377380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r2, [pc, #72] @ 377384 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -416760,17 +416760,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x005d6d94 │ │ │ │ - subeq r2, r9, r0, ror #17 │ │ │ │ - subseq lr, r0, r8, ror #7 │ │ │ │ + subseq r6, sp, r4, lsr #27 │ │ │ │ + strdeq r2, [r9], #-128 @ 0xffffff80 │ │ │ │ + ldrsheq lr, [r0], #-56 @ 0xffffffc8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ rsbeq r2, r6, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416796,48 +416796,48 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #468] @ 3775e0 │ │ │ │ ldr r1, [pc, #468] @ 3775e4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #432] @ 3775e8 │ │ │ │ add ip, r5, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #396] @ 3775ec │ │ │ │ ldr r1, [pc, #396] @ 3775f0 │ │ │ │ add ip, r5, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3774b0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -416867,30 +416867,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a78ec │ │ │ │ ldr r3, [pc, #200] @ 3775fc │ │ │ │ add sl, r4, #920 @ 0x398 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r4, #4 │ │ │ │ add r2, r9, #204 @ 0xcc │ │ │ │ mov r0, sl │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 2a78ec │ │ │ │ ldr r1, [pc, #144] @ 377600 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ @@ -416913,28 +416913,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 377604 │ │ │ │ ldr r0, [pc, #68] @ 377608 │ │ │ │ ldr r2, [pc, #68] @ 37760c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - ldrheq r6, [sp], #-204 @ 0xffffff34 │ │ │ │ - strheq r1, [sl], #-24 @ 0xffffffe8 │ │ │ │ - subeq r1, sl, ip, asr #3 │ │ │ │ - ldrdeq r0, [ip], #-152 @ 0xffffff68 │ │ │ │ + subseq r6, sp, ip, asr #25 │ │ │ │ + subeq r1, sl, r8, asr #3 │ │ │ │ + ldrdeq r1, [sl], #-28 @ 0xffffffe4 │ │ │ │ subeq r0, ip, r8, ror #19 │ │ │ │ - ldrsheq r0, [r6], #-120 @ 0xffffff88 │ │ │ │ - subeq r2, r9, r0, lsl #15 │ │ │ │ - subseq lr, r0, ip, lsl #5 │ │ │ │ + strdeq r0, [ip], #-152 @ 0xffffff68 │ │ │ │ + subseq r0, r6, r8, lsl #16 │ │ │ │ + @ instruction: 0x00492790 │ │ │ │ + @ instruction: 0x0050e29c │ │ │ │ @ instruction: 0x00662998 │ │ │ │ - subeq r0, ip, ip, lsr #18 │ │ │ │ - subeq r0, ip, r8, lsl #18 │ │ │ │ + subeq r0, ip, ip, lsr r9 │ │ │ │ + subeq r0, ip, r8, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r0, ip, r4, asr #16 │ │ │ │ - subeq r0, ip, r0, asr r8 │ │ │ │ + subeq r0, ip, r4, asr r8 │ │ │ │ + subeq r0, ip, r0, ror #16 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 377744 │ │ │ │ ldr r3, [pc, #284] @ 377748 │ │ │ │ @@ -416944,15 +416944,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 37774c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r3, [pc, #244] @ 377750 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3776b8 │ │ │ │ mov r3, #1 │ │ │ │ @@ -416992,37 +416992,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37766c │ │ │ │ ldr r0, [pc, #48] @ 377768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37766c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, ip, asr #27 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00693d9c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r3, r9, r8, ror sp │ │ │ │ andeq r1, r0, r0, ror #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, ip, r4, lsr #14 │ │ │ │ - subeq r0, ip, ip, lsr r7 │ │ │ │ + subeq r0, ip, r4, lsr r7 │ │ │ │ + subeq r0, ip, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 3778a0 │ │ │ │ ldr r3, [pc, #284] @ 3778a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417031,15 +417031,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 3778a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r3, [pc, #244] @ 3778ac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 377814 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417079,37 +417079,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3778c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3777c8 │ │ │ │ ldr r0, [pc, #48] @ 3778c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3777c8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r0, ror ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, r9, r0, asr #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r3, r9, ip, lsl ip │ │ │ │ andeq r2, r0, r8, lsl #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, ip, ip, lsl #12 │ │ │ │ - subeq r0, ip, r4, lsr #12 │ │ │ │ + subeq r0, ip, ip, lsl r6 │ │ │ │ + subeq r0, ip, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ mov r3, #1 │ │ │ │ and r2, r2, #7 │ │ │ │ @@ -417122,15 +417122,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37795c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 377998 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417150,15 +417150,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 37776c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bls 377928 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417180,23 +417180,23 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ ldr r7, [pc, #240] @ 377b00 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, r3 │ │ │ │ beq 377a58 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb694 │ │ │ │ + bl 7cb6a4 │ │ │ │ ldr r2, [pc, #216] @ 377b04 │ │ │ │ ldr r3, [pc, #204] @ 377afc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -417229,37 +417229,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 377a24 │ │ │ │ ldr r0, [pc, #48] @ 377b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 377a24 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, ip, lsl sl │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, r9, r8, ror #19 │ │ │ │ rsbeq r3, r9, r8, asr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strdeq r0, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subeq r0, ip, ip, lsl r4 │ │ │ │ + subeq r0, ip, r8, lsl #8 │ │ │ │ + subeq r0, ip, ip, lsr #8 │ │ │ │ ldrb r3, [r0, #110] @ 0x6e │ │ │ │ ldrb r1, [r0, #97] @ 0x61 │ │ │ │ ldrb r2, [r0, #96] @ 0x60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r1, #0 │ │ │ │ @@ -417269,15 +417269,15 @@ │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -417391,67 +417391,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 377c98 │ │ │ │ ldr r0, [pc, #48] @ 377da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 377c98 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00693798 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, r9, r4, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r3, r9, r8, lsr r7 │ │ │ │ andeq r4, r0, r4, ror #22 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, ip, ip, asr #3 │ │ │ │ - subeq r0, ip, r8, ror #3 │ │ │ │ + ldrdeq r0, [ip], #-28 @ 0xffffffe4 │ │ │ │ + strdeq r0, [ip], #-24 @ 0xffffffe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 377e14 │ │ │ │ ldr r2, [pc, #84] @ 377e18 │ │ │ │ ldr r1, [pc, #84] @ 377e1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r6, sp, ip, asr #5 │ │ │ │ - subeq r1, r9, r8, lsl lr │ │ │ │ - subseq sp, r0, r4, lsr #18 │ │ │ │ + ldrsbeq r6, [sp], #-44 @ 0xffffffd4 │ │ │ │ + subeq r1, r9, r8, lsr #28 │ │ │ │ + subseq sp, r0, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 377ea0 │ │ │ │ ldr r2, [pc, #104] @ 377ea4 │ │ │ │ ldr r1, [pc, #104] @ 377ea8 │ │ │ │ @@ -417459,35 +417459,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #68] @ 377eac │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r0, #1088 @ 0x440 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c974 │ │ │ │ + bl 58c984 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sp, r8, asr r2 │ │ │ │ - @ instruction: 0x004bff98 │ │ │ │ - subeq pc, fp, ip, lsr #31 │ │ │ │ - subseq pc, r5, ip, asr #27 │ │ │ │ + subseq r6, sp, r8, ror #4 │ │ │ │ + subeq pc, fp, r8, lsr #31 │ │ │ │ + strheq pc, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq pc, [r5], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377f24 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377f28 │ │ │ │ @@ -417495,31 +417495,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #5 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sp, r4, asr #3 │ │ │ │ - subeq pc, fp, r8, lsl #30 │ │ │ │ - subseq pc, r5, r4, asr sp @ │ │ │ │ + ldrsbeq r6, [sp], #-20 @ 0xffffffec │ │ │ │ + subeq pc, fp, r8, lsl pc @ │ │ │ │ + subseq pc, r5, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377fa4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377fa8 │ │ │ │ @@ -417527,31 +417527,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sp, r4, asr #2 │ │ │ │ - subeq pc, fp, r8, lsl #29 │ │ │ │ - ldrsbeq pc, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + subseq r6, sp, r4, asr r1 │ │ │ │ + @ instruction: 0x004bfe98 │ │ │ │ + subseq pc, r5, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 378024 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 378028 │ │ │ │ @@ -417559,31 +417559,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movgt r0, #0 │ │ │ │ movle r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sp, r4, asr #1 │ │ │ │ - subeq pc, fp, r8, lsl #28 │ │ │ │ - subseq pc, r5, r4, asr ip @ │ │ │ │ + ldrsbeq r6, [sp], #-4 │ │ │ │ + subeq pc, fp, r8, lsl lr @ │ │ │ │ + subseq pc, r5, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3780a8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #92] @ 3780ac │ │ │ │ @@ -417591,117 +417591,117 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ sub r0, r0, #5 │ │ │ │ cmp r0, #1 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r6, sp, r4, asr #32 │ │ │ │ - subeq pc, fp, r8, lsl #27 │ │ │ │ - ldrsbeq pc, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + subseq r6, sp, r4, asr r0 │ │ │ │ + @ instruction: 0x004bfd98 │ │ │ │ + subseq pc, r5, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 37810c │ │ │ │ ldr r2, [pc, #64] @ 378110 │ │ │ │ ldr r1, [pc, #64] @ 378114 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cb68c │ │ │ │ + bl 7cb69c │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7cb68c │ │ │ │ - subseq r5, sp, r4, asr #31 │ │ │ │ - subeq pc, fp, r8, lsl #26 │ │ │ │ - subseq pc, r5, r4, asr fp @ │ │ │ │ + b 7cb69c │ │ │ │ + ldrsbeq r5, [sp], #-244 @ 0xffffff0c │ │ │ │ + subeq pc, fp, r8, lsl sp @ │ │ │ │ + subseq pc, r5, r4, ror #22 │ │ │ │ │ │ │ │ 00378118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ 378188 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 58d2ac │ │ │ │ + bl 58d2bc │ │ │ │ ldr ip, [pc, #72] @ 37818c │ │ │ │ ldr r2, [pc, #72] @ 378190 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [r0, #316] @ 0x13c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq pc, r5, r4, lsl #22 │ │ │ │ - subseq r5, sp, r0, asr pc │ │ │ │ - @ instruction: 0x004bfc98 │ │ │ │ + subseq pc, r5, r4, lsl fp @ │ │ │ │ + subseq r5, sp, r0, ror #30 │ │ │ │ + subeq pc, fp, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3781f4 │ │ │ │ ldr r2, [pc, #72] @ 3781f8 │ │ │ │ ldr r1, [pc, #72] @ 3781fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cb644 │ │ │ │ + bl 7cb654 │ │ │ │ mov r1, #32 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7cb644 │ │ │ │ - subseq r5, sp, r4, ror #29 │ │ │ │ - subeq pc, fp, r8, lsr #24 │ │ │ │ - subseq pc, r5, ip, ror #20 │ │ │ │ + b 7cb654 │ │ │ │ + ldrsheq r5, [sp], #-228 @ 0xffffff1c │ │ │ │ + subeq pc, fp, r8, lsr ip @ │ │ │ │ + subseq pc, r5, ip, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 37834c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #304] @ 378350 │ │ │ │ @@ -417709,15 +417709,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrb r3, [r0, #316] @ 0x13c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ movge r3, r4 │ │ │ │ cmp r3, #4 │ │ │ │ ble 378280 │ │ │ │ mov r3, #7 │ │ │ │ @@ -417757,37 +417757,37 @@ │ │ │ │ ble 378308 │ │ │ │ add r4, r5, #336 @ 0x150 │ │ │ │ add r4, r4, #3 │ │ │ │ add r6, r4, r6 │ │ │ │ add r7, r5, #152 @ 0x98 │ │ │ │ ldrb r1, [r4, #1]! │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb694 │ │ │ │ + bl 7cb6a4 │ │ │ │ cmp r6, r4 │ │ │ │ bne 3782f4 │ │ │ │ ldr r3, [r5, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378258 │ │ │ │ add r6, r5, #352 @ 0x160 │ │ │ │ add r6, r6, #3 │ │ │ │ add r7, r5, #260 @ 0x104 │ │ │ │ mov r4, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r1, [r6, #1]! │ │ │ │ - bl 7cb694 │ │ │ │ + bl 7cb6a4 │ │ │ │ sub r3, r4, #352 @ 0x160 │ │ │ │ ldr r2, [r5, #388] @ 0x184 │ │ │ │ sub r3, r3, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 378320 │ │ │ │ b 378258 │ │ │ │ - subseq r5, sp, r4, ror lr │ │ │ │ - strheq pc, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - subseq pc, r5, r0, lsl #20 │ │ │ │ + subseq r5, sp, r4, lsl #29 │ │ │ │ + subeq pc, fp, r4, asr #23 │ │ │ │ + subseq pc, r5, r0, lsl sl @ │ │ │ │ │ │ │ │ 00378358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1020] @ 37876c │ │ │ │ @@ -417904,21 +417904,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 37878c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783f0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 37867c │ │ │ │ str r2, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ @@ -417941,24 +417941,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #436] @ 378794 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 378798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37844c │ │ │ │ ldr r3, [pc, #404] @ 37879c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3783b4 │ │ │ │ ldr r3, [pc, #360] @ 378784 │ │ │ │ @@ -417974,21 +417974,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3787a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783b4 │ │ │ │ ldr r3, [pc, #288] @ 3787a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3786f8 │ │ │ │ @@ -418005,73 +418005,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3787a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783dc │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 3783f0 │ │ │ │ b 3784e8 │ │ │ │ ldr r0, [pc, #148] @ 3787ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783b4 │ │ │ │ ldr r1, [pc, #132] @ 3787b0 │ │ │ │ ldr r0, [pc, #132] @ 3787b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37844c │ │ │ │ ldr r0, [pc, #116] @ 3787b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783f0 │ │ │ │ ldr r0, [pc, #96] @ 3787bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783dc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r4, lsl #1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, r9, r0, ror r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r2, r9, r0, ror pc │ │ │ │ @ instruction: 0x00003bb4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, fp, r8, lsr #22 │ │ │ │ + subeq pc, fp, r8, lsr fp @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - subeq r5, ip, r4, lsl #24 │ │ │ │ - subeq pc, fp, ip, ror #21 │ │ │ │ + subeq r5, ip, r4, lsl ip │ │ │ │ + strdeq pc, [fp], #-172 @ 0xffffff54 │ │ │ │ andeq r1, r0, r4, lsr fp │ │ │ │ - subeq pc, fp, ip, lsl #18 │ │ │ │ + subeq pc, fp, ip, lsl r9 @ │ │ │ │ muleq r0, r8, r2 │ │ │ │ - strdeq pc, [fp], #-136 @ 0xffffff78 │ │ │ │ - subeq pc, fp, r0, lsr #17 │ │ │ │ - strheq r5, [ip], #-168 @ 0xffffff58 │ │ │ │ - subeq pc, fp, r4, ror #19 │ │ │ │ - subeq pc, fp, r4, ror r9 @ │ │ │ │ - ldrdeq pc, [fp], #-140 @ 0xffffff74 │ │ │ │ + subeq pc, fp, r8, lsl #18 │ │ │ │ + strheq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + subeq r5, ip, r8, asr #21 │ │ │ │ + strdeq pc, [fp], #-148 @ 0xffffff6c │ │ │ │ + subeq pc, fp, r4, lsl #19 │ │ │ │ + subeq pc, fp, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r3, [r0, #276] @ 0x114 │ │ │ │ ldr r2, [pc, #1112] @ 378c34 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418094,24 +418094,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e3034 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3789b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3788c0 │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3788c0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ ldrb r3, [r4, #277] @ 0x115 │ │ │ │ bl 368a50 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -418123,15 +418123,15 @@ │ │ │ │ ldrb r2, [r4, #277] @ 0x115 │ │ │ │ bl 369c70 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ bl 36a7f8 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ mov r1, #0 │ │ │ │ cmp r5, r1 │ │ │ │ strb r1, [r4, #284] @ 0x11c │ │ │ │ bne 378978 │ │ │ │ ldr r2, [pc, #892] @ 378c44 │ │ │ │ ldr r3, [pc, #876] @ 378c38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418147,15 +418147,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r6, r0, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r9, r5 │ │ │ │ beq 3789a4 │ │ │ │ ldr r3, [pc, #792] @ 378c40 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -418165,20 +418165,20 @@ │ │ │ │ ldrb r5, [r4, #276] @ 0x114 │ │ │ │ sub r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ strb r5, [r4, #276] @ 0x114 │ │ │ │ beq 378814 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r1, r0 │ │ │ │ movcc r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cba8c │ │ │ │ + bl 7cba9c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ b 378814 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r8] │ │ │ │ and r3, r3, #248 @ 0xf8 │ │ │ │ ble 378a50 │ │ │ │ @@ -418186,15 +418186,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ bne 378b6c │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 36ad50 │ │ │ │ b 3788c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ mov r9, r0 │ │ │ │ and r5, r0, #7 │ │ │ │ b 378920 │ │ │ │ ldr r3, [pc, #648] @ 378c48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418213,22 +418213,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 378c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378834 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r0, r4 │ │ │ │ strh r2, [r4, #100] @ 0x64 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ bl 377050 │ │ │ │ b 3788c0 │ │ │ │ @@ -418252,24 +418252,24 @@ │ │ │ │ beq 378c18 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #416] @ 378c5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 378c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378998 │ │ │ │ ldr r3, [pc, #384] @ 378c64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378934 │ │ │ │ ldr r3, [pc, #340] @ 378c4c │ │ │ │ @@ -418285,27 +418285,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 378c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378934 │ │ │ │ ldr r0, [pc, #268] @ 378c6c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378834 │ │ │ │ ldr r3, [pc, #228] @ 378c58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 378998 │ │ │ │ ldr r3, [pc, #196] @ 378c4c │ │ │ │ @@ -418320,65 +418320,65 @@ │ │ │ │ beq 378c00 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #164] @ 378c70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 378c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378998 │ │ │ │ ldr r0, [pc, #132] @ 378c78 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378934 │ │ │ │ ldr r1, [pc, #116] @ 378c7c │ │ │ │ ldr r0, [pc, #116] @ 378c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378998 │ │ │ │ ldr r1, [pc, #100] @ 378c84 │ │ │ │ ldr r0, [pc, #100] @ 378c88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378998 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r9, r4, lsl ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r2, r9, r4, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r2, r9, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, asr r7 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, fp, ip, asr #14 │ │ │ │ + subeq pc, fp, ip, asr r7 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - subeq pc, fp, r8, lsl r7 @ │ │ │ │ - subeq pc, fp, r0, lsl r6 @ │ │ │ │ + subeq pc, fp, r8, lsr #14 │ │ │ │ + subeq pc, fp, r0, lsr #12 │ │ │ │ @ instruction: 0x00002fb8 │ │ │ │ - strdeq pc, [fp], #-80 @ 0xffffffb0 │ │ │ │ - subeq pc, fp, r8, asr #12 │ │ │ │ subeq pc, fp, r0, lsl #12 │ │ │ │ - subeq pc, fp, r0, lsl #10 │ │ │ │ - subeq pc, fp, ip, ror #10 │ │ │ │ + subeq pc, fp, r8, asr r6 @ │ │ │ │ + subeq pc, fp, r0, lsl r6 @ │ │ │ │ + subeq pc, fp, r0, lsl r5 @ │ │ │ │ + subeq pc, fp, ip, ror r5 @ │ │ │ │ + ldrdeq pc, [fp], #-84 @ 0xffffffac │ │ │ │ + subeq pc, fp, r8, lsl r5 @ │ │ │ │ subeq pc, fp, r4, asr #11 │ │ │ │ - subeq pc, fp, r8, lsl #10 │ │ │ │ - strheq pc, [fp], #-84 @ 0xffffffac @ │ │ │ │ - strdeq pc, [fp], #-64 @ 0xffffffc0 │ │ │ │ + subeq pc, fp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1900] @ 379410 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418428,15 +418428,15 @@ │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378d14 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378d14 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 378fe8 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37919c │ │ │ │ ldrb r3, [r4, #99] @ 0x63 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -418452,33 +418452,33 @@ │ │ │ │ bhi 378f4c │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bhi 3790a8 │ │ │ │ cmp r3, #16 │ │ │ │ bne 378d14 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r7, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ ldr r3, [pc, #1536] @ 379424 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3791a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -418510,33 +418510,33 @@ │ │ │ │ beq 3790f8 │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 379020 │ │ │ │ cmp r3, #16 │ │ │ │ bne 378d14 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1300] @ 379424 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ strb r0, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ @@ -418553,31 +418553,31 @@ │ │ │ │ b 378d14 │ │ │ │ add r3, r3, #63 @ 0x3f │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ bhi 378d14 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r4 │ │ │ │ bl 3771e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378d14 │ │ │ │ mov r0, r4 │ │ │ │ bl 3787c0 │ │ │ │ b 378d14 │ │ │ │ @@ -418602,87 +418602,87 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ str r1, [r4, #296] @ 0x128 │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ b 378d80 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ cmp r0, #1 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378d14 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r2, [r4, #276] @ 0x114 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 377050 │ │ │ │ b 378d14 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ b 378fb8 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378d14 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #708] @ 379424 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -418691,15 +418691,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 37932c │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #1 │ │ │ │ bls 378d14 │ │ │ │ b 378e88 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 36ad50 │ │ │ │ b 378d14 │ │ │ │ ldr r3, [pc, #632] @ 379428 │ │ │ │ @@ -418720,22 +418720,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 379434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378e34 │ │ │ │ ldr r3, [pc, #524] @ 379438 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378f2c │ │ │ │ ldr r3, [pc, #492] @ 37942c │ │ │ │ @@ -418751,24 +418751,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #436] @ 37943c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 379440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378f2c │ │ │ │ ldr r3, [pc, #392] @ 379438 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378e88 │ │ │ │ ldr r3, [pc, #360] @ 37942c │ │ │ │ @@ -418784,24 +418784,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #312] @ 379444 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 379448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378e88 │ │ │ │ ldr r3, [pc, #260] @ 379438 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379178 │ │ │ │ ldr r3, [pc, #228] @ 37942c │ │ │ │ @@ -418817,73 +418817,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #188] @ 37944c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 379450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379178 │ │ │ │ ldr r0, [pc, #156] @ 379454 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378e34 │ │ │ │ ldr r1, [pc, #140] @ 379458 │ │ │ │ ldr r0, [pc, #140] @ 37945c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378f2c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #120] @ 379460 │ │ │ │ ldr r0, [pc, #120] @ 379464 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 378e88 │ │ │ │ ldr r1, [pc, #104] @ 379468 │ │ │ │ ldr r0, [pc, #104] @ 37946c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379178 │ │ │ │ rsbeq r2, r9, r8, asr #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r5, sp, r4, lsl r3 │ │ │ │ + subseq r5, sp, r4, lsr #6 │ │ │ │ rsbeq r2, r9, r4, lsl r7 │ │ │ │ ldrdeq r2, [r9], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq lr, [fp], #-240 @ 0xffffff10 │ │ │ │ + subeq lr, fp, r0, ror #31 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - subeq lr, fp, r8, asr pc │ │ │ │ - subeq lr, fp, r4, asr #28 │ │ │ │ - subeq lr, fp, r0, lsr pc │ │ │ │ - subeq lr, fp, r0, asr #27 │ │ │ │ - subeq lr, fp, r0, asr lr │ │ │ │ - subeq lr, fp, ip, lsr sp │ │ │ │ - subeq lr, fp, r0, ror #28 │ │ │ │ - subeq lr, fp, r4, lsl lr │ │ │ │ - subeq lr, fp, r4, asr #26 │ │ │ │ + subeq lr, fp, r8, ror #30 │ │ │ │ subeq lr, fp, r4, asr lr │ │ │ │ - subeq lr, fp, r8, lsr #26 │ │ │ │ - subeq lr, fp, r0, ror #27 │ │ │ │ - subeq lr, fp, r0, lsl sp │ │ │ │ + subeq lr, fp, r0, asr #30 │ │ │ │ + ldrdeq lr, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq lr, fp, r0, ror #28 │ │ │ │ + subeq lr, fp, ip, asr #26 │ │ │ │ + subeq lr, fp, r0, ror lr │ │ │ │ + subeq lr, fp, r4, lsr #28 │ │ │ │ + subeq lr, fp, r4, asr sp │ │ │ │ + subeq lr, fp, r4, ror #28 │ │ │ │ + subeq lr, fp, r8, lsr sp │ │ │ │ + strdeq lr, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq lr, fp, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #3056] @ 37a078 │ │ │ │ ldr r3, [pc, #3056] @ 37a07c │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -418948,15 +418948,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r2, [r4, #296] @ 0x128 │ │ │ │ str r6, [r4, #292] @ 0x124 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ bne 37959c │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #1 │ │ │ │ bls 379754 │ │ │ │ mov r0, r4 │ │ │ │ bl 377b20 │ │ │ │ ldr r2, [pc, #2780] @ 37a088 │ │ │ │ ldr r3, [pc, #2764] @ 37a07c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -419124,59 +419124,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #2112] @ 37a09c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2092] @ 37a0a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ lsl r2, r2, #16 │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ orrs r2, r2, r0 │ │ │ │ beq 3795a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 379470 │ │ │ │ b 3795a4 │ │ │ │ add sl, r4, #260 @ 0x104 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ ldr r3, [pc, #2008] @ 37a08c │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 379cfc │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 379ac4 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ ldrb r3, [r4, #110] @ 0x6e │ │ │ │ ldrb r2, [r4, #97] @ 0x61 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #96] @ 0x60 │ │ │ │ orr r3, r3, r2 │ │ │ │ sub r5, r3, r5 │ │ │ │ @@ -419207,15 +419207,15 @@ │ │ │ │ bl 3787c0 │ │ │ │ b 3795a4 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 379b10 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ @@ -419236,15 +419236,15 @@ │ │ │ │ strb r2, [r4, #110] @ 0x6e │ │ │ │ ldrbne r3, [r4, #100] @ 0x64 │ │ │ │ orrne r3, r3, #16 │ │ │ │ strbne r3, [r4, #100] @ 0x64 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ ldrb r3, [r4, #276] @ 0x114 │ │ │ │ ldrb r2, [r4, #99] @ 0x63 │ │ │ │ add r3, r3, r5 │ │ │ │ cmp r2, #194 @ 0xc2 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ beq 379b84 │ │ │ │ cmp r2, #195 @ 0xc3 │ │ │ │ @@ -419272,73 +419272,73 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #99] @ 0x63 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 377050 │ │ │ │ b 3795a4 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 3795a4 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 377050 │ │ │ │ b 3795a4 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r5 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ b 37994c │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ mov r1, r6 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ cmp r0, r5 │ │ │ │ movcc r5, r0 │ │ │ │ b 379a04 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ bne 3795a4 │ │ │ │ ldrb r2, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r2, r2, #24 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ strb r2, [r4, #101] @ 0x65 │ │ │ │ bl 377050 │ │ │ │ b 3795a4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3795a4 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1260] @ 37a08c │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -419347,15 +419347,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 379f9c │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r0, #1 │ │ │ │ bls 3795a4 │ │ │ │ b 379894 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379e80 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ @@ -419445,23 +419445,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 37a0a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3798c4 │ │ │ │ ldr r3, [pc, #808] @ 37a0ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379958 │ │ │ │ ldr r3, [pc, #764] @ 37a094 │ │ │ │ @@ -419477,94 +419477,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 37a0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379958 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ b 379798 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r6, #16 │ │ │ │ movcs r2, #16 │ │ │ │ movcc r2, r6 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r2, r0 │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ b 379560 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ ldrb r5, [r4, #110] @ 0x6e │ │ │ │ ldrb r3, [r4, #97] @ 0x61 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ orrs r5, r5, r3 │ │ │ │ movne r2, #1 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ moveq r2, #0 │ │ │ │ b 3796d4 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ b 379bf8 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cbbd4 │ │ │ │ + bl 7cbbe4 │ │ │ │ cmp r6, #16 │ │ │ │ movcs r6, #16 │ │ │ │ cmp r6, r0 │ │ │ │ movcc r5, r6 │ │ │ │ movcs r5, r0 │ │ │ │ b 379550 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7cb72c │ │ │ │ + bl 7cb73c │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ b 37962c │ │ │ │ ldr r0, [pc, #448] @ 37a0b4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3798c4 │ │ │ │ ldr r0, [pc, #428] @ 37a0b8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379958 │ │ │ │ ldr r2, [pc, #368] @ 37a090 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 379a7c │ │ │ │ ldr r2, [pc, #352] @ 37a094 │ │ │ │ @@ -419580,24 +419580,24 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #320] @ 37a0bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 37a0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379a7c │ │ │ │ ldr r3, [pc, #236] @ 37a090 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379bb8 │ │ │ │ ldr r3, [pc, #220] @ 37a094 │ │ │ │ @@ -419613,74 +419613,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #196] @ 37a0c4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 37a0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379bb8 │ │ │ │ ldr r1, [pc, #164] @ 37a0cc │ │ │ │ ldr r0, [pc, #164] @ 37a0d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ b 379884 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #132] @ 37a0d4 │ │ │ │ ldr r0, [pc, #132] @ 37a0d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379a7c │ │ │ │ ldr r1, [pc, #116] @ 37a0dc │ │ │ │ ldr r0, [pc, #116] @ 37a0e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 379bb8 │ │ │ │ rsbeq r1, r9, r8, ror #30 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r4, sp, ip, lsl #22 │ │ │ │ + subseq r4, sp, ip, lsl fp │ │ │ │ rsbeq r1, r9, r0, lsl pc │ │ │ │ rsbeq r1, r9, r8, asr #28 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq lr, fp, r0, ror #19 │ │ │ │ - subeq lr, fp, r0, ror r8 │ │ │ │ + strdeq lr, [fp], #-144 @ 0xffffff70 │ │ │ │ + subeq lr, fp, r0, lsl #17 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - ldrdeq lr, [fp], #-72 @ 0xffffffb8 │ │ │ │ + subeq lr, fp, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strdeq lr, [fp], #-60 @ 0xffffffc4 │ │ │ │ - subeq lr, fp, r4, lsl #7 │ │ │ │ - subeq lr, fp, ip, lsl #6 │ │ │ │ - subeq lr, fp, r4, ror #4 │ │ │ │ - subeq lr, fp, r0, asr r1 │ │ │ │ - subeq lr, fp, r0, ror #3 │ │ │ │ - subeq lr, fp, ip, asr #1 │ │ │ │ - subeq lr, fp, r4, lsl r2 │ │ │ │ - subeq lr, fp, r8, ror #1 │ │ │ │ - @ instruction: 0x004be190 │ │ │ │ - subeq lr, fp, r0, asr #1 │ │ │ │ - subeq lr, fp, r8, ror r1 │ │ │ │ - subeq lr, fp, r8, lsr #1 │ │ │ │ + subeq lr, fp, ip, lsl #8 │ │ │ │ + @ instruction: 0x004be394 │ │ │ │ + subeq lr, fp, ip, lsl r3 │ │ │ │ + subeq lr, fp, r4, ror r2 │ │ │ │ + subeq lr, fp, r0, ror #2 │ │ │ │ + strdeq lr, [fp], #-16 │ │ │ │ + ldrdeq lr, [fp], #-12 │ │ │ │ + subeq lr, fp, r4, lsr #4 │ │ │ │ + strdeq lr, [fp], #-8 │ │ │ │ + subeq lr, fp, r0, lsr #3 │ │ │ │ + ldrdeq lr, [fp], #-0 │ │ │ │ + subeq lr, fp, r8, lsl #3 │ │ │ │ + strheq lr, [fp], #-8 │ │ │ │ │ │ │ │ 0037a0e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #632] @ 37a374 │ │ │ │ @@ -419820,45 +419820,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37a39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a13c │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq 37a240 │ │ │ │ b 37a19c │ │ │ │ ldr r0, [pc, #64] @ 37a3a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a13c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r1, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, r9, r4, lsr r2 │ │ │ │ rsbeq r1, r9, r8, ror #3 │ │ │ │ rsbeq r1, r9, ip, ror #2 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, fp, r8, asr pc │ │ │ │ - subeq sp, fp, r4, ror #30 │ │ │ │ + subeq sp, fp, r8, ror #30 │ │ │ │ + subeq sp, fp, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #796] @ 37a6e0 │ │ │ │ @@ -419928,23 +419928,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a414 │ │ │ │ ldr r5, [r4, #292] @ 0x124 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37a414 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ cmp r5, #16 │ │ │ │ movcs r5, #16 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cba7c │ │ │ │ + bl 7cba8c │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ ldr r2, [r4, #140] @ 0x8c │ │ │ │ sub r3, r3, r5 │ │ │ │ add r1, r1, r5 │ │ │ │ @@ -419988,22 +419988,22 @@ │ │ │ │ beq 37a6b4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37a70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a400 │ │ │ │ ldr r2, [pc, #284] @ 37a710 │ │ │ │ ldr r3, [pc, #236] @ 37a6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -420038,50 +420038,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37a714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a474 │ │ │ │ ldr r0, [pc, #92] @ 37a718 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a400 │ │ │ │ ldr r0, [pc, #76] @ 37a71c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a474 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r9, r0, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, r9, ip, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrdeq r0, [r9], #-248 @ 0xffffff08 @ │ │ │ │ rsbeq r0, r9, r8, ror pc │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ strheq r0, [r9], #-224 @ 0xffffff20 @ │ │ │ │ andeq r2, r0, r0, asr #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, fp, ip, lsl #26 │ │ │ │ + subeq sp, fp, ip, lsl sp │ │ │ │ rsbeq r0, r9, r0, lsl #28 │ │ │ │ - subeq sp, fp, r4, asr #24 │ │ │ │ - subeq sp, fp, r8, ror #24 │ │ │ │ subeq sp, fp, r4, asr ip │ │ │ │ + subeq sp, fp, r8, ror ip │ │ │ │ + subeq sp, fp, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #668] @ 37a9d4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420099,15 +420099,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #600] @ 37a9e8 │ │ │ │ ldr r3, [pc, #600] @ 37a9ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -420232,42 +420232,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 37aa00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a7a8 │ │ │ │ ldr r0, [pc, #64] @ 37aa04 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37a7a8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq r3, sp, ip, asr r9 │ │ │ │ + subseq r3, sp, ip, ror #18 │ │ │ │ rsbeq r0, r9, r8, lsr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq sp, fp, r0, lsl #13 │ │ │ │ - subseq sp, r5, ip, asr #9 │ │ │ │ + @ instruction: 0x004bd690 │ │ │ │ + ldrsbeq sp, [r5], #-76 @ 0xffffffb4 │ │ │ │ rsbeq r0, r9, r4, ror #24 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, r9, r4, lsr ip │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, fp, r0, lsr #19 │ │ │ │ - subeq sp, fp, r0, asr #19 │ │ │ │ + strheq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ + ldrdeq sp, [fp], #-144 @ 0xffffff70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #496] @ 37ac10 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420284,15 +420284,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #432] @ 37ac24 │ │ │ │ ldr r3, [pc, #432] @ 37ac28 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -420301,23 +420301,23 @@ │ │ │ │ beq 37ab2c │ │ │ │ cmp r6, #2 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 37aae0 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ beq 37ab68 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ab58 │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 379470 │ │ │ │ ldr r2, [pc, #316] @ 37ac2c │ │ │ │ @@ -420335,29 +420335,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 37aad8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ mov r5, r0 │ │ │ │ b 37aad8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ orr r5, r0, r5 │ │ │ │ b 37aad8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ lsr r6, r0, #24 │ │ │ │ lsl r5, r0, #8 │ │ │ │ b 37aac0 │ │ │ │ ldr r3, [pc, #172] @ 37ac30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420375,42 +420375,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 37ac3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37aa8c │ │ │ │ ldr r0, [pc, #64] @ 37ac40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37aa8c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq r3, sp, r4, ror r6 │ │ │ │ + subseq r3, sp, r4, lsl #13 │ │ │ │ rsbeq r0, r9, r0, asr #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x004bd398 │ │ │ │ - subseq sp, r5, r4, ror #3 │ │ │ │ + subeq sp, fp, r8, lsr #7 │ │ │ │ + ldrsheq sp, [r5], #-20 @ 0xffffffec │ │ │ │ rsbeq r0, r9, r0, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, r9, r4, lsl #18 │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq sp, [fp], #-124 @ 0xffffff84 │ │ │ │ - ldrdeq sp, [fp], #-120 @ 0xffffff88 │ │ │ │ + subeq sp, fp, ip, asr #15 │ │ │ │ + subeq sp, fp, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 37ae34 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420509,47 +420509,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #104] @ 37ae60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37ae64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37accc │ │ │ │ ldr r1, [pc, #72] @ 37ae68 │ │ │ │ ldr r0, [pc, #72] @ 37ae6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37accc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00690790 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, r9, r0, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, r9, ip, lsl #14 │ │ │ │ ldrdeq r0, [r9], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0x00690698 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, fp, r8, ror #7 │ │ │ │ - ldrdeq sp, [fp], #-36 @ 0xffffffdc │ │ │ │ - subeq sp, fp, r0, asr #7 │ │ │ │ - strdeq sp, [fp], #-32 @ 0xffffffe0 │ │ │ │ + strdeq sp, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subeq sp, fp, r4, ror #5 │ │ │ │ + ldrdeq sp, [fp], #-48 @ 0xffffffd0 │ │ │ │ + subeq sp, fp, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #460] @ 37b058 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420646,47 +420646,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #104] @ 37b084 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37aef8 │ │ │ │ ldr r1, [pc, #72] @ 37b08c │ │ │ │ ldr r0, [pc, #72] @ 37b090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37aef8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r9, r4, ror #10 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, r9, r4, asr r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, r9, r8, ror #9 │ │ │ │ strheq r0, [r9], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ rsbeq r0, r9, r4, ror r4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, fp, r0, ror #7 │ │ │ │ - strheq sp, [fp], #-0 │ │ │ │ - strheq sp, [fp], #-56 @ 0xffffffc8 │ │ │ │ - subeq sp, fp, ip, asr #1 │ │ │ │ + strdeq sp, [fp], #-48 @ 0xffffffd0 │ │ │ │ + subeq sp, fp, r0, asr #1 │ │ │ │ + subeq sp, fp, r8, asr #7 │ │ │ │ + ldrdeq sp, [fp], #-12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 37b284 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420785,47 +420785,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #104] @ 37b2b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b11c │ │ │ │ ldr r1, [pc, #72] @ 37b2b8 │ │ │ │ ldr r0, [pc, #72] @ 37b2bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b11c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r9, r0, asr #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, r9, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strheq r0, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ rsbeq r0, r9, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ rsbeq r0, r9, r8, asr #4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq sp, [fp], #-20 @ 0xffffffec │ │ │ │ - subeq ip, fp, r4, lsl #29 │ │ │ │ - subeq sp, fp, ip, lsl #3 │ │ │ │ - subeq ip, fp, r0, lsr #29 │ │ │ │ + subeq sp, fp, r4, asr #3 │ │ │ │ + @ instruction: 0x004bce94 │ │ │ │ + @ instruction: 0x004bd19c │ │ │ │ + strheq ip, [fp], #-224 @ 0xffffff20 │ │ │ │ │ │ │ │ 0037b2c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #324] @ 37b41c │ │ │ │ @@ -420894,38 +420894,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sp │ │ │ │ str r2, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 37b440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b348 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 37b444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b348 │ │ │ │ rsbeq r0, r9, ip, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, r9, r8, lsl #2 │ │ │ │ rsbeq r0, r9, ip, ror #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0069009c │ │ │ │ andeq r2, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sp, fp, ip │ │ │ │ - subeq sp, fp, r4, lsr #32 │ │ │ │ + subeq sp, fp, ip, lsl r0 │ │ │ │ + subeq sp, fp, r4, lsr r0 │ │ │ │ │ │ │ │ 0037b448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #16 │ │ │ │ @@ -420938,17 +420938,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 1e3034 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ strb r5, [r4, #138] @ 0x8a │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ str r5, [r4, #292] @ 0x124 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ mov r3, #7 │ │ │ │ str r5, [r4, #148] @ 0x94 │ │ │ │ str r5, [r4, #312] @ 0x138 │ │ │ │ strb r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -420967,31 +420967,31 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #32 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #52] @ 37b544 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37b448 │ │ │ │ - ldrheq r2, [sp], #-180 @ 0xffffff4c │ │ │ │ - strdeq ip, [fp], #-136 @ 0xffffff78 │ │ │ │ - strdeq ip, [fp], #-140 @ 0xffffff74 │ │ │ │ - subseq ip, r5, r4, lsr #14 │ │ │ │ + subseq r2, sp, r4, asr #23 │ │ │ │ + subeq ip, fp, r8, lsl #18 │ │ │ │ + subeq ip, fp, ip, lsl #18 │ │ │ │ + subseq ip, r5, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #516] @ 37b768 │ │ │ │ ldr r3, [pc, #516] @ 37b76c │ │ │ │ @@ -421008,26 +421008,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #456] @ 37b77c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #436] @ 37b780 │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 37b668 │ │ │ │ cmp r6, #1 │ │ │ │ beq 37b630 │ │ │ │ ldr r2, [pc, #400] @ 37b784 │ │ │ │ ldr r3, [pc, #372] @ 37b76c │ │ │ │ @@ -421060,18 +421060,18 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 377c40 │ │ │ │ cmp r7, #0 │ │ │ │ beq 37b5ec │ │ │ │ ldr r0, [r0, #128] @ 0x80 │ │ │ │ mov r1, r6 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r2, [pc, #252] @ 37b78c │ │ │ │ ldr r3, [pc, #216] @ 37b76c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -421107,43 +421107,43 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b6d0 │ │ │ │ ldr r0, [pc, #72] @ 37b7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b6d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0068fe90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r2, sp, ip, lsl fp │ │ │ │ - subeq ip, fp, r4, asr r8 │ │ │ │ + subseq r2, sp, ip, lsr #22 │ │ │ │ subeq ip, fp, r4, ror #16 │ │ │ │ - subseq ip, r5, ip, ror r6 │ │ │ │ + subeq ip, fp, r4, ror r8 │ │ │ │ + subseq ip, r5, ip, lsl #13 │ │ │ │ rsbeq pc, r8, ip, lsr #28 │ │ │ │ rsbeq pc, r8, r0, lsl #28 │ │ │ │ strheq pc, [r8], #-212 @ 0xffffff2c @ │ │ │ │ rsbeq pc, r8, r4, ror #26 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq ip, fp, r0, asr #25 │ │ │ │ - ldrdeq ip, [fp], #-204 @ 0xffffff34 │ │ │ │ + ldrdeq ip, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq ip, fp, ip, ror #25 │ │ │ │ │ │ │ │ 0037b7a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421196,15 +421196,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrbeq r7, [r4, #137] @ 0x89 │ │ │ │ ldrbne r7, [r4, #110] @ 0x6e │ │ │ │ ldr r3, [r3] │ │ │ │ mov r8, r7 │ │ │ │ b 37b820 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cbbe8 │ │ │ │ + bl 7cbbf8 │ │ │ │ ldr r3, [pc, #552] @ 37bac4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 37b820 │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ @@ -421218,38 +421218,38 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ and r2, r2, #23 │ │ │ │ mov r8, r7 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b820 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cbba8 │ │ │ │ + bl 7cbbb8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ movne r9, r8 │ │ │ │ beq 37b91c │ │ │ │ mov r0, r4 │ │ │ │ bl 3778c8 │ │ │ │ ldr r3, [pc, #436] @ 37bac4 │ │ │ │ strb r9, [r4, #98] @ 0x62 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 37b820 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb810 │ │ │ │ + bl 7cb820 │ │ │ │ mov r9, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 37b900 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r1, r8 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r3, [pc, #372] @ 37bac4 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37ba00 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ mov r8, r7 │ │ │ │ @@ -421279,22 +421279,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 37bad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b828 │ │ │ │ ldr r3, [pc, #212] @ 37badc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b970 │ │ │ │ ldr r3, [pc, #180] @ 37bad0 │ │ │ │ @@ -421310,51 +421310,51 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 37bae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b8d0 │ │ │ │ ldr r0, [pc, #92] @ 37bae4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37b828 │ │ │ │ ldr r0, [pc, #72] @ 37bae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b8d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r8, r8, lsr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r2, sp, r8, lsl r8 │ │ │ │ + subseq r2, sp, r8, lsr #16 │ │ │ │ rsbeq pc, r8, r0, lsl ip @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, r8, r4, asr #23 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq ip, fp, r4, lsr #21 │ │ │ │ + strheq ip, [fp], #-164 @ 0xffffff5c │ │ │ │ andeq r3, r0, r8, lsr #28 │ │ │ │ - subeq ip, fp, r8, ror #19 │ │ │ │ - subeq ip, fp, r0, asr #20 │ │ │ │ - subeq ip, fp, r0, ror #19 │ │ │ │ + strdeq ip, [fp], #-152 @ 0xffffff68 │ │ │ │ + subeq ip, fp, r0, asr sl │ │ │ │ + strdeq ip, [fp], #-144 @ 0xffffff70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #92] @ 37bb60 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -421366,27 +421366,27 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r6, #1088] @ 0x440 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb r3, r1, #32 │ │ │ │ orr r4, r4, r5, lsl r3 │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 37b7a8 │ │ │ │ - @ instruction: 0x005d2590 │ │ │ │ - subseq ip, r5, r4, lsl #2 │ │ │ │ - strheq ip, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subseq r2, sp, r0, lsr #11 │ │ │ │ + subseq ip, r5, r4, lsl r1 │ │ │ │ + subeq ip, fp, ip, asr #5 │ │ │ │ │ │ │ │ 0037bb6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #3788] @ 37ca50 │ │ │ │ @@ -421474,15 +421474,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 7cbbb8 │ │ │ │ + bl 7cbbc8 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 37c2fc │ │ │ │ mov r0, r7 │ │ │ │ bl 378c8c │ │ │ │ b 37bc98 │ │ │ │ ldr r2, [pc, #3428] @ 37ca68 │ │ │ │ @@ -421505,24 +421505,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3316] @ 37ca74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r4, #15 │ │ │ │ bhi 37c344 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 37c324 │ │ │ │ cmp r4, #2 │ │ │ │ beq 37bcdc │ │ │ │ cmp r4, #3 │ │ │ │ @@ -421559,23 +421559,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3112] @ 37ca7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc9c │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ strb r5, [r9, #96] @ 0x60 │ │ │ │ b 37bc98 │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ @@ -421600,22 +421600,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2960] @ 37ca84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c58c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r7, #101] @ 0x65 │ │ │ │ bl 377050 │ │ │ │ @@ -421656,16 +421656,16 @@ │ │ │ │ add r2, r2, #76 @ 0x4c │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #2788] @ 37ca90 │ │ │ │ ldr r3, [pc, #2788] @ 37ca94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r7, #168 @ 0xa8 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 57eb90 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 57eba0 │ │ │ │ ldrb r3, [r7, #120] @ 0x78 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 37bc98 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r0, r7 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -421692,22 +421692,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2616] @ 37ca9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf48 │ │ │ │ ldr r3, [pc, #2596] @ 37caa0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421725,22 +421725,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2492] @ 37caa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf48 │ │ │ │ ldr r3, [pc, #2468] @ 37caa8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421759,22 +421759,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2364] @ 37caac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf48 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bc98 │ │ │ │ ldr r3, [pc, #2344] @ 37cab0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421792,27 +421792,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37cab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c7f8 │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 7cb62c │ │ │ │ + bl 7cb63c │ │ │ │ b 37bc98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c874 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #32 │ │ │ │ mov r0, r7 │ │ │ │ @@ -421820,18 +421820,18 @@ │ │ │ │ strh r2, [r7, #102] @ 0x66 │ │ │ │ bl 377050 │ │ │ │ b 37bc98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c700 │ │ │ │ ldr r0, [r7, #128] @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r0, [r7, #132] @ 0x84 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ mov r0, r7 │ │ │ │ bl 37b448 │ │ │ │ b 37bc98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c77c │ │ │ │ mov r0, r7 │ │ │ │ bl 37a3a4 │ │ │ │ @@ -421856,32 +421856,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1992] @ 37cabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3779c0 │ │ │ │ b 37bcf0 │ │ │ │ ldr r0, [pc, #1964] @ 37cac0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bd84 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r3, #1776 @ 0x6f0 │ │ │ │ bne 37be70 │ │ │ │ tst r3, #47360 @ 0xb900 │ │ │ │ bne 37be60 │ │ │ │ @@ -421904,15 +421904,15 @@ │ │ │ │ bne 37c8f8 │ │ │ │ ldr r0, [pc, #1856] @ 37cac8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r3, [pc, #1832] @ 37cacc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf68 │ │ │ │ ldr r3, [pc, #1716] @ 37ca6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -421927,22 +421927,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1728] @ 37cad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf68 │ │ │ │ ldr r3, [pc, #1716] @ 37cad4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf48 │ │ │ │ ldr r3, [pc, #1592] @ 37ca6c │ │ │ │ @@ -421958,22 +421958,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 37cad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf48 │ │ │ │ ldr r3, [pc, #1600] @ 37cadc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf90 │ │ │ │ ldr r3, [pc, #1468] @ 37ca6c │ │ │ │ @@ -421989,22 +421989,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1496] @ 37cae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf90 │ │ │ │ ldr r3, [pc, #1484] @ 37cae4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf34 │ │ │ │ ldr r3, [pc, #1344] @ 37ca6c │ │ │ │ @@ -422020,22 +422020,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1380] @ 37cae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf34 │ │ │ │ ldr r3, [pc, #1368] @ 37caec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf04 │ │ │ │ ldr r3, [pc, #1220] @ 37ca6c │ │ │ │ @@ -422051,22 +422051,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1264] @ 37caf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf04 │ │ │ │ ldr r3, [pc, #1252] @ 37caf4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf7c │ │ │ │ ldr r3, [pc, #1096] @ 37ca6c │ │ │ │ @@ -422082,22 +422082,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 37caf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf7c │ │ │ │ ldr r3, [pc, #1136] @ 37cafc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf20 │ │ │ │ ldr r3, [pc, #972] @ 37ca6c │ │ │ │ @@ -422113,22 +422113,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 37cb00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf20 │ │ │ │ ldr r3, [pc, #1020] @ 37cb04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c240 │ │ │ │ ldr r3, [pc, #848] @ 37ca6c │ │ │ │ @@ -422144,22 +422144,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 37cb08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c240 │ │ │ │ ldr r3, [pc, #904] @ 37cb0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c26c │ │ │ │ ldr r3, [pc, #724] @ 37ca6c │ │ │ │ @@ -422175,22 +422175,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #800] @ 37cb10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c26c │ │ │ │ ldr r3, [pc, #788] @ 37cb14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c204 │ │ │ │ ldr r3, [pc, #600] @ 37ca6c │ │ │ │ @@ -422206,22 +422206,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 37cb18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c204 │ │ │ │ ldr r3, [pc, #672] @ 37cb1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c218 │ │ │ │ ldr r3, [pc, #476] @ 37ca6c │ │ │ │ @@ -422237,181 +422237,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 37cb20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c218 │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ b 37c0fc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #544] @ 37cb24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ ldr r0, [pc, #528] @ 37cb28 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ ldr r0, [pc, #512] @ 37cb2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf68 │ │ │ │ ldr r0, [pc, #496] @ 37cb30 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf34 │ │ │ │ ldr r0, [pc, #480] @ 37cb34 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf7c │ │ │ │ ldr r0, [pc, #464] @ 37cb38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf48 │ │ │ │ ldr r0, [pc, #448] @ 37cb3c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf48 │ │ │ │ ldr r0, [pc, #432] @ 37cb40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c0ec │ │ │ │ ldr r0, [pc, #416] @ 37cb44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c218 │ │ │ │ ldr r0, [pc, #400] @ 37cb48 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ ldr r0, [pc, #384] @ 37cb4c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf20 │ │ │ │ ldr r0, [pc, #368] @ 37cb50 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf90 │ │ │ │ ldr r0, [pc, #352] @ 37cb54 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c26c │ │ │ │ ldr r0, [pc, #336] @ 37cb58 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bc98 │ │ │ │ ldr r0, [pc, #320] @ 37cb5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c240 │ │ │ │ ldr r0, [pc, #304] @ 37cb60 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37bf04 │ │ │ │ ldr r0, [pc, #288] @ 37cb64 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37c204 │ │ │ │ rsbeq pc, r8, r0, ror r8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, r8, ip, asr r8 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r2, sp, r6, asr #7 │ │ │ │ + ldrsbeq r2, [sp], #-54 @ 0xffffffca │ │ │ │ rsbeq pc, r8, r0, asr r7 @ │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq ip, fp, ip, ror #14 │ │ │ │ + subeq ip, fp, ip, ror r7 │ │ │ │ strheq r3, [r0], -r4 │ │ │ │ - strdeq ip, [fp], #-224 @ 0xffffff20 │ │ │ │ + subeq ip, fp, r0, lsl #30 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - subeq ip, fp, ip, asr #27 │ │ │ │ - ldrsheq r2, [sp], #-12 │ │ │ │ - subeq r8, ip, r4, asr fp │ │ │ │ - subeq sp, r8, r8, lsr ip │ │ │ │ + ldrdeq ip, [fp], #-220 @ 0xffffff24 │ │ │ │ + subseq r2, sp, ip, lsl #2 │ │ │ │ + subeq r8, ip, r4, ror #22 │ │ │ │ + subeq sp, r8, r8, asr #24 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, r4, ror #26 │ │ │ │ - subeq ip, fp, r4, ror r9 │ │ │ │ + subeq ip, fp, r4, lsl #19 │ │ │ │ andeq r3, r0, ip, lsr #25 │ │ │ │ - @ instruction: 0x004bc690 │ │ │ │ + subeq ip, fp, r0, lsr #13 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subeq ip, fp, r4, lsr #13 │ │ │ │ + strheq ip, [fp], #-100 @ 0xffffff9c │ │ │ │ muleq r0, ip, r9 │ │ │ │ - subeq ip, fp, r0, lsl #15 │ │ │ │ + @ instruction: 0x004bc790 │ │ │ │ andeq r3, r0, r8, lsr #16 │ │ │ │ - subeq ip, fp, r0, ror #4 │ │ │ │ - subeq ip, fp, r0, lsl r2 │ │ │ │ + subeq ip, fp, r0, ror r2 │ │ │ │ + subeq ip, fp, r0, lsr #4 │ │ │ │ @ instruction: 0x0068f090 │ │ │ │ - subeq ip, fp, r0, lsl #20 │ │ │ │ + subeq ip, fp, r0, lsl sl │ │ │ │ andeq r3, r0, r0, lsl pc │ │ │ │ - strheq ip, [fp], #-96 @ 0xffffffa0 │ │ │ │ + subeq ip, fp, r0, asr #13 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - subeq ip, fp, r4, ror r4 │ │ │ │ + subeq ip, fp, r4, lsl #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq ip, fp, r0, lsl #3 │ │ │ │ + @ instruction: 0x004bc190 │ │ │ │ andeq r3, r0, ip, ror #28 │ │ │ │ - strheq ip, [fp], #-88 @ 0xffffffa8 │ │ │ │ + subeq ip, fp, r8, asr #11 │ │ │ │ andeq r2, r0, r4, lsr #5 │ │ │ │ - subeq ip, fp, r4, asr #12 │ │ │ │ + subeq ip, fp, r4, asr r6 │ │ │ │ andeq r4, r0, ip, asr #14 │ │ │ │ - subeq ip, fp, r8, asr #7 │ │ │ │ + ldrdeq ip, [fp], #-56 @ 0xffffffc8 │ │ │ │ andeq r1, r0, r8, lsl #18 │ │ │ │ - ldrdeq ip, [fp], #-64 @ 0xffffffc0 │ │ │ │ + subeq ip, fp, r0, ror #9 │ │ │ │ andeq r3, r0, r8, lsl #12 │ │ │ │ - subeq fp, fp, r8, lsr #29 │ │ │ │ + strheq fp, [fp], #-232 @ 0xffffff18 │ │ │ │ andeq r4, r0, r8, ror r3 │ │ │ │ - subeq fp, fp, ip, lsl #30 │ │ │ │ + subeq fp, fp, ip, lsl pc │ │ │ │ andeq r4, r0, ip, asr r3 │ │ │ │ - subeq fp, fp, r4, asr #26 │ │ │ │ + subeq fp, fp, r4, asr sp │ │ │ │ andeq r1, r0, r8, ror fp │ │ │ │ - @ instruction: 0x004bbf9c │ │ │ │ - subeq ip, fp, r0, lsl #8 │ │ │ │ - subeq fp, fp, ip, ror #24 │ │ │ │ - ldrdeq ip, [fp], #-20 @ 0xffffffec │ │ │ │ - subeq ip, fp, r4, asr #4 │ │ │ │ - subeq ip, fp, r0, lsr r1 │ │ │ │ - subeq fp, fp, r8, ror #29 │ │ │ │ - subeq fp, fp, r0, asr #31 │ │ │ │ - subeq fp, fp, r8, lsr lr │ │ │ │ - subeq fp, fp, r0, lsr #30 │ │ │ │ - subeq ip, fp, r8, asr r0 │ │ │ │ - subeq ip, fp, ip, lsr r2 │ │ │ │ - subeq fp, fp, r4, ror #25 │ │ │ │ - subeq fp, fp, r8, asr #26 │ │ │ │ - subeq fp, fp, r0, lsr #31 │ │ │ │ - subeq fp, fp, r8, lsr ip │ │ │ │ + subeq fp, fp, ip, lsr #31 │ │ │ │ + subeq ip, fp, r0, lsl r4 │ │ │ │ + subeq fp, fp, ip, ror ip │ │ │ │ + subeq ip, fp, r4, ror #3 │ │ │ │ subeq ip, fp, r4, asr r2 │ │ │ │ - subeq fp, fp, r4, lsr #23 │ │ │ │ + subeq ip, fp, r0, asr #2 │ │ │ │ + strdeq fp, [fp], #-232 @ 0xffffff18 │ │ │ │ + ldrdeq fp, [fp], #-240 @ 0xffffff10 │ │ │ │ + subeq fp, fp, r8, asr #28 │ │ │ │ + subeq fp, fp, r0, lsr pc │ │ │ │ + subeq ip, fp, r8, rrx │ │ │ │ + subeq ip, fp, ip, asr #4 │ │ │ │ + strdeq fp, [fp], #-196 @ 0xffffff3c │ │ │ │ + subeq fp, fp, r8, asr sp │ │ │ │ + strheq fp, [fp], #-240 @ 0xffffff10 │ │ │ │ + subeq fp, fp, r8, asr #24 │ │ │ │ + subeq ip, fp, r4, ror #4 │ │ │ │ + strheq fp, [fp], #-180 @ 0xffffff4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #100] @ 37cbe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -422424,40 +422424,40 @@ │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ add r0, r0, #8 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r8, #1088] @ 0x440 │ │ │ │ mov r2, r6 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb lr, r1, #32 │ │ │ │ orr r4, r4, r5, lsl lr │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 37bb6c │ │ │ │ - subseq r1, sp, r8, lsl #10 │ │ │ │ - subseq fp, r5, ip, lsl #1 │ │ │ │ - subeq fp, fp, r0, asr #4 │ │ │ │ + subseq r1, sp, r8, lsl r5 │ │ │ │ + @ instruction: 0x0055b09c │ │ │ │ + subeq fp, fp, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37cc20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ rsbeq sp, r5, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 37cd0c │ │ │ │ ldr r2, [pc, #208] @ 37cd10 │ │ │ │ @@ -422465,25 +422465,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #176] @ 37cd18 │ │ │ │ ldr r1, [pc, #176] @ 37cd1c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #144] @ 37cd20 │ │ │ │ ldr r3, [pc, #144] @ 37cd24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #136] @ 37cd28 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -422497,35 +422497,35 @@ │ │ │ │ ldr r1, [pc, #104] @ 37cd30 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [pc, #76] @ 37cd34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r1, [sp], #-76 @ 0xffffffb4 │ │ │ │ - @ instruction: 0x0048cf98 │ │ │ │ - subseq r8, r0, r4, lsr #21 │ │ │ │ - subeq r8, r9, r8, asr #25 │ │ │ │ - subeq r2, r9, r8, asr #23 │ │ │ │ + subseq r1, sp, ip, asr #9 │ │ │ │ + subeq ip, r8, r8, lsr #31 │ │ │ │ + ldrheq r8, [r0], #-164 @ 0xffffff5c │ │ │ │ + ldrdeq r8, [r9], #-200 @ 0xffffff38 │ │ │ │ + ldrdeq r2, [r9], #-184 @ 0xffffff48 │ │ │ │ andeq r1, r0, ip, ror #7 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ eorcs r1, r0, r2, lsr #32 │ │ │ │ - strdeq ip, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subeq ip, fp, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ rsbeq pc, r7, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ @@ -422556,43 +422556,43 @@ │ │ │ │ cmp ip, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ movcc r7, ip │ │ │ │ movcc r5, ip │ │ │ │ movcs r7, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov sl, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ add ip, sp, #40 @ 0x28 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ and r6, r6, sl │ │ │ │ str r7, [sp, #16] │ │ │ │ asr r7, r7, #31 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [r4, #1924] @ 0x784 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ sub r2, r2, r5 │ │ │ │ add r3, r3, r5 │ │ │ │ str r2, [r4, #1924] @ 0x784 │ │ │ │ str r3, [r4, #1928] @ 0x788 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ @@ -422601,47 +422601,47 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #28] @ 37ce98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37cd84 │ │ │ │ @ instruction: 0x0068e698 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subseq r1, sp, ip, ror #6 │ │ │ │ - subeq r8, r9, ip, lsl #23 │ │ │ │ - subeq r2, r9, r8, lsl #21 │ │ │ │ - subeq ip, fp, r0, ror r0 │ │ │ │ + subseq r1, sp, ip, ror r3 │ │ │ │ + @ instruction: 0x00498b9c │ │ │ │ + @ instruction: 0x00492a98 │ │ │ │ + subeq ip, fp, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ 37cf5c │ │ │ │ ldr r2, [pc, #168] @ 37cf60 │ │ │ │ ldr r1, [pc, #168] @ 37cf64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #136] @ 37cf68 │ │ │ │ ldr r1, [pc, #136] @ 37cf6c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [pc, #104] @ 37cf70 │ │ │ │ ldr r2, [pc, #104] @ 37cf74 │ │ │ │ ldr r3, [pc, #104] @ 37cf78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ @@ -422657,23 +422657,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r1, sp, r4, asr #4 │ │ │ │ - subeq ip, r8, r0, lsr #26 │ │ │ │ - subseq r8, r0, ip, lsr #16 │ │ │ │ - subeq r8, r9, r0, asr sl │ │ │ │ - subeq r2, r9, r0, asr r9 │ │ │ │ + subseq r1, sp, r4, asr r2 │ │ │ │ + subeq ip, r8, r0, lsr sp │ │ │ │ + subseq r8, r0, ip, lsr r8 │ │ │ │ + subeq r8, r9, r0, ror #20 │ │ │ │ + subeq r2, r9, r0, ror #18 │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ - subeq fp, fp, r4, ror #31 │ │ │ │ + strdeq fp, [fp], #-244 @ 0xffffff0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ ldr r4, [r0, #1932] @ 0x78c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ @@ -422689,22 +422689,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 37cff8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 354e28 │ │ │ │ - subseq r1, sp, ip, lsr r1 │ │ │ │ - subeq r8, r9, r8, ror #18 │ │ │ │ - subeq r2, r9, r8, ror #16 │ │ │ │ + subseq r1, sp, ip, asr #2 │ │ │ │ + subeq r8, r9, r8, ror r9 │ │ │ │ + subeq r2, r9, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr ip, [pc, #768] @ 37d318 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ @@ -422787,22 +422787,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 37d338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d090 │ │ │ │ lsr r1, r4, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ bl 37b7a8 │ │ │ │ and r8, r8, r0, lsr r5 │ │ │ │ b 37d090 │ │ │ │ @@ -422837,22 +422837,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37d340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d08c │ │ │ │ ldr r3, [pc, #236] @ 37d344 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d1cc │ │ │ │ ldr r3, [pc, #196] @ 37d330 │ │ │ │ @@ -422868,58 +422868,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 37d348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [r7, #1944] @ 0x798 │ │ │ │ b 37d1cc │ │ │ │ ldr r0, [pc, #116] @ 37d34c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d08c │ │ │ │ ldr r0, [pc, #100] @ 37d350 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d090 │ │ │ │ ldr r0, [pc, #80] @ 37d354 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [r7, #1944] @ 0x798 │ │ │ │ b 37d1cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r8], #-52 @ 0xffffffcc @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0068e39c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, r8, ip, asr r3 │ │ │ │ andeq r4, r0, r4, asr #11 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq fp, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq fp, fp, r0, asr #27 │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ - @ instruction: 0x004bbd90 │ │ │ │ + subeq fp, fp, r0, lsr #27 │ │ │ │ muleq r0, r8, ip │ │ │ │ - subeq fp, fp, r0, asr #25 │ │ │ │ - subeq fp, fp, ip, asr #26 │ │ │ │ - subeq fp, fp, r0, ror ip │ │ │ │ - subeq fp, fp, ip, lsr #25 │ │ │ │ + ldrdeq fp, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq fp, fp, ip, asr sp │ │ │ │ + subeq fp, fp, r0, lsl #25 │ │ │ │ + strheq fp, [fp], #-204 @ 0xffffff34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2340] @ 37dc98 │ │ │ │ mov r1, r3 │ │ │ │ @@ -423128,23 +423128,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 37dcc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [pc, #1512] @ 37dccc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #6 │ │ │ │ bhi 37d76c │ │ │ │ ldrsb r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -423198,23 +423198,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1256] @ 37dcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d4d0 │ │ │ │ ldr r3, [pc, #1244] @ 37dcdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d4d0 │ │ │ │ ldr r3, [pc, #1196] @ 37dcc0 │ │ │ │ @@ -423230,22 +423230,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 37dce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d4d0 │ │ │ │ ldr r2, [pc, #1128] @ 37dce4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp sl, #6 │ │ │ │ bhi 37d778 │ │ │ │ add r2, r2, sl │ │ │ │ ldrsh r2, [r2, sl] │ │ │ │ @@ -423275,22 +423275,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 37dcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d71c │ │ │ │ ldr r3, [pc, #960] @ 37dcf0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d5d4 │ │ │ │ ldr r3, [pc, #892] @ 37dcc0 │ │ │ │ @@ -423307,22 +423307,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 37dcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d5d4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37db8c │ │ │ │ ldr r3, [pc, #776] @ 37dcc0 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -423351,22 +423351,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 37dcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r5, #2208] @ 0x8a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d4d0 │ │ │ │ ldr r2, [pc, #664] @ 37dd00 │ │ │ │ ldr r3, [pc, #560] @ 37dc9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -423388,27 +423388,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37d768 │ │ │ │ ldr r0, [pc, #588] @ 37dd08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #568] @ 37dd0c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d6dc │ │ │ │ ldr r0, [pc, #544] @ 37dd10 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d5d4 │ │ │ │ ldr r3, [pc, #524] @ 37dd14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d618 │ │ │ │ ldr r3, [pc, #420] @ 37dcc0 │ │ │ │ @@ -423424,26 +423424,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37dd18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d618 │ │ │ │ ldr r0, [pc, #408] @ 37dd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d9c4 │ │ │ │ ldr r3, [pc, #396] @ 37dd20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #284] @ 37dcc0 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ @@ -423459,22 +423459,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 37dd24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d9b8 │ │ │ │ ldr r2, [pc, #280] @ 37dd28 │ │ │ │ ldr r3, [pc, #136] @ 37dc9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -423483,77 +423483,77 @@ │ │ │ │ bne 37d768 │ │ │ │ ldr r0, [pc, #248] @ 37dd2c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #224] @ 37dd30 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37da54 │ │ │ │ ldr r0, [pc, #208] @ 37dd34 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d618 │ │ │ │ ldr r0, [pc, #192] @ 37dd38 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d71c │ │ │ │ ldr r0, [pc, #176] @ 37dd3c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37d9b8 │ │ │ │ rsbeq lr, r8, r8, ror r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, r8, r4, rrx │ │ │ │ ldrdeq sp, [r8], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sp, r8, ip, lsl pc │ │ │ │ - @ instruction: 0x005d0b90 │ │ │ │ + subseq r0, sp, r0, lsr #23 │ │ │ │ rsbeq sp, r8, r4, asr lr │ │ │ │ ldrdeq sp, [r8], #-212 @ 0xffffff2c @ │ │ │ │ andeq r2, r0, r8, ror #19 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004bb994 │ │ │ │ - subseq r0, sp, fp, lsl #20 │ │ │ │ + subeq fp, fp, r4, lsr #19 │ │ │ │ + subseq r0, sp, fp, lsl sl │ │ │ │ strheq sp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ muleq r0, ip, r3 │ │ │ │ - subeq fp, fp, ip, asr sl │ │ │ │ + subeq fp, fp, ip, ror #20 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq fp, fp, r0, ror #21 │ │ │ │ - subseq r0, sp, sl, ror r8 │ │ │ │ + strdeq fp, [fp], #-160 @ 0xffffff60 │ │ │ │ + subseq r0, sp, sl, lsl #17 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - ldrdeq fp, [fp], #-136 @ 0xffffff78 │ │ │ │ + subeq fp, fp, r8, ror #17 │ │ │ │ andeq r4, r0, r4, lsr r7 │ │ │ │ - subeq fp, fp, r0, asr #18 │ │ │ │ + subeq fp, fp, r0, asr r9 │ │ │ │ andeq r2, r0, r4, lsl r1 │ │ │ │ - subeq fp, fp, r4, asr r7 │ │ │ │ + subeq fp, fp, r4, ror #14 │ │ │ │ rsbeq sp, r8, ip, lsl #19 │ │ │ │ rsbeq sp, r8, ip, asr r9 │ │ │ │ - subeq fp, fp, r0, ror #17 │ │ │ │ - ldrdeq fp, [fp], #-80 @ 0xffffffb0 │ │ │ │ - subeq fp, fp, r8, lsr #16 │ │ │ │ + strdeq fp, [fp], #-128 @ 0xffffff80 │ │ │ │ + subeq fp, fp, r0, ror #11 │ │ │ │ + subeq fp, fp, r8, lsr r8 │ │ │ │ andeq r2, r0, ip, lsl sl │ │ │ │ - subeq fp, fp, r4, ror #10 │ │ │ │ - strdeq fp, [fp], #-88 @ 0xffffffa8 │ │ │ │ + subeq fp, fp, r4, ror r5 │ │ │ │ + subeq fp, fp, r8, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq fp, fp, r8, lsr #10 │ │ │ │ + subeq fp, fp, r8, lsr r5 │ │ │ │ rsbeq sp, r8, r4, ror #15 │ │ │ │ - subeq fp, fp, r4, ror #12 │ │ │ │ - subeq fp, fp, r0, lsl #11 │ │ │ │ - subeq fp, fp, r0, lsr #9 │ │ │ │ - subeq fp, fp, ip, lsr #11 │ │ │ │ - subeq fp, fp, r8, asr #9 │ │ │ │ + subeq fp, fp, r4, ror r6 │ │ │ │ + @ instruction: 0x004bb590 │ │ │ │ + strheq fp, [fp], #-64 @ 0xffffffc0 │ │ │ │ + strheq fp, [fp], #-92 @ 0xffffffa4 │ │ │ │ + ldrdeq fp, [fp], #-72 @ 0xffffffb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #360] @ 37dec0 │ │ │ │ ldr lr, [pc, #360] @ 37dec4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -423619,49 +423619,49 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37dee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37dd98 │ │ │ │ ldr r2, [pc, #92] @ 37dee8 │ │ │ │ ldr r3, [pc, #52] @ 37dec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37debc │ │ │ │ ldr r0, [pc, #60] @ 37deec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0068d69c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sp, r8, r4, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sp, r8, r4, asr r6 │ │ │ │ rsbeq sp, r8, r4, lsl r6 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq fp, fp, r8, ror #10 │ │ │ │ + subeq fp, fp, r8, ror r5 │ │ │ │ rsbeq sp, r8, r8, ror #10 │ │ │ │ - subeq fp, fp, r8, lsl #11 │ │ │ │ + @ instruction: 0x004bb598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 37dfac │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -423671,15 +423671,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #132] @ 37dfb8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 350288 │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r4, #1 │ │ │ │ @@ -423701,17 +423701,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r0, sp, ip, ror #3 │ │ │ │ + ldrsheq r0, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subeq fp, fp, r8, ror r5 │ │ │ │ subeq fp, fp, r8, ror #10 │ │ │ │ - subeq fp, fp, r8, asr r5 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #156] @ 37e074 │ │ │ │ @@ -423723,15 +423723,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 37e078 │ │ │ │ ldr r2, [pc, #136] @ 37e07c │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #128] @ 37e080 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ beq 37e050 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ beq 37e034 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ @@ -423751,17 +423751,17 @@ │ │ │ │ and r3, r3, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #2352] @ 0x930 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34bd44 │ │ │ │ - subseq r0, sp, r8, lsr #2 │ │ │ │ - @ instruction: 0x004bb490 │ │ │ │ - subeq fp, fp, r4, lsl #9 │ │ │ │ + subseq r0, sp, r8, lsr r1 │ │ │ │ + subeq fp, fp, r0, lsr #9 │ │ │ │ + @ instruction: 0x004bb494 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #360] @ 37e204 │ │ │ │ mov r9, r1 │ │ │ │ @@ -423771,38 +423771,38 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r7, [pc, #320] @ 37e210 │ │ │ │ ldr r6, [pc, #320] @ 37e214 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ str r5, [sp] │ │ │ │ add r5, r4, #1952 @ 0x7a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 58234c │ │ │ │ + bl 58235c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e1e4 │ │ │ │ ldr r1, [pc, #228] @ 37e218 │ │ │ │ ldr ip, [r8, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 37e21c │ │ │ │ ldr r0, [pc, #224] @ 37e220 │ │ │ │ ldr r3, [pc, #224] @ 37e224 │ │ │ │ @@ -423822,25 +423822,25 @@ │ │ │ │ str r4, [r4, #2260] @ 0x8d4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3548d0 │ │ │ │ ldr r0, [pc, #120] @ 37e228 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5850d0 │ │ │ │ + bl 5850e0 │ │ │ │ ldr r3, [pc, #104] @ 37e22c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str r0, [r4, #2080] @ 0x820 │ │ │ │ str r2, [sp] │ │ │ │ @@ -423851,23 +423851,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq r0, sp, r4, rrx │ │ │ │ - subeq fp, fp, r8, asr #7 │ │ │ │ - subeq fp, fp, r0, ror #7 │ │ │ │ - subeq fp, r8, r0, lsl fp │ │ │ │ - subseq r7, r0, ip, lsl r6 │ │ │ │ + subseq r0, sp, r4, ror r0 │ │ │ │ + ldrdeq fp, [fp], #-56 @ 0xffffffc8 │ │ │ │ + strdeq fp, [fp], #-48 @ 0xffffffd0 │ │ │ │ + subeq fp, r8, r0, lsr #22 │ │ │ │ + subseq r7, r0, ip, lsr #12 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ rsbeq fp, r5, r8, lsr #29 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - subeq fp, fp, ip, asr #6 │ │ │ │ + subeq fp, fp, ip, asr r3 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ rsbeq lr, r7, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #392] @ 37e3d0 │ │ │ │ @@ -423885,27 +423885,27 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 37e3e0 │ │ │ │ ldr r3, [pc, #352] @ 37e3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37e084 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37e300 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ ldr r2, [pc, #288] @ 37e3e8 │ │ │ │ ldr r3, [pc, #268] @ 37e3d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -423922,15 +423922,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 37e3ec │ │ │ │ ldr r1, [pc, #220] @ 37e3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 34c010 │ │ │ │ str r0, [r6, #2352] @ 0x930 │ │ │ │ bl 34c1a0 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -423966,23 +423966,23 @@ │ │ │ │ asr r3, r3, #16 │ │ │ │ lsl r2, r3, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ strb r3, [r0, #126] @ 0x7e │ │ │ │ strb r2, [r0, #127] @ 0x7f │ │ │ │ b 37e2c0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq pc, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + subseq pc, ip, r0, asr #29 │ │ │ │ @ instruction: 0x0068d19c │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ + subeq fp, fp, r8, lsl r2 │ │ │ │ subeq fp, fp, r8, lsl #4 │ │ │ │ - strdeq fp, [fp], #-24 @ 0xffffffe8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ rsbeq sp, r8, ip, lsr #2 │ │ │ │ - ldrdeq fp, [r8], #-132 @ 0xffffff7c │ │ │ │ - ldrsbeq r7, [r0], #-60 @ 0xffffffc4 │ │ │ │ + subeq fp, r8, r4, ror #17 │ │ │ │ + subseq r7, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #356] @ 37e570 │ │ │ │ ldr lr, [pc, #356] @ 37e574 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -424047,71 +424047,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37e594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37e44c │ │ │ │ ldr r2, [pc, #92] @ 37e598 │ │ │ │ ldr r3, [pc, #52] @ 37e574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e56c │ │ │ │ ldr r0, [pc, #60] @ 37e59c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r8, ror #31 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq ip, [r8], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq ip, r8, r0, lsr #31 │ │ │ │ rsbeq ip, r8, r0, ror #30 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq sl, [fp], #-232 @ 0xffffff18 │ │ │ │ + subeq sl, fp, r8, asr #29 │ │ │ │ strheq ip, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq sl, [fp], #-232 @ 0xffffff18 │ │ │ │ + subeq sl, fp, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37e5ec │ │ │ │ ldr r2, [pc, #52] @ 37e5f0 │ │ │ │ ldr r1, [pc, #52] @ 37e5f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r0, [r0, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 585198 │ │ │ │ - subseq pc, ip, r4, asr #22 │ │ │ │ - strheq sl, [fp], #-224 @ 0xffffff20 │ │ │ │ - subeq sl, fp, r8, asr #29 │ │ │ │ + b 5851a8 │ │ │ │ + subseq pc, ip, r4, asr fp @ │ │ │ │ + subeq sl, fp, r0, asr #29 │ │ │ │ + ldrdeq sl, [fp], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 37e674 │ │ │ │ ldr r2, [pc, #100] @ 37e678 │ │ │ │ ldr r1, [pc, #100] @ 37e67c │ │ │ │ @@ -424119,49 +424119,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [pc, #64] @ 37e680 │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r0, #1952 @ 0x7a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c974 │ │ │ │ + bl 58c984 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq pc, ip, ip, ror #21 │ │ │ │ - subeq sl, fp, r4, asr lr │ │ │ │ - subeq sl, fp, ip, ror #28 │ │ │ │ - ldrsheq r9, [r5], #-84 @ 0xffffffac │ │ │ │ + ldrsheq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + subeq sl, fp, r4, ror #28 │ │ │ │ + subeq sl, fp, ip, ror lr │ │ │ │ + subseq r9, r5, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 37e724 │ │ │ │ ldr r2, [pc, #136] @ 37e728 │ │ │ │ ldr r1, [pc, #136] @ 37e72c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ bl 37b448 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ ldr r2, [r4, #1912] @ 0x778 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -424179,17 +424179,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq pc, ip, r0, ror #20 │ │ │ │ - subeq sl, fp, ip, asr #27 │ │ │ │ - subeq sl, fp, r4, ror #27 │ │ │ │ + subseq pc, ip, r0, ror sl @ │ │ │ │ + ldrdeq sl, [fp], #-220 @ 0xffffff24 │ │ │ │ + strdeq sl, [fp], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 37e7c4 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #120] @ 37e7c8 │ │ │ │ @@ -424197,15 +424197,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r0, #1932] @ 0x78c │ │ │ │ biceq r3, r3, #16 │ │ │ │ streq r3, [r0, #1932] @ 0x78c │ │ │ │ beq 37e79c │ │ │ │ ldr r1, [r0, #1912] @ 0x778 │ │ │ │ orr r2, r3, #16 │ │ │ │ @@ -424219,28 +424219,28 @@ │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #24 │ │ │ │ streq r3, [r0, #1932] @ 0x78c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 37cf80 │ │ │ │ - ldrheq pc, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - subeq sl, fp, r0, lsr sp │ │ │ │ - subeq sl, fp, r8, lsl sp │ │ │ │ + subseq pc, ip, r0, asr #19 │ │ │ │ + subeq sl, fp, r0, asr #26 │ │ │ │ + subeq sl, fp, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37e7fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588a1c │ │ │ │ + b 588a2c │ │ │ │ strheq fp, [r5], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 37e8e0 │ │ │ │ ldr r2, [pc, #200] @ 37e8e4 │ │ │ │ @@ -424248,25 +424248,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #168] @ 37e8ec │ │ │ │ ldr r1, [pc, #168] @ 37e8f0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #136] @ 37e8f4 │ │ │ │ ldr r3, [pc, #136] @ 37e8f8 │ │ │ │ ldr r1, [pc, #136] @ 37e8fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #124] @ 37e900 │ │ │ │ @@ -424274,15 +424274,15 @@ │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strh r3, [r0, #118] @ 0x76 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r2, [pc, #88] @ 37e904 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -424290,19 +424290,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq pc, ip, ip, ror #26 │ │ │ │ - strheq fp, [r8], #-60 @ 0xffffffc4 │ │ │ │ - subseq r6, r0, r8, asr #29 │ │ │ │ - subeq r7, r9, ip, ror #1 │ │ │ │ - subeq r0, r9, ip, ror #31 │ │ │ │ + subseq pc, ip, ip, ror sp @ │ │ │ │ + subeq fp, r8, ip, asr #7 │ │ │ │ + ldrsbeq r6, [r0], #-232 @ 0xffffff18 │ │ │ │ + strdeq r7, [r9], #-12 │ │ │ │ + strdeq r0, [r9], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andseq r1, r2, r0 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ strdeq fp, [r5], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -424347,25 +424347,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 37e9ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 37e9f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq pc, ip, r8, lsr #24 │ │ │ │ - subeq sl, fp, r4, asr fp │ │ │ │ - subeq sl, fp, r0, lsr #23 │ │ │ │ + subseq pc, ip, r8, lsr ip @ │ │ │ │ + subeq sl, fp, r4, ror #22 │ │ │ │ + strheq sl, [fp], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r1, lsr #17 │ │ │ │ - subseq pc, ip, r4, lsl #24 │ │ │ │ - subeq sl, fp, r0, lsr fp │ │ │ │ - subeq sl, fp, r4, asr #22 │ │ │ │ + subseq pc, ip, r4, lsl ip @ │ │ │ │ + subeq sl, fp, r0, asr #22 │ │ │ │ + subeq sl, fp, r4, asr fp │ │ │ │ muleq r0, lr, r8 │ │ │ │ - subseq pc, ip, r0, ror #23 │ │ │ │ - subeq sl, fp, ip, lsl #22 │ │ │ │ - subeq sl, fp, ip, lsr fp │ │ │ │ + ldrsheq pc, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + subeq sl, fp, ip, lsl fp │ │ │ │ + subeq sl, fp, ip, asr #22 │ │ │ │ muleq r0, pc, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #280] @ 37eb24 │ │ │ │ ldr r1, [pc, #280] @ 37eb28 │ │ │ │ @@ -424381,33 +424381,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37ea98 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #2344] @ 0x928 │ │ │ │ - bl 7e6084 │ │ │ │ + bl 7e6094 │ │ │ │ ldr r2, [pc, #220] @ 37eb34 │ │ │ │ ldr r3, [pc, #204] @ 37eb28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37eb20 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8086c0 │ │ │ │ + bl 8086d0 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e5f50 │ │ │ │ + b 7e5f60 │ │ │ │ ldr r3, [pc, #152] @ 37eb38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ea44 │ │ │ │ ldr r3, [pc, #136] @ 37eb3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -424422,37 +424422,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 37eb44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37ea44 │ │ │ │ ldr r0, [pc, #48] @ 37eb48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37ea44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r8, ror #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq ip, r8, r8, asr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0068c99c │ │ │ │ andeq r2, r0, ip, lsl #26 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq sl, fp, r4, lsr #20 │ │ │ │ - subeq sl, fp, r0, asr sl │ │ │ │ + subeq sl, fp, r4, lsr sl │ │ │ │ + subeq sl, fp, r0, ror #20 │ │ │ │ ldr r2, [r0, #2360] @ 0x938 │ │ │ │ cmp r2, #8 │ │ │ │ bhi 37eba4 │ │ │ │ ldr r3, [r0, #2372] @ 0x944 │ │ │ │ cmp r3, #4 │ │ │ │ beq 37eb78 │ │ │ │ mov r0, #0 │ │ │ │ @@ -424542,18 +424542,18 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, ip, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq pc, ip, ip, asr r5 @ │ │ │ │ + subseq pc, ip, ip, ror #10 │ │ │ │ strheq ip, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - subseq pc, ip, r4, ror #17 │ │ │ │ - subeq pc, r9, r4, lsl r2 @ │ │ │ │ + ldrsheq pc, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + subeq pc, r9, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 37ede8 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr lr, [pc, #236] @ 37edec │ │ │ │ @@ -424614,18 +424614,18 @@ │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1258 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r8], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq pc, ip, r0, asr #8 │ │ │ │ + subseq pc, ip, r0, asr r4 @ │ │ │ │ rsbeq ip, r8, r0, lsr #13 │ │ │ │ - subseq pc, ip, r4, asr #15 │ │ │ │ - strdeq pc, [r9], #-4 │ │ │ │ + ldrsbeq pc, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + subeq pc, r9, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #492] @ 37f004 │ │ │ │ ldr r3, [r0, #2360] @ 0x938 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424687,22 +424687,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37f024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #2360] @ 0x938 │ │ │ │ b 37eea8 │ │ │ │ ldr r3, [pc, #228] @ 37f028 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ee5c │ │ │ │ @@ -424719,84 +424719,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 37f02c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37ee5c │ │ │ │ ldr r2, [pc, #116] @ 37f030 │ │ │ │ ldr r3, [pc, #72] @ 37f008 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f000 │ │ │ │ ldr r0, [pc, #84] @ 37f034 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #68] @ 37f038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #2360] @ 0x938 │ │ │ │ b 37eea8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r8], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq ip, [r8], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0068c590 │ │ │ │ andeq r2, r0, r8, lsr r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq sl, [fp], #-100 @ 0xffffff9c │ │ │ │ + subeq sl, fp, r4, ror #13 │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ - subeq sl, fp, ip, ror #11 │ │ │ │ + strdeq sl, [fp], #-92 @ 0xffffffa4 │ │ │ │ rsbeq ip, r8, r8, lsr r4 │ │ │ │ - strdeq sl, [fp], #-84 @ 0xffffffac │ │ │ │ - subeq sl, fp, r0, asr #12 │ │ │ │ + subeq sl, fp, r4, lsl #12 │ │ │ │ + subeq sl, fp, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37f0a0 │ │ │ │ ldr r2, [pc, #76] @ 37f0a4 │ │ │ │ ldr r1, [pc, #76] @ 37f0a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #110] @ 0x6e │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq pc, ip, r4, lsr r5 @ │ │ │ │ - ldrdeq r6, [r9], #-128 @ 0xffffff80 │ │ │ │ - ldrdeq r0, [r9], #-112 @ 0xffffff90 │ │ │ │ + subseq pc, ip, r4, asr #10 │ │ │ │ + subeq r6, r9, r0, ror #17 │ │ │ │ + subeq r0, r9, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #584] @ 37f30c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -424810,15 +424810,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #560] @ 37f320 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [pc, #536] @ 37f324 │ │ │ │ ldr r3, [pc, #536] @ 37f328 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424887,15 +424887,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f2c0 │ │ │ │ ldr r0, [r4, #2344] @ 0x928 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7e5b38 │ │ │ │ + b 7e5b48 │ │ │ │ ldr r3, [pc, #240] @ 37f330 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f124 │ │ │ │ ldr r3, [pc, #224] @ 37f334 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -424910,25 +424910,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 37f33c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37f124 │ │ │ │ ldr r0, [pc, #136] @ 37f340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37f124 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #120] @ 37f344 │ │ │ │ ldr r1, [pc, #120] @ 37f348 │ │ │ │ ldr r0, [pc, #120] @ 37f34c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37f350 │ │ │ │ @@ -424941,35 +424941,35 @@ │ │ │ │ ldr r0, [pc, #100] @ 37f35c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 37f360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ - subseq pc, ip, r8, asr #9 │ │ │ │ + ldrsbeq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ rsbeq ip, r8, ip, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq sl, [fp], #-52 @ 0xffffffcc │ │ │ │ - subeq sl, fp, r0, ror #10 │ │ │ │ + subeq sl, fp, r4, ror #7 │ │ │ │ + subeq sl, fp, r0, ror r5 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq ip, r8, r8, ror #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq ip, r8, r8, ror #3 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq sl, [fp], #-56 @ 0xffffffc8 │ │ │ │ subeq sl, fp, r8, asr #7 │ │ │ │ - ldrheq pc, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - subeq sl, fp, r8, ror #3 │ │ │ │ - strheq sl, [fp], #-52 @ 0xffffffcc │ │ │ │ + ldrdeq sl, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subseq pc, ip, ip, asr #5 │ │ │ │ + strdeq sl, [fp], #-24 @ 0xffffffe8 │ │ │ │ + subeq sl, fp, r4, asr #7 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - @ instruction: 0x005cf298 │ │ │ │ - subeq sl, fp, r4, asr #3 │ │ │ │ - subeq sl, fp, r0, lsl r2 │ │ │ │ + subseq pc, ip, r8, lsr #5 │ │ │ │ + ldrdeq sl, [fp], #-20 @ 0xffffffec │ │ │ │ + subeq sl, fp, r0, lsr #4 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #116] @ 37f3f0 │ │ │ │ ldr r2, [pc, #116] @ 37f3f4 │ │ │ │ @@ -424977,38 +424977,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #104] @ 37f3fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ - bl 54504c │ │ │ │ + bl 54505c │ │ │ │ ldr r4, [r4, #2344] @ 0x928 │ │ │ │ cmp r4, #0 │ │ │ │ beq 37f3d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e154c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq pc, ip, ip, lsl #4 │ │ │ │ - subeq sl, fp, r0, lsr r1 │ │ │ │ - strheq sl, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subseq pc, ip, ip, lsl r2 @ │ │ │ │ + subeq sl, fp, r0, asr #2 │ │ │ │ + subeq sl, fp, ip, asr #5 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #144] @ 37f4a8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -425019,15 +425019,15 @@ │ │ │ │ ldr r2, [pc, #124] @ 37f4ac │ │ │ │ ldr r0, [r3, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ 37f4b0 │ │ │ │ ldr r3, [pc, #116] @ 37f4b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ str r2, [r4, #32] │ │ │ │ ldr r1, [r3, #2480] @ 0x9b0 │ │ │ │ cmp r0, r1 │ │ │ │ streq r2, [r3, #2480] @ 0x9b0 │ │ │ │ @@ -425044,17 +425044,17 @@ │ │ │ │ str r3, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ bl 1e154c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a724 │ │ │ │ - subseq pc, ip, r4, ror r1 @ │ │ │ │ - subeq sl, fp, r4, lsl #1 │ │ │ │ - subeq sl, fp, r0, lsl r2 │ │ │ │ + subseq pc, ip, r4, lsl #3 │ │ │ │ + @ instruction: 0x004ba094 │ │ │ │ + subeq sl, fp, r0, lsr #4 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #524] @ 37f6dc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -425063,30 +425063,30 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #508] @ 37f6e0 │ │ │ │ ldr r2, [pc, #508] @ 37f6e4 │ │ │ │ ldr r3, [pc, #508] @ 37f6e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #492] @ 37f6ec │ │ │ │ ldr r1, [pc, #492] @ 37f6f0 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #472] @ 37f6f4 │ │ │ │ mov r6, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #444] @ 37f6f8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mvn ip, #0 │ │ │ │ add sl, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb ip, [r1, #13] │ │ │ │ strb r6, [r1, #61] @ 0x3d │ │ │ │ @@ -425097,64 +425097,64 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #372] @ 37f6fc │ │ │ │ add r2, r4, #1920 @ 0x780 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r7, #204 @ 0xcc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, ip │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ add r2, r4, #2080 @ 0x820 │ │ │ │ ldr r3, [pc, #324] @ 37f700 │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r7, #252 @ 0xfc │ │ │ │ mov r1, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1240 │ │ │ │ ldr r3, [pc, #264] @ 37f704 │ │ │ │ mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e5a5c │ │ │ │ + bl 7e5a6c │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r4, #2344] @ 0x928 │ │ │ │ strb r6, [r4, #2084] @ 0x824 │ │ │ │ strb r6, [r4, #1916] @ 0x77c │ │ │ │ bl 35654c │ │ │ │ ldr r2, [pc, #208] @ 37f708 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 544f50 │ │ │ │ + bl 544f60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, fp │ │ │ │ bl 292dac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ @@ -425185,26 +425185,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq pc, [ip], #-12 @ │ │ │ │ - subeq sl, fp, r4, ror #2 │ │ │ │ - ldrdeq r9, [fp], #-248 @ 0xffffff08 │ │ │ │ + subseq pc, ip, ip, asr #1 │ │ │ │ + subeq sl, fp, r4, ror r1 │ │ │ │ + subeq r9, fp, r8, ror #31 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - ldrdeq sl, [r8], #-108 @ 0xffffff94 │ │ │ │ - subseq r6, r0, r8, ror #3 │ │ │ │ + subeq sl, r8, ip, ror #13 │ │ │ │ + ldrsheq r6, [r0], #-24 @ 0xffffffe8 │ │ │ │ rsbeq sl, r5, r4, lsl #23 │ │ │ │ - subeq sl, fp, r8, asr r1 │ │ │ │ - subeq sl, fp, ip, lsl r1 │ │ │ │ - strdeq sl, [fp], #-0 │ │ │ │ + subeq sl, fp, r8, ror #2 │ │ │ │ + subeq sl, fp, ip, lsr #2 │ │ │ │ + subeq sl, fp, r0, lsl #2 │ │ │ │ andeq r6, r0, r0, lsl #15 │ │ │ │ - subeq sl, fp, r4, lsl #1 │ │ │ │ + @ instruction: 0x004ba094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #836] @ 37fa68 │ │ │ │ ldr r2, [pc, #836] @ 37fa6c │ │ │ │ ldrb r7, [r0, #2503] @ 0x9c7 │ │ │ │ @@ -425253,21 +425253,21 @@ │ │ │ │ add r1, r1, #112 @ 0x70 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #672] @ 37fa80 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ mov r1, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f890 │ │ │ │ mov r0, r3 │ │ │ │ - bl 584e90 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r3, [r4, #2480] @ 0x9b0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 37f8a0 │ │ │ │ ldr r2, [pc, #616] @ 37fa84 │ │ │ │ ldr r3, [pc, #588] @ 37fa6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425359,31 +425359,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 37faa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37f880 │ │ │ │ ldr r0, [pc, #224] @ 37faa4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37f880 │ │ │ │ ldr r2, [pc, #196] @ 37faa8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f8d8 │ │ │ │ ldr r2, [pc, #160] @ 37fa98 │ │ │ │ @@ -425399,46 +425399,46 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37faac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37f8d8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 37fab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37f8d8 │ │ │ │ rsbeq fp, r8, ip, asr #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strheq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ rsbseq ip, r3, r4, asr r3 │ │ │ │ - subseq lr, ip, r0, asr #27 │ │ │ │ - subeq r6, r9, r0, asr r1 │ │ │ │ - subeq r0, r9, r8, asr r0 │ │ │ │ + ldrsbeq lr, [ip], #-208 @ 0xffffff30 │ │ │ │ + subeq r6, r9, r0, ror #2 │ │ │ │ + subeq r0, r9, r8, rrx │ │ │ │ ldrdeq fp, [r8], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq ip, r3, r4, lsl #5 │ │ │ │ rsbeq fp, r8, ip, ror #21 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, fp, r4, lsl sp │ │ │ │ - subeq r9, fp, ip, asr #26 │ │ │ │ + subeq r9, fp, r4, lsr #26 │ │ │ │ + subeq r9, fp, ip, asr sp │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - subeq r9, fp, r0, lsl sp │ │ │ │ - subeq r9, fp, r4, ror #26 │ │ │ │ + subeq r9, fp, r0, lsr #26 │ │ │ │ + subeq r9, fp, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #396] @ 37fc58 │ │ │ │ ldr r3, [pc, #396] @ 37fc5c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -425511,49 +425511,49 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37fc78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb sl, [r4, #2505] @ 0x9c9 │ │ │ │ ldrb r2, [r4, #2506] @ 0x9ca │ │ │ │ b 37fb18 │ │ │ │ ldr r0, [pc, #72] @ 37fc7c │ │ │ │ mov r3, r2 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb sl, [r4, #2505] @ 0x9c9 │ │ │ │ ldrb r2, [r4, #2506] @ 0x9ca │ │ │ │ b 37fb18 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r8, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, r8, r8, lsl #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0068b890 │ │ │ │ andeq r2, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, fp, r0, lsl #24 │ │ │ │ - subeq r9, fp, r4, lsr ip │ │ │ │ + subeq r9, fp, r0, lsl ip │ │ │ │ + subeq r9, fp, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #2480] @ 0x9b0 │ │ │ │ ldr r2, [pc, #640] @ 37ff1c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -425687,28 +425687,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 37ff40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #2480] @ 0x9b0 │ │ │ │ b 37fd44 │ │ │ │ ldr r0, [pc, #96] @ 37ff44 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r4, #2480] @ 0x9b0 │ │ │ │ b 37fd44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 37ff48 │ │ │ │ ldr r1, [pc, #72] @ 37ff4c │ │ │ │ ldr r0, [pc, #72] @ 37ff50 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425722,19 +425722,19 @@ │ │ │ │ rsbeq fp, r8, r0, asr #14 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq fp, r8, ip, lsr #12 │ │ │ │ strdeq fp, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, fp, r4, lsl #20 │ │ │ │ - subeq r9, fp, ip, lsl sl │ │ │ │ - subseq lr, ip, r8, lsl #13 │ │ │ │ - strheq r9, [fp], #-84 @ 0xffffffac │ │ │ │ - subeq r9, fp, ip, lsr #19 │ │ │ │ + subeq r9, fp, r4, lsl sl │ │ │ │ + subeq r9, fp, ip, lsr #20 │ │ │ │ + @ instruction: 0x005ce698 │ │ │ │ + subeq r9, fp, r4, asr #11 │ │ │ │ + strheq r9, [fp], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 3800b0 │ │ │ │ ldr ip, [pc, #320] @ 3800b4 │ │ │ │ @@ -425800,38 +425800,38 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3800d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37ffa8 │ │ │ │ ldr r0, [pc, #48] @ 3800d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 37ffa8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r8, r4, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq fp, r8, r4, ror #8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq fp, r8, ip, lsl r4 │ │ │ │ andeq r2, r0, ip, ror r9 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004b9894 │ │ │ │ - subeq r9, fp, r0, asr #17 │ │ │ │ + subeq r9, fp, r4, lsr #17 │ │ │ │ + ldrdeq r9, [fp], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #1704] @ 38079c │ │ │ │ ldr r2, [pc, #1704] @ 3807a0 │ │ │ │ @@ -425894,15 +425894,15 @@ │ │ │ │ ble 380774 │ │ │ │ ldr r7, [pc, #1500] @ 3807bc │ │ │ │ ldr r0, [pc, #1500] @ 3807c0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ b 380164 │ │ │ │ mov r5, #0 │ │ │ │ b 380154 │ │ │ │ mov r5, #15 │ │ │ │ b 380154 │ │ │ │ ldrb r5, [r0, #2552] @ 0x9f8 │ │ │ │ @@ -426229,64 +426229,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3807e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 380178 │ │ │ │ ldr r0, [pc, #140] @ 3807e8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 380178 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3807ec │ │ │ │ ldr r0, [pc, #112] @ 3807f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r1, [r3, #364] @ 0x16c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ b 380220 │ │ │ │ rsbeq fp, r8, r0, lsl #6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq lr, ip, r0, asr r0 │ │ │ │ + subseq lr, ip, r0, rrx │ │ │ │ rsbeq fp, r8, r8, ror #5 │ │ │ │ - strheq pc, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + subeq pc, r8, r0, asr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq fp, r8, r4, ror r2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subeq pc, r8, ip, lsr #18 │ │ │ │ - strheq r9, [fp], #-116 @ 0xffffff8c │ │ │ │ - strdeq pc, [r8], #-136 @ 0xffffff78 │ │ │ │ + subeq pc, r8, ip, lsr r9 @ │ │ │ │ + subeq r9, fp, r4, asr #15 │ │ │ │ + subeq pc, r8, r8, lsl #18 │ │ │ │ rsbeq r9, r5, ip, ror lr │ │ │ │ - ldrsheq lr, [ip], #-40 @ 0xffffffd8 │ │ │ │ - subeq r9, fp, r4, lsr #4 │ │ │ │ - strdeq r9, [fp], #-96 @ 0xffffffa0 │ │ │ │ + subseq lr, ip, r8, lsl #6 │ │ │ │ + subeq r9, fp, r4, lsr r2 │ │ │ │ + subeq r9, fp, r0, lsl #14 │ │ │ │ andeq r0, r0, pc, lsl r7 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r9, fp, r0, lsl #5 │ │ │ │ - subeq r9, fp, r4, lsr #5 │ │ │ │ + @ instruction: 0x004b9290 │ │ │ │ + strheq r9, [fp], #-36 @ 0xffffffdc │ │ │ │ rsbeq r9, r5, r4, lsr #18 │ │ │ │ - subeq r9, fp, r8, lsl r2 │ │ │ │ + subeq r9, fp, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3800d8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -426370,41 +426370,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3809c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #2503] @ 0x9c7 │ │ │ │ b 3808a4 │ │ │ │ ldr r0, [pc, #56] @ 3809c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r6, [r4, #2503] @ 0x9c7 │ │ │ │ b 3808a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0068ab90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, r8, r0, ror fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq sl, r8, ip, lsr #22 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq r9, [fp], #-0 │ │ │ │ - ldrdeq r9, [fp], #-12 │ │ │ │ + subeq r9, fp, r0, asr #1 │ │ │ │ + subeq r9, fp, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #284] @ 380b00 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426421,43 +426421,43 @@ │ │ │ │ ldr r1, [pc, #248] @ 380b10 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ strb r5, [sp, #35] @ 0x23 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r8, #1 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ strb r8, [sp, #48] @ 0x30 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ add r2, r2, r8 │ │ │ │ str r2, [r4, #2492] @ 0x9bc │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [pc, #88] @ 380b14 │ │ │ │ str r3, [r4, #2496] @ 0x9c0 │ │ │ │ @@ -426474,19 +426474,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - subseq sp, ip, r8, lsr #23 │ │ │ │ + ldrheq sp, [ip], #-184 @ 0xffffff48 │ │ │ │ strdeq sl, [r8], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, r9, ip, lsl pc │ │ │ │ - subeq lr, r8, r8, lsl lr │ │ │ │ + subeq r4, r9, ip, lsr #30 │ │ │ │ + subeq lr, r8, r8, lsr #28 │ │ │ │ rsbeq sl, r8, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ mov r9, r2 │ │ │ │ @@ -426543,15 +426543,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [r4, #-20] @ 0xffffffec │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #2256 @ 0x8d0 │ │ │ │ - bl 54efc0 │ │ │ │ + bl 54efd0 │ │ │ │ subs r7, r7, r5 │ │ │ │ add r9, r9, r5 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 380d44 │ │ │ │ ldrb r6, [r8, #2528] @ 0x9e0 │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ movlt r5, r7 │ │ │ │ @@ -426572,40 +426572,40 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r4, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #2256 @ 0x8d0 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54eea8 │ │ │ │ ldrb r6, [r8, #2528] @ 0x9e0 │ │ │ │ ands r6, r6, #16 │ │ │ │ bne 380bd8 │ │ │ │ ldr r2, [pc, #592] @ 380ef0 │ │ │ │ ldr r1, [pc, #592] @ 380ef4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ sub r2, r4, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #-36] @ 0xffffffdc │ │ │ │ str r6, [r4, #-40] @ 0xffffffd8 │ │ │ │ strb r3, [r4, #-36] @ 0xffffffdc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r4, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ sub r2, r4, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -426614,15 +426614,15 @@ │ │ │ │ sub r2, r4, #24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ add r0, r2, #424 @ 0x1a8 │ │ │ │ mov r2, fp │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ subs r7, r7, r5 │ │ │ │ add r9, r9, r5 │ │ │ │ add fp, fp, r5 │ │ │ │ bne 380c28 │ │ │ │ ldr r2, [pc, #428] @ 380ef8 │ │ │ │ ldr r3, [pc, #392] @ 380ed8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -426646,28 +426646,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 380efc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ sub r2, r4, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #-36] @ 0xffffffdc │ │ │ │ str r6, [r4, #-40] @ 0xffffffd8 │ │ │ │ strb r3, [r4, #-36] @ 0xffffffdc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r4, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ sub r2, r4, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ @@ -426676,15 +426676,15 @@ │ │ │ │ sub r2, r4, #24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ add r0, r2, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 380c8c │ │ │ │ ldr r3, [pc, #200] @ 380f00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380ba0 │ │ │ │ ldr r3, [pc, #184] @ 380f04 │ │ │ │ @@ -426700,49 +426700,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r4, #-20] @ 0xffffffec │ │ │ │ str r1, [r4, #-16] │ │ │ │ str r1, [r4, #-12] │ │ │ │ sub r0, r4, #24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 380f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 380ba0 │ │ │ │ ldr r0, [pc, #84] @ 380f10 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 380ba0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq sl, [r8], #-128 @ 0xffffff80 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, r8, r8, ror #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ + ldrsheq sp, [ip], #-144 @ 0xffffff70 │ │ │ │ subseq sp, ip, r0, ror #19 │ │ │ │ - ldrsbeq sp, [ip], #-144 @ 0xffffff70 │ │ │ │ - subeq r4, r9, r8, ror #26 │ │ │ │ - subeq r4, r9, ip, lsl #25 │ │ │ │ - subeq lr, r8, ip, lsl #23 │ │ │ │ + subeq r4, r9, r8, ror sp │ │ │ │ + @ instruction: 0x00494c9c │ │ │ │ + @ instruction: 0x0048eb9c │ │ │ │ rsbeq sl, r8, r8, lsr #13 │ │ │ │ - @ instruction: 0x0048ea94 │ │ │ │ + subeq lr, r8, r4, lsr #21 │ │ │ │ andeq r3, r0, r8, lsl #11 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strdeq r8, [fp], #-188 @ 0xffffff44 │ │ │ │ - subeq r8, fp, r4, lsr #24 │ │ │ │ + subeq r8, fp, ip, lsl #24 │ │ │ │ + subeq r8, fp, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #1200] @ 3813dc │ │ │ │ ldr r2, [pc, #1200] @ 3813e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -426777,15 +426777,15 @@ │ │ │ │ strhi r3, [r4, #2496] @ 0x9c0 │ │ │ │ add r3, fp, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ @@ -426794,29 +426794,29 @@ │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [r4, #2492] @ 0x9bc │ │ │ │ ldr r1, [r4, #2496] @ 0x9c0 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #2468] @ 0x9a4 │ │ │ │ ldr r5, [r4, #2464] @ 0x9a0 │ │ │ │ ldrb r3, [sp, #92] @ 0x5c │ │ │ │ lsr r5, r5, #8 │ │ │ │ and r5, r5, #15 │ │ │ │ add r0, r4, #2368 @ 0x940 │ │ │ │ @@ -426953,22 +426953,22 @@ │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 381408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #2496] @ 0x9c0 │ │ │ │ b 380f88 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 37ff58 │ │ │ │ b 381100 │ │ │ │ ldr r3, [pc, #336] @ 38140c │ │ │ │ @@ -426990,22 +426990,22 @@ │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r5, [r6, #8] │ │ │ │ str r5, [r6, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 381410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3811d8 │ │ │ │ ldr r3, [pc, #208] @ 381414 │ │ │ │ ldr r1, [pc, #208] @ 381418 │ │ │ │ ldr r0, [pc, #208] @ 38141c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427013,23 +427013,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #188] @ 381424 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r5, [r4, #2496] @ 0x9c0 │ │ │ │ b 380f84 │ │ │ │ mov r2, r7 │ │ │ │ b 381334 │ │ │ │ ldr r0, [pc, #160] @ 381428 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ b 381334 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #136] @ 38142c │ │ │ │ ldr r0, [pc, #136] @ 381430 │ │ │ │ ldr r2, [pc, #136] @ 381434 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -427045,36 +427045,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq sl, r8, r8, asr #9 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq sl, r8, r4, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq sp, [ip], #-88 @ 0xffffffa8 │ │ │ │ - subeq r4, r9, r8, lsl #19 │ │ │ │ - subeq lr, r8, r8, lsl #17 │ │ │ │ + subseq sp, ip, r8, lsl #12 │ │ │ │ + @ instruction: 0x00494998 │ │ │ │ + @ instruction: 0x0048e898 │ │ │ │ rsbeq sl, r8, ip, ror #5 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r8, fp, ip, ror r8 │ │ │ │ + subeq r8, fp, ip, lsl #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq r8, fp, r0, asr #16 │ │ │ │ - subseq sp, ip, r4, asr #4 │ │ │ │ - subeq r8, fp, r0, ror r1 │ │ │ │ - subeq r8, fp, r0, ror r8 │ │ │ │ + subeq r8, fp, r0, asr r8 │ │ │ │ + subseq sp, ip, r4, asr r2 │ │ │ │ + subeq r8, fp, r0, lsl #3 │ │ │ │ + subeq r8, fp, r0, lsl #17 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ - ldrdeq r8, [fp], #-124 @ 0xffffff84 │ │ │ │ - subeq r8, fp, r4, lsl r8 │ │ │ │ - subeq r8, fp, r8, lsl r1 │ │ │ │ - subeq r8, fp, r0, lsl r5 │ │ │ │ + subeq r8, fp, ip, ror #15 │ │ │ │ + subeq r8, fp, r4, lsr #16 │ │ │ │ + subeq r8, fp, r8, lsr #2 │ │ │ │ + subeq r8, fp, r0, lsr #10 │ │ │ │ andeq r0, r0, sl, ror #6 │ │ │ │ - subseq sp, ip, r8, asr #3 │ │ │ │ - strdeq r8, [fp], #-4 │ │ │ │ - subeq r8, fp, r4, lsr #2 │ │ │ │ + ldrsbeq sp, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subeq r8, fp, r4, lsl #2 │ │ │ │ + subeq r8, fp, r4, lsr r1 │ │ │ │ andeq r0, r0, fp, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #4048] @ 382430 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ @@ -427093,15 +427093,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #148] @ 0x94 │ │ │ │ mov ip, #0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r7, #2372] @ 0x944 │ │ │ │ cmp r3, #4 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ beq 3820ac │ │ │ │ ldr r2, [pc, #3968] @ 382448 │ │ │ │ mov fp, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -427130,29 +427130,29 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r7, [fp, #2520] @ 0x9d8 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov sl, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb sl, [sp, #100] @ 0x64 │ │ │ │ add r5, sp, #104 @ 0x68 │ │ │ │ add r8, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ @@ -427160,54 +427160,54 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r7, [fp, #2520] @ 0x9d8 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ add r7, r7, #4 │ │ │ │ cmp r6, r4 │ │ │ │ streq r7, [fp, #2520] @ 0x9d8 │ │ │ │ beq 381814 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb sl, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [pc, #3576] @ 382458 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -427285,30 +427285,30 @@ │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382eb0 │ │ │ │ ldr r3, [fp, #2372] @ 0x944 │ │ │ │ cmp r3, #0 │ │ │ │ bne 382eb0 │ │ │ │ @@ -427398,29 +427398,29 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ bne 383070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3817ec │ │ │ │ @@ -427545,63 +427545,63 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [r9, #4] │ │ │ │ str r4, [r9, #8] │ │ │ │ str r4, [r9, #12] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r3, r6, sl} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2216] @ 382484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ b 38167c │ │ │ │ ldr r3, [pc, #2200] @ 382488 │ │ │ │ ldr r2, [pc, #2200] @ 38248c │ │ │ │ ldr r1, [pc, #2200] @ 382490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, [r2] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [fp, #2520] @ 0x9d8 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [fp, #2520] @ 0x9d8 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ @@ -427629,21 +427629,21 @@ │ │ │ │ beq 384128 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1916] @ 382498 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3817f4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, fp │ │ │ │ ldr r3, [r3] │ │ │ │ mov sl, r9 │ │ │ │ @@ -427698,21 +427698,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1648] @ 3824a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381d4c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 38375c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ @@ -427728,40 +427728,40 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ b 3816f0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 382ed0 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ strb r6, [fp, #2541] @ 0x9ed │ │ │ │ @@ -427778,40 +427778,40 @@ │ │ │ │ ldr r2, [pc, #1396] @ 3824c0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r1, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ strb r7, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, [r1] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r7, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ b 3818c4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r4, [fp, #2484] @ 0x9b4 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ @@ -427820,30 +427820,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ lsl r3, sl, #8 │ │ │ │ add r4, r4, r3, asr #8 │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ str r7, [sp, #136] @ 0x88 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r1, [fp, #2517] @ 0x9d5 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ and r2, r1, #6 │ │ │ │ cmp r2, #6 │ │ │ │ bic r2, r3, #-16777216 @ 0xff000000 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r2, [fp, #2496] @ 0x9c0 │ │ │ │ @@ -427862,15 +427862,15 @@ │ │ │ │ cmp r5, r3 │ │ │ │ bne 3817ec │ │ │ │ tst r6, #131072 @ 0x20000 │ │ │ │ ldrbne r3, [fp, #2535] @ 0x9e7 │ │ │ │ bne 381a3c │ │ │ │ b 381a58 │ │ │ │ ldr r0, [r7, #2344] @ 0x928 │ │ │ │ - bl 7e5b38 │ │ │ │ + bl 7e5b48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #2372] @ 0x944 │ │ │ │ b 3814c0 │ │ │ │ ands r4, r6, #8 │ │ │ │ beq 383064 │ │ │ │ ldr r7, [pc, #1012] @ 3824c4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -428024,42 +428024,42 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ mov r6, #1 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [fp, #2572] @ 0xa0c │ │ │ │ add r2, r3, #4 │ │ │ │ sub r3, r3, #8 │ │ │ │ str r2, [fp, #2520] @ 0x9d8 │ │ │ │ str r3, [fp, #2596] @ 0xa24 │ │ │ │ @@ -428086,105 +428086,105 @@ │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ sub r2, r2, r1 │ │ │ │ and r3, r3, #2 │ │ │ │ strb r7, [fp, #2511] @ 0x9cf │ │ │ │ str r1, [fp, #2600] @ 0xa28 │ │ │ │ str r2, [fp, #2588] @ 0xa1c │ │ │ │ b 3817f4 │ │ │ │ - subseq sp, ip, ip, lsr #2 │ │ │ │ + subseq sp, ip, ip, lsr r1 │ │ │ │ rsbeq r9, r8, r0, lsl #31 │ │ │ │ rsbeq r9, r8, r4, ror pc │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r4, r9, r0, lsr #9 │ │ │ │ - subeq lr, r8, r0, lsr #7 │ │ │ │ + strheq r4, [r9], #-64 @ 0xffffffc0 │ │ │ │ + strheq lr, [r8], #-48 @ 0xffffffd0 │ │ │ │ rsbseq sl, r3, r0, asr #12 │ │ │ │ - @ instruction: 0x005cd098 │ │ │ │ - subeq r4, r9, r0, lsr r4 │ │ │ │ - subeq lr, r8, r0, lsr #6 │ │ │ │ + subseq sp, ip, r8, lsr #1 │ │ │ │ + subeq r4, r9, r0, asr #8 │ │ │ │ + subeq lr, r8, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq ip, [ip], #-188 @ 0xffffff44 │ │ │ │ + subseq ip, ip, ip, lsl #24 │ │ │ │ rsbseq sl, r3, r0, ror #5 │ │ │ │ ldrheq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ rsbseq sl, r3, ip, lsr #5 │ │ │ │ rsbeq r9, r8, r8, lsl #23 │ │ │ │ - subseq ip, ip, r8, asr #20 │ │ │ │ - subseq ip, ip, ip, ror #16 │ │ │ │ - subseq lr, r0, r4, ror r0 │ │ │ │ - ldrsheq ip, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq ip, ip, r8, asr sl │ │ │ │ + subseq ip, ip, ip, ror r8 │ │ │ │ + subseq lr, r0, r4, lsl #1 │ │ │ │ + subseq ip, ip, r8, lsl #16 │ │ │ │ andeq r4, r0, r8, lsl #12 │ │ │ │ - subeq r8, fp, r0, lsr #32 │ │ │ │ - @ instruction: 0x005cc998 │ │ │ │ - subeq r3, r9, r4, lsr sp │ │ │ │ - subeq sp, r8, r4, lsr ip │ │ │ │ + subeq r8, fp, r0, lsr r0 │ │ │ │ + subseq ip, ip, r8, lsr #19 │ │ │ │ + subeq r3, r9, r4, asr #26 │ │ │ │ + subeq sp, r8, r4, asr #24 │ │ │ │ andeq r2, r0, r0, ror #12 │ │ │ │ - subeq r8, fp, r0, ror sl │ │ │ │ + subeq r8, fp, r0, lsl #21 │ │ │ │ @ instruction: 0x00739d9c │ │ │ │ - subeq r7, fp, r0, ror lr │ │ │ │ + subeq r7, fp, r0, lsl #29 │ │ │ │ muleq r0, r8, ip │ │ │ │ - subeq r8, fp, r0, lsr #19 │ │ │ │ - subseq ip, ip, r4, lsl r7 │ │ │ │ - strheq r3, [r9], #-160 @ 0xffffff60 │ │ │ │ - strheq sp, [r8], #-144 @ 0xffffff70 │ │ │ │ - subseq ip, ip, r0, ror #12 │ │ │ │ - subeq sp, r8, r8, ror #17 │ │ │ │ - subeq r3, r9, r8, ror #19 │ │ │ │ + strheq r8, [fp], #-144 @ 0xffffff70 │ │ │ │ + subseq ip, ip, r4, lsr #14 │ │ │ │ + subeq r3, r9, r0, asr #21 │ │ │ │ + subeq sp, r8, r0, asr #19 │ │ │ │ + subseq ip, ip, r0, ror r6 │ │ │ │ + strdeq sp, [r8], #-136 @ 0xffffff78 │ │ │ │ + strdeq r3, [r9], #-152 @ 0xffffff68 │ │ │ │ + subeq r7, fp, ip, lsl fp │ │ │ │ + subeq r7, fp, r4, lsl fp │ │ │ │ subeq r7, fp, ip, lsl #22 │ │ │ │ - subeq r7, fp, r4, lsl #22 │ │ │ │ - strdeq r7, [fp], #-172 @ 0xffffff54 │ │ │ │ + subeq r7, fp, r4, lsr #19 │ │ │ │ + @ instruction: 0x004b799c │ │ │ │ @ instruction: 0x004b7994 │ │ │ │ - subeq r7, fp, ip, lsl #19 │ │ │ │ subeq r7, fp, r4, lsl #19 │ │ │ │ - subeq r7, fp, r4, ror r9 │ │ │ │ - subseq ip, ip, r4, ror r2 │ │ │ │ - subeq r3, r9, r0, lsl r6 │ │ │ │ - subeq sp, r8, r0, lsl r5 │ │ │ │ - ldrheq fp, [ip], #-252 @ 0xffffff04 │ │ │ │ - subeq r3, r9, r4, asr r3 │ │ │ │ - subeq sp, r8, r4, asr r2 │ │ │ │ - subseq fp, ip, r2, ror ip │ │ │ │ - subseq fp, ip, ip, asr sp │ │ │ │ - strdeq r3, [r9], #-8 │ │ │ │ - strdeq ip, [r8], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0x005cba9e │ │ │ │ + subseq ip, ip, r4, lsl #5 │ │ │ │ + subeq r3, r9, r0, lsr #12 │ │ │ │ + subeq sp, r8, r0, lsr #10 │ │ │ │ + subseq fp, ip, ip, asr #31 │ │ │ │ + subeq r3, r9, r4, ror #6 │ │ │ │ + subeq sp, r8, r4, ror #4 │ │ │ │ + subseq fp, ip, r2, lsl #25 │ │ │ │ + subseq fp, ip, ip, ror #26 │ │ │ │ + subeq r3, r9, r8, lsl #2 │ │ │ │ + subeq sp, r8, r8 │ │ │ │ + subseq fp, ip, lr, lsr #21 │ │ │ │ @ instruction: 0x00004abc │ │ │ │ - subeq r7, fp, ip, ror #9 │ │ │ │ - subeq r7, fp, ip, asr #12 │ │ │ │ + strdeq r7, [fp], #-76 @ 0xffffffb4 │ │ │ │ + subeq r7, fp, ip, asr r6 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ - subeq r7, fp, r4, lsr r5 │ │ │ │ + subeq r7, fp, r4, asr #10 │ │ │ │ andeq r1, r0, r0, lsr #24 │ │ │ │ - subeq r7, fp, ip, lsr #5 │ │ │ │ - subseq fp, ip, sl, lsl #13 │ │ │ │ + strheq r7, [fp], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x005cb69a │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ - ldrsbeq fp, [ip], #-74 @ 0xffffffb6 │ │ │ │ - subseq ip, r0, ip, ror ip │ │ │ │ - subseq ip, r0, r0, ror ip │ │ │ │ - subeq r6, fp, r0, lsr #26 │ │ │ │ + subseq fp, ip, sl, ror #9 │ │ │ │ + subseq ip, r0, ip, lsl #25 │ │ │ │ + subseq ip, r0, r0, lsl #25 │ │ │ │ + subeq r6, fp, r0, lsr sp │ │ │ │ andeq r2, r0, r0, lsr #29 │ │ │ │ rsbeq r7, r5, ip, lsl r1 │ │ │ │ - subeq r7, fp, r8, ror #13 │ │ │ │ - subseq ip, r0, r0, ror fp │ │ │ │ - subseq ip, r0, r4, ror #22 │ │ │ │ - subseq ip, r0, r0, lsr fp │ │ │ │ - subseq ip, r0, r4, lsr #22 │ │ │ │ - subseq ip, r0, r8, lsl fp │ │ │ │ + strdeq r7, [fp], #-104 @ 0xffffff98 │ │ │ │ + subseq ip, r0, r0, lsl #23 │ │ │ │ + subseq ip, r0, r4, ror fp │ │ │ │ + subseq ip, r0, r0, asr #22 │ │ │ │ + subseq ip, r0, r4, lsr fp │ │ │ │ + subseq ip, r0, r8, lsr #22 │ │ │ │ andeq r4, r0, r0, lsr #11 │ │ │ │ - subeq r7, fp, r8, lsl #23 │ │ │ │ - andeq r3, r0, r0, lsl #15 │ │ │ │ @ instruction: 0x004b7b98 │ │ │ │ + andeq r3, r0, r0, lsl #15 │ │ │ │ + subeq r7, fp, r8, lsr #23 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - subeq r6, fp, ip, ror sl │ │ │ │ + subeq r6, fp, ip, lsl #21 │ │ │ │ andeq r3, r0, ip, lsl #9 │ │ │ │ - strdeq r7, [fp], #-172 @ 0xffffff54 │ │ │ │ + subeq r7, fp, ip, lsl #22 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - subeq r6, fp, r0, lsl #25 │ │ │ │ + @ instruction: 0x004b6c90 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r6, fp, r0, lsr #25 │ │ │ │ - subeq r6, fp, r8, asr ip │ │ │ │ + strheq r6, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq r6, fp, r8, ror #24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ strb r1, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ bne 383ed0 │ │ │ │ @@ -428199,41 +428199,41 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [fp, #2496] @ 0x9c0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ ldr r5, [fp, #2492] @ 0x9bc │ │ │ │ mov r6, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #108] @ 0x6c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldrb r3, [fp, #2542] @ 0x9ee │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, r3 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ mvn r3, r3 │ │ │ │ strb r3, [fp, #2542] @ 0x9ee │ │ │ │ ldrb r3, [fp, #2535] @ 0x9e7 │ │ │ │ @@ -428349,44 +428349,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [fp, #2492] @ 0x9bc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, [r2] │ │ │ │ stm r8, {r0, r1} │ │ │ │ add r8, fp, #2352 @ 0x930 │ │ │ │ add r8, r8, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [fp, #2360] @ 0x938 │ │ │ │ add r3, fp, r4 │ │ │ │ sub r2, r2, r4 │ │ │ │ ldrb r3, [r3, #2363] @ 0x93b │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [fp, #2546] @ 0x9f2 │ │ │ │ str r2, [fp, #2360] @ 0x938 │ │ │ │ @@ -428483,21 +428483,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1388] @ 382510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382734 │ │ │ │ ldr r3, [pc, #-1280] @ 38258c │ │ │ │ ldr r7, [sl, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 383a58 │ │ │ │ mov r0, fp │ │ │ │ @@ -428511,15 +428511,15 @@ │ │ │ │ ldr r3, [pc, #-1332] @ 38258c │ │ │ │ ldr r7, [sl, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 382a98 │ │ │ │ ldr r0, [pc, #-1472] @ 382514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382a98 │ │ │ │ mov r0, fp │ │ │ │ bl 3809cc │ │ │ │ ldr r2, [fp, #2464] @ 0x9a0 │ │ │ │ orr r3, r0, #65536 @ 0x10000 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r2, [r6] │ │ │ │ @@ -428545,22 +428545,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1628] @ 38251c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382760 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383a68 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428602,21 +428602,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1844] @ 382524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382bb4 │ │ │ │ mov r0, fp │ │ │ │ bl 3809cc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ bl 3809cc │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -428789,15 +428789,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 382248 │ │ │ │ ldr r0, [pc, #-2532] @ 38253c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ b 38167c │ │ │ │ ldr r2, [pc, #-2560] @ 382540 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -428827,15 +428827,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ @@ -428843,15 +428843,15 @@ │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #-2748] @ 382548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381b20 │ │ │ │ ldr sl, [pc, #-2760] @ 38254c │ │ │ │ add sl, pc, sl │ │ │ │ b 38227c │ │ │ │ ldr r3, [pc, #-2768] @ 382550 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -428894,26 +428894,26 @@ │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [r9, #4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r5, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2968] @ 382564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3819bc │ │ │ │ ldr r3, [pc, #-2980] @ 382568 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381748 │ │ │ │ @@ -428930,25 +428930,25 @@ │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [r9, #4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3100] @ 38256c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381748 │ │ │ │ ldr r3, [pc, #-3112] @ 382570 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381d4c │ │ │ │ @@ -428965,21 +428965,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3216] @ 382574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381d4c │ │ │ │ ands r7, r3, #255 @ 0xff │ │ │ │ beq 3823f0 │ │ │ │ mov r4, r3 │ │ │ │ b 382824 │ │ │ │ lsr r3, r3, #24 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ @@ -429008,21 +429008,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3380] @ 38257c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381d68 │ │ │ │ ldrb r3, [fp, #2536] @ 0x9e8 │ │ │ │ tst r3, #96 @ 0x60 │ │ │ │ beq 3821c8 │ │ │ │ b 3817ec │ │ │ │ ldr r3, [pc, #-3408] @ 382580 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -429042,24 +429042,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3520] @ 382584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r4, #3 │ │ │ │ beq 3836b4 │ │ │ │ cmp r4, #4 │ │ │ │ beq 38360c │ │ │ │ cmp r4, #1 │ │ │ │ bne 384918 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -429083,24 +429083,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #-3644] @ 382594 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3664] @ 382598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #2 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382760 │ │ │ │ @@ -429209,15 +429209,15 @@ │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ and r7, r3, #255 @ 0xff │ │ │ │ b 3823f0 │ │ │ │ ldr r0, [pc, #4064] @ 384598 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382cb8 │ │ │ │ ldr r3, [fp, #2564] @ 0xa04 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b 3816f0 │ │ │ │ ldr r3, [fp, #2560] @ 0xa00 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b 3816f0 │ │ │ │ @@ -429254,24 +429254,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #3884] @ 3845a8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3864] @ 3845ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #5 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #5 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382760 │ │ │ │ @@ -429296,24 +429296,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #3724] @ 3845b0 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3704] @ 3845b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382760 │ │ │ │ @@ -429344,22 +429344,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 3845c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381e50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382790 │ │ │ │ ldr r3, [pc, #3512] @ 3845c4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429377,22 +429377,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3408] @ 3845c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382790 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382790 │ │ │ │ ldr r3, [pc, #3388] @ 3845cc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429410,22 +429410,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3284] @ 3845d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382790 │ │ │ │ ldr r5, [fp, #2472] @ 0x9a8 │ │ │ │ ldr r3, [fp, #2464] @ 0x9a0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 38392c │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, r8 │ │ │ │ @@ -429458,22 +429458,22 @@ │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3100] @ 3845d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [fp, #2348] @ 0x92c │ │ │ │ ldr r2, [r2] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ beq 381a1c │ │ │ │ @@ -429499,22 +429499,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2956] @ 3845e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 381d1c │ │ │ │ ldr r0, [pc, #2948] @ 3845e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382a98 │ │ │ │ ldr r3, [pc, #2908] @ 3845cc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382b90 │ │ │ │ ldr r3, [pc, #2844] @ 3845a0 │ │ │ │ @@ -429530,22 +429530,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2828] @ 3845e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382b90 │ │ │ │ ldr r3, [pc, #2816] @ 3845ec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382734 │ │ │ │ ldr r3, [pc, #2720] @ 3845a0 │ │ │ │ @@ -429561,22 +429561,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2712] @ 3845f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382734 │ │ │ │ ldr r3, [pc, #2700] @ 3845f4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38215c │ │ │ │ @@ -429593,21 +429593,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 3845f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38215c │ │ │ │ ldr r3, [pc, #2584] @ 3845fc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38228c │ │ │ │ @@ -429625,27 +429625,27 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 384600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38228c │ │ │ │ subs r3, r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bne 3839e4 │ │ │ │ tst r6, #131072 @ 0x20000 │ │ │ │ beq 381a5c │ │ │ │ @@ -429682,24 +429682,24 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2248] @ 38460c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrb r3, [fp, #2535] @ 0x9e7 │ │ │ │ eor r3, r3, r2 │ │ │ │ tst r3, #7 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -429734,26 +429734,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2040] @ 384614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrb r3, [fp, #2541] @ 0x9ed │ │ │ │ ldr r2, [r2] │ │ │ │ and r3, r3, r4 │ │ │ │ sub r3, r3, r7 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -429780,22 +429780,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1880] @ 38461c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [fp, #2360] @ 0x938 │ │ │ │ b 3827fc │ │ │ │ ldr r2, [pc, #1864] @ 384620 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -429814,22 +429814,22 @@ │ │ │ │ beq 384924 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1752] @ 384624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3843d0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3843d0 │ │ │ │ @@ -429853,21 +429853,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1608] @ 38462c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ b 3825b8 │ │ │ │ ldr r3, [pc, #1592] @ 384630 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429885,31 +429885,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1484] @ 384634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ b 3826c4 │ │ │ │ ldr r2, [pc, #1468] @ 384638 │ │ │ │ ldr r0, [pc, #1468] @ 38463c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r1, [r3, #748] @ 0x2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382920 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ eor r3, r3, r1 │ │ │ │ tst r3, #7 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -429920,37 +429920,37 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381b20 │ │ │ │ cmp r4, #1 │ │ │ │ beq 3825b8 │ │ │ │ b 383f6c │ │ │ │ ldr r0, [pc, #1360] @ 384644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3822f8 │ │ │ │ ldr r3, [pc, #1348] @ 384648 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 384464 │ │ │ │ cmp r4, #0 │ │ │ │ bne 382110 │ │ │ │ cmp r5, #0 │ │ │ │ bne 382df0 │ │ │ │ b 3817ec │ │ │ │ ldr r0, [pc, #1308] @ 38464c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3817f4 │ │ │ │ and r3, r8, r4 │ │ │ │ sub r3, r3, r7 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -429958,32 +429958,32 @@ │ │ │ │ beq 381aa8 │ │ │ │ b 3839e4 │ │ │ │ ldr r0, [pc, #1260] @ 384650 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381748 │ │ │ │ cmp r8, r3 │ │ │ │ movls r2, #0 │ │ │ │ movhi r2, #1 │ │ │ │ str r2, [fp, #2348] @ 0x92c │ │ │ │ b 383498 │ │ │ │ ldr r0, [pc, #1216] @ 384654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381d4c │ │ │ │ ldr r0, [pc, #1204] @ 384658 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3819bc │ │ │ │ ldr r3, [pc, #1176] @ 38465c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382984 │ │ │ │ @@ -430000,22 +430000,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 384660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [fp, #2488] @ 0x9b8 │ │ │ │ b 382984 │ │ │ │ ldr r3, [pc, #1052] @ 384664 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -430034,22 +430034,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 384668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3829bc │ │ │ │ ldr r3, [pc, #928] @ 38466c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3829ec │ │ │ │ @@ -430066,22 +430066,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 384670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3829ec │ │ │ │ ldr r3, [pc, #808] @ 384674 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38299c │ │ │ │ @@ -430098,31 +430098,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 384678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38299c │ │ │ │ ldr r0, [pc, #688] @ 38467c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ b 3825b8 │ │ │ │ ldr r0, [pc, #672] @ 384680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381d68 │ │ │ │ ldr r3, [pc, #660] @ 384684 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3821d8 │ │ │ │ @@ -430139,21 +430139,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 384688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3821d8 │ │ │ │ ldr sl, [pc, #544] @ 38468c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #300] @ 3845a0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [r1, r3] │ │ │ │ ldr r3, [ip] │ │ │ │ @@ -430168,186 +430168,186 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 384690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ cmp r4, #0 │ │ │ │ bne 382110 │ │ │ │ b 382128 │ │ │ │ ldr r0, [pc, #412] @ 384694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3817f4 │ │ │ │ ldr r0, [pc, #392] @ 384698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381d4c │ │ │ │ ldr r0, [pc, #380] @ 38469c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 381e50 │ │ │ │ ldr sl, [pc, #360] @ 3846a0 │ │ │ │ add sl, pc, sl │ │ │ │ b 38446c │ │ │ │ ldr r0, [pc, #352] @ 3846a4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [fp, #2348] @ 0x92c │ │ │ │ ldr r2, [r2] │ │ │ │ b 3839cc │ │ │ │ ldr r0, [pc, #324] @ 3846a8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382b90 │ │ │ │ ldr r0, [pc, #308] @ 3846ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382734 │ │ │ │ ldr r0, [pc, #296] @ 3846b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 383348 │ │ │ │ - subeq r6, fp, r0, lsl #27 │ │ │ │ + @ instruction: 0x004b6d90 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r6, fp, r8, lsr #20 │ │ │ │ - subeq r6, fp, ip, lsr #19 │ │ │ │ - subeq r6, fp, r8, ror r9 │ │ │ │ - subeq r6, fp, r4, lsl #18 │ │ │ │ + subeq r6, fp, r8, lsr sl │ │ │ │ + strheq r6, [fp], #-156 @ 0xffffff64 │ │ │ │ + subeq r6, fp, r8, lsl #19 │ │ │ │ + subeq r6, fp, r4, lsl r9 │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ strdeq r6, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - subeq r6, fp, r8, ror #10 │ │ │ │ + subeq r6, fp, r8, ror r5 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ - subeq r6, fp, r8, ror #18 │ │ │ │ + subeq r6, fp, r8, ror r9 │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ - subeq r6, fp, r8, ror r8 │ │ │ │ + subeq r6, fp, r8, lsl #17 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - strheq r6, [fp], #-228 @ 0xffffff1c │ │ │ │ + subeq r6, fp, r4, asr #29 │ │ │ │ andeq r4, r0, r0, asr #32 │ │ │ │ - subeq r7, fp, ip, lsr #3 │ │ │ │ - subeq r6, fp, r8, ror #13 │ │ │ │ - @ instruction: 0x004b6698 │ │ │ │ + strheq r7, [fp], #-28 @ 0xffffffe4 │ │ │ │ + strdeq r6, [fp], #-104 @ 0xffffff98 │ │ │ │ + subeq r6, fp, r8, lsr #13 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ - subeq r6, fp, ip, lsl #15 │ │ │ │ + @ instruction: 0x004b679c │ │ │ │ andeq r3, r0, r8, ror #24 │ │ │ │ - subeq r6, fp, r8, ror #18 │ │ │ │ + subeq r6, fp, r8, ror r9 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - @ instruction: 0x004b6998 │ │ │ │ + subeq r6, fp, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #21 │ │ │ │ rsbeq r6, r5, r0, asr #7 │ │ │ │ - @ instruction: 0x004b6b98 │ │ │ │ + subeq r6, fp, r8, lsr #23 │ │ │ │ andeq r3, r0, r4, ror #22 │ │ │ │ - subeq r6, fp, ip, lsr fp │ │ │ │ + subeq r6, fp, ip, asr #22 │ │ │ │ andeq r1, r0, r4, ror #10 │ │ │ │ - @ instruction: 0x004b6498 │ │ │ │ + subeq r6, fp, r8, lsr #9 │ │ │ │ andeq r3, r0, ip, lsr #1 │ │ │ │ - subeq r5, fp, ip, lsr #29 │ │ │ │ + strheq r5, [fp], #-236 @ 0xffffff14 │ │ │ │ andeq r4, r0, ip, lsr r1 │ │ │ │ - subeq r5, fp, r8, ror lr │ │ │ │ + subeq r5, fp, r8, lsl #29 │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - subeq r5, fp, r0, asr lr │ │ │ │ + subeq r5, fp, r0, ror #28 │ │ │ │ rsbeq r6, r5, r4, lsr #32 │ │ │ │ - subeq r6, fp, r8, asr #6 │ │ │ │ - subeq r6, fp, r8, ror r6 │ │ │ │ - subeq r6, fp, ip, ror #10 │ │ │ │ - andeq r1, r0, ip, asr r2 │ │ │ │ + subeq r6, fp, r8, asr r3 │ │ │ │ subeq r6, fp, r8, lsl #13 │ │ │ │ - subeq r6, fp, r4, lsl #24 │ │ │ │ - subeq r5, fp, r8, lsr fp │ │ │ │ - subeq r6, fp, ip, lsr #22 │ │ │ │ + subeq r6, fp, ip, ror r5 │ │ │ │ + andeq r1, r0, ip, asr r2 │ │ │ │ + @ instruction: 0x004b6698 │ │ │ │ + subeq r6, fp, r4, lsl ip │ │ │ │ + subeq r5, fp, r8, asr #22 │ │ │ │ + subeq r6, fp, ip, lsr fp │ │ │ │ andeq r2, r0, r0, lsr #18 │ │ │ │ - subeq r6, fp, r0, ror r8 │ │ │ │ + subeq r6, fp, r0, lsl #17 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subeq r6, fp, r4, asr r8 │ │ │ │ + subeq r6, fp, r4, ror #16 │ │ │ │ andeq r3, r0, ip, lsl #13 │ │ │ │ - subeq r6, fp, r8, lsr #13 │ │ │ │ + strheq r6, [fp], #-104 @ 0xffffff98 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - subeq r6, fp, ip, lsl #13 │ │ │ │ - subeq r5, fp, r4, asr #21 │ │ │ │ - subeq r6, fp, ip, lsl #20 │ │ │ │ + @ instruction: 0x004b669c │ │ │ │ + ldrdeq r5, [fp], #-164 @ 0xffffff5c │ │ │ │ + subeq r6, fp, ip, lsl sl │ │ │ │ andeq r1, r0, r0, ror #18 │ │ │ │ - subeq r6, fp, r4, asr r1 │ │ │ │ - subseq fp, r0, r8, lsl r7 │ │ │ │ - subeq r6, fp, r8, lsr #3 │ │ │ │ - subeq r6, fp, r0, asr r7 │ │ │ │ - subeq r6, fp, ip, lsl r3 │ │ │ │ - subeq r5, fp, r8, lsl #17 │ │ │ │ - strheq r5, [fp], #-104 @ 0xffffff98 │ │ │ │ - subeq r6, fp, r4, ror #6 │ │ │ │ - subeq r5, fp, r8, asr #24 │ │ │ │ - subeq r5, fp, r4, lsr #20 │ │ │ │ - subeq r5, fp, ip, ror sl │ │ │ │ + subeq r6, fp, r4, ror #2 │ │ │ │ + subseq fp, r0, r8, lsr #14 │ │ │ │ + strheq r6, [fp], #-24 @ 0xffffffe8 │ │ │ │ + subeq r6, fp, r0, ror #14 │ │ │ │ + subeq r6, fp, ip, lsr #6 │ │ │ │ + @ instruction: 0x004b5898 │ │ │ │ + subeq r5, fp, r8, asr #13 │ │ │ │ + subeq r6, fp, r4, ror r3 │ │ │ │ + subeq r5, fp, r8, asr ip │ │ │ │ + subeq r5, fp, r4, lsr sl │ │ │ │ + subeq r5, fp, ip, lsl #21 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - subeq r5, fp, ip, ror sl │ │ │ │ - subeq r5, fp, r0, asr r7 │ │ │ │ - subeq r5, fp, ip, ror #17 │ │ │ │ - subeq r6, fp, r8, lsr r3 │ │ │ │ - strheq r6, [fp], #-36 @ 0xffffffdc │ │ │ │ - ldrdeq r6, [fp], #-24 @ 0xffffffe8 │ │ │ │ - subeq r5, fp, r8, lsr #26 │ │ │ │ - subeq r5, fp, r0, lsr #22 │ │ │ │ - subeq r5, fp, r4, lsr lr │ │ │ │ - subeq r5, fp, r0, asr #12 │ │ │ │ - subeq r5, fp, ip, asr sl │ │ │ │ - subeq r6, fp, ip, asr #32 │ │ │ │ - strheq r6, [fp], #-4 │ │ │ │ - ldrdeq r5, [fp], #-192 @ 0xffffff40 │ │ │ │ - strdeq r5, [fp], #-76 @ 0xffffffb4 │ │ │ │ - subeq r5, fp, ip, ror #25 │ │ │ │ - subeq r6, fp, r8, lsl r1 │ │ │ │ - strdeq r5, [fp], #-104 @ 0xffffff98 │ │ │ │ - strdeq r5, [fp], #-108 @ 0xffffff94 │ │ │ │ - subeq r5, fp, r4, lsl r7 │ │ │ │ - subeq r5, fp, r4, ror #13 │ │ │ │ - subeq r5, fp, r8, ror r8 │ │ │ │ - subeq r5, fp, r0, ror #13 │ │ │ │ - strheq r5, [fp], #-104 @ 0xffffff98 │ │ │ │ - subeq r5, fp, ip, asr #17 │ │ │ │ - subeq r5, fp, r4, asr #15 │ │ │ │ + subeq r5, fp, ip, lsl #21 │ │ │ │ + subeq r5, fp, r0, ror #14 │ │ │ │ + strdeq r5, [fp], #-140 @ 0xffffff74 │ │ │ │ + subeq r6, fp, r8, asr #6 │ │ │ │ + subeq r6, fp, r4, asr #5 │ │ │ │ + subeq r6, fp, r8, ror #3 │ │ │ │ + subeq r5, fp, r8, lsr sp │ │ │ │ + subeq r5, fp, r0, lsr fp │ │ │ │ + subeq r5, fp, r4, asr #28 │ │ │ │ + subeq r5, fp, r0, asr r6 │ │ │ │ + subeq r5, fp, ip, ror #20 │ │ │ │ + subeq r6, fp, ip, asr r0 │ │ │ │ + subeq r6, fp, r4, asr #1 │ │ │ │ + subeq r5, fp, r0, ror #25 │ │ │ │ + subeq r5, fp, ip, lsl #10 │ │ │ │ + strdeq r5, [fp], #-204 @ 0xffffff34 │ │ │ │ + subeq r6, fp, r8, lsr #2 │ │ │ │ + subeq r5, fp, r8, lsl #14 │ │ │ │ + subeq r5, fp, ip, lsl #14 │ │ │ │ + subeq r5, fp, r4, lsr #14 │ │ │ │ + strdeq r5, [fp], #-100 @ 0xffffff9c │ │ │ │ + subeq r5, fp, r8, lsl #17 │ │ │ │ + strdeq r5, [fp], #-96 @ 0xffffffa0 │ │ │ │ + subeq r5, fp, r8, asr #13 │ │ │ │ + ldrdeq r5, [fp], #-140 @ 0xffffff74 │ │ │ │ + ldrdeq r5, [fp], #-116 @ 0xffffff8c │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ - subeq r5, fp, r0, ror #18 │ │ │ │ - subeq r5, fp, r4, asr #4 │ │ │ │ - ldrheq r9, [ip], #-160 @ 0xffffff60 │ │ │ │ - ldrdeq r4, [fp], #-156 @ 0xffffff64 │ │ │ │ - subeq r5, fp, r4, asr #17 │ │ │ │ + subeq r5, fp, r0, ror r9 │ │ │ │ + subeq r5, fp, r4, asr r2 │ │ │ │ + subseq r9, ip, r0, asr #21 │ │ │ │ + subeq r4, fp, ip, ror #19 │ │ │ │ + ldrdeq r5, [fp], #-132 @ 0xffffff7c │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ - subseq fp, r0, r4, lsr #32 │ │ │ │ - strdeq r5, [fp], #-140 @ 0xffffff74 │ │ │ │ + subseq fp, r0, r4, lsr r0 │ │ │ │ + subeq r5, fp, ip, lsl #18 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - ldrdeq r4, [fp], #-248 @ 0xffffff08 │ │ │ │ + subeq r4, fp, r8, ror #31 │ │ │ │ andeq r2, r0, r8, lsl lr │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r5, fp, ip, ror #29 │ │ │ │ - subeq r5, fp, r8, asr r8 │ │ │ │ - subeq r5, fp, r8, lsr #15 │ │ │ │ - strdeq r5, [fp], #-232 @ 0xffffff18 │ │ │ │ + strdeq r5, [fp], #-236 @ 0xffffff14 │ │ │ │ + subeq r5, fp, r8, ror #16 │ │ │ │ + strheq r5, [fp], #-120 @ 0xffffff88 │ │ │ │ + subeq r5, fp, r8, lsl #30 │ │ │ │ ldr r3, [pc, #-188] @ 3846b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382790 │ │ │ │ ldr r3, [pc, #-52] @ 384750 │ │ │ │ ldr r7, [sl, r3] │ │ │ │ @@ -430362,154 +430362,154 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-292] @ 3846b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382790 │ │ │ │ ldr r0, [pc, #-304] @ 3846bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382bb4 │ │ │ │ ldr r0, [pc, #-316] @ 3846c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382760 │ │ │ │ ldr r0, [pc, #-336] @ 3846c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3829bc │ │ │ │ ldr r0, [pc, #-352] @ 3846c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [fp, #2488] @ 0x9b8 │ │ │ │ b 382984 │ │ │ │ ldr r0, [pc, #-372] @ 3846cc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3829ec │ │ │ │ ldr r0, [pc, #-388] @ 3846d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38215c │ │ │ │ ldr r0, [pc, #-400] @ 3846d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [fp, #2360] @ 0x938 │ │ │ │ b 3827fc │ │ │ │ ldr r0, [pc, #-424] @ 3846d8 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3844e4 │ │ │ │ ldr r0, [pc, #-452] @ 3846dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ b 3826c4 │ │ │ │ ldr r0, [pc, #-472] @ 3846e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382734 │ │ │ │ ldr r0, [pc, #-488] @ 3846e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 383d48 │ │ │ │ ldr r0, [pc, #-508] @ 3846e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrb r3, [fp, #2541] @ 0x9ed │ │ │ │ ldr r2, [r2] │ │ │ │ b 383e2c │ │ │ │ ldr r0, [pc, #-548] @ 3846ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3821d8 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ mov ip, r7 │ │ │ │ b 382cac │ │ │ │ ldr r0, [pc, #-572] @ 3846f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 383f50 │ │ │ │ ldr r0, [pc, #-592] @ 3846f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38228c │ │ │ │ ldr r0, [pc, #-616] @ 3846f8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38299c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #-636] @ 3846fc │ │ │ │ ldr r0, [pc, #-636] @ 384700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3833ec │ │ │ │ ldr r1, [pc, #-652] @ 384704 │ │ │ │ ldr r0, [pc, #-652] @ 384708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 383698 │ │ │ │ ldr r0, [pc, #-668] @ 38470c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382790 │ │ │ │ ldr r1, [pc, #-684] @ 384710 │ │ │ │ ldr r0, [pc, #-684] @ 384714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 383740 │ │ │ │ ldr r0, [pc, #-700] @ 384718 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382790 │ │ │ │ ldr r0, [pc, #-716] @ 38471c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382790 │ │ │ │ cmp r2, #0 │ │ │ │ bne 384c20 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 38084c │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ @@ -430538,33 +430538,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-884] @ 384724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [fp, #2492] @ 0x9bc │ │ │ │ b 3829f0 │ │ │ │ bl 1e3424 │ │ │ │ ldr r3, [pc, #-864] @ 384750 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [r2, r3] │ │ │ │ ldr r3, [ip] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 382074 │ │ │ │ ldr r0, [pc, #-928] @ 384728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 382074 │ │ │ │ ldr r3, [pc, #-940] @ 38472c │ │ │ │ ldr r1, [pc, #-940] @ 384730 │ │ │ │ ldr r0, [pc, #-940] @ 384734 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-944] @ 384738 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -430612,22 +430612,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1156] @ 384740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrb r3, [fp, #2531] @ 0x9e3 │ │ │ │ cmp r6, #0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r5, [fp, #2464] @ 0x9a0 │ │ │ │ strb r3, [fp, #2531] @ 0x9e3 │ │ │ │ beq 382e74 │ │ │ │ b 384b28 │ │ │ │ @@ -430665,36 +430665,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1340] @ 384758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3849fc │ │ │ │ ldr r0, [pc, #-1352] @ 38475c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 384bc8 │ │ │ │ ldr r0, [pc, #-1372] @ 384760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr sl, [fp, #2492] @ 0x9bc │ │ │ │ b 3829f0 │ │ │ │ ldr r0, [pc, #-1388] @ 384764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3849fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2580] @ 385708 │ │ │ │ @@ -430773,23 +430773,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 385734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 384d48 │ │ │ │ sub r3, r4, #92 @ 0x5c │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ bls 3855e0 │ │ │ │ ldr r3, [pc, #2232] @ 385720 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -430807,15 +430807,15 @@ │ │ │ │ ldr r0, [pc, #2204] @ 38573c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ strb r5, [r6, #2607] @ 0xa2f │ │ │ │ b 384d88 │ │ │ │ strb r5, [r6, #2606] @ 0xa2e │ │ │ │ b 384d88 │ │ │ │ strb r5, [r6, #2605] @ 0xa2d │ │ │ │ b 384d88 │ │ │ │ strb r5, [r6, #2604] @ 0xa2c │ │ │ │ @@ -431124,27 +431124,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #940] @ 385760 │ │ │ │ ldr r3, [pc, #852] @ 38570c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3851a8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 582340 │ │ │ │ + b 582350 │ │ │ │ strb r5, [r6, #2487] @ 0x9b7 │ │ │ │ b 384d88 │ │ │ │ strb r5, [r6, #2485] @ 0x9b5 │ │ │ │ b 384d88 │ │ │ │ strb r5, [r6, #2484] @ 0x9b4 │ │ │ │ b 384d88 │ │ │ │ strb r5, [r6, #2541] @ 0x9ed │ │ │ │ @@ -431185,16 +431185,16 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #736] @ 38576c │ │ │ │ add r0, r6, #2368 @ 0x940 │ │ │ │ ldr r3, [pc, #732] @ 385770 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 5890c4 │ │ │ │ - bl 57eb90 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 57eba0 │ │ │ │ ldrb r3, [r6, #2534] @ 0x9e6 │ │ │ │ ldr r2, [pc, #708] @ 385774 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r6, #2534] @ 0x9e6 │ │ │ │ ldr r3, [pc, #592] @ 38570c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431223,38 +431223,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3851a8 │ │ │ │ ldr r0, [pc, #592] @ 38577c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ strb r5, [r6, #2536] @ 0x9e8 │ │ │ │ b 384d88 │ │ │ │ ldr r0, [pc, #568] @ 385780 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 384d48 │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r6, #2534] @ 0x9e6 │ │ │ │ b 384d88 │ │ │ │ eor r3, r3, r5 │ │ │ │ tst r3, #15 │ │ │ │ beq 385408 │ │ │ │ ldr r3, [pc, #420] @ 385720 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 385408 │ │ │ │ ldr r0, [pc, #500] @ 385784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 385408 │ │ │ │ tst r5, #32 │ │ │ │ beq 385378 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 385680 │ │ │ │ ldr r3, [r6, #2492] @ 0x9bc │ │ │ │ @@ -431283,36 +431283,36 @@ │ │ │ │ b 384d88 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 38084c │ │ │ │ b 385364 │ │ │ │ ldr r0, [pc, #356] @ 385788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3850a4 │ │ │ │ ldr r0, [pc, #344] @ 38578c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3852f8 │ │ │ │ ldr r0, [pc, #332] @ 385790 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 384d84 │ │ │ │ ldr r0, [pc, #316] @ 385794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38545c │ │ │ │ ldr r0, [pc, #304] @ 385798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3850c8 │ │ │ │ ldr r0, [pc, #292] @ 38579c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 385104 │ │ │ │ ldr r3, [pc, #280] @ 3857a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3855ac │ │ │ │ ldr r3, [pc, #132] @ 385720 │ │ │ │ @@ -431328,67 +431328,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3857a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3855ac │ │ │ │ ldr r0, [pc, #168] @ 3857a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3855ac │ │ │ │ rsbeq r6, r8, r0, lsl #14 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r6, r8, ip, ror #13 │ │ │ │ rsbeq r5, r5, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r9, ip, lr, ror r6 │ │ │ │ + subseq r9, ip, lr, lsl #13 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ rsbeq r6, r8, r4, ror #12 │ │ │ │ - subeq sl, r8, r0, asr #26 │ │ │ │ + subeq sl, r8, r0, asr sp │ │ │ │ andeq r1, r0, r4, asr #9 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq r5, [fp], #-244 @ 0xffffff0c │ │ │ │ + subeq r5, fp, r4, ror #31 │ │ │ │ rsbeq r6, r8, r8, ror r5 │ │ │ │ - subeq r6, fp, r0, lsr #3 │ │ │ │ + strheq r6, [fp], #-16 │ │ │ │ rsbeq r6, r8, r8, ror #5 │ │ │ │ rsbeq r6, r8, r4, lsr #5 │ │ │ │ rsbeq r6, r8, ip, ror #4 │ │ │ │ rsbeq r6, r8, r4, lsr #4 │ │ │ │ rsbeq r6, r8, r8, ror #3 │ │ │ │ - subseq r9, ip, r0, lsl #4 │ │ │ │ - subeq r4, r8, r0, asr r8 │ │ │ │ - subseq r0, r0, r8, asr r3 │ │ │ │ + subseq r9, ip, r0, lsl r2 │ │ │ │ + subeq r4, r8, r0, ror #16 │ │ │ │ + subseq r0, r0, r8, ror #6 │ │ │ │ rsbeq r6, r8, r0, asr #32 │ │ │ │ - subseq r9, ip, r4, lsl r1 │ │ │ │ - subeq r4, r8, r4, asr r7 │ │ │ │ - subeq pc, fp, r0, ror r6 @ │ │ │ │ + subseq r9, ip, r4, lsr #2 │ │ │ │ + subeq r4, r8, r4, ror #14 │ │ │ │ + subeq pc, fp, r0, lsl #13 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq r5, r8, ip, lsr pc │ │ │ │ rsbeq r5, r8, ip, ror #29 │ │ │ │ - subeq r5, fp, r8, asr r9 │ │ │ │ - subeq r5, fp, ip, lsl #18 │ │ │ │ - subeq r5, fp, r4, asr r9 │ │ │ │ - strdeq r5, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq r5, fp, r0, asr r9 │ │ │ │ - subeq r5, fp, r0, lsl r9 │ │ │ │ - subeq r5, fp, r8, asr r8 │ │ │ │ - subeq r5, fp, r0, lsl #19 │ │ │ │ - subeq r5, fp, ip, lsr r9 │ │ │ │ + subeq r5, fp, r8, ror #18 │ │ │ │ + subeq r5, fp, ip, lsl r9 │ │ │ │ + subeq r5, fp, r4, ror #18 │ │ │ │ + subeq r5, fp, r0, lsl #20 │ │ │ │ + subeq r5, fp, r0, ror #18 │ │ │ │ + subeq r5, fp, r0, lsr #18 │ │ │ │ + subeq r5, fp, r8, ror #16 │ │ │ │ + @ instruction: 0x004b5990 │ │ │ │ + subeq r5, fp, ip, asr #18 │ │ │ │ andeq r4, r0, r4, ror r4 │ │ │ │ - subeq r5, fp, r4, lsr #16 │ │ │ │ - subeq r5, fp, ip, lsr r8 │ │ │ │ + subeq r5, fp, r4, lsr r8 │ │ │ │ + subeq r5, fp, ip, asr #16 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ ldrb r2, [sp] │ │ │ │ b 384cd8 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ ldrb r2, [sp] │ │ │ │ b 384cd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -431465,15 +431465,15 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54eea8 │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r2, #8] │ │ │ │ ldr r3, [r4, #2480] @ 0x9b0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -431530,41 +431530,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 385900 │ │ │ │ ldr r2, [r4, #2568] @ 0xa08 │ │ │ │ cmp r2, #0 │ │ │ │ movne r8, r2 │ │ │ │ b 38586c │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -431574,39 +431574,39 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r1, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 54efc0 │ │ │ │ + bl 54efd0 │ │ │ │ b 385900 │ │ │ │ ldr r3, [pc, #640] @ 385d40 │ │ │ │ ldr r2, [pc, #640] @ 385d44 │ │ │ │ ldr r1, [pc, #640] @ 385d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ @@ -431651,24 +431651,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 385d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ ldr fp, [r4, #2480] @ 0x9b0 │ │ │ │ b 385884 │ │ │ │ ldr r3, [pc, #316] @ 385d60 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -431687,28 +431687,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 385d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 385990 │ │ │ │ ldr r0, [pc, #204] @ 385d68 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ ldr fp, [r4, #2480] @ 0x9b0 │ │ │ │ b 385880 │ │ │ │ ldr r2, [pc, #168] @ 385d6c │ │ │ │ ldr r3, [pc, #88] @ 385d20 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -431718,15 +431718,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385cf4 │ │ │ │ ldr r0, [pc, #136] @ 385d70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 385d74 │ │ │ │ ldr r1, [pc, #116] @ 385d78 │ │ │ │ ldr r0, [pc, #116] @ 385d7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 385d80 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -431735,33 +431735,33 @@ │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r5, r8, r4, lsl ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq r5, [r8], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r5, r8, ip, lsr #21 │ │ │ │ rsbeq r5, r8, ip, asr sl │ │ │ │ - subseq r8, ip, r8, lsr #23 │ │ │ │ - subeq pc, r8, r4, asr #30 │ │ │ │ - subeq r9, r8, r4, asr #28 │ │ │ │ - subseq r8, ip, r8, asr #21 │ │ │ │ - subeq pc, r8, r4, ror #28 │ │ │ │ - subeq r9, r8, r4, ror #26 │ │ │ │ + ldrheq r8, [ip], #-184 @ 0xffffff48 │ │ │ │ + subeq pc, r8, r4, asr pc @ │ │ │ │ + subeq r9, r8, r4, asr lr │ │ │ │ + ldrsbeq r8, [ip], #-168 @ 0xffffff58 │ │ │ │ + subeq pc, r8, r4, ror lr @ │ │ │ │ + subeq r9, r8, r4, ror sp │ │ │ │ strheq r5, [r8], #-132 @ 0xffffff7c @ │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq r5, [fp], #-72 @ 0xffffffb8 │ │ │ │ + subeq r5, fp, r8, ror #9 │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ - subeq r5, fp, r8, ror #7 │ │ │ │ - subeq r5, fp, ip, ror #8 │ │ │ │ + strdeq r5, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subeq r5, fp, ip, ror r4 │ │ │ │ rsbeq r5, r8, r0, lsr r7 │ │ │ │ - subeq r5, fp, r8, asr #7 │ │ │ │ - subseq r8, ip, r8, lsl #17 │ │ │ │ - strheq r3, [fp], #-116 @ 0xffffff8c │ │ │ │ - subseq sl, r2, r4, ror #23 │ │ │ │ + ldrdeq r5, [fp], #-56 @ 0xffffffc8 │ │ │ │ + @ instruction: 0x005c8898 │ │ │ │ + subeq r3, fp, r4, asr #15 │ │ │ │ + ldrsheq sl, [r2], #-180 @ 0xffffff4c │ │ │ │ andeq r0, r0, sp, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #256] @ 385e9c │ │ │ │ ldr r1, [pc, #256] @ 385ea0 │ │ │ │ @@ -431812,37 +431812,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 385ebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 385dd4 │ │ │ │ ldr r0, [pc, #48] @ 385ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 385dd4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, r8, r8, asr r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r5, r8, r8, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r5, r8, r0, lsl r6 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strheq r5, [fp], #-36 @ 0xffffffdc │ │ │ │ - subeq r5, fp, r8, ror #5 │ │ │ │ + subeq r5, fp, r4, asr #5 │ │ │ │ + strdeq r5, [fp], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #1112] @ 386334 │ │ │ │ ldr r3, [r0] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -431859,15 +431859,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 386344 │ │ │ │ ldr r3, [pc, #1064] @ 386348 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r6, [pc, #1052] @ 38634c │ │ │ │ ldr r3, [pc, #1052] @ 386350 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431987,22 +431987,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 386368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 385f50 │ │ │ │ cmp r2, #0 │ │ │ │ bne 386294 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ @@ -432045,15 +432045,15 @@ │ │ │ │ b 36a724 │ │ │ │ tst r9, #7 │ │ │ │ moveq r7, r3 │ │ │ │ b 386060 │ │ │ │ ldr r0, [pc, #360] @ 386370 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 385f50 │ │ │ │ ldr r3, [pc, #340] @ 386374 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38606c │ │ │ │ @@ -432070,22 +432070,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 386378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38606c │ │ │ │ ldr r3, [pc, #224] @ 38637c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386154 │ │ │ │ ldr r3, [pc, #176] @ 386360 │ │ │ │ @@ -432101,54 +432101,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 386380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386154 │ │ │ │ ldr r0, [pc, #112] @ 386384 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38606c │ │ │ │ ldr r0, [pc, #96] @ 386388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386154 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r8, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subseq r8, ip, r0, asr #13 │ │ │ │ strdeq r5, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq r3, fp, r4, lsr #11 │ │ │ │ - subeq r3, fp, r0, lsr r7 │ │ │ │ + strheq r3, [fp], #-84 @ 0xffffffac │ │ │ │ + subeq r3, fp, r0, asr #14 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq r5, r8, r4, asr #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r5, r8, r0, lsr r4 │ │ │ │ rsbeq r5, r8, ip, ror #7 │ │ │ │ andeq r3, r0, r0, lsl r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r5, fp, r0, ror r0 │ │ │ │ + subeq r5, fp, r0, lsl #1 │ │ │ │ rsbeq r5, r8, ip, lsr #4 │ │ │ │ - subeq r4, fp, r4, ror #31 │ │ │ │ + strdeq r4, [fp], #-244 @ 0xffffff0c │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ - @ instruction: 0x004b4f98 │ │ │ │ + subeq r4, fp, r8, lsr #31 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x004b4f9c │ │ │ │ - subeq r4, fp, r0, asr pc │ │ │ │ - strheq r4, [fp], #-248 @ 0xffffff08 │ │ │ │ + subeq r4, fp, ip, lsr #31 │ │ │ │ + subeq r4, fp, r0, ror #30 │ │ │ │ + subeq r4, fp, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #1048] @ 3867c0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -432167,15 +432167,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, sl, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #992] @ 3867d4 │ │ │ │ mov r2, r9 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r5, [r7, #32] │ │ │ │ ldr r8, [pc, #980] @ 3867d8 │ │ │ │ cmp r5, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 3867a8 │ │ │ │ ldr r3, [r0, #2372] @ 0x944 │ │ │ │ mov r4, r0 │ │ │ │ @@ -432251,22 +432251,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3867f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38643c │ │ │ │ ldrb r3, [r0, #2507] @ 0x9cb │ │ │ │ tst r3, #16 │ │ │ │ bne 386604 │ │ │ │ ldr r3, [pc, #608] @ 3867dc │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -432345,23 +432345,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 386800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38658c │ │ │ │ ldr r3, [pc, #280] @ 386804 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386464 │ │ │ │ ldr r3, [pc, #232] @ 3867e8 │ │ │ │ @@ -432378,69 +432378,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 386808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386464 │ │ │ │ ldr r0, [pc, #160] @ 38680c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38658c │ │ │ │ ldr r0, [pc, #140] @ 386810 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386464 │ │ │ │ ldr r0, [pc, #124] @ 386814 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38643c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #104] @ 386818 │ │ │ │ ldr r2, [pc, #104] @ 38681c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, r9 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r5, r8, r4, asr #32 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r8, ip, r8, asr #3 │ │ │ │ - subeq r3, fp, r4, ror #1 │ │ │ │ - subeq r3, fp, r8, ror #4 │ │ │ │ + ldrsbeq r8, [ip], #-24 @ 0xffffffe8 │ │ │ │ + strdeq r3, [fp], #-4 │ │ │ │ + subeq r3, fp, r8, ror r2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ strdeq r4, [r8], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, r8, r4, lsl #31 │ │ │ │ andeq r1, r0, r8, asr r5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r4, fp, r8, asr #27 │ │ │ │ + ldrdeq r4, [fp], #-216 @ 0xffffff28 │ │ │ │ rsbeq r4, r8, ip, lsl lr │ │ │ │ rsbeq r4, r8, ip, asr #27 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - subeq r4, fp, r4, lsr #26 │ │ │ │ + subeq r4, fp, r4, lsr sp │ │ │ │ andeq r4, r0, ip, asr r2 │ │ │ │ - subeq r4, fp, ip, asr #24 │ │ │ │ - subeq r4, fp, r8, asr #25 │ │ │ │ - subeq r4, fp, r4, asr ip │ │ │ │ - ldrdeq r4, [fp], #-180 @ 0xffffff4c │ │ │ │ - subeq r4, fp, r0, ror #22 │ │ │ │ + subeq r4, fp, ip, asr ip │ │ │ │ + ldrdeq r4, [fp], #-200 @ 0xffffff38 │ │ │ │ + subeq r4, fp, r4, ror #24 │ │ │ │ + subeq r4, fp, r4, ror #23 │ │ │ │ + subeq r4, fp, r0, ror fp │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00386820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432450,23 +432450,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #44] @ 38687c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r0, r0, #2368 @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 369094 │ │ │ │ - subseq r7, ip, r0, asr sp │ │ │ │ - subeq r2, fp, r4, ror ip │ │ │ │ - subeq r2, fp, r0, lsl #28 │ │ │ │ + subseq r7, ip, r0, ror #26 │ │ │ │ + subeq r2, fp, r4, lsl #25 │ │ │ │ + subeq r2, fp, r0, lsl lr │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov r3, #-1342177280 @ 0xb0000000 │ │ │ │ str r3, [r0, #2252] @ 0x8cc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -432494,44 +432494,44 @@ │ │ │ │ add r8, sp, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #204] @ 3869d8 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ ldr r5, [pc, #200] @ 3869dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e3034 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, sp │ │ │ │ stm sp, {r3, r6} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e3034 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3, #48]! @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ - bl 588a1c │ │ │ │ + bl 588a2c │ │ │ │ ldr r2, [pc, #88] @ 3869e0 │ │ │ │ ldr r3, [pc, #64] @ 3869cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -432546,15 +432546,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, ip, lsl fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, r5, r8, ror #21 │ │ │ │ rsbeq r5, r9, ip, lsl r4 │ │ │ │ - subeq r5, fp, ip, lsr #1 │ │ │ │ + strheq r5, [fp], #-12 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ rsbeq r4, r8, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #920] @ 386d94 │ │ │ │ @@ -432637,24 +432637,24 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 386db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcs 386a68 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386ad4 │ │ │ │ ldr r3, [pc, #556] @ 386db8 │ │ │ │ @@ -432676,23 +432676,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 386dbc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386ad4 │ │ │ │ ldr r3, [pc, #432] @ 386dc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386a68 │ │ │ │ ldr r3, [pc, #392] @ 386dac │ │ │ │ @@ -432708,24 +432708,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 386dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 386ac8 │ │ │ │ b 386a68 │ │ │ │ ldr r3, [pc, #296] @ 386dc8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -432745,73 +432745,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 386dcc │ │ │ │ add r0, pc, r0 │ │ │ │ b 386bf0 │ │ │ │ ldr r0, [pc, #192] @ 386dd0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 386ac8 │ │ │ │ b 386a68 │ │ │ │ ldr r0, [pc, #156] @ 386dd4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386ad4 │ │ │ │ ldr r0, [pc, #132] @ 386dd8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 386b78 │ │ │ │ b 386a68 │ │ │ │ ldr r0, [pc, #96] @ 386ddc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386ad4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r8], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, r8, ip, asr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, r8, ip, ror r9 │ │ │ │ andeq r3, r0, r8, lsl #26 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - strdeq r4, [fp], #-228 @ 0xffffff1c │ │ │ │ + subeq r4, fp, r4, lsl #30 │ │ │ │ andeq r2, r0, ip, ror #29 │ │ │ │ - subeq r4, fp, r0, asr pc │ │ │ │ + subeq r4, fp, r0, ror #30 │ │ │ │ andeq r3, r0, r8, lsl ip │ │ │ │ - subeq r4, fp, r4, ror #26 │ │ │ │ + subeq r4, fp, r4, ror sp │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq r4, fp, r8, asr #27 │ │ │ │ - subeq r4, fp, r0, lsl sp │ │ │ │ - subeq r4, fp, ip, lsr lr │ │ │ │ - subeq r4, fp, r0, asr #26 │ │ │ │ - subeq r4, fp, r4, lsl #27 │ │ │ │ + ldrdeq r4, [fp], #-216 @ 0xffffff28 │ │ │ │ + subeq r4, fp, r0, lsr #26 │ │ │ │ + subeq r4, fp, ip, asr #28 │ │ │ │ + subeq r4, fp, r0, asr sp │ │ │ │ + @ instruction: 0x004b4d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #540] @ 387014 │ │ │ │ ldr r2, [pc, #540] @ 387018 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -432920,53 +432920,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 387044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386e38 │ │ │ │ add r3, r0, #100 @ 0x64 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e3034 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ bl 1e2020 │ │ │ │ b 386edc │ │ │ │ ldr r0, [pc, #68] @ 387048 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 386e38 │ │ │ │ strdeq r4, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r4, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r2, #0 │ │ │ │ tsteq r2, #0 │ │ │ │ rsbeq r4, r8, r0, lsl #11 │ │ │ │ rsbeq r4, r8, r0, lsl r5 │ │ │ │ rsbeq r4, r8, r0, asr #9 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r4, fp, r4, ror #23 │ │ │ │ - subeq r4, fp, r0, ror #23 │ │ │ │ + strdeq r4, [fp], #-180 @ 0xffffff4c │ │ │ │ + strdeq r4, [fp], #-176 @ 0xffffff50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #376] @ 3871dc │ │ │ │ ldr r2, [pc, #376] @ 3871e0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -432998,15 +432998,15 @@ │ │ │ │ ldr r3, [r5, #2424] @ 0x978 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3870bc │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3870bc │ │ │ │ - bl 582340 │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [r7, #2260] @ 0x8d4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ bhi 3870cc │ │ │ │ ldr r2, [pc, #228] @ 3871ec │ │ │ │ ldr r3, [pc, #212] @ 3871e0 │ │ │ │ @@ -433043,45 +433043,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3871fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3870a4 │ │ │ │ ldr r0, [pc, #56] @ 387200 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3870a4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00684390 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r4, r8, r0, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, r8, ip, ror #5 │ │ │ │ andeq r1, r0, r0, asr r3 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r4, fp, r8, asr sl │ │ │ │ - subeq r4, fp, r8, ror sl │ │ │ │ + subeq r4, fp, r8, ror #20 │ │ │ │ + subeq r4, fp, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 646f30 │ │ │ │ + bl 646f40 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -433202,41 +433202,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38747c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 387370 │ │ │ │ ldr r0, [pc, #56] @ 387480 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 387370 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r8], #-0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x00684098 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r4, r8, r8, ror r0 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r4, fp, r4, lsr r8 │ │ │ │ - subeq r4, fp, r4, ror #16 │ │ │ │ + subeq r4, fp, r4, asr #16 │ │ │ │ + subeq r4, fp, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #208] @ 38756c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #204] @ 387570 │ │ │ │ @@ -433305,35 +433305,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #276] @ 3876d4 │ │ │ │ ldr r1, [pc, #276] @ 3876d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r2, [pc, #244] @ 3876dc │ │ │ │ ldr r1, [pc, #244] @ 3876e0 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r3, [pc, #212] @ 3876e4 │ │ │ │ ldr r1, [pc, #212] @ 3876e8 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ @@ -433354,19 +433354,19 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [r0, #128] @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ - bl 580c6c │ │ │ │ + bl 580c7c │ │ │ │ ldr r1, [pc, #104] @ 3876ec │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 582a10 │ │ │ │ + bl 582a20 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ @@ -433374,21 +433374,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r7, ip, r8, asr #2 │ │ │ │ - subeq r2, r8, ip, lsr r6 │ │ │ │ - subeq lr, pc, r8, asr #2 │ │ │ │ - subeq lr, r8, r4, ror r3 │ │ │ │ - subeq r8, r8, r4, ror r2 │ │ │ │ - strdeq r4, [fp], #-104 @ 0xffffff98 │ │ │ │ - subeq r4, fp, r4, ror #7 │ │ │ │ + subseq r7, ip, r8, asr r1 │ │ │ │ + subeq r2, r8, ip, asr #12 │ │ │ │ + subeq lr, pc, r8, asr r1 @ │ │ │ │ + subeq lr, r8, r4, lsl #7 │ │ │ │ + subeq r8, r8, r4, lsl #5 │ │ │ │ + subeq r4, fp, r8, lsl #14 │ │ │ │ + strdeq r4, [fp], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -433522,41 +433522,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38797c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38784c │ │ │ │ ldr r0, [pc, #56] @ 387980 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38784c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r8, r4, ror #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r3, r8, r4, asr #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r3, r8, r0, lsl #23 │ │ │ │ andeq r3, r0, r8, asr pc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r4, fp, r4, asr #7 │ │ │ │ - strdeq r4, [fp], #-52 @ 0xffffffcc │ │ │ │ + ldrdeq r4, [fp], #-52 @ 0xffffffcc │ │ │ │ + subeq r4, fp, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3879f0 │ │ │ │ ldr r2, [pc, #84] @ 3879f4 │ │ │ │ ldr r1, [pc, #84] @ 3879f8 │ │ │ │ @@ -433564,29 +433564,29 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r0, #2296] @ 0x8f8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3879e0 │ │ │ │ add r2, r0, #1744 @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 34e8c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34d3d4 │ │ │ │ - subseq r6, ip, r4, asr #26 │ │ │ │ - subeq r4, fp, r4, lsr r3 │ │ │ │ - subeq r4, fp, r0, lsr #32 │ │ │ │ + subseq r6, ip, r4, asr sp │ │ │ │ + subeq r4, fp, r4, asr #6 │ │ │ │ + subeq r4, fp, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1500] @ 387ff0 │ │ │ │ ldr r3, [pc, #1500] @ 387ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -433604,25 +433604,25 @@ │ │ │ │ add r3, sl, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr fp, [pc, #1432] @ 388004 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add r2, sl, #60 @ 0x3c │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r1, #13] │ │ │ │ strb r3, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #2292] @ 0x8f4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -433643,55 +433643,55 @@ │ │ │ │ beq 387b00 │ │ │ │ ldr r3, [r4, #2292] @ 0x8f4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 387ebc │ │ │ │ mov r3, #2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #2292] @ 0x8f4 │ │ │ │ - bl 7cc838 │ │ │ │ + bl 7cc848 │ │ │ │ ldr r6, [pc, #1280] @ 388008 │ │ │ │ ldr r3, [pc, #1280] @ 38800c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ add sl, r4, #1744 @ 0x6d0 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #1232] @ 388010 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [pc, #1180] @ 388014 │ │ │ │ add r2, r6, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r4, #2080 @ 0x820 │ │ │ │ mov r8, #262144 @ 0x40000 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c8d0 │ │ │ │ + bl 53c8e0 │ │ │ │ ldr r3, [r4, #2296] @ 0x8f8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 387d8c │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ bne 387de0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -433771,15 +433771,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #800] @ 388028 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -433845,24 +433845,24 @@ │ │ │ │ ldr r1, [pc, #556] @ 38803c │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 5890c4 │ │ │ │ - bl 582534 │ │ │ │ + bl 5890d4 │ │ │ │ + bl 582544 │ │ │ │ ldr r2, [pc, #524] @ 388040 │ │ │ │ ldr r1, [pc, #524] @ 388044 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ bl 3527ac │ │ │ │ ldr r3, [r4, #2328] @ 0x918 │ │ │ │ ldr r2, [r4, #2332] @ 0x91c │ │ │ │ lsl r1, r0, #16 │ │ │ │ orr r2, r2, r1, asr #31 │ │ │ │ orr r0, r3, r0, lsl #16 │ │ │ │ str r0, [r4, #2328] @ 0x918 │ │ │ │ @@ -433886,18 +433886,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2020 │ │ │ │ str r0, [r4, #2336] @ 0x920 │ │ │ │ b 387c28 │ │ │ │ ldr r1, [pc, #392] @ 38804c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cbe14 │ │ │ │ + bl 7cbe24 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cc924 │ │ │ │ + bl 7cc934 │ │ │ │ b 387d28 │ │ │ │ ldr r3, [pc, #364] @ 388050 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387d74 │ │ │ │ ldr r3, [pc, #348] @ 388054 │ │ │ │ @@ -433915,23 +433915,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 388060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr ip, [r4, #2260] @ 0x8d4 │ │ │ │ and r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387c80 │ │ │ │ b 387d74 │ │ │ │ ldr r3, [pc, #208] @ 388050 │ │ │ │ @@ -433948,58 +433948,58 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 387f0c │ │ │ │ ldr r0, [pc, #180] @ 388068 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr ip, [r4, #2260] @ 0x8d4 │ │ │ │ and r3, r3, #1 │ │ │ │ b 387f6c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 38806c │ │ │ │ ldr r2, [pc, #140] @ 388070 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sl, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ bl 1e1798 <__assert_fail@plt> │ │ │ │ rsbeq r3, r8, r0, ror #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq r6, [ip], #-200 @ 0xffffff38 │ │ │ │ - subeq r4, fp, r8, lsr #5 │ │ │ │ - @ instruction: 0x004b3f94 │ │ │ │ + subseq r6, ip, r8, asr #25 │ │ │ │ + strheq r4, [fp], #-40 @ 0xffffffd8 │ │ │ │ + subeq r3, fp, r4, lsr #31 │ │ │ │ rsbeq r3, r8, ip, lsl #19 │ │ │ │ ldrdeq r2, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - subeq r4, fp, r8, ror #4 │ │ │ │ - subeq r4, fp, r4, asr #4 │ │ │ │ - subeq r4, fp, r8, lsl r2 │ │ │ │ + subeq r4, fp, r8, ror r2 │ │ │ │ + subeq r4, fp, r4, asr r2 │ │ │ │ + subeq r4, fp, r8, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r6, ip, r4, lsl #20 │ │ │ │ - strdeq r1, [r8], #-236 @ 0xffffff14 │ │ │ │ - subeq sp, pc, r8, lsl #20 │ │ │ │ + subseq r6, ip, r4, lsl sl │ │ │ │ + subeq r1, r8, ip, lsl #30 │ │ │ │ + subeq sp, pc, r8, lsl sl @ │ │ │ │ ldrdeq r2, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ rsbeq r3, r8, r4, asr #13 │ │ │ │ strcc r4, [r5, #-0]! │ │ │ │ - subseq r6, ip, r4, ror #17 │ │ │ │ - ldrdeq r1, [r8], #-212 @ 0xffffff2c │ │ │ │ - subeq sp, pc, r0, ror #17 │ │ │ │ - ldrdeq r7, [r8], #-156 @ 0xffffff64 │ │ │ │ - subeq r1, sl, r8, lsr r0 │ │ │ │ - strdeq r3, [fp], #-228 @ 0xffffff1c │ │ │ │ - subeq lr, r8, r0, lsl #3 │ │ │ │ + ldrsheq r6, [ip], #-132 @ 0xffffff7c │ │ │ │ + subeq r1, r8, r4, ror #27 │ │ │ │ + strdeq sp, [pc], #-128 @ │ │ │ │ + subeq r7, r8, ip, ror #19 │ │ │ │ + subeq r1, sl, r8, asr #32 │ │ │ │ + subeq r3, fp, r4, lsl #30 │ │ │ │ + @ instruction: 0x0048e190 │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - subeq r6, fp, r8 │ │ │ │ + subeq r6, fp, r8, lsl r0 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, fp, r4, asr lr │ │ │ │ - @ instruction: 0x004ab998 │ │ │ │ - subeq r3, fp, ip, lsr #28 │ │ │ │ - subeq lr, r8, ip, asr #32 │ │ │ │ + subeq r3, fp, r4, ror #28 │ │ │ │ + subeq fp, sl, r8, lsr #19 │ │ │ │ + subeq r3, fp, ip, lsr lr │ │ │ │ + subeq lr, r8, ip, asr r0 │ │ │ │ andeq r0, r0, lr, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-104] @ 0xffffff98 │ │ │ │ mov r5, r0 │ │ │ │ @@ -434073,28 +434073,28 @@ │ │ │ │ ldr r1, [pc, #496] @ 388390 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrb r4, [r0, #484] @ 0x1e4 │ │ │ │ mov r8, r0 │ │ │ │ orr r4, r4, r3, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r9] │ │ │ │ sub r2, r5, #248 @ 0xf8 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r2, [sp, #16] │ │ │ │ lsl r4, r4, #16 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsr r4, r4, #16 │ │ │ │ mov ip, #24 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr fp, [r9, #4] │ │ │ │ mov lr, #1 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -434190,17 +434190,17 @@ │ │ │ │ add fp, sp, #60 @ 0x3c │ │ │ │ strh r2, [r4, #10] │ │ │ │ str r3, [r4, #-4] │ │ │ │ b 3882bc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r8, r4, asr r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r6, ip, r0, ror r5 │ │ │ │ + subseq r6, ip, r0, lsl #11 │ │ │ │ + subeq sp, sl, r4, asr #1 │ │ │ │ strheq sp, [sl], #-4 │ │ │ │ - subeq sp, sl, r4, lsr #1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r3, [r8], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ @@ -434225,30 +434225,30 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ add ip, sp, #52 @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ add r1, sp, #35 @ 0x23 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r7, #2 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r2, [pc, #72] @ 3884a4 │ │ │ │ ldr r3, [pc, #64] @ 3884a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -434278,15 +434278,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ bne 38855c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ @@ -434314,19 +434314,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ b 3884f8 │ │ │ │ - subseq r6, ip, ip, lsl r2 │ │ │ │ - subeq sp, r8, r0, ror #8 │ │ │ │ - subeq r7, r8, r0, ror #6 │ │ │ │ + subseq r6, ip, ip, lsr #4 │ │ │ │ + subeq sp, r8, r0, ror r4 │ │ │ │ + subeq r7, r8, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #240] @ 388694 │ │ │ │ mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -434337,15 +434337,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r0, r3, #132 @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldrb r4, [r3, #1] │ │ │ │ cmp r4, r6 │ │ │ │ movcs r4, r6 │ │ │ │ cmp r4, #0 │ │ │ │ beq 388674 │ │ │ │ ldrh r6, [r5, #4] │ │ │ │ @@ -434361,41 +434361,41 @@ │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ strb r4, [r3, #1] │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq r6, ip, r0, asr #2 │ │ │ │ - subeq sp, r8, r8, ror #6 │ │ │ │ - subeq r7, r8, r8, ror #4 │ │ │ │ + subseq r6, ip, r0, asr r1 │ │ │ │ + subeq sp, r8, r8, ror r3 │ │ │ │ + subeq r7, r8, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr r2, [pc, #196] @ 38877c │ │ │ │ mov r3, r1 │ │ │ │ lsr r8, r3, #8 │ │ │ │ @@ -434573,15 +434573,15 @@ │ │ │ │ add r7, r7, #120 @ 0x78 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ bl 1e2020 │ │ │ │ mov r0, r4 │ │ │ │ bl 368cb8 │ │ │ │ @@ -434615,64 +434615,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 388a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3887d8 │ │ │ │ ldr r0, [pc, #68] @ 388a9c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3887d8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r8, r4, asr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r2, r8, r4, lsr ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r2, [r8], #-164 @ 0xffffff5c @ │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - subeq ip, sl, ip, asr #17 │ │ │ │ - subseq r5, ip, r4, lsl #27 │ │ │ │ - subeq ip, sl, r0, ror #17 │ │ │ │ + ldrdeq ip, [sl], #-140 @ 0xffffff74 │ │ │ │ + @ instruction: 0x005c5d94 │ │ │ │ + strdeq ip, [sl], #-128 @ 0xffffff80 │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - ldrdeq r3, [fp], #-52 @ 0xffffffcc │ │ │ │ - strdeq r3, [fp], #-48 @ 0xffffffd0 │ │ │ │ + subeq r3, fp, r4, ror #7 │ │ │ │ + subeq r3, fp, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 388ae8 │ │ │ │ ldr r2, [pc, #48] @ 388aec │ │ │ │ ldr r1, [pc, #48] @ 388af0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str ip, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388788 │ │ │ │ - subseq r5, ip, r8, lsr #24 │ │ │ │ - subeq r3, fp, ip, lsl r2 │ │ │ │ - subeq r2, fp, r8, lsl #30 │ │ │ │ + subseq r5, ip, r8, lsr ip │ │ │ │ + subeq r3, fp, ip, lsr #4 │ │ │ │ + subeq r2, fp, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 388c24 │ │ │ │ ldr r0, [pc, #280] @ 388c28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -434724,41 +434724,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 388c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 388b40 │ │ │ │ ldr r0, [pc, #56] @ 388c48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 388b40 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r8, r8, ror #17 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r2, r8, r8, asr #17 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r2, r8, ip, lsr #17 │ │ │ │ andeq r2, r0, r4, lsl #24 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r3, fp, r0, ror r2 │ │ │ │ - @ instruction: 0x004b3294 │ │ │ │ + subeq r3, fp, r0, lsl #5 │ │ │ │ + subeq r3, fp, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #1904] @ 0x770 │ │ │ │ ldr r2, [pc, #1312] @ 389184 │ │ │ │ ldr r3, [pc, #1312] @ 389188 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -434780,37 +434780,37 @@ │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r4, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ mov r5, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #1176] @ 38919c │ │ │ │ ldr r1, [pc, #1176] @ 3891a0 │ │ │ │ add ip, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str ip, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #24] │ │ │ │ sub r0, r6, #4 │ │ │ │ @@ -434839,15 +434839,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r5, #7 │ │ │ │ bgt 388de4 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #484] @ 0x1e4 │ │ │ │ add r1, r6, r5, lsl #3 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -434871,15 +434871,15 @@ │ │ │ │ bl 1e2020 │ │ │ │ ldr r2, [pc, #912] @ 3891ac │ │ │ │ ldr r3, [r8, #2336] @ 0x920 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #32 │ │ │ │ add r0, r5, #1424 @ 0x590 │ │ │ │ bl 1e2d28 │ │ │ │ - bl 7bc378 │ │ │ │ + bl 7bc388 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r5, #1600 @ 0x640 │ │ │ │ ldr r5, [pc, #868] @ 3891b0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -435014,15 +435014,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r5, sp, #2112 @ 0x840 │ │ │ │ add r0, r3, #1488 @ 0x5d0 │ │ │ │ - bl 542de4 │ │ │ │ + bl 542df4 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r2, #31 │ │ │ │ add r1, r0, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2020 │ │ │ │ ldr r3, [pc, #348] @ 3891e4 │ │ │ │ str r3, [sp, #324] @ 0x144 │ │ │ │ @@ -435065,65 +435065,65 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3891f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3890d0 │ │ │ │ ldr r0, [pc, #144] @ 3891fc │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3890d0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00682790 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r5, ip, r4, ror #20 │ │ │ │ - subeq ip, r8, r0, lsr #25 │ │ │ │ - subeq r6, r8, r0, lsr #23 │ │ │ │ + subseq r5, ip, r4, ror sl │ │ │ │ + strheq ip, [r8], #-192 @ 0xffffff40 │ │ │ │ + strheq r6, [r8], #-176 @ 0xffffff50 │ │ │ │ rsbeq r2, r8, r4, asr r7 │ │ │ │ - ldrdeq r2, [fp], #-252 @ 0xffffff04 │ │ │ │ - subeq r2, fp, r8, asr #25 │ │ │ │ - subeq ip, sl, r4, lsr #9 │ │ │ │ - strheq ip, [sl], #-76 @ 0xffffffb4 │ │ │ │ - subseq lr, r1, r4, ror #25 │ │ │ │ - subeq r3, fp, r4, lsl r1 │ │ │ │ - subeq r3, fp, r8, lsl #2 │ │ │ │ - ldrdeq r3, [fp], #-0 │ │ │ │ - subeq r3, fp, r8, asr #1 │ │ │ │ + subeq r2, fp, ip, ror #31 │ │ │ │ + ldrdeq r2, [fp], #-200 @ 0xffffff38 │ │ │ │ + strheq ip, [sl], #-68 @ 0xffffffbc │ │ │ │ + subeq ip, sl, ip, asr #9 │ │ │ │ + ldrsheq lr, [r1], #-196 @ 0xffffff3c │ │ │ │ + subeq r3, fp, r4, lsr #2 │ │ │ │ + subeq r3, fp, r8, lsl r1 │ │ │ │ + subeq r3, fp, r0, ror #1 │ │ │ │ + ldrdeq r3, [fp], #-8 │ │ │ │ addmi r0, r0, r0, lsr #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ eorseq r0, r2, r0, lsl r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ @ instruction: 0x0602041e │ │ │ │ andseq r0, r0, r0, lsl #4 │ │ │ │ andeq r3, r0, r1 │ │ │ │ andeq r1, r0, r3 │ │ │ │ ldrdeq r2, [r8], #-52 @ 0xffffffcc @ │ │ │ │ cmppl pc, #1081344 @ 0x108000 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, fp, r8, ror sp │ │ │ │ - strheq r2, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq r2, fp, r8, lsl #27 │ │ │ │ + subeq r2, fp, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #36] @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ @@ -435149,26 +435149,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #1536] @ 389874 │ │ │ │ add r3, r5, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #1512] @ 389878 │ │ │ │ ldr r1, [pc, #1512] @ 38987c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ add sl, r6, #48 @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r3, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 441220 │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ @@ -435321,26 +435321,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 389894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894a8 │ │ │ │ ldr r3, [pc, #788] @ 389884 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3893ac │ │ │ │ @@ -435363,24 +435363,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #668] @ 38989c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3893ac │ │ │ │ ldr r3, [pc, #656] @ 3898a0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3894a8 │ │ │ │ ldr r3, [pc, #616] @ 38988c │ │ │ │ @@ -435397,22 +435397,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3898a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894a8 │ │ │ │ ldr r3, [pc, #500] @ 389884 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3894b0 │ │ │ │ @@ -435435,40 +435435,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 3898ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894b0 │ │ │ │ ldr r0, [pc, #380] @ 3898b0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894a8 │ │ │ │ ldr r0, [pc, #360] @ 3898b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894a8 │ │ │ │ ldr r3, [pc, #276] @ 389884 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3894a8 │ │ │ │ @@ -435491,74 +435491,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3898bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894a8 │ │ │ │ ldr r0, [pc, #176] @ 3898c0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3893ac │ │ │ │ ldr r0, [pc, #152] @ 3898c4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894a8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #124] @ 3898c8 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 3894b0 │ │ │ │ rsbeq r2, r8, r4, asr #3 │ │ │ │ strheq r2, [r8], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r5, ip, ip, ror r4 │ │ │ │ - subeq ip, r8, r0, asr #13 │ │ │ │ - subeq r6, r8, r0, asr #11 │ │ │ │ - subeq r0, r8, r0, asr r9 │ │ │ │ - subeq ip, pc, ip, asr r4 @ │ │ │ │ + subseq r5, ip, ip, lsl #9 │ │ │ │ + ldrdeq ip, [r8], #-96 @ 0xffffffa0 │ │ │ │ + ldrdeq r6, [r8], #-80 @ 0xffffffb0 │ │ │ │ + subeq r0, r8, r0, ror #18 │ │ │ │ + subeq ip, pc, ip, ror #8 │ │ │ │ rsbeq r2, r8, r4, lsr r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, fp, ip, lsr #22 │ │ │ │ + subeq r2, fp, ip, lsr fp │ │ │ │ andeq r2, r0, r0, ror #20 │ │ │ │ - @ instruction: 0x004b2b90 │ │ │ │ + subeq r2, fp, r0, lsr #23 │ │ │ │ andeq r2, r0, r0, lsr #31 │ │ │ │ - @ instruction: 0x004b2990 │ │ │ │ + subeq r2, fp, r0, lsr #19 │ │ │ │ andeq r2, r0, r8, lsr #29 │ │ │ │ - subeq r2, fp, r0, ror #16 │ │ │ │ - subeq r2, fp, ip, lsl r9 │ │ │ │ - subeq r2, fp, r8, lsl #19 │ │ │ │ + subeq r2, fp, r0, ror r8 │ │ │ │ + subeq r2, fp, ip, lsr #18 │ │ │ │ + @ instruction: 0x004b2998 │ │ │ │ andeq r1, r0, r8, asr #4 │ │ │ │ - subeq r2, fp, ip, lsl r9 │ │ │ │ - strheq r2, [fp], #-156 @ 0xffffff64 │ │ │ │ subeq r2, fp, ip, lsr #18 │ │ │ │ - subeq r2, fp, r0, lsl #15 │ │ │ │ + subeq r2, fp, ip, asr #19 │ │ │ │ + subeq r2, fp, ip, lsr r9 │ │ │ │ + @ instruction: 0x004b2790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [pc, #2264] @ 38a1c4 │ │ │ │ @@ -435583,15 +435583,15 @@ │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [r4, #2280] @ 0x8e8 │ │ │ │ ldr r5, [r4, #2344] @ 0x928 │ │ │ │ ldr fp, [r4, #2348] @ 0x92c │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #2280] @ 0x8e8 │ │ │ │ orrs r3, r5, fp │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ @@ -435637,15 +435637,15 @@ │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, r4, #2352 @ 0x930 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ strb r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -435653,15 +435653,15 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ mov sl, #4 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ ldr r3, [r4, #2260] @ 0x8d4 │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r3, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ moveq fp, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -435675,30 +435675,30 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, r4, #2384 @ 0x950 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldrd r8, [r3, #-8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #116] @ 0x74 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 34ea58 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 389db4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -435731,15 +435731,15 @@ │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov ip, r1 │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -435752,27 +435752,27 @@ │ │ │ │ add r5, sp, #120 @ 0x78 │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ add r3, r4, #2368 @ 0x940 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov fp, #1 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #84] @ 0x54 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ strb fp, [sp, #116] @ 0x74 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #2352 @ 0x930 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -435780,15 +435780,15 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [pc, #1392] @ 38a1dc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 38997c │ │ │ │ @@ -435813,28 +435813,28 @@ │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1244] @ 38a1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38997c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ @@ -435842,15 +435842,15 @@ │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov ip, r1 │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -435863,15 +435863,15 @@ │ │ │ │ add r5, sp, #120 @ 0x78 │ │ │ │ mov sl, #8 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ b 389bf4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 34cfc4 │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 389e20 │ │ │ │ ldr r3, [r4, #2276] @ 0x8e4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -435933,25 +435933,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38a204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 389998 │ │ │ │ ldr r3, [pc, #780] @ 38a208 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389a90 │ │ │ │ @@ -435973,26 +435973,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 38a20c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ b 389a90 │ │ │ │ ldr r3, [pc, #620] @ 38a210 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436011,22 +436011,22 @@ │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 38a214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 389b1c │ │ │ │ ldr r3, [pc, #496] @ 38a218 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389e30 │ │ │ │ @@ -436043,22 +436043,22 @@ │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 38a21c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 389e30 │ │ │ │ ldr r2, [pc, #376] @ 38a220 │ │ │ │ ldr r3, [pc, #288] @ 38a1cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -436067,27 +436067,27 @@ │ │ │ │ bne 38a1c0 │ │ │ │ ldr r0, [pc, #344] @ 38a224 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d4c34 │ │ │ │ + b 7d4c44 │ │ │ │ ldr r0, [pc, #320] @ 38a228 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38997c │ │ │ │ ldr r0, [pc, #292] @ 38a22c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ b 389a90 │ │ │ │ ldr r3, [pc, #272] @ 38a230 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436104,67 +436104,67 @@ │ │ │ │ beq 38a1b0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 38a234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 389de8 │ │ │ │ ldr r0, [pc, #160] @ 38a238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 389b1c │ │ │ │ ldr r0, [pc, #148] @ 38a23c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 389e30 │ │ │ │ ldr r0, [pc, #136] @ 38a240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 389de8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r8], #-172 @ 0xffffff54 @ │ │ │ │ rsbeq r1, r8, r0, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strdeq r5, [r8], #-232 @ 0xffffff18 │ │ │ │ - subseq r4, ip, r8, asr #27 │ │ │ │ - strdeq fp, [r8], #-252 @ 0xffffff04 │ │ │ │ + subeq r5, r8, r8, lsl #30 │ │ │ │ + ldrsbeq r4, [ip], #-216 @ 0xffffff28 │ │ │ │ + subeq ip, r8, ip │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r1, r8, r4, asr sl │ │ │ │ ldrdeq r1, [r8], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, ip, lsl #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r2, fp, ip, ror #9 │ │ │ │ + strdeq r2, [fp], #-76 @ 0xffffffb4 │ │ │ │ rsbeq r1, r8, r4, lsl #12 │ │ │ │ strheq r1, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq r2, fp, r8, lsr #7 │ │ │ │ + strheq r2, [fp], #-56 @ 0xffffffc8 │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ - subeq r2, fp, r8, ror #6 │ │ │ │ + subeq r2, fp, r8, ror r3 │ │ │ │ andeq r2, r0, r0, ror #23 │ │ │ │ - subeq r2, fp, ip, asr #6 │ │ │ │ + subeq r2, fp, ip, asr r3 │ │ │ │ andeq r2, r0, r8, lsl #4 │ │ │ │ - subeq r2, fp, r8, lsl r3 │ │ │ │ + subeq r2, fp, r8, lsr #6 │ │ │ │ rsbeq r1, r8, ip, asr #6 │ │ │ │ - strdeq r2, [fp], #-28 @ 0xffffffe4 │ │ │ │ - subeq r2, fp, r4, ror #2 │ │ │ │ - subeq r2, fp, r8, lsr #4 │ │ │ │ + subeq r2, fp, ip, lsl #4 │ │ │ │ + subeq r2, fp, r4, ror r1 │ │ │ │ + subeq r2, fp, r8, lsr r2 │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ - subeq r2, fp, r4, ror r2 │ │ │ │ - strdeq r2, [fp], #-24 @ 0xffffffe8 │ │ │ │ - subeq r2, fp, r4, lsr r2 │ │ │ │ - subeq r2, fp, ip, ror #4 │ │ │ │ + subeq r2, fp, r4, lsl #5 │ │ │ │ + subeq r2, fp, r8, lsl #4 │ │ │ │ + subeq r2, fp, r4, asr #4 │ │ │ │ + subeq r2, fp, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -436225,15 +436225,15 @@ │ │ │ │ strb r1, [r4] │ │ │ │ strb r3, [r4, #38] @ 0x26 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ strb fp, [r4, #36] @ 0x24 │ │ │ │ strb fp, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsr r3, r8, #8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr sl, r1, #8 │ │ │ │ lsr r9, r1, #16 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -436386,25 +436386,25 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r7, #4] │ │ │ │ str r4, [r7, #8] │ │ │ │ str r4, [r7, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #280] @ 38a6fc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 38a700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38a53c │ │ │ │ ldr r3, [pc, #240] @ 38a704 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a568 │ │ │ │ @@ -436421,61 +436421,61 @@ │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ str r0, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #152] @ 38a708 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 38a70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38a568 │ │ │ │ ldr r2, [pc, #116] @ 38a710 │ │ │ │ ldr r0, [pc, #116] @ 38a714 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38a53c │ │ │ │ ldr r2, [pc, #88] @ 38a718 │ │ │ │ ldr r0, [pc, #88] @ 38a71c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38a568 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r8, r8, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r1, r8, r4, ror #1 │ │ │ │ rsbeq r0, r8, r4, ror pc │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, fp, ip, lsl #29 │ │ │ │ - strheq r1, [fp], #-232 @ 0xffffff18 │ │ │ │ + @ instruction: 0x004b1e9c │ │ │ │ + subeq r1, fp, r8, asr #29 │ │ │ │ muleq r0, r0, lr │ │ │ │ - subeq r1, fp, r0, lsl #28 │ │ │ │ - strheq r1, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq r1, fp, r0, lsl lr │ │ │ │ + subeq r1, fp, r0, asr #27 │ │ │ │ + subeq r1, fp, r4, ror #27 │ │ │ │ + subeq r1, fp, r8, ror #28 │ │ │ │ + subeq r1, fp, r0, asr #27 │ │ │ │ ldrdeq r1, [fp], #-212 @ 0xffffff2c │ │ │ │ - subeq r1, fp, r8, asr lr │ │ │ │ - strheq r1, [fp], #-208 @ 0xffffff30 │ │ │ │ - subeq r1, fp, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #412] @ 38a8dc │ │ │ │ @@ -436562,42 +436562,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38a78c │ │ │ │ ldr r0, [pc, #60] @ 38a904 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38a78c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [r8], #-196 @ 0xffffff3c @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, r8, r0, lsr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq r0, r8, r8, asr #24 │ │ │ │ strdeq r0, [r8], #-176 @ 0xffffff50 @ │ │ │ │ @ instruction: 0x00002ebc │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, fp, r8, ror ip │ │ │ │ - @ instruction: 0x004b1c9c │ │ │ │ + subeq r1, fp, r8, lsl #25 │ │ │ │ + subeq r1, fp, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [r2, #80] @ 0x50 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1628] @ 38af84 │ │ │ │ @@ -436648,15 +436648,15 @@ │ │ │ │ lsr r5, r5, #24 │ │ │ │ mov r3, #32 │ │ │ │ strb r3, [r4, #189] @ 0xbd │ │ │ │ add r1, sp, #16 │ │ │ │ strb r9, [r4] │ │ │ │ strb r5, [r4, #1] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r4, #256] @ 0x100 │ │ │ │ strb r3, [r4, #257] @ 0x101 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r8, #0 │ │ │ │ lsr r0, r2, #8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ @@ -436843,25 +436843,25 @@ │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [r8, #4] │ │ │ │ str r4, [r8, #8] │ │ │ │ str r4, [r8, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #672] @ 38afa8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 38afac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38ac08 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ bl 36ad50 │ │ │ │ b 38ac14 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436890,25 +436890,25 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r8, #4] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #496] @ 38afb4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 38afb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ad48 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ad58 │ │ │ │ ldr r3, [pc, #440] @ 38afb0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436925,25 +436925,25 @@ │ │ │ │ beq 38af68 │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #364] @ 38afbc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 38afc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ad58 │ │ │ │ ldr r3, [pc, #288] @ 38af9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ac04 │ │ │ │ ldr r3, [pc, #272] @ 38afa0 │ │ │ │ @@ -436959,86 +436959,86 @@ │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #4] │ │ │ │ str r8, [r4, #8] │ │ │ │ str r8, [r4, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [pc, #236] @ 38afc4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 38afc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ b 38ac04 │ │ │ │ ldr r2, [pc, #196] @ 38afcc │ │ │ │ ldr r0, [pc, #196] @ 38afd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38ac08 │ │ │ │ ldr r2, [pc, #168] @ 38afd4 │ │ │ │ ldr r0, [pc, #168] @ 38afd8 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ b 38ac04 │ │ │ │ ldr r2, [pc, #140] @ 38afdc │ │ │ │ ldr r0, [pc, #140] @ 38afe0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ad48 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #116] @ 38afe4 │ │ │ │ ldr r0, [pc, #116] @ 38afe8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ad58 │ │ │ │ rsbeq r0, r8, ip, asr #21 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq r0, r8, r0, lsr #21 │ │ │ │ rsbeq r0, r8, r8, lsr #17 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, fp, r8, lsl #17 │ │ │ │ - @ instruction: 0x004b1794 │ │ │ │ + @ instruction: 0x004b1898 │ │ │ │ + subeq r1, fp, r4, lsr #15 │ │ │ │ muleq r0, r0, lr │ │ │ │ - subeq r1, fp, ip, asr #15 │ │ │ │ - subeq r1, fp, ip, asr r6 │ │ │ │ - subeq r1, fp, r8, asr r7 │ │ │ │ - ldrdeq r1, [fp], #-80 @ 0xffffffb0 │ │ │ │ - ldrdeq r1, [fp], #-96 @ 0xffffffa0 │ │ │ │ - subeq r1, fp, r4, asr #11 │ │ │ │ + ldrdeq r1, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq r1, fp, ip, ror #12 │ │ │ │ + subeq r1, fp, r8, ror #14 │ │ │ │ + subeq r1, fp, r0, ror #11 │ │ │ │ + subeq r1, fp, r0, ror #13 │ │ │ │ + ldrdeq r1, [fp], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x004b1698 │ │ │ │ + strdeq r1, [fp], #-92 @ 0xffffffa4 │ │ │ │ subeq r1, fp, r8, lsl #13 │ │ │ │ - subeq r1, fp, ip, ror #11 │ │ │ │ - subeq r1, fp, r8, ror r6 │ │ │ │ - subeq r1, fp, r4, asr #11 │ │ │ │ - subeq r1, fp, r0, asr #12 │ │ │ │ - subeq r1, fp, r4, lsr r5 │ │ │ │ - subeq r1, fp, r8, lsr r6 │ │ │ │ - subeq r1, fp, r4, lsl r5 │ │ │ │ + ldrdeq r1, [fp], #-84 @ 0xffffffac │ │ │ │ + subeq r1, fp, r0, asr r6 │ │ │ │ + subeq r1, fp, r4, asr #10 │ │ │ │ + subeq r1, fp, r8, asr #12 │ │ │ │ + subeq r1, fp, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3760] @ 0xeb0 │ │ │ │ ldr ip, [pc, #1216] @ 38b4c4 │ │ │ │ ldr r2, [pc, #1216] @ 38b4c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -437189,23 +437189,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 38b4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b044 │ │ │ │ ldr r3, [pc, #604] @ 38b4f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b070 │ │ │ │ ldr r3, [pc, #572] @ 38b4e4 │ │ │ │ @@ -437222,25 +437222,25 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 38b4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ b 38b070 │ │ │ │ ldr r3, [pc, #468] @ 38b4f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b0cc │ │ │ │ @@ -437259,25 +437259,25 @@ │ │ │ │ add r9, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 38b4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 38b0cc │ │ │ │ ldr r3, [pc, #328] @ 38b500 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b198 │ │ │ │ @@ -437296,80 +437296,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r6, #2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 38b504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ b 38b0b4 │ │ │ │ ldr r0, [pc, #192] @ 38b508 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b044 │ │ │ │ ldr r0, [pc, #168] @ 38b50c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ b 38b070 │ │ │ │ ldr r0, [pc, #140] @ 38b510 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 38b0cc │ │ │ │ ldr r0, [pc, #108] @ 38b514 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ mov r6, #2 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ b 38b0b4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r0, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r0, r2, #0 │ │ │ │ ldrdeq r0, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ rsbeq r0, r8, r0, lsr #5 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, fp, r0, asr #6 │ │ │ │ + subeq r1, fp, r0, asr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - subeq r1, fp, ip, lsr r3 │ │ │ │ + subeq r1, fp, ip, asr #6 │ │ │ │ andeq r3, r0, r8, lsr r7 │ │ │ │ - @ instruction: 0x004b1398 │ │ │ │ + subeq r1, fp, r8, lsr #7 │ │ │ │ andeq r2, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0x004b1294 │ │ │ │ - subeq r1, fp, r0, asr #3 │ │ │ │ - subeq r1, fp, r4, lsr #4 │ │ │ │ - strdeq r1, [fp], #-32 @ 0xffffffe0 │ │ │ │ - subeq r1, fp, r8, asr r2 │ │ │ │ + subeq r1, fp, r4, lsr #5 │ │ │ │ + ldrdeq r1, [fp], #-16 │ │ │ │ + subeq r1, fp, r4, lsr r2 │ │ │ │ + subeq r1, fp, r0, lsl #6 │ │ │ │ + subeq r1, fp, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ ldr r2, [pc, #400] @ 38b6c4 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ @@ -437452,42 +437452,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38b6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b598 │ │ │ │ ldr r0, [pc, #60] @ 38b6ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b598 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strheq pc, [r7], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, r7, ip, lsr #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, r7, ip, asr #28 │ │ │ │ rsbeq pc, r7, ip, lsl #28 │ │ │ │ andeq r4, r0, r0, ror fp │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r1, fp, r8, lsl r1 │ │ │ │ - subeq r1, fp, r8, lsr r1 │ │ │ │ + subeq r1, fp, r8, lsr #2 │ │ │ │ + subeq r1, fp, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #368] @ 38b878 │ │ │ │ ldr r2, [pc, #368] @ 38b87c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -437558,44 +437558,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38b898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b7c4 │ │ │ │ ldr r0, [pc, #60] @ 38b89c │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b7c4 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, ip, ror #25 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq pc, [r7], #-196 @ 0xffffff3c @ │ │ │ │ rsbeq pc, r7, r8, ror ip @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, fp, r4, lsl #13 │ │ │ │ - strheq r0, [fp], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x004b0694 │ │ │ │ + subeq r0, fp, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ @@ -437695,47 +437695,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38bac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b9e8 │ │ │ │ ldr r0, [pc, #72] @ 38bacc │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38b9e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, r8, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ eorseq r0, r2, r0, lsl r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ @ instruction: 0x0602041e │ │ │ │ rsbeq pc, r7, r8, asr sl @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, fp, r0, ror #8 │ │ │ │ - @ instruction: 0x004b0498 │ │ │ │ + subeq r0, fp, r0, ror r4 │ │ │ │ + subeq r0, fp, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ @@ -437839,46 +437839,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 38bd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38bc28 │ │ │ │ ldr r0, [pc, #68] @ 38bd08 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38bc28 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r7], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq pc, r7, r0, asr #17 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq pc, r7, r8, lsl r8 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, fp, r0, lsr #4 │ │ │ │ - subeq r0, fp, r8, asr r2 │ │ │ │ + subeq r0, fp, r0, lsr r2 │ │ │ │ + subeq r0, fp, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r0, [pc, #580] @ 38bf68 │ │ │ │ ldr r3, [pc, #580] @ 38bf6c │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ @@ -437963,23 +437963,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 38bf88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38bdbc │ │ │ │ ldr r3, [pc, #224] @ 38bf8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38be14 │ │ │ │ ldr r3, [pc, #192] @ 38bf80 │ │ │ │ @@ -437996,53 +437996,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 38bf90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38be14 │ │ │ │ ldr r0, [pc, #92] @ 38bf94 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38bdbc │ │ │ │ ldr r0, [pc, #72] @ 38bf98 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38be14 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, ip, asr #13 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0x0067f694 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, r7, ip, lsr #12 │ │ │ │ andeq r3, r0, r0, lsr #23 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, fp, r0, lsl #19 │ │ │ │ + @ instruction: 0x004b0990 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subeq pc, sl, ip, lsr #31 │ │ │ │ - subeq r0, fp, r8, lsr #18 │ │ │ │ - subeq pc, sl, ip, asr #31 │ │ │ │ + strheq pc, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + subeq r0, fp, r8, lsr r9 │ │ │ │ + ldrdeq pc, [sl], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -438137,44 +438137,44 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38c1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c0cc │ │ │ │ ldr r0, [pc, #56] @ 38c1a8 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c0cc │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, r0, lsr r4 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ strdeq pc, [r7], #-52 @ 0xffffffcc @ │ │ │ │ rsbeq pc, r7, r4, ror r3 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, sl, r4, ror sp @ │ │ │ │ - subeq pc, sl, ip, lsr #27 │ │ │ │ + subeq pc, sl, r4, lsl #27 │ │ │ │ + strheq pc, [sl], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2944] @ 0xb80 │ │ │ │ ldr lr, [pc, #896] @ 38c544 │ │ │ │ sub sp, sp, #1104 @ 0x450 │ │ │ │ mov r4, r0 │ │ │ │ @@ -438230,15 +438230,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ b 38c2e4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub r1, r6, #8 │ │ │ │ - bl 646518 │ │ │ │ + bl 646528 │ │ │ │ add fp, fp, #1 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r2, #3 │ │ │ │ strb r3, [r5, #8] │ │ │ │ strb r2, [r5, #12] │ │ │ │ add r3, sp, fp, lsl #4 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ @@ -438250,15 +438250,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 38c308 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r8, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38c2a0 │ │ │ │ ldr sl, [sp, #32] │ │ │ │ mov r4, fp │ │ │ │ ldr r3, [pc, #584] @ 38c560 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -438335,25 +438335,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 38c574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c32c │ │ │ │ mov fp, r4 │ │ │ │ b 38c310 │ │ │ │ ldr r3, [pc, #236] @ 38c578 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -438372,56 +438372,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 38c57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c3e8 │ │ │ │ ldr r0, [pc, #112] @ 38c580 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c32c │ │ │ │ ldr r0, [pc, #88] @ 38c584 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c3e8 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, ip, lsl r2 @ │ │ │ │ rsbeq pc, r7, r8, lsl r2 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ - subseq r2, ip, r8, ror #8 │ │ │ │ - subeq r8, sl, ip, asr #31 │ │ │ │ - subeq r8, sl, r4, lsr #31 │ │ │ │ + subseq r2, ip, r8, ror r4 │ │ │ │ + ldrdeq r8, [sl], #-252 @ 0xffffff04 │ │ │ │ + strheq r8, [sl], #-244 @ 0xffffff0c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq pc, r7, ip, rrx │ │ │ │ andeq r1, r0, r8, asr #8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, fp, ip, lsr #8 │ │ │ │ + subeq r0, fp, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq pc, [sl], #-148 @ 0xffffff6c │ │ │ │ - ldrdeq r0, [fp], #-56 @ 0xffffffc8 │ │ │ │ - strdeq pc, [sl], #-144 @ 0xffffff70 │ │ │ │ + subeq pc, sl, r4, ror #19 │ │ │ │ + subeq r0, fp, r8, ror #7 │ │ │ │ + subeq pc, sl, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-1784] @ 0xfffff908 │ │ │ │ sub sp, sp, #5824 @ 0x16c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -438509,15 +438509,15 @@ │ │ │ │ add r4, r4, #24 │ │ │ │ beq 38c710 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp fp, r6 │ │ │ │ bne 38c684 │ │ │ │ mov r5, r6 │ │ │ │ mov r9, r7 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [pc, #676] @ 38c9c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -438604,27 +438604,27 @@ │ │ │ │ str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r5, sp, #1744 @ 0x6d0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [r5, #-1688] @ 0xfffff968 │ │ │ │ ldr r2, [r5, #-1696] @ 0xfffff960 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 38c9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c738 │ │ │ │ mov r4, #8 │ │ │ │ mov r9, r4 │ │ │ │ mov r6, r5 │ │ │ │ mov r7, r4 │ │ │ │ b 38c71c │ │ │ │ ldr r3, [pc, #268] @ 38c9e0 │ │ │ │ @@ -438649,61 +438649,61 @@ │ │ │ │ str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 38c9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c804 │ │ │ │ ldr r0, [pc, #124] @ 38c9e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c734 │ │ │ │ ldr r0, [pc, #96] @ 38c9ec │ │ │ │ mov r3, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38c804 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, r7, ip, lsr lr │ │ │ │ rsbeq lr, r7, r4, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r1, r0, r8, lsl #13 │ │ │ │ muleq r0, r7, r6 │ │ │ │ bge fee3746c <__bss_end__@@Base+0xfe3566f0> │ │ │ │ - subseq r2, ip, r0, lsl #1 │ │ │ │ - subeq r8, sl, r0, asr #23 │ │ │ │ - ldrdeq r8, [sl], #-184 @ 0xffffff48 │ │ │ │ + @ instruction: 0x005c2090 │ │ │ │ + ldrdeq r8, [sl], #-176 @ 0xffffff50 │ │ │ │ + subeq r8, sl, r8, ror #23 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, r7, r8, asr #24 │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq r0, fp, ip, lsl #1 │ │ │ │ + @ instruction: 0x004b009c │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subeq pc, sl, r8, ror r5 @ │ │ │ │ - subeq r0, fp, ip, lsl r0 │ │ │ │ - @ instruction: 0x004af590 │ │ │ │ + subeq pc, sl, r8, lsl #11 │ │ │ │ + subeq r0, fp, ip, lsr #32 │ │ │ │ + subeq pc, sl, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #364] @ 38cb74 │ │ │ │ ldr ip, [pc, #364] @ 38cb78 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -438776,42 +438776,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38cb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ca4c │ │ │ │ ldr r0, [pc, #60] @ 38cb9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ca4c │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, r7, ip, ror #19 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ rsbeq lr, r7, ip, asr #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, r7, ip, lsl #19 │ │ │ │ rsbeq lr, r7, r0, asr r9 │ │ │ │ andeq r4, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x004afe90 │ │ │ │ - strheq pc, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + subeq pc, sl, r0, lsr #29 │ │ │ │ + subeq pc, sl, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1888] @ 38d31c │ │ │ │ mov r5, r3 │ │ │ │ @@ -438828,28 +438828,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r6, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r8, [pc, #1824] @ 38d330 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5895c8 │ │ │ │ + bl 5895d8 │ │ │ │ ldr r2, [pc, #1808] @ 38d334 │ │ │ │ ldr r1, [pc, #1808] @ 38d338 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 589320 │ │ │ │ + bl 589330 │ │ │ │ sub r3, r4, #160 @ 0xa0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 38ce78 │ │ │ │ cmp r4, #161 @ 0xa1 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 38ccd4 │ │ │ │ subs r3, r4, #24 │ │ │ │ @@ -438934,23 +438934,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1420] @ 38d354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r3, [pc, #1380] @ 38d33c │ │ │ │ ldr r4, [r7, #2284] @ 0x8ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cc90 │ │ │ │ @@ -438972,15 +438972,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #1292] @ 38d358 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38d35c │ │ │ │ add r0, pc, r0 │ │ │ │ b 38cf08 │ │ │ │ ldr r3, [pc, #1240] @ 38d33c │ │ │ │ @@ -439016,24 +439016,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #1124] @ 38d360 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 38d364 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r2, r4} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r2, [pc, #1092] @ 38d368 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi 38cc78 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ @@ -439063,15 +439063,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #948] @ 38d36c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38d370 │ │ │ │ add r0, pc, r0 │ │ │ │ b 38cf08 │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ @@ -439106,24 +439106,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r2, [pc, #784] @ 38d374 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r5} │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ 38d378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r3, [pc, #688] @ 38d33c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cc8c │ │ │ │ ldr r3, [pc, #680] @ 38d348 │ │ │ │ @@ -439145,25 +439145,25 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #636] @ 38d37c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ 38d380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc8c │ │ │ │ mov r0, r9 │ │ │ │ bl 34ea4c │ │ │ │ ldr r5, [pc, #592] @ 38d384 │ │ │ │ add r5, pc, r5 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -439186,22 +439186,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 38d38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc8c │ │ │ │ ldr r3, [pc, #388] @ 38d348 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ce70 │ │ │ │ ldr r3, [pc, #372] @ 38d34c │ │ │ │ @@ -439217,125 +439217,125 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr ip, [pc, #368] @ 38d390 │ │ │ │ mov r2, #15 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 38d394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ce70 │ │ │ │ ldr r1, [pc, #328] @ 38d398 │ │ │ │ ldr r0, [pc, #328] @ 38d39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r1, [pc, #308] @ 38d3a0 │ │ │ │ ldr r0, [pc, #308] @ 38d3a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc8c │ │ │ │ ldr r1, [pc, #292] @ 38d3a8 │ │ │ │ ldr r0, [pc, #292] @ 38d3ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r0, [pc, #272] @ 38d3b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc8c │ │ │ │ ldr r0, [pc, #256] @ 38d3b4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r1, [pc, #236] @ 38d3b8 │ │ │ │ ldr r0, [pc, #236] @ 38d3bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r1, [pc, #216] @ 38d3c0 │ │ │ │ ldr r0, [pc, #216] @ 38d3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38cc90 │ │ │ │ ldr r1, [pc, #196] @ 38d3c8 │ │ │ │ ldr r0, [pc, #196] @ 38d3cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #15 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38ce70 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, r7, r4, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r1, ip, r4, lsl fp │ │ │ │ - subeq r2, r8, r8, asr #24 │ │ │ │ - subeq r8, r8, r8, asr #26 │ │ │ │ + subseq r1, ip, r4, lsr #22 │ │ │ │ + subeq r2, r8, r8, asr ip │ │ │ │ + subeq r8, r8, r8, asr sp │ │ │ │ rsbeq lr, r7, r8, ror #15 │ │ │ │ - strheq pc, [sl], #-12 @ │ │ │ │ - subeq lr, sl, r8, lsr #27 │ │ │ │ + subeq pc, sl, ip, asr #1 │ │ │ │ + strheq lr, [sl], #-216 @ 0xffffff28 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbeq lr, r7, ip, asr r7 │ │ │ │ - subeq pc, sl, r0, ror #26 │ │ │ │ + subeq pc, sl, r0, ror sp @ │ │ │ │ andeq r1, r0, ip, lsr #5 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, sl, ip, lsr #25 │ │ │ │ - subeq pc, sl, r8, lsr #25 │ │ │ │ - subeq pc, sl, ip, lsl ip @ │ │ │ │ - subeq pc, sl, ip, ror #23 │ │ │ │ - subeq pc, sl, ip, ror #22 │ │ │ │ - subseq r1, ip, r0, ror #14 │ │ │ │ - subeq pc, sl, r4, lsr #22 │ │ │ │ - strheq pc, [sl], #-160 @ 0xffffff60 @ │ │ │ │ - subeq pc, sl, r8, ror #20 │ │ │ │ - strdeq pc, [sl], #-152 @ 0xffffff68 │ │ │ │ - subeq pc, sl, r0, lsr #19 │ │ │ │ - subeq pc, sl, r8, asr r9 @ │ │ │ │ - subeq pc, sl, r8, lsr #18 │ │ │ │ + strheq pc, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + strheq pc, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + subeq pc, sl, ip, lsr #24 │ │ │ │ + strdeq pc, [sl], #-188 @ 0xffffff44 │ │ │ │ + subeq pc, sl, ip, ror fp @ │ │ │ │ + subseq r1, ip, r0, ror r7 │ │ │ │ + subeq pc, sl, r4, lsr fp @ │ │ │ │ + subeq pc, sl, r0, asr #21 │ │ │ │ + subeq pc, sl, r8, ror sl @ │ │ │ │ + subeq pc, sl, r8, lsl #20 │ │ │ │ + strheq pc, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + subeq pc, sl, r8, ror #18 │ │ │ │ + subeq pc, sl, r8, lsr r9 @ │ │ │ │ andeq r2, r0, r0, ror #11 │ │ │ │ - subeq pc, sl, r8, asr r9 @ │ │ │ │ - ldrdeq pc, [sl], #-140 @ 0xffffff74 │ │ │ │ - subeq pc, sl, r4, lsr r8 @ │ │ │ │ - @ instruction: 0x004af894 │ │ │ │ - subeq pc, sl, r4, asr r8 @ │ │ │ │ - subeq pc, sl, r4, lsr r8 @ │ │ │ │ - subeq pc, sl, r8, lsr r8 @ │ │ │ │ - subeq pc, sl, ip, ror #16 │ │ │ │ - subeq pc, sl, r0, lsr #16 │ │ │ │ - @ instruction: 0x004af89c │ │ │ │ - strdeq pc, [sl], #-116 @ 0xffffff8c │ │ │ │ + subeq pc, sl, r8, ror #18 │ │ │ │ + subeq pc, sl, ip, ror #17 │ │ │ │ + subeq pc, sl, r4, asr #16 │ │ │ │ + subeq pc, sl, r4, lsr #17 │ │ │ │ + subeq pc, sl, r4, ror #16 │ │ │ │ + subeq pc, sl, r4, asr #16 │ │ │ │ + subeq pc, sl, r8, asr #16 │ │ │ │ + subeq pc, sl, ip, ror r8 @ │ │ │ │ + subeq pc, sl, r0, lsr r8 @ │ │ │ │ + subeq pc, sl, ip, lsr #17 │ │ │ │ + subeq pc, sl, r4, lsl #16 │ │ │ │ + subeq pc, sl, r0, lsl r8 @ │ │ │ │ + subeq pc, sl, r8, ror #15 │ │ │ │ subeq pc, sl, r0, lsl #16 │ │ │ │ - ldrdeq pc, [sl], #-120 @ 0xffffff88 │ │ │ │ - strdeq pc, [sl], #-112 @ 0xffffff90 │ │ │ │ - strheq pc, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq pc, [sl], #-120 @ 0xffffff88 │ │ │ │ - subeq pc, sl, r0, lsr #15 │ │ │ │ + subeq pc, sl, ip, asr #15 │ │ │ │ + subeq pc, sl, r8, lsl #16 │ │ │ │ + strheq pc, [sl], #-112 @ 0xffffff90 @ │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r3, #0 │ │ │ │ b 38cba0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -439402,15 +439402,15 @@ │ │ │ │ beq 38d5cc │ │ │ │ mov r4, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ cmp r6, r4 │ │ │ │ bne 38d4c8 │ │ │ │ sub r2, r4, #11 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -439493,22 +439493,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 38d844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38d458 │ │ │ │ ldr r3, [pc, #440] @ 38d848 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38d528 │ │ │ │ @@ -439529,25 +439529,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 38d84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38d52c │ │ │ │ mov r8, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r8 │ │ │ │ b 38d510 │ │ │ │ ldr r3, [pc, #276] @ 38d850 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -439569,66 +439569,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 38d854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38d5f0 │ │ │ │ ldr r0, [pc, #140] @ 38d858 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38d458 │ │ │ │ ldr r0, [pc, #120] @ 38d85c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38d528 │ │ │ │ ldr r0, [pc, #96] @ 38d860 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38d5f0 │ │ │ │ bl 1e17c8 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r7], #-244 @ 0xffffff0c @ │ │ │ │ strdeq sp, [r7], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r1, ip, r8, lsr r2 │ │ │ │ - subeq r7, sl, r8, ror sp │ │ │ │ - @ instruction: 0x004a7d90 │ │ │ │ + subseq r1, ip, r8, asr #4 │ │ │ │ + subeq r7, sl, r8, lsl #27 │ │ │ │ + subeq r7, sl, r0, lsr #27 │ │ │ │ rsbeq sp, r7, r0, ror lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ - subeq pc, sl, r8, ror #9 │ │ │ │ + strdeq pc, [sl], #-72 @ 0xffffffb8 │ │ │ │ andeq r1, r0, r8, asr #8 │ │ │ │ - subeq pc, sl, r4, lsl #3 │ │ │ │ + @ instruction: 0x004af194 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subeq lr, sl, r8, lsl r7 │ │ │ │ - ldrdeq pc, [sl], #-56 @ 0xffffffc8 │ │ │ │ - subeq pc, sl, r4, lsl #2 │ │ │ │ - subeq lr, sl, ip, lsl r7 │ │ │ │ + subeq lr, sl, r8, lsr #14 │ │ │ │ + subeq pc, sl, r8, ror #7 │ │ │ │ + subeq pc, sl, r4, lsl r1 @ │ │ │ │ + subeq lr, sl, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3608] @ 0xe18 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3992] @ 38e818 │ │ │ │ mov r7, r3 │ │ │ │ @@ -439648,15 +439648,15 @@ │ │ │ │ ldr sl, [pc, #3952] @ 38e82c │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ ldr r8, [sp, #492] @ 0x1ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r3, [pc, #3924] @ 38e830 │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sl, r3] │ │ │ │ sub r3, r4, #192 @ 0xc0 │ │ │ │ orrs r3, r3, r7 │ │ │ │ ldr r3, [fp] │ │ │ │ beq 38e02c │ │ │ │ @@ -439711,22 +439711,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ str r4, [sp, #180] @ 0xb4 │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ str r4, [sp, #188] @ 0xbc │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3664] @ 38e838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38da20 │ │ │ │ sub r2, r4, #248 @ 0xf8 │ │ │ │ orrs r2, r2, r7 │ │ │ │ beq 38dff0 │ │ │ │ sub r2, r4, #252 @ 0xfc │ │ │ │ orrs r2, r2, r7 │ │ │ │ beq 38dad0 │ │ │ │ @@ -439872,15 +439872,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ str r4, [r5, #2248] @ 0x8c8 │ │ │ │ mov r8, ip │ │ │ │ str lr, [sp, #32] │ │ │ │ str ip, [sp, #112] @ 0x70 │ │ │ │ stm lr, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r7, [sp, #172] @ 0xac │ │ │ │ str r4, [sp, #24] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r7, r8 │ │ │ │ bic r3, r6, #31 │ │ │ │ @@ -439888,44 +439888,44 @@ │ │ │ │ mov r9, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r2, r3, #8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r3, [pc, #2988] @ 38e848 │ │ │ │ ldr r2, [pc, #2988] @ 38e84c │ │ │ │ ldr r1, [pc, #2988] @ 38e850 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #128] @ 0x80 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r7, #4] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #84] @ 0x54 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r1, [r5, #2260] @ 0x8d4 │ │ │ │ cmp r1, r4 │ │ │ │ addne r3, r5, #198656 @ 0x30800 │ │ │ │ mov r8, r0 │ │ │ │ addne r9, r3, #336 @ 0x150 │ │ │ │ strne r3, [sp, #104] @ 0x68 │ │ │ │ bne 38dcfc │ │ │ │ b 38e940 │ │ │ │ ldr r1, [r5, #2260] @ 0x8d4 │ │ │ │ cmp r1, r4 │ │ │ │ bls 38e940 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7cb224 │ │ │ │ + bl 7cb234 │ │ │ │ add r3, r0, r0, lsl #1 │ │ │ │ lsl r7, r3, #5 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r2, [r3, #2400] @ 0x960 │ │ │ │ ldr r3, [r3, #2404] @ 0x964 │ │ │ │ mov r4, r0 │ │ │ │ orrs r2, r2, r3 │ │ │ │ @@ -439953,22 +439953,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r7] │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2728] @ 38e858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38dcf0 │ │ │ │ ldr r3, [r5, #2260] @ 0x8d4 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bls 38e940 │ │ │ │ ldr ip, [sp, #76] @ 0x4c │ │ │ │ @@ -440012,15 +440012,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ mov r0, lr │ │ │ │ strd r8, [r1] │ │ │ │ - bl 550168 │ │ │ │ + bl 550178 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, #4] │ │ │ │ str r0, [r3, #2420] @ 0x974 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ sub r3, r3, #2048 @ 0x800 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -440095,22 +440095,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #180] @ 0xb4 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #188] @ 0xbc │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2172] @ 38e864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38da20 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38f2c4 │ │ │ │ ldr r3, [r5, #2284] @ 0x8ec │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 38da20 │ │ │ │ tst r6, #4 │ │ │ │ @@ -440326,22 +440326,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #184] @ 0xb8 │ │ │ │ str r5, [sp, #188] @ 0xbc │ │ │ │ bl 1e2734 <__gettimeofday64@plt> │ │ │ │ - bl 7c2018 │ │ │ │ + bl 7c2028 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1272] @ 38e87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d4c34 │ │ │ │ + bl 7d4c44 │ │ │ │ b 38da20 │ │ │ │ mov r0, r9 │ │ │ │ bl 34ea58 │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 38e090 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -440408,15 +440408,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [r5, #2344] @ 0x928 │ │ │ │ ldr r8, [r5, #2348] @ 0x92c │ │ │ │ orrs r3, r2, r8 │ │ │ │ ldr r3, [fp] │ │ │ │ mov r7, r0 │ │ │ │ bne 38ee80 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -440446,15 +440446,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ str r1, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, ip │ │ │ │ strd r8, [r1] │ │ │ │ - bl 550168 │ │ │ │ + bl 550178 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 390060 │ │ │ │ @@ -440473,15 +440473,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 550748 │ │ │ │ + bl 550758 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r3, r3, r4 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r3, [r3, #2420] @ 0x974 │ │ │ │ b 38e228 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r6, #24] │ │ │ │ @@ -440528,24 +440528,24 @@ │ │ │ │ ldr r1, [pc, #536] @ 38e894 │ │ │ │ add r3, r7, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ ldr r2, [pc, #508] @ 38e898 │ │ │ │ ldr r1, [pc, #508] @ 38e89c │ │ │ │ add r7, r7, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5890c4 │ │ │ │ + bl 5890d4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r9, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 441220 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -440606,15 +440606,15 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 8098e0 │ │ │ │ + bl 8098f0 │ │ │ │ add r1, r5, #2352 @ 0x930 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r9, [sp, #172] @ 0xac │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -440623,90 +440623,90 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ - bl 54f0e8 │ │ │ │ + bl 54f0f8 │ │ │ │ ldr r6, [r5, #2280] @ 0x8e8 │ │ │ │ b 38df20 │ │ │ │ rsbeq sp, r7, r0, ror fp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq r0, ip, r0, asr #28 │ │ │ │ - subeq r1, r8, r8, ror pc │ │ │ │ - subeq r8, r8, r8, ror r0 │ │ │ │ + subseq r0, ip, r0, asr lr │ │ │ │ + subeq r1, r8, r8, lsl #31 │ │ │ │ + subeq r8, r8, r8, lsl #1 │ │ │ │ rsbeq sp, r7, ip, lsl fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ - subeq pc, sl, ip, asr #6 │ │ │ │ + subeq pc, sl, ip, asr r3 @ │ │ │ │ rsbeq sp, r7, ip, asr #19 │ │ │ │ - subseq r0, ip, r4, lsl #24 │ │ │ │ + subseq r0, ip, r4, lsl ip │ │ │ │ rsbeq sp, r7, r0, ror r8 │ │ │ │ - subseq r0, ip, r4, asr #20 │ │ │ │ - subeq r7, r8, r8, ror ip │ │ │ │ - subeq r1, r8, r8, lsl #23 │ │ │ │ + subseq r0, ip, r4, asr sl │ │ │ │ + subeq r7, r8, r8, lsl #25 │ │ │ │ + @ instruction: 0x00481b98 │ │ │ │ andeq r2, r0, r0, asr #27 │ │ │ │ - subeq pc, sl, ip, asr #32 │ │ │ │ - subseq r0, ip, r2, ror r7 │ │ │ │ + subeq pc, sl, ip, asr r0 @ │ │ │ │ + subseq r0, ip, r2, lsl #15 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subeq pc, sl, r8, lsr #27 │ │ │ │ + strheq pc, [sl], #-216 @ 0xffffff28 @ │ │ │ │ rsbeq sp, r7, r4, asr #6 │ │ │ │ rsbeq ip, r4, r8, lsr #5 │ │ │ │ andeq r3, r0, r4, asr #2 │ │ │ │ rsbeq sp, r7, ip, lsr #3 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - subeq lr, sl, r0, ror #18 │ │ │ │ - subseq r0, ip, r4, ror #4 │ │ │ │ - @ instruction: 0x0048749c │ │ │ │ - @ instruction: 0x00481398 │ │ │ │ - subseq r0, ip, r4, ror r0 │ │ │ │ - strheq r7, [r8], #-40 @ 0xffffffd8 │ │ │ │ - strheq r1, [r8], #-24 @ 0xffffffe8 │ │ │ │ - subeq fp, r7, r4, asr #10 │ │ │ │ - subeq r7, pc, r0, asr r0 @ │ │ │ │ + subeq lr, sl, r0, ror r9 │ │ │ │ + subseq r0, ip, r4, ror r2 │ │ │ │ + subeq r7, r8, ip, lsr #9 │ │ │ │ + subeq r1, r8, r8, lsr #7 │ │ │ │ + subseq r0, ip, r4, lsl #1 │ │ │ │ + subeq r7, r8, r8, asr #5 │ │ │ │ + subeq r1, r8, r8, asr #3 │ │ │ │ + subeq fp, r7, r4, asr r5 │ │ │ │ + subeq r7, pc, r0, rrx │ │ │ │ rsbeq fp, r4, ip, asr #25 │ │ │ │ mrseq lr, (UNDEF: 16) │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq lr, sl, r8, lsl sl │ │ │ │ - ldrdeq lr, [sl], #-44 @ 0xffffffd4 │ │ │ │ + subeq lr, sl, r8, lsr #20 │ │ │ │ + subeq lr, sl, ip, ror #5 │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ - subeq lr, sl, ip, lsl #5 │ │ │ │ + @ instruction: 0x004ae29c │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ - strheq lr, [sl], #-8 │ │ │ │ + subeq lr, sl, r8, asr #1 │ │ │ │ andeq r4, r0, ip, ror r4 │ │ │ │ - strdeq lr, [sl], #-28 @ 0xffffffe4 │ │ │ │ - subseq pc, fp, r4, lsl r9 @ │ │ │ │ + subeq lr, sl, ip, lsl #4 │ │ │ │ + subseq pc, fp, r4, lsr #18 │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x004ae498 │ │ │ │ + subeq lr, sl, r8, lsr #9 │ │ │ │ rsbeq fp, r4, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, ror #29 │ │ │ │ - subeq lr, sl, r8, ror #23 │ │ │ │ - subeq sp, sl, ip, lsl #22 │ │ │ │ - subeq sp, sl, r8, asr #21 │ │ │ │ - subeq sp, sl, r8, asr r9 │ │ │ │ - subeq sp, sl, ip, lsr sl │ │ │ │ - subeq lr, sl, ip, ror #22 │ │ │ │ - strheq sp, [sl], #-144 @ 0xffffff70 │ │ │ │ - strdeq sp, [sl], #-124 @ 0xffffff84 │ │ │ │ - subeq sp, sl, r8, lsr #18 │ │ │ │ - subeq sp, sl, r4, asr #15 │ │ │ │ - subeq sp, sl, r0, lsr #17 │ │ │ │ - subeq sp, sl, r4, lsr #14 │ │ │ │ - subeq sp, sl, r4, lsl r8 │ │ │ │ - subeq sp, sl, r8, lsr #19 │ │ │ │ - subeq sp, sl, r8, lsl #15 │ │ │ │ + strdeq lr, [sl], #-184 @ 0xffffff48 │ │ │ │ + subeq sp, sl, ip, lsl fp │ │ │ │ + ldrdeq sp, [sl], #-168 @ 0xffffff58 │ │ │ │ + subeq sp, sl, r8, ror #18 │ │ │ │ + subeq sp, sl, ip, asr #20 │ │ │ │ + subeq lr, sl, ip, ror fp │ │ │ │ + subeq sp, sl, r0, asr #19 │ │ │ │ + subeq sp, sl, ip, lsl #16 │ │ │ │ + subeq sp, sl, r8, lsr r9 │ │ │ │ + ldrdeq sp, [sl], #-116 @ 0xffffff8c │ │ │ │ + strheq sp, [sl], #-128 @ 0xffffff80 │ │ │ │ + subeq sp, sl, r4, lsr r7 │ │ │ │ + subeq sp, sl, r4, lsr #16 │ │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes